microblaze: Add support for error injection
authorAppana Durga Kedareswara rao <appana.durga.rao@xilinx.com>
Mon, 27 Jun 2022 06:40:24 +0000 (12:10 +0530)
committerMichal Simek <michal.simek@amd.com>
Mon, 26 Sep 2022 12:13:29 +0000 (14:13 +0200)
To inject the error using the tmr inject IP reset vectors need to be placed
in lmb(bram) due to the limitation in HW when this code runs out of DDR.
Below code adds the error inject code to the .init.ivt section to copy
it in machine_early_init to lmb/Bram location. C_BASE_VECTORS which allow
moving reset vectors out of 0 location is not currently supported by
Microblaze architecture, that's why all the time reset vectors with
injection code is all the time copied to address 0.

As of now getting this functionality working CPU switches to real mode
and simply jumps to bram, which causes triggering of fault which continues
to call_xmb_manager_break break handler which will at the end calls the
error count callback function and performs recovery.

Signed-off-by: Appana Durga Kedareswara rao <appana.durga.rao@xilinx.com>
Link: https://lore.kernel.org/r/20220627064024.771037-4-appana.durga.rao@xilinx.com
Signed-off-by: Michal Simek <michal.simek@amd.com>
arch/microblaze/include/asm/xilinx_mb_manager.h
arch/microblaze/kernel/entry.S

index 392c3aa278dcdb9f56770e3a7b6670d277126195..7b6995722b0c0a62e52966171d64faaf0ceff4a3 100644 (file)
@@ -5,6 +5,8 @@
 #ifndef _XILINX_MB_MANAGER_H
 #define _XILINX_MB_MANAGER_H
 
+# ifndef __ASSEMBLY__
+
 #include <linux/of_address.h>
 
 /*
 void xmb_manager_register(uintptr_t phys_baseaddr, u32 cr_val,
                          void (*callback)(void *data),
                          void *priv, void (*reset_callback)(void *data));
+asmlinkage void xmb_inject_err(void);
+
+# endif /* __ASSEMBLY__ */
+
+/* Error injection offset */
+#define XMB_INJECT_ERR_OFFSET  0x200
 
 #endif /* _XILINX_MB_MANAGER_H */
index 4bf9cec516bcc310bf8196eec050c5147e399954..582d7256d8154726fbd0eb5e06be177da36c5cd6 100644 (file)
@@ -27,6 +27,7 @@
 
 #include <asm/page.h>
 #include <asm/unistd.h>
+#include <asm/xilinx_mb_manager.h>
 
 #include <linux/errno.h>
 #include <asm/signal.h>
@@ -1151,6 +1152,41 @@ ENTRY(_switch_to)
        nop
 
 #ifdef CONFIG_MB_MANAGER
+.global xmb_inject_err
+.section .text
+.align 2
+.ent xmb_inject_err
+.type xmb_inject_err, @function
+xmb_inject_err:
+       addik   r1, r1, -PT_SIZE
+       SAVE_REGS
+
+       /* Switch to real mode */
+       VM_OFF;
+       set_bip;
+       mbar    1
+       mbar    2
+       bralid  r15, XMB_INJECT_ERR_OFFSET
+       nop;
+
+       /* enable virtual mode */
+       set_vms;
+       /* barrier for instructions and data accesses */
+       mbar    1
+       mbar    2
+       /*
+        * Enable Interrupts, Virtual Protected Mode, equalize
+        * initial state for all possible entries.
+        */
+       rtbd    r0, 1f
+       nop;
+1:
+       RESTORE_REGS
+       addik   r1, r1, PT_SIZE
+       rtsd    r15, 8;
+       nop;
+.end xmb_inject_err
+
 .section .data
 .global xmb_manager_dev
 .global xmb_manager_baseaddr
@@ -1225,6 +1261,22 @@ ENTRY(_reset)
        .org    0x20
        brai    TOPHYS(_hw_exception_handler);  /* HW exception handler */
 
+#ifdef CONFIG_MB_MANAGER
+       /*
+        * For TMR Inject API which injects the error should
+        * be executed from LMB.
+        * TMR Inject is programmed with address of 0x200 so that
+        * when program counter matches with this address error will
+        * be injected. 0x200 is expected to be next available bram
+        * offset, hence used for this api.
+        */
+       .org    XMB_INJECT_ERR_OFFSET
+xmb_inject_error:
+       nop
+       rtsd    r15, 8
+       nop
+#endif
+
 .section .rodata,"a"
 #include "syscall_table.S"