Merge commit 'upstream-x86-entry' into WIP.x86/mm
[sfrench/cifs-2.6.git] / sound / soc / amd / acp.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef __ACP_HW_H
3 #define __ACP_HW_H
4
5 #include "include/acp_2_2_d.h"
6 #include "include/acp_2_2_sh_mask.h"
7
8 #define ACP_PAGE_SIZE_4K_ENABLE                 0x02
9
10 #define ACP_PLAYBACK_PTE_OFFSET                 10
11 #define ACP_CAPTURE_PTE_OFFSET                  0
12
13 #define ACP_GARLIC_CNTL_DEFAULT                 0x00000FB4
14 #define ACP_ONION_CNTL_DEFAULT                  0x00000FB4
15
16 #define ACP_PHYSICAL_BASE                       0x14000
17
18 /* Playback SRAM address (as a destination in dma descriptor) */
19 #define ACP_SHARED_RAM_BANK_1_ADDRESS           0x4002000
20
21 /* Capture SRAM address (as a source in dma descriptor) */
22 #define ACP_SHARED_RAM_BANK_5_ADDRESS           0x400A000
23
24 #define ACP_DMA_RESET_TIME                      10000
25 #define ACP_CLOCK_EN_TIME_OUT_VALUE             0x000000FF
26 #define ACP_SOFT_RESET_DONE_TIME_OUT_VALUE      0x000000FF
27 #define ACP_DMA_COMPLETE_TIME_OUT_VALUE         0x000000FF
28
29 #define ACP_SRAM_BASE_ADDRESS                   0x4000000
30 #define ACP_DAGB_GRP_SRAM_BASE_ADDRESS          0x4001000
31 #define ACP_DAGB_GRP_SRBM_SRAM_BASE_OFFSET      0x1000
32 #define ACP_INTERNAL_APERTURE_WINDOW_0_ADDRESS  0x00000000
33 #define ACP_INTERNAL_APERTURE_WINDOW_4_ADDRESS  0x01800000
34
35 #define TO_ACP_I2S_1   0x2
36 #define TO_ACP_I2S_2   0x4
37 #define FROM_ACP_I2S_1 0xa
38 #define FROM_ACP_I2S_2 0xb
39
40 #define ACP_TILE_ON_MASK                0x03
41 #define ACP_TILE_OFF_MASK               0x02
42 #define ACP_TILE_ON_RETAIN_REG_MASK     0x1f
43 #define ACP_TILE_OFF_RETAIN_REG_MASK    0x20
44
45 #define ACP_TILE_P1_MASK                0x3e
46 #define ACP_TILE_P2_MASK                0x3d
47 #define ACP_TILE_DSP0_MASK              0x3b
48 #define ACP_TILE_DSP1_MASK              0x37
49
50 #define ACP_TILE_DSP2_MASK              0x2f
51 /* Playback DMA channels */
52 #define SYSRAM_TO_ACP_CH_NUM 12
53 #define ACP_TO_I2S_DMA_CH_NUM 13
54
55 /* Capture DMA channels */
56 #define ACP_TO_SYSRAM_CH_NUM 14
57 #define I2S_TO_ACP_DMA_CH_NUM 15
58
59 #define NUM_DSCRS_PER_CHANNEL 2
60
61 #define PLAYBACK_START_DMA_DESCR_CH12 0
62 #define PLAYBACK_END_DMA_DESCR_CH12 1
63 #define PLAYBACK_START_DMA_DESCR_CH13 2
64 #define PLAYBACK_END_DMA_DESCR_CH13 3
65
66 #define CAPTURE_START_DMA_DESCR_CH14 4
67 #define CAPTURE_END_DMA_DESCR_CH14 5
68 #define CAPTURE_START_DMA_DESCR_CH15 6
69 #define CAPTURE_END_DMA_DESCR_CH15 7
70
71 enum acp_dma_priority_level {
72         /* 0x0 Specifies the DMA channel is given normal priority */
73         ACP_DMA_PRIORITY_LEVEL_NORMAL = 0x0,
74         /* 0x1 Specifies the DMA channel is given high priority */
75         ACP_DMA_PRIORITY_LEVEL_HIGH = 0x1,
76         ACP_DMA_PRIORITY_LEVEL_FORCESIZE = 0xFF
77 };
78
79 struct audio_substream_data {
80         struct page *pg;
81         unsigned int order;
82         u16 num_of_pages;
83         u16 direction;
84         uint64_t size;
85         void __iomem *acp_mmio;
86 };
87
88 enum {
89         ACP_TILE_P1 = 0,
90         ACP_TILE_P2,
91         ACP_TILE_DSP0,
92         ACP_TILE_DSP1,
93         ACP_TILE_DSP2,
94 };
95
96 enum {
97         ACP_DMA_ATTRIBUTES_SHAREDMEM_TO_DAGB_ONION = 0x0,
98         ACP_DMA_ATTRIBUTES_SHARED_MEM_TO_DAGB_GARLIC = 0x1,
99         ACP_DMA_ATTRIBUTES_DAGB_ONION_TO_SHAREDMEM = 0x8,
100         ACP_DMA_ATTRIBUTES_DAGB_GARLIC_TO_SHAREDMEM = 0x9,
101         ACP_DMA_ATTRIBUTES_FORCE_SIZE = 0xF
102 };
103
104 typedef struct acp_dma_dscr_transfer {
105         /* Specifies the source memory location for the DMA data transfer. */
106         u32 src;
107         /* Specifies the destination memory location to where the data will
108          * be transferred.
109         */
110         u32 dest;
111         /* Specifies the number of bytes need to be transferred
112         * from source to destination memory.Transfer direction & IOC enable
113         */
114         u32 xfer_val;
115         /* Reserved for future use */
116         u32 reserved;
117 } acp_dma_dscr_transfer_t;
118
119 #endif /*__ACP_HW_H */