Input: synaptics - fix setting packet size on passthrough port.
[sfrench/cifs-2.6.git] / drivers / scsi / advansys.c
1 #define ASC_VERSION "3.3K"    /* AdvanSys Driver Version */
2
3 /*
4  * advansys.c - Linux Host Driver for AdvanSys SCSI Adapters
5  *
6  * Copyright (c) 1995-2000 Advanced System Products, Inc.
7  * Copyright (c) 2000-2001 ConnectCom Solutions, Inc.
8  * All Rights Reserved.
9  *
10  * Redistribution and use in source and binary forms, with or without
11  * modification, are permitted provided that redistributions of source
12  * code retain the above copyright notice and this comment without
13  * modification.
14  *
15  * As of March 8, 2000 Advanced System Products, Inc. (AdvanSys)
16  * changed its name to ConnectCom Solutions, Inc.
17  *
18  */
19
20 /*
21
22   Documentation for the AdvanSys Driver
23
24   A. Linux Kernels Supported by this Driver
25   B. Adapters Supported by this Driver
26   C. Linux source files modified by AdvanSys Driver
27   D. Source Comments
28   E. Driver Compile Time Options and Debugging
29   F. Driver LILO Option
30   G. Tests to run before releasing new driver
31   H. Release History
32   I. Known Problems/Fix List
33   J. Credits (Chronological Order)
34
35   A. Linux Kernels Supported by this Driver
36
37      This driver has been tested in the following Linux kernels: v2.2.18
38      v2.4.0. The driver is supported on v2.2 and v2.4 kernels and on x86,
39      alpha, and PowerPC platforms.
40
41   B. Adapters Supported by this Driver
42
43      AdvanSys (Advanced System Products, Inc.) manufactures the following
44      RISC-based, Bus-Mastering, Fast (10 Mhz) and Ultra (20 Mhz) Narrow
45      (8-bit transfer) SCSI Host Adapters for the ISA, EISA, VL, and PCI
46      buses and RISC-based, Bus-Mastering, Ultra (20 Mhz) Wide (16-bit
47      transfer) SCSI Host Adapters for the PCI bus.
48
49      The CDB counts below indicate the number of SCSI CDB (Command
50      Descriptor Block) requests that can be stored in the RISC chip
51      cache and board LRAM. A CDB is a single SCSI command. The driver
52      detect routine will display the number of CDBs available for each
53      adapter detected. The number of CDBs used by the driver can be
54      lowered in the BIOS by changing the 'Host Queue Size' adapter setting.
55
56      Laptop Products:
57         ABP-480 - Bus-Master CardBus (16 CDB) (2.4 kernel and greater)
58
59      Connectivity Products:
60         ABP510/5150 - Bus-Master ISA (240 CDB)
61         ABP5140 - Bus-Master ISA PnP (16 CDB)
62         ABP5142 - Bus-Master ISA PnP with floppy (16 CDB)
63         ABP902/3902 - Bus-Master PCI (16 CDB)
64         ABP3905 - Bus-Master PCI (16 CDB)
65         ABP915 - Bus-Master PCI (16 CDB)
66         ABP920 - Bus-Master PCI (16 CDB)
67         ABP3922 - Bus-Master PCI (16 CDB)
68         ABP3925 - Bus-Master PCI (16 CDB)
69         ABP930 - Bus-Master PCI (16 CDB)
70         ABP930U - Bus-Master PCI Ultra (16 CDB)
71         ABP930UA - Bus-Master PCI Ultra (16 CDB)
72         ABP960 - Bus-Master PCI MAC/PC (16 CDB)
73         ABP960U - Bus-Master PCI MAC/PC Ultra (16 CDB)
74
75      Single Channel Products:
76         ABP542 - Bus-Master ISA with floppy (240 CDB)
77         ABP742 - Bus-Master EISA (240 CDB)
78         ABP842 - Bus-Master VL (240 CDB)
79         ABP940 - Bus-Master PCI (240 CDB)
80         ABP940U - Bus-Master PCI Ultra (240 CDB)
81         ABP940UA/3940UA - Bus-Master PCI Ultra (240 CDB)
82         ABP970 - Bus-Master PCI MAC/PC (240 CDB)
83         ABP970U - Bus-Master PCI MAC/PC Ultra (240 CDB)
84         ABP3960UA - Bus-Master PCI MAC/PC Ultra (240 CDB)
85         ABP940UW/3940UW - Bus-Master PCI Ultra-Wide (253 CDB)
86         ABP970UW - Bus-Master PCI MAC/PC Ultra-Wide (253 CDB)
87         ABP3940U2W - Bus-Master PCI LVD/Ultra2-Wide (253 CDB)
88
89      Multi-Channel Products:
90         ABP752 - Dual Channel Bus-Master EISA (240 CDB Per Channel)
91         ABP852 - Dual Channel Bus-Master VL (240 CDB Per Channel)
92         ABP950 - Dual Channel Bus-Master PCI (240 CDB Per Channel)
93         ABP950UW - Dual Channel Bus-Master PCI Ultra-Wide (253 CDB Per Channel)
94         ABP980 - Four Channel Bus-Master PCI (240 CDB Per Channel)
95         ABP980U - Four Channel Bus-Master PCI Ultra (240 CDB Per Channel)
96         ABP980UA/3980UA - Four Channel Bus-Master PCI Ultra (16 CDB Per Chan.)
97         ABP3950U2W - Bus-Master PCI LVD/Ultra2-Wide and Ultra-Wide (253 CDB)
98         ABP3950U3W - Bus-Master PCI Dual LVD2/Ultra3-Wide (253 CDB)
99
100   C. Linux source files modified by AdvanSys Driver
101
102      This section for historical purposes documents the changes
103      originally made to the Linux kernel source to add the advansys
104      driver. As Linux has changed some of these files have also
105      been modified.
106
107      1. linux/arch/i386/config.in:
108
109           bool 'AdvanSys SCSI support' CONFIG_SCSI_ADVANSYS y
110
111      2. linux/drivers/scsi/hosts.c:
112
113           #ifdef CONFIG_SCSI_ADVANSYS
114           #include "advansys.h"
115           #endif
116
117         and after "static Scsi_Host_Template builtin_scsi_hosts[] =":
118
119           #ifdef CONFIG_SCSI_ADVANSYS
120           ADVANSYS,
121           #endif
122
123      3. linux/drivers/scsi/Makefile:
124
125           ifdef CONFIG_SCSI_ADVANSYS
126           SCSI_SRCS := $(SCSI_SRCS) advansys.c
127           SCSI_OBJS := $(SCSI_OBJS) advansys.o
128           else
129           SCSI_MODULE_OBJS := $(SCSI_MODULE_OBJS) advansys.o
130           endif
131
132      4. linux/init/main.c:
133
134           extern void advansys_setup(char *str, int *ints);
135
136         and add the following lines to the bootsetups[] array.
137
138           #ifdef CONFIG_SCSI_ADVANSYS
139              { "advansys=", advansys_setup },
140           #endif
141
142   D. Source Comments
143
144      1. Use tab stops set to 4 for the source files. For vi use 'se tabstops=4'.
145
146      2. This driver should be maintained in multiple files. But to make
147         it easier to include with Linux and to follow Linux conventions,
148         the whole driver is maintained in the source files advansys.h and
149         advansys.c. In this file logical sections of the driver begin with
150         a comment that contains '---'. The following are the logical sections
151         of the driver below.
152
153            --- Linux Version
154            --- Linux Include File
155            --- Driver Options
156            --- Debugging Header
157            --- Asc Library Constants and Macros
158            --- Adv Library Constants and Macros
159            --- Driver Constants and Macros
160            --- Driver Structures
161            --- Driver Data
162            --- Driver Function Prototypes
163            --- Linux 'Scsi_Host_Template' and advansys_setup() Functions
164            --- Loadable Driver Support
165            --- Miscellaneous Driver Functions
166            --- Functions Required by the Asc Library
167            --- Functions Required by the Adv Library
168            --- Tracing and Debugging Functions
169            --- Asc Library Functions
170            --- Adv Library Functions
171
172      3. The string 'XXX' is used to flag code that needs to be re-written
173         or that contains a problem that needs to be addressed.
174
175      4. I have stripped comments from and reformatted the source for the
176         Asc Library and Adv Library to reduce the size of this file. This
177         source can be found under the following headings. The Asc Library
178         is used to support Narrow Boards. The Adv Library is used to
179         support Wide Boards.
180
181            --- Asc Library Constants and Macros
182            --- Adv Library Constants and Macros
183            --- Asc Library Functions
184            --- Adv Library Functions
185
186   E. Driver Compile Time Options and Debugging
187
188      In this source file the following constants can be defined. They are
189      defined in the source below. Both of these options are enabled by
190      default.
191
192      1. ADVANSYS_ASSERT - Enable driver assertions (Def: Enabled)
193
194         Enabling this option adds assertion logic statements to the
195         driver. If an assertion fails a message will be displayed to
196         the console, but the system will continue to operate. Any
197         assertions encountered should be reported to the person
198         responsible for the driver. Assertion statements may proactively
199         detect problems with the driver and facilitate fixing these
200         problems. Enabling assertions will add a small overhead to the
201         execution of the driver.
202
203      2. ADVANSYS_DEBUG - Enable driver debugging (Def: Disabled)
204
205         Enabling this option adds tracing functions to the driver and
206         the ability to set a driver tracing level at boot time. This
207         option will also export symbols not required outside the driver to
208         the kernel name space. This option is very useful for debugging
209         the driver, but it will add to the size of the driver execution
210         image and add overhead to the execution of the driver.
211
212         The amount of debugging output can be controlled with the global
213         variable 'asc_dbglvl'. The higher the number the more output. By
214         default the debug level is 0.
215
216         If the driver is loaded at boot time and the LILO Driver Option
217         is included in the system, the debug level can be changed by
218         specifying a 5th (ASC_NUM_IOPORT_PROBE + 1) I/O Port. The
219         first three hex digits of the pseudo I/O Port must be set to
220         'deb' and the fourth hex digit specifies the debug level: 0 - F.
221         The following command line will look for an adapter at 0x330
222         and set the debug level to 2.
223
224            linux advansys=0x330,0,0,0,0xdeb2
225
226         If the driver is built as a loadable module this variable can be
227         defined when the driver is loaded. The following insmod command
228         will set the debug level to one.
229
230            insmod advansys.o asc_dbglvl=1
231
232         Debugging Message Levels:
233            0: Errors Only
234            1: High-Level Tracing
235            2-N: Verbose Tracing
236
237         To enable debug output to console, please make sure that:
238
239         a. System and kernel logging is enabled (syslogd, klogd running).
240         b. Kernel messages are routed to console output. Check
241            /etc/syslog.conf for an entry similar to this:
242
243                 kern.*                  /dev/console
244
245         c. klogd is started with the appropriate -c parameter
246            (e.g. klogd -c 8)
247
248         This will cause printk() messages to be be displayed on the
249         current console. Refer to the klogd(8) and syslogd(8) man pages
250         for details.
251
252         Alternatively you can enable printk() to console with this
253         program. However, this is not the 'official' way to do this.
254         Debug output is logged in /var/log/messages.
255
256           main()
257           {
258                   syscall(103, 7, 0, 0);
259           }
260
261         Increasing LOG_BUF_LEN in kernel/printk.c to something like
262         40960 allows more debug messages to be buffered in the kernel
263         and written to the console or log file.
264
265      3. ADVANSYS_STATS - Enable statistics (Def: Enabled >= v1.3.0)
266
267         Enabling this option adds statistics collection and display
268         through /proc to the driver. The information is useful for
269         monitoring driver and device performance. It will add to the
270         size of the driver execution image and add minor overhead to
271         the execution of the driver.
272
273         Statistics are maintained on a per adapter basis. Driver entry
274         point call counts and transfer size counts are maintained.
275         Statistics are only available for kernels greater than or equal
276         to v1.3.0 with the CONFIG_PROC_FS (/proc) file system configured.
277
278         AdvanSys SCSI adapter files have the following path name format:
279
280            /proc/scsi/advansys/[0-(ASC_NUM_BOARD_SUPPORTED-1)]
281
282         This information can be displayed with cat. For example:
283
284            cat /proc/scsi/advansys/0
285
286         When ADVANSYS_STATS is not defined the AdvanSys /proc files only
287         contain adapter and device configuration information.
288
289   F. Driver LILO Option
290
291      If init/main.c is modified as described in the 'Directions for Adding
292      the AdvanSys Driver to Linux' section (B.4.) above, the driver will
293      recognize the 'advansys' LILO command line and /etc/lilo.conf option.
294      This option can be used to either disable I/O port scanning or to limit
295      scanning to 1 - 4 I/O ports. Regardless of the option setting EISA and
296      PCI boards will still be searched for and detected. This option only
297      affects searching for ISA and VL boards.
298
299      Examples:
300        1. Eliminate I/O port scanning:
301             boot: linux advansys=
302               or
303             boot: linux advansys=0x0
304        2. Limit I/O port scanning to one I/O port:
305             boot: linux advansys=0x110
306        3. Limit I/O port scanning to four I/O ports:
307             boot: linux advansys=0x110,0x210,0x230,0x330
308
309      For a loadable module the same effect can be achieved by setting
310      the 'asc_iopflag' variable and 'asc_ioport' array when loading
311      the driver, e.g.
312
313            insmod advansys.o asc_iopflag=1 asc_ioport=0x110,0x330
314
315      If ADVANSYS_DEBUG is defined a 5th (ASC_NUM_IOPORT_PROBE + 1)
316      I/O Port may be added to specify the driver debug level. Refer to
317      the 'Driver Compile Time Options and Debugging' section above for
318      more information.
319
320   G. Tests to run before releasing new driver
321
322      1. In the supported kernels verify there are no warning or compile
323         errors when the kernel is built as both a driver and as a module
324         and with the following options:
325
326         ADVANSYS_DEBUG - enabled and disabled
327         CONFIG_SMP - enabled and disabled
328         CONFIG_PROC_FS - enabled and disabled
329
330      2. Run tests on an x86, alpha, and PowerPC with at least one narrow
331         card and one wide card attached to a hard disk and CD-ROM drive:
332         fdisk, mkfs, fsck, bonnie, copy/compare test from the
333         CD-ROM to the hard drive.
334
335   H. Release History
336
337      BETA-1.0 (12/23/95):
338          First Release
339
340      BETA-1.1 (12/28/95):
341          1. Prevent advansys_detect() from being called twice.
342          2. Add LILO 0xdeb[0-f] option to set 'asc_dbglvl'.
343
344      1.2 (1/12/96):
345          1. Prevent re-entrancy in the interrupt handler which
346             resulted in the driver hanging Linux.
347          2. Fix problem that prevented ABP-940 cards from being
348             recognized on some PCI motherboards.
349          3. Add support for the ABP-5140 PnP ISA card.
350          4. Fix check condition return status.
351          5. Add conditionally compiled code for Linux v1.3.X.
352
353      1.3 (2/23/96):
354          1. Fix problem in advansys_biosparam() that resulted in the
355             wrong drive geometry being returned for drives > 1GB with
356             extended translation enabled.
357          2. Add additional tracing during device initialization.
358          3. Change code that only applies to ISA PnP adapter.
359          4. Eliminate 'make dep' warning.
360          5. Try to fix problem with handling resets by increasing their
361             timeout value.
362
363      1.4 (5/8/96):
364          1. Change definitions to eliminate conflicts with other subsystems.
365          2. Add versioning code for the shared interrupt changes.
366          3. Eliminate problem in asc_rmqueue() with iterating after removing
367             a request.
368          4. Remove reset request loop problem from the "Known Problems or
369             Issues" section. This problem was isolated and fixed in the
370             mid-level SCSI driver.
371
372      1.5 (8/8/96):
373          1. Add support for ABP-940U (PCI Ultra) adapter.
374          2. Add support for IRQ sharing by setting the SA_SHIRQ flag for
375             request_irq and supplying a dev_id pointer to both request_irq()
376             and free_irq().
377          3. In AscSearchIOPortAddr11() restore a call to check_region() which
378             should be used before I/O port probing.
379          4. Fix bug in asc_prt_hex() which resulted in the displaying
380             the wrong data.
381          5. Incorporate miscellaneous Asc Library bug fixes and new microcode.
382          6. Change driver versioning to be specific to each Linux sub-level.
383          7. Change statistics gathering to be per adapter instead of global
384             to the driver.
385          8. Add more information and statistics to the adapter /proc file:
386             /proc/scsi/advansys[0...].
387          9. Remove 'cmd_per_lun' from the "Known Problems or Issues" list.
388             This problem has been addressed with the SCSI mid-level changes
389             made in v1.3.89. The advansys_select_queue_depths() function
390             was added for the v1.3.89 changes.
391
392      1.6 (9/10/96):
393          1. Incorporate miscellaneous Asc Library bug fixes and new microcode.
394
395      1.7 (9/25/96):
396          1. Enable clustering and optimize the setting of the maximum number
397             of scatter gather elements for any particular board. Clustering
398             increases CPU utilization, but results in a relatively larger
399             increase in I/O throughput.
400          2. Improve the performance of the request queuing functions by
401             adding a last pointer to the queue structure.
402          3. Correct problems with reset and abort request handling that
403             could have hung or crashed Linux.
404          4. Add more information to the adapter /proc file:
405             /proc/scsi/advansys[0...].
406          5. Remove the request timeout issue form the driver issues list.
407          6. Miscellaneous documentation additions and changes.
408
409      1.8 (10/4/96):
410          1. Make changes to handle the new v2.1.0 kernel memory mapping
411             in which a kernel virtual address may not be equivalent to its
412             bus or DMA memory address.
413          2. Change abort and reset request handling to make it yet even
414             more robust.
415          3. Try to mitigate request starvation by sending ordered requests
416             to heavily loaded, tag queuing enabled devices.
417          4. Maintain statistics on request response time.
418          5. Add request response time statistics and other information to
419             the adapter /proc file: /proc/scsi/advansys[0...].
420
421      1.9 (10/21/96):
422          1. Add conditionally compiled code (ASC_QUEUE_FLOW_CONTROL) to
423             make use of mid-level SCSI driver device queue depth flow
424             control mechanism. This will eliminate aborts caused by a
425             device being unable to keep up with requests and eliminate
426             repeat busy or QUEUE FULL status returned by a device.
427          2. Incorporate miscellaneous Asc Library bug fixes.
428          3. To allow the driver to work in kernels with broken module
429             support set 'cmd_per_lun' if the driver is compiled as a
430             module. This change affects kernels v1.3.89 to present.
431          4. Remove PCI BIOS address from the driver banner. The PCI BIOS
432             is relocated by the motherboard BIOS and its new address can
433             not be determined by the driver.
434          5. Add mid-level SCSI queue depth information to the adapter
435             /proc file: /proc/scsi/advansys[0...].
436
437      2.0 (11/14/96):
438          1. Change allocation of global structures used for device
439             initialization to guarantee they are in DMA-able memory.
440             Previously when the driver was loaded as a module these
441             structures might not have been in DMA-able memory, causing
442             device initialization to fail.
443
444      2.1 (12/30/96):
445          1. In advansys_reset(), if the request is a synchronous reset
446             request, even if the request serial number has changed, then
447             complete the request.
448          2. Add Asc Library bug fixes including new microcode.
449          3. Clear inquiry buffer before using it.
450          4. Correct ifdef typo.
451
452      2.2 (1/15/97):
453          1. Add Asc Library bug fixes including new microcode.
454          2. Add synchronous data transfer rate information to the
455             adapter /proc file: /proc/scsi/advansys[0...].
456          3. Change ADVANSYS_DEBUG to be disabled by default. This
457             will reduce the size of the driver image, eliminate execution
458             overhead, and remove unneeded symbols from the kernel symbol
459             space that were previously added by the driver.
460          4. Add new compile-time option ADVANSYS_ASSERT for assertion
461             code that used to be defined within ADVANSYS_DEBUG. This
462             option is enabled by default.
463
464      2.8 (5/26/97):
465          1. Change version number to 2.8 to synchronize the Linux driver
466             version numbering with other AdvanSys drivers.
467          2. Reformat source files without tabs to present the same view
468             of the file to everyone regardless of the editor tab setting
469             being used.
470          3. Add Asc Library bug fixes.
471
472      3.1A (1/8/98):
473          1. Change version number to 3.1 to indicate that support for
474             Ultra-Wide adapters (ABP-940UW) is included in this release.
475          2. Add Asc Library (Narrow Board) bug fixes.
476          3. Report an underrun condition with the host status byte set
477             to DID_UNDERRUN. Currently DID_UNDERRUN is defined to 0 which
478             causes the underrun condition to be ignored. When Linux defines
479             its own DID_UNDERRUN the constant defined in this file can be
480             removed.
481          4. Add patch to AscWaitTixISRDone().
482          5. Add support for up to 16 different AdvanSys host adapter SCSI
483             channels in one system. This allows four cards with four channels
484             to be used in one system.
485
486      3.1B (1/9/98):
487          1. Handle that PCI register base addresses are not always page
488             aligned even though ioremap() requires that the address argument
489             be page aligned.
490
491      3.1C (1/10/98):
492          1. Update latest BIOS version checked for from the /proc file.
493          2. Don't set microcode SDTR variable at initialization. Instead
494             wait until device capabilities have been detected from an Inquiry
495             command.
496
497      3.1D (1/21/98):
498          1. Improve performance when the driver is compiled as module by
499             allowing up to 64 scatter-gather elements instead of 8.
500
501      3.1E (5/1/98):
502          1. Set time delay in AscWaitTixISRDone() to 1000 ms.
503          2. Include SMP locking changes.
504          3. For v2.1.93 and newer kernels use CONFIG_PCI and new PCI BIOS
505             access functions.
506          4. Update board serial number printing.
507          5. Try allocating an IRQ both with and without the SA_INTERRUPT
508             flag set to allow IRQ sharing with drivers that do not set
509             the SA_INTERRUPT flag. Also display a more descriptive error
510             message if request_irq() fails.
511          6. Update to latest Asc and Adv Libraries.
512
513      3.2A (7/22/99):
514          1. Update Adv Library to 4.16 which includes support for
515             the ASC38C0800 (Ultra2/LVD) IC.
516
517      3.2B (8/23/99):
518          1. Correct PCI compile time option for v2.1.93 and greater
519             kernels, advansys_info() string, and debug compile time
520             option.
521          2. Correct DvcSleepMilliSecond() for v2.1.0 and greater
522             kernels. This caused an LVD detection/BIST problem problem
523             among other things.
524          3. Sort PCI cards by PCI Bus, Slot, Function ascending order
525             to be consistent with the BIOS.
526          4. Update to Asc Library S121 and Adv Library 5.2.
527
528      3.2C (8/24/99):
529          1. Correct PCI card detection bug introduced in 3.2B that
530             prevented PCI cards from being detected in kernels older
531             than v2.1.93.
532
533      3.2D (8/26/99):
534          1. Correct /proc device synchronous speed information display.
535             Also when re-negotiation is pending for a target device
536             note this condition with an * and footnote.
537          2. Correct initialization problem with Ultra-Wide cards that
538             have a pre-3.2 BIOS. A microcode variable changed locations
539             in 3.2 and greater BIOSes which caused WDTR to be attempted
540             erroneously with drives that don't support WDTR.
541
542      3.2E (8/30/99):
543          1. Fix compile error caused by v2.3.13 PCI structure change.
544          2. Remove field from ASCEEP_CONFIG that resulted in an EEPROM
545             checksum error for ISA cards.
546          3. Remove ASC_QUEUE_FLOW_CONTROL conditional code. The mid-level
547             SCSI changes that it depended on were never included in Linux.
548
549      3.2F (9/3/99):
550          1. Handle new initial function code added in v2.3.16 for all
551             driver versions.
552
553      3.2G (9/8/99):
554          1. Fix PCI board detection in v2.3.13 and greater kernels.
555          2. Fix comiple errors in v2.3.X with debugging enabled.
556
557      3.2H (9/13/99):
558          1. Add 64-bit address, long support for Alpha and UltraSPARC.
559             The driver has been verified to work on an Alpha system.
560          2. Add partial byte order handling support for Power PC and
561             other big-endian platforms. This support has not yet been
562             completed or verified.
563          3. For wide boards replace block zeroing of request and
564             scatter-gather structures with individual field initialization
565             to improve performance.
566          4. Correct and clarify ROM BIOS version detection.
567
568      3.2I (10/8/99):
569          1. Update to Adv Library 5.4.
570          2. Add v2.3.19 underrun reporting to asc_isr_callback() and
571             adv_isr_callback().  Remove DID_UNDERRUN constant and other
572             no longer needed code that previously documented the lack
573             of underrun handling.
574
575      3.2J (10/14/99):
576          1. Eliminate compile errors for v2.0 and earlier kernels.
577
578      3.2K (11/15/99):
579          1. Correct debug compile error in asc_prt_adv_scsi_req_q().
580          2. Update Adv Library to 5.5.
581          3. Add ifdef handling for /proc changes added in v2.3.28.
582          4. Increase Wide board scatter-gather list maximum length to
583             255 when the driver is compiled into the kernel.
584
585      3.2L (11/18/99):
586          1. Fix bug in adv_get_sglist() that caused an assertion failure
587             at line 7475. The reqp->sgblkp pointer must be initialized
588             to NULL in adv_get_sglist().
589
590      3.2M (11/29/99):
591          1. Really fix bug in adv_get_sglist().
592          2. Incorporate v2.3.29 changes into driver.
593
594      3.2N (4/1/00):
595          1. Add CONFIG_ISA ifdef code.
596          2. Include advansys_interrupts_enabled name change patch.
597          3. For >= v2.3.28 use new SCSI error handling with new function
598             advansys_eh_bus_reset(). Don't include an abort function
599             because of base library limitations.
600          4. For >= v2.3.28 use per board lock instead of io_request_lock.
601          5. For >= v2.3.28 eliminate advansys_command() and
602             advansys_command_done().
603          6. Add some changes for PowerPC (Big Endian) support, but it isn't
604             working yet.
605          7. Fix "nonexistent resource free" problem that occurred on a module
606             unload for boards with an I/O space >= 255. The 'n_io_port' field
607             is only one byte and can not be used to hold an ioport length more
608             than 255.
609
610      3.3A (4/4/00):
611          1. Update to Adv Library 5.8.
612          2. For wide cards add support for CDBs up to 16 bytes.
613          3. Eliminate warnings when CONFIG_PROC_FS is not defined.
614
615      3.3B (5/1/00):
616          1. Support for PowerPC (Big Endian) wide cards. Narrow cards
617             still need work.
618          2. Change bitfields to shift and mask access for endian
619             portability.
620
621      3.3C (10/13/00):
622          1. Update for latest 2.4 kernel.
623          2. Test ABP-480 CardBus support in 2.4 kernel - works!
624          3. Update to Asc Library S123.
625          4. Update to Adv Library 5.12.
626
627      3.3D (11/22/00):
628          1. Update for latest 2.4 kernel.
629          2. Create patches for 2.2 and 2.4 kernels.
630
631      3.3E (1/9/01):
632          1. Now that 2.4 is released remove ifdef code for kernel versions
633             less than 2.2. The driver is now only supported in kernels 2.2,
634             2.4, and greater.
635          2. Add code to release and acquire the io_request_lock in
636             the driver entrypoint functions: advansys_detect and
637             advansys_queuecommand. In kernel 2.4 the SCSI mid-level driver
638             still holds the io_request_lock on entry to SCSI low-level drivers.
639             This was supposed to be removed before 2.4 was released but never
640             happened. When the mid-level SCSI driver is changed all references
641             to the io_request_lock should be removed from the driver.
642          3. Simplify error handling by removing advansys_abort(),
643             AscAbortSRB(), AscResetDevice(). SCSI bus reset requests are
644             now handled by resetting the SCSI bus and fully re-initializing
645             the chip. This simple method of error recovery has proven to work
646             most reliably after attempts at different methods. Also now only
647             support the "new" error handling method and remove the obsolete
648             error handling interface.
649          4. Fix debug build errors.
650
651      3.3F (1/24/01):
652          1. Merge with ConnectCom version from Andy Kellner which
653             updates Adv Library to 5.14.
654          2. Make PowerPC (Big Endian) work for narrow cards and
655             fix problems writing EEPROM for wide cards.
656          3. Remove interrupts_enabled assertion function.
657
658      3.3G (2/16/01):
659          1. Return an error from narrow boards if passed a 16 byte
660             CDB. The wide board can already handle 16 byte CDBs.
661
662      3.3GJ (4/15/02):
663          1. hacks for lk 2.5 series (D. Gilbert)
664
665      3.3GJD (10/14/02):
666          1. change select_queue_depths to slave_configure
667          2. make cmd_per_lun be sane again
668
669      3.3K [2004/06/24]:
670          1. continuing cleanup for lk 2.6 series
671          2. Fix problem in lk 2.6.7-bk2 that broke PCI wide cards
672          3. Fix problem that oopsed ISA cards
673
674   I. Known Problems/Fix List (XXX)
675
676      1. Need to add memory mapping workaround. Test the memory mapping.
677         If it doesn't work revert to I/O port access. Can a test be done
678         safely?
679      2. Handle an interrupt not working. Keep an interrupt counter in
680         the interrupt handler. In the timeout function if the interrupt
681         has not occurred then print a message and run in polled mode.
682      3. Allow bus type scanning order to be changed.
683      4. Need to add support for target mode commands, cf. CAM XPT.
684
685   J. Credits (Chronological Order)
686
687      Bob Frey <bfrey@turbolinux.com.cn> wrote the AdvanSys SCSI driver
688      and maintained it up to 3.3F. He continues to answer questions
689      and help maintain the driver.
690
691      Nathan Hartwell <mage@cdc3.cdc.net> provided the directions and
692      basis for the Linux v1.3.X changes which were included in the
693      1.2 release.
694
695      Thomas E Zerucha <zerucha@shell.portal.com> pointed out a bug
696      in advansys_biosparam() which was fixed in the 1.3 release.
697
698      Erik Ratcliffe <erik@caldera.com> has done testing of the
699      AdvanSys driver in the Caldera releases.
700
701      Rik van Riel <H.H.vanRiel@fys.ruu.nl> provided a patch to
702      AscWaitTixISRDone() which he found necessary to make the
703      driver work with a SCSI-1 disk.
704
705      Mark Moran <mmoran@mmoran.com> has helped test Ultra-Wide
706      support in the 3.1A driver.
707
708      Doug Gilbert <dgilbert@interlog.com> has made changes and
709      suggestions to improve the driver and done a lot of testing.
710
711      Ken Mort <ken@mort.net> reported a DEBUG compile bug fixed
712      in 3.2K.
713
714      Tom Rini <trini@kernel.crashing.org> provided the CONFIG_ISA
715      patch and helped with PowerPC wide and narrow board support.
716
717      Philip Blundell <philb@gnu.org> provided an
718      advansys_interrupts_enabled patch.
719
720      Dave Jones <dave@denial.force9.co.uk> reported the compiler
721      warnings generated when CONFIG_PROC_FS was not defined in
722      the 3.2M driver.
723
724      Jerry Quinn <jlquinn@us.ibm.com> fixed PowerPC support (endian
725      problems) for wide cards.
726
727      Bryan Henderson <bryanh@giraffe-data.com> helped debug narrow
728      card error handling.
729
730      Manuel Veloso <veloso@pobox.com> worked hard on PowerPC narrow
731      board support and fixed a bug in AscGetEEPConfig().
732
733      Arnaldo Carvalho de Melo <acme@conectiva.com.br> made
734      save_flags/restore_flags changes.
735
736      Andy Kellner <AKellner@connectcom.net> continues the Advansys SCSI
737      driver development for ConnectCom (Version > 3.3F).
738
739   K. ConnectCom (AdvanSys) Contact Information
740
741      Mail:                   ConnectCom Solutions, Inc.
742                              1150 Ringwood Court
743                              San Jose, CA 95131
744      Operator/Sales:         1-408-383-9400
745      FAX:                    1-408-383-9612
746      Tech Support:           1-408-467-2930
747      Tech Support E-Mail:    linux@connectcom.net
748      FTP Site:               ftp.connectcom.net (login: anonymous)
749      Web Site:               http://www.connectcom.net
750
751 */
752
753 /*
754  * --- Linux Include Files
755  */
756
757 #include <linux/config.h>
758 #include <linux/module.h>
759
760 #if defined(CONFIG_X86) && !defined(CONFIG_ISA)
761 #define CONFIG_ISA
762 #endif /* CONFIG_X86 && !CONFIG_ISA */
763
764 #include <linux/string.h>
765 #include <linux/kernel.h>
766 #include <linux/types.h>
767 #include <linux/ioport.h>
768 #include <linux/interrupt.h>
769 #include <linux/delay.h>
770 #include <linux/slab.h>
771 #include <linux/mm.h>
772 #include <linux/proc_fs.h>
773 #include <linux/init.h>
774 #include <linux/blkdev.h>
775 #include <linux/stat.h>
776 #include <linux/spinlock.h>
777 #include <linux/dma-mapping.h>
778
779 #include <asm/io.h>
780 #include <asm/system.h>
781 #include <asm/dma.h>
782
783 /* FIXME: (by jejb@steeleye.com) This warning is present for two
784  * reasons:
785  *
786  * 1) This driver badly needs converting to the correct driver model
787  *    probing API
788  *
789  * 2) Although all of the necessary command mapping places have the
790  * appropriate dma_map.. APIs, the driver still processes its internal
791  * queue using bus_to_virt() and virt_to_bus() which are illegal under
792  * the API.  The entire queue processing structure will need to be
793  * altered to fix this.
794  */
795 #warning this driver is still not properly converted to the DMA API
796
797 #include <scsi/scsi_cmnd.h>
798 #include <scsi/scsi_device.h>
799 #include <scsi/scsi_tcq.h>
800 #include <scsi/scsi.h>
801 #include <scsi/scsi_host.h>
802 #include "advansys.h"
803 #ifdef CONFIG_PCI
804 #include <linux/pci.h>
805 #endif /* CONFIG_PCI */
806
807
808 /*
809  * --- Driver Options
810  */
811
812 /* Enable driver assertions. */
813 #define ADVANSYS_ASSERT
814
815 /* Enable driver /proc statistics. */
816 #define ADVANSYS_STATS
817
818 /* Enable driver tracing. */
819 /* #define ADVANSYS_DEBUG */
820
821
822 /*
823  * --- Debugging Header
824  */
825
826 #ifdef ADVANSYS_DEBUG
827 #define STATIC
828 #else /* ADVANSYS_DEBUG */
829 #define STATIC static
830 #endif /* ADVANSYS_DEBUG */
831
832
833 /*
834  * --- Asc Library Constants and Macros
835  */
836
837 #define ASC_LIB_VERSION_MAJOR  1
838 #define ASC_LIB_VERSION_MINOR  24
839 #define ASC_LIB_SERIAL_NUMBER  123
840
841 /*
842  * Portable Data Types
843  *
844  * Any instance where a 32-bit long or pointer type is assumed
845  * for precision or HW defined structures, the following define
846  * types must be used. In Linux the char, short, and int types
847  * are all consistent at 8, 16, and 32 bits respectively. Pointers
848  * and long types are 64 bits on Alpha and UltraSPARC.
849  */
850 #define ASC_PADDR __u32         /* Physical/Bus address data type. */
851 #define ASC_VADDR __u32         /* Virtual address data type. */
852 #define ASC_DCNT  __u32         /* Unsigned Data count type. */
853 #define ASC_SDCNT __s32         /* Signed Data count type. */
854
855 /*
856  * These macros are used to convert a virtual address to a
857  * 32-bit value. This currently can be used on Linux Alpha
858  * which uses 64-bit virtual address but a 32-bit bus address.
859  * This is likely to break in the future, but doing this now
860  * will give us time to change the HW and FW to handle 64-bit
861  * addresses.
862  */
863 #define ASC_VADDR_TO_U32   virt_to_bus
864 #define ASC_U32_TO_VADDR   bus_to_virt
865
866 typedef unsigned char uchar;
867
868 #ifndef TRUE
869 #define TRUE     (1)
870 #endif
871 #ifndef FALSE
872 #define FALSE    (0)
873 #endif
874
875 #define EOF      (-1)
876 #define ERR      (-1)
877 #define UW_ERR   (uint)(0xFFFF)
878 #define isodd_word(val)   ((((uint)val) & (uint)0x0001) != 0)
879 #define AscPCIConfigVendorIDRegister      0x0000
880 #define AscPCIConfigDeviceIDRegister      0x0002
881 #define AscPCIConfigCommandRegister       0x0004
882 #define AscPCIConfigStatusRegister        0x0006
883 #define AscPCIConfigRevisionIDRegister    0x0008
884 #define AscPCIConfigCacheSize             0x000C
885 #define AscPCIConfigLatencyTimer          0x000D
886 #define AscPCIIOBaseRegister              0x0010
887 #define AscPCICmdRegBits_IOMemBusMaster   0x0007
888 #define ASC_PCI_ID2BUS(id)    ((id) & 0xFF)
889 #define ASC_PCI_ID2DEV(id)    (((id) >> 11) & 0x1F)
890 #define ASC_PCI_ID2FUNC(id)   (((id) >> 8) & 0x7)
891 #define ASC_PCI_MKID(bus, dev, func) ((((dev) & 0x1F) << 11) | (((func) & 0x7) << 8) | ((bus) & 0xFF))
892 #define ASC_PCI_VENDORID                  0x10CD
893 #define ASC_PCI_DEVICEID_1200A            0x1100
894 #define ASC_PCI_DEVICEID_1200B            0x1200
895 #define ASC_PCI_DEVICEID_ULTRA            0x1300
896 #define ASC_PCI_REVISION_3150             0x02
897 #define ASC_PCI_REVISION_3050             0x03
898
899 #define  ASC_DVCLIB_CALL_DONE     (1)
900 #define  ASC_DVCLIB_CALL_FAILED   (0)
901 #define  ASC_DVCLIB_CALL_ERROR    (-1)
902
903 /*
904  * Enable CC_VERY_LONG_SG_LIST to support up to 64K element SG lists.
905  * The SRB structure will have to be changed and the ASC_SRB2SCSIQ()
906  * macro re-defined to be able to obtain a ASC_SCSI_Q pointer from the
907  * SRB structure.
908  */
909 #define CC_VERY_LONG_SG_LIST 0
910 #define ASC_SRB2SCSIQ(srb_ptr)  (srb_ptr)
911
912 #define PortAddr                 unsigned short    /* port address size  */
913 #define inp(port)                inb(port)
914 #define outp(port, byte)         outb((byte), (port))
915
916 #define inpw(port)               inw(port)
917 #define outpw(port, word)        outw((word), (port))
918
919 #define ASC_MAX_SG_QUEUE    7
920 #define ASC_MAX_SG_LIST     255
921
922 #define ASC_CS_TYPE  unsigned short
923
924 #define ASC_IS_ISA          (0x0001)
925 #define ASC_IS_ISAPNP       (0x0081)
926 #define ASC_IS_EISA         (0x0002)
927 #define ASC_IS_PCI          (0x0004)
928 #define ASC_IS_PCI_ULTRA    (0x0104)
929 #define ASC_IS_PCMCIA       (0x0008)
930 #define ASC_IS_MCA          (0x0020)
931 #define ASC_IS_VL           (0x0040)
932 #define ASC_ISA_PNP_PORT_ADDR  (0x279)
933 #define ASC_ISA_PNP_PORT_WRITE (ASC_ISA_PNP_PORT_ADDR+0x800)
934 #define ASC_IS_WIDESCSI_16  (0x0100)
935 #define ASC_IS_WIDESCSI_32  (0x0200)
936 #define ASC_IS_BIG_ENDIAN   (0x8000)
937 #define ASC_CHIP_MIN_VER_VL      (0x01)
938 #define ASC_CHIP_MAX_VER_VL      (0x07)
939 #define ASC_CHIP_MIN_VER_PCI     (0x09)
940 #define ASC_CHIP_MAX_VER_PCI     (0x0F)
941 #define ASC_CHIP_VER_PCI_BIT     (0x08)
942 #define ASC_CHIP_MIN_VER_ISA     (0x11)
943 #define ASC_CHIP_MIN_VER_ISA_PNP (0x21)
944 #define ASC_CHIP_MAX_VER_ISA     (0x27)
945 #define ASC_CHIP_VER_ISA_BIT     (0x30)
946 #define ASC_CHIP_VER_ISAPNP_BIT  (0x20)
947 #define ASC_CHIP_VER_ASYN_BUG    (0x21)
948 #define ASC_CHIP_VER_PCI             0x08
949 #define ASC_CHIP_VER_PCI_ULTRA_3150  (ASC_CHIP_VER_PCI | 0x02)
950 #define ASC_CHIP_VER_PCI_ULTRA_3050  (ASC_CHIP_VER_PCI | 0x03)
951 #define ASC_CHIP_MIN_VER_EISA (0x41)
952 #define ASC_CHIP_MAX_VER_EISA (0x47)
953 #define ASC_CHIP_VER_EISA_BIT (0x40)
954 #define ASC_CHIP_LATEST_VER_EISA   ((ASC_CHIP_MIN_VER_EISA - 1) + 3)
955 #define ASC_MAX_LIB_SUPPORTED_ISA_CHIP_VER   0x21
956 #define ASC_MAX_LIB_SUPPORTED_PCI_CHIP_VER   0x0A
957 #define ASC_MAX_VL_DMA_ADDR     (0x07FFFFFFL)
958 #define ASC_MAX_VL_DMA_COUNT    (0x07FFFFFFL)
959 #define ASC_MAX_PCI_DMA_ADDR    (0xFFFFFFFFL)
960 #define ASC_MAX_PCI_DMA_COUNT   (0xFFFFFFFFL)
961 #define ASC_MAX_ISA_DMA_ADDR    (0x00FFFFFFL)
962 #define ASC_MAX_ISA_DMA_COUNT   (0x00FFFFFFL)
963 #define ASC_MAX_EISA_DMA_ADDR   (0x07FFFFFFL)
964 #define ASC_MAX_EISA_DMA_COUNT  (0x07FFFFFFL)
965
966 #define ASC_SCSI_ID_BITS  3
967 #define ASC_SCSI_TIX_TYPE     uchar
968 #define ASC_ALL_DEVICE_BIT_SET  0xFF
969 #define ASC_SCSI_BIT_ID_TYPE  uchar
970 #define ASC_MAX_TID       7
971 #define ASC_MAX_LUN       7
972 #define ASC_SCSI_WIDTH_BIT_SET  0xFF
973 #define ASC_MAX_SENSE_LEN   32
974 #define ASC_MIN_SENSE_LEN   14
975 #define ASC_MAX_CDB_LEN     12
976 #define ASC_SCSI_RESET_HOLD_TIME_US  60
977
978 #define ADV_INQ_CLOCKING_ST_ONLY    0x0
979 #define ADV_INQ_CLOCKING_DT_ONLY    0x1
980 #define ADV_INQ_CLOCKING_ST_AND_DT  0x3
981
982 /*
983  * Inquiry SPC-2 SPI Byte 1 EVPD (Enable Vital Product Data)
984  * and CmdDt (Command Support Data) field bit definitions.
985  */
986 #define ADV_INQ_RTN_VPD_AND_CMDDT           0x3
987 #define ADV_INQ_RTN_CMDDT_FOR_OP_CODE       0x2
988 #define ADV_INQ_RTN_VPD_FOR_PG_CODE         0x1
989 #define ADV_INQ_RTN_STD_INQUIRY_DATA        0x0
990
991 #define ASC_SCSIDIR_NOCHK    0x00
992 #define ASC_SCSIDIR_T2H      0x08
993 #define ASC_SCSIDIR_H2T      0x10
994 #define ASC_SCSIDIR_NODATA   0x18
995 #define SCSI_ASC_NOMEDIA          0x3A
996 #define ASC_SRB_HOST(x)  ((uchar)((uchar)(x) >> 4))
997 #define ASC_SRB_TID(x)   ((uchar)((uchar)(x) & (uchar)0x0F))
998 #define ASC_SRB_LUN(x)   ((uchar)((uint)(x) >> 13))
999 #define PUT_CDB1(x)   ((uchar)((uint)(x) >> 8))
1000 #define MS_CMD_DONE    0x00
1001 #define MS_EXTEND      0x01
1002 #define MS_SDTR_LEN    0x03
1003 #define MS_SDTR_CODE   0x01
1004 #define MS_WDTR_LEN    0x02
1005 #define MS_WDTR_CODE   0x03
1006 #define MS_MDP_LEN    0x05
1007 #define MS_MDP_CODE   0x00
1008
1009 /*
1010  * Inquiry data structure and bitfield macros
1011  *
1012  * Only quantities of more than 1 bit are shifted, since the others are
1013  * just tested for true or false. C bitfields aren't portable between big
1014  * and little-endian platforms so they are not used.
1015  */
1016
1017 #define ASC_INQ_DVC_TYPE(inq)       ((inq)->periph & 0x1f)
1018 #define ASC_INQ_QUALIFIER(inq)      (((inq)->periph & 0xe0) >> 5)
1019 #define ASC_INQ_DVC_TYPE_MOD(inq)   ((inq)->devtype & 0x7f)
1020 #define ASC_INQ_REMOVABLE(inq)      ((inq)->devtype & 0x80)
1021 #define ASC_INQ_ANSI_VER(inq)       ((inq)->ver & 0x07)
1022 #define ASC_INQ_ECMA_VER(inq)       (((inq)->ver & 0x38) >> 3)
1023 #define ASC_INQ_ISO_VER(inq)        (((inq)->ver & 0xc0) >> 6)
1024 #define ASC_INQ_RESPONSE_FMT(inq)   ((inq)->byte3 & 0x0f)
1025 #define ASC_INQ_TERM_IO(inq)        ((inq)->byte3 & 0x40)
1026 #define ASC_INQ_ASYNC_NOTIF(inq)    ((inq)->byte3 & 0x80)
1027 #define ASC_INQ_SOFT_RESET(inq)     ((inq)->flags & 0x01)
1028 #define ASC_INQ_CMD_QUEUE(inq)      ((inq)->flags & 0x02)
1029 #define ASC_INQ_LINK_CMD(inq)       ((inq)->flags & 0x08)
1030 #define ASC_INQ_SYNC(inq)           ((inq)->flags & 0x10)
1031 #define ASC_INQ_WIDE16(inq)         ((inq)->flags & 0x20)
1032 #define ASC_INQ_WIDE32(inq)         ((inq)->flags & 0x40)
1033 #define ASC_INQ_REL_ADDR(inq)       ((inq)->flags & 0x80)
1034 #define ASC_INQ_INFO_UNIT(inq)      ((inq)->info & 0x01)
1035 #define ASC_INQ_QUICK_ARB(inq)      ((inq)->info & 0x02)
1036 #define ASC_INQ_CLOCKING(inq)       (((inq)->info & 0x0c) >> 2)
1037
1038 typedef struct {
1039     uchar               periph;
1040     uchar               devtype;
1041     uchar               ver;
1042     uchar               byte3;
1043     uchar               add_len;
1044     uchar               res1;
1045     uchar               res2;
1046     uchar               flags;
1047     uchar               vendor_id[8];
1048     uchar               product_id[16];
1049     uchar               product_rev_level[4];
1050 } ASC_SCSI_INQUIRY;
1051
1052 #define ASC_SG_LIST_PER_Q   7
1053 #define QS_FREE        0x00
1054 #define QS_READY       0x01
1055 #define QS_DISC1       0x02
1056 #define QS_DISC2       0x04
1057 #define QS_BUSY        0x08
1058 #define QS_ABORTED     0x40
1059 #define QS_DONE        0x80
1060 #define QC_NO_CALLBACK   0x01
1061 #define QC_SG_SWAP_QUEUE 0x02
1062 #define QC_SG_HEAD       0x04
1063 #define QC_DATA_IN       0x08
1064 #define QC_DATA_OUT      0x10
1065 #define QC_URGENT        0x20
1066 #define QC_MSG_OUT       0x40
1067 #define QC_REQ_SENSE     0x80
1068 #define QCSG_SG_XFER_LIST  0x02
1069 #define QCSG_SG_XFER_MORE  0x04
1070 #define QCSG_SG_XFER_END   0x08
1071 #define QD_IN_PROGRESS       0x00
1072 #define QD_NO_ERROR          0x01
1073 #define QD_ABORTED_BY_HOST   0x02
1074 #define QD_WITH_ERROR        0x04
1075 #define QD_INVALID_REQUEST   0x80
1076 #define QD_INVALID_HOST_NUM  0x81
1077 #define QD_INVALID_DEVICE    0x82
1078 #define QD_ERR_INTERNAL      0xFF
1079 #define QHSTA_NO_ERROR               0x00
1080 #define QHSTA_M_SEL_TIMEOUT          0x11
1081 #define QHSTA_M_DATA_OVER_RUN        0x12
1082 #define QHSTA_M_DATA_UNDER_RUN       0x12
1083 #define QHSTA_M_UNEXPECTED_BUS_FREE  0x13
1084 #define QHSTA_M_BAD_BUS_PHASE_SEQ    0x14
1085 #define QHSTA_D_QDONE_SG_LIST_CORRUPTED 0x21
1086 #define QHSTA_D_ASC_DVC_ERROR_CODE_SET  0x22
1087 #define QHSTA_D_HOST_ABORT_FAILED       0x23
1088 #define QHSTA_D_EXE_SCSI_Q_FAILED       0x24
1089 #define QHSTA_D_EXE_SCSI_Q_BUSY_TIMEOUT 0x25
1090 #define QHSTA_D_ASPI_NO_BUF_POOL        0x26
1091 #define QHSTA_M_WTM_TIMEOUT         0x41
1092 #define QHSTA_M_BAD_CMPL_STATUS_IN  0x42
1093 #define QHSTA_M_NO_AUTO_REQ_SENSE   0x43
1094 #define QHSTA_M_AUTO_REQ_SENSE_FAIL 0x44
1095 #define QHSTA_M_TARGET_STATUS_BUSY  0x45
1096 #define QHSTA_M_BAD_TAG_CODE        0x46
1097 #define QHSTA_M_BAD_QUEUE_FULL_OR_BUSY  0x47
1098 #define QHSTA_M_HUNG_REQ_SCSI_BUS_RESET 0x48
1099 #define QHSTA_D_LRAM_CMP_ERROR        0x81
1100 #define QHSTA_M_MICRO_CODE_ERROR_HALT 0xA1
1101 #define ASC_FLAG_SCSIQ_REQ        0x01
1102 #define ASC_FLAG_BIOS_SCSIQ_REQ   0x02
1103 #define ASC_FLAG_BIOS_ASYNC_IO    0x04
1104 #define ASC_FLAG_SRB_LINEAR_ADDR  0x08
1105 #define ASC_FLAG_WIN16            0x10
1106 #define ASC_FLAG_WIN32            0x20
1107 #define ASC_FLAG_ISA_OVER_16MB    0x40
1108 #define ASC_FLAG_DOS_VM_CALLBACK  0x80
1109 #define ASC_TAG_FLAG_EXTRA_BYTES               0x10
1110 #define ASC_TAG_FLAG_DISABLE_DISCONNECT        0x04
1111 #define ASC_TAG_FLAG_DISABLE_ASYN_USE_SYN_FIX  0x08
1112 #define ASC_TAG_FLAG_DISABLE_CHK_COND_INT_HOST 0x40
1113 #define ASC_SCSIQ_CPY_BEG              4
1114 #define ASC_SCSIQ_SGHD_CPY_BEG         2
1115 #define ASC_SCSIQ_B_FWD                0
1116 #define ASC_SCSIQ_B_BWD                1
1117 #define ASC_SCSIQ_B_STATUS             2
1118 #define ASC_SCSIQ_B_QNO                3
1119 #define ASC_SCSIQ_B_CNTL               4
1120 #define ASC_SCSIQ_B_SG_QUEUE_CNT       5
1121 #define ASC_SCSIQ_D_DATA_ADDR          8
1122 #define ASC_SCSIQ_D_DATA_CNT          12
1123 #define ASC_SCSIQ_B_SENSE_LEN         20
1124 #define ASC_SCSIQ_DONE_INFO_BEG       22
1125 #define ASC_SCSIQ_D_SRBPTR            22
1126 #define ASC_SCSIQ_B_TARGET_IX         26
1127 #define ASC_SCSIQ_B_CDB_LEN           28
1128 #define ASC_SCSIQ_B_TAG_CODE          29
1129 #define ASC_SCSIQ_W_VM_ID             30
1130 #define ASC_SCSIQ_DONE_STATUS         32
1131 #define ASC_SCSIQ_HOST_STATUS         33
1132 #define ASC_SCSIQ_SCSI_STATUS         34
1133 #define ASC_SCSIQ_CDB_BEG             36
1134 #define ASC_SCSIQ_DW_REMAIN_XFER_ADDR 56
1135 #define ASC_SCSIQ_DW_REMAIN_XFER_CNT  60
1136 #define ASC_SCSIQ_B_FIRST_SG_WK_QP    48
1137 #define ASC_SCSIQ_B_SG_WK_QP          49
1138 #define ASC_SCSIQ_B_SG_WK_IX          50
1139 #define ASC_SCSIQ_W_ALT_DC1           52
1140 #define ASC_SCSIQ_B_LIST_CNT          6
1141 #define ASC_SCSIQ_B_CUR_LIST_CNT      7
1142 #define ASC_SGQ_B_SG_CNTL             4
1143 #define ASC_SGQ_B_SG_HEAD_QP          5
1144 #define ASC_SGQ_B_SG_LIST_CNT         6
1145 #define ASC_SGQ_B_SG_CUR_LIST_CNT     7
1146 #define ASC_SGQ_LIST_BEG              8
1147 #define ASC_DEF_SCSI1_QNG    4
1148 #define ASC_MAX_SCSI1_QNG    4
1149 #define ASC_DEF_SCSI2_QNG    16
1150 #define ASC_MAX_SCSI2_QNG    32
1151 #define ASC_TAG_CODE_MASK    0x23
1152 #define ASC_STOP_REQ_RISC_STOP      0x01
1153 #define ASC_STOP_ACK_RISC_STOP      0x03
1154 #define ASC_STOP_CLEAN_UP_BUSY_Q    0x10
1155 #define ASC_STOP_CLEAN_UP_DISC_Q    0x20
1156 #define ASC_STOP_HOST_REQ_RISC_HALT 0x40
1157 #define ASC_TIDLUN_TO_IX(tid, lun)  (ASC_SCSI_TIX_TYPE)((tid) + ((lun)<<ASC_SCSI_ID_BITS))
1158 #define ASC_TID_TO_TARGET_ID(tid)   (ASC_SCSI_BIT_ID_TYPE)(0x01 << (tid))
1159 #define ASC_TIX_TO_TARGET_ID(tix)   (0x01 << ((tix) & ASC_MAX_TID))
1160 #define ASC_TIX_TO_TID(tix)         ((tix) & ASC_MAX_TID)
1161 #define ASC_TID_TO_TIX(tid)         ((tid) & ASC_MAX_TID)
1162 #define ASC_TIX_TO_LUN(tix)         (((tix) >> ASC_SCSI_ID_BITS) & ASC_MAX_LUN)
1163 #define ASC_QNO_TO_QADDR(q_no)      ((ASC_QADR_BEG)+((int)(q_no) << 6))
1164
1165 typedef struct asc_scsiq_1 {
1166     uchar               status;
1167     uchar               q_no;
1168     uchar               cntl;
1169     uchar               sg_queue_cnt;
1170     uchar               target_id;
1171     uchar               target_lun;
1172     ASC_PADDR           data_addr;
1173     ASC_DCNT            data_cnt;
1174     ASC_PADDR           sense_addr;
1175     uchar               sense_len;
1176     uchar               extra_bytes;
1177 } ASC_SCSIQ_1;
1178
1179 typedef struct asc_scsiq_2 {
1180     ASC_VADDR           srb_ptr;
1181     uchar               target_ix;
1182     uchar               flag;
1183     uchar               cdb_len;
1184     uchar               tag_code;
1185     ushort              vm_id;
1186 } ASC_SCSIQ_2;
1187
1188 typedef struct asc_scsiq_3 {
1189     uchar               done_stat;
1190     uchar               host_stat;
1191     uchar               scsi_stat;
1192     uchar               scsi_msg;
1193 } ASC_SCSIQ_3;
1194
1195 typedef struct asc_scsiq_4 {
1196     uchar               cdb[ASC_MAX_CDB_LEN];
1197     uchar               y_first_sg_list_qp;
1198     uchar               y_working_sg_qp;
1199     uchar               y_working_sg_ix;
1200     uchar               y_res;
1201     ushort              x_req_count;
1202     ushort              x_reconnect_rtn;
1203     ASC_PADDR           x_saved_data_addr;
1204     ASC_DCNT            x_saved_data_cnt;
1205 } ASC_SCSIQ_4;
1206
1207 typedef struct asc_q_done_info {
1208     ASC_SCSIQ_2         d2;
1209     ASC_SCSIQ_3         d3;
1210     uchar               q_status;
1211     uchar               q_no;
1212     uchar               cntl;
1213     uchar               sense_len;
1214     uchar               extra_bytes;
1215     uchar               res;
1216     ASC_DCNT            remain_bytes;
1217 } ASC_QDONE_INFO;
1218
1219 typedef struct asc_sg_list {
1220     ASC_PADDR           addr;
1221     ASC_DCNT            bytes;
1222 } ASC_SG_LIST;
1223
1224 typedef struct asc_sg_head {
1225     ushort              entry_cnt;
1226     ushort              queue_cnt;
1227     ushort              entry_to_copy;
1228     ushort              res;
1229     ASC_SG_LIST         sg_list[ASC_MAX_SG_LIST];
1230 } ASC_SG_HEAD;
1231
1232 #define ASC_MIN_SG_LIST   2
1233
1234 typedef struct asc_min_sg_head {
1235     ushort              entry_cnt;
1236     ushort              queue_cnt;
1237     ushort              entry_to_copy;
1238     ushort              res;
1239     ASC_SG_LIST         sg_list[ASC_MIN_SG_LIST];
1240 } ASC_MIN_SG_HEAD;
1241
1242 #define QCX_SORT        (0x0001)
1243 #define QCX_COALEASE    (0x0002)
1244
1245 typedef struct asc_scsi_q {
1246     ASC_SCSIQ_1         q1;
1247     ASC_SCSIQ_2         q2;
1248     uchar               *cdbptr;
1249     ASC_SG_HEAD         *sg_head;
1250     ushort              remain_sg_entry_cnt;
1251     ushort              next_sg_index;
1252 } ASC_SCSI_Q;
1253
1254 typedef struct asc_scsi_req_q {
1255     ASC_SCSIQ_1         r1;
1256     ASC_SCSIQ_2         r2;
1257     uchar               *cdbptr;
1258     ASC_SG_HEAD         *sg_head;
1259     uchar               *sense_ptr;
1260     ASC_SCSIQ_3         r3;
1261     uchar               cdb[ASC_MAX_CDB_LEN];
1262     uchar               sense[ASC_MIN_SENSE_LEN];
1263 } ASC_SCSI_REQ_Q;
1264
1265 typedef struct asc_scsi_bios_req_q {
1266     ASC_SCSIQ_1         r1;
1267     ASC_SCSIQ_2         r2;
1268     uchar               *cdbptr;
1269     ASC_SG_HEAD         *sg_head;
1270     uchar               *sense_ptr;
1271     ASC_SCSIQ_3         r3;
1272     uchar               cdb[ASC_MAX_CDB_LEN];
1273     uchar               sense[ASC_MIN_SENSE_LEN];
1274 } ASC_SCSI_BIOS_REQ_Q;
1275
1276 typedef struct asc_risc_q {
1277     uchar               fwd;
1278     uchar               bwd;
1279     ASC_SCSIQ_1         i1;
1280     ASC_SCSIQ_2         i2;
1281     ASC_SCSIQ_3         i3;
1282     ASC_SCSIQ_4         i4;
1283 } ASC_RISC_Q;
1284
1285 typedef struct asc_sg_list_q {
1286     uchar               seq_no;
1287     uchar               q_no;
1288     uchar               cntl;
1289     uchar               sg_head_qp;
1290     uchar               sg_list_cnt;
1291     uchar               sg_cur_list_cnt;
1292 } ASC_SG_LIST_Q;
1293
1294 typedef struct asc_risc_sg_list_q {
1295     uchar               fwd;
1296     uchar               bwd;
1297     ASC_SG_LIST_Q       sg;
1298     ASC_SG_LIST         sg_list[7];
1299 } ASC_RISC_SG_LIST_Q;
1300
1301 #define ASC_EXE_SCSI_IO_MAX_IDLE_LOOP  0x1000000UL
1302 #define ASC_EXE_SCSI_IO_MAX_WAIT_LOOP  1024
1303 #define ASCQ_ERR_NO_ERROR             0
1304 #define ASCQ_ERR_IO_NOT_FOUND         1
1305 #define ASCQ_ERR_LOCAL_MEM            2
1306 #define ASCQ_ERR_CHKSUM               3
1307 #define ASCQ_ERR_START_CHIP           4
1308 #define ASCQ_ERR_INT_TARGET_ID        5
1309 #define ASCQ_ERR_INT_LOCAL_MEM        6
1310 #define ASCQ_ERR_HALT_RISC            7
1311 #define ASCQ_ERR_GET_ASPI_ENTRY       8
1312 #define ASCQ_ERR_CLOSE_ASPI           9
1313 #define ASCQ_ERR_HOST_INQUIRY         0x0A
1314 #define ASCQ_ERR_SAVED_SRB_BAD        0x0B
1315 #define ASCQ_ERR_QCNTL_SG_LIST        0x0C
1316 #define ASCQ_ERR_Q_STATUS             0x0D
1317 #define ASCQ_ERR_WR_SCSIQ             0x0E
1318 #define ASCQ_ERR_PC_ADDR              0x0F
1319 #define ASCQ_ERR_SYN_OFFSET           0x10
1320 #define ASCQ_ERR_SYN_XFER_TIME        0x11
1321 #define ASCQ_ERR_LOCK_DMA             0x12
1322 #define ASCQ_ERR_UNLOCK_DMA           0x13
1323 #define ASCQ_ERR_VDS_CHK_INSTALL      0x14
1324 #define ASCQ_ERR_MICRO_CODE_HALT      0x15
1325 #define ASCQ_ERR_SET_LRAM_ADDR        0x16
1326 #define ASCQ_ERR_CUR_QNG              0x17
1327 #define ASCQ_ERR_SG_Q_LINKS           0x18
1328 #define ASCQ_ERR_SCSIQ_PTR            0x19
1329 #define ASCQ_ERR_ISR_RE_ENTRY         0x1A
1330 #define ASCQ_ERR_CRITICAL_RE_ENTRY    0x1B
1331 #define ASCQ_ERR_ISR_ON_CRITICAL      0x1C
1332 #define ASCQ_ERR_SG_LIST_ODD_ADDRESS  0x1D
1333 #define ASCQ_ERR_XFER_ADDRESS_TOO_BIG 0x1E
1334 #define ASCQ_ERR_SCSIQ_NULL_PTR       0x1F
1335 #define ASCQ_ERR_SCSIQ_BAD_NEXT_PTR   0x20
1336 #define ASCQ_ERR_GET_NUM_OF_FREE_Q    0x21
1337 #define ASCQ_ERR_SEND_SCSI_Q          0x22
1338 #define ASCQ_ERR_HOST_REQ_RISC_HALT   0x23
1339 #define ASCQ_ERR_RESET_SDTR           0x24
1340
1341 /*
1342  * Warning code values are set in ASC_DVC_VAR  'warn_code'.
1343  */
1344 #define ASC_WARN_NO_ERROR             0x0000
1345 #define ASC_WARN_IO_PORT_ROTATE       0x0001
1346 #define ASC_WARN_EEPROM_CHKSUM        0x0002
1347 #define ASC_WARN_IRQ_MODIFIED         0x0004
1348 #define ASC_WARN_AUTO_CONFIG          0x0008
1349 #define ASC_WARN_CMD_QNG_CONFLICT     0x0010
1350 #define ASC_WARN_EEPROM_RECOVER       0x0020
1351 #define ASC_WARN_CFG_MSW_RECOVER      0x0040
1352 #define ASC_WARN_SET_PCI_CONFIG_SPACE 0x0080
1353
1354 /*
1355  * Error code values are set in ASC_DVC_VAR  'err_code'.
1356  */
1357 #define ASC_IERR_WRITE_EEPROM         0x0001
1358 #define ASC_IERR_MCODE_CHKSUM         0x0002
1359 #define ASC_IERR_SET_PC_ADDR          0x0004
1360 #define ASC_IERR_START_STOP_CHIP      0x0008
1361 #define ASC_IERR_IRQ_NO               0x0010
1362 #define ASC_IERR_SET_IRQ_NO           0x0020
1363 #define ASC_IERR_CHIP_VERSION         0x0040
1364 #define ASC_IERR_SET_SCSI_ID          0x0080
1365 #define ASC_IERR_GET_PHY_ADDR         0x0100
1366 #define ASC_IERR_BAD_SIGNATURE        0x0200
1367 #define ASC_IERR_NO_BUS_TYPE          0x0400
1368 #define ASC_IERR_SCAM                 0x0800
1369 #define ASC_IERR_SET_SDTR             0x1000
1370 #define ASC_IERR_RW_LRAM              0x8000
1371
1372 #define ASC_DEF_IRQ_NO  10
1373 #define ASC_MAX_IRQ_NO  15
1374 #define ASC_MIN_IRQ_NO  10
1375 #define ASC_MIN_REMAIN_Q        (0x02)
1376 #define ASC_DEF_MAX_TOTAL_QNG   (0xF0)
1377 #define ASC_MIN_TAG_Q_PER_DVC   (0x04)
1378 #define ASC_DEF_TAG_Q_PER_DVC   (0x04)
1379 #define ASC_MIN_FREE_Q        ASC_MIN_REMAIN_Q
1380 #define ASC_MIN_TOTAL_QNG     ((ASC_MAX_SG_QUEUE)+(ASC_MIN_FREE_Q))
1381 #define ASC_MAX_TOTAL_QNG 240
1382 #define ASC_MAX_PCI_ULTRA_INRAM_TOTAL_QNG 16
1383 #define ASC_MAX_PCI_ULTRA_INRAM_TAG_QNG   8
1384 #define ASC_MAX_PCI_INRAM_TOTAL_QNG  20
1385 #define ASC_MAX_INRAM_TAG_QNG   16
1386 #define ASC_IOADR_TABLE_MAX_IX  11
1387 #define ASC_IOADR_GAP   0x10
1388 #define ASC_SEARCH_IOP_GAP 0x10
1389 #define ASC_MIN_IOP_ADDR   (PortAddr)0x0100
1390 #define ASC_MAX_IOP_ADDR   (PortAddr)0x3F0
1391 #define ASC_IOADR_1     (PortAddr)0x0110
1392 #define ASC_IOADR_2     (PortAddr)0x0130
1393 #define ASC_IOADR_3     (PortAddr)0x0150
1394 #define ASC_IOADR_4     (PortAddr)0x0190
1395 #define ASC_IOADR_5     (PortAddr)0x0210
1396 #define ASC_IOADR_6     (PortAddr)0x0230
1397 #define ASC_IOADR_7     (PortAddr)0x0250
1398 #define ASC_IOADR_8     (PortAddr)0x0330
1399 #define ASC_IOADR_DEF   ASC_IOADR_8
1400 #define ASC_LIB_SCSIQ_WK_SP        256
1401 #define ASC_MAX_SYN_XFER_NO        16
1402 #define ASC_SYN_MAX_OFFSET         0x0F
1403 #define ASC_DEF_SDTR_OFFSET        0x0F
1404 #define ASC_DEF_SDTR_INDEX         0x00
1405 #define ASC_SDTR_ULTRA_PCI_10MB_INDEX  0x02
1406 #define SYN_XFER_NS_0  25
1407 #define SYN_XFER_NS_1  30
1408 #define SYN_XFER_NS_2  35
1409 #define SYN_XFER_NS_3  40
1410 #define SYN_XFER_NS_4  50
1411 #define SYN_XFER_NS_5  60
1412 #define SYN_XFER_NS_6  70
1413 #define SYN_XFER_NS_7  85
1414 #define SYN_ULTRA_XFER_NS_0    12
1415 #define SYN_ULTRA_XFER_NS_1    19
1416 #define SYN_ULTRA_XFER_NS_2    25
1417 #define SYN_ULTRA_XFER_NS_3    32
1418 #define SYN_ULTRA_XFER_NS_4    38
1419 #define SYN_ULTRA_XFER_NS_5    44
1420 #define SYN_ULTRA_XFER_NS_6    50
1421 #define SYN_ULTRA_XFER_NS_7    57
1422 #define SYN_ULTRA_XFER_NS_8    63
1423 #define SYN_ULTRA_XFER_NS_9    69
1424 #define SYN_ULTRA_XFER_NS_10   75
1425 #define SYN_ULTRA_XFER_NS_11   82
1426 #define SYN_ULTRA_XFER_NS_12   88
1427 #define SYN_ULTRA_XFER_NS_13   94
1428 #define SYN_ULTRA_XFER_NS_14  100
1429 #define SYN_ULTRA_XFER_NS_15  107
1430
1431 typedef struct ext_msg {
1432     uchar               msg_type;
1433     uchar               msg_len;
1434     uchar               msg_req;
1435     union {
1436         struct {
1437             uchar               sdtr_xfer_period;
1438             uchar               sdtr_req_ack_offset;
1439         } sdtr;
1440         struct {
1441             uchar               wdtr_width;
1442         } wdtr;
1443         struct {
1444             uchar               mdp_b3;
1445             uchar               mdp_b2;
1446             uchar               mdp_b1;
1447             uchar               mdp_b0;
1448         } mdp;
1449     } u_ext_msg;
1450     uchar               res;
1451 } EXT_MSG;
1452
1453 #define xfer_period     u_ext_msg.sdtr.sdtr_xfer_period
1454 #define req_ack_offset  u_ext_msg.sdtr.sdtr_req_ack_offset
1455 #define wdtr_width      u_ext_msg.wdtr.wdtr_width
1456 #define mdp_b3          u_ext_msg.mdp_b3
1457 #define mdp_b2          u_ext_msg.mdp_b2
1458 #define mdp_b1          u_ext_msg.mdp_b1
1459 #define mdp_b0          u_ext_msg.mdp_b0
1460
1461 typedef struct asc_dvc_cfg {
1462     ASC_SCSI_BIT_ID_TYPE can_tagged_qng;
1463     ASC_SCSI_BIT_ID_TYPE cmd_qng_enabled;
1464     ASC_SCSI_BIT_ID_TYPE disc_enable;
1465     ASC_SCSI_BIT_ID_TYPE sdtr_enable;
1466     uchar               chip_scsi_id;
1467     uchar               isa_dma_speed;
1468     uchar               isa_dma_channel;
1469     uchar               chip_version;
1470     ushort              lib_serial_no;
1471     ushort              lib_version;
1472     ushort              mcode_date;
1473     ushort              mcode_version;
1474     uchar               max_tag_qng[ASC_MAX_TID + 1];
1475     uchar               *overrun_buf;
1476     uchar               sdtr_period_offset[ASC_MAX_TID + 1];
1477     ushort              pci_slot_info;
1478     uchar               adapter_info[6];
1479     struct device       *dev;
1480 } ASC_DVC_CFG;
1481
1482 #define ASC_DEF_DVC_CNTL       0xFFFF
1483 #define ASC_DEF_CHIP_SCSI_ID   7
1484 #define ASC_DEF_ISA_DMA_SPEED  4
1485 #define ASC_INIT_STATE_NULL          0x0000
1486 #define ASC_INIT_STATE_BEG_GET_CFG   0x0001
1487 #define ASC_INIT_STATE_END_GET_CFG   0x0002
1488 #define ASC_INIT_STATE_BEG_SET_CFG   0x0004
1489 #define ASC_INIT_STATE_END_SET_CFG   0x0008
1490 #define ASC_INIT_STATE_BEG_LOAD_MC   0x0010
1491 #define ASC_INIT_STATE_END_LOAD_MC   0x0020
1492 #define ASC_INIT_STATE_BEG_INQUIRY   0x0040
1493 #define ASC_INIT_STATE_END_INQUIRY   0x0080
1494 #define ASC_INIT_RESET_SCSI_DONE     0x0100
1495 #define ASC_INIT_STATE_WITHOUT_EEP   0x8000
1496 #define ASC_PCI_DEVICE_ID_REV_A      0x1100
1497 #define ASC_PCI_DEVICE_ID_REV_B      0x1200
1498 #define ASC_BUG_FIX_IF_NOT_DWB       0x0001
1499 #define ASC_BUG_FIX_ASYN_USE_SYN     0x0002
1500 #define ASYN_SDTR_DATA_FIX_PCI_REV_AB 0x41
1501 #define ASC_MIN_TAGGED_CMD  7
1502 #define ASC_MAX_SCSI_RESET_WAIT      30
1503
1504 struct asc_dvc_var;     /* Forward Declaration. */
1505
1506 typedef void (* ASC_ISR_CALLBACK)(struct asc_dvc_var *, ASC_QDONE_INFO *);
1507 typedef int (* ASC_EXE_CALLBACK)(struct asc_dvc_var *, ASC_SCSI_Q *);
1508
1509 typedef struct asc_dvc_var {
1510     PortAddr            iop_base;
1511     ushort              err_code;
1512     ushort              dvc_cntl;
1513     ushort              bug_fix_cntl;
1514     ushort              bus_type;
1515     ASC_ISR_CALLBACK    isr_callback;
1516     ASC_EXE_CALLBACK    exe_callback;
1517     ASC_SCSI_BIT_ID_TYPE init_sdtr;
1518     ASC_SCSI_BIT_ID_TYPE sdtr_done;
1519     ASC_SCSI_BIT_ID_TYPE use_tagged_qng;
1520     ASC_SCSI_BIT_ID_TYPE unit_not_ready;
1521     ASC_SCSI_BIT_ID_TYPE queue_full_or_busy;
1522     ASC_SCSI_BIT_ID_TYPE start_motor;
1523     uchar               scsi_reset_wait;
1524     uchar               chip_no;
1525     char                is_in_int;
1526     uchar               max_total_qng;
1527     uchar               cur_total_qng;
1528     uchar               in_critical_cnt;
1529     uchar               irq_no;
1530     uchar               last_q_shortage;
1531     ushort              init_state;
1532     uchar               cur_dvc_qng[ASC_MAX_TID + 1];
1533     uchar               max_dvc_qng[ASC_MAX_TID + 1];
1534     ASC_SCSI_Q  *scsiq_busy_head[ASC_MAX_TID + 1];
1535     ASC_SCSI_Q  *scsiq_busy_tail[ASC_MAX_TID + 1];
1536     uchar               sdtr_period_tbl[ASC_MAX_SYN_XFER_NO];
1537     ASC_DVC_CFG *cfg;
1538     ASC_SCSI_BIT_ID_TYPE pci_fix_asyn_xfer_always;
1539     char                redo_scam;
1540     ushort              res2;
1541     uchar               dos_int13_table[ASC_MAX_TID + 1];
1542     ASC_DCNT            max_dma_count;
1543     ASC_SCSI_BIT_ID_TYPE no_scam;
1544     ASC_SCSI_BIT_ID_TYPE pci_fix_asyn_xfer;
1545     uchar               max_sdtr_index;
1546     uchar               host_init_sdtr_index;
1547     struct asc_board    *drv_ptr;
1548     ASC_DCNT            uc_break;
1549 } ASC_DVC_VAR;
1550
1551 typedef struct asc_dvc_inq_info {
1552     uchar               type[ASC_MAX_TID + 1][ASC_MAX_LUN + 1];
1553 } ASC_DVC_INQ_INFO;
1554
1555 typedef struct asc_cap_info {
1556     ASC_DCNT            lba;
1557     ASC_DCNT            blk_size;
1558 } ASC_CAP_INFO;
1559
1560 typedef struct asc_cap_info_array {
1561     ASC_CAP_INFO        cap_info[ASC_MAX_TID + 1][ASC_MAX_LUN + 1];
1562 } ASC_CAP_INFO_ARRAY;
1563
1564 #define ASC_MCNTL_NO_SEL_TIMEOUT  (ushort)0x0001
1565 #define ASC_MCNTL_NULL_TARGET     (ushort)0x0002
1566 #define ASC_CNTL_INITIATOR         (ushort)0x0001
1567 #define ASC_CNTL_BIOS_GT_1GB       (ushort)0x0002
1568 #define ASC_CNTL_BIOS_GT_2_DISK    (ushort)0x0004
1569 #define ASC_CNTL_BIOS_REMOVABLE    (ushort)0x0008
1570 #define ASC_CNTL_NO_SCAM           (ushort)0x0010
1571 #define ASC_CNTL_INT_MULTI_Q       (ushort)0x0080
1572 #define ASC_CNTL_NO_LUN_SUPPORT    (ushort)0x0040
1573 #define ASC_CNTL_NO_VERIFY_COPY    (ushort)0x0100
1574 #define ASC_CNTL_RESET_SCSI        (ushort)0x0200
1575 #define ASC_CNTL_INIT_INQUIRY      (ushort)0x0400
1576 #define ASC_CNTL_INIT_VERBOSE      (ushort)0x0800
1577 #define ASC_CNTL_SCSI_PARITY       (ushort)0x1000
1578 #define ASC_CNTL_BURST_MODE        (ushort)0x2000
1579 #define ASC_CNTL_SDTR_ENABLE_ULTRA (ushort)0x4000
1580 #define ASC_EEP_DVC_CFG_BEG_VL    2
1581 #define ASC_EEP_MAX_DVC_ADDR_VL   15
1582 #define ASC_EEP_DVC_CFG_BEG      32
1583 #define ASC_EEP_MAX_DVC_ADDR     45
1584 #define ASC_EEP_DEFINED_WORDS    10
1585 #define ASC_EEP_MAX_ADDR         63
1586 #define ASC_EEP_RES_WORDS         0
1587 #define ASC_EEP_MAX_RETRY        20
1588 #define ASC_MAX_INIT_BUSY_RETRY   8
1589 #define ASC_EEP_ISA_PNP_WSIZE    16
1590
1591 /*
1592  * These macros keep the chip SCSI id and ISA DMA speed
1593  * bitfields in board order. C bitfields aren't portable
1594  * between big and little-endian platforms so they are
1595  * not used.
1596  */
1597
1598 #define ASC_EEP_GET_CHIP_ID(cfg)    ((cfg)->id_speed & 0x0f)
1599 #define ASC_EEP_GET_DMA_SPD(cfg)    (((cfg)->id_speed & 0xf0) >> 4)
1600 #define ASC_EEP_SET_CHIP_ID(cfg, sid) \
1601    ((cfg)->id_speed = ((cfg)->id_speed & 0xf0) | ((sid) & ASC_MAX_TID))
1602 #define ASC_EEP_SET_DMA_SPD(cfg, spd) \
1603    ((cfg)->id_speed = ((cfg)->id_speed & 0x0f) | ((spd) & 0x0f) << 4)
1604
1605 typedef struct asceep_config {
1606     ushort              cfg_lsw;
1607     ushort              cfg_msw;
1608     uchar               init_sdtr;
1609     uchar               disc_enable;
1610     uchar               use_cmd_qng;
1611     uchar               start_motor;
1612     uchar               max_total_qng;
1613     uchar               max_tag_qng;
1614     uchar               bios_scan;
1615     uchar               power_up_wait;
1616     uchar               no_scam;
1617     uchar               id_speed; /* low order 4 bits is chip scsi id */
1618                                   /* high order 4 bits is isa dma speed */
1619     uchar               dos_int13_table[ASC_MAX_TID + 1];
1620     uchar               adapter_info[6];
1621     ushort              cntl;
1622     ushort              chksum;
1623 } ASCEEP_CONFIG;
1624
1625 #define ASC_PCI_CFG_LSW_SCSI_PARITY  0x0800
1626 #define ASC_PCI_CFG_LSW_BURST_MODE   0x0080
1627 #define ASC_PCI_CFG_LSW_INTR_ABLE    0x0020
1628
1629 #define ASC_EEP_CMD_READ          0x80
1630 #define ASC_EEP_CMD_WRITE         0x40
1631 #define ASC_EEP_CMD_WRITE_ABLE    0x30
1632 #define ASC_EEP_CMD_WRITE_DISABLE 0x00
1633 #define ASC_OVERRUN_BSIZE  0x00000048UL
1634 #define ASC_CTRL_BREAK_ONCE        0x0001
1635 #define ASC_CTRL_BREAK_STAY_IDLE   0x0002
1636 #define ASCV_MSGOUT_BEG         0x0000
1637 #define ASCV_MSGOUT_SDTR_PERIOD (ASCV_MSGOUT_BEG+3)
1638 #define ASCV_MSGOUT_SDTR_OFFSET (ASCV_MSGOUT_BEG+4)
1639 #define ASCV_BREAK_SAVED_CODE   (ushort)0x0006
1640 #define ASCV_MSGIN_BEG          (ASCV_MSGOUT_BEG+8)
1641 #define ASCV_MSGIN_SDTR_PERIOD  (ASCV_MSGIN_BEG+3)
1642 #define ASCV_MSGIN_SDTR_OFFSET  (ASCV_MSGIN_BEG+4)
1643 #define ASCV_SDTR_DATA_BEG      (ASCV_MSGIN_BEG+8)
1644 #define ASCV_SDTR_DONE_BEG      (ASCV_SDTR_DATA_BEG+8)
1645 #define ASCV_MAX_DVC_QNG_BEG    (ushort)0x0020
1646 #define ASCV_BREAK_ADDR           (ushort)0x0028
1647 #define ASCV_BREAK_NOTIFY_COUNT   (ushort)0x002A
1648 #define ASCV_BREAK_CONTROL        (ushort)0x002C
1649 #define ASCV_BREAK_HIT_COUNT      (ushort)0x002E
1650
1651 #define ASCV_ASCDVC_ERR_CODE_W  (ushort)0x0030
1652 #define ASCV_MCODE_CHKSUM_W   (ushort)0x0032
1653 #define ASCV_MCODE_SIZE_W     (ushort)0x0034
1654 #define ASCV_STOP_CODE_B      (ushort)0x0036
1655 #define ASCV_DVC_ERR_CODE_B   (ushort)0x0037
1656 #define ASCV_OVERRUN_PADDR_D  (ushort)0x0038
1657 #define ASCV_OVERRUN_BSIZE_D  (ushort)0x003C
1658 #define ASCV_HALTCODE_W       (ushort)0x0040
1659 #define ASCV_CHKSUM_W         (ushort)0x0042
1660 #define ASCV_MC_DATE_W        (ushort)0x0044
1661 #define ASCV_MC_VER_W         (ushort)0x0046
1662 #define ASCV_NEXTRDY_B        (ushort)0x0048
1663 #define ASCV_DONENEXT_B       (ushort)0x0049
1664 #define ASCV_USE_TAGGED_QNG_B (ushort)0x004A
1665 #define ASCV_SCSIBUSY_B       (ushort)0x004B
1666 #define ASCV_Q_DONE_IN_PROGRESS_B  (ushort)0x004C
1667 #define ASCV_CURCDB_B         (ushort)0x004D
1668 #define ASCV_RCLUN_B          (ushort)0x004E
1669 #define ASCV_BUSY_QHEAD_B     (ushort)0x004F
1670 #define ASCV_DISC1_QHEAD_B    (ushort)0x0050
1671 #define ASCV_DISC_ENABLE_B    (ushort)0x0052
1672 #define ASCV_CAN_TAGGED_QNG_B (ushort)0x0053
1673 #define ASCV_HOSTSCSI_ID_B    (ushort)0x0055
1674 #define ASCV_MCODE_CNTL_B     (ushort)0x0056
1675 #define ASCV_NULL_TARGET_B    (ushort)0x0057
1676 #define ASCV_FREE_Q_HEAD_W    (ushort)0x0058
1677 #define ASCV_DONE_Q_TAIL_W    (ushort)0x005A
1678 #define ASCV_FREE_Q_HEAD_B    (ushort)(ASCV_FREE_Q_HEAD_W+1)
1679 #define ASCV_DONE_Q_TAIL_B    (ushort)(ASCV_DONE_Q_TAIL_W+1)
1680 #define ASCV_HOST_FLAG_B      (ushort)0x005D
1681 #define ASCV_TOTAL_READY_Q_B  (ushort)0x0064
1682 #define ASCV_VER_SERIAL_B     (ushort)0x0065
1683 #define ASCV_HALTCODE_SAVED_W (ushort)0x0066
1684 #define ASCV_WTM_FLAG_B       (ushort)0x0068
1685 #define ASCV_RISC_FLAG_B      (ushort)0x006A
1686 #define ASCV_REQ_SG_LIST_QP   (ushort)0x006B
1687 #define ASC_HOST_FLAG_IN_ISR        0x01
1688 #define ASC_HOST_FLAG_ACK_INT       0x02
1689 #define ASC_RISC_FLAG_GEN_INT      0x01
1690 #define ASC_RISC_FLAG_REQ_SG_LIST  0x02
1691 #define IOP_CTRL         (0x0F)
1692 #define IOP_STATUS       (0x0E)
1693 #define IOP_INT_ACK      IOP_STATUS
1694 #define IOP_REG_IFC      (0x0D)
1695 #define IOP_SYN_OFFSET    (0x0B)
1696 #define IOP_EXTRA_CONTROL (0x0D)
1697 #define IOP_REG_PC        (0x0C)
1698 #define IOP_RAM_ADDR      (0x0A)
1699 #define IOP_RAM_DATA      (0x08)
1700 #define IOP_EEP_DATA      (0x06)
1701 #define IOP_EEP_CMD       (0x07)
1702 #define IOP_VERSION       (0x03)
1703 #define IOP_CONFIG_HIGH   (0x04)
1704 #define IOP_CONFIG_LOW    (0x02)
1705 #define IOP_SIG_BYTE      (0x01)
1706 #define IOP_SIG_WORD      (0x00)
1707 #define IOP_REG_DC1      (0x0E)
1708 #define IOP_REG_DC0      (0x0C)
1709 #define IOP_REG_SB       (0x0B)
1710 #define IOP_REG_DA1      (0x0A)
1711 #define IOP_REG_DA0      (0x08)
1712 #define IOP_REG_SC       (0x09)
1713 #define IOP_DMA_SPEED    (0x07)
1714 #define IOP_REG_FLAG     (0x07)
1715 #define IOP_FIFO_H       (0x06)
1716 #define IOP_FIFO_L       (0x04)
1717 #define IOP_REG_ID       (0x05)
1718 #define IOP_REG_QP       (0x03)
1719 #define IOP_REG_IH       (0x02)
1720 #define IOP_REG_IX       (0x01)
1721 #define IOP_REG_AX       (0x00)
1722 #define IFC_REG_LOCK      (0x00)
1723 #define IFC_REG_UNLOCK    (0x09)
1724 #define IFC_WR_EN_FILTER  (0x10)
1725 #define IFC_RD_NO_EEPROM  (0x10)
1726 #define IFC_SLEW_RATE     (0x20)
1727 #define IFC_ACT_NEG       (0x40)
1728 #define IFC_INP_FILTER    (0x80)
1729 #define IFC_INIT_DEFAULT  (IFC_ACT_NEG | IFC_REG_UNLOCK)
1730 #define SC_SEL   (uchar)(0x80)
1731 #define SC_BSY   (uchar)(0x40)
1732 #define SC_ACK   (uchar)(0x20)
1733 #define SC_REQ   (uchar)(0x10)
1734 #define SC_ATN   (uchar)(0x08)
1735 #define SC_IO    (uchar)(0x04)
1736 #define SC_CD    (uchar)(0x02)
1737 #define SC_MSG   (uchar)(0x01)
1738 #define SEC_SCSI_CTL         (uchar)(0x80)
1739 #define SEC_ACTIVE_NEGATE    (uchar)(0x40)
1740 #define SEC_SLEW_RATE        (uchar)(0x20)
1741 #define SEC_ENABLE_FILTER    (uchar)(0x10)
1742 #define ASC_HALT_EXTMSG_IN     (ushort)0x8000
1743 #define ASC_HALT_CHK_CONDITION (ushort)0x8100
1744 #define ASC_HALT_SS_QUEUE_FULL (ushort)0x8200
1745 #define ASC_HALT_DISABLE_ASYN_USE_SYN_FIX  (ushort)0x8300
1746 #define ASC_HALT_ENABLE_ASYN_USE_SYN_FIX   (ushort)0x8400
1747 #define ASC_HALT_SDTR_REJECTED (ushort)0x4000
1748 #define ASC_HALT_HOST_COPY_SG_LIST_TO_RISC ( ushort )0x2000
1749 #define ASC_MAX_QNO        0xF8
1750 #define ASC_DATA_SEC_BEG   (ushort)0x0080
1751 #define ASC_DATA_SEC_END   (ushort)0x0080
1752 #define ASC_CODE_SEC_BEG   (ushort)0x0080
1753 #define ASC_CODE_SEC_END   (ushort)0x0080
1754 #define ASC_QADR_BEG       (0x4000)
1755 #define ASC_QADR_USED      (ushort)(ASC_MAX_QNO * 64)
1756 #define ASC_QADR_END       (ushort)0x7FFF
1757 #define ASC_QLAST_ADR      (ushort)0x7FC0
1758 #define ASC_QBLK_SIZE      0x40
1759 #define ASC_BIOS_DATA_QBEG 0xF8
1760 #define ASC_MIN_ACTIVE_QNO 0x01
1761 #define ASC_QLINK_END      0xFF
1762 #define ASC_EEPROM_WORDS   0x10
1763 #define ASC_MAX_MGS_LEN    0x10
1764 #define ASC_BIOS_ADDR_DEF  0xDC00
1765 #define ASC_BIOS_SIZE      0x3800
1766 #define ASC_BIOS_RAM_OFF   0x3800
1767 #define ASC_BIOS_RAM_SIZE  0x800
1768 #define ASC_BIOS_MIN_ADDR  0xC000
1769 #define ASC_BIOS_MAX_ADDR  0xEC00
1770 #define ASC_BIOS_BANK_SIZE 0x0400
1771 #define ASC_MCODE_START_ADDR  0x0080
1772 #define ASC_CFG0_HOST_INT_ON    0x0020
1773 #define ASC_CFG0_BIOS_ON        0x0040
1774 #define ASC_CFG0_VERA_BURST_ON  0x0080
1775 #define ASC_CFG0_SCSI_PARITY_ON 0x0800
1776 #define ASC_CFG1_SCSI_TARGET_ON 0x0080
1777 #define ASC_CFG1_LRAM_8BITS_ON  0x0800
1778 #define ASC_CFG_MSW_CLR_MASK    0x3080
1779 #define CSW_TEST1             (ASC_CS_TYPE)0x8000
1780 #define CSW_AUTO_CONFIG       (ASC_CS_TYPE)0x4000
1781 #define CSW_RESERVED1         (ASC_CS_TYPE)0x2000
1782 #define CSW_IRQ_WRITTEN       (ASC_CS_TYPE)0x1000
1783 #define CSW_33MHZ_SELECTED    (ASC_CS_TYPE)0x0800
1784 #define CSW_TEST2             (ASC_CS_TYPE)0x0400
1785 #define CSW_TEST3             (ASC_CS_TYPE)0x0200
1786 #define CSW_RESERVED2         (ASC_CS_TYPE)0x0100
1787 #define CSW_DMA_DONE          (ASC_CS_TYPE)0x0080
1788 #define CSW_FIFO_RDY          (ASC_CS_TYPE)0x0040
1789 #define CSW_EEP_READ_DONE     (ASC_CS_TYPE)0x0020
1790 #define CSW_HALTED            (ASC_CS_TYPE)0x0010
1791 #define CSW_SCSI_RESET_ACTIVE (ASC_CS_TYPE)0x0008
1792 #define CSW_PARITY_ERR        (ASC_CS_TYPE)0x0004
1793 #define CSW_SCSI_RESET_LATCH  (ASC_CS_TYPE)0x0002
1794 #define CSW_INT_PENDING       (ASC_CS_TYPE)0x0001
1795 #define CIW_CLR_SCSI_RESET_INT (ASC_CS_TYPE)0x1000
1796 #define CIW_INT_ACK      (ASC_CS_TYPE)0x0100
1797 #define CIW_TEST1        (ASC_CS_TYPE)0x0200
1798 #define CIW_TEST2        (ASC_CS_TYPE)0x0400
1799 #define CIW_SEL_33MHZ    (ASC_CS_TYPE)0x0800
1800 #define CIW_IRQ_ACT      (ASC_CS_TYPE)0x1000
1801 #define CC_CHIP_RESET   (uchar)0x80
1802 #define CC_SCSI_RESET   (uchar)0x40
1803 #define CC_HALT         (uchar)0x20
1804 #define CC_SINGLE_STEP  (uchar)0x10
1805 #define CC_DMA_ABLE     (uchar)0x08
1806 #define CC_TEST         (uchar)0x04
1807 #define CC_BANK_ONE     (uchar)0x02
1808 #define CC_DIAG         (uchar)0x01
1809 #define ASC_1000_ID0W      0x04C1
1810 #define ASC_1000_ID0W_FIX  0x00C1
1811 #define ASC_1000_ID1B      0x25
1812 #define ASC_EISA_BIG_IOP_GAP   (0x1C30-0x0C50)
1813 #define ASC_EISA_SMALL_IOP_GAP (0x0020)
1814 #define ASC_EISA_MIN_IOP_ADDR  (0x0C30)
1815 #define ASC_EISA_MAX_IOP_ADDR  (0xFC50)
1816 #define ASC_EISA_REV_IOP_MASK  (0x0C83)
1817 #define ASC_EISA_PID_IOP_MASK  (0x0C80)
1818 #define ASC_EISA_CFG_IOP_MASK  (0x0C86)
1819 #define ASC_GET_EISA_SLOT(iop)  (PortAddr)((iop) & 0xF000)
1820 #define ASC_EISA_ID_740    0x01745004UL
1821 #define ASC_EISA_ID_750    0x01755004UL
1822 #define INS_HALTINT        (ushort)0x6281
1823 #define INS_HALT           (ushort)0x6280
1824 #define INS_SINT           (ushort)0x6200
1825 #define INS_RFLAG_WTM      (ushort)0x7380
1826 #define ASC_MC_SAVE_CODE_WSIZE  0x500
1827 #define ASC_MC_SAVE_DATA_WSIZE  0x40
1828
1829 typedef struct asc_mc_saved {
1830     ushort              data[ASC_MC_SAVE_DATA_WSIZE];
1831     ushort              code[ASC_MC_SAVE_CODE_WSIZE];
1832 } ASC_MC_SAVED;
1833
1834 #define AscGetQDoneInProgress(port)         AscReadLramByte((port), ASCV_Q_DONE_IN_PROGRESS_B)
1835 #define AscPutQDoneInProgress(port, val)    AscWriteLramByte((port), ASCV_Q_DONE_IN_PROGRESS_B, val)
1836 #define AscGetVarFreeQHead(port)            AscReadLramWord((port), ASCV_FREE_Q_HEAD_W)
1837 #define AscGetVarDoneQTail(port)            AscReadLramWord((port), ASCV_DONE_Q_TAIL_W)
1838 #define AscPutVarFreeQHead(port, val)       AscWriteLramWord((port), ASCV_FREE_Q_HEAD_W, val)
1839 #define AscPutVarDoneQTail(port, val)       AscWriteLramWord((port), ASCV_DONE_Q_TAIL_W, val)
1840 #define AscGetRiscVarFreeQHead(port)        AscReadLramByte((port), ASCV_NEXTRDY_B)
1841 #define AscGetRiscVarDoneQTail(port)        AscReadLramByte((port), ASCV_DONENEXT_B)
1842 #define AscPutRiscVarFreeQHead(port, val)   AscWriteLramByte((port), ASCV_NEXTRDY_B, val)
1843 #define AscPutRiscVarDoneQTail(port, val)   AscWriteLramByte((port), ASCV_DONENEXT_B, val)
1844 #define AscPutMCodeSDTRDoneAtID(port, id, data)  AscWriteLramByte((port), (ushort)((ushort)ASCV_SDTR_DONE_BEG+(ushort)id), (data));
1845 #define AscGetMCodeSDTRDoneAtID(port, id)        AscReadLramByte((port), (ushort)((ushort)ASCV_SDTR_DONE_BEG+(ushort)id));
1846 #define AscPutMCodeInitSDTRAtID(port, id, data)  AscWriteLramByte((port), (ushort)((ushort)ASCV_SDTR_DATA_BEG+(ushort)id), data);
1847 #define AscGetMCodeInitSDTRAtID(port, id)        AscReadLramByte((port), (ushort)((ushort)ASCV_SDTR_DATA_BEG+(ushort)id));
1848 #define AscSynIndexToPeriod(index)        (uchar)(asc_dvc->sdtr_period_tbl[ (index) ])
1849 #define AscGetChipSignatureByte(port)     (uchar)inp((port)+IOP_SIG_BYTE)
1850 #define AscGetChipSignatureWord(port)     (ushort)inpw((port)+IOP_SIG_WORD)
1851 #define AscGetChipVerNo(port)             (uchar)inp((port)+IOP_VERSION)
1852 #define AscGetChipCfgLsw(port)            (ushort)inpw((port)+IOP_CONFIG_LOW)
1853 #define AscGetChipCfgMsw(port)            (ushort)inpw((port)+IOP_CONFIG_HIGH)
1854 #define AscSetChipCfgLsw(port, data)      outpw((port)+IOP_CONFIG_LOW, data)
1855 #define AscSetChipCfgMsw(port, data)      outpw((port)+IOP_CONFIG_HIGH, data)
1856 #define AscGetChipEEPCmd(port)            (uchar)inp((port)+IOP_EEP_CMD)
1857 #define AscSetChipEEPCmd(port, data)      outp((port)+IOP_EEP_CMD, data)
1858 #define AscGetChipEEPData(port)           (ushort)inpw((port)+IOP_EEP_DATA)
1859 #define AscSetChipEEPData(port, data)     outpw((port)+IOP_EEP_DATA, data)
1860 #define AscGetChipLramAddr(port)          (ushort)inpw((PortAddr)((port)+IOP_RAM_ADDR))
1861 #define AscSetChipLramAddr(port, addr)    outpw((PortAddr)((port)+IOP_RAM_ADDR), addr)
1862 #define AscGetChipLramData(port)          (ushort)inpw((port)+IOP_RAM_DATA)
1863 #define AscSetChipLramData(port, data)    outpw((port)+IOP_RAM_DATA, data)
1864 #define AscGetChipIFC(port)               (uchar)inp((port)+IOP_REG_IFC)
1865 #define AscSetChipIFC(port, data)          outp((port)+IOP_REG_IFC, data)
1866 #define AscGetChipStatus(port)            (ASC_CS_TYPE)inpw((port)+IOP_STATUS)
1867 #define AscSetChipStatus(port, cs_val)    outpw((port)+IOP_STATUS, cs_val)
1868 #define AscGetChipControl(port)           (uchar)inp((port)+IOP_CTRL)
1869 #define AscSetChipControl(port, cc_val)   outp((port)+IOP_CTRL, cc_val)
1870 #define AscGetChipSyn(port)               (uchar)inp((port)+IOP_SYN_OFFSET)
1871 #define AscSetChipSyn(port, data)         outp((port)+IOP_SYN_OFFSET, data)
1872 #define AscSetPCAddr(port, data)          outpw((port)+IOP_REG_PC, data)
1873 #define AscGetPCAddr(port)                (ushort)inpw((port)+IOP_REG_PC)
1874 #define AscIsIntPending(port)             (AscGetChipStatus(port) & (CSW_INT_PENDING | CSW_SCSI_RESET_LATCH))
1875 #define AscGetChipScsiID(port)            ((AscGetChipCfgLsw(port) >> 8) & ASC_MAX_TID)
1876 #define AscGetExtraControl(port)          (uchar)inp((port)+IOP_EXTRA_CONTROL)
1877 #define AscSetExtraControl(port, data)    outp((port)+IOP_EXTRA_CONTROL, data)
1878 #define AscReadChipAX(port)               (ushort)inpw((port)+IOP_REG_AX)
1879 #define AscWriteChipAX(port, data)        outpw((port)+IOP_REG_AX, data)
1880 #define AscReadChipIX(port)               (uchar)inp((port)+IOP_REG_IX)
1881 #define AscWriteChipIX(port, data)        outp((port)+IOP_REG_IX, data)
1882 #define AscReadChipIH(port)               (ushort)inpw((port)+IOP_REG_IH)
1883 #define AscWriteChipIH(port, data)        outpw((port)+IOP_REG_IH, data)
1884 #define AscReadChipQP(port)               (uchar)inp((port)+IOP_REG_QP)
1885 #define AscWriteChipQP(port, data)        outp((port)+IOP_REG_QP, data)
1886 #define AscReadChipFIFO_L(port)           (ushort)inpw((port)+IOP_REG_FIFO_L)
1887 #define AscWriteChipFIFO_L(port, data)    outpw((port)+IOP_REG_FIFO_L, data)
1888 #define AscReadChipFIFO_H(port)           (ushort)inpw((port)+IOP_REG_FIFO_H)
1889 #define AscWriteChipFIFO_H(port, data)    outpw((port)+IOP_REG_FIFO_H, data)
1890 #define AscReadChipDmaSpeed(port)         (uchar)inp((port)+IOP_DMA_SPEED)
1891 #define AscWriteChipDmaSpeed(port, data)  outp((port)+IOP_DMA_SPEED, data)
1892 #define AscReadChipDA0(port)              (ushort)inpw((port)+IOP_REG_DA0)
1893 #define AscWriteChipDA0(port)             outpw((port)+IOP_REG_DA0, data)
1894 #define AscReadChipDA1(port)              (ushort)inpw((port)+IOP_REG_DA1)
1895 #define AscWriteChipDA1(port)             outpw((port)+IOP_REG_DA1, data)
1896 #define AscReadChipDC0(port)              (ushort)inpw((port)+IOP_REG_DC0)
1897 #define AscWriteChipDC0(port)             outpw((port)+IOP_REG_DC0, data)
1898 #define AscReadChipDC1(port)              (ushort)inpw((port)+IOP_REG_DC1)
1899 #define AscWriteChipDC1(port)             outpw((port)+IOP_REG_DC1, data)
1900 #define AscReadChipDvcID(port)            (uchar)inp((port)+IOP_REG_ID)
1901 #define AscWriteChipDvcID(port, data)     outp((port)+IOP_REG_ID, data)
1902
1903 STATIC int       AscWriteEEPCmdReg(PortAddr iop_base, uchar cmd_reg);
1904 STATIC int       AscWriteEEPDataReg(PortAddr iop_base, ushort data_reg);
1905 STATIC void      AscWaitEEPRead(void);
1906 STATIC void      AscWaitEEPWrite(void);
1907 STATIC ushort    AscReadEEPWord(PortAddr, uchar);
1908 STATIC ushort    AscWriteEEPWord(PortAddr, uchar, ushort);
1909 STATIC ushort    AscGetEEPConfig(PortAddr, ASCEEP_CONFIG *, ushort);
1910 STATIC int       AscSetEEPConfigOnce(PortAddr, ASCEEP_CONFIG *, ushort);
1911 STATIC int       AscSetEEPConfig(PortAddr, ASCEEP_CONFIG *, ushort);
1912 STATIC int       AscStartChip(PortAddr);
1913 STATIC int       AscStopChip(PortAddr);
1914 STATIC void      AscSetChipIH(PortAddr, ushort);
1915 STATIC int       AscIsChipHalted(PortAddr);
1916 STATIC void      AscAckInterrupt(PortAddr);
1917 STATIC void      AscDisableInterrupt(PortAddr);
1918 STATIC void      AscEnableInterrupt(PortAddr);
1919 STATIC void      AscSetBank(PortAddr, uchar);
1920 STATIC int       AscResetChipAndScsiBus(ASC_DVC_VAR *);
1921 #ifdef CONFIG_ISA
1922 STATIC ushort    AscGetIsaDmaChannel(PortAddr);
1923 STATIC ushort    AscSetIsaDmaChannel(PortAddr, ushort);
1924 STATIC uchar     AscSetIsaDmaSpeed(PortAddr, uchar);
1925 STATIC uchar     AscGetIsaDmaSpeed(PortAddr);
1926 #endif /* CONFIG_ISA */
1927 STATIC uchar     AscReadLramByte(PortAddr, ushort);
1928 STATIC ushort    AscReadLramWord(PortAddr, ushort);
1929 #if CC_VERY_LONG_SG_LIST
1930 STATIC ASC_DCNT  AscReadLramDWord(PortAddr, ushort);
1931 #endif /* CC_VERY_LONG_SG_LIST */
1932 STATIC void      AscWriteLramWord(PortAddr, ushort, ushort);
1933 STATIC void      AscWriteLramByte(PortAddr, ushort, uchar);
1934 STATIC ASC_DCNT  AscMemSumLramWord(PortAddr, ushort, int);
1935 STATIC void      AscMemWordSetLram(PortAddr, ushort, ushort, int);
1936 STATIC void      AscMemWordCopyPtrToLram(PortAddr, ushort, uchar *, int);
1937 STATIC void      AscMemDWordCopyPtrToLram(PortAddr, ushort, uchar *, int);
1938 STATIC void      AscMemWordCopyPtrFromLram(PortAddr, ushort, uchar *, int);
1939 STATIC ushort    AscInitAscDvcVar(ASC_DVC_VAR *);
1940 STATIC ushort    AscInitFromEEP(ASC_DVC_VAR *);
1941 STATIC ushort    AscInitFromAscDvcVar(ASC_DVC_VAR *);
1942 STATIC ushort    AscInitMicroCodeVar(ASC_DVC_VAR *);
1943 STATIC int       AscTestExternalLram(ASC_DVC_VAR *);
1944 STATIC uchar     AscMsgOutSDTR(ASC_DVC_VAR *, uchar, uchar);
1945 STATIC uchar     AscCalSDTRData(ASC_DVC_VAR *, uchar, uchar);
1946 STATIC void      AscSetChipSDTR(PortAddr, uchar, uchar);
1947 STATIC uchar     AscGetSynPeriodIndex(ASC_DVC_VAR *, uchar);
1948 STATIC uchar     AscAllocFreeQueue(PortAddr, uchar);
1949 STATIC uchar     AscAllocMultipleFreeQueue(PortAddr, uchar, uchar);
1950 STATIC int       AscHostReqRiscHalt(PortAddr);
1951 STATIC int       AscStopQueueExe(PortAddr);
1952 STATIC int       AscSendScsiQueue(ASC_DVC_VAR *,
1953                     ASC_SCSI_Q * scsiq,
1954                     uchar n_q_required);
1955 STATIC int       AscPutReadyQueue(ASC_DVC_VAR *,
1956                     ASC_SCSI_Q *, uchar);
1957 STATIC int       AscPutReadySgListQueue(ASC_DVC_VAR *,
1958                     ASC_SCSI_Q *, uchar);
1959 STATIC int       AscSetChipSynRegAtID(PortAddr, uchar, uchar);
1960 STATIC int       AscSetRunChipSynRegAtID(PortAddr, uchar, uchar);
1961 STATIC ushort    AscInitLram(ASC_DVC_VAR *);
1962 STATIC ushort    AscInitQLinkVar(ASC_DVC_VAR *);
1963 STATIC int       AscSetLibErrorCode(ASC_DVC_VAR *, ushort);
1964 STATIC int       AscIsrChipHalted(ASC_DVC_VAR *);
1965 STATIC uchar     _AscCopyLramScsiDoneQ(PortAddr, ushort,
1966                     ASC_QDONE_INFO *, ASC_DCNT);
1967 STATIC int       AscIsrQDone(ASC_DVC_VAR *);
1968 STATIC int       AscCompareString(uchar *, uchar *, int);
1969 #ifdef CONFIG_ISA
1970 STATIC ushort    AscGetEisaChipCfg(PortAddr);
1971 STATIC ASC_DCNT  AscGetEisaProductID(PortAddr);
1972 STATIC PortAddr  AscSearchIOPortAddrEISA(PortAddr);
1973 STATIC PortAddr  AscSearchIOPortAddr11(PortAddr);
1974 STATIC PortAddr  AscSearchIOPortAddr(PortAddr, ushort);
1975 STATIC void      AscSetISAPNPWaitForKey(void);
1976 #endif /* CONFIG_ISA */
1977 STATIC uchar     AscGetChipScsiCtrl(PortAddr);
1978 STATIC uchar     AscSetChipScsiID(PortAddr, uchar);
1979 STATIC uchar     AscGetChipVersion(PortAddr, ushort);
1980 STATIC ushort    AscGetChipBusType(PortAddr);
1981 STATIC ASC_DCNT  AscLoadMicroCode(PortAddr, ushort, uchar *, ushort);
1982 STATIC int       AscFindSignature(PortAddr);
1983 STATIC void      AscToggleIRQAct(PortAddr);
1984 STATIC uchar     AscGetChipIRQ(PortAddr, ushort);
1985 STATIC uchar     AscSetChipIRQ(PortAddr, uchar, ushort);
1986 STATIC ushort    AscGetChipBiosAddress(PortAddr, ushort);
1987 STATIC inline ulong DvcEnterCritical(void);
1988 STATIC inline void DvcLeaveCritical(ulong);
1989 #ifdef CONFIG_PCI
1990 STATIC uchar     DvcReadPCIConfigByte(ASC_DVC_VAR *, ushort);
1991 STATIC void      DvcWritePCIConfigByte(ASC_DVC_VAR *,
1992                     ushort, uchar);
1993 #endif /* CONFIG_PCI */
1994 STATIC ushort      AscGetChipBiosAddress(PortAddr, ushort);
1995 STATIC void      DvcSleepMilliSecond(ASC_DCNT);
1996 STATIC void      DvcDelayNanoSecond(ASC_DVC_VAR *, ASC_DCNT);
1997 STATIC void      DvcPutScsiQ(PortAddr, ushort, uchar *, int);
1998 STATIC void      DvcGetQinfo(PortAddr, ushort, uchar *, int);
1999 STATIC ushort    AscInitGetConfig(ASC_DVC_VAR *);
2000 STATIC ushort    AscInitSetConfig(ASC_DVC_VAR *);
2001 STATIC ushort    AscInitAsc1000Driver(ASC_DVC_VAR *);
2002 STATIC void      AscAsyncFix(ASC_DVC_VAR *, uchar,
2003                     ASC_SCSI_INQUIRY *);
2004 STATIC int       AscTagQueuingSafe(ASC_SCSI_INQUIRY *);
2005 STATIC void      AscInquiryHandling(ASC_DVC_VAR *,
2006                     uchar, ASC_SCSI_INQUIRY *);
2007 STATIC int       AscExeScsiQueue(ASC_DVC_VAR *, ASC_SCSI_Q *);
2008 STATIC int       AscISR(ASC_DVC_VAR *);
2009 STATIC uint      AscGetNumOfFreeQueue(ASC_DVC_VAR *, uchar,
2010                     uchar);
2011 STATIC int       AscSgListToQueue(int);
2012 #ifdef CONFIG_ISA
2013 STATIC void      AscEnableIsaDma(uchar);
2014 #endif /* CONFIG_ISA */
2015 STATIC ASC_DCNT  AscGetMaxDmaCount(ushort);
2016
2017
2018 /*
2019  * --- Adv Library Constants and Macros
2020  */
2021
2022 #define ADV_LIB_VERSION_MAJOR  5
2023 #define ADV_LIB_VERSION_MINOR  14
2024
2025 /*
2026  * Define Adv Library required special types.
2027  */
2028
2029 /*
2030  * Portable Data Types
2031  *
2032  * Any instance where a 32-bit long or pointer type is assumed
2033  * for precision or HW defined structures, the following define
2034  * types must be used. In Linux the char, short, and int types
2035  * are all consistent at 8, 16, and 32 bits respectively. Pointers
2036  * and long types are 64 bits on Alpha and UltraSPARC.
2037  */
2038 #define ADV_PADDR __u32         /* Physical address data type. */
2039 #define ADV_VADDR __u32         /* Virtual address data type. */
2040 #define ADV_DCNT  __u32         /* Unsigned Data count type. */
2041 #define ADV_SDCNT __s32         /* Signed Data count type. */
2042
2043 /*
2044  * These macros are used to convert a virtual address to a
2045  * 32-bit value. This currently can be used on Linux Alpha
2046  * which uses 64-bit virtual address but a 32-bit bus address.
2047  * This is likely to break in the future, but doing this now
2048  * will give us time to change the HW and FW to handle 64-bit
2049  * addresses.
2050  */
2051 #define ADV_VADDR_TO_U32   virt_to_bus
2052 #define ADV_U32_TO_VADDR   bus_to_virt
2053
2054 #define AdvPortAddr  ulong              /* Virtual memory address size */
2055
2056 /*
2057  * Define Adv Library required memory access macros.
2058  */
2059 #define ADV_MEM_READB(addr) readb(addr)
2060 #define ADV_MEM_READW(addr) readw(addr)
2061 #define ADV_MEM_WRITEB(addr, byte) writeb(byte, addr)
2062 #define ADV_MEM_WRITEW(addr, word) writew(word, addr)
2063 #define ADV_MEM_WRITEDW(addr, dword) writel(dword, addr)
2064
2065 #define ADV_CARRIER_COUNT (ASC_DEF_MAX_HOST_QNG + 15)
2066
2067 /*
2068  * For wide  boards a CDB length maximum of 16 bytes
2069  * is supported.
2070  */
2071 #define ADV_MAX_CDB_LEN     16
2072
2073 /*
2074  * Define total number of simultaneous maximum element scatter-gather
2075  * request blocks per wide adapter. ASC_DEF_MAX_HOST_QNG (253) is the
2076  * maximum number of outstanding commands per wide host adapter. Each
2077  * command uses one or more ADV_SG_BLOCK each with 15 scatter-gather
2078  * elements. Allow each command to have at least one ADV_SG_BLOCK structure.
2079  * This allows about 15 commands to have the maximum 17 ADV_SG_BLOCK
2080  * structures or 255 scatter-gather elements.
2081  *
2082  */
2083 #define ADV_TOT_SG_BLOCK        ASC_DEF_MAX_HOST_QNG
2084
2085 /*
2086  * Define Adv Library required maximum number of scatter-gather
2087  * elements per request.
2088  */
2089 #define ADV_MAX_SG_LIST         255
2090
2091 /* Number of SG blocks needed. */
2092 #define ADV_NUM_SG_BLOCK \
2093     ((ADV_MAX_SG_LIST + (NO_OF_SG_PER_BLOCK - 1))/NO_OF_SG_PER_BLOCK)
2094
2095 /* Total contiguous memory needed for SG blocks. */
2096 #define ADV_SG_TOTAL_MEM_SIZE \
2097     (sizeof(ADV_SG_BLOCK) *  ADV_NUM_SG_BLOCK)
2098
2099 #define ADV_PAGE_SIZE PAGE_SIZE
2100
2101 #define ADV_NUM_PAGE_CROSSING \
2102     ((ADV_SG_TOTAL_MEM_SIZE + (ADV_PAGE_SIZE - 1))/ADV_PAGE_SIZE)
2103
2104 /* a_condor.h */
2105 #define ADV_PCI_VENDOR_ID               0x10CD
2106 #define ADV_PCI_DEVICE_ID_REV_A         0x2300
2107 #define ADV_PCI_DEVID_38C0800_REV1      0x2500
2108 #define ADV_PCI_DEVID_38C1600_REV1      0x2700
2109
2110 #define ADV_EEP_DVC_CFG_BEGIN           (0x00)
2111 #define ADV_EEP_DVC_CFG_END             (0x15)
2112 #define ADV_EEP_DVC_CTL_BEGIN           (0x16)  /* location of OEM name */
2113 #define ADV_EEP_MAX_WORD_ADDR           (0x1E)
2114
2115 #define ADV_EEP_DELAY_MS                100
2116
2117 #define ADV_EEPROM_BIG_ENDIAN          0x8000   /* EEPROM Bit 15 */
2118 #define ADV_EEPROM_BIOS_ENABLE         0x4000   /* EEPROM Bit 14 */
2119 /*
2120  * For the ASC3550 Bit 13 is Termination Polarity control bit.
2121  * For later ICs Bit 13 controls whether the CIS (Card Information
2122  * Service Section) is loaded from EEPROM.
2123  */
2124 #define ADV_EEPROM_TERM_POL            0x2000   /* EEPROM Bit 13 */
2125 #define ADV_EEPROM_CIS_LD              0x2000   /* EEPROM Bit 13 */
2126 /*
2127  * ASC38C1600 Bit 11
2128  *
2129  * If EEPROM Bit 11 is 0 for Function 0, then Function 0 will specify
2130  * INT A in the PCI Configuration Space Int Pin field. If it is 1, then
2131  * Function 0 will specify INT B.
2132  *
2133  * If EEPROM Bit 11 is 0 for Function 1, then Function 1 will specify
2134  * INT B in the PCI Configuration Space Int Pin field. If it is 1, then
2135  * Function 1 will specify INT A.
2136  */
2137 #define ADV_EEPROM_INTAB               0x0800   /* EEPROM Bit 11 */
2138
2139 typedef struct adveep_3550_config
2140 {
2141                                 /* Word Offset, Description */
2142
2143   ushort cfg_lsw;               /* 00 power up initialization */
2144                                 /*  bit 13 set - Term Polarity Control */
2145                                 /*  bit 14 set - BIOS Enable */
2146                                 /*  bit 15 set - Big Endian Mode */
2147   ushort cfg_msw;               /* 01 unused      */
2148   ushort disc_enable;           /* 02 disconnect enable */
2149   ushort wdtr_able;             /* 03 Wide DTR able */
2150   ushort sdtr_able;             /* 04 Synchronous DTR able */
2151   ushort start_motor;           /* 05 send start up motor */
2152   ushort tagqng_able;           /* 06 tag queuing able */
2153   ushort bios_scan;             /* 07 BIOS device control */
2154   ushort scam_tolerant;         /* 08 no scam */
2155
2156   uchar  adapter_scsi_id;       /* 09 Host Adapter ID */
2157   uchar  bios_boot_delay;       /*    power up wait */
2158
2159   uchar  scsi_reset_delay;      /* 10 reset delay */
2160   uchar  bios_id_lun;           /*    first boot device scsi id & lun */
2161                                 /*    high nibble is lun */
2162                                 /*    low nibble is scsi id */
2163
2164   uchar  termination;           /* 11 0 - automatic */
2165                                 /*    1 - low off / high off */
2166                                 /*    2 - low off / high on */
2167                                 /*    3 - low on  / high on */
2168                                 /*    There is no low on  / high off */
2169
2170   uchar  reserved1;             /*    reserved byte (not used) */
2171
2172   ushort bios_ctrl;             /* 12 BIOS control bits */
2173                                 /*  bit 0  BIOS don't act as initiator. */
2174                                 /*  bit 1  BIOS > 1 GB support */
2175                                 /*  bit 2  BIOS > 2 Disk Support */
2176                                 /*  bit 3  BIOS don't support removables */
2177                                 /*  bit 4  BIOS support bootable CD */
2178                                 /*  bit 5  BIOS scan enabled */
2179                                 /*  bit 6  BIOS support multiple LUNs */
2180                                 /*  bit 7  BIOS display of message */
2181                                 /*  bit 8  SCAM disabled */
2182                                 /*  bit 9  Reset SCSI bus during init. */
2183                                 /*  bit 10 */
2184                                 /*  bit 11 No verbose initialization. */
2185                                 /*  bit 12 SCSI parity enabled */
2186                                 /*  bit 13 */
2187                                 /*  bit 14 */
2188                                 /*  bit 15 */
2189   ushort  ultra_able;           /* 13 ULTRA speed able */
2190   ushort  reserved2;            /* 14 reserved */
2191   uchar   max_host_qng;         /* 15 maximum host queuing */
2192   uchar   max_dvc_qng;          /*    maximum per device queuing */
2193   ushort  dvc_cntl;             /* 16 control bit for driver */
2194   ushort  bug_fix;              /* 17 control bit for bug fix */
2195   ushort  serial_number_word1;  /* 18 Board serial number word 1 */
2196   ushort  serial_number_word2;  /* 19 Board serial number word 2 */
2197   ushort  serial_number_word3;  /* 20 Board serial number word 3 */
2198   ushort  check_sum;            /* 21 EEP check sum */
2199   uchar   oem_name[16];         /* 22 OEM name */
2200   ushort  dvc_err_code;         /* 30 last device driver error code */
2201   ushort  adv_err_code;         /* 31 last uc and Adv Lib error code */
2202   ushort  adv_err_addr;         /* 32 last uc error address */
2203   ushort  saved_dvc_err_code;   /* 33 saved last dev. driver error code   */
2204   ushort  saved_adv_err_code;   /* 34 saved last uc and Adv Lib error code */
2205   ushort  saved_adv_err_addr;   /* 35 saved last uc error address         */
2206   ushort  num_of_err;           /* 36 number of error */
2207 } ADVEEP_3550_CONFIG;
2208
2209 typedef struct adveep_38C0800_config
2210 {
2211                                 /* Word Offset, Description */
2212
2213   ushort cfg_lsw;               /* 00 power up initialization */
2214                                 /*  bit 13 set - Load CIS */
2215                                 /*  bit 14 set - BIOS Enable */
2216                                 /*  bit 15 set - Big Endian Mode */
2217   ushort cfg_msw;               /* 01 unused      */
2218   ushort disc_enable;           /* 02 disconnect enable */
2219   ushort wdtr_able;             /* 03 Wide DTR able */
2220   ushort sdtr_speed1;           /* 04 SDTR Speed TID 0-3 */
2221   ushort start_motor;           /* 05 send start up motor */
2222   ushort tagqng_able;           /* 06 tag queuing able */
2223   ushort bios_scan;             /* 07 BIOS device control */
2224   ushort scam_tolerant;         /* 08 no scam */
2225
2226   uchar  adapter_scsi_id;       /* 09 Host Adapter ID */
2227   uchar  bios_boot_delay;       /*    power up wait */
2228
2229   uchar  scsi_reset_delay;      /* 10 reset delay */
2230   uchar  bios_id_lun;           /*    first boot device scsi id & lun */
2231                                 /*    high nibble is lun */
2232                                 /*    low nibble is scsi id */
2233
2234   uchar  termination_se;        /* 11 0 - automatic */
2235                                 /*    1 - low off / high off */
2236                                 /*    2 - low off / high on */
2237                                 /*    3 - low on  / high on */
2238                                 /*    There is no low on  / high off */
2239
2240   uchar  termination_lvd;       /* 11 0 - automatic */
2241                                 /*    1 - low off / high off */
2242                                 /*    2 - low off / high on */
2243                                 /*    3 - low on  / high on */
2244                                 /*    There is no low on  / high off */
2245
2246   ushort bios_ctrl;             /* 12 BIOS control bits */
2247                                 /*  bit 0  BIOS don't act as initiator. */
2248                                 /*  bit 1  BIOS > 1 GB support */
2249                                 /*  bit 2  BIOS > 2 Disk Support */
2250                                 /*  bit 3  BIOS don't support removables */
2251                                 /*  bit 4  BIOS support bootable CD */
2252                                 /*  bit 5  BIOS scan enabled */
2253                                 /*  bit 6  BIOS support multiple LUNs */
2254                                 /*  bit 7  BIOS display of message */
2255                                 /*  bit 8  SCAM disabled */
2256                                 /*  bit 9  Reset SCSI bus during init. */
2257                                 /*  bit 10 */
2258                                 /*  bit 11 No verbose initialization. */
2259                                 /*  bit 12 SCSI parity enabled */
2260                                 /*  bit 13 */
2261                                 /*  bit 14 */
2262                                 /*  bit 15 */
2263   ushort  sdtr_speed2;          /* 13 SDTR speed TID 4-7 */
2264   ushort  sdtr_speed3;          /* 14 SDTR speed TID 8-11 */
2265   uchar   max_host_qng;         /* 15 maximum host queueing */
2266   uchar   max_dvc_qng;          /*    maximum per device queuing */
2267   ushort  dvc_cntl;             /* 16 control bit for driver */
2268   ushort  sdtr_speed4;          /* 17 SDTR speed 4 TID 12-15 */
2269   ushort  serial_number_word1;  /* 18 Board serial number word 1 */
2270   ushort  serial_number_word2;  /* 19 Board serial number word 2 */
2271   ushort  serial_number_word3;  /* 20 Board serial number word 3 */
2272   ushort  check_sum;            /* 21 EEP check sum */
2273   uchar   oem_name[16];         /* 22 OEM name */
2274   ushort  dvc_err_code;         /* 30 last device driver error code */
2275   ushort  adv_err_code;         /* 31 last uc and Adv Lib error code */
2276   ushort  adv_err_addr;         /* 32 last uc error address */
2277   ushort  saved_dvc_err_code;   /* 33 saved last dev. driver error code   */
2278   ushort  saved_adv_err_code;   /* 34 saved last uc and Adv Lib error code */
2279   ushort  saved_adv_err_addr;   /* 35 saved last uc error address         */
2280   ushort  reserved36;           /* 36 reserved */
2281   ushort  reserved37;           /* 37 reserved */
2282   ushort  reserved38;           /* 38 reserved */
2283   ushort  reserved39;           /* 39 reserved */
2284   ushort  reserved40;           /* 40 reserved */
2285   ushort  reserved41;           /* 41 reserved */
2286   ushort  reserved42;           /* 42 reserved */
2287   ushort  reserved43;           /* 43 reserved */
2288   ushort  reserved44;           /* 44 reserved */
2289   ushort  reserved45;           /* 45 reserved */
2290   ushort  reserved46;           /* 46 reserved */
2291   ushort  reserved47;           /* 47 reserved */
2292   ushort  reserved48;           /* 48 reserved */
2293   ushort  reserved49;           /* 49 reserved */
2294   ushort  reserved50;           /* 50 reserved */
2295   ushort  reserved51;           /* 51 reserved */
2296   ushort  reserved52;           /* 52 reserved */
2297   ushort  reserved53;           /* 53 reserved */
2298   ushort  reserved54;           /* 54 reserved */
2299   ushort  reserved55;           /* 55 reserved */
2300   ushort  cisptr_lsw;           /* 56 CIS PTR LSW */
2301   ushort  cisprt_msw;           /* 57 CIS PTR MSW */
2302   ushort  subsysvid;            /* 58 SubSystem Vendor ID */
2303   ushort  subsysid;             /* 59 SubSystem ID */
2304   ushort  reserved60;           /* 60 reserved */
2305   ushort  reserved61;           /* 61 reserved */
2306   ushort  reserved62;           /* 62 reserved */
2307   ushort  reserved63;           /* 63 reserved */
2308 } ADVEEP_38C0800_CONFIG;
2309
2310 typedef struct adveep_38C1600_config
2311 {
2312                                 /* Word Offset, Description */
2313
2314   ushort cfg_lsw;               /* 00 power up initialization */
2315                                 /*  bit 11 set - Func. 0 INTB, Func. 1 INTA */
2316                                 /*       clear - Func. 0 INTA, Func. 1 INTB */
2317                                 /*  bit 13 set - Load CIS */
2318                                 /*  bit 14 set - BIOS Enable */
2319                                 /*  bit 15 set - Big Endian Mode */
2320   ushort cfg_msw;               /* 01 unused */
2321   ushort disc_enable;           /* 02 disconnect enable */
2322   ushort wdtr_able;             /* 03 Wide DTR able */
2323   ushort sdtr_speed1;           /* 04 SDTR Speed TID 0-3 */
2324   ushort start_motor;           /* 05 send start up motor */
2325   ushort tagqng_able;           /* 06 tag queuing able */
2326   ushort bios_scan;             /* 07 BIOS device control */
2327   ushort scam_tolerant;         /* 08 no scam */
2328
2329   uchar  adapter_scsi_id;       /* 09 Host Adapter ID */
2330   uchar  bios_boot_delay;       /*    power up wait */
2331
2332   uchar  scsi_reset_delay;      /* 10 reset delay */
2333   uchar  bios_id_lun;           /*    first boot device scsi id & lun */
2334                                 /*    high nibble is lun */
2335                                 /*    low nibble is scsi id */
2336
2337   uchar  termination_se;        /* 11 0 - automatic */
2338                                 /*    1 - low off / high off */
2339                                 /*    2 - low off / high on */
2340                                 /*    3 - low on  / high on */
2341                                 /*    There is no low on  / high off */
2342
2343   uchar  termination_lvd;       /* 11 0 - automatic */
2344                                 /*    1 - low off / high off */
2345                                 /*    2 - low off / high on */
2346                                 /*    3 - low on  / high on */
2347                                 /*    There is no low on  / high off */
2348
2349   ushort bios_ctrl;             /* 12 BIOS control bits */
2350                                 /*  bit 0  BIOS don't act as initiator. */
2351                                 /*  bit 1  BIOS > 1 GB support */
2352                                 /*  bit 2  BIOS > 2 Disk Support */
2353                                 /*  bit 3  BIOS don't support removables */
2354                                 /*  bit 4  BIOS support bootable CD */
2355                                 /*  bit 5  BIOS scan enabled */
2356                                 /*  bit 6  BIOS support multiple LUNs */
2357                                 /*  bit 7  BIOS display of message */
2358                                 /*  bit 8  SCAM disabled */
2359                                 /*  bit 9  Reset SCSI bus during init. */
2360                                 /*  bit 10 Basic Integrity Checking disabled */
2361                                 /*  bit 11 No verbose initialization. */
2362                                 /*  bit 12 SCSI parity enabled */
2363                                 /*  bit 13 AIPP (Asyn. Info. Ph. Prot.) dis. */
2364                                 /*  bit 14 */
2365                                 /*  bit 15 */
2366   ushort  sdtr_speed2;          /* 13 SDTR speed TID 4-7 */
2367   ushort  sdtr_speed3;          /* 14 SDTR speed TID 8-11 */
2368   uchar   max_host_qng;         /* 15 maximum host queueing */
2369   uchar   max_dvc_qng;          /*    maximum per device queuing */
2370   ushort  dvc_cntl;             /* 16 control bit for driver */
2371   ushort  sdtr_speed4;          /* 17 SDTR speed 4 TID 12-15 */
2372   ushort  serial_number_word1;  /* 18 Board serial number word 1 */
2373   ushort  serial_number_word2;  /* 19 Board serial number word 2 */
2374   ushort  serial_number_word3;  /* 20 Board serial number word 3 */
2375   ushort  check_sum;            /* 21 EEP check sum */
2376   uchar   oem_name[16];         /* 22 OEM name */
2377   ushort  dvc_err_code;         /* 30 last device driver error code */
2378   ushort  adv_err_code;         /* 31 last uc and Adv Lib error code */
2379   ushort  adv_err_addr;         /* 32 last uc error address */
2380   ushort  saved_dvc_err_code;   /* 33 saved last dev. driver error code   */
2381   ushort  saved_adv_err_code;   /* 34 saved last uc and Adv Lib error code */
2382   ushort  saved_adv_err_addr;   /* 35 saved last uc error address         */
2383   ushort  reserved36;           /* 36 reserved */
2384   ushort  reserved37;           /* 37 reserved */
2385   ushort  reserved38;           /* 38 reserved */
2386   ushort  reserved39;           /* 39 reserved */
2387   ushort  reserved40;           /* 40 reserved */
2388   ushort  reserved41;           /* 41 reserved */
2389   ushort  reserved42;           /* 42 reserved */
2390   ushort  reserved43;           /* 43 reserved */
2391   ushort  reserved44;           /* 44 reserved */
2392   ushort  reserved45;           /* 45 reserved */
2393   ushort  reserved46;           /* 46 reserved */
2394   ushort  reserved47;           /* 47 reserved */
2395   ushort  reserved48;           /* 48 reserved */
2396   ushort  reserved49;           /* 49 reserved */
2397   ushort  reserved50;           /* 50 reserved */
2398   ushort  reserved51;           /* 51 reserved */
2399   ushort  reserved52;           /* 52 reserved */
2400   ushort  reserved53;           /* 53 reserved */
2401   ushort  reserved54;           /* 54 reserved */
2402   ushort  reserved55;           /* 55 reserved */
2403   ushort  cisptr_lsw;           /* 56 CIS PTR LSW */
2404   ushort  cisprt_msw;           /* 57 CIS PTR MSW */
2405   ushort  subsysvid;            /* 58 SubSystem Vendor ID */
2406   ushort  subsysid;             /* 59 SubSystem ID */
2407   ushort  reserved60;           /* 60 reserved */
2408   ushort  reserved61;           /* 61 reserved */
2409   ushort  reserved62;           /* 62 reserved */
2410   ushort  reserved63;           /* 63 reserved */
2411 } ADVEEP_38C1600_CONFIG;
2412
2413 /*
2414  * EEPROM Commands
2415  */
2416 #define ASC_EEP_CMD_DONE             0x0200
2417 #define ASC_EEP_CMD_DONE_ERR         0x0001
2418
2419 /* cfg_word */
2420 #define EEP_CFG_WORD_BIG_ENDIAN      0x8000
2421
2422 /* bios_ctrl */
2423 #define BIOS_CTRL_BIOS               0x0001
2424 #define BIOS_CTRL_EXTENDED_XLAT      0x0002
2425 #define BIOS_CTRL_GT_2_DISK          0x0004
2426 #define BIOS_CTRL_BIOS_REMOVABLE     0x0008
2427 #define BIOS_CTRL_BOOTABLE_CD        0x0010
2428 #define BIOS_CTRL_MULTIPLE_LUN       0x0040
2429 #define BIOS_CTRL_DISPLAY_MSG        0x0080
2430 #define BIOS_CTRL_NO_SCAM            0x0100
2431 #define BIOS_CTRL_RESET_SCSI_BUS     0x0200
2432 #define BIOS_CTRL_INIT_VERBOSE       0x0800
2433 #define BIOS_CTRL_SCSI_PARITY        0x1000
2434 #define BIOS_CTRL_AIPP_DIS           0x2000
2435
2436 #define ADV_3550_MEMSIZE   0x2000       /* 8 KB Internal Memory */
2437 #define ADV_3550_IOLEN     0x40         /* I/O Port Range in bytes */
2438
2439 #define ADV_38C0800_MEMSIZE  0x4000     /* 16 KB Internal Memory */
2440 #define ADV_38C0800_IOLEN    0x100      /* I/O Port Range in bytes */
2441
2442 /*
2443  * XXX - Since ASC38C1600 Rev.3 has a local RAM failure issue, there is
2444  * a special 16K Adv Library and Microcode version. After the issue is
2445  * resolved, should restore 32K support.
2446  *
2447  * #define ADV_38C1600_MEMSIZE  0x8000L   * 32 KB Internal Memory *
2448  */
2449 #define ADV_38C1600_MEMSIZE  0x4000   /* 16 KB Internal Memory */
2450 #define ADV_38C1600_IOLEN    0x100     /* I/O Port Range 256 bytes */
2451 #define ADV_38C1600_MEMLEN   0x1000    /* Memory Range 4KB bytes */
2452
2453 /*
2454  * Byte I/O register address from base of 'iop_base'.
2455  */
2456 #define IOPB_INTR_STATUS_REG    0x00
2457 #define IOPB_CHIP_ID_1          0x01
2458 #define IOPB_INTR_ENABLES       0x02
2459 #define IOPB_CHIP_TYPE_REV      0x03
2460 #define IOPB_RES_ADDR_4         0x04
2461 #define IOPB_RES_ADDR_5         0x05
2462 #define IOPB_RAM_DATA           0x06
2463 #define IOPB_RES_ADDR_7         0x07
2464 #define IOPB_FLAG_REG           0x08
2465 #define IOPB_RES_ADDR_9         0x09
2466 #define IOPB_RISC_CSR           0x0A
2467 #define IOPB_RES_ADDR_B         0x0B
2468 #define IOPB_RES_ADDR_C         0x0C
2469 #define IOPB_RES_ADDR_D         0x0D
2470 #define IOPB_SOFT_OVER_WR       0x0E
2471 #define IOPB_RES_ADDR_F         0x0F
2472 #define IOPB_MEM_CFG            0x10
2473 #define IOPB_RES_ADDR_11        0x11
2474 #define IOPB_GPIO_DATA          0x12
2475 #define IOPB_RES_ADDR_13        0x13
2476 #define IOPB_FLASH_PAGE         0x14
2477 #define IOPB_RES_ADDR_15        0x15
2478 #define IOPB_GPIO_CNTL          0x16
2479 #define IOPB_RES_ADDR_17        0x17
2480 #define IOPB_FLASH_DATA         0x18
2481 #define IOPB_RES_ADDR_19        0x19
2482 #define IOPB_RES_ADDR_1A        0x1A
2483 #define IOPB_RES_ADDR_1B        0x1B
2484 #define IOPB_RES_ADDR_1C        0x1C
2485 #define IOPB_RES_ADDR_1D        0x1D
2486 #define IOPB_RES_ADDR_1E        0x1E
2487 #define IOPB_RES_ADDR_1F        0x1F
2488 #define IOPB_DMA_CFG0           0x20
2489 #define IOPB_DMA_CFG1           0x21
2490 #define IOPB_TICKLE             0x22
2491 #define IOPB_DMA_REG_WR         0x23
2492 #define IOPB_SDMA_STATUS        0x24
2493 #define IOPB_SCSI_BYTE_CNT      0x25
2494 #define IOPB_HOST_BYTE_CNT      0x26
2495 #define IOPB_BYTE_LEFT_TO_XFER  0x27
2496 #define IOPB_BYTE_TO_XFER_0     0x28
2497 #define IOPB_BYTE_TO_XFER_1     0x29
2498 #define IOPB_BYTE_TO_XFER_2     0x2A
2499 #define IOPB_BYTE_TO_XFER_3     0x2B
2500 #define IOPB_ACC_GRP            0x2C
2501 #define IOPB_RES_ADDR_2D        0x2D
2502 #define IOPB_DEV_ID             0x2E
2503 #define IOPB_RES_ADDR_2F        0x2F
2504 #define IOPB_SCSI_DATA          0x30
2505 #define IOPB_RES_ADDR_31        0x31
2506 #define IOPB_RES_ADDR_32        0x32
2507 #define IOPB_SCSI_DATA_HSHK     0x33
2508 #define IOPB_SCSI_CTRL          0x34
2509 #define IOPB_RES_ADDR_35        0x35
2510 #define IOPB_RES_ADDR_36        0x36
2511 #define IOPB_RES_ADDR_37        0x37
2512 #define IOPB_RAM_BIST           0x38
2513 #define IOPB_PLL_TEST           0x39
2514 #define IOPB_PCI_INT_CFG        0x3A
2515 #define IOPB_RES_ADDR_3B        0x3B
2516 #define IOPB_RFIFO_CNT          0x3C
2517 #define IOPB_RES_ADDR_3D        0x3D
2518 #define IOPB_RES_ADDR_3E        0x3E
2519 #define IOPB_RES_ADDR_3F        0x3F
2520
2521 /*
2522  * Word I/O register address from base of 'iop_base'.
2523  */
2524 #define IOPW_CHIP_ID_0          0x00  /* CID0  */
2525 #define IOPW_CTRL_REG           0x02  /* CC    */
2526 #define IOPW_RAM_ADDR           0x04  /* LA    */
2527 #define IOPW_RAM_DATA           0x06  /* LD    */
2528 #define IOPW_RES_ADDR_08        0x08
2529 #define IOPW_RISC_CSR           0x0A  /* CSR   */
2530 #define IOPW_SCSI_CFG0          0x0C  /* CFG0  */
2531 #define IOPW_SCSI_CFG1          0x0E  /* CFG1  */
2532 #define IOPW_RES_ADDR_10        0x10
2533 #define IOPW_SEL_MASK           0x12  /* SM    */
2534 #define IOPW_RES_ADDR_14        0x14
2535 #define IOPW_FLASH_ADDR         0x16  /* FA    */
2536 #define IOPW_RES_ADDR_18        0x18
2537 #define IOPW_EE_CMD             0x1A  /* EC    */
2538 #define IOPW_EE_DATA            0x1C  /* ED    */
2539 #define IOPW_SFIFO_CNT          0x1E  /* SFC   */
2540 #define IOPW_RES_ADDR_20        0x20
2541 #define IOPW_Q_BASE             0x22  /* QB    */
2542 #define IOPW_QP                 0x24  /* QP    */
2543 #define IOPW_IX                 0x26  /* IX    */
2544 #define IOPW_SP                 0x28  /* SP    */
2545 #define IOPW_PC                 0x2A  /* PC    */
2546 #define IOPW_RES_ADDR_2C        0x2C
2547 #define IOPW_RES_ADDR_2E        0x2E
2548 #define IOPW_SCSI_DATA          0x30  /* SD    */
2549 #define IOPW_SCSI_DATA_HSHK     0x32  /* SDH   */
2550 #define IOPW_SCSI_CTRL          0x34  /* SC    */
2551 #define IOPW_HSHK_CFG           0x36  /* HCFG  */
2552 #define IOPW_SXFR_STATUS        0x36  /* SXS   */
2553 #define IOPW_SXFR_CNTL          0x38  /* SXL   */
2554 #define IOPW_SXFR_CNTH          0x3A  /* SXH   */
2555 #define IOPW_RES_ADDR_3C        0x3C
2556 #define IOPW_RFIFO_DATA         0x3E  /* RFD   */
2557
2558 /*
2559  * Doubleword I/O register address from base of 'iop_base'.
2560  */
2561 #define IOPDW_RES_ADDR_0         0x00
2562 #define IOPDW_RAM_DATA           0x04
2563 #define IOPDW_RES_ADDR_8         0x08
2564 #define IOPDW_RES_ADDR_C         0x0C
2565 #define IOPDW_RES_ADDR_10        0x10
2566 #define IOPDW_COMMA              0x14
2567 #define IOPDW_COMMB              0x18
2568 #define IOPDW_RES_ADDR_1C        0x1C
2569 #define IOPDW_SDMA_ADDR0         0x20
2570 #define IOPDW_SDMA_ADDR1         0x24
2571 #define IOPDW_SDMA_COUNT         0x28
2572 #define IOPDW_SDMA_ERROR         0x2C
2573 #define IOPDW_RDMA_ADDR0         0x30
2574 #define IOPDW_RDMA_ADDR1         0x34
2575 #define IOPDW_RDMA_COUNT         0x38
2576 #define IOPDW_RDMA_ERROR         0x3C
2577
2578 #define ADV_CHIP_ID_BYTE         0x25
2579 #define ADV_CHIP_ID_WORD         0x04C1
2580
2581 #define ADV_SC_SCSI_BUS_RESET    0x2000
2582
2583 #define ADV_INTR_ENABLE_HOST_INTR                   0x01
2584 #define ADV_INTR_ENABLE_SEL_INTR                    0x02
2585 #define ADV_INTR_ENABLE_DPR_INTR                    0x04
2586 #define ADV_INTR_ENABLE_RTA_INTR                    0x08
2587 #define ADV_INTR_ENABLE_RMA_INTR                    0x10
2588 #define ADV_INTR_ENABLE_RST_INTR                    0x20
2589 #define ADV_INTR_ENABLE_DPE_INTR                    0x40
2590 #define ADV_INTR_ENABLE_GLOBAL_INTR                 0x80
2591
2592 #define ADV_INTR_STATUS_INTRA            0x01
2593 #define ADV_INTR_STATUS_INTRB            0x02
2594 #define ADV_INTR_STATUS_INTRC            0x04
2595
2596 #define ADV_RISC_CSR_STOP           (0x0000)
2597 #define ADV_RISC_TEST_COND          (0x2000)
2598 #define ADV_RISC_CSR_RUN            (0x4000)
2599 #define ADV_RISC_CSR_SINGLE_STEP    (0x8000)
2600
2601 #define ADV_CTRL_REG_HOST_INTR      0x0100
2602 #define ADV_CTRL_REG_SEL_INTR       0x0200
2603 #define ADV_CTRL_REG_DPR_INTR       0x0400
2604 #define ADV_CTRL_REG_RTA_INTR       0x0800
2605 #define ADV_CTRL_REG_RMA_INTR       0x1000
2606 #define ADV_CTRL_REG_RES_BIT14      0x2000
2607 #define ADV_CTRL_REG_DPE_INTR       0x4000
2608 #define ADV_CTRL_REG_POWER_DONE     0x8000
2609 #define ADV_CTRL_REG_ANY_INTR       0xFF00
2610
2611 #define ADV_CTRL_REG_CMD_RESET             0x00C6
2612 #define ADV_CTRL_REG_CMD_WR_IO_REG         0x00C5
2613 #define ADV_CTRL_REG_CMD_RD_IO_REG         0x00C4
2614 #define ADV_CTRL_REG_CMD_WR_PCI_CFG_SPACE  0x00C3
2615 #define ADV_CTRL_REG_CMD_RD_PCI_CFG_SPACE  0x00C2
2616
2617 #define ADV_TICKLE_NOP                      0x00
2618 #define ADV_TICKLE_A                        0x01
2619 #define ADV_TICKLE_B                        0x02
2620 #define ADV_TICKLE_C                        0x03
2621
2622 #define ADV_SCSI_CTRL_RSTOUT        0x2000
2623
2624 #define AdvIsIntPending(port) \
2625     (AdvReadWordRegister(port, IOPW_CTRL_REG) & ADV_CTRL_REG_HOST_INTR)
2626
2627 /*
2628  * SCSI_CFG0 Register bit definitions
2629  */
2630 #define TIMER_MODEAB    0xC000  /* Watchdog, Second, and Select. Timer Ctrl. */
2631 #define PARITY_EN       0x2000  /* Enable SCSI Parity Error detection */
2632 #define EVEN_PARITY     0x1000  /* Select Even Parity */
2633 #define WD_LONG         0x0800  /* Watchdog Interval, 1: 57 min, 0: 13 sec */
2634 #define QUEUE_128       0x0400  /* Queue Size, 1: 128 byte, 0: 64 byte */
2635 #define PRIM_MODE       0x0100  /* Primitive SCSI mode */
2636 #define SCAM_EN         0x0080  /* Enable SCAM selection */
2637 #define SEL_TMO_LONG    0x0040  /* Sel/Resel Timeout, 1: 400 ms, 0: 1.6 ms */
2638 #define CFRM_ID         0x0020  /* SCAM id sel. confirm., 1: fast, 0: 6.4 ms */
2639 #define OUR_ID_EN       0x0010  /* Enable OUR_ID bits */
2640 #define OUR_ID          0x000F  /* SCSI ID */
2641
2642 /*
2643  * SCSI_CFG1 Register bit definitions
2644  */
2645 #define BIG_ENDIAN      0x8000  /* Enable Big Endian Mode MIO:15, EEP:15 */
2646 #define TERM_POL        0x2000  /* Terminator Polarity Ctrl. MIO:13, EEP:13 */
2647 #define SLEW_RATE       0x1000  /* SCSI output buffer slew rate */
2648 #define FILTER_SEL      0x0C00  /* Filter Period Selection */
2649 #define  FLTR_DISABLE    0x0000  /* Input Filtering Disabled */
2650 #define  FLTR_11_TO_20NS 0x0800  /* Input Filtering 11ns to 20ns */
2651 #define  FLTR_21_TO_39NS 0x0C00  /* Input Filtering 21ns to 39ns */
2652 #define ACTIVE_DBL      0x0200  /* Disable Active Negation */
2653 #define DIFF_MODE       0x0100  /* SCSI differential Mode (Read-Only) */
2654 #define DIFF_SENSE      0x0080  /* 1: No SE cables, 0: SE cable (Read-Only) */
2655 #define TERM_CTL_SEL    0x0040  /* Enable TERM_CTL_H and TERM_CTL_L */
2656 #define TERM_CTL        0x0030  /* External SCSI Termination Bits */
2657 #define  TERM_CTL_H      0x0020  /* Enable External SCSI Upper Termination */
2658 #define  TERM_CTL_L      0x0010  /* Enable External SCSI Lower Termination */
2659 #define CABLE_DETECT    0x000F  /* External SCSI Cable Connection Status */
2660
2661 /*
2662  * Addendum for ASC-38C0800 Chip
2663  *
2664  * The ASC-38C1600 Chip uses the same definitions except that the
2665  * bus mode override bits [12:10] have been moved to byte register
2666  * offset 0xE (IOPB_SOFT_OVER_WR) bits [12:10]. The [12:10] bits in
2667  * SCSI_CFG1 are read-only and always available. Bit 14 (DIS_TERM_DRV)
2668  * is not needed. The [12:10] bits in IOPB_SOFT_OVER_WR are write-only.
2669  * Also each ASC-38C1600 function or channel uses only cable bits [5:4]
2670  * and [1:0]. Bits [14], [7:6], [3:2] are unused.
2671  */
2672 #define DIS_TERM_DRV    0x4000  /* 1: Read c_det[3:0], 0: cannot read */
2673 #define HVD_LVD_SE      0x1C00  /* Device Detect Bits */
2674 #define  HVD             0x1000  /* HVD Device Detect */
2675 #define  LVD             0x0800  /* LVD Device Detect */
2676 #define  SE              0x0400  /* SE Device Detect */
2677 #define TERM_LVD        0x00C0  /* LVD Termination Bits */
2678 #define  TERM_LVD_HI     0x0080  /* Enable LVD Upper Termination */
2679 #define  TERM_LVD_LO     0x0040  /* Enable LVD Lower Termination */
2680 #define TERM_SE         0x0030  /* SE Termination Bits */
2681 #define  TERM_SE_HI      0x0020  /* Enable SE Upper Termination */
2682 #define  TERM_SE_LO      0x0010  /* Enable SE Lower Termination */
2683 #define C_DET_LVD       0x000C  /* LVD Cable Detect Bits */
2684 #define  C_DET3          0x0008  /* Cable Detect for LVD External Wide */
2685 #define  C_DET2          0x0004  /* Cable Detect for LVD Internal Wide */
2686 #define C_DET_SE        0x0003  /* SE Cable Detect Bits */
2687 #define  C_DET1          0x0002  /* Cable Detect for SE Internal Wide */
2688 #define  C_DET0          0x0001  /* Cable Detect for SE Internal Narrow */
2689
2690
2691 #define CABLE_ILLEGAL_A 0x7
2692     /* x 0 0 0  | on  on | Illegal (all 3 connectors are used) */
2693
2694 #define CABLE_ILLEGAL_B 0xB
2695     /* 0 x 0 0  | on  on | Illegal (all 3 connectors are used) */
2696
2697 /*
2698  * MEM_CFG Register bit definitions
2699  */
2700 #define BIOS_EN         0x40    /* BIOS Enable MIO:14,EEP:14 */
2701 #define FAST_EE_CLK     0x20    /* Diagnostic Bit */
2702 #define RAM_SZ          0x1C    /* Specify size of RAM to RISC */
2703 #define  RAM_SZ_2KB      0x00    /* 2 KB */
2704 #define  RAM_SZ_4KB      0x04    /* 4 KB */
2705 #define  RAM_SZ_8KB      0x08    /* 8 KB */
2706 #define  RAM_SZ_16KB     0x0C    /* 16 KB */
2707 #define  RAM_SZ_32KB     0x10    /* 32 KB */
2708 #define  RAM_SZ_64KB     0x14    /* 64 KB */
2709
2710 /*
2711  * DMA_CFG0 Register bit definitions
2712  *
2713  * This register is only accessible to the host.
2714  */
2715 #define BC_THRESH_ENB   0x80    /* PCI DMA Start Conditions */
2716 #define FIFO_THRESH     0x70    /* PCI DMA FIFO Threshold */
2717 #define  FIFO_THRESH_16B  0x00   /* 16 bytes */
2718 #define  FIFO_THRESH_32B  0x20   /* 32 bytes */
2719 #define  FIFO_THRESH_48B  0x30   /* 48 bytes */
2720 #define  FIFO_THRESH_64B  0x40   /* 64 bytes */
2721 #define  FIFO_THRESH_80B  0x50   /* 80 bytes (default) */
2722 #define  FIFO_THRESH_96B  0x60   /* 96 bytes */
2723 #define  FIFO_THRESH_112B 0x70   /* 112 bytes */
2724 #define START_CTL       0x0C    /* DMA start conditions */
2725 #define  START_CTL_TH    0x00    /* Wait threshold level (default) */
2726 #define  START_CTL_ID    0x04    /* Wait SDMA/SBUS idle */
2727 #define  START_CTL_THID  0x08    /* Wait threshold and SDMA/SBUS idle */
2728 #define  START_CTL_EMFU  0x0C    /* Wait SDMA FIFO empty/full */
2729 #define READ_CMD        0x03    /* Memory Read Method */
2730 #define  READ_CMD_MR     0x00    /* Memory Read */
2731 #define  READ_CMD_MRL    0x02    /* Memory Read Long */
2732 #define  READ_CMD_MRM    0x03    /* Memory Read Multiple (default) */
2733
2734 /*
2735  * ASC-38C0800 RAM BIST Register bit definitions
2736  */
2737 #define RAM_TEST_MODE         0x80
2738 #define PRE_TEST_MODE         0x40
2739 #define NORMAL_MODE           0x00
2740 #define RAM_TEST_DONE         0x10
2741 #define RAM_TEST_STATUS       0x0F
2742 #define  RAM_TEST_HOST_ERROR   0x08
2743 #define  RAM_TEST_INTRAM_ERROR 0x04
2744 #define  RAM_TEST_RISC_ERROR   0x02
2745 #define  RAM_TEST_SCSI_ERROR   0x01
2746 #define  RAM_TEST_SUCCESS      0x00
2747 #define PRE_TEST_VALUE        0x05
2748 #define NORMAL_VALUE          0x00
2749
2750 /*
2751  * ASC38C1600 Definitions
2752  *
2753  * IOPB_PCI_INT_CFG Bit Field Definitions
2754  */
2755
2756 #define INTAB_LD        0x80    /* Value loaded from EEPROM Bit 11. */
2757
2758 /*
2759  * Bit 1 can be set to change the interrupt for the Function to operate in
2760  * Totem Pole mode. By default Bit 1 is 0 and the interrupt operates in
2761  * Open Drain mode. Both functions of the ASC38C1600 must be set to the same
2762  * mode, otherwise the operating mode is undefined.
2763  */
2764 #define TOTEMPOLE       0x02
2765
2766 /*
2767  * Bit 0 can be used to change the Int Pin for the Function. The value is
2768  * 0 by default for both Functions with Function 0 using INT A and Function
2769  * B using INT B. For Function 0 if set, INT B is used. For Function 1 if set,
2770  * INT A is used.
2771  *
2772  * EEPROM Word 0 Bit 11 for each Function may change the initial Int Pin
2773  * value specified in the PCI Configuration Space.
2774  */
2775 #define INTAB           0x01
2776
2777 /* a_advlib.h */
2778
2779 /*
2780  * Adv Library Status Definitions
2781  */
2782 #define ADV_TRUE        1
2783 #define ADV_FALSE       0
2784 #define ADV_NOERROR     1
2785 #define ADV_SUCCESS     1
2786 #define ADV_BUSY        0
2787 #define ADV_ERROR       (-1)
2788
2789
2790 /*
2791  * ADV_DVC_VAR 'warn_code' values
2792  */
2793 #define ASC_WARN_BUSRESET_ERROR         0x0001 /* SCSI Bus Reset error */
2794 #define ASC_WARN_EEPROM_CHKSUM          0x0002 /* EEP check sum error */
2795 #define ASC_WARN_EEPROM_TERMINATION     0x0004 /* EEP termination bad field */
2796 #define ASC_WARN_SET_PCI_CONFIG_SPACE   0x0080 /* PCI config space set error */
2797 #define ASC_WARN_ERROR                  0xFFFF /* ADV_ERROR return */
2798
2799 #define ADV_MAX_TID                     15 /* max. target identifier */
2800 #define ADV_MAX_LUN                     7  /* max. logical unit number */
2801
2802 /*
2803  * Error code values are set in ADV_DVC_VAR 'err_code'.
2804  */
2805 #define ASC_IERR_WRITE_EEPROM       0x0001 /* write EEPROM error */
2806 #define ASC_IERR_MCODE_CHKSUM       0x0002 /* micro code check sum error */
2807 #define ASC_IERR_NO_CARRIER         0x0004 /* No more carrier memory. */
2808 #define ASC_IERR_START_STOP_CHIP    0x0008 /* start/stop chip failed */
2809 #define ASC_IERR_CHIP_VERSION       0x0040 /* wrong chip version */
2810 #define ASC_IERR_SET_SCSI_ID        0x0080 /* set SCSI ID failed */
2811 #define ASC_IERR_HVD_DEVICE         0x0100 /* HVD attached to LVD connector. */
2812 #define ASC_IERR_BAD_SIGNATURE      0x0200 /* signature not found */
2813 #define ASC_IERR_ILLEGAL_CONNECTION 0x0400 /* Illegal cable connection */
2814 #define ASC_IERR_SINGLE_END_DEVICE  0x0800 /* Single-end used w/differential */
2815 #define ASC_IERR_REVERSED_CABLE     0x1000 /* Narrow flat cable reversed */
2816 #define ASC_IERR_BIST_PRE_TEST      0x2000 /* BIST pre-test error */
2817 #define ASC_IERR_BIST_RAM_TEST      0x4000 /* BIST RAM test error */
2818 #define ASC_IERR_BAD_CHIPTYPE       0x8000 /* Invalid 'chip_type' setting. */
2819
2820 /*
2821  * Fixed locations of microcode operating variables.
2822  */
2823 #define ASC_MC_CODE_BEGIN_ADDR          0x0028 /* microcode start address */
2824 #define ASC_MC_CODE_END_ADDR            0x002A /* microcode end address */
2825 #define ASC_MC_CODE_CHK_SUM             0x002C /* microcode code checksum */
2826 #define ASC_MC_VERSION_DATE             0x0038 /* microcode version */
2827 #define ASC_MC_VERSION_NUM              0x003A /* microcode number */
2828 #define ASC_MC_BIOSMEM                  0x0040 /* BIOS RISC Memory Start */
2829 #define ASC_MC_BIOSLEN                  0x0050 /* BIOS RISC Memory Length */
2830 #define ASC_MC_BIOS_SIGNATURE           0x0058 /* BIOS Signature 0x55AA */
2831 #define ASC_MC_BIOS_VERSION             0x005A /* BIOS Version (2 bytes) */
2832 #define ASC_MC_SDTR_SPEED1              0x0090 /* SDTR Speed for TID 0-3 */
2833 #define ASC_MC_SDTR_SPEED2              0x0092 /* SDTR Speed for TID 4-7 */
2834 #define ASC_MC_SDTR_SPEED3              0x0094 /* SDTR Speed for TID 8-11 */
2835 #define ASC_MC_SDTR_SPEED4              0x0096 /* SDTR Speed for TID 12-15 */
2836 #define ASC_MC_CHIP_TYPE                0x009A
2837 #define ASC_MC_INTRB_CODE               0x009B
2838 #define ASC_MC_WDTR_ABLE                0x009C
2839 #define ASC_MC_SDTR_ABLE                0x009E
2840 #define ASC_MC_TAGQNG_ABLE              0x00A0
2841 #define ASC_MC_DISC_ENABLE              0x00A2
2842 #define ASC_MC_IDLE_CMD_STATUS          0x00A4
2843 #define ASC_MC_IDLE_CMD                 0x00A6
2844 #define ASC_MC_IDLE_CMD_PARAMETER       0x00A8
2845 #define ASC_MC_DEFAULT_SCSI_CFG0        0x00AC
2846 #define ASC_MC_DEFAULT_SCSI_CFG1        0x00AE
2847 #define ASC_MC_DEFAULT_MEM_CFG          0x00B0
2848 #define ASC_MC_DEFAULT_SEL_MASK         0x00B2
2849 #define ASC_MC_SDTR_DONE                0x00B6
2850 #define ASC_MC_NUMBER_OF_QUEUED_CMD     0x00C0
2851 #define ASC_MC_NUMBER_OF_MAX_CMD        0x00D0
2852 #define ASC_MC_DEVICE_HSHK_CFG_TABLE    0x0100
2853 #define ASC_MC_CONTROL_FLAG             0x0122 /* Microcode control flag. */
2854 #define ASC_MC_WDTR_DONE                0x0124
2855 #define ASC_MC_CAM_MODE_MASK            0x015E /* CAM mode TID bitmask. */
2856 #define ASC_MC_ICQ                      0x0160
2857 #define ASC_MC_IRQ                      0x0164
2858 #define ASC_MC_PPR_ABLE                 0x017A
2859
2860 /*
2861  * BIOS LRAM variable absolute offsets.
2862  */
2863 #define BIOS_CODESEG    0x54
2864 #define BIOS_CODELEN    0x56
2865 #define BIOS_SIGNATURE  0x58
2866 #define BIOS_VERSION    0x5A
2867
2868 /*
2869  * Microcode Control Flags
2870  *
2871  * Flags set by the Adv Library in RISC variable 'control_flag' (0x122)
2872  * and handled by the microcode.
2873  */
2874 #define CONTROL_FLAG_IGNORE_PERR        0x0001 /* Ignore DMA Parity Errors */
2875 #define CONTROL_FLAG_ENABLE_AIPP        0x0002 /* Enabled AIPP checking. */
2876
2877 /*
2878  * ASC_MC_DEVICE_HSHK_CFG_TABLE microcode table or HSHK_CFG register format
2879  */
2880 #define HSHK_CFG_WIDE_XFR       0x8000
2881 #define HSHK_CFG_RATE           0x0F00
2882 #define HSHK_CFG_OFFSET         0x001F
2883
2884 #define ASC_DEF_MAX_HOST_QNG    0xFD /* Max. number of host commands (253) */
2885 #define ASC_DEF_MIN_HOST_QNG    0x10 /* Min. number of host commands (16) */
2886 #define ASC_DEF_MAX_DVC_QNG     0x3F /* Max. number commands per device (63) */
2887 #define ASC_DEF_MIN_DVC_QNG     0x04 /* Min. number commands per device (4) */
2888
2889 #define ASC_QC_DATA_CHECK  0x01 /* Require ASC_QC_DATA_OUT set or clear. */
2890 #define ASC_QC_DATA_OUT    0x02 /* Data out DMA transfer. */
2891 #define ASC_QC_START_MOTOR 0x04 /* Send auto-start motor before request. */
2892 #define ASC_QC_NO_OVERRUN  0x08 /* Don't report overrun. */
2893 #define ASC_QC_FREEZE_TIDQ 0x10 /* Freeze TID queue after request. XXX TBD */
2894
2895 #define ASC_QSC_NO_DISC     0x01 /* Don't allow disconnect for request. */
2896 #define ASC_QSC_NO_TAGMSG   0x02 /* Don't allow tag queuing for request. */
2897 #define ASC_QSC_NO_SYNC     0x04 /* Don't use Synch. transfer on request. */
2898 #define ASC_QSC_NO_WIDE     0x08 /* Don't use Wide transfer on request. */
2899 #define ASC_QSC_REDO_DTR    0x10 /* Renegotiate WDTR/SDTR before request. */
2900 /*
2901  * Note: If a Tag Message is to be sent and neither ASC_QSC_HEAD_TAG or
2902  * ASC_QSC_ORDERED_TAG is set, then a Simple Tag Message (0x20) is used.
2903  */
2904 #define ASC_QSC_HEAD_TAG    0x40 /* Use Head Tag Message (0x21). */
2905 #define ASC_QSC_ORDERED_TAG 0x80 /* Use Ordered Tag Message (0x22). */
2906
2907 /*
2908  * All fields here are accessed by the board microcode and need to be
2909  * little-endian.
2910  */
2911 typedef struct adv_carr_t
2912 {
2913     ADV_VADDR   carr_va;       /* Carrier Virtual Address */
2914     ADV_PADDR   carr_pa;       /* Carrier Physical Address */
2915     ADV_VADDR   areq_vpa;      /* ASC_SCSI_REQ_Q Virtual or Physical Address */
2916     /*
2917      * next_vpa [31:4]            Carrier Virtual or Physical Next Pointer
2918      *
2919      * next_vpa [3:1]             Reserved Bits
2920      * next_vpa [0]               Done Flag set in Response Queue.
2921      */
2922     ADV_VADDR   next_vpa;
2923 } ADV_CARR_T;
2924
2925 /*
2926  * Mask used to eliminate low 4 bits of carrier 'next_vpa' field.
2927  */
2928 #define ASC_NEXT_VPA_MASK       0xFFFFFFF0
2929
2930 #define ASC_RQ_DONE             0x00000001
2931 #define ASC_RQ_GOOD             0x00000002
2932 #define ASC_CQ_STOPPER          0x00000000
2933
2934 #define ASC_GET_CARRP(carrp) ((carrp) & ASC_NEXT_VPA_MASK)
2935
2936 #define ADV_CARRIER_NUM_PAGE_CROSSING \
2937     (((ADV_CARRIER_COUNT * sizeof(ADV_CARR_T)) + \
2938         (ADV_PAGE_SIZE - 1))/ADV_PAGE_SIZE)
2939
2940 #define ADV_CARRIER_BUFSIZE \
2941     ((ADV_CARRIER_COUNT + ADV_CARRIER_NUM_PAGE_CROSSING) * sizeof(ADV_CARR_T))
2942
2943 /*
2944  * ASC_SCSI_REQ_Q 'a_flag' definitions
2945  *
2946  * The Adv Library should limit use to the lower nibble (4 bits) of
2947  * a_flag. Drivers are free to use the upper nibble (4 bits) of a_flag.
2948  */
2949 #define ADV_POLL_REQUEST                0x01   /* poll for request completion */
2950 #define ADV_SCSIQ_DONE                  0x02   /* request done */
2951 #define ADV_DONT_RETRY                  0x08   /* don't do retry */
2952
2953 #define ADV_CHIP_ASC3550          0x01   /* Ultra-Wide IC */
2954 #define ADV_CHIP_ASC38C0800       0x02   /* Ultra2-Wide/LVD IC */
2955 #define ADV_CHIP_ASC38C1600       0x03   /* Ultra3-Wide/LVD2 IC */
2956
2957 /*
2958  * Adapter temporary configuration structure
2959  *
2960  * This structure can be discarded after initialization. Don't add
2961  * fields here needed after initialization.
2962  *
2963  * Field naming convention:
2964  *
2965  *  *_enable indicates the field enables or disables a feature. The
2966  *  value of the field is never reset.
2967  */
2968 typedef struct adv_dvc_cfg {
2969   ushort disc_enable;       /* enable disconnection */
2970   uchar  chip_version;      /* chip version */
2971   uchar  termination;       /* Term. Ctrl. bits 6-5 of SCSI_CFG1 register */
2972   ushort lib_version;       /* Adv Library version number */
2973   ushort control_flag;      /* Microcode Control Flag */
2974   ushort mcode_date;        /* Microcode date */
2975   ushort mcode_version;     /* Microcode version */
2976   ushort pci_slot_info;     /* high byte device/function number */
2977                             /* bits 7-3 device num., bits 2-0 function num. */
2978                             /* low byte bus num. */
2979   ushort serial1;           /* EEPROM serial number word 1 */
2980   ushort serial2;           /* EEPROM serial number word 2 */
2981   ushort serial3;           /* EEPROM serial number word 3 */
2982   struct device *dev;  /* pointer to the pci dev structure for this board */
2983 } ADV_DVC_CFG;
2984
2985 struct adv_dvc_var;
2986 struct adv_scsi_req_q;
2987
2988 typedef void (* ADV_ISR_CALLBACK)
2989     (struct adv_dvc_var *, struct adv_scsi_req_q *);
2990
2991 typedef void (* ADV_ASYNC_CALLBACK)
2992     (struct adv_dvc_var *, uchar);
2993
2994 /*
2995  * Adapter operation variable structure.
2996  *
2997  * One structure is required per host adapter.
2998  *
2999  * Field naming convention:
3000  *
3001  *  *_able indicates both whether a feature should be enabled or disabled
3002  *  and whether a device isi capable of the feature. At initialization
3003  *  this field may be set, but later if a device is found to be incapable
3004  *  of the feature, the field is cleared.
3005  */
3006 typedef struct adv_dvc_var {
3007   AdvPortAddr iop_base;   /* I/O port address */
3008   ushort err_code;        /* fatal error code */
3009   ushort bios_ctrl;       /* BIOS control word, EEPROM word 12 */
3010   ADV_ISR_CALLBACK isr_callback;
3011   ADV_ASYNC_CALLBACK async_callback;
3012   ushort wdtr_able;       /* try WDTR for a device */
3013   ushort sdtr_able;       /* try SDTR for a device */
3014   ushort ultra_able;      /* try SDTR Ultra speed for a device */
3015   ushort sdtr_speed1;     /* EEPROM SDTR Speed for TID 0-3   */
3016   ushort sdtr_speed2;     /* EEPROM SDTR Speed for TID 4-7   */
3017   ushort sdtr_speed3;     /* EEPROM SDTR Speed for TID 8-11  */
3018   ushort sdtr_speed4;     /* EEPROM SDTR Speed for TID 12-15 */
3019   ushort tagqng_able;     /* try tagged queuing with a device */
3020   ushort ppr_able;        /* PPR message capable per TID bitmask. */
3021   uchar  max_dvc_qng;     /* maximum number of tagged commands per device */
3022   ushort start_motor;     /* start motor command allowed */
3023   uchar  scsi_reset_wait; /* delay in seconds after scsi bus reset */
3024   uchar  chip_no;         /* should be assigned by caller */
3025   uchar  max_host_qng;    /* maximum number of Q'ed command allowed */
3026   uchar  irq_no;          /* IRQ number */
3027   ushort no_scam;         /* scam_tolerant of EEPROM */
3028   struct asc_board *drv_ptr; /* driver pointer to private structure */
3029   uchar  chip_scsi_id;    /* chip SCSI target ID */
3030   uchar  chip_type;
3031   uchar  bist_err_code;
3032   ADV_CARR_T *carrier_buf;
3033   ADV_CARR_T *carr_freelist; /* Carrier free list. */
3034   ADV_CARR_T *icq_sp;  /* Initiator command queue stopper pointer. */
3035   ADV_CARR_T *irq_sp;  /* Initiator response queue stopper pointer. */
3036   ushort carr_pending_cnt;    /* Count of pending carriers. */
3037  /*
3038   * Note: The following fields will not be used after initialization. The
3039   * driver may discard the buffer after initialization is done.
3040   */
3041   ADV_DVC_CFG *cfg; /* temporary configuration structure  */
3042 } ADV_DVC_VAR;
3043
3044 #define NO_OF_SG_PER_BLOCK              15
3045
3046 typedef struct asc_sg_block {
3047     uchar reserved1;
3048     uchar reserved2;
3049     uchar reserved3;
3050     uchar sg_cnt;                     /* Valid entries in block. */
3051     ADV_PADDR sg_ptr;                 /* Pointer to next sg block. */
3052     struct  {
3053         ADV_PADDR sg_addr;                  /* SG element address. */
3054         ADV_DCNT  sg_count;                 /* SG element count. */
3055     } sg_list[NO_OF_SG_PER_BLOCK];
3056 } ADV_SG_BLOCK;
3057
3058 /*
3059  * ADV_SCSI_REQ_Q - microcode request structure
3060  *
3061  * All fields in this structure up to byte 60 are used by the microcode.
3062  * The microcode makes assumptions about the size and ordering of fields
3063  * in this structure. Do not change the structure definition here without
3064  * coordinating the change with the microcode.
3065  *
3066  * All fields accessed by microcode must be maintained in little_endian
3067  * order.
3068  */
3069 typedef struct adv_scsi_req_q {
3070     uchar       cntl;           /* Ucode flags and state (ASC_MC_QC_*). */
3071     uchar       target_cmd;
3072     uchar       target_id;      /* Device target identifier. */
3073     uchar       target_lun;     /* Device target logical unit number. */
3074     ADV_PADDR   data_addr;      /* Data buffer physical address. */
3075     ADV_DCNT    data_cnt;       /* Data count. Ucode sets to residual. */
3076     ADV_PADDR   sense_addr;
3077     ADV_PADDR   carr_pa;
3078     uchar       mflag;
3079     uchar       sense_len;
3080     uchar       cdb_len;        /* SCSI CDB length. Must <= 16 bytes. */
3081     uchar       scsi_cntl;
3082     uchar       done_status;    /* Completion status. */
3083     uchar       scsi_status;    /* SCSI status byte. */
3084     uchar       host_status;    /* Ucode host status. */
3085     uchar       sg_working_ix;
3086     uchar       cdb[12];        /* SCSI CDB bytes 0-11. */
3087     ADV_PADDR   sg_real_addr;   /* SG list physical address. */
3088     ADV_PADDR   scsiq_rptr;
3089     uchar       cdb16[4];       /* SCSI CDB bytes 12-15. */
3090     ADV_VADDR   scsiq_ptr;
3091     ADV_VADDR   carr_va;
3092     /*
3093      * End of microcode structure - 60 bytes. The rest of the structure
3094      * is used by the Adv Library and ignored by the microcode.
3095      */
3096     ADV_VADDR   srb_ptr;
3097     ADV_SG_BLOCK *sg_list_ptr; /* SG list virtual address. */
3098     char        *vdata_addr;   /* Data buffer virtual address. */
3099     uchar       a_flag;
3100     uchar       pad[2];        /* Pad out to a word boundary. */
3101 } ADV_SCSI_REQ_Q;
3102
3103 /*
3104  * Microcode idle loop commands
3105  */
3106 #define IDLE_CMD_COMPLETED           0
3107 #define IDLE_CMD_STOP_CHIP           0x0001
3108 #define IDLE_CMD_STOP_CHIP_SEND_INT  0x0002
3109 #define IDLE_CMD_SEND_INT            0x0004
3110 #define IDLE_CMD_ABORT               0x0008
3111 #define IDLE_CMD_DEVICE_RESET        0x0010
3112 #define IDLE_CMD_SCSI_RESET_START    0x0020 /* Assert SCSI Bus Reset */
3113 #define IDLE_CMD_SCSI_RESET_END      0x0040 /* Deassert SCSI Bus Reset */
3114 #define IDLE_CMD_SCSIREQ             0x0080
3115
3116 #define IDLE_CMD_STATUS_SUCCESS      0x0001
3117 #define IDLE_CMD_STATUS_FAILURE      0x0002
3118
3119 /*
3120  * AdvSendIdleCmd() flag definitions.
3121  */
3122 #define ADV_NOWAIT     0x01
3123
3124 /*
3125  * Wait loop time out values.
3126  */
3127 #define SCSI_WAIT_10_SEC             10UL    /* 10 seconds */
3128 #define SCSI_WAIT_100_MSEC           100UL   /* 100 milliseconds */
3129 #define SCSI_US_PER_MSEC             1000    /* microseconds per millisecond */
3130 #define SCSI_MS_PER_SEC              1000UL  /* milliseconds per second */
3131 #define SCSI_MAX_RETRY               10      /* retry count */
3132
3133 #define ADV_ASYNC_RDMA_FAILURE          0x01 /* Fatal RDMA failure. */
3134 #define ADV_ASYNC_SCSI_BUS_RESET_DET    0x02 /* Detected SCSI Bus Reset. */
3135 #define ADV_ASYNC_CARRIER_READY_FAILURE 0x03 /* Carrier Ready failure. */
3136 #define ADV_RDMA_IN_CARR_AND_Q_INVALID  0x04 /* RDMAed-in data invalid. */
3137
3138
3139 #define ADV_HOST_SCSI_BUS_RESET      0x80 /* Host Initiated SCSI Bus Reset. */
3140
3141 /*
3142  * Device drivers must define the following functions.
3143  */
3144 STATIC inline ulong DvcEnterCritical(void);
3145 STATIC inline void  DvcLeaveCritical(ulong);
3146 STATIC void  DvcSleepMilliSecond(ADV_DCNT);
3147 STATIC uchar DvcAdvReadPCIConfigByte(ADV_DVC_VAR *, ushort);
3148 STATIC void  DvcAdvWritePCIConfigByte(ADV_DVC_VAR *, ushort, uchar);
3149 STATIC ADV_PADDR DvcGetPhyAddr(ADV_DVC_VAR *, ADV_SCSI_REQ_Q *,
3150                 uchar *, ASC_SDCNT *, int);
3151 STATIC void  DvcDelayMicroSecond(ADV_DVC_VAR *, ushort);
3152
3153 /*
3154  * Adv Library functions available to drivers.
3155  */
3156 STATIC int     AdvExeScsiQueue(ADV_DVC_VAR *, ADV_SCSI_REQ_Q *);
3157 STATIC int     AdvISR(ADV_DVC_VAR *);
3158 STATIC int     AdvInitGetConfig(ADV_DVC_VAR *);
3159 STATIC int     AdvInitAsc3550Driver(ADV_DVC_VAR *);
3160 STATIC int     AdvInitAsc38C0800Driver(ADV_DVC_VAR *);
3161 STATIC int     AdvInitAsc38C1600Driver(ADV_DVC_VAR *);
3162 STATIC int     AdvResetChipAndSB(ADV_DVC_VAR *);
3163 STATIC int     AdvResetSB(ADV_DVC_VAR *asc_dvc);
3164
3165 /*
3166  * Internal Adv Library functions.
3167  */
3168 STATIC int    AdvSendIdleCmd(ADV_DVC_VAR *, ushort, ADV_DCNT);
3169 STATIC void   AdvInquiryHandling(ADV_DVC_VAR *, ADV_SCSI_REQ_Q *);
3170 STATIC int    AdvInitFrom3550EEP(ADV_DVC_VAR *);
3171 STATIC int    AdvInitFrom38C0800EEP(ADV_DVC_VAR *);
3172 STATIC int    AdvInitFrom38C1600EEP(ADV_DVC_VAR *);
3173 STATIC ushort AdvGet3550EEPConfig(AdvPortAddr, ADVEEP_3550_CONFIG *);
3174 STATIC void   AdvSet3550EEPConfig(AdvPortAddr, ADVEEP_3550_CONFIG *);
3175 STATIC ushort AdvGet38C0800EEPConfig(AdvPortAddr, ADVEEP_38C0800_CONFIG *);
3176 STATIC void   AdvSet38C0800EEPConfig(AdvPortAddr, ADVEEP_38C0800_CONFIG *);
3177 STATIC ushort AdvGet38C1600EEPConfig(AdvPortAddr, ADVEEP_38C1600_CONFIG *);
3178 STATIC void   AdvSet38C1600EEPConfig(AdvPortAddr, ADVEEP_38C1600_CONFIG *);
3179 STATIC void   AdvWaitEEPCmd(AdvPortAddr);
3180 STATIC ushort AdvReadEEPWord(AdvPortAddr, int);
3181
3182 /*
3183  * PCI Bus Definitions
3184  */
3185 #define AscPCICmdRegBits_BusMastering     0x0007
3186 #define AscPCICmdRegBits_ParErrRespCtrl   0x0040
3187
3188 /* Read byte from a register. */
3189 #define AdvReadByteRegister(iop_base, reg_off) \
3190      (ADV_MEM_READB((iop_base) + (reg_off)))
3191
3192 /* Write byte to a register. */
3193 #define AdvWriteByteRegister(iop_base, reg_off, byte) \
3194      (ADV_MEM_WRITEB((iop_base) + (reg_off), (byte)))
3195
3196 /* Read word (2 bytes) from a register. */
3197 #define AdvReadWordRegister(iop_base, reg_off) \
3198      (ADV_MEM_READW((iop_base) + (reg_off)))
3199
3200 /* Write word (2 bytes) to a register. */
3201 #define AdvWriteWordRegister(iop_base, reg_off, word) \
3202      (ADV_MEM_WRITEW((iop_base) + (reg_off), (word)))
3203
3204 /* Write dword (4 bytes) to a register. */
3205 #define AdvWriteDWordRegister(iop_base, reg_off, dword) \
3206      (ADV_MEM_WRITEDW((iop_base) + (reg_off), (dword)))
3207
3208 /* Read byte from LRAM. */
3209 #define AdvReadByteLram(iop_base, addr, byte) \
3210 do { \
3211     ADV_MEM_WRITEW((iop_base) + IOPW_RAM_ADDR, (addr)); \
3212     (byte) = ADV_MEM_READB((iop_base) + IOPB_RAM_DATA); \
3213 } while (0)
3214
3215 /* Write byte to LRAM. */
3216 #define AdvWriteByteLram(iop_base, addr, byte) \
3217     (ADV_MEM_WRITEW((iop_base) + IOPW_RAM_ADDR, (addr)), \
3218      ADV_MEM_WRITEB((iop_base) + IOPB_RAM_DATA, (byte)))
3219
3220 /* Read word (2 bytes) from LRAM. */
3221 #define AdvReadWordLram(iop_base, addr, word) \
3222 do { \
3223     ADV_MEM_WRITEW((iop_base) + IOPW_RAM_ADDR, (addr)); \
3224     (word) = (ADV_MEM_READW((iop_base) + IOPW_RAM_DATA)); \
3225 } while (0)
3226
3227 /* Write word (2 bytes) to LRAM. */
3228 #define AdvWriteWordLram(iop_base, addr, word) \
3229     (ADV_MEM_WRITEW((iop_base) + IOPW_RAM_ADDR, (addr)), \
3230      ADV_MEM_WRITEW((iop_base) + IOPW_RAM_DATA, (word)))
3231
3232 /* Write little-endian double word (4 bytes) to LRAM */
3233 /* Because of unspecified C language ordering don't use auto-increment. */
3234 #define AdvWriteDWordLramNoSwap(iop_base, addr, dword) \
3235     ((ADV_MEM_WRITEW((iop_base) + IOPW_RAM_ADDR, (addr)), \
3236       ADV_MEM_WRITEW((iop_base) + IOPW_RAM_DATA, \
3237                      cpu_to_le16((ushort) ((dword) & 0xFFFF)))), \
3238      (ADV_MEM_WRITEW((iop_base) + IOPW_RAM_ADDR, (addr) + 2), \
3239       ADV_MEM_WRITEW((iop_base) + IOPW_RAM_DATA, \
3240                      cpu_to_le16((ushort) ((dword >> 16) & 0xFFFF)))))
3241
3242 /* Read word (2 bytes) from LRAM assuming that the address is already set. */
3243 #define AdvReadWordAutoIncLram(iop_base) \
3244      (ADV_MEM_READW((iop_base) + IOPW_RAM_DATA))
3245
3246 /* Write word (2 bytes) to LRAM assuming that the address is already set. */
3247 #define AdvWriteWordAutoIncLram(iop_base, word) \
3248      (ADV_MEM_WRITEW((iop_base) + IOPW_RAM_DATA, (word)))
3249
3250
3251 /*
3252  * Define macro to check for Condor signature.
3253  *
3254  * Evaluate to ADV_TRUE if a Condor chip is found the specified port
3255  * address 'iop_base'. Otherwise evalue to ADV_FALSE.
3256  */
3257 #define AdvFindSignature(iop_base) \
3258     (((AdvReadByteRegister((iop_base), IOPB_CHIP_ID_1) == \
3259     ADV_CHIP_ID_BYTE) && \
3260      (AdvReadWordRegister((iop_base), IOPW_CHIP_ID_0) == \
3261     ADV_CHIP_ID_WORD)) ?  ADV_TRUE : ADV_FALSE)
3262
3263 /*
3264  * Define macro to Return the version number of the chip at 'iop_base'.
3265  *
3266  * The second parameter 'bus_type' is currently unused.
3267  */
3268 #define AdvGetChipVersion(iop_base, bus_type) \
3269     AdvReadByteRegister((iop_base), IOPB_CHIP_TYPE_REV)
3270
3271 /*
3272  * Abort an SRB in the chip's RISC Memory. The 'srb_ptr' argument must
3273  * match the ASC_SCSI_REQ_Q 'srb_ptr' field.
3274  *
3275  * If the request has not yet been sent to the device it will simply be
3276  * aborted from RISC memory. If the request is disconnected it will be
3277  * aborted on reselection by sending an Abort Message to the target ID.
3278  *
3279  * Return value:
3280  *      ADV_TRUE(1) - Queue was successfully aborted.
3281  *      ADV_FALSE(0) - Queue was not found on the active queue list.
3282  */
3283 #define AdvAbortQueue(asc_dvc, scsiq) \
3284         AdvSendIdleCmd((asc_dvc), (ushort) IDLE_CMD_ABORT, \
3285                        (ADV_DCNT) (scsiq))
3286
3287 /*
3288  * Send a Bus Device Reset Message to the specified target ID.
3289  *
3290  * All outstanding commands will be purged if sending the
3291  * Bus Device Reset Message is successful.
3292  *
3293  * Return Value:
3294  *      ADV_TRUE(1) - All requests on the target are purged.
3295  *      ADV_FALSE(0) - Couldn't issue Bus Device Reset Message; Requests
3296  *                     are not purged.
3297  */
3298 #define AdvResetDevice(asc_dvc, target_id) \
3299         AdvSendIdleCmd((asc_dvc), (ushort) IDLE_CMD_DEVICE_RESET, \
3300                     (ADV_DCNT) (target_id))
3301
3302 /*
3303  * SCSI Wide Type definition.
3304  */
3305 #define ADV_SCSI_BIT_ID_TYPE   ushort
3306
3307 /*
3308  * AdvInitScsiTarget() 'cntl_flag' options.
3309  */
3310 #define ADV_SCAN_LUN           0x01
3311 #define ADV_CAPINFO_NOLUN      0x02
3312
3313 /*
3314  * Convert target id to target id bit mask.
3315  */
3316 #define ADV_TID_TO_TIDMASK(tid)   (0x01 << ((tid) & ADV_MAX_TID))
3317
3318 /*
3319  * ASC_SCSI_REQ_Q 'done_status' and 'host_status' return values.
3320  */
3321
3322 #define QD_NO_STATUS         0x00       /* Request not completed yet. */
3323 #define QD_NO_ERROR          0x01
3324 #define QD_ABORTED_BY_HOST   0x02
3325 #define QD_WITH_ERROR        0x04
3326
3327 #define QHSTA_NO_ERROR              0x00
3328 #define QHSTA_M_SEL_TIMEOUT         0x11
3329 #define QHSTA_M_DATA_OVER_RUN       0x12
3330 #define QHSTA_M_UNEXPECTED_BUS_FREE 0x13
3331 #define QHSTA_M_QUEUE_ABORTED       0x15
3332 #define QHSTA_M_SXFR_SDMA_ERR       0x16 /* SXFR_STATUS SCSI DMA Error */
3333 #define QHSTA_M_SXFR_SXFR_PERR      0x17 /* SXFR_STATUS SCSI Bus Parity Error */
3334 #define QHSTA_M_RDMA_PERR           0x18 /* RISC PCI DMA parity error */
3335 #define QHSTA_M_SXFR_OFF_UFLW       0x19 /* SXFR_STATUS Offset Underflow */
3336 #define QHSTA_M_SXFR_OFF_OFLW       0x20 /* SXFR_STATUS Offset Overflow */
3337 #define QHSTA_M_SXFR_WD_TMO         0x21 /* SXFR_STATUS Watchdog Timeout */
3338 #define QHSTA_M_SXFR_DESELECTED     0x22 /* SXFR_STATUS Deselected */
3339 /* Note: QHSTA_M_SXFR_XFR_OFLW is identical to QHSTA_M_DATA_OVER_RUN. */
3340 #define QHSTA_M_SXFR_XFR_OFLW       0x12 /* SXFR_STATUS Transfer Overflow */
3341 #define QHSTA_M_SXFR_XFR_PH_ERR     0x24 /* SXFR_STATUS Transfer Phase Error */
3342 #define QHSTA_M_SXFR_UNKNOWN_ERROR  0x25 /* SXFR_STATUS Unknown Error */
3343 #define QHSTA_M_SCSI_BUS_RESET      0x30 /* Request aborted from SBR */
3344 #define QHSTA_M_SCSI_BUS_RESET_UNSOL 0x31 /* Request aborted from unsol. SBR */
3345 #define QHSTA_M_BUS_DEVICE_RESET    0x32 /* Request aborted from BDR */
3346 #define QHSTA_M_DIRECTION_ERR       0x35 /* Data Phase mismatch */
3347 #define QHSTA_M_DIRECTION_ERR_HUNG  0x36 /* Data Phase mismatch and bus hang */
3348 #define QHSTA_M_WTM_TIMEOUT         0x41
3349 #define QHSTA_M_BAD_CMPL_STATUS_IN  0x42
3350 #define QHSTA_M_NO_AUTO_REQ_SENSE   0x43
3351 #define QHSTA_M_AUTO_REQ_SENSE_FAIL 0x44
3352 #define QHSTA_M_INVALID_DEVICE      0x45 /* Bad target ID */
3353 #define QHSTA_M_FROZEN_TIDQ         0x46 /* TID Queue frozen. */
3354 #define QHSTA_M_SGBACKUP_ERROR      0x47 /* Scatter-Gather backup error */
3355
3356
3357 /*
3358  * Default EEPROM Configuration structure defined in a_init.c.
3359  */
3360 static ADVEEP_3550_CONFIG Default_3550_EEPROM_Config;
3361 static ADVEEP_38C0800_CONFIG Default_38C0800_EEPROM_Config;
3362 static ADVEEP_38C1600_CONFIG Default_38C1600_EEPROM_Config;
3363
3364 /*
3365  * DvcGetPhyAddr() flag arguments
3366  */
3367 #define ADV_IS_SCSIQ_FLAG       0x01 /* 'addr' is ASC_SCSI_REQ_Q pointer */
3368 #define ADV_ASCGETSGLIST_VADDR  0x02 /* 'addr' is AscGetSGList() virtual addr */
3369 #define ADV_IS_SENSE_FLAG       0x04 /* 'addr' is sense virtual pointer */
3370 #define ADV_IS_DATA_FLAG        0x08 /* 'addr' is data virtual pointer */
3371 #define ADV_IS_SGLIST_FLAG      0x10 /* 'addr' is sglist virtual pointer */
3372 #define ADV_IS_CARRIER_FLAG     0x20 /* 'addr' is ADV_CARR_T pointer */
3373
3374 /* Return the address that is aligned at the next doubleword >= to 'addr'. */
3375 #define ADV_8BALIGN(addr)      (((ulong) (addr) + 0x7) & ~0x7)
3376 #define ADV_16BALIGN(addr)     (((ulong) (addr) + 0xF) & ~0xF)
3377 #define ADV_32BALIGN(addr)     (((ulong) (addr) + 0x1F) & ~0x1F)
3378
3379 /*
3380  * Total contiguous memory needed for driver SG blocks.
3381  *
3382  * ADV_MAX_SG_LIST must be defined by a driver. It is the maximum
3383  * number of scatter-gather elements the driver supports in a
3384  * single request.
3385  */
3386
3387 #define ADV_SG_LIST_MAX_BYTE_SIZE \
3388          (sizeof(ADV_SG_BLOCK) * \
3389           ((ADV_MAX_SG_LIST + (NO_OF_SG_PER_BLOCK - 1))/NO_OF_SG_PER_BLOCK))
3390
3391 /*
3392  * Inquiry data structure and bitfield macros
3393  *
3394  * Using bitfields to access the subchar data isn't portable across
3395  * endianness, so instead mask and shift. Only quantities of more
3396  * than 1 bit are shifted, since the others are just tested for true
3397  * or false.
3398  */
3399
3400 #define ADV_INQ_DVC_TYPE(inq)       ((inq)->periph & 0x1f)
3401 #define ADV_INQ_QUALIFIER(inq)      (((inq)->periph & 0xe0) >> 5)
3402 #define ADV_INQ_DVC_TYPE_MOD(inq)   ((inq)->devtype & 0x7f)
3403 #define ADV_INQ_REMOVABLE(inq)      ((inq)->devtype & 0x80)
3404 #define ADV_INQ_ANSI_VER(inq)       ((inq)->ver & 0x07)
3405 #define ADV_INQ_ECMA_VER(inq)       (((inq)->ver & 0x38) >> 3)
3406 #define ADV_INQ_ISO_VER(inq)        (((inq)->ver & 0xc0) >> 6)
3407 #define ADV_INQ_RESPONSE_FMT(inq)   ((inq)->byte3 & 0x0f)
3408 #define ADV_INQ_TERM_IO(inq)        ((inq)->byte3 & 0x40)
3409 #define ADV_INQ_ASYNC_NOTIF(inq)    ((inq)->byte3 & 0x80)
3410 #define ADV_INQ_SOFT_RESET(inq)     ((inq)->flags & 0x01)
3411 #define ADV_INQ_CMD_QUEUE(inq)      ((inq)->flags & 0x02)
3412 #define ADV_INQ_LINK_CMD(inq)       ((inq)->flags & 0x08)
3413 #define ADV_INQ_SYNC(inq)           ((inq)->flags & 0x10)
3414 #define ADV_INQ_WIDE16(inq)         ((inq)->flags & 0x20)
3415 #define ADV_INQ_WIDE32(inq)         ((inq)->flags & 0x40)
3416 #define ADV_INQ_REL_ADDR(inq)       ((inq)->flags & 0x80)
3417 #define ADV_INQ_INFO_UNIT(inq)      ((inq)->info & 0x01)
3418 #define ADV_INQ_QUICK_ARB(inq)      ((inq)->info & 0x02)
3419 #define ADV_INQ_CLOCKING(inq)       (((inq)->info & 0x0c) >> 2)
3420
3421 typedef struct {
3422   uchar periph;                 /* peripheral device type [0:4] */
3423                                 /* peripheral qualifier [5:7] */
3424   uchar devtype;                /* device type modifier (for SCSI I) [0:6] */
3425                                 /* RMB - removable medium bit [7] */
3426   uchar ver;                    /* ANSI approved version [0:2] */
3427                                 /* ECMA version [3:5] */
3428                                 /* ISO version [6:7] */
3429   uchar byte3;                  /* response data format [0:3] */
3430                                 /* 0 SCSI 1 */
3431                                 /* 1 CCS */
3432                                 /* 2 SCSI-2 */
3433                                 /* 3-F reserved */
3434                                 /* reserved [4:5] */
3435                                 /* terminate I/O process bit (see 5.6.22) [6] */
3436                                 /* asynch. event notification (processor) [7] */
3437   uchar add_len;                /* additional length */
3438   uchar res1;                   /* reserved */
3439   uchar res2;                   /* reserved */
3440   uchar flags;                  /* soft reset implemented [0] */
3441                                 /* command queuing [1] */
3442                                 /* reserved [2] */
3443                                 /* linked command for this logical unit [3] */
3444                                 /* synchronous data transfer [4] */
3445                                 /* wide bus 16 bit data transfer [5] */
3446                                 /* wide bus 32 bit data transfer [6] */
3447                                 /* relative addressing mode [7] */
3448   uchar vendor_id[8];           /* vendor identification */
3449   uchar product_id[16];         /* product identification */
3450   uchar product_rev_level[4];   /* product revision level */
3451   uchar vendor_specific[20];    /* vendor specific */
3452   uchar info;                   /* information unit supported [0] */
3453                                 /* quick arbitrate supported [1] */
3454                                 /* clocking field [2:3] */
3455                                 /* reserved [4:7] */
3456   uchar res3;                   /* reserved */
3457 } ADV_SCSI_INQUIRY; /* 58 bytes */
3458
3459
3460 /*
3461  * --- Driver Constants and Macros
3462  */
3463
3464 #define ASC_NUM_BOARD_SUPPORTED 16
3465 #define ASC_NUM_IOPORT_PROBE    4
3466 #define ASC_NUM_BUS             4
3467
3468 /* Reference Scsi_Host hostdata */
3469 #define ASC_BOARDP(host) ((asc_board_t *) &((host)->hostdata))
3470
3471 /* asc_board_t flags */
3472 #define ASC_HOST_IN_RESET       0x01
3473 #define ASC_IS_WIDE_BOARD       0x04    /* AdvanSys Wide Board */
3474 #define ASC_SELECT_QUEUE_DEPTHS 0x08
3475
3476 #define ASC_NARROW_BOARD(boardp) (((boardp)->flags & ASC_IS_WIDE_BOARD) == 0)
3477 #define ASC_WIDE_BOARD(boardp)   ((boardp)->flags & ASC_IS_WIDE_BOARD)
3478
3479 #define NO_ISA_DMA              0xff        /* No ISA DMA Channel Used */
3480
3481 #define ASC_INFO_SIZE           128            /* advansys_info() line size */
3482
3483 #ifdef CONFIG_PROC_FS
3484 /* /proc/scsi/advansys/[0...] related definitions */
3485 #define ASC_PRTBUF_SIZE         2048
3486 #define ASC_PRTLINE_SIZE        160
3487
3488 #define ASC_PRT_NEXT() \
3489     if (cp) { \
3490         totlen += len; \
3491         leftlen -= len; \
3492         if (leftlen == 0) { \
3493             return totlen; \
3494         } \
3495         cp += len; \
3496     }
3497 #endif /* CONFIG_PROC_FS */
3498
3499 /* Asc Library return codes */
3500 #define ASC_TRUE        1
3501 #define ASC_FALSE       0
3502 #define ASC_NOERROR     1
3503 #define ASC_BUSY        0
3504 #define ASC_ERROR       (-1)
3505
3506 /* struct scsi_cmnd function return codes */
3507 #define STATUS_BYTE(byte)   (byte)
3508 #define MSG_BYTE(byte)      ((byte) << 8)
3509 #define HOST_BYTE(byte)     ((byte) << 16)
3510 #define DRIVER_BYTE(byte)   ((byte) << 24)
3511
3512 /*
3513  * The following definitions and macros are OS independent interfaces to
3514  * the queue functions:
3515  *  REQ - SCSI request structure
3516  *  REQP - pointer to SCSI request structure
3517  *  REQPTID(reqp) - reqp's target id
3518  *  REQPNEXT(reqp) - reqp's next pointer
3519  *  REQPNEXTP(reqp) - pointer to reqp's next pointer
3520  *  REQPTIME(reqp) - reqp's time stamp value
3521  *  REQTIMESTAMP() - system time stamp value
3522  */
3523 typedef struct scsi_cmnd     REQ, *REQP;
3524 #define REQPNEXT(reqp)       ((REQP) ((reqp)->host_scribble))
3525 #define REQPNEXTP(reqp)      ((REQP *) &((reqp)->host_scribble))
3526 #define REQPTID(reqp)        ((reqp)->device->id)
3527 #define REQPTIME(reqp)       ((reqp)->SCp.this_residual)
3528 #define REQTIMESTAMP()       (jiffies)
3529
3530 #define REQTIMESTAT(function, ascq, reqp, tid) \
3531 { \
3532     /*
3533      * If the request time stamp is less than the system time stamp, then \
3534      * maybe the system time stamp wrapped. Set the request time to zero.\
3535      */ \
3536     if (REQPTIME(reqp) <= REQTIMESTAMP()) { \
3537         REQPTIME(reqp) = REQTIMESTAMP() - REQPTIME(reqp); \
3538     } else { \
3539         /* Indicate an error occurred with the assertion. */ \
3540         ASC_ASSERT(REQPTIME(reqp) <= REQTIMESTAMP()); \
3541         REQPTIME(reqp) = 0; \
3542     } \
3543     /* Handle first minimum time case without external initialization. */ \
3544     if (((ascq)->q_tot_cnt[tid] == 1) ||  \
3545         (REQPTIME(reqp) < (ascq)->q_min_tim[tid])) { \
3546             (ascq)->q_min_tim[tid] = REQPTIME(reqp); \
3547             ASC_DBG3(1, "%s: new q_min_tim[%d] %u\n", \
3548                 (function), (tid), (ascq)->q_min_tim[tid]); \
3549         } \
3550     if (REQPTIME(reqp) > (ascq)->q_max_tim[tid]) { \
3551         (ascq)->q_max_tim[tid] = REQPTIME(reqp); \
3552         ASC_DBG3(1, "%s: new q_max_tim[%d] %u\n", \
3553             (function), tid, (ascq)->q_max_tim[tid]); \
3554     } \
3555     (ascq)->q_tot_tim[tid] += REQPTIME(reqp); \
3556     /* Reset the time stamp field. */ \
3557     REQPTIME(reqp) = 0; \
3558 }
3559
3560 /* asc_enqueue() flags */
3561 #define ASC_FRONT       1
3562 #define ASC_BACK        2
3563
3564 /* asc_dequeue_list() argument */
3565 #define ASC_TID_ALL        (-1)
3566
3567 /* Return non-zero, if the queue is empty. */
3568 #define ASC_QUEUE_EMPTY(ascq)    ((ascq)->q_tidmask == 0)
3569
3570 #define PCI_MAX_SLOT            0x1F
3571 #define PCI_MAX_BUS             0xFF
3572 #define PCI_IOADDRESS_MASK      0xFFFE
3573 #define ASC_PCI_VENDORID        0x10CD
3574 #define ASC_PCI_DEVICE_ID_CNT   6       /* PCI Device ID count. */
3575 #define ASC_PCI_DEVICE_ID_1100  0x1100
3576 #define ASC_PCI_DEVICE_ID_1200  0x1200
3577 #define ASC_PCI_DEVICE_ID_1300  0x1300
3578 #define ASC_PCI_DEVICE_ID_2300  0x2300  /* ASC-3550 */
3579 #define ASC_PCI_DEVICE_ID_2500  0x2500  /* ASC-38C0800 */
3580 #define ASC_PCI_DEVICE_ID_2700  0x2700  /* ASC-38C1600 */
3581
3582 #ifndef ADVANSYS_STATS
3583 #define ASC_STATS(shp, counter)
3584 #define ASC_STATS_ADD(shp, counter, count)
3585 #else /* ADVANSYS_STATS */
3586 #define ASC_STATS(shp, counter) \
3587     (ASC_BOARDP(shp)->asc_stats.counter++)
3588
3589 #define ASC_STATS_ADD(shp, counter, count) \
3590     (ASC_BOARDP(shp)->asc_stats.counter += (count))
3591 #endif /* ADVANSYS_STATS */
3592
3593 #define ASC_CEILING(val, unit) (((val) + ((unit) - 1))/(unit))
3594
3595 /* If the result wraps when calculating tenths, return 0. */
3596 #define ASC_TENTHS(num, den) \
3597     (((10 * ((num)/(den))) > (((num) * 10)/(den))) ? \
3598     0 : ((((num) * 10)/(den)) - (10 * ((num)/(den)))))
3599
3600 /*
3601  * Display a message to the console.
3602  */
3603 #define ASC_PRINT(s) \
3604     { \
3605         printk("advansys: "); \
3606         printk(s); \
3607     }
3608
3609 #define ASC_PRINT1(s, a1) \
3610     { \
3611         printk("advansys: "); \
3612         printk((s), (a1)); \
3613     }
3614
3615 #define ASC_PRINT2(s, a1, a2) \
3616     { \
3617         printk("advansys: "); \
3618         printk((s), (a1), (a2)); \
3619     }
3620
3621 #define ASC_PRINT3(s, a1, a2, a3) \
3622     { \
3623         printk("advansys: "); \
3624         printk((s), (a1), (a2), (a3)); \
3625     }
3626
3627 #define ASC_PRINT4(s, a1, a2, a3, a4) \
3628     { \
3629         printk("advansys: "); \
3630         printk((s), (a1), (a2), (a3), (a4)); \
3631     }
3632
3633
3634 #ifndef ADVANSYS_DEBUG
3635
3636 #define ASC_DBG(lvl, s)
3637 #define ASC_DBG1(lvl, s, a1)
3638 #define ASC_DBG2(lvl, s, a1, a2)
3639 #define ASC_DBG3(lvl, s, a1, a2, a3)
3640 #define ASC_DBG4(lvl, s, a1, a2, a3, a4)
3641 #define ASC_DBG_PRT_SCSI_HOST(lvl, s)
3642 #define ASC_DBG_PRT_SCSI_CMND(lvl, s)
3643 #define ASC_DBG_PRT_ASC_SCSI_Q(lvl, scsiqp)
3644 #define ASC_DBG_PRT_ADV_SCSI_REQ_Q(lvl, scsiqp)
3645 #define ASC_DBG_PRT_ASC_QDONE_INFO(lvl, qdone)
3646 #define ADV_DBG_PRT_ADV_SCSI_REQ_Q(lvl, scsiqp)
3647 #define ASC_DBG_PRT_HEX(lvl, name, start, length)
3648 #define ASC_DBG_PRT_CDB(lvl, cdb, len)
3649 #define ASC_DBG_PRT_SENSE(lvl, sense, len)
3650 #define ASC_DBG_PRT_INQUIRY(lvl, inq, len)
3651
3652 #else /* ADVANSYS_DEBUG */
3653
3654 /*
3655  * Debugging Message Levels:
3656  * 0: Errors Only
3657  * 1: High-Level Tracing
3658  * 2-N: Verbose Tracing
3659  */
3660
3661 #define ASC_DBG(lvl, s) \
3662     { \
3663         if (asc_dbglvl >= (lvl)) { \
3664             printk(s); \
3665         } \
3666     }
3667
3668 #define ASC_DBG1(lvl, s, a1) \
3669     { \
3670         if (asc_dbglvl >= (lvl)) { \
3671             printk((s), (a1)); \
3672         } \
3673     }
3674
3675 #define ASC_DBG2(lvl, s, a1, a2) \
3676     { \
3677         if (asc_dbglvl >= (lvl)) { \
3678             printk((s), (a1), (a2)); \
3679         } \
3680     }
3681
3682 #define ASC_DBG3(lvl, s, a1, a2, a3) \
3683     { \
3684         if (asc_dbglvl >= (lvl)) { \
3685             printk((s), (a1), (a2), (a3)); \
3686         } \
3687     }
3688
3689 #define ASC_DBG4(lvl, s, a1, a2, a3, a4) \
3690     { \
3691         if (asc_dbglvl >= (lvl)) { \
3692             printk((s), (a1), (a2), (a3), (a4)); \
3693         } \
3694     }
3695
3696 #define ASC_DBG_PRT_SCSI_HOST(lvl, s) \
3697     { \
3698         if (asc_dbglvl >= (lvl)) { \
3699             asc_prt_scsi_host(s); \
3700         } \
3701     }
3702
3703 #define ASC_DBG_PRT_SCSI_CMND(lvl, s) \
3704     { \
3705         if (asc_dbglvl >= (lvl)) { \
3706             asc_prt_scsi_cmnd(s); \
3707         } \
3708     }
3709
3710 #define ASC_DBG_PRT_ASC_SCSI_Q(lvl, scsiqp) \
3711     { \
3712         if (asc_dbglvl >= (lvl)) { \
3713             asc_prt_asc_scsi_q(scsiqp); \
3714         } \
3715     }
3716
3717 #define ASC_DBG_PRT_ASC_QDONE_INFO(lvl, qdone) \
3718     { \
3719         if (asc_dbglvl >= (lvl)) { \
3720             asc_prt_asc_qdone_info(qdone); \
3721         } \
3722     }
3723
3724 #define ASC_DBG_PRT_ADV_SCSI_REQ_Q(lvl, scsiqp) \
3725     { \
3726         if (asc_dbglvl >= (lvl)) { \
3727             asc_prt_adv_scsi_req_q(scsiqp); \
3728         } \
3729     }
3730
3731 #define ASC_DBG_PRT_HEX(lvl, name, start, length) \
3732     { \
3733         if (asc_dbglvl >= (lvl)) { \
3734             asc_prt_hex((name), (start), (length)); \
3735         } \
3736     }
3737
3738 #define ASC_DBG_PRT_CDB(lvl, cdb, len) \
3739         ASC_DBG_PRT_HEX((lvl), "CDB", (uchar *) (cdb), (len));
3740
3741 #define ASC_DBG_PRT_SENSE(lvl, sense, len) \
3742         ASC_DBG_PRT_HEX((lvl), "SENSE", (uchar *) (sense), (len));
3743
3744 #define ASC_DBG_PRT_INQUIRY(lvl, inq, len) \
3745         ASC_DBG_PRT_HEX((lvl), "INQUIRY", (uchar *) (inq), (len));
3746 #endif /* ADVANSYS_DEBUG */
3747
3748 #ifndef ADVANSYS_ASSERT
3749 #define ASC_ASSERT(a)
3750 #else /* ADVANSYS_ASSERT */
3751
3752 #define ASC_ASSERT(a) \
3753     { \
3754         if (!(a)) { \
3755             printk("ASC_ASSERT() Failure: file %s, line %d\n", \
3756                 __FILE__, __LINE__); \
3757         } \
3758     }
3759
3760 #endif /* ADVANSYS_ASSERT */
3761
3762
3763 /*
3764  * --- Driver Structures
3765  */
3766
3767 #ifdef ADVANSYS_STATS
3768
3769 /* Per board statistics structure */
3770 struct asc_stats {
3771     /* Driver Entrypoint Statistics */
3772     ADV_DCNT queuecommand;    /* # calls to advansys_queuecommand() */
3773     ADV_DCNT reset;           /* # calls to advansys_eh_bus_reset() */
3774     ADV_DCNT biosparam;       /* # calls to advansys_biosparam() */
3775     ADV_DCNT interrupt;       /* # advansys_interrupt() calls */
3776     ADV_DCNT callback;        /* # calls to asc/adv_isr_callback() */
3777     ADV_DCNT done;            /* # calls to request's scsi_done function */
3778     ADV_DCNT build_error;     /* # asc/adv_build_req() ASC_ERROR returns. */
3779     ADV_DCNT adv_build_noreq; /* # adv_build_req() adv_req_t alloc. fail. */
3780     ADV_DCNT adv_build_nosg;  /* # adv_build_req() adv_sgblk_t alloc. fail. */
3781     /* AscExeScsiQueue()/AdvExeScsiQueue() Statistics */
3782     ADV_DCNT exe_noerror;     /* # ASC_NOERROR returns. */
3783     ADV_DCNT exe_busy;        /* # ASC_BUSY returns. */
3784     ADV_DCNT exe_error;       /* # ASC_ERROR returns. */
3785     ADV_DCNT exe_unknown;     /* # unknown returns. */
3786     /* Data Transfer Statistics */
3787     ADV_DCNT cont_cnt;        /* # non-scatter-gather I/O requests received */
3788     ADV_DCNT cont_xfer;       /* # contiguous transfer 512-bytes */
3789     ADV_DCNT sg_cnt;          /* # scatter-gather I/O requests received */
3790     ADV_DCNT sg_elem;         /* # scatter-gather elements */
3791     ADV_DCNT sg_xfer;         /* # scatter-gather transfer 512-bytes */
3792 };
3793 #endif /* ADVANSYS_STATS */
3794
3795 /*
3796  * Request queuing structure
3797  */
3798 typedef struct asc_queue {
3799     ADV_SCSI_BIT_ID_TYPE  q_tidmask;                /* queue mask */
3800     REQP                  q_first[ADV_MAX_TID+1];   /* first queued request */
3801     REQP                  q_last[ADV_MAX_TID+1];    /* last queued request */
3802 #ifdef ADVANSYS_STATS
3803     short                 q_cur_cnt[ADV_MAX_TID+1]; /* current queue count */
3804     short                 q_max_cnt[ADV_MAX_TID+1]; /* maximum queue count */
3805     ADV_DCNT              q_tot_cnt[ADV_MAX_TID+1]; /* total enqueue count */
3806     ADV_DCNT              q_tot_tim[ADV_MAX_TID+1]; /* total time queued */
3807     ushort                q_max_tim[ADV_MAX_TID+1]; /* maximum time queued */
3808     ushort                q_min_tim[ADV_MAX_TID+1]; /* minimum time queued */
3809 #endif /* ADVANSYS_STATS */
3810 } asc_queue_t;
3811
3812 /*
3813  * Adv Library Request Structures
3814  *
3815  * The following two structures are used to process Wide Board requests.
3816  *
3817  * The ADV_SCSI_REQ_Q structure in adv_req_t is passed to the Adv Library
3818  * and microcode with the ADV_SCSI_REQ_Q field 'srb_ptr' pointing to the
3819  * adv_req_t. The adv_req_t structure 'cmndp' field in turn points to the
3820  * Mid-Level SCSI request structure.
3821  *
3822  * Zero or more ADV_SG_BLOCK are used with each ADV_SCSI_REQ_Q. Each
3823  * ADV_SG_BLOCK structure holds 15 scatter-gather elements. Under Linux
3824  * up to 255 scatter-gather elements may be used per request or
3825  * ADV_SCSI_REQ_Q.
3826  *
3827  * Both structures must be 32 byte aligned.
3828  */
3829 typedef struct adv_sgblk {
3830     ADV_SG_BLOCK        sg_block;     /* Sgblock structure. */
3831     uchar               align[32];    /* Sgblock structure padding. */
3832     struct adv_sgblk    *next_sgblkp; /* Next scatter-gather structure. */
3833 } adv_sgblk_t;
3834
3835 typedef struct adv_req {
3836     ADV_SCSI_REQ_Q      scsi_req_q;   /* Adv Library request structure. */
3837     uchar               align[32];    /* Request structure padding. */
3838     struct scsi_cmnd    *cmndp;       /* Mid-Level SCSI command pointer. */
3839     adv_sgblk_t         *sgblkp;      /* Adv Library scatter-gather pointer. */
3840     struct adv_req      *next_reqp;   /* Next Request Structure. */
3841 } adv_req_t;
3842
3843 /*
3844  * Structure allocated for each board.
3845  *
3846  * This structure is allocated by scsi_register() at the end
3847  * of the 'Scsi_Host' structure starting at the 'hostdata'
3848  * field. It is guaranteed to be allocated from DMA-able memory.
3849  */
3850 typedef struct asc_board {
3851     int                  id;                    /* Board Id */
3852     uint                 flags;                 /* Board flags */
3853     union {
3854         ASC_DVC_VAR      asc_dvc_var;           /* Narrow board */
3855         ADV_DVC_VAR      adv_dvc_var;           /* Wide board */
3856     } dvc_var;
3857     union {
3858         ASC_DVC_CFG      asc_dvc_cfg;           /* Narrow board */
3859         ADV_DVC_CFG      adv_dvc_cfg;           /* Wide board */
3860     } dvc_cfg;
3861     ushort               asc_n_io_port;         /* Number I/O ports. */
3862     asc_queue_t          active;                /* Active command queue */
3863     asc_queue_t          waiting;               /* Waiting command queue */
3864     asc_queue_t          done;                  /* Done command queue */
3865     ADV_SCSI_BIT_ID_TYPE init_tidmask;          /* Target init./valid mask */
3866     struct scsi_device  *device[ADV_MAX_TID+1]; /* Mid-Level Scsi Device */
3867     ushort               reqcnt[ADV_MAX_TID+1]; /* Starvation request count */
3868     ADV_SCSI_BIT_ID_TYPE queue_full;            /* Queue full mask */
3869     ushort               queue_full_cnt[ADV_MAX_TID+1]; /* Queue full count */
3870     union {
3871         ASCEEP_CONFIG         asc_eep;          /* Narrow EEPROM config. */
3872         ADVEEP_3550_CONFIG    adv_3550_eep;     /* 3550 EEPROM config. */
3873         ADVEEP_38C0800_CONFIG adv_38C0800_eep;  /* 38C0800 EEPROM config. */
3874         ADVEEP_38C1600_CONFIG adv_38C1600_eep;  /* 38C1600 EEPROM config. */
3875     } eep_config;
3876     ulong                last_reset;            /* Saved last reset time */
3877     spinlock_t lock;                            /* Board spinlock */
3878 #ifdef CONFIG_PROC_FS
3879     /* /proc/scsi/advansys/[0...] */
3880     char                 *prtbuf;               /* /proc print buffer */
3881 #endif /* CONFIG_PROC_FS */
3882 #ifdef ADVANSYS_STATS
3883     struct asc_stats     asc_stats;             /* Board statistics */
3884 #endif /* ADVANSYS_STATS */
3885     /*
3886      * The following fields are used only for Narrow Boards.
3887      */
3888     /* The following three structures must be in DMA-able memory. */
3889     ASC_SCSI_REQ_Q       scsireqq;
3890     ASC_CAP_INFO         cap_info;
3891     ASC_SCSI_INQUIRY     inquiry;
3892     uchar                sdtr_data[ASC_MAX_TID+1]; /* SDTR information */
3893     /*
3894      * The following fields are used only for Wide Boards.
3895      */
3896     void                 *ioremap_addr;         /* I/O Memory remap address. */
3897     ushort               ioport;                /* I/O Port address. */
3898     ADV_CARR_T           *orig_carrp;           /* ADV_CARR_T memory block. */
3899     adv_req_t            *orig_reqp;            /* adv_req_t memory block. */
3900     adv_req_t            *adv_reqp;             /* Request structures. */
3901     adv_sgblk_t          *adv_sgblkp;           /* Scatter-gather structures. */
3902     ushort               bios_signature;        /* BIOS Signature. */
3903     ushort               bios_version;          /* BIOS Version. */
3904     ushort               bios_codeseg;          /* BIOS Code Segment. */
3905     ushort               bios_codelen;          /* BIOS Code Segment Length. */
3906 } asc_board_t;
3907
3908 /*
3909  * PCI configuration structures
3910  */
3911 typedef struct _PCI_DATA_
3912 {
3913     uchar    type;
3914     uchar    bus;
3915     uchar    slot;
3916     uchar    func;
3917     uchar    offset;
3918 } PCI_DATA;
3919
3920 typedef struct _PCI_DEVICE_
3921 {
3922     ushort   vendorID;
3923     ushort   deviceID;
3924     ushort   slotNumber;
3925     ushort   slotFound;
3926     uchar    busNumber;
3927     uchar    maxBusNumber;
3928     uchar    devFunc;
3929     ushort   startSlot;
3930     ushort   endSlot;
3931     uchar    bridge;
3932     uchar    type;
3933 } PCI_DEVICE;
3934
3935 typedef struct _PCI_CONFIG_SPACE_
3936 {
3937     ushort   vendorID;
3938     ushort   deviceID;
3939     ushort   command;
3940     ushort   status;
3941     uchar    revision;
3942     uchar    classCode[3];
3943     uchar    cacheSize;
3944     uchar    latencyTimer;
3945     uchar    headerType;
3946     uchar    bist;
3947     ADV_PADDR baseAddress[6];
3948     ushort   reserved[4];
3949     ADV_PADDR optionRomAddr;
3950     ushort   reserved2[4];
3951     uchar    irqLine;
3952     uchar    irqPin;
3953     uchar    minGnt;
3954     uchar    maxLatency;
3955 } PCI_CONFIG_SPACE;
3956
3957
3958 /*
3959  * --- Driver Data
3960  */
3961
3962 /* Note: All driver global data should be initialized. */
3963
3964 /* Number of boards detected in system. */
3965 STATIC int asc_board_count = 0;
3966 STATIC struct Scsi_Host    *asc_host[ASC_NUM_BOARD_SUPPORTED] = { 0 };
3967
3968 /* Overrun buffer used by all narrow boards. */
3969 STATIC uchar overrun_buf[ASC_OVERRUN_BSIZE] = { 0 };
3970
3971 /*
3972  * Global structures required to issue a command.
3973  */
3974 STATIC ASC_SCSI_Q asc_scsi_q = { { 0 } };
3975 STATIC ASC_SG_HEAD asc_sg_head = { 0 };
3976
3977 /* List of supported bus types. */
3978 STATIC ushort asc_bus[ASC_NUM_BUS] __initdata = {
3979     ASC_IS_ISA,
3980     ASC_IS_VL,
3981     ASC_IS_EISA,
3982     ASC_IS_PCI,
3983 };
3984
3985 /*
3986  * Used with the LILO 'advansys' option to eliminate or
3987  * limit I/O port probing at boot time, cf. advansys_setup().
3988  */
3989 STATIC int asc_iopflag = ASC_FALSE;
3990 STATIC int asc_ioport[ASC_NUM_IOPORT_PROBE] = { 0, 0, 0, 0 };
3991
3992 #ifdef ADVANSYS_DEBUG
3993 STATIC char *
3994 asc_bus_name[ASC_NUM_BUS] = {
3995     "ASC_IS_ISA",
3996     "ASC_IS_VL",
3997     "ASC_IS_EISA",
3998     "ASC_IS_PCI",
3999 };
4000
4001 STATIC int          asc_dbglvl = 3;
4002 #endif /* ADVANSYS_DEBUG */
4003
4004 /* Declaration for Asc Library internal data referenced by driver. */
4005 STATIC PortAddr     _asc_def_iop_base[];
4006
4007
4008 /*
4009  * --- Driver Function Prototypes
4010  *
4011  * advansys.h contains function prototypes for functions global to Linux.
4012  */
4013
4014 STATIC irqreturn_t advansys_interrupt(int, void *, struct pt_regs *);
4015 STATIC int        advansys_slave_configure(struct scsi_device *);
4016 STATIC void       asc_scsi_done_list(struct scsi_cmnd *);
4017 STATIC int        asc_execute_scsi_cmnd(struct scsi_cmnd *);
4018 STATIC int        asc_build_req(asc_board_t *, struct scsi_cmnd *);
4019 STATIC int        adv_build_req(asc_board_t *, struct scsi_cmnd *, ADV_SCSI_REQ_Q **);
4020 STATIC int        adv_get_sglist(asc_board_t *, adv_req_t *, struct scsi_cmnd *, int);
4021 STATIC void       asc_isr_callback(ASC_DVC_VAR *, ASC_QDONE_INFO *);
4022 STATIC void       adv_isr_callback(ADV_DVC_VAR *, ADV_SCSI_REQ_Q *);
4023 STATIC void       adv_async_callback(ADV_DVC_VAR *, uchar);
4024 STATIC void       asc_enqueue(asc_queue_t *, REQP, int);
4025 STATIC REQP       asc_dequeue(asc_queue_t *, int);
4026 STATIC REQP       asc_dequeue_list(asc_queue_t *, REQP *, int);
4027 STATIC int        asc_rmqueue(asc_queue_t *, REQP);
4028 STATIC void       asc_execute_queue(asc_queue_t *);
4029 #ifdef CONFIG_PROC_FS
4030 STATIC int        asc_proc_copy(off_t, off_t, char *, int , char *, int);
4031 STATIC int        asc_prt_board_devices(struct Scsi_Host *, char *, int);
4032 STATIC int        asc_prt_adv_bios(struct Scsi_Host *, char *, int);
4033 STATIC int        asc_get_eeprom_string(ushort *serialnum, uchar *cp);
4034 STATIC int        asc_prt_asc_board_eeprom(struct Scsi_Host *, char *, int);
4035 STATIC int        asc_prt_adv_board_eeprom(struct Scsi_Host *, char *, int);
4036 STATIC int        asc_prt_driver_conf(struct Scsi_Host *, char *, int);
4037 STATIC int        asc_prt_asc_board_info(struct Scsi_Host *, char *, int);
4038 STATIC int        asc_prt_adv_board_info(struct Scsi_Host *, char *, int);
4039 STATIC int        asc_prt_line(char *, int, char *fmt, ...);
4040 #endif /* CONFIG_PROC_FS */
4041
4042 /* Declaration for Asc Library internal functions referenced by driver. */
4043 STATIC int          AscFindSignature(PortAddr);
4044 STATIC ushort       AscGetEEPConfig(PortAddr, ASCEEP_CONFIG *, ushort);
4045
4046 /* Statistics function prototypes. */
4047 #ifdef ADVANSYS_STATS
4048 #ifdef CONFIG_PROC_FS
4049 STATIC int          asc_prt_board_stats(struct Scsi_Host *, char *, int);
4050 STATIC int          asc_prt_target_stats(struct Scsi_Host *, int, char *, int);
4051 #endif /* CONFIG_PROC_FS */
4052 #endif /* ADVANSYS_STATS */
4053
4054 /* Debug function prototypes. */
4055 #ifdef ADVANSYS_DEBUG
4056 STATIC void         asc_prt_scsi_host(struct Scsi_Host *);
4057 STATIC void         asc_prt_scsi_cmnd(struct scsi_cmnd *);
4058 STATIC void         asc_prt_asc_dvc_cfg(ASC_DVC_CFG *);
4059 STATIC void         asc_prt_asc_dvc_var(ASC_DVC_VAR *);
4060 STATIC void         asc_prt_asc_scsi_q(ASC_SCSI_Q *);
4061 STATIC void         asc_prt_asc_qdone_info(ASC_QDONE_INFO *);
4062 STATIC void         asc_prt_adv_dvc_cfg(ADV_DVC_CFG *);
4063 STATIC void         asc_prt_adv_dvc_var(ADV_DVC_VAR *);
4064 STATIC void         asc_prt_adv_scsi_req_q(ADV_SCSI_REQ_Q *);
4065 STATIC void         asc_prt_adv_sgblock(int, ADV_SG_BLOCK *);
4066 STATIC void         asc_prt_hex(char *f, uchar *, int);
4067 #endif /* ADVANSYS_DEBUG */
4068
4069
4070 /*
4071  * --- Linux 'Scsi_Host_Template' and advansys_setup() Functions
4072  */
4073
4074 #ifdef CONFIG_PROC_FS
4075 /*
4076  * advansys_proc_info() - /proc/scsi/advansys/[0-(ASC_NUM_BOARD_SUPPORTED-1)]
4077  *
4078  * *buffer: I/O buffer
4079  * **start: if inout == FALSE pointer into buffer where user read should start
4080  * offset: current offset into a /proc/scsi/advansys/[0...] file
4081  * length: length of buffer
4082  * hostno: Scsi_Host host_no
4083  * inout: TRUE - user is writing; FALSE - user is reading
4084  *
4085  * Return the number of bytes read from or written to a
4086  * /proc/scsi/advansys/[0...] file.
4087  *
4088  * Note: This function uses the per board buffer 'prtbuf' which is
4089  * allocated when the board is initialized in advansys_detect(). The
4090  * buffer is ASC_PRTBUF_SIZE bytes. The function asc_proc_copy() is
4091  * used to write to the buffer. The way asc_proc_copy() is written
4092  * if 'prtbuf' is too small it will not be overwritten. Instead the
4093  * user just won't get all the available statistics.
4094  */
4095 int
4096 advansys_proc_info(struct Scsi_Host *shost, char *buffer, char **start,
4097                 off_t offset, int length, int inout)
4098 {
4099     struct Scsi_Host    *shp;
4100     asc_board_t         *boardp;
4101     int                 i;
4102     char                *cp;
4103     int                 cplen;
4104     int                 cnt;
4105     int                 totcnt;
4106     int                 leftlen;
4107     char                *curbuf;
4108     off_t               advoffset;
4109 #ifdef ADVANSYS_STATS
4110     int                 tgt_id;
4111 #endif /* ADVANSYS_STATS */
4112
4113     ASC_DBG(1, "advansys_proc_info: begin\n");
4114
4115     /*
4116      * User write not supported.
4117      */
4118     if (inout == TRUE) {
4119         return(-ENOSYS);
4120     }
4121
4122     /*
4123      * User read of /proc/scsi/advansys/[0...] file.
4124      */
4125
4126     /* Find the specified board. */
4127     for (i = 0; i < asc_board_count; i++) {
4128         if (asc_host[i]->host_no == shost->host_no) {
4129             break;
4130         }
4131     }
4132     if (i == asc_board_count) {
4133         return(-ENOENT);
4134     }
4135
4136     shp = asc_host[i];
4137     boardp = ASC_BOARDP(shp);
4138
4139     /* Copy read data starting at the beginning of the buffer. */
4140     *start = buffer;
4141     curbuf = buffer;
4142     advoffset = 0;
4143     totcnt = 0;
4144     leftlen = length;
4145
4146     /*
4147      * Get board configuration information.
4148      *
4149      * advansys_info() returns the board string from its own static buffer.
4150      */
4151     cp = (char *) advansys_info(shp);
4152     strcat(cp, "\n");
4153     cplen = strlen(cp);
4154     /* Copy board information. */
4155     cnt = asc_proc_copy(advoffset, offset, curbuf, leftlen, cp, cplen);
4156     totcnt += cnt;
4157     leftlen -= cnt;
4158     if (leftlen == 0) {
4159         ASC_DBG1(1, "advansys_proc_info: totcnt %d\n", totcnt);
4160         return totcnt;
4161     }
4162     advoffset += cplen;
4163     curbuf += cnt;
4164
4165     /*
4166      * Display Wide Board BIOS Information.
4167      */
4168     if (ASC_WIDE_BOARD(boardp)) {
4169         cp = boardp->prtbuf;
4170         cplen = asc_prt_adv_bios(shp, cp, ASC_PRTBUF_SIZE);
4171         ASC_ASSERT(cplen < ASC_PRTBUF_SIZE);
4172         cnt = asc_proc_copy(advoffset, offset, curbuf, leftlen, cp, cplen);
4173         totcnt += cnt;
4174         leftlen -= cnt;
4175         if (leftlen == 0) {
4176             ASC_DBG1(1, "advansys_proc_info: totcnt %d\n", totcnt);
4177             return totcnt;
4178         }
4179         advoffset += cplen;
4180         curbuf += cnt;
4181     }
4182
4183     /*
4184      * Display driver information for each device attached to the board.
4185      */
4186     cp = boardp->prtbuf;
4187     cplen = asc_prt_board_devices(shp, cp, ASC_PRTBUF_SIZE);
4188     ASC_ASSERT(cplen < ASC_PRTBUF_SIZE);
4189     cnt = asc_proc_copy(advoffset, offset, curbuf, leftlen, cp, cplen);
4190     totcnt += cnt;
4191     leftlen -= cnt;
4192     if (leftlen == 0) {
4193         ASC_DBG1(1, "advansys_proc_info: totcnt %d\n", totcnt);
4194         return totcnt;
4195     }
4196     advoffset += cplen;
4197     curbuf += cnt;
4198
4199     /*
4200      * Display EEPROM configuration for the board.
4201      */
4202     cp = boardp->prtbuf;
4203     if (ASC_NARROW_BOARD(boardp)) {
4204         cplen = asc_prt_asc_board_eeprom(shp, cp, ASC_PRTBUF_SIZE);
4205     } else {
4206         cplen = asc_prt_adv_board_eeprom(shp, cp, ASC_PRTBUF_SIZE);
4207     }
4208     ASC_ASSERT(cplen < ASC_PRTBUF_SIZE);
4209     cnt = asc_proc_copy(advoffset, offset, curbuf, leftlen, cp, cplen);
4210     totcnt += cnt;
4211     leftlen -= cnt;
4212     if (leftlen == 0) {
4213         ASC_DBG1(1, "advansys_proc_info: totcnt %d\n", totcnt);
4214         return totcnt;
4215     }
4216     advoffset += cplen;
4217     curbuf += cnt;
4218
4219     /*
4220      * Display driver configuration and information for the board.
4221      */
4222     cp = boardp->prtbuf;
4223     cplen = asc_prt_driver_conf(shp, cp, ASC_PRTBUF_SIZE);
4224     ASC_ASSERT(cplen < ASC_PRTBUF_SIZE);
4225     cnt = asc_proc_copy(advoffset, offset, curbuf, leftlen, cp, cplen);
4226     totcnt += cnt;
4227     leftlen -= cnt;
4228     if (leftlen == 0) {
4229         ASC_DBG1(1, "advansys_proc_info: totcnt %d\n", totcnt);
4230         return totcnt;
4231     }
4232     advoffset += cplen;
4233     curbuf += cnt;
4234
4235 #ifdef ADVANSYS_STATS
4236     /*
4237      * Display driver statistics for the board.
4238      */
4239     cp = boardp->prtbuf;
4240     cplen = asc_prt_board_stats(shp, cp, ASC_PRTBUF_SIZE);
4241     ASC_ASSERT(cplen <= ASC_PRTBUF_SIZE);
4242     cnt = asc_proc_copy(advoffset, offset, curbuf, leftlen, cp, cplen);
4243     totcnt += cnt;
4244     leftlen -= cnt;
4245     if (leftlen == 0) {
4246         ASC_DBG1(1, "advansys_proc_info: totcnt %d\n", totcnt);
4247         return totcnt;
4248     }
4249     advoffset += cplen;
4250     curbuf += cnt;
4251
4252     /*
4253      * Display driver statistics for each target.
4254      */
4255     for (tgt_id = 0; tgt_id <= ADV_MAX_TID; tgt_id++) {
4256       cp = boardp->prtbuf;
4257       cplen = asc_prt_target_stats(shp, tgt_id, cp, ASC_PRTBUF_SIZE);
4258       ASC_ASSERT(cplen <= ASC_PRTBUF_SIZE);
4259       cnt = asc_proc_copy(advoffset, offset, curbuf, leftlen, cp, cplen);
4260       totcnt += cnt;
4261       leftlen -= cnt;
4262       if (leftlen == 0) {
4263         ASC_DBG1(1, "advansys_proc_info: totcnt %d\n", totcnt);
4264         return totcnt;
4265       }
4266       advoffset += cplen;
4267       curbuf += cnt;
4268     }
4269 #endif /* ADVANSYS_STATS */
4270
4271     /*
4272      * Display Asc Library dynamic configuration information
4273      * for the board.
4274      */
4275     cp = boardp->prtbuf;
4276     if (ASC_NARROW_BOARD(boardp)) {
4277         cplen = asc_prt_asc_board_info(shp, cp, ASC_PRTBUF_SIZE);
4278     } else {
4279         cplen = asc_prt_adv_board_info(shp, cp, ASC_PRTBUF_SIZE);
4280     }
4281     ASC_ASSERT(cplen < ASC_PRTBUF_SIZE);
4282     cnt = asc_proc_copy(advoffset, offset, curbuf, leftlen, cp, cplen);
4283     totcnt += cnt;
4284     leftlen -= cnt;
4285     if (leftlen == 0) {
4286         ASC_DBG1(1, "advansys_proc_info: totcnt %d\n", totcnt);
4287         return totcnt;
4288     }
4289     advoffset += cplen;
4290     curbuf += cnt;
4291
4292     ASC_DBG1(1, "advansys_proc_info: totcnt %d\n", totcnt);
4293
4294     return totcnt;
4295 }
4296 #endif /* CONFIG_PROC_FS */
4297
4298 /*
4299  * advansys_detect()
4300  *
4301  * Detect function for AdvanSys adapters.
4302  *
4303  * Argument is a pointer to the host driver's scsi_hosts entry.
4304  *
4305  * Return number of adapters found.
4306  *
4307  * Note: Because this function is called during system initialization
4308  * it must not call SCSI mid-level functions including scsi_malloc()
4309  * and scsi_free().
4310  */
4311 int __init
4312 advansys_detect(struct scsi_host_template *tpnt)
4313 {
4314     static int          detect_called = ASC_FALSE;
4315     int                 iop;
4316     int                 bus;
4317     struct Scsi_Host    *shp = NULL;
4318     asc_board_t         *boardp = NULL;
4319     ASC_DVC_VAR         *asc_dvc_varp = NULL;
4320     ADV_DVC_VAR         *adv_dvc_varp = NULL;
4321     adv_sgblk_t         *sgp = NULL;
4322     int                 ioport = 0;
4323     int                 share_irq = FALSE;
4324     int                 iolen = 0;
4325     struct device       *dev = NULL;
4326 #ifdef CONFIG_PCI
4327     int                 pci_init_search = 0;
4328     struct pci_dev      *pci_devicep[ASC_NUM_BOARD_SUPPORTED];
4329     int                 pci_card_cnt_max = 0;
4330     int                 pci_card_cnt = 0;
4331     struct pci_dev      *pci_devp = NULL;
4332     int                 pci_device_id_cnt = 0;
4333     unsigned int        pci_device_id[ASC_PCI_DEVICE_ID_CNT] = {
4334                                     ASC_PCI_DEVICE_ID_1100,
4335                                     ASC_PCI_DEVICE_ID_1200,
4336                                     ASC_PCI_DEVICE_ID_1300,
4337                                     ASC_PCI_DEVICE_ID_2300,
4338                                     ASC_PCI_DEVICE_ID_2500,
4339                                     ASC_PCI_DEVICE_ID_2700
4340                         };
4341     ADV_PADDR           pci_memory_address;
4342 #endif /* CONFIG_PCI */
4343     int                 warn_code, err_code;
4344     int                 ret;
4345
4346     if (detect_called == ASC_FALSE) {
4347         detect_called = ASC_TRUE;
4348     } else {
4349         printk("AdvanSys SCSI: advansys_detect() multiple calls ignored\n");
4350         return 0;
4351     }
4352
4353     ASC_DBG(1, "advansys_detect: begin\n");
4354
4355     asc_board_count = 0;
4356
4357     /*
4358      * If I/O port probing has been modified, then verify and
4359      * clean-up the 'asc_ioport' list.
4360      */
4361     if (asc_iopflag == ASC_TRUE) {
4362         for (ioport = 0; ioport < ASC_NUM_IOPORT_PROBE; ioport++) {
4363             ASC_DBG2(1, "advansys_detect: asc_ioport[%d] 0x%x\n",
4364                 ioport, asc_ioport[ioport]);
4365             if (asc_ioport[ioport] != 0) {
4366                 for (iop = 0; iop < ASC_IOADR_TABLE_MAX_IX; iop++) {
4367                     if (_asc_def_iop_base[iop] == asc_ioport[ioport]) {
4368                         break;
4369                     }
4370                 }
4371                 if (iop == ASC_IOADR_TABLE_MAX_IX) {
4372                     printk(
4373 "AdvanSys SCSI: specified I/O Port 0x%X is invalid\n",
4374                         asc_ioport[ioport]);
4375                     asc_ioport[ioport] = 0;
4376                 }
4377             }
4378         }
4379         ioport = 0;
4380     }
4381
4382     for (bus = 0; bus < ASC_NUM_BUS; bus++) {
4383
4384         ASC_DBG2(1, "advansys_detect: bus search type %d (%s)\n",
4385             bus, asc_bus_name[bus]);
4386         iop = 0;
4387
4388         while (asc_board_count < ASC_NUM_BOARD_SUPPORTED) {
4389
4390             ASC_DBG1(2, "advansys_detect: asc_board_count %d\n",
4391                 asc_board_count);
4392
4393             switch (asc_bus[bus]) {
4394             case ASC_IS_ISA:
4395             case ASC_IS_VL:
4396 #ifdef CONFIG_ISA
4397                 if (asc_iopflag == ASC_FALSE) {
4398                     iop = AscSearchIOPortAddr(iop, asc_bus[bus]);
4399                 } else {
4400                     /*
4401                      * ISA and VL I/O port scanning has either been
4402                      * eliminated or limited to selected ports on
4403                      * the LILO command line, /etc/lilo.conf, or
4404                      * by setting variables when the module was loaded.
4405                      */
4406                     ASC_DBG(1, "advansys_detect: I/O port scanning modified\n");
4407                 ioport_try_again:
4408                     iop = 0;
4409                     for (; ioport < ASC_NUM_IOPORT_PROBE; ioport++) {
4410                         if ((iop = asc_ioport[ioport]) != 0) {
4411                             break;
4412                         }
4413                     }
4414                     if (iop) {
4415                         ASC_DBG1(1,
4416                                 "advansys_detect: probing I/O port 0x%x...\n",
4417                             iop);
4418                         if (check_region(iop, ASC_IOADR_GAP) != 0) {
4419                             printk(
4420 "AdvanSys SCSI: specified I/O Port 0x%X is busy\n", iop);
4421                             /* Don't try this I/O port twice. */
4422                             asc_ioport[ioport] = 0;
4423                             goto ioport_try_again;
4424                         } else if (AscFindSignature(iop) == ASC_FALSE) {
4425                             printk(
4426 "AdvanSys SCSI: specified I/O Port 0x%X has no adapter\n", iop);
4427                             /* Don't try this I/O port twice. */
4428                             asc_ioport[ioport] = 0;
4429                             goto ioport_try_again;
4430                         } else {
4431                             /*
4432                              * If this isn't an ISA board, then it must be
4433                              * a VL board. If currently looking an ISA
4434                              * board is being looked for then try for
4435                              * another ISA board in 'asc_ioport'.
4436                              */
4437                             if (asc_bus[bus] == ASC_IS_ISA &&
4438                                 (AscGetChipVersion(iop, ASC_IS_ISA) &
4439                                  ASC_CHIP_VER_ISA_BIT) == 0) {
4440                                  /*
4441                                   * Don't clear 'asc_ioport[ioport]'. Try
4442                                   * this board again for VL. Increment
4443                                   * 'ioport' past this board.
4444                                   */
4445                                  ioport++;
4446                                  goto ioport_try_again;
4447                             }
4448                         }
4449                         /*
4450                          * This board appears good, don't try the I/O port
4451                          * again by clearing its value. Increment 'ioport'
4452                          * for the next iteration.
4453                          */
4454                         asc_ioport[ioport++] = 0;
4455                     }
4456                 }
4457 #endif /* CONFIG_ISA */
4458                 break;
4459
4460             case ASC_IS_EISA:
4461 #ifdef CONFIG_ISA
4462                 iop = AscSearchIOPortAddr(iop, asc_bus[bus]);
4463 #endif /* CONFIG_ISA */
4464                 break;
4465
4466             case ASC_IS_PCI:
4467 #ifdef CONFIG_PCI
4468                 if (pci_init_search == 0) {
4469                     int i, j;
4470
4471                     pci_init_search = 1;
4472
4473                     /* Find all PCI cards. */
4474                     while (pci_device_id_cnt < ASC_PCI_DEVICE_ID_CNT) {
4475                         if ((pci_devp = pci_find_device(ASC_PCI_VENDORID,
4476                             pci_device_id[pci_device_id_cnt], pci_devp)) ==
4477                             NULL) {
4478                             pci_device_id_cnt++;
4479                         } else {
4480                             if (pci_enable_device(pci_devp) == 0) {
4481                                 pci_devicep[pci_card_cnt_max++] = pci_devp;
4482                             }
4483                         }
4484                     }
4485
4486                     /*
4487                      * Sort PCI cards in ascending order by PCI Bus, Slot,
4488                      * and Device Number.
4489                      */
4490                     for (i = 0; i < pci_card_cnt_max - 1; i++)
4491                     {
4492                         for (j = i + 1; j < pci_card_cnt_max; j++) {
4493                             if ((pci_devicep[j]->bus->number <
4494                                  pci_devicep[i]->bus->number) ||
4495                                 ((pci_devicep[j]->bus->number ==
4496                                   pci_devicep[i]->bus->number) &&
4497                                   (pci_devicep[j]->devfn <
4498                                    pci_devicep[i]->devfn))) {
4499                                 pci_devp = pci_devicep[i];
4500                                 pci_devicep[i] = pci_devicep[j];
4501                                 pci_devicep[j] = pci_devp;
4502                             }
4503                         }
4504                     }
4505
4506                     pci_card_cnt = 0;
4507                 } else {
4508                     pci_card_cnt++;
4509                 }
4510
4511                 if (pci_card_cnt == pci_card_cnt_max) {
4512                     iop = 0;
4513                 } else {
4514                     pci_devp = pci_devicep[pci_card_cnt];
4515
4516                     ASC_DBG2(2,
4517                         "advansys_detect: devfn %d, bus number %d\n",
4518                         pci_devp->devfn, pci_devp->bus->number);
4519                     iop = pci_resource_start(pci_devp, 0);
4520                     ASC_DBG2(1,
4521                         "advansys_detect: vendorID %X, deviceID %X\n",
4522                         pci_devp->vendor, pci_devp->device);
4523                     ASC_DBG2(2, "advansys_detect: iop %X, irqLine %d\n",
4524                         iop, pci_devp->irq);
4525                 }
4526                 if(pci_devp)
4527                     dev = &pci_devp->dev;
4528
4529 #endif /* CONFIG_PCI */
4530                 break;
4531
4532             default:
4533                 ASC_PRINT1("advansys_detect: unknown bus type: %d\n",
4534                     asc_bus[bus]);
4535                 break;
4536             }
4537             ASC_DBG1(1, "advansys_detect: iop 0x%x\n", iop);
4538
4539             /*
4540              * Adapter not found, try next bus type.
4541              */
4542             if (iop == 0) {
4543                 break;
4544             }
4545
4546             /*
4547              * Adapter found.
4548              *
4549              * Register the adapter, get its configuration, and
4550              * initialize it.
4551              */
4552             ASC_DBG(2, "advansys_detect: scsi_register()\n");
4553             shp = scsi_register(tpnt, sizeof(asc_board_t));
4554
4555             if (shp == NULL) {
4556                 continue;
4557             }
4558
4559             scsi_set_device(shp, dev);
4560
4561             /* Save a pointer to the Scsi_Host of each board found. */
4562             asc_host[asc_board_count++] = shp;
4563
4564             /* Initialize private per board data */
4565             boardp = ASC_BOARDP(shp);
4566             memset(boardp, 0, sizeof(asc_board_t));
4567             boardp->id = asc_board_count - 1;
4568
4569             /* Initialize spinlock. */
4570             spin_lock_init(&boardp->lock);
4571
4572             /*
4573              * Handle both narrow and wide boards.
4574              *
4575              * If a Wide board was detected, set the board structure
4576              * wide board flag. Set-up the board structure based on
4577              * the board type.
4578              */
4579 #ifdef CONFIG_PCI
4580             if (asc_bus[bus] == ASC_IS_PCI &&
4581                 (pci_devp->device == ASC_PCI_DEVICE_ID_2300 ||
4582                  pci_devp->device == ASC_PCI_DEVICE_ID_2500 ||
4583                  pci_devp->device == ASC_PCI_DEVICE_ID_2700))
4584             {
4585                 boardp->flags |= ASC_IS_WIDE_BOARD;
4586             }
4587 #endif /* CONFIG_PCI */
4588
4589             if (ASC_NARROW_BOARD(boardp)) {
4590                 ASC_DBG(1, "advansys_detect: narrow board\n");
4591                 asc_dvc_varp = &boardp->dvc_var.asc_dvc_var;
4592                 asc_dvc_varp->bus_type = asc_bus[bus];
4593                 asc_dvc_varp->drv_ptr = boardp;
4594                 asc_dvc_varp->cfg = &boardp->dvc_cfg.asc_dvc_cfg;
4595                 asc_dvc_varp->cfg->overrun_buf = &overrun_buf[0];
4596                 asc_dvc_varp->iop_base = iop;
4597                 asc_dvc_varp->isr_callback = asc_isr_callback;
4598             } else {
4599                 ASC_DBG(1, "advansys_detect: wide board\n");
4600                 adv_dvc_varp = &boardp->dvc_var.adv_dvc_var;
4601                 adv_dvc_varp->drv_ptr = boardp;
4602                 adv_dvc_varp->cfg = &boardp->dvc_cfg.adv_dvc_cfg;
4603                 adv_dvc_varp->isr_callback = adv_isr_callback;
4604                 adv_dvc_varp->async_callback = adv_async_callback;
4605 #ifdef CONFIG_PCI
4606                 if (pci_devp->device == ASC_PCI_DEVICE_ID_2300)
4607                 {
4608                     ASC_DBG(1, "advansys_detect: ASC-3550\n");
4609                     adv_dvc_varp->chip_type = ADV_CHIP_ASC3550;
4610                 } else if (pci_devp->device == ASC_PCI_DEVICE_ID_2500)
4611                 {
4612                     ASC_DBG(1, "advansys_detect: ASC-38C0800\n");
4613                     adv_dvc_varp->chip_type = ADV_CHIP_ASC38C0800;
4614                 } else
4615                 {
4616                     ASC_DBG(1, "advansys_detect: ASC-38C1600\n");
4617                     adv_dvc_varp->chip_type = ADV_CHIP_ASC38C1600;
4618                 }
4619 #endif /* CONFIG_PCI */
4620
4621                 /*
4622                  * Map the board's registers into virtual memory for
4623                  * PCI slave access. Only memory accesses are used to
4624                  * access the board's registers.
4625                  *
4626                  * Note: The PCI register base address is not always
4627                  * page aligned, but the address passed to ioremap()
4628                  * must be page aligned. It is guaranteed that the
4629                  * PCI register base address will not cross a page
4630                  * boundary.
4631                  */
4632                 if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
4633                 {
4634                     iolen = ADV_3550_IOLEN;
4635                 } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
4636                 {
4637                     iolen = ADV_38C0800_IOLEN;
4638                 } else
4639                 {
4640                     iolen = ADV_38C1600_IOLEN;
4641                 }
4642 #ifdef CONFIG_PCI
4643                 pci_memory_address = pci_resource_start(pci_devp, 1);
4644                 ASC_DBG1(1, "advansys_detect: pci_memory_address: 0x%lx\n",
4645                     (ulong) pci_memory_address);
4646                 if ((boardp->ioremap_addr =
4647                     ioremap(pci_memory_address & PAGE_MASK,
4648                          PAGE_SIZE)) == 0) {
4649                    ASC_PRINT3(
4650 "advansys_detect: board %d: ioremap(%x, %d) returned NULL\n",
4651                        boardp->id, pci_memory_address, iolen);
4652                    scsi_unregister(shp);
4653                    asc_board_count--;
4654                    continue;
4655                 }
4656                 ASC_DBG1(1, "advansys_detect: ioremap_addr: 0x%lx\n",
4657                     (ulong) boardp->ioremap_addr);
4658                 adv_dvc_varp->iop_base = (AdvPortAddr)
4659                     (boardp->ioremap_addr +
4660                      (pci_memory_address - (pci_memory_address & PAGE_MASK)));
4661                 ASC_DBG1(1, "advansys_detect: iop_base: 0x%lx\n",
4662                     adv_dvc_varp->iop_base);
4663 #endif /* CONFIG_PCI */
4664
4665                 /*
4666                  * Even though it isn't used to access wide boards, other
4667                  * than for the debug line below, save I/O Port address so
4668                  * that it can be reported.
4669                  */
4670                 boardp->ioport = iop;
4671
4672                 ASC_DBG2(1,
4673 "advansys_detect: iopb_chip_id_1 0x%x, iopw_chip_id_0 0x%x\n",
4674                     (ushort) inp(iop + 1), (ushort) inpw(iop));
4675             }
4676
4677 #ifdef CONFIG_PROC_FS
4678             /*
4679              * Allocate buffer for printing information from
4680              * /proc/scsi/advansys/[0...].
4681              */
4682             if ((boardp->prtbuf =
4683                 kmalloc(ASC_PRTBUF_SIZE, GFP_ATOMIC)) == NULL) {
4684                 ASC_PRINT3(
4685 "advansys_detect: board %d: kmalloc(%d, %d) returned NULL\n",
4686                     boardp->id, ASC_PRTBUF_SIZE, GFP_ATOMIC);
4687                 scsi_unregister(shp);
4688                 asc_board_count--;
4689                 continue;
4690             }
4691 #endif /* CONFIG_PROC_FS */
4692
4693             if (ASC_NARROW_BOARD(boardp)) {
4694                 asc_dvc_varp->cfg->dev = dev;
4695                 /*
4696                  * Set the board bus type and PCI IRQ before
4697                  * calling AscInitGetConfig().
4698                  */
4699                 switch (asc_dvc_varp->bus_type) {
4700 #ifdef CONFIG_ISA
4701                 case ASC_IS_ISA:
4702                     shp->unchecked_isa_dma = TRUE;
4703                     share_irq = FALSE;
4704                     break;
4705                 case ASC_IS_VL:
4706                     shp->unchecked_isa_dma = FALSE;
4707                     share_irq = FALSE;
4708                     break;
4709                 case ASC_IS_EISA:
4710                     shp->unchecked_isa_dma = FALSE;
4711                     share_irq = TRUE;
4712                     break;
4713 #endif /* CONFIG_ISA */
4714 #ifdef CONFIG_PCI
4715                 case ASC_IS_PCI:
4716                     shp->irq = asc_dvc_varp->irq_no = pci_devp->irq;
4717                     asc_dvc_varp->cfg->pci_slot_info =
4718                         ASC_PCI_MKID(pci_devp->bus->number,
4719                             PCI_SLOT(pci_devp->devfn),
4720                             PCI_FUNC(pci_devp->devfn));
4721                     shp->unchecked_isa_dma = FALSE;
4722                     share_irq = TRUE;
4723                     break;
4724 #endif /* CONFIG_PCI */
4725                 default:
4726                     ASC_PRINT2(
4727 "advansys_detect: board %d: unknown adapter type: %d\n",
4728                         boardp->id, asc_dvc_varp->bus_type);
4729                     shp->unchecked_isa_dma = TRUE;
4730                     share_irq = FALSE;
4731                     break;
4732                 }
4733             } else {
4734                 adv_dvc_varp->cfg->dev = dev;
4735                 /*
4736                  * For Wide boards set PCI information before calling
4737                  * AdvInitGetConfig().
4738                  */
4739 #ifdef CONFIG_PCI
4740                 shp->irq = adv_dvc_varp->irq_no = pci_devp->irq;
4741                 adv_dvc_varp->cfg->pci_slot_info =
4742                     ASC_PCI_MKID(pci_devp->bus->number,
4743                         PCI_SLOT(pci_devp->devfn),
4744                         PCI_FUNC(pci_devp->devfn));
4745                 shp->unchecked_isa_dma = FALSE;
4746                 share_irq = TRUE;
4747 #endif /* CONFIG_PCI */
4748             }
4749
4750             /*
4751              * Read the board configuration.
4752              */
4753             if (ASC_NARROW_BOARD(boardp)) {
4754                  /*
4755                   * NOTE: AscInitGetConfig() may change the board's
4756                   * bus_type value. The asc_bus[bus] value should no
4757                   * longer be used. If the bus_type field must be
4758                   * referenced only use the bit-wise AND operator "&".
4759                   */
4760                 ASC_DBG(2, "advansys_detect: AscInitGetConfig()\n");
4761                 switch(ret = AscInitGetConfig(asc_dvc_varp)) {
4762                 case 0:    /* No error */
4763                     break;
4764                 case ASC_WARN_IO_PORT_ROTATE:
4765                     ASC_PRINT1(
4766 "AscInitGetConfig: board %d: I/O port address modified\n",
4767                         boardp->id);
4768                     break;
4769                 case ASC_WARN_AUTO_CONFIG:
4770                     ASC_PRINT1(
4771 "AscInitGetConfig: board %d: I/O port increment switch enabled\n",
4772                         boardp->id);
4773                     break;
4774                 case ASC_WARN_EEPROM_CHKSUM:
4775                     ASC_PRINT1(
4776 "AscInitGetConfig: board %d: EEPROM checksum error\n",
4777                         boardp->id);
4778                     break;
4779                 case ASC_WARN_IRQ_MODIFIED:
4780                     ASC_PRINT1(
4781 "AscInitGetConfig: board %d: IRQ modified\n",
4782                         boardp->id);
4783                     break;
4784                 case ASC_WARN_CMD_QNG_CONFLICT:
4785                     ASC_PRINT1(
4786 "AscInitGetConfig: board %d: tag queuing enabled w/o disconnects\n",
4787                         boardp->id);
4788                     break;
4789                 default:
4790                     ASC_PRINT2(
4791 "AscInitGetConfig: board %d: unknown warning: 0x%x\n",
4792                         boardp->id, ret);
4793                     break;
4794                 }
4795                 if ((err_code = asc_dvc_varp->err_code) != 0) {
4796                     ASC_PRINT3(
4797 "AscInitGetConfig: board %d error: init_state 0x%x, err_code 0x%x\n",
4798                         boardp->id, asc_dvc_varp->init_state,
4799                         asc_dvc_varp->err_code);
4800                 }
4801             } else {
4802                 ASC_DBG(2, "advansys_detect: AdvInitGetConfig()\n");
4803                 if ((ret = AdvInitGetConfig(adv_dvc_varp)) != 0) {
4804                     ASC_PRINT2("AdvInitGetConfig: board %d: warning: 0x%x\n",
4805                         boardp->id, ret);
4806                 }
4807                 if ((err_code = adv_dvc_varp->err_code) != 0) {
4808                     ASC_PRINT2(
4809 "AdvInitGetConfig: board %d error: err_code 0x%x\n",
4810                         boardp->id, adv_dvc_varp->err_code);
4811                 }
4812             }
4813
4814             if (err_code != 0) {
4815 #ifdef CONFIG_PROC_FS
4816                 kfree(boardp->prtbuf);
4817 #endif /* CONFIG_PROC_FS */
4818                 scsi_unregister(shp);
4819                 asc_board_count--;
4820                 continue;
4821             }
4822
4823             /*
4824              * Save the EEPROM configuration so that it can be displayed
4825              * from /proc/scsi/advansys/[0...].
4826              */
4827             if (ASC_NARROW_BOARD(boardp)) {
4828
4829                 ASCEEP_CONFIG *ep;
4830
4831                 /*
4832                  * Set the adapter's target id bit in the 'init_tidmask' field.
4833                  */
4834                 boardp->init_tidmask |=
4835                     ADV_TID_TO_TIDMASK(asc_dvc_varp->cfg->chip_scsi_id);
4836
4837                 /*
4838                  * Save EEPROM settings for the board.
4839                  */
4840                 ep = &boardp->eep_config.asc_eep;
4841
4842                 ep->init_sdtr = asc_dvc_varp->cfg->sdtr_enable;
4843                 ep->disc_enable = asc_dvc_varp->cfg->disc_enable;
4844                 ep->use_cmd_qng = asc_dvc_varp->cfg->cmd_qng_enabled;
4845                 ASC_EEP_SET_DMA_SPD(ep, asc_dvc_varp->cfg->isa_dma_speed);
4846                 ep->start_motor = asc_dvc_varp->start_motor;
4847                 ep->cntl = asc_dvc_varp->dvc_cntl;
4848                 ep->no_scam = asc_dvc_varp->no_scam;
4849                 ep->max_total_qng = asc_dvc_varp->max_total_qng;
4850                 ASC_EEP_SET_CHIP_ID(ep, asc_dvc_varp->cfg->chip_scsi_id);
4851                 /* 'max_tag_qng' is set to the same value for every device. */
4852                 ep->max_tag_qng = asc_dvc_varp->cfg->max_tag_qng[0];
4853                 ep->adapter_info[0] = asc_dvc_varp->cfg->adapter_info[0];
4854                 ep->adapter_info[1] = asc_dvc_varp->cfg->adapter_info[1];
4855                 ep->adapter_info[2] = asc_dvc_varp->cfg->adapter_info[2];
4856                 ep->adapter_info[3] = asc_dvc_varp->cfg->adapter_info[3];
4857                 ep->adapter_info[4] = asc_dvc_varp->cfg->adapter_info[4];
4858                 ep->adapter_info[5] = asc_dvc_varp->cfg->adapter_info[5];
4859
4860                /*
4861                 * Modify board configuration.
4862                 */
4863                 ASC_DBG(2, "advansys_detect: AscInitSetConfig()\n");
4864                 switch (ret = AscInitSetConfig(asc_dvc_varp)) {
4865                 case 0:    /* No error. */
4866                     break;
4867                 case ASC_WARN_IO_PORT_ROTATE:
4868                     ASC_PRINT1(
4869 "AscInitSetConfig: board %d: I/O port address modified\n",
4870                         boardp->id);
4871                     break;
4872                 case ASC_WARN_AUTO_CONFIG:
4873                     ASC_PRINT1(
4874 "AscInitSetConfig: board %d: I/O port increment switch enabled\n",
4875                         boardp->id);
4876                     break;
4877                 case ASC_WARN_EEPROM_CHKSUM:
4878                     ASC_PRINT1(
4879 "AscInitSetConfig: board %d: EEPROM checksum error\n",
4880                         boardp->id);
4881                     break;
4882                 case ASC_WARN_IRQ_MODIFIED:
4883                     ASC_PRINT1(
4884 "AscInitSetConfig: board %d: IRQ modified\n",
4885                         boardp->id);
4886                     break;
4887                 case ASC_WARN_CMD_QNG_CONFLICT:
4888                     ASC_PRINT1(
4889 "AscInitSetConfig: board %d: tag queuing w/o disconnects\n",
4890                         boardp->id);
4891                     break;
4892                 default:
4893                     ASC_PRINT2(
4894 "AscInitSetConfig: board %d: unknown warning: 0x%x\n",
4895                         boardp->id, ret);
4896                     break;
4897                 }
4898                 if (asc_dvc_varp->err_code != 0) {
4899                     ASC_PRINT3(
4900 "AscInitSetConfig: board %d error: init_state 0x%x, err_code 0x%x\n",
4901                         boardp->id, asc_dvc_varp->init_state,
4902                         asc_dvc_varp->err_code);
4903 #ifdef CONFIG_PROC_FS
4904                     kfree(boardp->prtbuf);
4905 #endif /* CONFIG_PROC_FS */
4906                     scsi_unregister(shp);
4907                     asc_board_count--;
4908                     continue;
4909                 }
4910
4911                 /*
4912                  * Finish initializing the 'Scsi_Host' structure.
4913                  */
4914                 /* AscInitSetConfig() will set the IRQ for non-PCI boards. */
4915                 if ((asc_dvc_varp->bus_type & ASC_IS_PCI) == 0) {
4916                     shp->irq = asc_dvc_varp->irq_no;
4917                 }
4918             } else {
4919                 ADVEEP_3550_CONFIG      *ep_3550;
4920                 ADVEEP_38C0800_CONFIG   *ep_38C0800;
4921                 ADVEEP_38C1600_CONFIG   *ep_38C1600;
4922
4923                 /*
4924                  * Save Wide EEP Configuration Information.
4925                  */
4926                 if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
4927                 {
4928                     ep_3550 = &boardp->eep_config.adv_3550_eep;
4929
4930                     ep_3550->adapter_scsi_id = adv_dvc_varp->chip_scsi_id;
4931                     ep_3550->max_host_qng = adv_dvc_varp->max_host_qng;
4932                     ep_3550->max_dvc_qng = adv_dvc_varp->max_dvc_qng;
4933                     ep_3550->termination = adv_dvc_varp->cfg->termination;
4934                     ep_3550->disc_enable = adv_dvc_varp->cfg->disc_enable;
4935                     ep_3550->bios_ctrl = adv_dvc_varp->bios_ctrl;
4936                     ep_3550->wdtr_able = adv_dvc_varp->wdtr_able;
4937                     ep_3550->sdtr_able = adv_dvc_varp->sdtr_able;
4938                     ep_3550->ultra_able = adv_dvc_varp->ultra_able;
4939                     ep_3550->tagqng_able = adv_dvc_varp->tagqng_able;
4940                     ep_3550->start_motor = adv_dvc_varp->start_motor;
4941                     ep_3550->scsi_reset_delay = adv_dvc_varp->scsi_reset_wait;
4942                     ep_3550->serial_number_word1 =
4943                         adv_dvc_varp->cfg->serial1;
4944                     ep_3550->serial_number_word2 =
4945                         adv_dvc_varp->cfg->serial2;
4946                     ep_3550->serial_number_word3 =
4947                         adv_dvc_varp->cfg->serial3;
4948                 } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
4949                 {
4950                     ep_38C0800 = &boardp->eep_config.adv_38C0800_eep;
4951
4952                     ep_38C0800->adapter_scsi_id = adv_dvc_varp->chip_scsi_id;
4953                     ep_38C0800->max_host_qng = adv_dvc_varp->max_host_qng;
4954                     ep_38C0800->max_dvc_qng = adv_dvc_varp->max_dvc_qng;
4955                     ep_38C0800->termination_lvd =
4956                         adv_dvc_varp->cfg->termination;
4957                     ep_38C0800->disc_enable = adv_dvc_varp->cfg->disc_enable;
4958                     ep_38C0800->bios_ctrl = adv_dvc_varp->bios_ctrl;
4959                     ep_38C0800->wdtr_able = adv_dvc_varp->wdtr_able;
4960                     ep_38C0800->tagqng_able = adv_dvc_varp->tagqng_able;
4961                     ep_38C0800->sdtr_speed1 = adv_dvc_varp->sdtr_speed1;
4962                     ep_38C0800->sdtr_speed2 = adv_dvc_varp->sdtr_speed2;
4963                     ep_38C0800->sdtr_speed3 = adv_dvc_varp->sdtr_speed3;
4964                     ep_38C0800->sdtr_speed4 = adv_dvc_varp->sdtr_speed4;
4965                     ep_38C0800->tagqng_able = adv_dvc_varp->tagqng_able;
4966                     ep_38C0800->start_motor = adv_dvc_varp->start_motor;
4967                     ep_38C0800->scsi_reset_delay =
4968                         adv_dvc_varp->scsi_reset_wait;
4969                     ep_38C0800->serial_number_word1 =
4970                         adv_dvc_varp->cfg->serial1;
4971                     ep_38C0800->serial_number_word2 =
4972                         adv_dvc_varp->cfg->serial2;
4973                     ep_38C0800->serial_number_word3 =
4974                         adv_dvc_varp->cfg->serial3;
4975                 } else
4976                 {
4977                     ep_38C1600 = &boardp->eep_config.adv_38C1600_eep;
4978
4979                     ep_38C1600->adapter_scsi_id = adv_dvc_varp->chip_scsi_id;
4980                     ep_38C1600->max_host_qng = adv_dvc_varp->max_host_qng;
4981                     ep_38C1600->max_dvc_qng = adv_dvc_varp->max_dvc_qng;
4982                     ep_38C1600->termination_lvd =
4983                         adv_dvc_varp->cfg->termination;
4984                     ep_38C1600->disc_enable = adv_dvc_varp->cfg->disc_enable;
4985                     ep_38C1600->bios_ctrl = adv_dvc_varp->bios_ctrl;
4986                     ep_38C1600->wdtr_able = adv_dvc_varp->wdtr_able;
4987                     ep_38C1600->tagqng_able = adv_dvc_varp->tagqng_able;
4988                     ep_38C1600->sdtr_speed1 = adv_dvc_varp->sdtr_speed1;
4989                     ep_38C1600->sdtr_speed2 = adv_dvc_varp->sdtr_speed2;
4990                     ep_38C1600->sdtr_speed3 = adv_dvc_varp->sdtr_speed3;
4991                     ep_38C1600->sdtr_speed4 = adv_dvc_varp->sdtr_speed4;
4992                     ep_38C1600->tagqng_able = adv_dvc_varp->tagqng_able;
4993                     ep_38C1600->start_motor = adv_dvc_varp->start_motor;
4994                     ep_38C1600->scsi_reset_delay =
4995                         adv_dvc_varp->scsi_reset_wait;
4996                     ep_38C1600->serial_number_word1 =
4997                         adv_dvc_varp->cfg->serial1;
4998                     ep_38C1600->serial_number_word2 =
4999                         adv_dvc_varp->cfg->serial2;
5000                     ep_38C1600->serial_number_word3 =
5001                         adv_dvc_varp->cfg->serial3;
5002                 }
5003
5004                 /*
5005                  * Set the adapter's target id bit in the 'init_tidmask' field.
5006                  */
5007                 boardp->init_tidmask |=
5008                     ADV_TID_TO_TIDMASK(adv_dvc_varp->chip_scsi_id);
5009
5010                 /*
5011                  * Finish initializing the 'Scsi_Host' structure.
5012                  */
5013                 shp->irq = adv_dvc_varp->irq_no;
5014             }
5015
5016             /*
5017              * Channels are numbered beginning with 0. For AdvanSys one host
5018              * structure supports one channel. Multi-channel boards have a
5019              * separate host structure for each channel.
5020              */
5021             shp->max_channel = 0;
5022             if (ASC_NARROW_BOARD(boardp)) {
5023                 shp->max_id = ASC_MAX_TID + 1;
5024                 shp->max_lun = ASC_MAX_LUN + 1;
5025
5026                 shp->io_port = asc_dvc_varp->iop_base;
5027                 boardp->asc_n_io_port = ASC_IOADR_GAP;
5028                 shp->this_id = asc_dvc_varp->cfg->chip_scsi_id;
5029
5030                 /* Set maximum number of queues the adapter can handle. */
5031                 shp->can_queue = asc_dvc_varp->max_total_qng;
5032             } else {
5033                 shp->max_id = ADV_MAX_TID + 1;
5034                 shp->max_lun = ADV_MAX_LUN + 1;
5035
5036                 /*
5037                  * Save the I/O Port address and length even though
5038                  * I/O ports are not used to access Wide boards.
5039                  * Instead the Wide boards are accessed with
5040                  * PCI Memory Mapped I/O.
5041                  */
5042                 shp->io_port = iop;
5043                 boardp->asc_n_io_port = iolen;
5044
5045                 shp->this_id = adv_dvc_varp->chip_scsi_id;
5046
5047                 /* Set maximum number of queues the adapter can handle. */
5048                 shp->can_queue = adv_dvc_varp->max_host_qng;
5049             }
5050
5051             /*
5052              * 'n_io_port' currently is one byte.
5053              *
5054              * Set a value to 'n_io_port', but never referenced it because
5055              * it may be truncated.
5056              */
5057             shp->n_io_port = boardp->asc_n_io_port <= 255 ?
5058                 boardp->asc_n_io_port : 255;
5059
5060             /*
5061              * Following v1.3.89, 'cmd_per_lun' is no longer needed
5062              * and should be set to zero.
5063              *
5064              * But because of a bug introduced in v1.3.89 if the driver is
5065              * compiled as a module and 'cmd_per_lun' is zero, the Mid-Level
5066              * SCSI function 'allocate_device' will panic. To allow the driver
5067              * to work as a module in these kernels set 'cmd_per_lun' to 1.
5068              *
5069              * Note: This is wrong.  cmd_per_lun should be set to the depth
5070              * you want on untagged devices always.
5071 #ifdef MODULE
5072              */
5073             shp->cmd_per_lun = 1;
5074 /* #else
5075             shp->cmd_per_lun = 0;
5076 #endif */
5077
5078             /*
5079              * Set the maximum number of scatter-gather elements the
5080              * adapter can handle.
5081              */
5082             if (ASC_NARROW_BOARD(boardp)) {
5083                 /*
5084                  * Allow two commands with 'sg_tablesize' scatter-gather
5085                  * elements to be executed simultaneously. This value is
5086                  * the theoretical hardware limit. It may be decreased
5087                  * below.
5088                  */
5089                 shp->sg_tablesize =
5090                     (((asc_dvc_varp->max_total_qng - 2) / 2) *
5091                     ASC_SG_LIST_PER_Q) + 1;
5092             } else {
5093                 shp->sg_tablesize = ADV_MAX_SG_LIST;
5094             }
5095
5096             /*
5097              * The value of 'sg_tablesize' can not exceed the SCSI
5098              * mid-level driver definition of SG_ALL. SG_ALL also
5099              * must not be exceeded, because it is used to define the
5100              * size of the scatter-gather table in 'struct asc_sg_head'.
5101              */
5102             if (shp->sg_tablesize > SG_ALL) {
5103                 shp->sg_tablesize = SG_ALL;
5104             }
5105
5106             ASC_DBG1(1, "advansys_detect: sg_tablesize: %d\n",
5107                 shp->sg_tablesize);
5108
5109             /* BIOS start address. */
5110             if (ASC_NARROW_BOARD(boardp)) {
5111                 shp->base =
5112                         ((ulong) AscGetChipBiosAddress(
5113                             asc_dvc_varp->iop_base,
5114                             asc_dvc_varp->bus_type));
5115             } else {
5116                 /*
5117                  * Fill-in BIOS board variables. The Wide BIOS saves
5118                  * information in LRAM that is used by the driver.
5119                  */
5120                 AdvReadWordLram(adv_dvc_varp->iop_base, BIOS_SIGNATURE,
5121                     boardp->bios_signature);
5122                 AdvReadWordLram(adv_dvc_varp->iop_base, BIOS_VERSION,
5123                     boardp->bios_version);
5124                 AdvReadWordLram(adv_dvc_varp->iop_base, BIOS_CODESEG,
5125                     boardp->bios_codeseg);
5126                 AdvReadWordLram(adv_dvc_varp->iop_base, BIOS_CODELEN,
5127                     boardp->bios_codelen);
5128
5129                 ASC_DBG2(1,
5130                     "advansys_detect: bios_signature 0x%x, bios_version 0x%x\n",
5131                     boardp->bios_signature, boardp->bios_version);
5132
5133                 ASC_DBG2(1,
5134                     "advansys_detect: bios_codeseg 0x%x, bios_codelen 0x%x\n",
5135                     boardp->bios_codeseg, boardp->bios_codelen);
5136
5137                 /*
5138                  * If the BIOS saved a valid signature, then fill in
5139                  * the BIOS code segment base address.
5140                  */
5141                 if (boardp->bios_signature == 0x55AA) {
5142                     /*
5143                      * Convert x86 realmode code segment to a linear
5144                      * address by shifting left 4.
5145                      */
5146                     shp->base = ((ulong) boardp->bios_codeseg << 4);
5147                 } else {
5148                     shp->base = 0;
5149                 }
5150             }
5151
5152             /*
5153              * Register Board Resources - I/O Port, DMA, IRQ
5154              */
5155
5156             /*
5157              * Register I/O port range.
5158              *
5159              * For Wide boards the I/O ports are not used to access
5160              * the board, but request the region anyway.
5161              *
5162              * 'shp->n_io_port' is not referenced, because it may be truncated.
5163              */
5164             ASC_DBG2(2,
5165                 "advansys_detect: request_region port 0x%lx, len 0x%x\n",
5166                 (ulong) shp->io_port, boardp->asc_n_io_port);
5167             if (request_region(shp->io_port, boardp->asc_n_io_port,
5168                                "advansys") == NULL) {
5169                 ASC_PRINT3(
5170 "advansys_detect: board %d: request_region() failed, port 0x%lx, len 0x%x\n",
5171                     boardp->id, (ulong) shp->io_port, boardp->asc_n_io_port);
5172 #ifdef CONFIG_PROC_FS
5173                 kfree(boardp->prtbuf);
5174 #endif /* CONFIG_PROC_FS */
5175                 scsi_unregister(shp);
5176                 asc_board_count--;
5177                 continue;
5178             }
5179
5180             /* Register DMA Channel for Narrow boards. */
5181             shp->dma_channel = NO_ISA_DMA; /* Default to no ISA DMA. */
5182 #ifdef CONFIG_ISA
5183             if (ASC_NARROW_BOARD(boardp)) {
5184                 /* Register DMA channel for ISA bus. */
5185                 if (asc_dvc_varp->bus_type & ASC_IS_ISA) {
5186                     shp->dma_channel = asc_dvc_varp->cfg->isa_dma_channel;
5187                     if ((ret =
5188                          request_dma(shp->dma_channel, "advansys")) != 0) {
5189                         ASC_PRINT3(
5190 "advansys_detect: board %d: request_dma() %d failed %d\n",
5191                             boardp->id, shp->dma_channel, ret);
5192                         release_region(shp->io_port, boardp->asc_n_io_port);
5193 #ifdef CONFIG_PROC_FS
5194                         kfree(boardp->prtbuf);
5195 #endif /* CONFIG_PROC_FS */
5196                         scsi_unregister(shp);
5197                         asc_board_count--;
5198                         continue;
5199                     }
5200                     AscEnableIsaDma(shp->dma_channel);
5201                 }
5202             }
5203 #endif /* CONFIG_ISA */
5204
5205             /* Register IRQ Number. */
5206             ASC_DBG1(2, "advansys_detect: request_irq() %d\n", shp->irq);
5207            /*
5208             * If request_irq() fails with the SA_INTERRUPT flag set,
5209             * then try again without the SA_INTERRUPT flag set. This
5210             * allows IRQ sharing to work even with other drivers that
5211             * do not set the SA_INTERRUPT flag.
5212             *
5213             * If SA_INTERRUPT is not set, then interrupts are enabled
5214             * before the driver interrupt function is called.
5215             */
5216             if (((ret = request_irq(shp->irq, advansys_interrupt,
5217                             SA_INTERRUPT | (share_irq == TRUE ? SA_SHIRQ : 0),
5218                             "advansys", boardp)) != 0) &&
5219                 ((ret = request_irq(shp->irq, advansys_interrupt,
5220                             (share_irq == TRUE ? SA_SHIRQ : 0),
5221                             "advansys", boardp)) != 0))
5222             {
5223                 if (ret == -EBUSY) {
5224                     ASC_PRINT2(
5225 "advansys_detect: board %d: request_irq(): IRQ 0x%x already in use.\n",
5226                         boardp->id, shp->irq);
5227                 } else if (ret == -EINVAL) {
5228                     ASC_PRINT2(
5229 "advansys_detect: board %d: request_irq(): IRQ 0x%x not valid.\n",
5230                         boardp->id, shp->irq);
5231                 } else {
5232                     ASC_PRINT3(
5233 "advansys_detect: board %d: request_irq(): IRQ 0x%x failed with %d\n",
5234                         boardp->id, shp->irq, ret);
5235                 }
5236                 release_region(shp->io_port, boardp->asc_n_io_port);
5237                 iounmap(boardp->ioremap_addr);
5238                 if (shp->dma_channel != NO_ISA_DMA) {
5239                     free_dma(shp->dma_channel);
5240                 }
5241 #ifdef CONFIG_PROC_FS
5242                 kfree(boardp->prtbuf);
5243 #endif /* CONFIG_PROC_FS */
5244                 scsi_unregister(shp);
5245                 asc_board_count--;
5246                 continue;
5247             }
5248
5249             /*
5250              * Initialize board RISC chip and enable interrupts.
5251              */
5252             if (ASC_NARROW_BOARD(boardp)) {
5253                 ASC_DBG(2, "advansys_detect: AscInitAsc1000Driver()\n");
5254                 warn_code = AscInitAsc1000Driver(asc_dvc_varp);
5255                 err_code = asc_dvc_varp->err_code;
5256
5257                 if (warn_code || err_code) {
5258                     ASC_PRINT4(
5259 "advansys_detect: board %d error: init_state 0x%x, warn 0x%x, error 0x%x\n",
5260                         boardp->id, asc_dvc_varp->init_state,
5261                         warn_code, err_code);
5262                 }
5263             } else {
5264                 ADV_CARR_T      *carrp;
5265                 int             req_cnt = 0;
5266                 adv_req_t       *reqp = NULL;
5267                 int             sg_cnt = 0;
5268
5269                 /*
5270                  * Allocate buffer carrier structures. The total size
5271                  * is about 4 KB, so allocate all at once.
5272                  */
5273                 carrp =
5274                     (ADV_CARR_T *) kmalloc(ADV_CARRIER_BUFSIZE, GFP_ATOMIC);
5275                 ASC_DBG1(1, "advansys_detect: carrp 0x%lx\n", (ulong) carrp);
5276
5277                 if (carrp == NULL) {
5278                     goto kmalloc_error;
5279                 }
5280
5281                 /*
5282                  * Allocate up to 'max_host_qng' request structures for
5283                  * the Wide board. The total size is about 16 KB, so
5284                  * allocate all at once. If the allocation fails decrement
5285                  * and try again.
5286                  */
5287                 for (req_cnt = adv_dvc_varp->max_host_qng;
5288                     req_cnt > 0; req_cnt--) {
5289
5290                     reqp = (adv_req_t *)
5291                         kmalloc(sizeof(adv_req_t) * req_cnt, GFP_ATOMIC);
5292
5293                     ASC_DBG3(1,
5294                         "advansys_detect: reqp 0x%lx, req_cnt %d, bytes %lu\n",
5295                         (ulong) reqp, req_cnt,
5296                         (ulong) sizeof(adv_req_t) * req_cnt);
5297
5298                     if (reqp != NULL) {
5299                         break;
5300                     }
5301                 }
5302                 if (reqp == NULL)
5303                 {
5304                     goto kmalloc_error;
5305                 }
5306
5307                 /*
5308                  * Allocate up to ADV_TOT_SG_BLOCK request structures for
5309                  * the Wide board. Each structure is about 136 bytes.
5310                  */
5311                 boardp->adv_sgblkp = NULL;
5312                 for (sg_cnt = 0; sg_cnt < ADV_TOT_SG_BLOCK; sg_cnt++) {
5313
5314                     sgp = (adv_sgblk_t *)
5315                         kmalloc(sizeof(adv_sgblk_t), GFP_ATOMIC);
5316
5317                     if (sgp == NULL) {
5318                         break;
5319                     }
5320
5321                     sgp->next_sgblkp = boardp->adv_sgblkp;
5322                     boardp->adv_sgblkp = sgp;
5323
5324                 }
5325                 ASC_DBG3(1,
5326                     "advansys_detect: sg_cnt %d * %u = %u bytes\n",
5327                     sg_cnt, sizeof(adv_sgblk_t),
5328                     (unsigned) (sizeof(adv_sgblk_t) * sg_cnt));
5329
5330                 /*
5331                  * If no request structures or scatter-gather structures could
5332                  * be allocated, then return an error. Otherwise continue with
5333                  * initialization.
5334                  */
5335     kmalloc_error:
5336                 if (carrp == NULL)
5337                 {
5338                     ASC_PRINT1(
5339 "advansys_detect: board %d error: failed to kmalloc() carrier buffer.\n",
5340                         boardp->id);
5341                     err_code = ADV_ERROR;
5342                 } else if (reqp == NULL) {
5343                     kfree(carrp);
5344                     ASC_PRINT1(
5345 "advansys_detect: board %d error: failed to kmalloc() adv_req_t buffer.\n",
5346                         boardp->id);
5347                     err_code = ADV_ERROR;
5348                 } else if (boardp->adv_sgblkp == NULL) {
5349                     kfree(carrp);
5350                     kfree(reqp);
5351                     ASC_PRINT1(
5352 "advansys_detect: board %d error: failed to kmalloc() adv_sgblk_t buffers.\n",
5353                         boardp->id);
5354                     err_code = ADV_ERROR;
5355                 } else {
5356
5357                     /* Save carrier buffer pointer. */
5358                     boardp->orig_carrp = carrp;
5359
5360                     /*
5361                      * Save original pointer for kfree() in case the
5362                      * driver is built as a module and can be unloaded.
5363                      */
5364                     boardp->orig_reqp = reqp;
5365
5366                     adv_dvc_varp->carrier_buf = carrp;
5367
5368                     /*
5369                      * Point 'adv_reqp' to the request structures and
5370                      * link them together.
5371                      */
5372                     req_cnt--;
5373                     reqp[req_cnt].next_reqp = NULL;
5374                     for (; req_cnt > 0; req_cnt--) {
5375                         reqp[req_cnt - 1].next_reqp = &reqp[req_cnt];
5376                     }
5377                     boardp->adv_reqp = &reqp[0];
5378
5379                     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
5380                     {
5381                         ASC_DBG(2,
5382                             "advansys_detect: AdvInitAsc3550Driver()\n");
5383                         warn_code = AdvInitAsc3550Driver(adv_dvc_varp);
5384                     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800) {
5385                         ASC_DBG(2,
5386                             "advansys_detect: AdvInitAsc38C0800Driver()\n");
5387                         warn_code = AdvInitAsc38C0800Driver(adv_dvc_varp);
5388                     } else {
5389                         ASC_DBG(2,
5390                             "advansys_detect: AdvInitAsc38C1600Driver()\n");
5391                         warn_code = AdvInitAsc38C1600Driver(adv_dvc_varp);
5392                     }
5393                     err_code = adv_dvc_varp->err_code;
5394
5395                     if (warn_code || err_code) {
5396                         ASC_PRINT3(
5397 "advansys_detect: board %d error: warn 0x%x, error 0x%x\n",
5398                             boardp->id, warn_code, err_code);
5399                     }
5400                 }
5401             }
5402
5403             if (err_code != 0) {
5404                 release_region(shp->io_port, boardp->asc_n_io_port);
5405                 if (ASC_WIDE_BOARD(boardp)) {
5406                     iounmap(boardp->ioremap_addr);
5407                     if (boardp->orig_carrp) {
5408                         kfree(boardp->orig_carrp);
5409                         boardp->orig_carrp = NULL;
5410                     }
5411                     if (boardp->orig_reqp) {
5412                         kfree(boardp->orig_reqp);
5413                         boardp->orig_reqp = boardp->adv_reqp = NULL;
5414                     }
5415                     while ((sgp = boardp->adv_sgblkp) != NULL)
5416                     {
5417                         boardp->adv_sgblkp = sgp->next_sgblkp;
5418                         kfree(sgp);
5419                     }
5420                 }
5421                 if (shp->dma_channel != NO_ISA_DMA) {
5422                     free_dma(shp->dma_channel);
5423                 }
5424 #ifdef CONFIG_PROC_FS
5425                 kfree(boardp->prtbuf);
5426 #endif /* CONFIG_PROC_FS */
5427                 free_irq(shp->irq, boardp);
5428                 scsi_unregister(shp);
5429                 asc_board_count--;
5430                 continue;
5431             }
5432             ASC_DBG_PRT_SCSI_HOST(2, shp);
5433         }
5434     }
5435
5436     ASC_DBG1(1, "advansys_detect: done: asc_board_count %d\n", asc_board_count);
5437     return asc_board_count;
5438 }
5439
5440 /*
5441  * advansys_release()
5442  *
5443  * Release resources allocated for a single AdvanSys adapter.
5444  */
5445 int
5446 advansys_release(struct Scsi_Host *shp)
5447 {
5448     asc_board_t    *boardp;
5449
5450     ASC_DBG(1, "advansys_release: begin\n");
5451     boardp = ASC_BOARDP(shp);
5452     free_irq(shp->irq, boardp);
5453     if (shp->dma_channel != NO_ISA_DMA) {
5454         ASC_DBG(1, "advansys_release: free_dma()\n");
5455         free_dma(shp->dma_channel);
5456     }
5457     release_region(shp->io_port, boardp->asc_n_io_port);
5458     if (ASC_WIDE_BOARD(boardp)) {
5459         adv_sgblk_t    *sgp = NULL;
5460
5461         iounmap(boardp->ioremap_addr);
5462         if (boardp->orig_carrp) {
5463             kfree(boardp->orig_carrp);
5464             boardp->orig_carrp = NULL;
5465         }
5466         if (boardp->orig_reqp) {
5467             kfree(boardp->orig_reqp);
5468             boardp->orig_reqp = boardp->adv_reqp = NULL;
5469         }
5470         while ((sgp = boardp->adv_sgblkp) != NULL)
5471         {
5472             boardp->adv_sgblkp = sgp->next_sgblkp;
5473             kfree(sgp);
5474         }
5475     }
5476 #ifdef CONFIG_PROC_FS
5477     ASC_ASSERT(boardp->prtbuf != NULL);
5478     kfree(boardp->prtbuf);
5479 #endif /* CONFIG_PROC_FS */
5480     scsi_unregister(shp);
5481     ASC_DBG(1, "advansys_release: end\n");
5482     return 0;
5483 }
5484
5485 /*
5486  * advansys_info()
5487  *
5488  * Return suitable for printing on the console with the argument
5489  * adapter's configuration information.
5490  *
5491  * Note: The information line should not exceed ASC_INFO_SIZE bytes,
5492  * otherwise the static 'info' array will be overrun.
5493  */
5494 const char *
5495 advansys_info(struct Scsi_Host *shp)
5496 {
5497     static char     info[ASC_INFO_SIZE];
5498     asc_board_t     *boardp;
5499     ASC_DVC_VAR     *asc_dvc_varp;
5500     ADV_DVC_VAR     *adv_dvc_varp;
5501     char            *busname;
5502     int             iolen;
5503     char            *widename = NULL;
5504
5505     boardp = ASC_BOARDP(shp);
5506     if (ASC_NARROW_BOARD(boardp)) {
5507         asc_dvc_varp = &boardp->dvc_var.asc_dvc_var;
5508         ASC_DBG(1, "advansys_info: begin\n");
5509         if (asc_dvc_varp->bus_type & ASC_IS_ISA) {
5510             if ((asc_dvc_varp->bus_type & ASC_IS_ISAPNP) == ASC_IS_ISAPNP) {
5511                 busname = "ISA PnP";
5512             } else {
5513                 busname = "ISA";
5514             }
5515             /* Don't reference 'shp->n_io_port'; It may be truncated. */
5516             sprintf(info,
5517 "AdvanSys SCSI %s: %s: IO 0x%lX-0x%lX, IRQ 0x%X, DMA 0x%X",
5518                 ASC_VERSION, busname,
5519                 (ulong) shp->io_port,
5520                 (ulong) shp->io_port + boardp->asc_n_io_port - 1,
5521                 shp->irq, shp->dma_channel);
5522         } else {
5523             if (asc_dvc_varp->bus_type & ASC_IS_VL) {
5524                 busname = "VL";
5525             } else if (asc_dvc_varp->bus_type & ASC_IS_EISA) {
5526                 busname = "EISA";
5527             } else if (asc_dvc_varp->bus_type & ASC_IS_PCI) {
5528                 if ((asc_dvc_varp->bus_type & ASC_IS_PCI_ULTRA)
5529                     == ASC_IS_PCI_ULTRA) {
5530                     busname = "PCI Ultra";
5531                 } else {
5532                     busname = "PCI";
5533                 }
5534             } else {
5535                 busname = "?";
5536                 ASC_PRINT2( "advansys_info: board %d: unknown bus type %d\n",
5537                     boardp->id, asc_dvc_varp->bus_type);
5538             }
5539             /* Don't reference 'shp->n_io_port'; It may be truncated. */
5540             sprintf(info,
5541                 "AdvanSys SCSI %s: %s: IO 0x%lX-0x%lX, IRQ 0x%X",
5542                 ASC_VERSION, busname,
5543                 (ulong) shp->io_port,
5544                 (ulong) shp->io_port + boardp->asc_n_io_port - 1,
5545                 shp->irq);
5546         }
5547     } else {
5548         /*
5549          * Wide Adapter Information
5550          *
5551          * Memory-mapped I/O is used instead of I/O space to access
5552          * the adapter, but display the I/O Port range. The Memory
5553          * I/O address is displayed through the driver /proc file.
5554          */
5555         adv_dvc_varp = &boardp->dvc_var.adv_dvc_var;
5556         if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
5557         {
5558             iolen = ADV_3550_IOLEN;
5559             widename = "Ultra-Wide";
5560         } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
5561         {
5562             iolen = ADV_38C0800_IOLEN;
5563             widename = "Ultra2-Wide";
5564         } else
5565         {
5566             iolen = ADV_38C1600_IOLEN;
5567             widename = "Ultra3-Wide";
5568         }
5569         sprintf(info, "AdvanSys SCSI %s: PCI %s: PCIMEM 0x%lX-0x%lX, IRQ 0x%X",
5570             ASC_VERSION,
5571             widename,
5572             (ulong) adv_dvc_varp->iop_base,
5573             (ulong) adv_dvc_varp->iop_base + iolen - 1,
5574             shp->irq);
5575     }
5576     ASC_ASSERT(strlen(info) < ASC_INFO_SIZE);
5577     ASC_DBG(1, "advansys_info: end\n");
5578     return info;
5579 }
5580
5581 /*
5582  * advansys_queuecommand() - interrupt-driven I/O entrypoint.
5583  *
5584  * This function always returns 0. Command return status is saved
5585  * in the 'scp' result field.
5586  */
5587 int
5588 advansys_queuecommand(struct scsi_cmnd *scp, void (*done)(struct scsi_cmnd *))
5589 {
5590     struct Scsi_Host    *shp;
5591     asc_board_t         *boardp;
5592     ulong               flags;
5593     struct scsi_cmnd           *done_scp;
5594
5595     shp = scp->device->host;
5596     boardp = ASC_BOARDP(shp);
5597     ASC_STATS(shp, queuecommand);
5598
5599     /* host_lock taken by mid-level prior to call but need to protect */
5600     /* against own ISR */
5601     spin_lock_irqsave(&boardp->lock, flags);
5602
5603     /*
5604      * Block new commands while handling a reset or abort request.
5605      */
5606     if (boardp->flags & ASC_HOST_IN_RESET) {
5607         ASC_DBG1(1,
5608             "advansys_queuecommand: scp 0x%lx blocked for reset request\n",
5609             (ulong) scp);
5610         scp->result = HOST_BYTE(DID_RESET);
5611
5612         /*
5613          * Add blocked requests to the board's 'done' queue. The queued
5614          * requests will be completed at the end of the abort or reset
5615          * handling.
5616          */
5617         asc_enqueue(&boardp->done, scp, ASC_BACK);
5618         spin_unlock_irqrestore(&boardp->lock, flags);
5619         return 0;
5620     }
5621
5622     /*
5623      * Attempt to execute any waiting commands for the board.
5624      */
5625     if (!ASC_QUEUE_EMPTY(&boardp->waiting)) {
5626         ASC_DBG(1,
5627             "advansys_queuecommand: before asc_execute_queue() waiting\n");
5628         asc_execute_queue(&boardp->waiting);
5629     }
5630
5631     /*
5632      * Save the function pointer to Linux mid-level 'done' function
5633      * and attempt to execute the command.
5634      *
5635      * If ASC_NOERROR is returned the request has been added to the
5636      * board's 'active' queue and will be completed by the interrupt
5637      * handler.
5638      *
5639      * If ASC_BUSY is returned add the request to the board's per
5640      * target waiting list. This is the first time the request has
5641      * been tried. Add it to the back of the waiting list. It will be
5642      * retried later.
5643      *
5644      * If an error occurred, the request will have been placed on the
5645      * board's 'done' queue and must be completed before returning.
5646      */
5647     scp->scsi_done = done;
5648     switch (asc_execute_scsi_cmnd(scp)) {
5649     case ASC_NOERROR:
5650         break;
5651     case ASC_BUSY:
5652         asc_enqueue(&boardp->waiting, scp, ASC_BACK);
5653         break;
5654     case ASC_ERROR:
5655     default:
5656         done_scp = asc_dequeue_list(&boardp->done, NULL, ASC_TID_ALL);
5657         /* Interrupts could be enabled here. */
5658         asc_scsi_done_list(done_scp);
5659         break;
5660     }
5661     spin_unlock_irqrestore(&boardp->lock, flags);
5662
5663     return 0;
5664 }
5665
5666 /*
5667  * advansys_reset()
5668  *
5669  * Reset the bus associated with the command 'scp'.
5670  *
5671  * This function runs its own thread. Interrupts must be blocked but
5672  * sleeping is allowed and no locking other than for host structures is
5673  * required. Returns SUCCESS or FAILED.
5674  */
5675 int
5676 advansys_reset(struct scsi_cmnd *scp)
5677 {
5678     struct Scsi_Host     *shp;
5679     asc_board_t          *boardp;
5680     ASC_DVC_VAR          *asc_dvc_varp;
5681     ADV_DVC_VAR          *adv_dvc_varp;
5682     ulong                flags;
5683     struct scsi_cmnd            *done_scp = NULL, *last_scp = NULL;
5684     struct scsi_cmnd            *tscp, *new_last_scp;
5685     int                  status;
5686     int                  ret = SUCCESS;
5687
5688     ASC_DBG1(1, "advansys_reset: 0x%lx\n", (ulong) scp);
5689
5690 #ifdef ADVANSYS_STATS
5691     if (scp->device->host != NULL) {
5692         ASC_STATS(scp->device->host, reset);
5693     }
5694 #endif /* ADVANSYS_STATS */
5695
5696     if ((shp = scp->device->host) == NULL) {
5697         scp->result = HOST_BYTE(DID_ERROR);
5698         return FAILED;
5699     }
5700
5701     boardp = ASC_BOARDP(shp);
5702
5703     ASC_PRINT1("advansys_reset: board %d: SCSI bus reset started...\n",
5704         boardp->id);
5705     /*
5706      * Check for re-entrancy.
5707      */
5708     spin_lock_irqsave(&boardp->lock, flags);
5709     if (boardp->flags & ASC_HOST_IN_RESET) {
5710         spin_unlock_irqrestore(&boardp->lock, flags);
5711         return FAILED;
5712     }
5713     boardp->flags |= ASC_HOST_IN_RESET;
5714     spin_unlock_irqrestore(&boardp->lock, flags);
5715
5716     if (ASC_NARROW_BOARD(boardp)) {
5717         /*
5718          * Narrow Board
5719          */
5720         asc_dvc_varp = &boardp->dvc_var.asc_dvc_var;
5721
5722         /*
5723          * Reset the chip and SCSI bus.
5724          */
5725         ASC_DBG(1, "advansys_reset: before AscInitAsc1000Driver()\n");
5726         status = AscInitAsc1000Driver(asc_dvc_varp);
5727
5728         /* Refer to ASC_IERR_* defintions for meaning of 'err_code'. */
5729         if (asc_dvc_varp->err_code) {
5730             ASC_PRINT2(
5731                 "advansys_reset: board %d: SCSI bus reset error: 0x%x\n",
5732                 boardp->id, asc_dvc_varp->err_code);
5733             ret = FAILED;
5734         } else if (status) {
5735             ASC_PRINT2(
5736                 "advansys_reset: board %d: SCSI bus reset warning: 0x%x\n",
5737                 boardp->id, status);
5738         } else {
5739             ASC_PRINT1(
5740                 "advansys_reset: board %d: SCSI bus reset successful.\n",
5741                 boardp->id);
5742         }
5743
5744         ASC_DBG(1, "advansys_reset: after AscInitAsc1000Driver()\n");
5745         spin_lock_irqsave(&boardp->lock, flags);
5746
5747     } else {
5748         /*
5749          * Wide Board
5750          *
5751          * If the suggest reset bus flags are set, then reset the bus.
5752          * Otherwise only reset the device.
5753          */
5754         adv_dvc_varp = &boardp->dvc_var.adv_dvc_var;
5755
5756         /*
5757          * Reset the target's SCSI bus.
5758          */
5759         ASC_DBG(1, "advansys_reset: before AdvResetChipAndSB()\n");
5760         switch (AdvResetChipAndSB(adv_dvc_varp)) {
5761         case ASC_TRUE:
5762             ASC_PRINT1("advansys_reset: board %d: SCSI bus reset successful.\n",
5763                 boardp->id);
5764             break;
5765         case ASC_FALSE:
5766         default:
5767             ASC_PRINT1("advansys_reset: board %d: SCSI bus reset error.\n",
5768                 boardp->id);
5769             ret = FAILED;
5770             break;
5771         }
5772         spin_lock_irqsave(&boardp->lock, flags);
5773         (void) AdvISR(adv_dvc_varp);
5774     }
5775     /* Board lock is held. */
5776
5777     /*
5778      * Dequeue all board 'done' requests. A pointer to the last request
5779      * is returned in 'last_scp'.
5780      */
5781     done_scp = asc_dequeue_list(&boardp->done, &last_scp, ASC_TID_ALL);
5782
5783     /*
5784      * Dequeue all board 'active' requests for all devices and set
5785      * the request status to DID_RESET. A pointer to the last request
5786      * is returned in 'last_scp'.
5787      */
5788     if (done_scp == NULL) {
5789         done_scp = asc_dequeue_list(&boardp->active, &last_scp, ASC_TID_ALL);
5790         for (tscp = done_scp; tscp; tscp = REQPNEXT(tscp)) {
5791             tscp->result = HOST_BYTE(DID_RESET);
5792         }
5793     } else {
5794         /* Append to 'done_scp' at the end with 'last_scp'. */
5795         ASC_ASSERT(last_scp != NULL);
5796         last_scp->host_scribble = (unsigned char *)asc_dequeue_list(
5797                         &boardp->active, &new_last_scp, ASC_TID_ALL);
5798         if (new_last_scp != NULL) {
5799             ASC_ASSERT(REQPNEXT(last_scp) != NULL);
5800             for (tscp = REQPNEXT(last_scp); tscp; tscp = REQPNEXT(tscp)) {
5801                 tscp->result = HOST_BYTE(DID_RESET);
5802             }
5803             last_scp = new_last_scp;
5804         }
5805     }
5806
5807     /*
5808      * Dequeue all 'waiting' requests and set the request status
5809      * to DID_RESET.
5810      */
5811     if (done_scp == NULL) {
5812         done_scp = asc_dequeue_list(&boardp->waiting, &last_scp, ASC_TID_ALL);
5813         for (tscp = done_scp; tscp; tscp = REQPNEXT(tscp)) {
5814             tscp->result = HOST_BYTE(DID_RESET);
5815         }
5816     } else {
5817         /* Append to 'done_scp' at the end with 'last_scp'. */
5818         ASC_ASSERT(last_scp != NULL);
5819         last_scp->host_scribble = (unsigned char *)asc_dequeue_list(
5820                         &boardp->waiting, &new_last_scp, ASC_TID_ALL);
5821         if (new_last_scp != NULL) {
5822             ASC_ASSERT(REQPNEXT(last_scp) != NULL);
5823             for (tscp = REQPNEXT(last_scp); tscp; tscp = REQPNEXT(tscp)) {
5824                 tscp->result = HOST_BYTE(DID_RESET);
5825             }
5826             last_scp = new_last_scp;
5827         }
5828     }
5829
5830     /* Save the time of the most recently completed reset. */
5831     boardp->last_reset = jiffies;
5832
5833     /* Clear reset flag. */
5834     boardp->flags &= ~ASC_HOST_IN_RESET;
5835     spin_unlock_irqrestore(&boardp->lock, flags);
5836
5837     /*
5838      * Complete all the 'done_scp' requests.
5839      */
5840     if (done_scp != NULL) {
5841         asc_scsi_done_list(done_scp);
5842     }
5843
5844     ASC_DBG1(1, "advansys_reset: ret %d\n", ret);
5845
5846     return ret;
5847 }
5848
5849 /*
5850  * advansys_biosparam()
5851  *
5852  * Translate disk drive geometry if the "BIOS greater than 1 GB"
5853  * support is enabled for a drive.
5854  *
5855  * ip (information pointer) is an int array with the following definition:
5856  * ip[0]: heads
5857  * ip[1]: sectors
5858  * ip[2]: cylinders
5859  */
5860 int
5861 advansys_biosparam(struct scsi_device *sdev, struct block_device *bdev,
5862                 sector_t capacity, int ip[])
5863 {
5864     asc_board_t     *boardp;
5865
5866     ASC_DBG(1, "advansys_biosparam: begin\n");
5867     ASC_STATS(sdev->host, biosparam);
5868     boardp = ASC_BOARDP(sdev->host);
5869     if (ASC_NARROW_BOARD(boardp)) {
5870         if ((boardp->dvc_var.asc_dvc_var.dvc_cntl &
5871              ASC_CNTL_BIOS_GT_1GB) && capacity > 0x200000) {
5872                 ip[0] = 255;
5873                 ip[1] = 63;
5874         } else {
5875                 ip[0] = 64;
5876                 ip[1] = 32;
5877         }
5878     } else {
5879         if ((boardp->dvc_var.adv_dvc_var.bios_ctrl &
5880              BIOS_CTRL_EXTENDED_XLAT) && capacity > 0x200000) {
5881                 ip[0] = 255;
5882                 ip[1] = 63;
5883         } else {
5884                 ip[0] = 64;
5885                 ip[1] = 32;
5886         }
5887     }
5888     ip[2] = (unsigned long)capacity / (ip[0] * ip[1]);
5889     ASC_DBG(1, "advansys_biosparam: end\n");
5890     return 0;
5891 }
5892
5893 /*
5894  * advansys_setup()
5895  *
5896  * This function is called from init/main.c at boot time.
5897  * It it passed LILO parameters that can be set from the
5898  * LILO command line or in /etc/lilo.conf.
5899  *
5900  * It is used by the AdvanSys driver to either disable I/O
5901  * port scanning or to limit scanning to 1 - 4 I/O ports.
5902  * Regardless of the option setting EISA and PCI boards
5903  * will still be searched for and detected. This option
5904  * only affects searching for ISA and VL boards.
5905  *
5906  * If ADVANSYS_DEBUG is defined the driver debug level may
5907  * be set using the 5th (ASC_NUM_IOPORT_PROBE + 1) I/O Port.
5908  *
5909  * Examples:
5910  * 1. Eliminate I/O port scanning:
5911  *         boot: linux advansys=
5912  *       or
5913  *         boot: linux advansys=0x0
5914  * 2. Limit I/O port scanning to one I/O port:
5915  *        boot: linux advansys=0x110
5916  * 3. Limit I/O port scanning to four I/O ports:
5917  *        boot: linux advansys=0x110,0x210,0x230,0x330
5918  * 4. If ADVANSYS_DEBUG, limit I/O port scanning to four I/O ports and
5919  *    set the driver debug level to 2.
5920  *        boot: linux advansys=0x110,0x210,0x230,0x330,0xdeb2
5921  *
5922  * ints[0] - number of arguments
5923  * ints[1] - first argument
5924  * ints[2] - second argument
5925  * ...
5926  */
5927 void __init
5928 advansys_setup(char *str, int *ints)
5929 {
5930     int    i;
5931
5932     if (asc_iopflag == ASC_TRUE) {
5933         printk("AdvanSys SCSI: 'advansys' LILO option may appear only once\n");
5934         return;
5935     }
5936
5937     asc_iopflag = ASC_TRUE;
5938
5939     if (ints[0] > ASC_NUM_IOPORT_PROBE) {
5940 #ifdef ADVANSYS_DEBUG
5941         if ((ints[0] == ASC_NUM_IOPORT_PROBE + 1) &&
5942             (ints[ASC_NUM_IOPORT_PROBE + 1] >> 4 == 0xdeb)) {
5943             asc_dbglvl = ints[ASC_NUM_IOPORT_PROBE + 1] & 0xf;
5944         } else {
5945 #endif /* ADVANSYS_DEBUG */
5946             printk("AdvanSys SCSI: only %d I/O ports accepted\n",
5947                 ASC_NUM_IOPORT_PROBE);
5948 #ifdef ADVANSYS_DEBUG
5949         }
5950 #endif /* ADVANSYS_DEBUG */
5951     }
5952
5953 #ifdef ADVANSYS_DEBUG
5954     ASC_DBG1(1, "advansys_setup: ints[0] %d\n", ints[0]);
5955     for (i = 1; i < ints[0]; i++) {
5956         ASC_DBG2(1, " ints[%d] 0x%x", i, ints[i]);
5957     }
5958     ASC_DBG(1, "\n");
5959 #endif /* ADVANSYS_DEBUG */
5960
5961     for (i = 1; i <= ints[0] && i <= ASC_NUM_IOPORT_PROBE; i++) {
5962         asc_ioport[i-1] = ints[i];
5963         ASC_DBG2(1, "advansys_setup: asc_ioport[%d] 0x%x\n",
5964             i - 1, asc_ioport[i-1]);
5965     }
5966 }
5967
5968
5969 /*
5970  * --- Loadable Driver Support
5971  */
5972
5973 static struct scsi_host_template driver_template = {
5974     .proc_name                  = "advansys",
5975 #ifdef CONFIG_PROC_FS
5976     .proc_info                  = advansys_proc_info,
5977 #endif
5978     .name                       = "advansys",
5979     .detect                     = advansys_detect, 
5980     .release                    = advansys_release,
5981     .info                       = advansys_info,
5982     .queuecommand               = advansys_queuecommand,
5983     .eh_bus_reset_handler       = advansys_reset,
5984     .bios_param                 = advansys_biosparam,
5985     .slave_configure            = advansys_slave_configure,
5986     /*
5987      * Because the driver may control an ISA adapter 'unchecked_isa_dma'
5988      * must be set. The flag will be cleared in advansys_detect for non-ISA
5989      * adapters. Refer to the comment in scsi_module.c for more information.
5990      */
5991     .unchecked_isa_dma          = 1,
5992     /*
5993      * All adapters controlled by this driver are capable of large
5994      * scatter-gather lists. According to the mid-level SCSI documentation
5995      * this obviates any performance gain provided by setting
5996      * 'use_clustering'. But empirically while CPU utilization is increased
5997      * by enabling clustering, I/O throughput increases as well.
5998      */
5999     .use_clustering             = ENABLE_CLUSTERING,
6000 };
6001 #include "scsi_module.c"
6002
6003
6004 /*
6005  * --- Miscellaneous Driver Functions
6006  */
6007
6008 /*
6009  * First-level interrupt handler.
6010  *
6011  * 'dev_id' is a pointer to the interrupting adapter's asc_board_t. Because
6012  * all boards are currently checked for interrupts on each interrupt, 'dev_id'
6013  * is not referenced. 'dev_id' could be used to identify an interrupt passed
6014  * to the AdvanSys driver which is for a device sharing an interrupt with
6015  * an AdvanSys adapter.
6016  */
6017 STATIC irqreturn_t
6018 advansys_interrupt(int irq, void *dev_id, struct pt_regs *regs)
6019 {
6020     ulong           flags;
6021     int             i;
6022     asc_board_t     *boardp;
6023     struct scsi_cmnd       *done_scp = NULL, *last_scp = NULL;
6024     struct scsi_cmnd       *new_last_scp;
6025     struct Scsi_Host *shp;
6026
6027     ASC_DBG(1, "advansys_interrupt: begin\n");
6028
6029     /*
6030      * Check for interrupts on all boards.
6031      * AscISR() will call asc_isr_callback().
6032      */
6033     for (i = 0; i < asc_board_count; i++) {
6034         shp = asc_host[i];
6035         boardp = ASC_BOARDP(shp);
6036         ASC_DBG2(2, "advansys_interrupt: i %d, boardp 0x%lx\n",
6037             i, (ulong) boardp);
6038         spin_lock_irqsave(&boardp->lock, flags);
6039         if (ASC_NARROW_BOARD(boardp)) {
6040             /*
6041              * Narrow Board
6042              */
6043             if (AscIsIntPending(shp->io_port)) {
6044                 ASC_STATS(shp, interrupt);
6045                 ASC_DBG(1, "advansys_interrupt: before AscISR()\n");
6046                 AscISR(&boardp->dvc_var.asc_dvc_var);
6047             }
6048         } else {
6049             /*
6050              * Wide Board
6051              */
6052             ASC_DBG(1, "advansys_interrupt: before AdvISR()\n");
6053             if (AdvISR(&boardp->dvc_var.adv_dvc_var)) {
6054                 ASC_STATS(shp, interrupt);
6055             }
6056         }
6057
6058         /*
6059          * Start waiting requests and create a list of completed requests.
6060          *
6061          * If a reset request is being performed for the board, the reset
6062          * handler will complete pending requests after it has completed.
6063          */
6064         if ((boardp->flags & ASC_HOST_IN_RESET) == 0) {
6065             ASC_DBG2(1, "advansys_interrupt: done_scp 0x%lx, last_scp 0x%lx\n",
6066                 (ulong) done_scp, (ulong) last_scp);
6067
6068             /* Start any waiting commands for the board. */
6069             if (!ASC_QUEUE_EMPTY(&boardp->waiting)) {
6070                 ASC_DBG(1, "advansys_interrupt: before asc_execute_queue()\n");
6071                 asc_execute_queue(&boardp->waiting);
6072             }
6073
6074              /*
6075               * Add to the list of requests that must be completed.
6076               *
6077               * 'done_scp' will always be NULL on the first iteration
6078               * of this loop. 'last_scp' is set at the same time as
6079               * 'done_scp'.
6080               */
6081             if (done_scp == NULL) {
6082                 done_scp = asc_dequeue_list(&boardp->done, &last_scp,
6083                     ASC_TID_ALL);
6084             } else {
6085                 ASC_ASSERT(last_scp != NULL);
6086                 last_scp->host_scribble = (unsigned char *)asc_dequeue_list(
6087                         &boardp->done, &new_last_scp, ASC_TID_ALL);
6088                 if (new_last_scp != NULL) {
6089                     ASC_ASSERT(REQPNEXT(last_scp) != NULL);
6090                     last_scp = new_last_scp;
6091                 }
6092             }
6093         }
6094         spin_unlock_irqrestore(&boardp->lock, flags);
6095     }
6096
6097     /*
6098      * If interrupts were enabled on entry, then they
6099      * are now enabled here.
6100      *
6101      * Complete all requests on the done list.
6102      */
6103
6104     asc_scsi_done_list(done_scp);
6105
6106     ASC_DBG(1, "advansys_interrupt: end\n");
6107     return IRQ_HANDLED;
6108 }
6109
6110 /*
6111  * Set the number of commands to queue per device for the
6112  * specified host adapter.
6113  */
6114 STATIC int
6115 advansys_slave_configure(struct scsi_device *device)
6116 {
6117     asc_board_t        *boardp;
6118
6119     boardp = ASC_BOARDP(device->host);
6120     boardp->flags |= ASC_SELECT_QUEUE_DEPTHS;
6121     /*
6122      * Save a pointer to the device and set its initial/maximum
6123      * queue depth.  Only save the pointer for a lun0 dev though.
6124      */
6125     if(device->lun == 0)
6126         boardp->device[device->id] = device;
6127     if(device->tagged_supported) {
6128         if (ASC_NARROW_BOARD(boardp)) {
6129             scsi_adjust_queue_depth(device, MSG_ORDERED_TAG,
6130                 boardp->dvc_var.asc_dvc_var.max_dvc_qng[device->id]);
6131         } else {
6132             scsi_adjust_queue_depth(device, MSG_ORDERED_TAG,
6133                 boardp->dvc_var.adv_dvc_var.max_dvc_qng);
6134         }
6135     } else {
6136         scsi_adjust_queue_depth(device, 0, device->host->cmd_per_lun);
6137     }
6138     ASC_DBG4(1, "advansys_slave_configure: device 0x%lx, boardp 0x%lx, id %d, depth %d\n",
6139             (ulong) device, (ulong) boardp, device->id, device->queue_depth);
6140     return 0;
6141 }
6142
6143 /*
6144  * Complete all requests on the singly linked list pointed
6145  * to by 'scp'.
6146  *
6147  * Interrupts can be enabled on entry.
6148  */
6149 STATIC void
6150 asc_scsi_done_list(struct scsi_cmnd *scp)
6151 {
6152     struct scsi_cmnd    *tscp;
6153
6154     ASC_DBG(2, "asc_scsi_done_list: begin\n");
6155     while (scp != NULL) {
6156         asc_board_t *boardp;
6157         struct device *dev;
6158
6159         ASC_DBG1(3, "asc_scsi_done_list: scp 0x%lx\n", (ulong) scp);
6160         tscp = REQPNEXT(scp);
6161         scp->host_scribble = NULL;
6162
6163         boardp = ASC_BOARDP(scp->device->host);
6164
6165         if (ASC_NARROW_BOARD(boardp))
6166             dev = boardp->dvc_cfg.asc_dvc_cfg.dev;
6167         else
6168             dev = boardp->dvc_cfg.adv_dvc_cfg.dev;
6169
6170         if (scp->use_sg)
6171             dma_unmap_sg(dev, (struct scatterlist *)scp->request_buffer,
6172                          scp->use_sg, scp->sc_data_direction);
6173         else if (scp->request_bufflen)
6174             dma_unmap_single(dev, scp->SCp.dma_handle,
6175                              scp->request_bufflen, scp->sc_data_direction);
6176
6177         ASC_STATS(scp->device->host, done);
6178         ASC_ASSERT(scp->scsi_done != NULL);
6179
6180         scp->scsi_done(scp);
6181
6182         scp = tscp;
6183     }
6184     ASC_DBG(2, "asc_scsi_done_list: done\n");
6185     return;
6186 }
6187
6188 /*
6189  * Execute a single 'Scsi_Cmnd'.
6190  *
6191  * The function 'done' is called when the request has been completed.
6192  *
6193  * Scsi_Cmnd:
6194  *
6195  *  host - board controlling device
6196  *  device - device to send command
6197  *  target - target of device
6198  *  lun - lun of device
6199  *  cmd_len - length of SCSI CDB
6200  *  cmnd - buffer for SCSI 8, 10, or 12 byte CDB
6201  *  use_sg - if non-zero indicates scatter-gather request with use_sg elements
6202  *
6203  *  if (use_sg == 0) {
6204  *    request_buffer - buffer address for request
6205  *    request_bufflen - length of request buffer
6206  *  } else {
6207  *    request_buffer - pointer to scatterlist structure
6208  *  }
6209  *
6210  *  sense_buffer - sense command buffer
6211  *
6212  *  result (4 bytes of an int):
6213  *    Byte Meaning
6214  *    0 SCSI Status Byte Code
6215  *    1 SCSI One Byte Message Code
6216  *    2 Host Error Code
6217  *    3 Mid-Level Error Code
6218  *
6219  *  host driver fields:
6220  *    SCp - Scsi_Pointer used for command processing status
6221  *    scsi_done - used to save caller's done function
6222  *    host_scribble - used for pointer to another struct scsi_cmnd
6223  *
6224  * If this function returns ASC_NOERROR the request has been enqueued
6225  * on the board's 'active' queue and will be completed from the
6226  * interrupt handler.
6227  *
6228  * If this function returns ASC_NOERROR the request has been enqueued
6229  * on the board's 'done' queue and must be completed by the caller.
6230  *
6231  * If ASC_BUSY is returned the request will be enqueued by the
6232  * caller on the target's waiting queue and re-tried later.
6233  */
6234 STATIC int
6235 asc_execute_scsi_cmnd(struct scsi_cmnd *scp)
6236 {
6237     asc_board_t        *boardp;
6238     ASC_DVC_VAR        *asc_dvc_varp;
6239     ADV_DVC_VAR        *adv_dvc_varp;
6240     ADV_SCSI_REQ_Q     *adv_scsiqp;
6241     struct scsi_device *device;
6242     int                ret;
6243
6244     ASC_DBG2(1, "asc_execute_scsi_cmnd: scp 0x%lx, done 0x%lx\n",
6245         (ulong) scp, (ulong) scp->scsi_done);
6246
6247     boardp = ASC_BOARDP(scp->device->host);
6248     device = boardp->device[scp->device->id];
6249
6250     if (ASC_NARROW_BOARD(boardp)) {
6251         /*
6252          * Build and execute Narrow Board request.
6253          */
6254
6255         asc_dvc_varp = &boardp->dvc_var.asc_dvc_var;
6256
6257         /*
6258          * Build Asc Library request structure using the
6259          * global structures 'asc_scsi_req' and 'asc_sg_head'.
6260          *
6261          * If an error is returned, then the request has been
6262          * queued on the board done queue. It will be completed
6263          * by the caller.
6264          *
6265          * asc_build_req() can not return ASC_BUSY.
6266          */
6267         if (asc_build_req(boardp, scp) == ASC_ERROR) {
6268             ASC_STATS(scp->device->host, build_error);
6269             return ASC_ERROR;
6270         }
6271
6272         /*
6273          * Execute the command. If there is no error, add the command
6274          * to the active queue.
6275          */
6276         switch (ret = AscExeScsiQueue(asc_dvc_varp, &asc_scsi_q)) {
6277         case ASC_NOERROR:
6278             ASC_STATS(scp->device->host, exe_noerror);
6279             /*
6280              * Increment monotonically increasing per device successful
6281              * request counter. Wrapping doesn't matter.
6282              */
6283             boardp->reqcnt[scp->device->id]++;
6284             asc_enqueue(&boardp->active, scp, ASC_BACK);
6285             ASC_DBG(1,
6286                 "asc_execute_scsi_cmnd: AscExeScsiQueue(), ASC_NOERROR\n");
6287             break;
6288         case ASC_BUSY:
6289             /*
6290              * Caller will enqueue request on the target's waiting queue
6291              * and retry later.
6292              */
6293             ASC_STATS(scp->device->host, exe_busy);
6294             break;
6295         case ASC_ERROR:
6296             ASC_PRINT2(
6297 "asc_execute_scsi_cmnd: board %d: AscExeScsiQueue() ASC_ERROR, err_code 0x%x\n",
6298                 boardp->id, asc_dvc_varp->err_code);
6299             ASC_STATS(scp->device->host, exe_error);
6300             scp->result = HOST_BYTE(DID_ERROR);
6301             asc_enqueue(&boardp->done, scp, ASC_BACK);
6302             break;
6303         default:
6304             ASC_PRINT2(
6305 "asc_execute_scsi_cmnd: board %d: AscExeScsiQueue() unknown, err_code 0x%x\n",
6306                 boardp->id, asc_dvc_varp->err_code);
6307             ASC_STATS(scp->device->host, exe_unknown);
6308             scp->result = HOST_BYTE(DID_ERROR);
6309             asc_enqueue(&boardp->done, scp, ASC_BACK);
6310             break;
6311         }
6312     } else {
6313         /*
6314          * Build and execute Wide Board request.
6315          */
6316         adv_dvc_varp = &boardp->dvc_var.adv_dvc_var;
6317
6318         /*
6319          * Build and get a pointer to an Adv Library request structure.
6320          *
6321          * If the request is successfully built then send it below,
6322          * otherwise return with an error.
6323          */
6324         switch (adv_build_req(boardp, scp, &adv_scsiqp)) {
6325         case ASC_NOERROR:
6326             ASC_DBG(3, "asc_execute_scsi_cmnd: adv_build_req ASC_NOERROR\n");
6327             break;
6328         case ASC_BUSY:
6329             ASC_DBG(1, "asc_execute_scsi_cmnd: adv_build_req ASC_BUSY\n");
6330             /*
6331              * If busy is returned the request has not been enqueued.
6332              * It will be enqueued by the caller on the target's waiting
6333              * queue and retried later.
6334              *
6335              * The asc_stats fields 'adv_build_noreq' and 'adv_build_nosg'
6336              * count wide board busy conditions. They are updated in
6337              * adv_build_req and adv_get_sglist, respectively.
6338              */
6339             return ASC_BUSY;
6340         case ASC_ERROR:
6341              /* 
6342               * If an error is returned, then the request has been
6343               * queued on the board done queue. It will be completed
6344               * by the caller.
6345               */
6346         default:
6347             ASC_DBG(1, "asc_execute_scsi_cmnd: adv_build_req ASC_ERROR\n");
6348             ASC_STATS(scp->device->host, build_error);
6349             return ASC_ERROR;
6350         }
6351
6352         /*
6353          * Execute the command. If there is no error, add the command
6354          * to the active queue.
6355          */
6356         switch (ret = AdvExeScsiQueue(adv_dvc_varp, adv_scsiqp)) {
6357         case ASC_NOERROR:
6358             ASC_STATS(scp->device->host, exe_noerror);
6359             /*
6360              * Increment monotonically increasing per device successful
6361              * request counter. Wrapping doesn't matter.
6362              */
6363             boardp->reqcnt[scp->device->id]++;
6364             asc_enqueue(&boardp->active, scp, ASC_BACK);
6365             ASC_DBG(1,
6366                 "asc_execute_scsi_cmnd: AdvExeScsiQueue(), ASC_NOERROR\n");
6367             break;
6368         case ASC_BUSY:
6369             /*
6370              * Caller will enqueue request on the target's waiting queue
6371              * and retry later.
6372              */
6373             ASC_STATS(scp->device->host, exe_busy);
6374             break;
6375         case ASC_ERROR:
6376             ASC_PRINT2(
6377 "asc_execute_scsi_cmnd: board %d: AdvExeScsiQueue() ASC_ERROR, err_code 0x%x\n",
6378                 boardp->id, adv_dvc_varp->err_code);
6379             ASC_STATS(scp->device->host, exe_error);
6380             scp->result = HOST_BYTE(DID_ERROR);
6381             asc_enqueue(&boardp->done, scp, ASC_BACK);
6382             break;
6383         default:
6384             ASC_PRINT2(
6385 "asc_execute_scsi_cmnd: board %d: AdvExeScsiQueue() unknown, err_code 0x%x\n",
6386                 boardp->id, adv_dvc_varp->err_code);
6387             ASC_STATS(scp->device->host, exe_unknown);
6388             scp->result = HOST_BYTE(DID_ERROR);
6389             asc_enqueue(&boardp->done, scp, ASC_BACK);
6390             break;
6391         }
6392     }
6393
6394     ASC_DBG(1, "asc_execute_scsi_cmnd: end\n");
6395     return ret;
6396 }
6397
6398 /*
6399  * Build a request structure for the Asc Library (Narrow Board).
6400  *
6401  * The global structures 'asc_scsi_q' and 'asc_sg_head' are
6402  * used to build the request.
6403  *
6404  * If an error occurs, then queue the request on the board done
6405  * queue and return ASC_ERROR.
6406  */
6407 STATIC int
6408 asc_build_req(asc_board_t *boardp, struct scsi_cmnd *scp)
6409 {
6410     struct device *dev = boardp->dvc_cfg.asc_dvc_cfg.dev;
6411
6412     /*
6413      * Mutually exclusive access is required to 'asc_scsi_q' and
6414      * 'asc_sg_head' until after the request is started.
6415      */
6416     memset(&asc_scsi_q, 0, sizeof(ASC_SCSI_Q));
6417
6418     /*
6419      * Point the ASC_SCSI_Q to the 'struct scsi_cmnd'.
6420      */
6421     asc_scsi_q.q2.srb_ptr = ASC_VADDR_TO_U32(scp);
6422
6423     /*
6424      * Build the ASC_SCSI_Q request.
6425      *
6426      * For narrow boards a CDB length maximum of 12 bytes
6427      * is supported.
6428      */
6429     if (scp->cmd_len > ASC_MAX_CDB_LEN) {
6430         ASC_PRINT3(
6431 "asc_build_req: board %d: cmd_len %d > ASC_MAX_CDB_LEN  %d\n",
6432             boardp->id, scp->cmd_len, ASC_MAX_CDB_LEN);
6433         scp->result = HOST_BYTE(DID_ERROR);
6434         asc_enqueue(&boardp->done, scp, ASC_BACK);
6435         return ASC_ERROR;
6436     }
6437     asc_scsi_q.cdbptr = &scp->cmnd[0];
6438     asc_scsi_q.q2.cdb_len = scp->cmd_len;
6439     asc_scsi_q.q1.target_id = ASC_TID_TO_TARGET_ID(scp->device->id);
6440     asc_scsi_q.q1.target_lun = scp->device->lun;
6441     asc_scsi_q.q2.target_ix = ASC_TIDLUN_TO_IX(scp->device->id, scp->device->lun);
6442     asc_scsi_q.q1.sense_addr = cpu_to_le32(virt_to_bus(&scp->sense_buffer[0]));
6443     asc_scsi_q.q1.sense_len = sizeof(scp->sense_buffer);
6444
6445     /*
6446      * If there are any outstanding requests for the current target,
6447      * then every 255th request send an ORDERED request. This heuristic
6448      * tries to retain the benefit of request sorting while preventing
6449      * request starvation. 255 is the max number of tags or pending commands
6450      * a device may have outstanding.
6451      *
6452      * The request count is incremented below for every successfully
6453      * started request.
6454      *
6455      */
6456     if ((boardp->dvc_var.asc_dvc_var.cur_dvc_qng[scp->device->id] > 0) &&
6457         (boardp->reqcnt[scp->device->id] % 255) == 0) {
6458         asc_scsi_q.q2.tag_code = MSG_ORDERED_TAG;
6459     } else {
6460         asc_scsi_q.q2.tag_code = MSG_SIMPLE_TAG;
6461     }
6462
6463     /*
6464      * Build ASC_SCSI_Q for a contiguous buffer or a scatter-gather
6465      * buffer command.
6466      */
6467     if (scp->use_sg == 0) {
6468         /*
6469          * CDB request of single contiguous buffer.
6470          */
6471         ASC_STATS(scp->device->host, cont_cnt);
6472         scp->SCp.dma_handle = scp->request_bufflen ?
6473             dma_map_single(dev, scp->request_buffer,
6474                            scp->request_bufflen, scp->sc_data_direction) : 0;
6475         asc_scsi_q.q1.data_addr = cpu_to_le32(scp->SCp.dma_handle);
6476         asc_scsi_q.q1.data_cnt = cpu_to_le32(scp->request_bufflen);
6477         ASC_STATS_ADD(scp->device->host, cont_xfer,
6478                       ASC_CEILING(scp->request_bufflen, 512));
6479         asc_scsi_q.q1.sg_queue_cnt = 0;
6480         asc_scsi_q.sg_head = NULL;
6481     } else {
6482         /*
6483          * CDB scatter-gather request list.
6484          */
6485         int                     sgcnt;
6486         int                     use_sg;
6487         struct scatterlist      *slp;
6488
6489         slp = (struct scatterlist *)scp->request_buffer;
6490         use_sg = dma_map_sg(dev, slp, scp->use_sg, scp->sc_data_direction);
6491
6492         if (use_sg > scp->device->host->sg_tablesize) {
6493             ASC_PRINT3(
6494 "asc_build_req: board %d: use_sg %d > sg_tablesize %d\n",
6495                 boardp->id, use_sg, scp->device->host->sg_tablesize);
6496             dma_unmap_sg(dev, slp, scp->use_sg, scp->sc_data_direction);
6497             scp->result = HOST_BYTE(DID_ERROR);
6498             asc_enqueue(&boardp->done, scp, ASC_BACK);
6499             return ASC_ERROR;
6500         }
6501
6502         ASC_STATS(scp->device->host, sg_cnt);
6503
6504         /*
6505          * Use global ASC_SG_HEAD structure and set the ASC_SCSI_Q
6506          * structure to point to it.
6507          */
6508         memset(&asc_sg_head, 0, sizeof(ASC_SG_HEAD));
6509
6510         asc_scsi_q.q1.cntl |= QC_SG_HEAD;
6511         asc_scsi_q.sg_head = &asc_sg_head;
6512         asc_scsi_q.q1.data_cnt = 0;
6513         asc_scsi_q.q1.data_addr = 0;
6514         /* This is a byte value, otherwise it would need to be swapped. */
6515         asc_sg_head.entry_cnt = asc_scsi_q.q1.sg_queue_cnt = use_sg;
6516         ASC_STATS_ADD(scp->device->host, sg_elem, asc_sg_head.entry_cnt);
6517
6518         /*
6519          * Convert scatter-gather list into ASC_SG_HEAD list.
6520          */
6521         for (sgcnt = 0; sgcnt < use_sg; sgcnt++, slp++) {
6522             asc_sg_head.sg_list[sgcnt].addr = cpu_to_le32(sg_dma_address(slp));
6523             asc_sg_head.sg_list[sgcnt].bytes = cpu_to_le32(sg_dma_len(slp));
6524             ASC_STATS_ADD(scp->device->host, sg_xfer, ASC_CEILING(sg_dma_len(slp), 512));
6525         }
6526     }
6527
6528     ASC_DBG_PRT_ASC_SCSI_Q(2, &asc_scsi_q);
6529     ASC_DBG_PRT_CDB(1, scp->cmnd, scp->cmd_len);
6530
6531     return ASC_NOERROR;
6532 }
6533
6534 /*
6535  * Build a request structure for the Adv Library (Wide Board).
6536  *
6537  * If an adv_req_t can not be allocated to issue the request,
6538  * then return ASC_BUSY. If an error occurs, then return ASC_ERROR.
6539  *
6540  * Multi-byte fields in the ASC_SCSI_REQ_Q that are used by the
6541  * microcode for DMA addresses or math operations are byte swapped
6542  * to little-endian order.
6543  */
6544 STATIC int
6545 adv_build_req(asc_board_t *boardp, struct scsi_cmnd *scp,
6546     ADV_SCSI_REQ_Q **adv_scsiqpp)
6547 {
6548     adv_req_t           *reqp;
6549     ADV_SCSI_REQ_Q      *scsiqp;
6550     int                 i;
6551     int                 ret;
6552     struct device       *dev = boardp->dvc_cfg.adv_dvc_cfg.dev;
6553
6554     /*
6555      * Allocate an adv_req_t structure from the board to execute
6556      * the command.
6557      */
6558     if (boardp->adv_reqp == NULL) {
6559         ASC_DBG(1, "adv_build_req: no free adv_req_t\n");
6560         ASC_STATS(scp->device->host, adv_build_noreq);
6561         return ASC_BUSY;
6562     } else {
6563         reqp = boardp->adv_reqp;
6564         boardp->adv_reqp = reqp->next_reqp;
6565         reqp->next_reqp = NULL;
6566     }
6567
6568     /*
6569      * Get 32-byte aligned ADV_SCSI_REQ_Q and ADV_SG_BLOCK pointers.
6570      */
6571     scsiqp = (ADV_SCSI_REQ_Q *) ADV_32BALIGN(&reqp->scsi_req_q);
6572
6573     /*
6574      * Initialize the structure.
6575      */
6576     scsiqp->cntl = scsiqp->scsi_cntl = scsiqp->done_status = 0;
6577
6578     /*
6579      * Set the ADV_SCSI_REQ_Q 'srb_ptr' to point to the adv_req_t structure.
6580      */
6581     scsiqp->srb_ptr = ASC_VADDR_TO_U32(reqp);
6582
6583     /*
6584      * Set the adv_req_t 'cmndp' to point to the struct scsi_cmnd structure.
6585      */
6586     reqp->cmndp = scp;
6587
6588     /*
6589      * Build the ADV_SCSI_REQ_Q request.
6590      */
6591
6592     /*
6593      * Set CDB length and copy it to the request structure.
6594      * For wide  boards a CDB length maximum of 16 bytes
6595      * is supported.
6596      */
6597     if (scp->cmd_len > ADV_MAX_CDB_LEN) {
6598         ASC_PRINT3(
6599 "adv_build_req: board %d: cmd_len %d > ADV_MAX_CDB_LEN  %d\n",
6600             boardp->id, scp->cmd_len, ADV_MAX_CDB_LEN);
6601         scp->result = HOST_BYTE(DID_ERROR);
6602         asc_enqueue(&boardp->done, scp, ASC_BACK);
6603         return ASC_ERROR;
6604     }
6605     scsiqp->cdb_len = scp->cmd_len;
6606     /* Copy first 12 CDB bytes to cdb[]. */
6607     for (i = 0; i < scp->cmd_len && i < 12; i++) {
6608         scsiqp->cdb[i] = scp->cmnd[i];
6609     }
6610     /* Copy last 4 CDB bytes, if present, to cdb16[]. */
6611     for (; i < scp->cmd_len; i++) {
6612         scsiqp->cdb16[i - 12] = scp->cmnd[i];
6613     }
6614
6615     scsiqp->target_id = scp->device->id;
6616     scsiqp->target_lun = scp->device->lun;
6617
6618     scsiqp->sense_addr = cpu_to_le32(virt_to_bus(&scp->sense_buffer[0]));
6619     scsiqp->sense_len = sizeof(scp->sense_buffer);
6620
6621     /*
6622      * Build ADV_SCSI_REQ_Q for a contiguous buffer or a scatter-gather
6623      * buffer command.
6624      */
6625
6626     scsiqp->data_cnt = cpu_to_le32(scp->request_bufflen);
6627     scsiqp->vdata_addr = scp->request_buffer;
6628     scsiqp->data_addr = cpu_to_le32(virt_to_bus(scp->request_buffer));
6629
6630     if (scp->use_sg == 0) {
6631         /*
6632          * CDB request of single contiguous buffer.
6633          */
6634         reqp->sgblkp = NULL;
6635         scsiqp->data_cnt = cpu_to_le32(scp->request_bufflen);
6636         if (scp->request_bufflen) {
6637             scsiqp->vdata_addr = scp->request_buffer;
6638             scp->SCp.dma_handle =
6639                 dma_map_single(dev, scp->request_buffer,
6640                                scp->request_bufflen, scp->sc_data_direction);
6641         } else {
6642             scsiqp->vdata_addr = 0;
6643             scp->SCp.dma_handle = 0;
6644         }
6645         scsiqp->data_addr = cpu_to_le32(scp->SCp.dma_handle);
6646         scsiqp->sg_list_ptr = NULL;
6647         scsiqp->sg_real_addr = 0;
6648         ASC_STATS(scp->device->host, cont_cnt);
6649         ASC_STATS_ADD(scp->device->host, cont_xfer,
6650                       ASC_CEILING(scp->request_bufflen, 512));
6651     } else {
6652         /*
6653          * CDB scatter-gather request list.
6654          */
6655         struct scatterlist *slp;
6656         int use_sg;
6657
6658         slp = (struct scatterlist *)scp->request_buffer;
6659         use_sg = dma_map_sg(dev, slp, scp->use_sg, scp->sc_data_direction);
6660
6661         if (use_sg > ADV_MAX_SG_LIST) {
6662             ASC_PRINT3(
6663 "adv_build_req: board %d: use_sg %d > ADV_MAX_SG_LIST %d\n",
6664                 boardp->id, use_sg, scp->device->host->sg_tablesize);
6665             dma_unmap_sg(dev, slp, scp->use_sg, scp->sc_data_direction);
6666             scp->result = HOST_BYTE(DID_ERROR);
6667             asc_enqueue(&boardp->done, scp, ASC_BACK);
6668
6669             /*
6670              * Free the 'adv_req_t' structure by adding it back to the
6671              * board free list.
6672              */
6673             reqp->next_reqp = boardp->adv_reqp;
6674             boardp->adv_reqp = reqp;
6675
6676             return ASC_ERROR;
6677         }
6678
6679         if ((ret = adv_get_sglist(boardp, reqp, scp, use_sg)) != ADV_SUCCESS) {
6680             /*
6681              * Free the adv_req_t structure by adding it back to the
6682              * board free list.
6683              */
6684             reqp->next_reqp = boardp->adv_reqp;
6685             boardp->adv_reqp = reqp;
6686
6687             return ret;
6688         }
6689
6690         ASC_STATS(scp->device->host, sg_cnt);
6691         ASC_STATS_ADD(scp->device->host, sg_elem, use_sg);
6692     }
6693
6694     ASC_DBG_PRT_ADV_SCSI_REQ_Q(2, scsiqp);
6695     ASC_DBG_PRT_CDB(1, scp->cmnd, scp->cmd_len);
6696
6697     *adv_scsiqpp = scsiqp;
6698
6699     return ASC_NOERROR;
6700 }
6701
6702 /*
6703  * Build scatter-gather list for Adv Library (Wide Board).
6704  *
6705  * Additional ADV_SG_BLOCK structures will need to be allocated
6706  * if the total number of scatter-gather elements exceeds
6707  * NO_OF_SG_PER_BLOCK (15). The ADV_SG_BLOCK structures are
6708  * assumed to be physically contiguous.
6709  *
6710  * Return:
6711  *      ADV_SUCCESS(1) - SG List successfully created
6712  *      ADV_ERROR(-1) - SG List creation failed
6713  */
6714 STATIC int
6715 adv_get_sglist(asc_board_t *boardp, adv_req_t *reqp, struct scsi_cmnd *scp, int use_sg)
6716 {
6717     adv_sgblk_t         *sgblkp;
6718     ADV_SCSI_REQ_Q      *scsiqp;
6719     struct scatterlist  *slp;
6720     int                 sg_elem_cnt;
6721     ADV_SG_BLOCK        *sg_block, *prev_sg_block;
6722     ADV_PADDR           sg_block_paddr;
6723     int                 i;
6724
6725     scsiqp = (ADV_SCSI_REQ_Q *) ADV_32BALIGN(&reqp->scsi_req_q);
6726     slp = (struct scatterlist *) scp->request_buffer;
6727     sg_elem_cnt = use_sg;
6728     prev_sg_block = NULL;
6729     reqp->sgblkp = NULL;
6730
6731     do
6732     {
6733         /*
6734          * Allocate a 'adv_sgblk_t' structure from the board free
6735          * list. One 'adv_sgblk_t' structure holds NO_OF_SG_PER_BLOCK
6736          * (15) scatter-gather elements.
6737          */
6738         if ((sgblkp = boardp->adv_sgblkp) == NULL) {
6739             ASC_DBG(1, "adv_get_sglist: no free adv_sgblk_t\n");
6740             ASC_STATS(scp->device->host, adv_build_nosg);
6741
6742             /*
6743              * Allocation failed. Free 'adv_sgblk_t' structures already
6744              * allocated for the request.
6745              */
6746             while ((sgblkp = reqp->sgblkp) != NULL)
6747             {
6748                 /* Remove 'sgblkp' from the request list. */
6749                 reqp->sgblkp = sgblkp->next_sgblkp;
6750
6751                 /* Add 'sgblkp' to the board free list. */
6752                 sgblkp->next_sgblkp = boardp->adv_sgblkp;
6753                 boardp->adv_sgblkp = sgblkp;
6754             }
6755             return ASC_BUSY;
6756         } else {
6757             /* Complete 'adv_sgblk_t' board allocation. */
6758             boardp->adv_sgblkp = sgblkp->next_sgblkp;
6759             sgblkp->next_sgblkp = NULL;
6760
6761             /*
6762              * Get 8 byte aligned virtual and physical addresses for
6763              * the allocated ADV_SG_BLOCK structure.
6764              */
6765             sg_block = (ADV_SG_BLOCK *) ADV_8BALIGN(&sgblkp->sg_block);
6766             sg_block_paddr = virt_to_bus(sg_block);
6767
6768             /*
6769              * Check if this is the first 'adv_sgblk_t' for the request.
6770              */
6771             if (reqp->sgblkp == NULL)
6772             {
6773                 /* Request's first scatter-gather block. */
6774                 reqp->sgblkp = sgblkp;
6775
6776                 /*
6777                  * Set ADV_SCSI_REQ_T ADV_SG_BLOCK virtual and physical
6778                  * address pointers.
6779                  */
6780                 scsiqp->sg_list_ptr = sg_block;
6781                 scsiqp->sg_real_addr = cpu_to_le32(sg_block_paddr);
6782             } else
6783             {
6784                 /* Request's second or later scatter-gather block. */
6785                 sgblkp->next_sgblkp = reqp->sgblkp;
6786                 reqp->sgblkp = sgblkp;
6787
6788                 /*
6789                  * Point the previous ADV_SG_BLOCK structure to
6790                  * the newly allocated ADV_SG_BLOCK structure.
6791                  */
6792                 ASC_ASSERT(prev_sg_block != NULL);
6793                 prev_sg_block->sg_ptr = cpu_to_le32(sg_block_paddr);
6794             }
6795         }
6796
6797         for (i = 0; i < NO_OF_SG_PER_BLOCK; i++)
6798         {
6799             sg_block->sg_list[i].sg_addr = cpu_to_le32(sg_dma_address(slp));
6800             sg_block->sg_list[i].sg_count = cpu_to_le32(sg_dma_len(slp));
6801             ASC_STATS_ADD(scp->device->host, sg_xfer, ASC_CEILING(sg_dma_len(slp), 512));
6802
6803             if (--sg_elem_cnt == 0)
6804             {   /* Last ADV_SG_BLOCK and scatter-gather entry. */
6805                 sg_block->sg_cnt = i + 1;
6806                 sg_block->sg_ptr = 0L;    /* Last ADV_SG_BLOCK in list. */
6807                 return ADV_SUCCESS;
6808             }
6809             slp++;
6810         }
6811         sg_block->sg_cnt = NO_OF_SG_PER_BLOCK;
6812         prev_sg_block = sg_block;
6813     }
6814     while (1);
6815     /* NOTREACHED */
6816 }
6817
6818 /*
6819  * asc_isr_callback() - Second Level Interrupt Handler called by AscISR().
6820  *
6821  * Interrupt callback function for the Narrow SCSI Asc Library.
6822  */
6823 STATIC void
6824 asc_isr_callback(ASC_DVC_VAR *asc_dvc_varp, ASC_QDONE_INFO *qdonep)
6825 {
6826     asc_board_t         *boardp;
6827     struct scsi_cmnd           *scp;
6828     struct Scsi_Host    *shp;
6829     int                 i;
6830
6831     ASC_DBG2(1, "asc_isr_callback: asc_dvc_varp 0x%lx, qdonep 0x%lx\n",
6832         (ulong) asc_dvc_varp, (ulong) qdonep);
6833     ASC_DBG_PRT_ASC_QDONE_INFO(2, qdonep);
6834
6835     /*
6836      * Get the struct scsi_cmnd structure and Scsi_Host structure for the
6837      * command that has been completed.
6838      */
6839     scp = (struct scsi_cmnd *) ASC_U32_TO_VADDR(qdonep->d2.srb_ptr);
6840     ASC_DBG1(1, "asc_isr_callback: scp 0x%lx\n", (ulong) scp);
6841
6842     if (scp == NULL) {
6843         ASC_PRINT("asc_isr_callback: scp is NULL\n");
6844         return;
6845     }
6846     ASC_DBG_PRT_CDB(2, scp->cmnd, scp->cmd_len);
6847
6848     /*
6849      * If the request's host pointer is not valid, display a
6850      * message and return.
6851      */
6852     shp = scp->device->host;
6853     for (i = 0; i < asc_board_count; i++) {
6854         if (asc_host[i] == shp) {
6855             break;
6856         }
6857     }
6858     if (i == asc_board_count) {
6859         ASC_PRINT2(
6860             "asc_isr_callback: scp 0x%lx has bad host pointer, host 0x%lx\n",
6861             (ulong) scp, (ulong) shp);
6862         return;
6863     }
6864
6865     ASC_STATS(shp, callback);
6866     ASC_DBG1(1, "asc_isr_callback: shp 0x%lx\n", (ulong) shp);
6867
6868     /*
6869      * If the request isn't found on the active queue, it may
6870      * have been removed to handle a reset request.
6871      * Display a message and return.
6872      */
6873     boardp = ASC_BOARDP(shp);
6874     ASC_ASSERT(asc_dvc_varp == &boardp->dvc_var.asc_dvc_var);
6875     if (asc_rmqueue(&boardp->active, scp) == ASC_FALSE) {
6876         ASC_PRINT2(
6877             "asc_isr_callback: board %d: scp 0x%lx not on active queue\n",
6878             boardp->id, (ulong) scp);
6879         return;
6880     }
6881
6882     /*
6883      * 'qdonep' contains the command's ending status.
6884      */
6885     switch (qdonep->d3.done_stat) {
6886     case QD_NO_ERROR:
6887         ASC_DBG(2, "asc_isr_callback: QD_NO_ERROR\n");
6888         scp->result = 0;
6889
6890         /*
6891          * If an INQUIRY command completed successfully, then call
6892          * the AscInquiryHandling() function to set-up the device.
6893          */
6894         if (scp->cmnd[0] == INQUIRY && scp->device->lun == 0 &&
6895             (scp->request_bufflen - qdonep->remain_bytes) >= 8)
6896         {
6897             AscInquiryHandling(asc_dvc_varp, scp->device->id & 0x7,
6898                 (ASC_SCSI_INQUIRY *) scp->request_buffer);
6899         }
6900
6901         /*
6902          * Check for an underrun condition.
6903          *
6904          * If there was no error and an underrun condition, then
6905          * then return the number of underrun bytes.
6906          */
6907         if (scp->request_bufflen != 0 && qdonep->remain_bytes != 0 &&
6908             qdonep->remain_bytes <= scp->request_bufflen) {
6909             ASC_DBG1(1, "asc_isr_callback: underrun condition %u bytes\n",
6910             (unsigned) qdonep->remain_bytes);
6911             scp->resid = qdonep->remain_bytes;
6912         }
6913         break;
6914
6915     case QD_WITH_ERROR:
6916         ASC_DBG(2, "asc_isr_callback: QD_WITH_ERROR\n");
6917         switch (qdonep->d3.host_stat) {
6918         case QHSTA_NO_ERROR:
6919             if (qdonep->d3.scsi_stat == SAM_STAT_CHECK_CONDITION) {
6920                 ASC_DBG(2, "asc_isr_callback: SAM_STAT_CHECK_CONDITION\n");
6921                 ASC_DBG_PRT_SENSE(2, scp->sense_buffer,
6922                     sizeof(scp->sense_buffer));
6923                 /*
6924                  * Note: The 'status_byte()' macro used by target drivers
6925                  * defined in scsi.h shifts the status byte returned by
6926                  * host drivers right by 1 bit. This is why target drivers
6927                  * also use right shifted status byte definitions. For
6928                  * instance target drivers use CHECK_CONDITION, defined to
6929                  * 0x1, instead of the SCSI defined check condition value
6930                  * of 0x2. Host drivers are supposed to return the status
6931                  * byte as it is defined by SCSI.
6932                  */
6933                 scp->result = DRIVER_BYTE(DRIVER_SENSE) |
6934                     STATUS_BYTE(qdonep->d3.scsi_stat);
6935             } else {
6936                 scp->result = STATUS_BYTE(qdonep->d3.scsi_stat);
6937             }
6938             break;
6939
6940         default:
6941             /* QHSTA error occurred */
6942             ASC_DBG1(1, "asc_isr_callback: host_stat 0x%x\n",
6943                 qdonep->d3.host_stat);
6944             scp->result = HOST_BYTE(DID_BAD_TARGET);
6945             break;
6946         }
6947         break;
6948
6949     case QD_ABORTED_BY_HOST:
6950         ASC_DBG(1, "asc_isr_callback: QD_ABORTED_BY_HOST\n");
6951         scp->result = HOST_BYTE(DID_ABORT) | MSG_BYTE(qdonep->d3.scsi_msg) |
6952                 STATUS_BYTE(qdonep->d3.scsi_stat);
6953         break;
6954
6955     default:
6956         ASC_DBG1(1, "asc_isr_callback: done_stat 0x%x\n", qdonep->d3.done_stat);
6957         scp->result = HOST_BYTE(DID_ERROR) | MSG_BYTE(qdonep->d3.scsi_msg) |
6958                 STATUS_BYTE(qdonep->d3.scsi_stat);
6959         break;
6960     }
6961
6962     /*
6963      * If the 'init_tidmask' bit isn't already set for the target and the
6964      * current request finished normally, then set the bit for the target
6965      * to indicate that a device is present.
6966      */
6967     if ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(scp->device->id)) == 0 &&
6968         qdonep->d3.done_stat == QD_NO_ERROR &&
6969         qdonep->d3.host_stat == QHSTA_NO_ERROR) {
6970         boardp->init_tidmask |= ADV_TID_TO_TIDMASK(scp->device->id);
6971     }
6972
6973     /*
6974      * Because interrupts may be enabled by the 'struct scsi_cmnd' done
6975      * function, add the command to the end of the board's done queue.
6976      * The done function for the command will be called from
6977      * advansys_interrupt().
6978      */
6979     asc_enqueue(&boardp->done, scp, ASC_BACK);
6980
6981     return;
6982 }
6983
6984 /*
6985  * adv_isr_callback() - Second Level Interrupt Handler called by AdvISR().
6986  *
6987  * Callback function for the Wide SCSI Adv Library.
6988  */
6989 STATIC void
6990 adv_isr_callback(ADV_DVC_VAR *adv_dvc_varp, ADV_SCSI_REQ_Q *scsiqp)
6991 {
6992     asc_board_t         *boardp;
6993     adv_req_t           *reqp;
6994     adv_sgblk_t         *sgblkp;
6995     struct scsi_cmnd           *scp;
6996     struct Scsi_Host    *shp;
6997     int                 i;
6998     ADV_DCNT            resid_cnt;
6999
7000
7001     ASC_DBG2(1, "adv_isr_callback: adv_dvc_varp 0x%lx, scsiqp 0x%lx\n",
7002         (ulong) adv_dvc_varp, (ulong) scsiqp);
7003     ASC_DBG_PRT_ADV_SCSI_REQ_Q(2, scsiqp);
7004
7005     /*
7006      * Get the adv_req_t structure for the command that has been
7007      * completed. The adv_req_t structure actually contains the
7008      * completed ADV_SCSI_REQ_Q structure.
7009      */
7010     reqp = (adv_req_t *) ADV_U32_TO_VADDR(scsiqp->srb_ptr);
7011     ASC_DBG1(1, "adv_isr_callback: reqp 0x%lx\n", (ulong) reqp);
7012     if (reqp == NULL) {
7013         ASC_PRINT("adv_isr_callback: reqp is NULL\n");
7014         return;
7015     }
7016
7017     /*
7018      * Get the struct scsi_cmnd structure and Scsi_Host structure for the
7019      * command that has been completed.
7020      *
7021      * Note: The adv_req_t request structure and adv_sgblk_t structure,
7022      * if any, are dropped, because a board structure pointer can not be
7023      * determined.
7024      */
7025     scp = reqp->cmndp;
7026     ASC_DBG1(1, "adv_isr_callback: scp 0x%lx\n", (ulong) scp);
7027     if (scp == NULL) {
7028         ASC_PRINT("adv_isr_callback: scp is NULL; adv_req_t dropped.\n");
7029         return;
7030     }
7031     ASC_DBG_PRT_CDB(2, scp->cmnd, scp->cmd_len);
7032
7033     /*
7034      * If the request's host pointer is not valid, display a message
7035      * and return.
7036      */
7037     shp = scp->device->host;
7038     for (i = 0; i < asc_board_count; i++) {
7039         if (asc_host[i] == shp) {
7040             break;
7041         }
7042     }
7043     /*
7044      * Note: If the host structure is not found, the adv_req_t request
7045      * structure and adv_sgblk_t structure, if any, is dropped.
7046      */
7047     if (i == asc_board_count) {
7048         ASC_PRINT2(
7049             "adv_isr_callback: scp 0x%lx has bad host pointer, host 0x%lx\n",
7050             (ulong) scp, (ulong) shp);
7051         return;
7052     }
7053
7054     ASC_STATS(shp, callback);
7055     ASC_DBG1(1, "adv_isr_callback: shp 0x%lx\n", (ulong) shp);
7056
7057     /*
7058      * If the request isn't found on the active queue, it may have been
7059      * removed to handle a reset request. Display a message and return.
7060      *
7061      * Note: Because the structure may still be in use don't attempt
7062      * to free the adv_req_t and adv_sgblk_t, if any, structures.
7063      */
7064     boardp = ASC_BOARDP(shp);
7065     ASC_ASSERT(adv_dvc_varp == &boardp->dvc_var.adv_dvc_var);
7066     if (asc_rmqueue(&boardp->active, scp) == ASC_FALSE) {
7067         ASC_PRINT2(
7068             "adv_isr_callback: board %d: scp 0x%lx not on active queue\n",
7069             boardp->id, (ulong) scp);
7070         return;
7071     }
7072
7073     /*
7074      * 'done_status' contains the command's ending status.
7075      */
7076     switch (scsiqp->done_status) {
7077     case QD_NO_ERROR:
7078         ASC_DBG(2, "adv_isr_callback: QD_NO_ERROR\n");
7079         scp->result = 0;
7080
7081         /*
7082          * Check for an underrun condition.
7083          *
7084          * If there was no error and an underrun condition, then
7085          * then return the number of underrun bytes.
7086          */
7087         resid_cnt = le32_to_cpu(scsiqp->data_cnt);
7088         if (scp->request_bufflen != 0 && resid_cnt != 0 &&
7089             resid_cnt <= scp->request_bufflen) {
7090             ASC_DBG1(1, "adv_isr_callback: underrun condition %lu bytes\n",
7091                 (ulong) resid_cnt);
7092             scp->resid = resid_cnt;
7093         }
7094         break;
7095
7096     case QD_WITH_ERROR:
7097         ASC_DBG(2, "adv_isr_callback: QD_WITH_ERROR\n");
7098         switch (scsiqp->host_status) {
7099         case QHSTA_NO_ERROR:
7100             if (scsiqp->scsi_status == SAM_STAT_CHECK_CONDITION) {
7101                 ASC_DBG(2, "adv_isr_callback: SAM_STAT_CHECK_CONDITION\n");
7102                 ASC_DBG_PRT_SENSE(2, scp->sense_buffer,
7103                     sizeof(scp->sense_buffer));
7104                 /*
7105                  * Note: The 'status_byte()' macro used by target drivers
7106                  * defined in scsi.h shifts the status byte returned by
7107                  * host drivers right by 1 bit. This is why target drivers
7108                  * also use right shifted status byte definitions. For
7109                  * instance target drivers use CHECK_CONDITION, defined to
7110                  * 0x1, instead of the SCSI defined check condition value
7111                  * of 0x2. Host drivers are supposed to return the status
7112                  * byte as it is defined by SCSI.
7113                  */
7114                 scp->result = DRIVER_BYTE(DRIVER_SENSE) |
7115                     STATUS_BYTE(scsiqp->scsi_status);
7116             } else {
7117                 scp->result = STATUS_BYTE(scsiqp->scsi_status);
7118             }
7119             break;
7120
7121         default:
7122             /* Some other QHSTA error occurred. */
7123             ASC_DBG1(1, "adv_isr_callback: host_status 0x%x\n",
7124                 scsiqp->host_status);
7125             scp->result = HOST_BYTE(DID_BAD_TARGET);
7126             break;
7127         }
7128         break;
7129
7130     case QD_ABORTED_BY_HOST:
7131         ASC_DBG(1, "adv_isr_callback: QD_ABORTED_BY_HOST\n");
7132         scp->result = HOST_BYTE(DID_ABORT) | STATUS_BYTE(scsiqp->scsi_status);
7133         break;
7134
7135     default:
7136         ASC_DBG1(1, "adv_isr_callback: done_status 0x%x\n", scsiqp->done_status);
7137         scp->result = HOST_BYTE(DID_ERROR) | STATUS_BYTE(scsiqp->scsi_status);
7138         break;
7139     }
7140
7141     /*
7142      * If the 'init_tidmask' bit isn't already set for the target and the
7143      * current request finished normally, then set the bit for the target
7144      * to indicate that a device is present.
7145      */
7146     if ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(scp->device->id)) == 0 &&
7147         scsiqp->done_status == QD_NO_ERROR &&
7148         scsiqp->host_status == QHSTA_NO_ERROR) {
7149         boardp->init_tidmask |= ADV_TID_TO_TIDMASK(scp->device->id);
7150     }
7151
7152     /*
7153      * Because interrupts may be enabled by the 'struct scsi_cmnd' done
7154      * function, add the command to the end of the board's done queue.
7155      * The done function for the command will be called from
7156      * advansys_interrupt().
7157      */
7158     asc_enqueue(&boardp->done, scp, ASC_BACK);
7159
7160     /*
7161      * Free all 'adv_sgblk_t' structures allocated for the request.
7162      */
7163     while ((sgblkp = reqp->sgblkp) != NULL)
7164     {
7165         /* Remove 'sgblkp' from the request list. */
7166         reqp->sgblkp = sgblkp->next_sgblkp;
7167
7168         /* Add 'sgblkp' to the board free list. */
7169         sgblkp->next_sgblkp = boardp->adv_sgblkp;
7170         boardp->adv_sgblkp = sgblkp;
7171     }
7172
7173     /*
7174      * Free the adv_req_t structure used with the command by adding
7175      * it back to the board free list.
7176      */
7177     reqp->next_reqp = boardp->adv_reqp;
7178     boardp->adv_reqp = reqp;
7179
7180     ASC_DBG(1, "adv_isr_callback: done\n");
7181
7182     return;
7183 }
7184
7185 /*
7186  * adv_async_callback() - Adv Library asynchronous event callback function.
7187  */
7188 STATIC void
7189 adv_async_callback(ADV_DVC_VAR *adv_dvc_varp, uchar code)
7190 {
7191     switch (code)
7192     {
7193     case ADV_ASYNC_SCSI_BUS_RESET_DET:
7194         /*
7195          * The firmware detected a SCSI Bus reset.
7196          */
7197         ASC_DBG(0, "adv_async_callback: ADV_ASYNC_SCSI_BUS_RESET_DET\n");
7198         break;
7199
7200     case ADV_ASYNC_RDMA_FAILURE:
7201         /*
7202          * Handle RDMA failure by resetting the SCSI Bus and
7203          * possibly the chip if it is unresponsive. Log the error
7204          * with a unique code.
7205          */
7206         ASC_DBG(0, "adv_async_callback: ADV_ASYNC_RDMA_FAILURE\n");
7207         AdvResetChipAndSB(adv_dvc_varp);
7208         break;
7209
7210     case ADV_HOST_SCSI_BUS_RESET:
7211         /*
7212          * Host generated SCSI bus reset occurred.
7213          */
7214         ASC_DBG(0, "adv_async_callback: ADV_HOST_SCSI_BUS_RESET\n");
7215         break;
7216
7217     default:
7218         ASC_DBG1(0, "DvcAsyncCallBack: unknown code 0x%x\n", code);
7219         break;
7220     }
7221 }
7222
7223 /*
7224  * Add a 'REQP' to the end of specified queue. Set 'tidmask'
7225  * to indicate a command is queued for the device.
7226  *
7227  * 'flag' may be either ASC_FRONT or ASC_BACK.
7228  *
7229  * 'REQPNEXT(reqp)' returns reqp's next pointer.
7230  */
7231 STATIC void
7232 asc_enqueue(asc_queue_t *ascq, REQP reqp, int flag)
7233 {
7234     int        tid;
7235
7236     ASC_DBG3(3, "asc_enqueue: ascq 0x%lx, reqp 0x%lx, flag %d\n",
7237         (ulong) ascq, (ulong) reqp, flag);
7238     ASC_ASSERT(reqp != NULL);
7239     ASC_ASSERT(flag == ASC_FRONT || flag == ASC_BACK);
7240     tid = REQPTID(reqp);
7241     ASC_ASSERT(tid >= 0 && tid <= ADV_MAX_TID);
7242     if (flag == ASC_FRONT) {
7243         reqp->host_scribble = (unsigned char *)ascq->q_first[tid];
7244         ascq->q_first[tid] = reqp;
7245         /* If the queue was empty, set the last pointer. */
7246         if (ascq->q_last[tid] == NULL) {
7247             ascq->q_last[tid] = reqp;
7248         }
7249     } else { /* ASC_BACK */
7250         if (ascq->q_last[tid] != NULL) {
7251             ascq->q_last[tid]->host_scribble = (unsigned char *)reqp;
7252         }
7253         ascq->q_last[tid] = reqp;
7254         reqp->host_scribble = NULL;
7255         /* If the queue was empty, set the first pointer. */
7256         if (ascq->q_first[tid] == NULL) {
7257             ascq->q_first[tid] = reqp;
7258         }
7259     }
7260     /* The queue has at least one entry, set its bit. */
7261     ascq->q_tidmask |= ADV_TID_TO_TIDMASK(tid);
7262 #ifdef ADVANSYS_STATS
7263     /* Maintain request queue statistics. */
7264     ascq->q_tot_cnt[tid]++;
7265     ascq->q_cur_cnt[tid]++;
7266     if (ascq->q_cur_cnt[tid] > ascq->q_max_cnt[tid]) {
7267         ascq->q_max_cnt[tid] = ascq->q_cur_cnt[tid];
7268         ASC_DBG2(2, "asc_enqueue: new q_max_cnt[%d] %d\n",
7269             tid, ascq->q_max_cnt[tid]);
7270     }
7271     REQPTIME(reqp) = REQTIMESTAMP();
7272 #endif /* ADVANSYS_STATS */
7273     ASC_DBG1(3, "asc_enqueue: reqp 0x%lx\n", (ulong) reqp);
7274     return;
7275 }
7276
7277 /*
7278  * Return first queued 'REQP' on the specified queue for
7279  * the specified target device. Clear the 'tidmask' bit for
7280  * the device if no more commands are left queued for it.
7281  *
7282  * 'REQPNEXT(reqp)' returns reqp's next pointer.
7283  */
7284 STATIC REQP
7285 asc_dequeue(asc_queue_t *ascq, int tid)
7286 {
7287     REQP    reqp;
7288
7289     ASC_DBG2(3, "asc_dequeue: ascq 0x%lx, tid %d\n", (ulong) ascq, tid);
7290     ASC_ASSERT(tid >= 0 && tid <= ADV_MAX_TID);
7291     if ((reqp = ascq->q_first[tid]) != NULL) {
7292         ASC_ASSERT(ascq->q_tidmask & ADV_TID_TO_TIDMASK(tid));
7293         ascq->q_first[tid] = REQPNEXT(reqp);
7294         /* If the queue is empty, clear its bit and the last pointer. */
7295         if (ascq->q_first[tid] == NULL) {
7296             ascq->q_tidmask &= ~ADV_TID_TO_TIDMASK(tid);
7297             ASC_ASSERT(ascq->q_last[tid] == reqp);
7298             ascq->q_last[tid] = NULL;
7299         }
7300 #ifdef ADVANSYS_STATS
7301         /* Maintain request queue statistics. */
7302         ascq->q_cur_cnt[tid]--;
7303         ASC_ASSERT(ascq->q_cur_cnt[tid] >= 0);
7304         REQTIMESTAT("asc_dequeue", ascq, reqp, tid);
7305 #endif /* ADVANSYS_STATS */
7306     }
7307     ASC_DBG1(3, "asc_dequeue: reqp 0x%lx\n", (ulong) reqp);
7308     return reqp;
7309 }
7310
7311 /*
7312  * Return a pointer to a singly linked list of all the requests queued
7313  * for 'tid' on the 'asc_queue_t' pointed to by 'ascq'.
7314  *
7315  * If 'lastpp' is not NULL, '*lastpp' will be set to point to the
7316  * the last request returned in the singly linked list.
7317  *
7318  * 'tid' should either be a valid target id or if it is ASC_TID_ALL,
7319  * then all queued requests are concatenated into one list and
7320  * returned.
7321  *
7322  * Note: If 'lastpp' is used to append a new list to the end of
7323  * an old list, only change the old list last pointer if '*lastpp'
7324  * (or the function return value) is not NULL, i.e. use a temporary
7325  * variable for 'lastpp' and check its value after the function return
7326  * before assigning it to the list last pointer.
7327  *
7328  * Unfortunately collecting queuing time statistics adds overhead to
7329  * the function that isn't inherent to the function's algorithm.
7330  */
7331 STATIC REQP
7332 asc_dequeue_list(asc_queue_t *ascq, REQP *lastpp, int tid)
7333 {
7334     REQP    firstp, lastp;
7335     int     i;
7336
7337     ASC_DBG2(3, "asc_dequeue_list: ascq 0x%lx, tid %d\n", (ulong) ascq, tid);
7338     ASC_ASSERT((tid == ASC_TID_ALL) || (tid >= 0 && tid <= ADV_MAX_TID));
7339
7340     /*
7341      * If 'tid' is not ASC_TID_ALL, return requests only for
7342      * the specified 'tid'. If 'tid' is ASC_TID_ALL, return all
7343      * requests for all tids.
7344      */
7345     if (tid != ASC_TID_ALL) {
7346         /* Return all requests for the specified 'tid'. */
7347         if ((ascq->q_tidmask & ADV_TID_TO_TIDMASK(tid)) == 0) {
7348             /* List is empty; Set first and last return pointers to NULL. */
7349             firstp = lastp = NULL;
7350         } else {
7351             firstp = ascq->q_first[tid];
7352             lastp = ascq->q_last[tid];
7353             ascq->q_first[tid] = ascq->q_last[tid] = NULL;
7354             ascq->q_tidmask &= ~ADV_TID_TO_TIDMASK(tid);
7355 #ifdef ADVANSYS_STATS
7356             {
7357                 REQP reqp;
7358                 ascq->q_cur_cnt[tid] = 0;
7359                 for (reqp = firstp; reqp; reqp = REQPNEXT(reqp)) {
7360                     REQTIMESTAT("asc_dequeue_list", ascq, reqp, tid);
7361                 }
7362             }
7363 #endif /* ADVANSYS_STATS */
7364         }
7365     } else {
7366         /* Return all requests for all tids. */
7367         firstp = lastp = NULL;
7368         for (i = 0; i <= ADV_MAX_TID; i++) {
7369             if (ascq->q_tidmask & ADV_TID_TO_TIDMASK(i)) {
7370                 if (firstp == NULL) {
7371                     firstp = ascq->q_first[i];
7372                     lastp = ascq->q_last[i];
7373                 } else {
7374                     ASC_ASSERT(lastp != NULL);
7375                     lastp->host_scribble = (unsigned char *)ascq->q_first[i];
7376                     lastp = ascq->q_last[i];
7377                 }
7378                 ascq->q_first[i] = ascq->q_last[i] = NULL;
7379                 ascq->q_tidmask &= ~ADV_TID_TO_TIDMASK(i);
7380 #ifdef ADVANSYS_STATS
7381                 ascq->q_cur_cnt[i] = 0;
7382 #endif /* ADVANSYS_STATS */
7383             }
7384         }
7385 #ifdef ADVANSYS_STATS
7386         {
7387             REQP reqp;
7388             for (reqp = firstp; reqp; reqp = REQPNEXT(reqp)) {
7389                 REQTIMESTAT("asc_dequeue_list", ascq, reqp, reqp->device->id);
7390             }
7391         }
7392 #endif /* ADVANSYS_STATS */
7393     }
7394     if (lastpp) {
7395         *lastpp = lastp;
7396     }
7397     ASC_DBG1(3, "asc_dequeue_list: firstp 0x%lx\n", (ulong) firstp);
7398     return firstp;
7399 }
7400
7401 /*
7402  * Remove the specified 'REQP' from the specified queue for
7403  * the specified target device. Clear the 'tidmask' bit for the
7404  * device if no more commands are left queued for it.
7405  *
7406  * 'REQPNEXT(reqp)' returns reqp's the next pointer.
7407  *
7408  * Return ASC_TRUE if the command was found and removed,
7409  * otherwise return ASC_FALSE.
7410  */
7411 STATIC int
7412 asc_rmqueue(asc_queue_t *ascq, REQP reqp)
7413 {
7414     REQP        currp, prevp;
7415     int         tid;
7416     int         ret = ASC_FALSE;
7417
7418     ASC_DBG2(3, "asc_rmqueue: ascq 0x%lx, reqp 0x%lx\n",
7419         (ulong) ascq, (ulong) reqp);
7420     ASC_ASSERT(reqp != NULL);
7421
7422     tid = REQPTID(reqp);
7423     ASC_ASSERT(tid >= 0 && tid <= ADV_MAX_TID);
7424
7425     /*
7426      * Handle the common case of 'reqp' being the first
7427      * entry on the queue.
7428      */
7429     if (reqp == ascq->q_first[tid]) {
7430         ret = ASC_TRUE;
7431         ascq->q_first[tid] = REQPNEXT(reqp);
7432         /* If the queue is now empty, clear its bit and the last pointer. */
7433         if (ascq->q_first[tid] == NULL) {
7434             ascq->q_tidmask &= ~ADV_TID_TO_TIDMASK(tid);
7435             ASC_ASSERT(ascq->q_last[tid] == reqp);
7436             ascq->q_last[tid] = NULL;
7437         }
7438     } else if (ascq->q_first[tid] != NULL) {
7439         ASC_ASSERT(ascq->q_last[tid] != NULL);
7440         /*
7441          * Because the case of 'reqp' being the first entry has been
7442          * handled above and it is known the queue is not empty, if
7443          * 'reqp' is found on the queue it is guaranteed the queue will
7444          * not become empty and that 'q_first[tid]' will not be changed.
7445          *
7446          * Set 'prevp' to the first entry, 'currp' to the second entry,
7447          * and search for 'reqp'.
7448          */
7449         for (prevp = ascq->q_first[tid], currp = REQPNEXT(prevp);
7450              currp; prevp = currp, currp = REQPNEXT(currp)) {
7451             if (currp == reqp) {
7452                 ret = ASC_TRUE;
7453                 prevp->host_scribble = (unsigned char *)REQPNEXT(currp);
7454                 reqp->host_scribble = NULL;
7455                 if (ascq->q_last[tid] == reqp) {
7456                     ascq->q_last[tid] = prevp;
7457                 }
7458                 break;
7459             }
7460         }
7461     }
7462 #ifdef ADVANSYS_STATS
7463     /* Maintain request queue statistics. */
7464     if (ret == ASC_TRUE) {
7465         ascq->q_cur_cnt[tid]--;
7466         REQTIMESTAT("asc_rmqueue", ascq, reqp, tid);
7467     }
7468     ASC_ASSERT(ascq->q_cur_cnt[tid] >= 0);
7469 #endif /* ADVANSYS_STATS */
7470     ASC_DBG2(3, "asc_rmqueue: reqp 0x%lx, ret %d\n", (ulong) reqp, ret);
7471     return ret;
7472 }
7473
7474 /*
7475  * Execute as many queued requests as possible for the specified queue.
7476  *
7477  * Calls asc_execute_scsi_cmnd() to execute a REQP/struct scsi_cmnd.
7478  */
7479 STATIC void
7480 asc_execute_queue(asc_queue_t *ascq)
7481 {
7482     ADV_SCSI_BIT_ID_TYPE    scan_tidmask;
7483     REQP                    reqp;
7484     int                     i;
7485
7486     ASC_DBG1(1, "asc_execute_queue: ascq 0x%lx\n", (ulong) ascq);
7487     /*
7488      * Execute queued commands for devices attached to
7489      * the current board in round-robin fashion.
7490      */
7491     scan_tidmask = ascq->q_tidmask;
7492     do {
7493         for (i = 0; i <= ADV_MAX_TID; i++) {
7494             if (scan_tidmask & ADV_TID_TO_TIDMASK(i)) {
7495                 if ((reqp = asc_dequeue(ascq, i)) == NULL) {
7496                     scan_tidmask &= ~ADV_TID_TO_TIDMASK(i);
7497                 } else if (asc_execute_scsi_cmnd((struct scsi_cmnd *) reqp)
7498                             == ASC_BUSY) {
7499                     scan_tidmask &= ~ADV_TID_TO_TIDMASK(i);
7500                     /*
7501                      * The request returned ASC_BUSY. Enqueue at the front of
7502                      * target's waiting list to maintain correct ordering.
7503                      */
7504                     asc_enqueue(ascq, reqp, ASC_FRONT);
7505                 }
7506             }
7507         }
7508     } while (scan_tidmask);
7509     return;
7510 }
7511
7512 #ifdef CONFIG_PROC_FS
7513 /*
7514  * asc_prt_board_devices()
7515  *
7516  * Print driver information for devices attached to the board.
7517  *
7518  * Note: no single line should be greater than ASC_PRTLINE_SIZE,
7519  * cf. asc_prt_line().
7520  *
7521  * Return the number of characters copied into 'cp'. No more than
7522  * 'cplen' characters will be copied to 'cp'.
7523  */
7524 STATIC int
7525 asc_prt_board_devices(struct Scsi_Host *shp, char *cp, int cplen)
7526 {
7527     asc_board_t        *boardp;
7528     int                leftlen;
7529     int                totlen;
7530     int                len;
7531     int                chip_scsi_id;
7532     int                i;
7533
7534     boardp = ASC_BOARDP(shp);
7535     leftlen = cplen;
7536     totlen = len = 0;
7537
7538     len = asc_prt_line(cp, leftlen,
7539 "\nDevice Information for AdvanSys SCSI Host %d:\n", shp->host_no);
7540     ASC_PRT_NEXT();
7541
7542     if (ASC_NARROW_BOARD(boardp)) {
7543         chip_scsi_id = boardp->dvc_cfg.asc_dvc_cfg.chip_scsi_id;
7544     } else {
7545         chip_scsi_id = boardp->dvc_var.adv_dvc_var.chip_scsi_id;
7546     }
7547
7548     len = asc_prt_line(cp, leftlen, "Target IDs Detected:");
7549     ASC_PRT_NEXT();
7550     for (i = 0; i <= ADV_MAX_TID; i++) {
7551         if (boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) {
7552             len = asc_prt_line(cp, leftlen, " %X,", i);
7553             ASC_PRT_NEXT();
7554         }
7555     }
7556     len = asc_prt_line(cp, leftlen, " (%X=Host Adapter)\n", chip_scsi_id);
7557     ASC_PRT_NEXT();
7558
7559     return totlen;
7560 }
7561
7562 /*
7563  * Display Wide Board BIOS Information.
7564  */
7565 STATIC int
7566 asc_prt_adv_bios(struct Scsi_Host *shp, char *cp, int cplen)
7567 {
7568     asc_board_t        *boardp;
7569     int                leftlen;
7570     int                totlen;
7571     int                len;
7572     ushort             major, minor, letter;
7573
7574     boardp = ASC_BOARDP(shp);
7575     leftlen = cplen;
7576     totlen = len = 0;
7577
7578     len = asc_prt_line(cp, leftlen, "\nROM BIOS Version: ");
7579     ASC_PRT_NEXT();
7580
7581     /*
7582      * If the BIOS saved a valid signature, then fill in
7583      * the BIOS code segment base address.
7584      */
7585     if (boardp->bios_signature != 0x55AA) {
7586         len = asc_prt_line(cp, leftlen, "Disabled or Pre-3.1\n");
7587         ASC_PRT_NEXT();
7588         len = asc_prt_line(cp, leftlen,
7589 "BIOS either disabled or Pre-3.1. If it is pre-3.1, then a newer version\n");
7590         ASC_PRT_NEXT();
7591         len = asc_prt_line(cp, leftlen,
7592 "can be found at the ConnectCom FTP site: ftp://ftp.connectcom.net/pub\n");
7593         ASC_PRT_NEXT();
7594     } else {
7595         major = (boardp->bios_version >> 12) & 0xF;
7596         minor = (boardp->bios_version >> 8) & 0xF;
7597         letter = (boardp->bios_version & 0xFF);
7598
7599         len = asc_prt_line(cp, leftlen, "%d.%d%c\n",
7600             major, minor, letter >= 26 ? '?' : letter + 'A');
7601         ASC_PRT_NEXT();
7602
7603         /*
7604          * Current available ROM BIOS release is 3.1I for UW
7605          * and 3.2I for U2W. This code doesn't differentiate
7606          * UW and U2W boards.
7607          */
7608         if (major < 3 || (major <= 3 && minor < 1) ||
7609             (major <= 3 && minor <= 1 && letter < ('I'- 'A'))) {
7610             len = asc_prt_line(cp, leftlen,
7611 "Newer version of ROM BIOS is available at the ConnectCom FTP site:\n");
7612             ASC_PRT_NEXT();
7613             len = asc_prt_line(cp, leftlen,
7614 "ftp://ftp.connectcom.net/pub\n");
7615             ASC_PRT_NEXT();
7616         }
7617     }
7618
7619     return totlen;
7620 }
7621
7622 /*
7623  * Add serial number to information bar if signature AAh
7624  * is found in at bit 15-9 (7 bits) of word 1.
7625  *
7626  * Serial Number consists fo 12 alpha-numeric digits.
7627  *
7628  *       1 - Product type (A,B,C,D..)  Word0: 15-13 (3 bits)
7629  *       2 - MFG Location (A,B,C,D..)  Word0: 12-10 (3 bits)
7630  *     3-4 - Product ID (0-99)         Word0: 9-0 (10 bits)
7631  *       5 - Product revision (A-J)    Word0:  "         "
7632  *
7633  *           Signature                 Word1: 15-9 (7 bits)
7634  *       6 - Year (0-9)                Word1: 8-6 (3 bits) & Word2: 15 (1 bit)
7635  *     7-8 - Week of the year (1-52)   Word1: 5-0 (6 bits)
7636  *
7637  *    9-12 - Serial Number (A001-Z999) Word2: 14-0 (15 bits)
7638  *
7639  * Note 1: Only production cards will have a serial number.
7640  *
7641  * Note 2: Signature is most significant 7 bits (0xFE).
7642  *
7643  * Returns ASC_TRUE if serial number found, otherwise returns ASC_FALSE.
7644  */
7645 STATIC int
7646 asc_get_eeprom_string(ushort *serialnum, uchar *cp)
7647 {
7648     ushort      w, num;
7649
7650     if ((serialnum[1] & 0xFE00) != ((ushort) 0xAA << 8)) {
7651         return ASC_FALSE;
7652     } else {
7653         /*
7654          * First word - 6 digits.
7655          */
7656         w = serialnum[0];
7657
7658         /* Product type - 1st digit. */
7659         if ((*cp = 'A' + ((w & 0xE000) >> 13)) == 'H') {
7660             /* Product type is P=Prototype */
7661             *cp += 0x8;
7662         }
7663         cp++;
7664
7665         /* Manufacturing location - 2nd digit. */
7666         *cp++ = 'A' + ((w & 0x1C00) >> 10);
7667
7668         /* Product ID - 3rd, 4th digits. */
7669         num = w & 0x3FF;
7670         *cp++ = '0' + (num / 100);
7671         num %= 100;
7672         *cp++ = '0' + (num / 10);
7673
7674         /* Product revision - 5th digit. */
7675         *cp++ = 'A' + (num % 10);
7676
7677         /*
7678          * Second word
7679          */
7680         w = serialnum[1];
7681
7682         /*
7683          * Year - 6th digit.
7684          *
7685          * If bit 15 of third word is set, then the
7686          * last digit of the year is greater than 7.
7687          */
7688         if (serialnum[2] & 0x8000) {
7689             *cp++ = '8' + ((w & 0x1C0) >> 6);
7690         } else {
7691             *cp++ = '0' + ((w & 0x1C0) >> 6);
7692         }
7693
7694         /* Week of year - 7th, 8th digits. */
7695         num = w & 0x003F;
7696         *cp++ = '0' + num / 10;
7697         num %= 10;
7698         *cp++ = '0' + num;
7699
7700         /*
7701          * Third word
7702          */
7703         w = serialnum[2] & 0x7FFF;
7704
7705         /* Serial number - 9th digit. */
7706         *cp++ = 'A' + (w / 1000);
7707
7708         /* 10th, 11th, 12th digits. */
7709         num = w % 1000;
7710         *cp++ = '0' + num / 100;
7711         num %= 100;
7712         *cp++ = '0' + num / 10;
7713         num %= 10;
7714         *cp++ = '0' + num;
7715
7716         *cp = '\0';     /* Null Terminate the string. */
7717         return ASC_TRUE;
7718     }
7719 }
7720
7721 /*
7722  * asc_prt_asc_board_eeprom()
7723  *
7724  * Print board EEPROM configuration.
7725  *
7726  * Note: no single line should be greater than ASC_PRTLINE_SIZE,
7727  * cf. asc_prt_line().
7728  *
7729  * Return the number of characters copied into 'cp'. No more than
7730  * 'cplen' characters will be copied to 'cp'.
7731  */
7732 STATIC int
7733 asc_prt_asc_board_eeprom(struct Scsi_Host *shp, char *cp, int cplen)
7734 {
7735     asc_board_t        *boardp;
7736     ASC_DVC_VAR        *asc_dvc_varp;
7737     int                leftlen;
7738     int                totlen;
7739     int                len;
7740     ASCEEP_CONFIG      *ep;
7741     int                i;
7742 #ifdef CONFIG_ISA
7743     int                isa_dma_speed[] = { 10, 8, 7, 6, 5, 4, 3, 2 };
7744 #endif /* CONFIG_ISA */
7745     uchar              serialstr[13];
7746
7747     boardp = ASC_BOARDP(shp);
7748     asc_dvc_varp = &boardp->dvc_var.asc_dvc_var;
7749     ep = &boardp->eep_config.asc_eep;
7750
7751     leftlen = cplen;
7752     totlen = len = 0;
7753
7754     len = asc_prt_line(cp, leftlen,
7755 "\nEEPROM Settings for AdvanSys SCSI Host %d:\n", shp->host_no);
7756     ASC_PRT_NEXT();
7757
7758     if (asc_get_eeprom_string((ushort *) &ep->adapter_info[0], serialstr) ==
7759         ASC_TRUE) {
7760         len = asc_prt_line(cp, leftlen, " Serial Number: %s\n", serialstr);
7761         ASC_PRT_NEXT();
7762     } else {
7763         if (ep->adapter_info[5] == 0xBB) {
7764             len = asc_prt_line(cp, leftlen,
7765                 " Default Settings Used for EEPROM-less Adapter.\n");
7766             ASC_PRT_NEXT();
7767         } else {
7768             len = asc_prt_line(cp, leftlen,
7769                 " Serial Number Signature Not Present.\n");
7770             ASC_PRT_NEXT();
7771         }
7772     }
7773
7774     len = asc_prt_line(cp, leftlen,
7775 " Host SCSI ID: %u, Host Queue Size: %u, Device Queue Size: %u\n",
7776         ASC_EEP_GET_CHIP_ID(ep), ep->max_total_qng, ep->max_tag_qng);
7777     ASC_PRT_NEXT();
7778
7779     len = asc_prt_line(cp, leftlen,
7780 " cntl 0x%x, no_scam 0x%x\n",
7781         ep->cntl, ep->no_scam);
7782     ASC_PRT_NEXT();
7783
7784     len = asc_prt_line(cp, leftlen,
7785 " Target ID:           ");
7786     ASC_PRT_NEXT();
7787     for (i = 0; i <= ASC_MAX_TID; i++) {
7788         len = asc_prt_line(cp, leftlen, " %d", i);
7789         ASC_PRT_NEXT();
7790     }
7791     len = asc_prt_line(cp, leftlen, "\n");
7792     ASC_PRT_NEXT();
7793
7794     len = asc_prt_line(cp, leftlen,
7795 " Disconnects:         ");
7796     ASC_PRT_NEXT();
7797     for (i = 0; i <= ASC_MAX_TID; i++) {
7798         len = asc_prt_line(cp, leftlen, " %c",
7799             (ep->disc_enable & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
7800         ASC_PRT_NEXT();
7801     }
7802     len = asc_prt_line(cp, leftlen, "\n");
7803     ASC_PRT_NEXT();
7804
7805     len = asc_prt_line(cp, leftlen,
7806 " Command Queuing:     ");
7807     ASC_PRT_NEXT();
7808     for (i = 0; i <= ASC_MAX_TID; i++) {
7809         len = asc_prt_line(cp, leftlen, " %c",
7810             (ep->use_cmd_qng & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
7811         ASC_PRT_NEXT();
7812     }
7813     len = asc_prt_line(cp, leftlen, "\n");
7814     ASC_PRT_NEXT();
7815
7816     len = asc_prt_line(cp, leftlen,
7817 " Start Motor:         ");
7818     ASC_PRT_NEXT();
7819     for (i = 0; i <= ASC_MAX_TID; i++) {
7820         len = asc_prt_line(cp, leftlen, " %c",
7821             (ep->start_motor & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
7822         ASC_PRT_NEXT();
7823     }
7824     len = asc_prt_line(cp, leftlen, "\n");
7825     ASC_PRT_NEXT();
7826
7827     len = asc_prt_line(cp, leftlen,
7828 " Synchronous Transfer:");
7829     ASC_PRT_NEXT();
7830     for (i = 0; i <= ASC_MAX_TID; i++) {
7831         len = asc_prt_line(cp, leftlen, " %c",
7832             (ep->init_sdtr & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
7833         ASC_PRT_NEXT();
7834     }
7835     len = asc_prt_line(cp, leftlen, "\n");
7836     ASC_PRT_NEXT();
7837
7838 #ifdef CONFIG_ISA
7839     if (asc_dvc_varp->bus_type & ASC_IS_ISA) {
7840         len = asc_prt_line(cp, leftlen,
7841 " Host ISA DMA speed:   %d MB/S\n",
7842             isa_dma_speed[ASC_EEP_GET_DMA_SPD(ep)]);
7843         ASC_PRT_NEXT();
7844     }
7845 #endif /* CONFIG_ISA */
7846
7847      return totlen;
7848 }
7849
7850 /*
7851  * asc_prt_adv_board_eeprom()
7852  *
7853  * Print board EEPROM configuration.
7854  *
7855  * Note: no single line should be greater than ASC_PRTLINE_SIZE,
7856  * cf. asc_prt_line().
7857  *
7858  * Return the number of characters copied into 'cp'. No more than
7859  * 'cplen' characters will be copied to 'cp'.
7860  */
7861 STATIC int
7862 asc_prt_adv_board_eeprom(struct Scsi_Host *shp, char *cp, int cplen)
7863 {
7864     asc_board_t                 *boardp;
7865     ADV_DVC_VAR                 *adv_dvc_varp;
7866     int                         leftlen;
7867     int                         totlen;
7868     int                         len;
7869     int                         i;
7870     char                        *termstr;
7871     uchar                       serialstr[13];
7872     ADVEEP_3550_CONFIG          *ep_3550 = NULL;
7873     ADVEEP_38C0800_CONFIG       *ep_38C0800 = NULL;
7874     ADVEEP_38C1600_CONFIG       *ep_38C1600 = NULL;
7875     ushort                      word;
7876     ushort                      *wordp;
7877     ushort                      sdtr_speed = 0;
7878
7879     boardp = ASC_BOARDP(shp);
7880     adv_dvc_varp = &boardp->dvc_var.adv_dvc_var;
7881     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
7882     {
7883         ep_3550 = &boardp->eep_config.adv_3550_eep;
7884     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
7885     {
7886         ep_38C0800 = &boardp->eep_config.adv_38C0800_eep;
7887     } else
7888     {
7889         ep_38C1600 = &boardp->eep_config.adv_38C1600_eep;
7890     }
7891
7892     leftlen = cplen;
7893     totlen = len = 0;
7894
7895     len = asc_prt_line(cp, leftlen,
7896 "\nEEPROM Settings for AdvanSys SCSI Host %d:\n", shp->host_no);
7897     ASC_PRT_NEXT();
7898
7899     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
7900     {
7901         wordp = &ep_3550->serial_number_word1;
7902     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
7903     {
7904         wordp = &ep_38C0800->serial_number_word1;
7905     } else
7906     {
7907         wordp = &ep_38C1600->serial_number_word1;
7908     }
7909
7910     if (asc_get_eeprom_string(wordp, serialstr) == ASC_TRUE) {
7911         len = asc_prt_line(cp, leftlen, " Serial Number: %s\n", serialstr);
7912         ASC_PRT_NEXT();
7913     } else {
7914         len = asc_prt_line(cp, leftlen,
7915             " Serial Number Signature Not Present.\n");
7916         ASC_PRT_NEXT();
7917     }
7918
7919     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
7920     {
7921         len = asc_prt_line(cp, leftlen,
7922 " Host SCSI ID: %u, Host Queue Size: %u, Device Queue Size: %u\n",
7923             ep_3550->adapter_scsi_id, ep_3550->max_host_qng,
7924             ep_3550->max_dvc_qng);
7925         ASC_PRT_NEXT();
7926     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
7927     {
7928         len = asc_prt_line(cp, leftlen,
7929 " Host SCSI ID: %u, Host Queue Size: %u, Device Queue Size: %u\n",
7930             ep_38C0800->adapter_scsi_id, ep_38C0800->max_host_qng,
7931             ep_38C0800->max_dvc_qng);
7932         ASC_PRT_NEXT();
7933     } else
7934     {
7935         len = asc_prt_line(cp, leftlen,
7936 " Host SCSI ID: %u, Host Queue Size: %u, Device Queue Size: %u\n",
7937             ep_38C1600->adapter_scsi_id, ep_38C1600->max_host_qng,
7938             ep_38C1600->max_dvc_qng);
7939         ASC_PRT_NEXT();
7940     }
7941     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
7942     {
7943         word = ep_3550->termination;
7944     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
7945     {
7946         word = ep_38C0800->termination_lvd;
7947     } else
7948     {
7949         word = ep_38C1600->termination_lvd;
7950     }
7951     switch (word) {
7952         case 1:
7953             termstr = "Low Off/High Off";
7954             break;
7955         case 2:
7956             termstr = "Low Off/High On";
7957             break;
7958         case 3:
7959             termstr = "Low On/High On";
7960             break;
7961         default:
7962         case 0:
7963             termstr = "Automatic";
7964             break;
7965     }
7966
7967     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
7968     {
7969         len = asc_prt_line(cp, leftlen,
7970 " termination: %u (%s), bios_ctrl: 0x%x\n",
7971             ep_3550->termination, termstr, ep_3550->bios_ctrl);
7972         ASC_PRT_NEXT();
7973     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
7974     {
7975         len = asc_prt_line(cp, leftlen,
7976 " termination: %u (%s), bios_ctrl: 0x%x\n",
7977             ep_38C0800->termination_lvd, termstr, ep_38C0800->bios_ctrl);
7978         ASC_PRT_NEXT();
7979     } else
7980     {
7981         len = asc_prt_line(cp, leftlen,
7982 " termination: %u (%s), bios_ctrl: 0x%x\n",
7983             ep_38C1600->termination_lvd, termstr, ep_38C1600->bios_ctrl);
7984         ASC_PRT_NEXT();
7985     }
7986
7987     len = asc_prt_line(cp, leftlen,
7988 " Target ID:           ");
7989     ASC_PRT_NEXT();
7990     for (i = 0; i <= ADV_MAX_TID; i++) {
7991         len = asc_prt_line(cp, leftlen, " %X", i);
7992         ASC_PRT_NEXT();
7993     }
7994     len = asc_prt_line(cp, leftlen, "\n");
7995     ASC_PRT_NEXT();
7996
7997     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
7998     {
7999         word = ep_3550->disc_enable;
8000     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
8001     {
8002         word = ep_38C0800->disc_enable;
8003     } else
8004     {
8005         word = ep_38C1600->disc_enable;
8006     }
8007     len = asc_prt_line(cp, leftlen,
8008 " Disconnects:         ");
8009     ASC_PRT_NEXT();
8010     for (i = 0; i <= ADV_MAX_TID; i++) {
8011         len = asc_prt_line(cp, leftlen, " %c",
8012             (word & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8013         ASC_PRT_NEXT();
8014     }
8015     len = asc_prt_line(cp, leftlen, "\n");
8016     ASC_PRT_NEXT();
8017
8018     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
8019     {
8020         word = ep_3550->tagqng_able;
8021     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
8022     {
8023         word = ep_38C0800->tagqng_able;
8024     } else
8025     {
8026         word = ep_38C1600->tagqng_able;
8027     }
8028     len = asc_prt_line(cp, leftlen,
8029 " Command Queuing:     ");
8030     ASC_PRT_NEXT();
8031     for (i = 0; i <= ADV_MAX_TID; i++) {
8032         len = asc_prt_line(cp, leftlen, " %c",
8033             (word & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8034         ASC_PRT_NEXT();
8035     }
8036     len = asc_prt_line(cp, leftlen, "\n");
8037     ASC_PRT_NEXT();
8038
8039     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
8040     {
8041         word = ep_3550->start_motor;
8042     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
8043     {
8044         word = ep_38C0800->start_motor;
8045     } else
8046     {
8047         word = ep_38C1600->start_motor;
8048     }
8049     len = asc_prt_line(cp, leftlen,
8050 " Start Motor:         ");
8051     ASC_PRT_NEXT();
8052     for (i = 0; i <= ADV_MAX_TID; i++) {
8053         len = asc_prt_line(cp, leftlen, " %c",
8054             (word & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8055         ASC_PRT_NEXT();
8056     }
8057     len = asc_prt_line(cp, leftlen, "\n");
8058     ASC_PRT_NEXT();
8059
8060     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
8061     {
8062         len = asc_prt_line(cp, leftlen,
8063 " Synchronous Transfer:");
8064         ASC_PRT_NEXT();
8065         for (i = 0; i <= ADV_MAX_TID; i++) {
8066             len = asc_prt_line(cp, leftlen, " %c",
8067                 (ep_3550->sdtr_able & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8068             ASC_PRT_NEXT();
8069         }
8070         len = asc_prt_line(cp, leftlen, "\n");
8071         ASC_PRT_NEXT();
8072     }
8073
8074     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
8075     {
8076         len = asc_prt_line(cp, leftlen,
8077 " Ultra Transfer:      ");
8078     ASC_PRT_NEXT();
8079         for (i = 0; i <= ADV_MAX_TID; i++) {
8080             len = asc_prt_line(cp, leftlen, " %c",
8081                 (ep_3550->ultra_able & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8082             ASC_PRT_NEXT();
8083         }
8084         len = asc_prt_line(cp, leftlen, "\n");
8085         ASC_PRT_NEXT();
8086     }
8087
8088     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC3550)
8089     {
8090         word = ep_3550->wdtr_able;
8091     } else if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800)
8092     {
8093         word = ep_38C0800->wdtr_able;
8094     } else
8095     {
8096         word = ep_38C1600->wdtr_able;
8097     }
8098     len = asc_prt_line(cp, leftlen,
8099 " Wide Transfer:       ");
8100     ASC_PRT_NEXT();
8101     for (i = 0; i <= ADV_MAX_TID; i++) {
8102         len = asc_prt_line(cp, leftlen, " %c",
8103             (word & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8104         ASC_PRT_NEXT();
8105     }
8106     len = asc_prt_line(cp, leftlen, "\n");
8107     ASC_PRT_NEXT();
8108
8109     if (adv_dvc_varp->chip_type == ADV_CHIP_ASC38C0800 ||
8110         adv_dvc_varp->chip_type == ADV_CHIP_ASC38C1600)
8111     {
8112         len = asc_prt_line(cp, leftlen,
8113 " Synchronous Transfer Speed (Mhz):\n  ");
8114         ASC_PRT_NEXT();
8115         for (i = 0; i <= ADV_MAX_TID; i++) {
8116             char *speed_str;
8117
8118             if (i == 0)
8119             {
8120                 sdtr_speed = adv_dvc_varp->sdtr_speed1;
8121             } else if (i == 4)
8122             {
8123                 sdtr_speed = adv_dvc_varp->sdtr_speed2;
8124             } else if (i == 8)
8125             {
8126                 sdtr_speed = adv_dvc_varp->sdtr_speed3;
8127             } else if (i == 12)
8128             {
8129                 sdtr_speed = adv_dvc_varp->sdtr_speed4;
8130             }
8131             switch (sdtr_speed & ADV_MAX_TID)
8132             {
8133                 case 0:  speed_str = "Off"; break;
8134                 case 1:  speed_str = "  5"; break;
8135                 case 2:  speed_str = " 10"; break;
8136                 case 3:  speed_str = " 20"; break;
8137                 case 4:  speed_str = " 40"; break;
8138                 case 5:  speed_str = " 80"; break;
8139                 default: speed_str = "Unk"; break;
8140             }
8141             len = asc_prt_line(cp, leftlen, "%X:%s ", i, speed_str);
8142             ASC_PRT_NEXT();
8143             if (i == 7)
8144             {
8145                 len = asc_prt_line(cp, leftlen, "\n  ");
8146                 ASC_PRT_NEXT();
8147             }
8148             sdtr_speed >>= 4;
8149         }
8150         len = asc_prt_line(cp, leftlen, "\n");
8151         ASC_PRT_NEXT();
8152     }
8153
8154     return totlen;
8155 }
8156
8157 /*
8158  * asc_prt_driver_conf()
8159  *
8160  * Note: no single line should be greater than ASC_PRTLINE_SIZE,
8161  * cf. asc_prt_line().
8162  *
8163  * Return the number of characters copied into 'cp'. No more than
8164  * 'cplen' characters will be copied to 'cp'.
8165  */
8166 STATIC int
8167 asc_prt_driver_conf(struct Scsi_Host *shp, char *cp, int cplen)
8168 {
8169     asc_board_t            *boardp;
8170     int                    leftlen;
8171     int                    totlen;
8172     int                    len;
8173     int                    chip_scsi_id;
8174
8175     boardp = ASC_BOARDP(shp);
8176
8177     leftlen = cplen;
8178     totlen = len = 0;
8179
8180     len = asc_prt_line(cp, leftlen,
8181 "\nLinux Driver Configuration and Information for AdvanSys SCSI Host %d:\n",
8182         shp->host_no);
8183     ASC_PRT_NEXT();
8184
8185     len = asc_prt_line(cp, leftlen,
8186 " host_busy %u, last_reset %u, max_id %u, max_lun %u, max_channel %u\n",
8187         shp->host_busy, shp->last_reset, shp->max_id, shp->max_lun,
8188         shp->max_channel);
8189     ASC_PRT_NEXT();
8190
8191     len = asc_prt_line(cp, leftlen,
8192 " unique_id %d, can_queue %d, this_id %d, sg_tablesize %u, cmd_per_lun %u\n",
8193         shp->unique_id, shp->can_queue, shp->this_id, shp->sg_tablesize,
8194         shp->cmd_per_lun);
8195     ASC_PRT_NEXT();
8196
8197     len = asc_prt_line(cp, leftlen,
8198 " unchecked_isa_dma %d, use_clustering %d\n",
8199         shp->unchecked_isa_dma, shp->use_clustering);
8200     ASC_PRT_NEXT();
8201
8202     len = asc_prt_line(cp, leftlen,
8203 " flags 0x%x, last_reset 0x%x, jiffies 0x%x, asc_n_io_port 0x%x\n",
8204         boardp->flags, boardp->last_reset, jiffies, boardp->asc_n_io_port);
8205     ASC_PRT_NEXT();
8206
8207      /* 'shp->n_io_port' may be truncated because it is only one byte. */
8208     len = asc_prt_line(cp, leftlen,
8209 " io_port 0x%x, n_io_port 0x%x\n",
8210         shp->io_port, shp->n_io_port);
8211     ASC_PRT_NEXT();
8212
8213     if (ASC_NARROW_BOARD(boardp)) {
8214         chip_scsi_id = boardp->dvc_cfg.asc_dvc_cfg.chip_scsi_id;
8215     } else {
8216         chip_scsi_id = boardp->dvc_var.adv_dvc_var.chip_scsi_id;
8217     }
8218
8219     return totlen;
8220 }
8221
8222 /*
8223  * asc_prt_asc_board_info()
8224  *
8225  * Print dynamic board configuration information.
8226  *
8227  * Note: no single line should be greater than ASC_PRTLINE_SIZE,
8228  * cf. asc_prt_line().
8229  *
8230  * Return the number of characters copied into 'cp'. No more than
8231  * 'cplen' characters will be copied to 'cp'.
8232  */
8233 STATIC int
8234 asc_prt_asc_board_info(struct Scsi_Host *shp, char *cp, int cplen)
8235 {
8236     asc_board_t            *boardp;
8237     int                    chip_scsi_id;
8238     int                    leftlen;
8239     int                    totlen;
8240     int                    len;
8241     ASC_DVC_VAR            *v;
8242     ASC_DVC_CFG            *c;
8243     int                    i;
8244     int                    renegotiate = 0;
8245
8246     boardp = ASC_BOARDP(shp);
8247     v = &boardp->dvc_var.asc_dvc_var;
8248     c = &boardp->dvc_cfg.asc_dvc_cfg;
8249     chip_scsi_id = c->chip_scsi_id;
8250
8251     leftlen = cplen;
8252     totlen = len = 0;
8253
8254     len = asc_prt_line(cp, leftlen,
8255 "\nAsc Library Configuration and Statistics for AdvanSys SCSI Host %d:\n",
8256     shp->host_no);
8257     ASC_PRT_NEXT();
8258
8259     len = asc_prt_line(cp, leftlen,
8260 " chip_version %u, lib_version 0x%x, lib_serial_no %u, mcode_date 0x%x\n",
8261         c->chip_version, c->lib_version, c->lib_serial_no, c->mcode_date);
8262     ASC_PRT_NEXT();
8263
8264     len = asc_prt_line(cp, leftlen,
8265 " mcode_version 0x%x, err_code %u\n",
8266          c->mcode_version, v->err_code);
8267     ASC_PRT_NEXT();
8268
8269     /* Current number of commands waiting for the host. */
8270     len = asc_prt_line(cp, leftlen,
8271 " Total Command Pending: %d\n", v->cur_total_qng);
8272     ASC_PRT_NEXT();
8273
8274     len = asc_prt_line(cp, leftlen,
8275 " Command Queuing:");
8276     ASC_PRT_NEXT();
8277     for (i = 0; i <= ASC_MAX_TID; i++) {
8278         if ((chip_scsi_id == i) ||
8279             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8280             continue;
8281         }
8282         len = asc_prt_line(cp, leftlen, " %X:%c",
8283             i, (v->use_tagged_qng & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8284         ASC_PRT_NEXT();
8285     }
8286     len = asc_prt_line(cp, leftlen, "\n");
8287     ASC_PRT_NEXT();
8288
8289     /* Current number of commands waiting for a device. */
8290     len = asc_prt_line(cp, leftlen,
8291 " Command Queue Pending:");
8292     ASC_PRT_NEXT();
8293     for (i = 0; i <= ASC_MAX_TID; i++) {
8294         if ((chip_scsi_id == i) ||
8295             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8296             continue;
8297         }
8298         len = asc_prt_line(cp, leftlen, " %X:%u", i, v->cur_dvc_qng[i]);
8299         ASC_PRT_NEXT();
8300     }
8301     len = asc_prt_line(cp, leftlen, "\n");
8302     ASC_PRT_NEXT();
8303
8304     /* Current limit on number of commands that can be sent to a device. */
8305     len = asc_prt_line(cp, leftlen,
8306 " Command Queue Limit:");
8307     ASC_PRT_NEXT();
8308     for (i = 0; i <= ASC_MAX_TID; i++) {
8309         if ((chip_scsi_id == i) ||
8310             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8311             continue;
8312         }
8313         len = asc_prt_line(cp, leftlen, " %X:%u", i, v->max_dvc_qng[i]);
8314         ASC_PRT_NEXT();
8315     }
8316     len = asc_prt_line(cp, leftlen, "\n");
8317     ASC_PRT_NEXT();
8318
8319     /* Indicate whether the device has returned queue full status. */
8320     len = asc_prt_line(cp, leftlen,
8321 " Command Queue Full:");
8322     ASC_PRT_NEXT();
8323     for (i = 0; i <= ASC_MAX_TID; i++) {
8324         if ((chip_scsi_id == i) ||
8325             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8326             continue;
8327         }
8328         if (boardp->queue_full & ADV_TID_TO_TIDMASK(i)) {
8329             len = asc_prt_line(cp, leftlen, " %X:Y-%d",
8330                 i, boardp->queue_full_cnt[i]);
8331         } else {
8332             len = asc_prt_line(cp, leftlen, " %X:N", i);
8333         }
8334         ASC_PRT_NEXT();
8335     }
8336     len = asc_prt_line(cp, leftlen, "\n");
8337     ASC_PRT_NEXT();
8338
8339     len = asc_prt_line(cp, leftlen,
8340 " Synchronous Transfer:");
8341     ASC_PRT_NEXT();
8342     for (i = 0; i <= ASC_MAX_TID; i++) {
8343         if ((chip_scsi_id == i) ||
8344             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8345             continue;
8346         }
8347         len = asc_prt_line(cp, leftlen, " %X:%c",
8348             i, (v->sdtr_done & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8349         ASC_PRT_NEXT();
8350     }
8351     len = asc_prt_line(cp, leftlen, "\n");
8352     ASC_PRT_NEXT();
8353
8354     for (i = 0; i <= ASC_MAX_TID; i++) {
8355         uchar syn_period_ix;
8356
8357         if ((chip_scsi_id == i) ||
8358             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0) ||
8359             ((v->init_sdtr & ADV_TID_TO_TIDMASK(i)) == 0)) {
8360             continue;
8361         }
8362
8363         len = asc_prt_line(cp, leftlen, "  %X:", i);
8364         ASC_PRT_NEXT();
8365
8366         if ((boardp->sdtr_data[i] & ASC_SYN_MAX_OFFSET) == 0)
8367         {
8368             len = asc_prt_line(cp, leftlen, " Asynchronous");
8369             ASC_PRT_NEXT();
8370         } else
8371         {
8372             syn_period_ix =
8373                 (boardp->sdtr_data[i] >> 4) & (v->max_sdtr_index - 1);
8374
8375             len = asc_prt_line(cp, leftlen,
8376                 " Transfer Period Factor: %d (%d.%d Mhz),",
8377                 v->sdtr_period_tbl[syn_period_ix],
8378                 250 / v->sdtr_period_tbl[syn_period_ix],
8379                 ASC_TENTHS(250, v->sdtr_period_tbl[syn_period_ix]));
8380             ASC_PRT_NEXT();
8381
8382             len = asc_prt_line(cp, leftlen, " REQ/ACK Offset: %d",
8383                 boardp->sdtr_data[i] & ASC_SYN_MAX_OFFSET);
8384             ASC_PRT_NEXT();
8385         }
8386
8387         if ((v->sdtr_done & ADV_TID_TO_TIDMASK(i)) == 0) {
8388             len = asc_prt_line(cp, leftlen, "*\n");
8389             renegotiate = 1;
8390         } else
8391         {
8392             len = asc_prt_line(cp, leftlen, "\n");
8393         }
8394         ASC_PRT_NEXT();
8395     }
8396
8397     if (renegotiate)
8398     {
8399         len = asc_prt_line(cp, leftlen,
8400             " * = Re-negotiation pending before next command.\n");
8401         ASC_PRT_NEXT();
8402     }
8403
8404     return totlen;
8405 }
8406
8407 /*
8408  * asc_prt_adv_board_info()
8409  *
8410  * Print dynamic board configuration information.
8411  *
8412  * Note: no single line should be greater than ASC_PRTLINE_SIZE,
8413  * cf. asc_prt_line().
8414  *
8415  * Return the number of characters copied into 'cp'. No more than
8416  * 'cplen' characters will be copied to 'cp'.
8417  */
8418 STATIC int
8419 asc_prt_adv_board_info(struct Scsi_Host *shp, char *cp, int cplen)
8420 {
8421     asc_board_t            *boardp;
8422     int                    leftlen;
8423     int                    totlen;
8424     int                    len;
8425     int                    i;
8426     ADV_DVC_VAR            *v;
8427     ADV_DVC_CFG            *c;
8428     AdvPortAddr            iop_base;
8429     ushort                 chip_scsi_id;
8430     ushort                 lramword;
8431     uchar                  lrambyte;
8432     ushort                 tagqng_able;
8433     ushort                 sdtr_able, wdtr_able;
8434     ushort                 wdtr_done, sdtr_done;
8435     ushort                 period = 0;
8436     int                    renegotiate = 0;
8437
8438     boardp = ASC_BOARDP(shp);
8439     v = &boardp->dvc_var.adv_dvc_var;
8440     c = &boardp->dvc_cfg.adv_dvc_cfg;
8441     iop_base = v->iop_base;
8442     chip_scsi_id = v->chip_scsi_id;
8443
8444     leftlen = cplen;
8445     totlen = len = 0;
8446
8447     len = asc_prt_line(cp, leftlen,
8448 "\nAdv Library Configuration and Statistics for AdvanSys SCSI Host %d:\n",
8449     shp->host_no);
8450     ASC_PRT_NEXT();
8451
8452     len = asc_prt_line(cp, leftlen,
8453 " iop_base 0x%lx, cable_detect: %X, err_code %u\n",
8454          v->iop_base,
8455          AdvReadWordRegister(iop_base, IOPW_SCSI_CFG1) & CABLE_DETECT,
8456          v->err_code);
8457     ASC_PRT_NEXT();
8458
8459     len = asc_prt_line(cp, leftlen,
8460 " chip_version %u, lib_version 0x%x, mcode_date 0x%x, mcode_version 0x%x\n",
8461         c->chip_version, c->lib_version, c->mcode_date, c->mcode_version);
8462     ASC_PRT_NEXT();
8463
8464     AdvReadWordLram(iop_base, ASC_MC_TAGQNG_ABLE, tagqng_able);
8465     len = asc_prt_line(cp, leftlen,
8466 " Queuing Enabled:");
8467     ASC_PRT_NEXT();
8468     for (i = 0; i <= ADV_MAX_TID; i++) {
8469         if ((chip_scsi_id == i) ||
8470             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8471             continue;
8472         }
8473
8474         len = asc_prt_line(cp, leftlen, " %X:%c",
8475             i, (tagqng_able & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8476         ASC_PRT_NEXT();
8477     }
8478     len = asc_prt_line(cp, leftlen, "\n");
8479     ASC_PRT_NEXT();
8480
8481     len = asc_prt_line(cp, leftlen,
8482 " Queue Limit:");
8483     ASC_PRT_NEXT();
8484     for (i = 0; i <= ADV_MAX_TID; i++) {
8485         if ((chip_scsi_id == i) ||
8486             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8487             continue;
8488         }
8489
8490         AdvReadByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + i, lrambyte);
8491
8492         len = asc_prt_line(cp, leftlen, " %X:%d", i, lrambyte);
8493         ASC_PRT_NEXT();
8494     }
8495     len = asc_prt_line(cp, leftlen, "\n");
8496     ASC_PRT_NEXT();
8497
8498     len = asc_prt_line(cp, leftlen,
8499 " Command Pending:");
8500     ASC_PRT_NEXT();
8501     for (i = 0; i <= ADV_MAX_TID; i++) {
8502         if ((chip_scsi_id == i) ||
8503             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8504             continue;
8505         }
8506
8507         AdvReadByteLram(iop_base, ASC_MC_NUMBER_OF_QUEUED_CMD + i, lrambyte);
8508
8509         len = asc_prt_line(cp, leftlen, " %X:%d", i, lrambyte);
8510         ASC_PRT_NEXT();
8511     }
8512     len = asc_prt_line(cp, leftlen, "\n");
8513     ASC_PRT_NEXT();
8514
8515     AdvReadWordLram(iop_base, ASC_MC_WDTR_ABLE, wdtr_able);
8516     len = asc_prt_line(cp, leftlen,
8517 " Wide Enabled:");
8518     ASC_PRT_NEXT();
8519     for (i = 0; i <= ADV_MAX_TID; i++) {
8520         if ((chip_scsi_id == i) ||
8521             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8522             continue;
8523         }
8524
8525         len = asc_prt_line(cp, leftlen, " %X:%c",
8526             i, (wdtr_able & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8527         ASC_PRT_NEXT();
8528     }
8529     len = asc_prt_line(cp, leftlen, "\n");
8530     ASC_PRT_NEXT();
8531
8532     AdvReadWordLram(iop_base, ASC_MC_WDTR_DONE, wdtr_done);
8533     len = asc_prt_line(cp, leftlen,
8534 " Transfer Bit Width:");
8535     ASC_PRT_NEXT();
8536     for (i = 0; i <= ADV_MAX_TID; i++) {
8537         if ((chip_scsi_id == i) ||
8538             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8539             continue;
8540         }
8541
8542         AdvReadWordLram(iop_base, ASC_MC_DEVICE_HSHK_CFG_TABLE + (2 * i),
8543             lramword);
8544
8545         len = asc_prt_line(cp, leftlen, " %X:%d",
8546             i, (lramword & 0x8000) ? 16 : 8);
8547         ASC_PRT_NEXT();
8548
8549         if ((wdtr_able & ADV_TID_TO_TIDMASK(i)) &&
8550             (wdtr_done & ADV_TID_TO_TIDMASK(i)) == 0) {
8551             len = asc_prt_line(cp, leftlen, "*");
8552             ASC_PRT_NEXT();
8553             renegotiate = 1;
8554         }
8555     }
8556     len = asc_prt_line(cp, leftlen, "\n");
8557     ASC_PRT_NEXT();
8558
8559     AdvReadWordLram(iop_base, ASC_MC_SDTR_ABLE, sdtr_able);
8560     len = asc_prt_line(cp, leftlen,
8561 " Synchronous Enabled:");
8562     ASC_PRT_NEXT();
8563     for (i = 0; i <= ADV_MAX_TID; i++) {
8564         if ((chip_scsi_id == i) ||
8565             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0)) {
8566             continue;
8567         }
8568
8569         len = asc_prt_line(cp, leftlen, " %X:%c",
8570             i, (sdtr_able & ADV_TID_TO_TIDMASK(i)) ? 'Y' : 'N');
8571         ASC_PRT_NEXT();
8572     }
8573     len = asc_prt_line(cp, leftlen, "\n");
8574     ASC_PRT_NEXT();
8575
8576     AdvReadWordLram(iop_base, ASC_MC_SDTR_DONE, sdtr_done);
8577     for (i = 0; i <= ADV_MAX_TID; i++) {
8578
8579         AdvReadWordLram(iop_base, ASC_MC_DEVICE_HSHK_CFG_TABLE + (2 * i),
8580             lramword);
8581         lramword &= ~0x8000;
8582
8583         if ((chip_scsi_id == i) ||
8584             ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(i)) == 0) ||
8585             ((sdtr_able & ADV_TID_TO_TIDMASK(i)) == 0)) {
8586             continue;
8587         }
8588
8589         len = asc_prt_line(cp, leftlen, "  %X:", i);
8590         ASC_PRT_NEXT();
8591
8592         if ((lramword & 0x1F) == 0) /* Check for REQ/ACK Offset 0. */
8593         {
8594             len = asc_prt_line(cp, leftlen, " Asynchronous");
8595             ASC_PRT_NEXT();
8596         } else
8597         {
8598             len = asc_prt_line(cp, leftlen, " Transfer Period Factor: ");
8599             ASC_PRT_NEXT();
8600
8601             if ((lramword & 0x1F00) == 0x1100) /* 80 Mhz */
8602             {
8603                 len = asc_prt_line(cp, leftlen, "9 (80.0 Mhz),");
8604                 ASC_PRT_NEXT();
8605             } else if ((lramword & 0x1F00) == 0x1000) /* 40 Mhz */
8606             {
8607                 len = asc_prt_line(cp, leftlen, "10 (40.0 Mhz),");
8608                 ASC_PRT_NEXT();
8609             } else /* 20 Mhz or below. */
8610             {
8611                 period = (((lramword >> 8) * 25) + 50)/4;
8612
8613                 if (period == 0) /* Should never happen. */
8614                 {
8615                     len = asc_prt_line(cp, leftlen, "%d (? Mhz), ");
8616                     ASC_PRT_NEXT();
8617                 } else
8618                 {
8619                     len = asc_prt_line(cp, leftlen,
8620                         "%d (%d.%d Mhz),",
8621                         period, 250/period, ASC_TENTHS(250, period));
8622                     ASC_PRT_NEXT();
8623                 }
8624             }
8625
8626             len = asc_prt_line(cp, leftlen, " REQ/ACK Offset: %d",
8627                 lramword & 0x1F);
8628             ASC_PRT_NEXT();
8629         }
8630
8631         if ((sdtr_done & ADV_TID_TO_TIDMASK(i)) == 0) {
8632             len = asc_prt_line(cp, leftlen, "*\n");
8633             renegotiate = 1;
8634         } else
8635         {
8636             len = asc_prt_line(cp, leftlen, "\n");
8637         }
8638         ASC_PRT_NEXT();
8639     }
8640
8641     if (renegotiate)
8642     {
8643         len = asc_prt_line(cp, leftlen,
8644             " * = Re-negotiation pending before next command.\n");
8645         ASC_PRT_NEXT();
8646     }
8647
8648     return totlen;
8649 }
8650
8651 /*
8652  * asc_proc_copy()
8653  *
8654  * Copy proc information to a read buffer taking into account the current
8655  * read offset in the file and the remaining space in the read buffer.
8656  */
8657 STATIC int
8658 asc_proc_copy(off_t advoffset, off_t offset, char *curbuf, int leftlen,
8659               char *cp, int cplen)
8660 {
8661     int cnt = 0;
8662
8663     ASC_DBG3(2, "asc_proc_copy: offset %d, advoffset %d, cplen %d\n",
8664             (unsigned) offset, (unsigned) advoffset, cplen);
8665     if (offset <= advoffset) {
8666         /* Read offset below current offset, copy everything. */
8667         cnt = min(cplen, leftlen);
8668         ASC_DBG3(2, "asc_proc_copy: curbuf 0x%lx, cp 0x%lx, cnt %d\n",
8669                 (ulong) curbuf, (ulong) cp, cnt);
8670         memcpy(curbuf, cp, cnt);
8671     } else if (offset < advoffset + cplen) {
8672         /* Read offset within current range, partial copy. */
8673         cnt = (advoffset + cplen) - offset;
8674         cp = (cp + cplen) - cnt;
8675         cnt = min(cnt, leftlen);
8676         ASC_DBG3(2, "asc_proc_copy: curbuf 0x%lx, cp 0x%lx, cnt %d\n",
8677                 (ulong) curbuf, (ulong) cp, cnt);
8678         memcpy(curbuf, cp, cnt);
8679     }
8680     return cnt;
8681 }
8682
8683 /*
8684  * asc_prt_line()
8685  *
8686  * If 'cp' is NULL print to the console, otherwise print to a buffer.
8687  *
8688  * Return 0 if printing to the console, otherwise return the number of
8689  * bytes written to the buffer.
8690  *
8691  * Note: If any single line is greater than ASC_PRTLINE_SIZE bytes the stack
8692  * will be corrupted. 's[]' is defined to be ASC_PRTLINE_SIZE bytes.
8693  */
8694 STATIC int
8695 asc_prt_line(char *buf, int buflen, char *fmt, ...)
8696 {
8697     va_list        args;
8698     int            ret;
8699     char           s[ASC_PRTLINE_SIZE];
8700
8701     va_start(args, fmt);
8702     ret = vsprintf(s, fmt, args);
8703     ASC_ASSERT(ret < ASC_PRTLINE_SIZE);
8704     if (buf == NULL) {
8705         (void) printk(s);
8706         ret = 0;
8707     } else {
8708         ret = min(buflen, ret);
8709         memcpy(buf, s, ret);
8710     }
8711     va_end(args);
8712     return ret;
8713 }
8714 #endif /* CONFIG_PROC_FS */
8715
8716
8717 /*
8718  * --- Functions Required by the Asc Library
8719  */
8720
8721 /*
8722  * Delay for 'n' milliseconds. Don't use the 'jiffies'
8723  * global variable which is incremented once every 5 ms
8724  * from a timer interrupt, because this function may be
8725  * called when interrupts are disabled.
8726  */
8727 STATIC void
8728 DvcSleepMilliSecond(ADV_DCNT n)
8729 {
8730     ASC_DBG1(4, "DvcSleepMilliSecond: %lu\n", (ulong) n);
8731     mdelay(n);
8732 }
8733
8734 /*
8735  * Currently and inline noop but leave as a placeholder.
8736  * Leave DvcEnterCritical() as a noop placeholder.
8737  */
8738 STATIC inline ulong
8739 DvcEnterCritical(void)
8740 {
8741     return 0;
8742 }
8743
8744 /*
8745  * Critical sections are all protected by the board spinlock.
8746  * Leave DvcLeaveCritical() as a noop placeholder.
8747  */
8748 STATIC inline void
8749 DvcLeaveCritical(ulong flags)
8750 {
8751     return;
8752 }
8753
8754 /*
8755  * void
8756  * DvcPutScsiQ(PortAddr iop_base, ushort s_addr, uchar *outbuf, int words)
8757  *
8758  * Calling/Exit State:
8759  *    none
8760  *
8761  * Description:
8762  *     Output an ASC_SCSI_Q structure to the chip
8763  */
8764 STATIC void
8765 DvcPutScsiQ(PortAddr iop_base, ushort s_addr, uchar *outbuf, int words)
8766 {
8767     int    i;
8768
8769     ASC_DBG_PRT_HEX(2, "DvcPutScsiQ", outbuf, 2 * words);
8770     AscSetChipLramAddr(iop_base, s_addr);
8771     for (i = 0; i < 2 * words; i += 2) {
8772         if (i == 4 || i == 20) {
8773             continue;
8774         }
8775         outpw(iop_base + IOP_RAM_DATA,
8776             ((ushort) outbuf[i + 1] << 8) | outbuf[i]);
8777     }
8778 }
8779
8780 /*
8781  * void
8782  * DvcGetQinfo(PortAddr iop_base, ushort s_addr, uchar *inbuf, int words)
8783  *
8784  * Calling/Exit State:
8785  *    none
8786  *
8787  * Description:
8788  *     Input an ASC_QDONE_INFO structure from the chip
8789  */
8790 STATIC void
8791 DvcGetQinfo(PortAddr iop_base, ushort s_addr, uchar *inbuf, int words)
8792 {
8793     int    i;
8794     ushort word;
8795
8796     AscSetChipLramAddr(iop_base, s_addr);
8797     for (i = 0; i < 2 * words; i += 2) {
8798         if (i == 10) {
8799             continue;
8800         }
8801         word = inpw(iop_base + IOP_RAM_DATA);
8802         inbuf[i] = word & 0xff;
8803         inbuf[i + 1] = (word >> 8) & 0xff;
8804     }
8805     ASC_DBG_PRT_HEX(2, "DvcGetQinfo", inbuf, 2 * words);
8806 }
8807
8808 /*
8809  * Read a PCI configuration byte.
8810  */
8811 STATIC uchar __init
8812 DvcReadPCIConfigByte(
8813         ASC_DVC_VAR *asc_dvc,
8814         ushort offset)
8815 {
8816 #ifdef CONFIG_PCI
8817     uchar byte_data;
8818     pci_read_config_byte(to_pci_dev(asc_dvc->cfg->dev), offset, &byte_data);
8819     return byte_data;
8820 #else /* !defined(CONFIG_PCI) */
8821     return 0;
8822 #endif /* !defined(CONFIG_PCI) */
8823 }
8824
8825 /*
8826  * Write a PCI configuration byte.
8827  */
8828 STATIC void __init
8829 DvcWritePCIConfigByte(
8830         ASC_DVC_VAR *asc_dvc,
8831         ushort offset,
8832         uchar  byte_data)
8833 {
8834 #ifdef CONFIG_PCI
8835     pci_write_config_byte(to_pci_dev(asc_dvc->cfg->dev), offset, byte_data);
8836 #endif /* CONFIG_PCI */
8837 }
8838
8839 /*
8840  * Return the BIOS address of the adapter at the specified
8841  * I/O port and with the specified bus type.
8842  */
8843 STATIC ushort __init
8844 AscGetChipBiosAddress(
8845         PortAddr iop_base,
8846         ushort bus_type)
8847 {
8848     ushort  cfg_lsw;
8849     ushort  bios_addr;
8850
8851     /*
8852      * The PCI BIOS is re-located by the motherboard BIOS. Because
8853      * of this the driver can not determine where a PCI BIOS is
8854      * loaded and executes.
8855      */
8856     if (bus_type & ASC_IS_PCI)
8857     {
8858         return(0);
8859     }
8860
8861 #ifdef CONFIG_ISA
8862     if((bus_type & ASC_IS_EISA) != 0)
8863     {
8864         cfg_lsw = AscGetEisaChipCfg(iop_base);
8865         cfg_lsw &= 0x000F;
8866         bios_addr = (ushort)(ASC_BIOS_MIN_ADDR  +
8867                                 (cfg_lsw * ASC_BIOS_BANK_SIZE));
8868         return(bios_addr);
8869     }/* if */
8870 #endif /* CONFIG_ISA */
8871
8872     cfg_lsw = AscGetChipCfgLsw(iop_base);
8873
8874     /*
8875     *  ISA PnP uses the top bit as the 32K BIOS flag
8876     */
8877     if (bus_type == ASC_IS_ISAPNP)
8878     {
8879         cfg_lsw &= 0x7FFF;
8880     }/* if */
8881
8882     bios_addr = (ushort)(((cfg_lsw >> 12) * ASC_BIOS_BANK_SIZE) +
8883             ASC_BIOS_MIN_ADDR);
8884     return(bios_addr);
8885 }
8886
8887
8888 /*
8889  * --- Functions Required by the Adv Library
8890  */
8891
8892 /*
8893  * DvcGetPhyAddr()
8894  *
8895  * Return the physical address of 'vaddr' and set '*lenp' to the
8896  * number of physically contiguous bytes that follow 'vaddr'.
8897  * 'flag' indicates the type of structure whose physical address
8898  * is being translated.
8899  *
8900  * Note: Because Linux currently doesn't page the kernel and all
8901  * kernel buffers are physically contiguous, leave '*lenp' unchanged.
8902  */
8903 ADV_PADDR
8904 DvcGetPhyAddr(ADV_DVC_VAR *asc_dvc, ADV_SCSI_REQ_Q *scsiq,
8905         uchar *vaddr, ADV_SDCNT *lenp, int flag)
8906 {
8907     ADV_PADDR           paddr;
8908
8909     paddr = virt_to_bus(vaddr);
8910
8911     ASC_DBG4(4,
8912         "DvcGetPhyAddr: vaddr 0x%lx, lenp 0x%lx *lenp %lu, paddr 0x%lx\n",
8913         (ulong) vaddr, (ulong) lenp, (ulong) *((ulong *) lenp), (ulong) paddr);
8914
8915     return paddr;
8916 }
8917
8918 /*
8919  * Read a PCI configuration byte.
8920  */
8921 STATIC uchar __init
8922 DvcAdvReadPCIConfigByte(
8923         ADV_DVC_VAR *asc_dvc,
8924         ushort offset)
8925 {
8926 #ifdef CONFIG_PCI
8927     uchar byte_data;
8928     pci_read_config_byte(to_pci_dev(asc_dvc->cfg->dev), offset, &byte_data);
8929     return byte_data;
8930 #else /* CONFIG_PCI */
8931     return 0;
8932 #endif /* CONFIG_PCI */
8933 }
8934
8935 /*
8936  * Write a PCI configuration byte.
8937  */
8938 STATIC void __init
8939 DvcAdvWritePCIConfigByte(
8940         ADV_DVC_VAR *asc_dvc,
8941         ushort offset,
8942         uchar  byte_data)
8943 {
8944 #ifdef CONFIG_PCI
8945     pci_write_config_byte(to_pci_dev(asc_dvc->cfg->dev), offset, byte_data);
8946 #else /* CONFIG_PCI */
8947     return;
8948 #endif /* CONFIG_PCI */
8949 }
8950
8951 /*
8952  * --- Tracing and Debugging Functions
8953  */
8954
8955 #ifdef ADVANSYS_STATS
8956 #ifdef CONFIG_PROC_FS
8957 /*
8958  * asc_prt_board_stats()
8959  *
8960  * Note: no single line should be greater than ASC_PRTLINE_SIZE,
8961  * cf. asc_prt_line().
8962  *
8963  * Return the number of characters copied into 'cp'. No more than
8964  * 'cplen' characters will be copied to 'cp'.
8965  */
8966 STATIC int
8967 asc_prt_board_stats(struct Scsi_Host *shp, char *cp, int cplen)
8968 {
8969     int                    leftlen;
8970     int                    totlen;
8971     int                    len;
8972     struct asc_stats       *s;
8973     asc_board_t            *boardp;
8974
8975     leftlen = cplen;
8976     totlen = len = 0;
8977
8978     boardp = ASC_BOARDP(shp);
8979     s = &boardp->asc_stats;
8980
8981     len = asc_prt_line(cp, leftlen,
8982 "\nLinux Driver Statistics for AdvanSys SCSI Host %d:\n", shp->host_no);
8983     ASC_PRT_NEXT();
8984
8985     len = asc_prt_line(cp, leftlen,
8986 " queuecommand %lu, reset %lu, biosparam %lu, interrupt %lu\n",
8987         s->queuecommand, s->reset, s->biosparam, s->interrupt);
8988     ASC_PRT_NEXT();
8989
8990     len = asc_prt_line(cp, leftlen,
8991 " callback %lu, done %lu, build_error %lu, build_noreq %lu, build_nosg %lu\n",
8992         s->callback, s->done, s->build_error, s->adv_build_noreq,
8993         s->adv_build_nosg);
8994     ASC_PRT_NEXT();
8995
8996     len = asc_prt_line(cp, leftlen,
8997 " exe_noerror %lu, exe_busy %lu, exe_error %lu, exe_unknown %lu\n",
8998         s->exe_noerror, s->exe_busy, s->exe_error, s->exe_unknown);
8999     ASC_PRT_NEXT();
9000
9001     /*
9002      * Display data transfer statistics.
9003      */
9004     if (s->cont_cnt > 0) {
9005         len = asc_prt_line(cp, leftlen, " cont_cnt %lu, ", s->cont_cnt);
9006         ASC_PRT_NEXT();
9007
9008         len = asc_prt_line(cp, leftlen, "cont_xfer %lu.%01lu kb ",
9009                     s->cont_xfer/2,
9010                     ASC_TENTHS(s->cont_xfer, 2));
9011         ASC_PRT_NEXT();
9012
9013         /* Contiguous transfer average size */
9014         len = asc_prt_line(cp, leftlen, "avg_xfer %lu.%01lu kb\n",
9015                     (s->cont_xfer/2)/s->cont_cnt,
9016                     ASC_TENTHS((s->cont_xfer/2), s->cont_cnt));
9017         ASC_PRT_NEXT();
9018     }
9019
9020     if (s->sg_cnt > 0) {
9021
9022         len = asc_prt_line(cp, leftlen, " sg_cnt %lu, sg_elem %lu, ",
9023                     s->sg_cnt, s->sg_elem);
9024         ASC_PRT_NEXT();
9025
9026         len = asc_prt_line(cp, leftlen, "sg_xfer %lu.%01lu kb\n",
9027                     s->sg_xfer/2,
9028                     ASC_TENTHS(s->sg_xfer, 2));
9029         ASC_PRT_NEXT();
9030
9031         /* Scatter gather transfer statistics */
9032         len = asc_prt_line(cp, leftlen, " avg_num_elem %lu.%01lu, ",
9033                     s->sg_elem/s->sg_cnt,
9034                     ASC_TENTHS(s->sg_elem, s->sg_cnt));
9035         ASC_PRT_NEXT();
9036
9037         len = asc_prt_line(cp, leftlen, "avg_elem_size %lu.%01lu kb, ",
9038                     (s->sg_xfer/2)/s->sg_elem,
9039                     ASC_TENTHS((s->sg_xfer/2), s->sg_elem));
9040         ASC_PRT_NEXT();
9041
9042         len = asc_prt_line(cp, leftlen, "avg_xfer_size %lu.%01lu kb\n",
9043                     (s->sg_xfer/2)/s->sg_cnt,
9044                     ASC_TENTHS((s->sg_xfer/2), s->sg_cnt));
9045         ASC_PRT_NEXT();
9046     }
9047
9048     /*
9049      * Display request queuing statistics.
9050      */
9051     len = asc_prt_line(cp, leftlen,
9052 " Active and Waiting Request Queues (Time Unit: %d HZ):\n", HZ);
9053     ASC_PRT_NEXT();
9054
9055
9056      return totlen;
9057 }
9058
9059 /*
9060  * asc_prt_target_stats()
9061  *
9062  * Note: no single line should be greater than ASC_PRTLINE_SIZE,
9063  * cf. asc_prt_line().
9064  *
9065  * This is separated from asc_prt_board_stats because a full set
9066  * of targets will overflow ASC_PRTBUF_SIZE.
9067  *
9068  * Return the number of characters copied into 'cp'. No more than
9069  * 'cplen' characters will be copied to 'cp'.
9070  */
9071 STATIC int
9072 asc_prt_target_stats(struct Scsi_Host *shp, int tgt_id, char *cp, int cplen)
9073 {
9074     int                    leftlen;
9075     int                    totlen;
9076     int                    len;
9077     struct asc_stats       *s;
9078     ushort                 chip_scsi_id;
9079     asc_board_t            *boardp;
9080     asc_queue_t            *active;
9081     asc_queue_t            *waiting;
9082
9083     leftlen = cplen;
9084     totlen = len = 0;
9085
9086     boardp = ASC_BOARDP(shp);
9087     s = &boardp->asc_stats;
9088
9089     active = &ASC_BOARDP(shp)->active;
9090     waiting = &ASC_BOARDP(shp)->waiting;
9091
9092     if (ASC_NARROW_BOARD(boardp)) {
9093         chip_scsi_id = boardp->dvc_cfg.asc_dvc_cfg.chip_scsi_id;
9094     } else {
9095         chip_scsi_id = boardp->dvc_var.adv_dvc_var.chip_scsi_id;
9096     }
9097
9098     if ((chip_scsi_id == tgt_id) ||
9099         ((boardp->init_tidmask & ADV_TID_TO_TIDMASK(tgt_id)) == 0)) {
9100         return 0;
9101     }
9102
9103     do {
9104         if (active->q_tot_cnt[tgt_id] > 0 || waiting->q_tot_cnt[tgt_id] > 0) {
9105             len = asc_prt_line(cp, leftlen, " target %d\n", tgt_id);
9106             ASC_PRT_NEXT();
9107
9108             len = asc_prt_line(cp, leftlen,
9109 "   active: cnt [cur %d, max %d, tot %u], time [min %d, max %d, avg %lu.%01lu]\n",
9110                 active->q_cur_cnt[tgt_id], active->q_max_cnt[tgt_id],
9111                 active->q_tot_cnt[tgt_id],
9112                 active->q_min_tim[tgt_id], active->q_max_tim[tgt_id],
9113                 (active->q_tot_cnt[tgt_id] == 0) ? 0 :
9114                 (active->q_tot_tim[tgt_id]/active->q_tot_cnt[tgt_id]),
9115                 (active->q_tot_cnt[tgt_id] == 0) ? 0 :
9116                 ASC_TENTHS(active->q_tot_tim[tgt_id],
9117                 active->q_tot_cnt[tgt_id]));
9118              ASC_PRT_NEXT();
9119
9120              len = asc_prt_line(cp, leftlen,
9121 "   waiting: cnt [cur %d, max %d, tot %u], time [min %u, max %u, avg %lu.%01lu]\n",
9122                 waiting->q_cur_cnt[tgt_id], waiting->q_max_cnt[tgt_id],
9123                 waiting->q_tot_cnt[tgt_id],
9124                 waiting->q_min_tim[tgt_id], waiting->q_max_tim[tgt_id],
9125                 (waiting->q_tot_cnt[tgt_id] == 0) ? 0 :
9126                 (waiting->q_tot_tim[tgt_id]/waiting->q_tot_cnt[tgt_id]),
9127                 (waiting->q_tot_cnt[tgt_id] == 0) ? 0 :
9128                 ASC_TENTHS(waiting->q_tot_tim[tgt_id],
9129                 waiting->q_tot_cnt[tgt_id]));
9130              ASC_PRT_NEXT();
9131         }
9132     } while (0);
9133
9134      return totlen;
9135 }
9136 #endif /* CONFIG_PROC_FS */
9137 #endif /* ADVANSYS_STATS */
9138
9139 #ifdef ADVANSYS_DEBUG
9140 /*
9141  * asc_prt_scsi_host()
9142  */
9143 STATIC void
9144 asc_prt_scsi_host(struct Scsi_Host *s)
9145 {
9146     asc_board_t         *boardp;
9147
9148     boardp = ASC_BOARDP(s);
9149
9150     printk("Scsi_Host at addr 0x%lx\n", (ulong) s);
9151     printk(
9152 " host_busy %u, host_no %d, last_reset %d,\n",
9153         s->host_busy, s->host_no,
9154         (unsigned) s->last_reset);
9155
9156     printk(
9157 " base 0x%lx, io_port 0x%lx, n_io_port %u, irq 0x%x,\n",
9158         (ulong) s->base, (ulong) s->io_port, s->n_io_port, s->irq);
9159
9160     printk(
9161 " dma_channel %d, this_id %d, can_queue %d,\n",
9162         s->dma_channel, s->this_id, s->can_queue);
9163
9164     printk(
9165 " cmd_per_lun %d, sg_tablesize %d, unchecked_isa_dma %d\n",
9166         s->cmd_per_lun, s->sg_tablesize, s->unchecked_isa_dma);
9167
9168     if (ASC_NARROW_BOARD(boardp)) {
9169         asc_prt_asc_dvc_var(&ASC_BOARDP(s)->dvc_var.asc_dvc_var);
9170         asc_prt_asc_dvc_cfg(&ASC_BOARDP(s)->dvc_cfg.asc_dvc_cfg);
9171     } else {
9172         asc_prt_adv_dvc_var(&ASC_BOARDP(s)->dvc_var.adv_dvc_var);
9173         asc_prt_adv_dvc_cfg(&ASC_BOARDP(s)->dvc_cfg.adv_dvc_cfg);
9174     }
9175 }
9176
9177 /*
9178  * asc_prt_scsi_cmnd()
9179  */
9180 STATIC void
9181 asc_prt_scsi_cmnd(struct scsi_cmnd *s)
9182 {
9183     printk("struct scsi_cmnd at addr 0x%lx\n", (ulong) s);
9184
9185     printk(
9186 " host 0x%lx, device 0x%lx, target %u, lun %u, channel %u,\n",
9187         (ulong) s->device->host, (ulong) s->device, s->device->id, s->device->lun,
9188         s->device->channel);
9189
9190     asc_prt_hex(" CDB", s->cmnd, s->cmd_len);
9191
9192     printk (
9193 "sc_data_direction %u, resid %d\n",
9194         s->sc_data_direction, s->resid);
9195
9196     printk(
9197 " use_sg %u, sglist_len %u, abort_reason 0x%x\n",
9198         s->use_sg, s->sglist_len, s->abort_reason);
9199
9200     printk(
9201 " serial_number 0x%x, retries %d, allowed %d\n",
9202         (unsigned) s->serial_number, s->retries, s->allowed);
9203
9204     printk(
9205 " timeout_per_command %d, timeout_total %d, timeout %d\n",
9206         s->timeout_per_command, s->timeout_total, s->timeout);
9207
9208     printk(
9209 " scsi_done 0x%lx, done 0x%lx, host_scribble 0x%lx, result 0x%x\n",
9210         (ulong) s->scsi_done, (ulong) s->done,
9211         (ulong) s->host_scribble, s->result);
9212
9213     printk(
9214 " tag %u, pid %u\n",
9215         (unsigned) s->tag, (unsigned) s->pid);
9216 }
9217
9218 /*
9219  * asc_prt_asc_dvc_var()
9220  */
9221 STATIC void
9222 asc_prt_asc_dvc_var(ASC_DVC_VAR *h)
9223 {
9224     printk("ASC_DVC_VAR at addr 0x%lx\n", (ulong) h);
9225
9226     printk(
9227 " iop_base 0x%x, err_code 0x%x, dvc_cntl 0x%x, bug_fix_cntl %d,\n",
9228         h->iop_base, h->err_code, h->dvc_cntl, h->bug_fix_cntl);
9229
9230     printk(
9231 " bus_type %d, isr_callback 0x%lx, exe_callback 0x%lx, init_sdtr 0x%x,\n",
9232         h->bus_type, (ulong) h->isr_callback, (ulong) h->exe_callback,
9233         (unsigned) h->init_sdtr);
9234
9235     printk(
9236 " sdtr_done 0x%x, use_tagged_qng 0x%x, unit_not_ready 0x%x, chip_no 0x%x,\n",
9237         (unsigned) h->sdtr_done, (unsigned) h->use_tagged_qng,
9238         (unsigned) h->unit_not_ready, (unsigned) h->chip_no);
9239
9240     printk(
9241 " queue_full_or_busy 0x%x, start_motor 0x%x, scsi_reset_wait %u,\n",
9242         (unsigned) h->queue_full_or_busy, (unsigned) h->start_motor,
9243         (unsigned) h->scsi_reset_wait);
9244
9245     printk(
9246 " is_in_int %u, max_total_qng %u, cur_total_qng %u, in_critical_cnt %u,\n",
9247         (unsigned) h->is_in_int, (unsigned) h->max_total_qng,
9248         (unsigned) h->cur_total_qng, (unsigned) h->in_critical_cnt);
9249
9250     printk(
9251 " last_q_shortage %u, init_state 0x%x, no_scam 0x%x, pci_fix_asyn_xfer 0x%x,\n",
9252         (unsigned) h->last_q_shortage, (unsigned) h->init_state,
9253         (unsigned) h->no_scam, (unsigned) h->pci_fix_asyn_xfer);
9254
9255     printk(
9256 " cfg 0x%lx, irq_no 0x%x\n",
9257         (ulong) h->cfg, (unsigned) h->irq_no);
9258 }
9259
9260 /*
9261  * asc_prt_asc_dvc_cfg()
9262  */
9263 STATIC void
9264 asc_prt_asc_dvc_cfg(ASC_DVC_CFG *h)
9265 {
9266     printk("ASC_DVC_CFG at addr 0x%lx\n", (ulong) h);
9267
9268     printk(
9269 " can_tagged_qng 0x%x, cmd_qng_enabled 0x%x,\n",
9270             h->can_tagged_qng, h->cmd_qng_enabled);
9271     printk(
9272 " disc_enable 0x%x, sdtr_enable 0x%x,\n",
9273             h->disc_enable, h->sdtr_enable);
9274
9275     printk(
9276 " chip_scsi_id %d, isa_dma_speed %d, isa_dma_channel %d, chip_version %d,\n",
9277              h->chip_scsi_id, h->isa_dma_speed, h->isa_dma_channel,
9278              h->chip_version);
9279
9280     printk(
9281 " pci_device_id %d, lib_serial_no %u, lib_version %u, mcode_date 0x%x,\n",
9282            to_pci_dev(h->dev)->device, h->lib_serial_no, h->lib_version,
9283            h->mcode_date);
9284
9285     printk(
9286 " mcode_version %d, overrun_buf 0x%lx\n",
9287             h->mcode_version, (ulong) h->overrun_buf);
9288 }
9289
9290 /*
9291  * asc_prt_asc_scsi_q()
9292  */
9293 STATIC void
9294 asc_prt_asc_scsi_q(ASC_SCSI_Q *q)
9295 {
9296     ASC_SG_HEAD    *sgp;
9297     int i;
9298
9299     printk("ASC_SCSI_Q at addr 0x%lx\n", (ulong) q);
9300
9301     printk(
9302 " target_ix 0x%x, target_lun %u, srb_ptr 0x%lx, tag_code 0x%x,\n",
9303             q->q2.target_ix, q->q1.target_lun,
9304             (ulong) q->q2.srb_ptr, q->q2.tag_code);
9305
9306     printk(
9307 " data_addr 0x%lx, data_cnt %lu, sense_addr 0x%lx, sense_len %u,\n",
9308             (ulong) le32_to_cpu(q->q1.data_addr),
9309             (ulong) le32_to_cpu(q->q1.data_cnt),
9310             (ulong) le32_to_cpu(q->q1.sense_addr), q->q1.sense_len);
9311
9312     printk(
9313 " cdbptr 0x%lx, cdb_len %u, sg_head 0x%lx, sg_queue_cnt %u\n",
9314             (ulong) q->cdbptr, q->q2.cdb_len,
9315             (ulong) q->sg_head, q->q1.sg_queue_cnt);
9316
9317     if (q->sg_head) {
9318         sgp = q->sg_head;
9319         printk("ASC_SG_HEAD at addr 0x%lx\n", (ulong) sgp);
9320         printk(" entry_cnt %u, queue_cnt %u\n", sgp->entry_cnt, sgp->queue_cnt);
9321         for (i = 0; i < sgp->entry_cnt; i++) {
9322             printk(" [%u]: addr 0x%lx, bytes %lu\n",
9323                 i, (ulong) le32_to_cpu(sgp->sg_list[i].addr),
9324                 (ulong) le32_to_cpu(sgp->sg_list[i].bytes));
9325         }
9326
9327     }
9328 }
9329
9330 /*
9331  * asc_prt_asc_qdone_info()
9332  */
9333 STATIC void
9334 asc_prt_asc_qdone_info(ASC_QDONE_INFO *q)
9335 {
9336     printk("ASC_QDONE_INFO at addr 0x%lx\n", (ulong) q);
9337     printk(
9338 " srb_ptr 0x%lx, target_ix %u, cdb_len %u, tag_code %u,\n",
9339             (ulong) q->d2.srb_ptr, q->d2.target_ix, q->d2.cdb_len,
9340             q->d2.tag_code);
9341     printk(
9342 " done_stat 0x%x, host_stat 0x%x, scsi_stat 0x%x, scsi_msg 0x%x\n",
9343             q->d3.done_stat, q->d3.host_stat, q->d3.scsi_stat, q->d3.scsi_msg);
9344 }
9345
9346 /*
9347  * asc_prt_adv_dvc_var()
9348  *
9349  * Display an ADV_DVC_VAR structure.
9350  */
9351 STATIC void
9352 asc_prt_adv_dvc_var(ADV_DVC_VAR *h)
9353 {
9354     printk(" ADV_DVC_VAR at addr 0x%lx\n", (ulong) h);
9355
9356     printk(
9357 "  iop_base 0x%lx, err_code 0x%x, ultra_able 0x%x\n",
9358         (ulong) h->iop_base, h->err_code, (unsigned) h->ultra_able);
9359
9360     printk(
9361 "  isr_callback 0x%lx, sdtr_able 0x%x, wdtr_able 0x%x\n",
9362         (ulong) h->isr_callback, (unsigned) h->sdtr_able,
9363         (unsigned) h->wdtr_able);
9364
9365     printk(
9366 "  start_motor 0x%x, scsi_reset_wait 0x%x, irq_no 0x%x,\n",
9367         (unsigned) h->start_motor,
9368         (unsigned) h->scsi_reset_wait, (unsigned) h->irq_no);
9369
9370     printk(
9371 "  max_host_qng %u, max_dvc_qng %u, carr_freelist 0x%lxn\n",
9372         (unsigned) h->max_host_qng, (unsigned) h->max_dvc_qng,
9373         (ulong) h->carr_freelist);
9374
9375     printk(
9376 "  icq_sp 0x%lx, irq_sp 0x%lx\n",
9377         (ulong) h->icq_sp, (ulong) h->irq_sp);
9378
9379     printk(
9380 "  no_scam 0x%x, tagqng_able 0x%x\n",
9381         (unsigned) h->no_scam, (unsigned) h->tagqng_able);
9382
9383     printk(
9384 "  chip_scsi_id 0x%x, cfg 0x%lx\n",
9385         (unsigned) h->chip_scsi_id, (ulong) h->cfg);
9386 }
9387
9388 /*
9389  * asc_prt_adv_dvc_cfg()
9390  *
9391  * Display an ADV_DVC_CFG structure.
9392  */
9393 STATIC void
9394 asc_prt_adv_dvc_cfg(ADV_DVC_CFG *h)
9395 {
9396     printk(" ADV_DVC_CFG at addr 0x%lx\n", (ulong) h);
9397
9398     printk(
9399 "  disc_enable 0x%x, termination 0x%x\n",
9400         h->disc_enable, h->termination);
9401
9402     printk(
9403 "  chip_version 0x%x, mcode_date 0x%x\n",
9404         h->chip_version, h->mcode_date);
9405
9406     printk(
9407 "  mcode_version 0x%x, pci_device_id 0x%x, lib_version %u\n",
9408        h->mcode_version, to_pci_dev(h->dev)->device, h->lib_version);
9409
9410     printk(
9411 "  control_flag 0x%x, pci_slot_info 0x%x\n",
9412        h->control_flag, h->pci_slot_info);
9413 }
9414
9415 /*
9416  * asc_prt_adv_scsi_req_q()
9417  *
9418  * Display an ADV_SCSI_REQ_Q structure.
9419  */
9420 STATIC void
9421 asc_prt_adv_scsi_req_q(ADV_SCSI_REQ_Q *q)
9422 {
9423     int                 sg_blk_cnt;
9424     struct asc_sg_block *sg_ptr;
9425
9426     printk("ADV_SCSI_REQ_Q at addr 0x%lx\n", (ulong) q);
9427
9428     printk(
9429 "  target_id %u, target_lun %u, srb_ptr 0x%lx, a_flag 0x%x\n",
9430             q->target_id, q->target_lun, (ulong) q->srb_ptr, q->a_flag);
9431
9432     printk("  cntl 0x%x, data_addr 0x%lx, vdata_addr 0x%lx\n",
9433             q->cntl, (ulong) le32_to_cpu(q->data_addr), (ulong) q->vdata_addr);
9434
9435     printk(
9436 "  data_cnt %lu, sense_addr 0x%lx, sense_len %u,\n",
9437             (ulong) le32_to_cpu(q->data_cnt),
9438             (ulong) le32_to_cpu(q->sense_addr), q->sense_len);
9439
9440     printk(
9441 "  cdb_len %u, done_status 0x%x, host_status 0x%x, scsi_status 0x%x\n",
9442             q->cdb_len, q->done_status, q->host_status, q->scsi_status);
9443
9444     printk(
9445 "  sg_working_ix 0x%x, target_cmd %u\n",
9446             q->sg_working_ix, q->target_cmd);
9447
9448     printk(
9449 "  scsiq_rptr 0x%lx, sg_real_addr 0x%lx, sg_list_ptr 0x%lx\n",
9450             (ulong) le32_to_cpu(q->scsiq_rptr),
9451             (ulong) le32_to_cpu(q->sg_real_addr), (ulong) q->sg_list_ptr);
9452
9453     /* Display the request's ADV_SG_BLOCK structures. */
9454     if (q->sg_list_ptr != NULL)
9455     {
9456         sg_blk_cnt = 0;
9457         while (1) {
9458             /*
9459              * 'sg_ptr' is a physical address. Convert it to a virtual
9460              * address by indexing 'sg_blk_cnt' into the virtual address
9461              * array 'sg_list_ptr'.
9462              *
9463              * XXX - Assumes all SG physical blocks are virtually contiguous.
9464              */
9465             sg_ptr = &(((ADV_SG_BLOCK *) (q->sg_list_ptr))[sg_blk_cnt]);
9466             asc_prt_adv_sgblock(sg_blk_cnt, sg_ptr);
9467             if (sg_ptr->sg_ptr == 0)
9468             {
9469                 break;
9470             }
9471             sg_blk_cnt++;
9472         }
9473     }
9474 }
9475
9476 /*
9477  * asc_prt_adv_sgblock()
9478  *
9479  * Display an ADV_SG_BLOCK structure.
9480  */
9481 STATIC void
9482 asc_prt_adv_sgblock(int sgblockno, ADV_SG_BLOCK *b)
9483 {
9484     int i;
9485
9486     printk(" ASC_SG_BLOCK at addr 0x%lx (sgblockno %d)\n",
9487         (ulong) b, sgblockno);
9488     printk("  sg_cnt %u, sg_ptr 0x%lx\n",
9489         b->sg_cnt, (ulong) le32_to_cpu(b->sg_ptr));
9490     ASC_ASSERT(b->sg_cnt <= NO_OF_SG_PER_BLOCK);
9491     if (b->sg_ptr != 0)
9492     {
9493         ASC_ASSERT(b->sg_cnt == NO_OF_SG_PER_BLOCK);
9494     }
9495     for (i = 0; i < b->sg_cnt; i++) {
9496         printk("  [%u]: sg_addr 0x%lx, sg_count 0x%lx\n",
9497             i, (ulong) b->sg_list[i].sg_addr, (ulong) b->sg_list[i].sg_count);
9498     }
9499 }
9500
9501 /*
9502  * asc_prt_hex()
9503  *
9504  * Print hexadecimal output in 4 byte groupings 32 bytes
9505  * or 8 double-words per line.
9506  */
9507 STATIC void
9508 asc_prt_hex(char *f, uchar *s, int l)
9509 {
9510     int            i;
9511     int            j;
9512     int            k;
9513     int            m;
9514
9515     printk("%s: (%d bytes)\n", f, l);
9516
9517     for (i = 0; i < l; i += 32) {
9518
9519         /* Display a maximum of 8 double-words per line. */
9520         if ((k = (l - i) / 4) >= 8) {
9521             k = 8;
9522             m = 0;
9523         } else {
9524             m = (l - i) % 4;
9525         }
9526
9527         for (j = 0; j < k; j++) {
9528             printk(" %2.2X%2.2X%2.2X%2.2X",
9529                 (unsigned) s[i+(j*4)], (unsigned) s[i+(j*4)+1],
9530                 (unsigned) s[i+(j*4)+2], (unsigned) s[i+(j*4)+3]);
9531         }
9532
9533         switch (m) {
9534         case 0:
9535         default:
9536             break;
9537         case 1:
9538             printk(" %2.2X",
9539                 (unsigned) s[i+(j*4)]);
9540             break;
9541         case 2:
9542             printk(" %2.2X%2.2X",
9543                 (unsigned) s[i+(j*4)],
9544                 (unsigned) s[i+(j*4)+1]);
9545             break;
9546         case 3:
9547             printk(" %2.2X%2.2X%2.2X",
9548                 (unsigned) s[i+(j*4)+1],
9549                 (unsigned) s[i+(j*4)+2],
9550                 (unsigned) s[i+(j*4)+3]);
9551             break;
9552         }
9553
9554         printk("\n");
9555     }
9556 }
9557 #endif /* ADVANSYS_DEBUG */
9558
9559 /*
9560  * --- Asc Library Functions
9561  */
9562
9563 STATIC ushort __init
9564 AscGetEisaChipCfg(
9565                      PortAddr iop_base)
9566 {
9567     PortAddr            eisa_cfg_iop;
9568
9569     eisa_cfg_iop = (PortAddr) ASC_GET_EISA_SLOT(iop_base) |
9570       (PortAddr) (ASC_EISA_CFG_IOP_MASK);
9571     return (inpw(eisa_cfg_iop));
9572 }
9573
9574 STATIC uchar __init
9575 AscSetChipScsiID(
9576                     PortAddr iop_base,
9577                     uchar new_host_id
9578 )
9579 {
9580     ushort              cfg_lsw;
9581
9582     if (AscGetChipScsiID(iop_base) == new_host_id) {
9583         return (new_host_id);
9584     }
9585     cfg_lsw = AscGetChipCfgLsw(iop_base);
9586     cfg_lsw &= 0xF8FF;
9587     cfg_lsw |= (ushort) ((new_host_id & ASC_MAX_TID) << 8);
9588     AscSetChipCfgLsw(iop_base, cfg_lsw);
9589     return (AscGetChipScsiID(iop_base));
9590 }
9591
9592 STATIC uchar __init
9593 AscGetChipScsiCtrl(
9594                 PortAddr iop_base)
9595 {
9596     uchar               sc;
9597
9598     AscSetBank(iop_base, 1);
9599     sc = inp(iop_base + IOP_REG_SC);
9600     AscSetBank(iop_base, 0);
9601     return (sc);
9602 }
9603
9604 STATIC uchar __init
9605 AscGetChipVersion(
9606                      PortAddr iop_base,
9607                      ushort bus_type
9608 )
9609 {
9610     if ((bus_type & ASC_IS_EISA) != 0) {
9611         PortAddr            eisa_iop;
9612         uchar               revision;
9613         eisa_iop = (PortAddr) ASC_GET_EISA_SLOT(iop_base) |
9614           (PortAddr) ASC_EISA_REV_IOP_MASK;
9615         revision = inp(eisa_iop);
9616         return ((uchar) ((ASC_CHIP_MIN_VER_EISA - 1) + revision));
9617     }
9618     return (AscGetChipVerNo(iop_base));
9619 }
9620
9621 STATIC ushort __init
9622 AscGetChipBusType(
9623                      PortAddr iop_base)
9624 {
9625     ushort              chip_ver;
9626
9627     chip_ver = AscGetChipVerNo(iop_base);
9628     if (
9629            (chip_ver >= ASC_CHIP_MIN_VER_VL)
9630            && (chip_ver <= ASC_CHIP_MAX_VER_VL)
9631 ) {
9632         if (
9633                ((iop_base & 0x0C30) == 0x0C30)
9634                || ((iop_base & 0x0C50) == 0x0C50)
9635 ) {
9636             return (ASC_IS_EISA);
9637         }
9638         return (ASC_IS_VL);
9639     }
9640     if ((chip_ver >= ASC_CHIP_MIN_VER_ISA) &&
9641         (chip_ver <= ASC_CHIP_MAX_VER_ISA)) {
9642         if (chip_ver >= ASC_CHIP_MIN_VER_ISA_PNP) {
9643             return (ASC_IS_ISAPNP);
9644         }
9645         return (ASC_IS_ISA);
9646     } else if ((chip_ver >= ASC_CHIP_MIN_VER_PCI) &&
9647                (chip_ver <= ASC_CHIP_MAX_VER_PCI)) {
9648         return (ASC_IS_PCI);
9649     }
9650     return (0);
9651 }
9652
9653 STATIC ASC_DCNT
9654 AscLoadMicroCode(
9655                     PortAddr iop_base,
9656                     ushort s_addr,
9657                     uchar *mcode_buf,
9658                     ushort mcode_size
9659 )
9660 {
9661     ASC_DCNT            chksum;
9662     ushort              mcode_word_size;
9663     ushort              mcode_chksum;
9664
9665     /* Write the microcode buffer starting at LRAM address 0. */
9666     mcode_word_size = (ushort) (mcode_size >> 1);
9667     AscMemWordSetLram(iop_base, s_addr, 0, mcode_word_size);
9668     AscMemWordCopyPtrToLram(iop_base, s_addr, mcode_buf, mcode_word_size);
9669
9670     chksum = AscMemSumLramWord(iop_base, s_addr, mcode_word_size);
9671     ASC_DBG1(1, "AscLoadMicroCode: chksum 0x%lx\n", (ulong) chksum);
9672     mcode_chksum = (ushort) AscMemSumLramWord(iop_base,
9673           (ushort) ASC_CODE_SEC_BEG,
9674           (ushort) ((mcode_size - s_addr - (ushort) ASC_CODE_SEC_BEG) / 2));
9675     ASC_DBG1(1, "AscLoadMicroCode: mcode_chksum 0x%lx\n",
9676         (ulong) mcode_chksum);
9677     AscWriteLramWord(iop_base, ASCV_MCODE_CHKSUM_W, mcode_chksum);
9678     AscWriteLramWord(iop_base, ASCV_MCODE_SIZE_W, mcode_size);
9679     return (chksum);
9680 }
9681
9682 STATIC int
9683 AscFindSignature(
9684                     PortAddr iop_base
9685 )
9686 {
9687     ushort              sig_word;
9688
9689     ASC_DBG2(1, "AscFindSignature: AscGetChipSignatureByte(0x%x) 0x%x\n",
9690         iop_base, AscGetChipSignatureByte(iop_base));
9691     if (AscGetChipSignatureByte(iop_base) == (uchar) ASC_1000_ID1B) {
9692         ASC_DBG2(1, "AscFindSignature: AscGetChipSignatureWord(0x%x) 0x%x\n",
9693             iop_base, AscGetChipSignatureWord(iop_base));
9694         sig_word = AscGetChipSignatureWord(iop_base);
9695         if ((sig_word == (ushort) ASC_1000_ID0W) ||
9696             (sig_word == (ushort) ASC_1000_ID0W_FIX)) {
9697             return (1);
9698         }
9699     }
9700     return (0);
9701 }
9702
9703 STATIC PortAddr _asc_def_iop_base[ASC_IOADR_TABLE_MAX_IX] __initdata =
9704 {
9705     0x100, ASC_IOADR_1, 0x120, ASC_IOADR_2, 0x140, ASC_IOADR_3, ASC_IOADR_4,
9706     ASC_IOADR_5, ASC_IOADR_6, ASC_IOADR_7, ASC_IOADR_8
9707 };
9708
9709 #ifdef CONFIG_ISA
9710 STATIC uchar _isa_pnp_inited __initdata = 0;
9711
9712 STATIC PortAddr __init
9713 AscSearchIOPortAddr(
9714                        PortAddr iop_beg,
9715                        ushort bus_type)
9716 {
9717     if (bus_type & ASC_IS_VL) {
9718         while ((iop_beg = AscSearchIOPortAddr11(iop_beg)) != 0) {
9719             if (AscGetChipVersion(iop_beg, bus_type) <= ASC_CHIP_MAX_VER_VL) {
9720                 return (iop_beg);
9721             }
9722         }
9723         return (0);
9724     }
9725     if (bus_type & ASC_IS_ISA) {
9726         if (_isa_pnp_inited == 0) {
9727             AscSetISAPNPWaitForKey();
9728             _isa_pnp_inited++;
9729         }
9730         while ((iop_beg = AscSearchIOPortAddr11(iop_beg)) != 0) {
9731             if ((AscGetChipVersion(iop_beg, bus_type) & ASC_CHIP_VER_ISA_BIT) != 0) {
9732                 return (iop_beg);
9733             }
9734         }
9735         return (0);
9736     }
9737     if (bus_type & ASC_IS_EISA) {
9738         if ((iop_beg = AscSearchIOPortAddrEISA(iop_beg)) != 0) {
9739             return (iop_beg);
9740         }
9741         return (0);
9742     }
9743     return (0);
9744 }
9745
9746 STATIC PortAddr __init
9747 AscSearchIOPortAddr11(
9748                          PortAddr s_addr
9749 )
9750 {
9751     int                 i;
9752     PortAddr            iop_base;
9753
9754     for (i = 0; i < ASC_IOADR_TABLE_MAX_IX; i++) {
9755         if (_asc_def_iop_base[i] > s_addr) {
9756             break;
9757         }
9758     }
9759     for (; i < ASC_IOADR_TABLE_MAX_IX; i++) {
9760         iop_base = _asc_def_iop_base[i];
9761         if (check_region(iop_base, ASC_IOADR_GAP) != 0) {
9762             ASC_DBG1(1,
9763                "AscSearchIOPortAddr11: check_region() failed I/O port 0x%x\n",
9764                      iop_base);
9765             continue;
9766         }
9767         ASC_DBG1(1, "AscSearchIOPortAddr11: probing I/O port 0x%x\n", iop_base);
9768         if (AscFindSignature(iop_base)) {
9769             return (iop_base);
9770         }
9771     }
9772     return (0);
9773 }
9774
9775 STATIC void __init
9776 AscSetISAPNPWaitForKey(void)
9777 {
9778     outp(ASC_ISA_PNP_PORT_ADDR, 0x02);
9779     outp(ASC_ISA_PNP_PORT_WRITE, 0x02);
9780     return;
9781 }
9782 #endif /* CONFIG_ISA */
9783
9784 STATIC void __init
9785 AscToggleIRQAct(
9786                    PortAddr iop_base
9787 )
9788 {
9789     AscSetChipStatus(iop_base, CIW_IRQ_ACT);
9790     AscSetChipStatus(iop_base, 0);
9791     return;
9792 }
9793
9794 STATIC uchar __init
9795 AscGetChipIRQ(
9796                  PortAddr iop_base,
9797                  ushort bus_type)
9798 {
9799     ushort              cfg_lsw;
9800     uchar               chip_irq;
9801
9802     if ((bus_type & ASC_IS_EISA) != 0) {
9803         cfg_lsw = AscGetEisaChipCfg(iop_base);
9804         chip_irq = (uchar) (((cfg_lsw >> 8) & 0x07) + 10);
9805         if ((chip_irq == 13) || (chip_irq > 15)) {
9806             return (0);
9807         }
9808         return (chip_irq);
9809     }
9810     if ((bus_type & ASC_IS_VL) != 0) {
9811         cfg_lsw = AscGetChipCfgLsw(iop_base);
9812         chip_irq = (uchar) (((cfg_lsw >> 2) & 0x07));
9813         if ((chip_irq == 0) ||
9814             (chip_irq == 4) ||
9815             (chip_irq == 7)) {
9816             return (0);
9817         }
9818         return ((uchar) (chip_irq + (ASC_MIN_IRQ_NO - 1)));
9819     }
9820     cfg_lsw = AscGetChipCfgLsw(iop_base);
9821     chip_irq = (uchar) (((cfg_lsw >> 2) & 0x03));
9822     if (chip_irq == 3)
9823         chip_irq += (uchar) 2;
9824     return ((uchar) (chip_irq + ASC_MIN_IRQ_NO));
9825 }
9826
9827 STATIC uchar __init
9828 AscSetChipIRQ(
9829                  PortAddr iop_base,
9830                  uchar irq_no,
9831                  ushort bus_type)
9832 {
9833     ushort              cfg_lsw;
9834
9835     if ((bus_type & ASC_IS_VL) != 0) {
9836         if (irq_no != 0) {
9837             if ((irq_no < ASC_MIN_IRQ_NO) || (irq_no > ASC_MAX_IRQ_NO)) {
9838                 irq_no = 0;
9839             } else {
9840                 irq_no -= (uchar) ((ASC_MIN_IRQ_NO - 1));
9841             }
9842         }
9843         cfg_lsw = (ushort) (AscGetChipCfgLsw(iop_base) & 0xFFE3);
9844         cfg_lsw |= (ushort) 0x0010;
9845         AscSetChipCfgLsw(iop_base, cfg_lsw);
9846         AscToggleIRQAct(iop_base);
9847         cfg_lsw = (ushort) (AscGetChipCfgLsw(iop_base) & 0xFFE0);
9848         cfg_lsw |= (ushort) ((irq_no & 0x07) << 2);
9849         AscSetChipCfgLsw(iop_base, cfg_lsw);
9850         AscToggleIRQAct(iop_base);
9851         return (AscGetChipIRQ(iop_base, bus_type));
9852     }
9853     if ((bus_type & (ASC_IS_ISA)) != 0) {
9854         if (irq_no == 15)
9855             irq_no -= (uchar) 2;
9856         irq_no -= (uchar) ASC_MIN_IRQ_NO;
9857         cfg_lsw = (ushort) (AscGetChipCfgLsw(iop_base) & 0xFFF3);
9858         cfg_lsw |= (ushort) ((irq_no & 0x03) << 2);
9859         AscSetChipCfgLsw(iop_base, cfg_lsw);
9860         return (AscGetChipIRQ(iop_base, bus_type));
9861     }
9862     return (0);
9863 }
9864
9865 #ifdef CONFIG_ISA
9866 STATIC void __init
9867 AscEnableIsaDma(
9868                    uchar dma_channel)
9869 {
9870     if (dma_channel < 4) {
9871         outp(0x000B, (ushort) (0xC0 | dma_channel));
9872         outp(0x000A, dma_channel);
9873     } else if (dma_channel < 8) {
9874         outp(0x00D6, (ushort) (0xC0 | (dma_channel - 4)));
9875         outp(0x00D4, (ushort) (dma_channel - 4));
9876     }
9877     return;
9878 }
9879 #endif /* CONFIG_ISA */
9880
9881 STATIC int
9882 AscIsrChipHalted(
9883                     ASC_DVC_VAR *asc_dvc
9884 )
9885 {
9886     EXT_MSG             ext_msg;
9887     EXT_MSG             out_msg;
9888     ushort              halt_q_addr;
9889     int                 sdtr_accept;
9890     ushort              int_halt_code;
9891     ASC_SCSI_BIT_ID_TYPE scsi_busy;
9892     ASC_SCSI_BIT_ID_TYPE target_id;
9893     PortAddr            iop_base;
9894     uchar               tag_code;
9895     uchar               q_status;
9896     uchar               halt_qp;
9897     uchar               sdtr_data;
9898     uchar               target_ix;
9899     uchar               q_cntl, tid_no;
9900     uchar               cur_dvc_qng;
9901     uchar               asyn_sdtr;
9902     uchar               scsi_status;
9903     asc_board_t         *boardp;
9904
9905     ASC_ASSERT(asc_dvc->drv_ptr != NULL);
9906     boardp = asc_dvc->drv_ptr;
9907
9908     iop_base = asc_dvc->iop_base;
9909     int_halt_code = AscReadLramWord(iop_base, ASCV_HALTCODE_W);
9910
9911     halt_qp = AscReadLramByte(iop_base, ASCV_CURCDB_B);
9912     halt_q_addr = ASC_QNO_TO_QADDR(halt_qp);
9913     target_ix = AscReadLramByte(iop_base,
9914                    (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_TARGET_IX));
9915     q_cntl = AscReadLramByte(iop_base,
9916                         (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_CNTL));
9917     tid_no = ASC_TIX_TO_TID(target_ix);
9918     target_id = (uchar) ASC_TID_TO_TARGET_ID(tid_no);
9919     if (asc_dvc->pci_fix_asyn_xfer & target_id) {
9920         asyn_sdtr = ASYN_SDTR_DATA_FIX_PCI_REV_AB;
9921     } else {
9922         asyn_sdtr = 0;
9923     }
9924     if (int_halt_code == ASC_HALT_DISABLE_ASYN_USE_SYN_FIX) {
9925         if (asc_dvc->pci_fix_asyn_xfer & target_id) {
9926             AscSetChipSDTR(iop_base, 0, tid_no);
9927             boardp->sdtr_data[tid_no] = 0;
9928         }
9929         AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
9930         return (0);
9931     } else if (int_halt_code == ASC_HALT_ENABLE_ASYN_USE_SYN_FIX) {
9932         if (asc_dvc->pci_fix_asyn_xfer & target_id) {
9933             AscSetChipSDTR(iop_base, asyn_sdtr, tid_no);
9934             boardp->sdtr_data[tid_no] = asyn_sdtr;
9935         }
9936         AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
9937         return (0);
9938     } else if (int_halt_code == ASC_HALT_EXTMSG_IN) {
9939
9940         AscMemWordCopyPtrFromLram(iop_base,
9941                                ASCV_MSGIN_BEG,
9942                                (uchar *) &ext_msg,
9943                                sizeof(EXT_MSG) >> 1);
9944
9945         if (ext_msg.msg_type == MS_EXTEND &&
9946             ext_msg.msg_req == MS_SDTR_CODE &&
9947             ext_msg.msg_len == MS_SDTR_LEN) {
9948             sdtr_accept = TRUE;
9949             if ((ext_msg.req_ack_offset > ASC_SYN_MAX_OFFSET)) {
9950
9951                 sdtr_accept = FALSE;
9952                 ext_msg.req_ack_offset = ASC_SYN_MAX_OFFSET;
9953             }
9954             if ((ext_msg.xfer_period <
9955                  asc_dvc->sdtr_period_tbl[asc_dvc->host_init_sdtr_index]) ||
9956                 (ext_msg.xfer_period >
9957                  asc_dvc->sdtr_period_tbl[asc_dvc->max_sdtr_index])) {
9958                 sdtr_accept = FALSE;
9959                 ext_msg.xfer_period =
9960                     asc_dvc->sdtr_period_tbl[asc_dvc->host_init_sdtr_index];
9961             }
9962             if (sdtr_accept) {
9963                 sdtr_data = AscCalSDTRData(asc_dvc, ext_msg.xfer_period,
9964                                            ext_msg.req_ack_offset);
9965                 if ((sdtr_data == 0xFF)) {
9966
9967                     q_cntl |= QC_MSG_OUT;
9968                     asc_dvc->init_sdtr &= ~target_id;
9969                     asc_dvc->sdtr_done &= ~target_id;
9970                     AscSetChipSDTR(iop_base, asyn_sdtr, tid_no);
9971                     boardp->sdtr_data[tid_no] = asyn_sdtr;
9972                 }
9973             }
9974             if (ext_msg.req_ack_offset == 0) {
9975
9976                 q_cntl &= ~QC_MSG_OUT;
9977                 asc_dvc->init_sdtr &= ~target_id;
9978                 asc_dvc->sdtr_done &= ~target_id;
9979                 AscSetChipSDTR(iop_base, asyn_sdtr, tid_no);
9980             } else {
9981                 if (sdtr_accept && (q_cntl & QC_MSG_OUT)) {
9982
9983                     q_cntl &= ~QC_MSG_OUT;
9984                     asc_dvc->sdtr_done |= target_id;
9985                     asc_dvc->init_sdtr |= target_id;
9986                     asc_dvc->pci_fix_asyn_xfer &= ~target_id;
9987                     sdtr_data = AscCalSDTRData(asc_dvc, ext_msg.xfer_period,
9988                                                ext_msg.req_ack_offset);
9989                     AscSetChipSDTR(iop_base, sdtr_data, tid_no);
9990                     boardp->sdtr_data[tid_no] = sdtr_data;
9991                 } else {
9992
9993                     q_cntl |= QC_MSG_OUT;
9994                     AscMsgOutSDTR(asc_dvc,
9995                                   ext_msg.xfer_period,
9996                                   ext_msg.req_ack_offset);
9997                     asc_dvc->pci_fix_asyn_xfer &= ~target_id;
9998                     sdtr_data = AscCalSDTRData(asc_dvc, ext_msg.xfer_period,
9999                                                ext_msg.req_ack_offset);
10000                     AscSetChipSDTR(iop_base, sdtr_data, tid_no);
10001                     boardp->sdtr_data[tid_no] = sdtr_data;
10002                     asc_dvc->sdtr_done |= target_id;
10003                     asc_dvc->init_sdtr |= target_id;
10004                 }
10005             }
10006
10007             AscWriteLramByte(iop_base,
10008                          (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_CNTL),
10009                              q_cntl);
10010             AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
10011             return (0);
10012         } else if (ext_msg.msg_type == MS_EXTEND &&
10013                    ext_msg.msg_req == MS_WDTR_CODE &&
10014                    ext_msg.msg_len == MS_WDTR_LEN) {
10015
10016             ext_msg.wdtr_width = 0;
10017             AscMemWordCopyPtrToLram(iop_base,
10018                                  ASCV_MSGOUT_BEG,
10019                                  (uchar *) &ext_msg,
10020                                  sizeof(EXT_MSG) >> 1);
10021             q_cntl |= QC_MSG_OUT;
10022             AscWriteLramByte(iop_base,
10023                          (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_CNTL),
10024                              q_cntl);
10025             AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
10026             return (0);
10027         } else {
10028
10029             ext_msg.msg_type = MESSAGE_REJECT;
10030             AscMemWordCopyPtrToLram(iop_base,
10031                                  ASCV_MSGOUT_BEG,
10032                                  (uchar *) &ext_msg,
10033                                  sizeof(EXT_MSG) >> 1);
10034             q_cntl |= QC_MSG_OUT;
10035             AscWriteLramByte(iop_base,
10036                          (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_CNTL),
10037                              q_cntl);
10038             AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
10039             return (0);
10040         }
10041     } else if (int_halt_code == ASC_HALT_CHK_CONDITION) {
10042
10043         q_cntl |= QC_REQ_SENSE;
10044
10045         if ((asc_dvc->init_sdtr & target_id) != 0) {
10046
10047             asc_dvc->sdtr_done &= ~target_id;
10048
10049             sdtr_data = AscGetMCodeInitSDTRAtID(iop_base, tid_no);
10050             q_cntl |= QC_MSG_OUT;
10051             AscMsgOutSDTR(asc_dvc,
10052                           asc_dvc->sdtr_period_tbl[(sdtr_data >> 4) &
10053                            (uchar) (asc_dvc->max_sdtr_index - 1)],
10054                           (uchar) (sdtr_data & (uchar) ASC_SYN_MAX_OFFSET));
10055         }
10056
10057         AscWriteLramByte(iop_base,
10058                          (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_CNTL),
10059                          q_cntl);
10060
10061         tag_code = AscReadLramByte(iop_base,
10062                     (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_TAG_CODE));
10063         tag_code &= 0xDC;
10064         if (
10065                (asc_dvc->pci_fix_asyn_xfer & target_id)
10066                && !(asc_dvc->pci_fix_asyn_xfer_always & target_id)
10067 ) {
10068
10069             tag_code |= (ASC_TAG_FLAG_DISABLE_DISCONNECT
10070                          | ASC_TAG_FLAG_DISABLE_ASYN_USE_SYN_FIX);
10071
10072         }
10073         AscWriteLramByte(iop_base,
10074                      (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_TAG_CODE),
10075                          tag_code);
10076
10077         q_status = AscReadLramByte(iop_base,
10078                       (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_STATUS));
10079         q_status |= (QS_READY | QS_BUSY);
10080         AscWriteLramByte(iop_base,
10081                        (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_STATUS),
10082                          q_status);
10083
10084         scsi_busy = AscReadLramByte(iop_base,
10085                                     (ushort) ASCV_SCSIBUSY_B);
10086         scsi_busy &= ~target_id;
10087         AscWriteLramByte(iop_base, (ushort) ASCV_SCSIBUSY_B, scsi_busy);
10088
10089         AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
10090         return (0);
10091     } else if (int_halt_code == ASC_HALT_SDTR_REJECTED) {
10092
10093         AscMemWordCopyPtrFromLram(iop_base,
10094                                ASCV_MSGOUT_BEG,
10095                                (uchar *) &out_msg,
10096                                sizeof(EXT_MSG) >> 1);
10097
10098         if ((out_msg.msg_type == MS_EXTEND) &&
10099             (out_msg.msg_len == MS_SDTR_LEN) &&
10100             (out_msg.msg_req == MS_SDTR_CODE)) {
10101
10102             asc_dvc->init_sdtr &= ~target_id;
10103             asc_dvc->sdtr_done &= ~target_id;
10104             AscSetChipSDTR(iop_base, asyn_sdtr, tid_no);
10105             boardp->sdtr_data[tid_no] = asyn_sdtr;
10106         }
10107         q_cntl &= ~QC_MSG_OUT;
10108         AscWriteLramByte(iop_base,
10109                          (ushort) (halt_q_addr + (ushort) ASC_SCSIQ_B_CNTL),
10110                          q_cntl);
10111         AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
10112         return (0);
10113     } else if (int_halt_code == ASC_HALT_SS_QUEUE_FULL) {
10114
10115         scsi_status = AscReadLramByte(iop_base,
10116           (ushort) ((ushort) halt_q_addr + (ushort) ASC_SCSIQ_SCSI_STATUS));
10117         cur_dvc_qng = AscReadLramByte(iop_base,
10118                      (ushort) ((ushort) ASC_QADR_BEG + (ushort) target_ix));
10119         if ((cur_dvc_qng > 0) &&
10120             (asc_dvc->cur_dvc_qng[tid_no] > 0)) {
10121
10122             scsi_busy = AscReadLramByte(iop_base,
10123                                         (ushort) ASCV_SCSIBUSY_B);
10124             scsi_busy |= target_id;
10125             AscWriteLramByte(iop_base,
10126                              (ushort) ASCV_SCSIBUSY_B, scsi_busy);
10127             asc_dvc->queue_full_or_busy |= target_id;
10128
10129             if (scsi_status == SAM_STAT_TASK_SET_FULL) {
10130                 if (cur_dvc_qng > ASC_MIN_TAGGED_CMD) {
10131                     cur_dvc_qng -= 1;
10132                     asc_dvc->max_dvc_qng[tid_no] = cur_dvc_qng;
10133
10134                     AscWriteLramByte(iop_base,
10135                           (ushort) ((ushort) ASCV_MAX_DVC_QNG_BEG +
10136                            (ushort) tid_no),
10137                           cur_dvc_qng);
10138
10139                     /*
10140                      * Set the device queue depth to the number of
10141                      * active requests when the QUEUE FULL condition
10142                      * was encountered.
10143                      */
10144                     boardp->queue_full |= target_id;
10145                     boardp->queue_full_cnt[tid_no] = cur_dvc_qng;
10146                 }
10147             }
10148         }
10149         AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
10150         return (0);
10151     }
10152 #if CC_VERY_LONG_SG_LIST
10153     else if (int_halt_code == ASC_HALT_HOST_COPY_SG_LIST_TO_RISC)
10154     {
10155         uchar              q_no;
10156         ushort             q_addr;
10157         uchar              sg_wk_q_no;
10158         uchar              first_sg_wk_q_no;
10159         ASC_SCSI_Q         *scsiq; /* Ptr to driver request. */
10160         ASC_SG_HEAD        *sg_head; /* Ptr to driver SG request. */
10161         ASC_SG_LIST_Q      scsi_sg_q; /* Structure written to queue. */
10162         ushort             sg_list_dwords;
10163         ushort             sg_entry_cnt;
10164         uchar              next_qp;
10165         int                i;
10166
10167         q_no = AscReadLramByte(iop_base, (ushort) ASCV_REQ_SG_LIST_QP);
10168         if (q_no == ASC_QLINK_END)
10169         {
10170             return(0);
10171         }
10172
10173         q_addr = ASC_QNO_TO_QADDR(q_no);
10174
10175         /*
10176          * Convert the request's SRB pointer to a host ASC_SCSI_REQ
10177          * structure pointer using a macro provided by the driver.
10178          * The ASC_SCSI_REQ pointer provides a pointer to the
10179          * host ASC_SG_HEAD structure.
10180          */
10181         /* Read request's SRB pointer. */
10182         scsiq = (ASC_SCSI_Q *)
10183            ASC_SRB2SCSIQ(
10184                ASC_U32_TO_VADDR(AscReadLramDWord(iop_base,
10185                (ushort) (q_addr + ASC_SCSIQ_D_SRBPTR))));
10186
10187         /*
10188          * Get request's first and working SG queue.
10189          */
10190         sg_wk_q_no = AscReadLramByte(iop_base,
10191             (ushort) (q_addr + ASC_SCSIQ_B_SG_WK_QP));
10192
10193         first_sg_wk_q_no = AscReadLramByte(iop_base,
10194             (ushort) (q_addr + ASC_SCSIQ_B_FIRST_SG_WK_QP));
10195
10196         /*
10197          * Reset request's working SG queue back to the
10198          * first SG queue.
10199          */
10200         AscWriteLramByte(iop_base,
10201             (ushort) (q_addr + (ushort) ASC_SCSIQ_B_SG_WK_QP),
10202             first_sg_wk_q_no);
10203
10204         sg_head = scsiq->sg_head;
10205
10206         /*
10207          * Set sg_entry_cnt to the number of SG elements
10208          * that will be completed on this interrupt.
10209          *
10210          * Note: The allocated SG queues contain ASC_MAX_SG_LIST - 1
10211          * SG elements. The data_cnt and data_addr fields which
10212          * add 1 to the SG element capacity are not used when
10213          * restarting SG handling after a halt.
10214          */
10215         if (scsiq->remain_sg_entry_cnt > (ASC_MAX_SG_LIST - 1))
10216         {
10217              sg_entry_cnt = ASC_MAX_SG_LIST - 1;
10218
10219              /*
10220               * Keep track of remaining number of SG elements that will
10221               * need to be handled on the next interrupt.
10222               */
10223              scsiq->remain_sg_entry_cnt -= (ASC_MAX_SG_LIST - 1);
10224         } else
10225         {
10226              sg_entry_cnt = scsiq->remain_sg_entry_cnt;
10227              scsiq->remain_sg_entry_cnt = 0;
10228         }
10229
10230         /*
10231          * Copy SG elements into the list of allocated SG queues.
10232          *
10233          * Last index completed is saved in scsiq->next_sg_index.
10234          */
10235         next_qp = first_sg_wk_q_no;
10236         q_addr = ASC_QNO_TO_QADDR(next_qp);
10237         scsi_sg_q.sg_head_qp = q_no;
10238         scsi_sg_q.cntl = QCSG_SG_XFER_LIST;
10239         for( i = 0; i < sg_head->queue_cnt; i++)
10240         {
10241              scsi_sg_q.seq_no = i + 1;
10242              if (sg_entry_cnt > ASC_SG_LIST_PER_Q)
10243              {
10244                  sg_list_dwords = (uchar) (ASC_SG_LIST_PER_Q * 2);
10245                  sg_entry_cnt -= ASC_SG_LIST_PER_Q;
10246                  /*
10247                   * After very first SG queue RISC FW uses next
10248                   * SG queue first element then checks sg_list_cnt
10249                   * against zero and then decrements, so set
10250                   * sg_list_cnt 1 less than number of SG elements
10251                   * in each SG queue.
10252                   */
10253                  scsi_sg_q.sg_list_cnt = ASC_SG_LIST_PER_Q - 1;
10254                  scsi_sg_q.sg_cur_list_cnt = ASC_SG_LIST_PER_Q - 1;
10255              } else {
10256                  /*
10257                   * This is the last SG queue in the list of
10258                   * allocated SG queues. If there are more
10259                   * SG elements than will fit in the allocated
10260                   * queues, then set the QCSG_SG_XFER_MORE flag.
10261                   */
10262                  if (scsiq->remain_sg_entry_cnt != 0)
10263                  {
10264                      scsi_sg_q.cntl |= QCSG_SG_XFER_MORE;
10265                  } else
10266                  {
10267                      scsi_sg_q.cntl |= QCSG_SG_XFER_END;
10268                  }
10269                  /* equals sg_entry_cnt * 2 */
10270                  sg_list_dwords = sg_entry_cnt << 1;
10271                  scsi_sg_q.sg_list_cnt = sg_entry_cnt - 1;
10272                  scsi_sg_q.sg_cur_list_cnt = sg_entry_cnt - 1;
10273                  sg_entry_cnt = 0;
10274              }
10275
10276              scsi_sg_q.q_no = next_qp;
10277              AscMemWordCopyPtrToLram(iop_base,
10278                           q_addr + ASC_SCSIQ_SGHD_CPY_BEG,
10279                           (uchar *) &scsi_sg_q,
10280                           sizeof(ASC_SG_LIST_Q) >> 1);
10281
10282              AscMemDWordCopyPtrToLram(iop_base,
10283                           q_addr + ASC_SGQ_LIST_BEG,
10284                           (uchar *) &sg_head->sg_list[scsiq->next_sg_index],
10285                           sg_list_dwords);
10286
10287              scsiq->next_sg_index += ASC_SG_LIST_PER_Q;
10288
10289              /*
10290               * If the just completed SG queue contained the
10291               * last SG element, then no more SG queues need
10292               * to be written.
10293               */
10294              if (scsi_sg_q.cntl & QCSG_SG_XFER_END)
10295              {
10296                  break;
10297              }
10298
10299              next_qp = AscReadLramByte( iop_base,
10300                           ( ushort )( q_addr+ASC_SCSIQ_B_FWD ) );
10301              q_addr = ASC_QNO_TO_QADDR( next_qp );
10302         }
10303
10304         /*
10305          * Clear the halt condition so the RISC will be restarted
10306          * after the return.
10307          */
10308         AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
10309         return(0);
10310     }
10311 #endif /* CC_VERY_LONG_SG_LIST */
10312     return (0);
10313 }
10314
10315 STATIC uchar
10316 _AscCopyLramScsiDoneQ(
10317                          PortAddr iop_base,
10318                          ushort q_addr,
10319                          ASC_QDONE_INFO * scsiq,
10320                          ASC_DCNT max_dma_count
10321 )
10322 {
10323     ushort              _val;
10324     uchar               sg_queue_cnt;
10325
10326     DvcGetQinfo(iop_base,
10327                 q_addr + ASC_SCSIQ_DONE_INFO_BEG,
10328                 (uchar *) scsiq,
10329                 (sizeof (ASC_SCSIQ_2) + sizeof (ASC_SCSIQ_3)) / 2);
10330
10331     _val = AscReadLramWord(iop_base,
10332                            (ushort) (q_addr + (ushort) ASC_SCSIQ_B_STATUS));
10333     scsiq->q_status = (uchar) _val;
10334     scsiq->q_no = (uchar) (_val >> 8);
10335     _val = AscReadLramWord(iop_base,
10336                            (ushort) (q_addr + (ushort) ASC_SCSIQ_B_CNTL));
10337     scsiq->cntl = (uchar) _val;
10338     sg_queue_cnt = (uchar) (_val >> 8);
10339     _val = AscReadLramWord(iop_base,
10340                         (ushort) (q_addr + (ushort) ASC_SCSIQ_B_SENSE_LEN));
10341     scsiq->sense_len = (uchar) _val;
10342     scsiq->extra_bytes = (uchar) (_val >> 8);
10343
10344     /*
10345      * Read high word of remain bytes from alternate location.
10346      */
10347     scsiq->remain_bytes = (((ADV_DCNT) AscReadLramWord( iop_base,
10348                       (ushort) (q_addr+ (ushort) ASC_SCSIQ_W_ALT_DC1))) << 16);
10349     /*
10350      * Read low word of remain bytes from original location.
10351      */
10352     scsiq->remain_bytes += AscReadLramWord(iop_base,
10353         (ushort) (q_addr+ (ushort) ASC_SCSIQ_DW_REMAIN_XFER_CNT));
10354
10355     scsiq->remain_bytes &= max_dma_count;
10356     return (sg_queue_cnt);
10357 }
10358
10359 STATIC int
10360 AscIsrQDone(
10361                ASC_DVC_VAR *asc_dvc
10362 )
10363 {
10364     uchar               next_qp;
10365     uchar               n_q_used;
10366     uchar               sg_list_qp;
10367     uchar               sg_queue_cnt;
10368     uchar               q_cnt;
10369     uchar               done_q_tail;
10370     uchar               tid_no;
10371     ASC_SCSI_BIT_ID_TYPE scsi_busy;
10372     ASC_SCSI_BIT_ID_TYPE target_id;
10373     PortAddr            iop_base;
10374     ushort              q_addr;
10375     ushort              sg_q_addr;
10376     uchar               cur_target_qng;
10377     ASC_QDONE_INFO      scsiq_buf;
10378     ASC_QDONE_INFO *scsiq;
10379     int                 false_overrun;
10380     ASC_ISR_CALLBACK    asc_isr_callback;
10381
10382     iop_base = asc_dvc->iop_base;
10383     asc_isr_callback = asc_dvc->isr_callback;
10384     n_q_used = 1;
10385     scsiq = (ASC_QDONE_INFO *) & scsiq_buf;
10386     done_q_tail = (uchar) AscGetVarDoneQTail(iop_base);
10387     q_addr = ASC_QNO_TO_QADDR(done_q_tail);
10388     next_qp = AscReadLramByte(iop_base,
10389                               (ushort) (q_addr + (ushort) ASC_SCSIQ_B_FWD));
10390     if (next_qp != ASC_QLINK_END) {
10391         AscPutVarDoneQTail(iop_base, next_qp);
10392         q_addr = ASC_QNO_TO_QADDR(next_qp);
10393         sg_queue_cnt = _AscCopyLramScsiDoneQ(iop_base, q_addr, scsiq,
10394             asc_dvc->max_dma_count);
10395         AscWriteLramByte(iop_base,
10396                          (ushort) (q_addr + (ushort) ASC_SCSIQ_B_STATUS),
10397              (uchar) (scsiq->q_status & (uchar) ~ (QS_READY | QS_ABORTED)));
10398         tid_no = ASC_TIX_TO_TID(scsiq->d2.target_ix);
10399         target_id = ASC_TIX_TO_TARGET_ID(scsiq->d2.target_ix);
10400         if ((scsiq->cntl & QC_SG_HEAD) != 0) {
10401             sg_q_addr = q_addr;
10402             sg_list_qp = next_qp;
10403             for (q_cnt = 0; q_cnt < sg_queue_cnt; q_cnt++) {
10404                 sg_list_qp = AscReadLramByte(iop_base,
10405                            (ushort) (sg_q_addr + (ushort) ASC_SCSIQ_B_FWD));
10406                 sg_q_addr = ASC_QNO_TO_QADDR(sg_list_qp);
10407                 if (sg_list_qp == ASC_QLINK_END) {
10408                     AscSetLibErrorCode(asc_dvc, ASCQ_ERR_SG_Q_LINKS);
10409                     scsiq->d3.done_stat = QD_WITH_ERROR;
10410                     scsiq->d3.host_stat = QHSTA_D_QDONE_SG_LIST_CORRUPTED;
10411                     goto FATAL_ERR_QDONE;
10412                 }
10413                 AscWriteLramByte(iop_base,
10414                          (ushort) (sg_q_addr + (ushort) ASC_SCSIQ_B_STATUS),
10415                                  QS_FREE);
10416             }
10417             n_q_used = sg_queue_cnt + 1;
10418             AscPutVarDoneQTail(iop_base, sg_list_qp);
10419         }
10420         if (asc_dvc->queue_full_or_busy & target_id) {
10421             cur_target_qng = AscReadLramByte(iop_base,
10422             (ushort) ((ushort) ASC_QADR_BEG + (ushort) scsiq->d2.target_ix));
10423             if (cur_target_qng < asc_dvc->max_dvc_qng[tid_no]) {
10424                 scsi_busy = AscReadLramByte(iop_base,
10425                                             (ushort) ASCV_SCSIBUSY_B);
10426                 scsi_busy &= ~target_id;
10427                 AscWriteLramByte(iop_base,
10428                                  (ushort) ASCV_SCSIBUSY_B, scsi_busy);
10429                 asc_dvc->queue_full_or_busy &= ~target_id;
10430             }
10431         }
10432         if (asc_dvc->cur_total_qng >= n_q_used) {
10433             asc_dvc->cur_total_qng -= n_q_used;
10434             if (asc_dvc->cur_dvc_qng[tid_no] != 0) {
10435                 asc_dvc->cur_dvc_qng[tid_no]--;
10436             }
10437         } else {
10438             AscSetLibErrorCode(asc_dvc, ASCQ_ERR_CUR_QNG);
10439             scsiq->d3.done_stat = QD_WITH_ERROR;
10440             goto FATAL_ERR_QDONE;
10441         }
10442         if ((scsiq->d2.srb_ptr == 0UL) ||
10443             ((scsiq->q_status & QS_ABORTED) != 0)) {
10444             return (0x11);
10445         } else if (scsiq->q_status == QS_DONE) {
10446             false_overrun = FALSE;
10447             if (scsiq->extra_bytes != 0) {
10448                 scsiq->remain_bytes += (ADV_DCNT) scsiq->extra_bytes;
10449             }
10450             if (scsiq->d3.done_stat == QD_WITH_ERROR) {
10451                 if (scsiq->d3.host_stat == QHSTA_M_DATA_OVER_RUN) {
10452                     if ((scsiq->cntl & (QC_DATA_IN | QC_DATA_OUT)) == 0) {
10453                         scsiq->d3.done_stat = QD_NO_ERROR;
10454                         scsiq->d3.host_stat = QHSTA_NO_ERROR;
10455                     } else if (false_overrun) {
10456                         scsiq->d3.done_stat = QD_NO_ERROR;
10457                         scsiq->d3.host_stat = QHSTA_NO_ERROR;
10458                     }
10459                 } else if (scsiq->d3.host_stat ==
10460                            QHSTA_M_HUNG_REQ_SCSI_BUS_RESET) {
10461                     AscStopChip(iop_base);
10462                     AscSetChipControl(iop_base,
10463                         (uchar) (CC_SCSI_RESET | CC_HALT));
10464                     DvcDelayNanoSecond(asc_dvc, 60000);
10465                     AscSetChipControl(iop_base, CC_HALT);
10466                     AscSetChipStatus(iop_base, CIW_CLR_SCSI_RESET_INT);
10467                     AscSetChipStatus(iop_base, 0);
10468                     AscSetChipControl(iop_base, 0);
10469                 }
10470             }
10471             if ((scsiq->cntl & QC_NO_CALLBACK) == 0) {
10472                 (*asc_isr_callback) (asc_dvc, scsiq);
10473             } else {
10474                 if ((AscReadLramByte(iop_base,
10475                           (ushort) (q_addr + (ushort) ASC_SCSIQ_CDB_BEG)) ==
10476                      START_STOP)) {
10477                     asc_dvc->unit_not_ready &= ~target_id;
10478                     if (scsiq->d3.done_stat != QD_NO_ERROR) {
10479                         asc_dvc->start_motor &= ~target_id;
10480                     }
10481                 }
10482             }
10483             return (1);
10484         } else {
10485             AscSetLibErrorCode(asc_dvc, ASCQ_ERR_Q_STATUS);
10486           FATAL_ERR_QDONE:
10487             if ((scsiq->cntl & QC_NO_CALLBACK) == 0) {
10488                 (*asc_isr_callback) (asc_dvc, scsiq);
10489             }
10490             return (0x80);
10491         }
10492     }
10493     return (0);
10494 }
10495
10496 STATIC int
10497 AscISR(
10498           ASC_DVC_VAR *asc_dvc
10499 )
10500 {
10501     ASC_CS_TYPE         chipstat;
10502     PortAddr            iop_base;
10503     ushort              saved_ram_addr;
10504     uchar               ctrl_reg;
10505     uchar               saved_ctrl_reg;
10506     int                 int_pending;
10507     int                 status;
10508     uchar               host_flag;
10509
10510     iop_base = asc_dvc->iop_base;
10511     int_pending = FALSE;
10512
10513     if (AscIsIntPending(iop_base) == 0)
10514     {
10515         return int_pending;
10516     }
10517
10518     if (((asc_dvc->init_state & ASC_INIT_STATE_END_LOAD_MC) == 0)
10519         || (asc_dvc->isr_callback == 0)
10520 ) {
10521         return (ERR);
10522     }
10523     if (asc_dvc->in_critical_cnt != 0) {
10524         AscSetLibErrorCode(asc_dvc, ASCQ_ERR_ISR_ON_CRITICAL);
10525         return (ERR);
10526     }
10527     if (asc_dvc->is_in_int) {
10528         AscSetLibErrorCode(asc_dvc, ASCQ_ERR_ISR_RE_ENTRY);
10529         return (ERR);
10530     }
10531     asc_dvc->is_in_int = TRUE;
10532     ctrl_reg = AscGetChipControl(iop_base);
10533     saved_ctrl_reg = ctrl_reg & (~(CC_SCSI_RESET | CC_CHIP_RESET |
10534                                    CC_SINGLE_STEP | CC_DIAG | CC_TEST));
10535     chipstat = AscGetChipStatus(iop_base);
10536     if (chipstat & CSW_SCSI_RESET_LATCH) {
10537         if (!(asc_dvc->bus_type & (ASC_IS_VL | ASC_IS_EISA))) {
10538             int i = 10;
10539             int_pending = TRUE;
10540             asc_dvc->sdtr_done = 0;
10541             saved_ctrl_reg &= (uchar) (~CC_HALT);
10542             while ((AscGetChipStatus(iop_base) & CSW_SCSI_RESET_ACTIVE) &&
10543                    (i-- > 0))
10544             {
10545                   DvcSleepMilliSecond(100);
10546             }
10547             AscSetChipControl(iop_base, (CC_CHIP_RESET | CC_HALT));
10548             AscSetChipControl(iop_base, CC_HALT);
10549             AscSetChipStatus(iop_base, CIW_CLR_SCSI_RESET_INT);
10550             AscSetChipStatus(iop_base, 0);
10551             chipstat = AscGetChipStatus(iop_base);
10552         }
10553     }
10554     saved_ram_addr = AscGetChipLramAddr(iop_base);
10555     host_flag = AscReadLramByte(iop_base,
10556         ASCV_HOST_FLAG_B) & (uchar) (~ASC_HOST_FLAG_IN_ISR);
10557     AscWriteLramByte(iop_base, ASCV_HOST_FLAG_B,
10558                      (uchar) (host_flag | (uchar) ASC_HOST_FLAG_IN_ISR));
10559     if ((chipstat & CSW_INT_PENDING)
10560         || (int_pending)
10561 ) {
10562         AscAckInterrupt(iop_base);
10563         int_pending = TRUE;
10564         if ((chipstat & CSW_HALTED) &&
10565             (ctrl_reg & CC_SINGLE_STEP)) {
10566             if (AscIsrChipHalted(asc_dvc) == ERR) {
10567                 goto ISR_REPORT_QDONE_FATAL_ERROR;
10568             } else {
10569                 saved_ctrl_reg &= (uchar) (~CC_HALT);
10570             }
10571         } else {
10572           ISR_REPORT_QDONE_FATAL_ERROR:
10573             if ((asc_dvc->dvc_cntl & ASC_CNTL_INT_MULTI_Q) != 0) {
10574                 while (((status = AscIsrQDone(asc_dvc)) & 0x01) != 0) {
10575                 }
10576             } else {
10577                 do {
10578                     if ((status = AscIsrQDone(asc_dvc)) == 1) {
10579                         break;
10580                     }
10581                 } while (status == 0x11);
10582             }
10583             if ((status & 0x80) != 0)
10584                 int_pending = ERR;
10585         }
10586     }
10587     AscWriteLramByte(iop_base, ASCV_HOST_FLAG_B, host_flag);
10588     AscSetChipLramAddr(iop_base, saved_ram_addr);
10589     AscSetChipControl(iop_base, saved_ctrl_reg);
10590     asc_dvc->is_in_int = FALSE;
10591     return (int_pending);
10592 }
10593
10594 /* Microcode buffer is kept after initialization for error recovery. */
10595 STATIC uchar _asc_mcode_buf[] =
10596 {
10597   0x01,  0x03,  0x01,  0x19,  0x0F,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,
10598   0x0F,  0x0F,  0x0F,  0x0F,  0x0F,  0x0F,  0x0F,  0x0F,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,
10599   0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,
10600   0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,
10601   0x00,  0x00,  0x00,  0x00,  0xC3,  0x12,  0x0D,  0x05,  0x01,  0x00,  0x00,  0x00,  0x00,  0xFF,  0x00,  0x00,
10602   0x00,  0x00,  0x00,  0x00,  0xFF,  0x80,  0xFF,  0xFF,  0x01,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,
10603   0x00,  0x00,  0x00,  0x23,  0x00,  0x00,  0x00,  0x00,  0x00,  0x07,  0x00,  0xFF,  0x00,  0x00,  0x00,  0x00,
10604   0xFF,  0xFF,  0xFF,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0x00,  0xE4,  0x88,  0x00,  0x00,  0x00,  0x00,
10605   0x80,  0x73,  0x48,  0x04,  0x36,  0x00,  0x00,  0xA2,  0xC2,  0x00,  0x80,  0x73,  0x03,  0x23,  0x36,  0x40,
10606   0xB6,  0x00,  0x36,  0x00,  0x05,  0xD6,  0x0C,  0xD2,  0x12,  0xDA,  0x00,  0xA2,  0xC2,  0x00,  0x92,  0x80,
10607   0x1E,  0x98,  0x50,  0x00,  0xF5,  0x00,  0x48,  0x98,  0xDF,  0x23,  0x36,  0x60,  0xB6,  0x00,  0x92,  0x80,
10608   0x4F,  0x00,  0xF5,  0x00,  0x48,  0x98,  0xEF,  0x23,  0x36,  0x60,  0xB6,  0x00,  0x92,  0x80,  0x80,  0x62,
10609   0x92,  0x80,  0x00,  0x46,  0x15,  0xEE,  0x13,  0xEA,  0x02,  0x01,  0x09,  0xD8,  0xCD,  0x04,  0x4D,  0x00,
10610   0x00,  0xA3,  0xD6,  0x00,  0xA6,  0x97,  0x7F,  0x23,  0x04,  0x61,  0x84,  0x01,  0xE6,  0x84,  0xD2,  0xC1,
10611   0x80,  0x73,  0xCD,  0x04,  0x4D,  0x00,  0x00,  0xA3,  0xDA,  0x01,  0xA6,  0x97,  0xC6,  0x81,  0xC2,  0x88,
10612   0x80,  0x73,  0x80,  0x77,  0x00,  0x01,  0x01,  0xA1,  0xFE,  0x00,  0x4F,  0x00,  0x84,  0x97,  0x07,  0xA6,
10613   0x08,  0x01,  0x00,  0x33,  0x03,  0x00,  0xC2,  0x88,  0x03,  0x03,  0x01,  0xDE,  0xC2,  0x88,  0xCE,  0x00,
10614   0x69,  0x60,  0xCE,  0x00,  0x02,  0x03,  0x4A,  0x60,  0x00,  0xA2,  0x78,  0x01,  0x80,  0x63,  0x07,  0xA6,
10615   0x24,  0x01,  0x78,  0x81,  0x03,  0x03,  0x80,  0x63,  0xE2,  0x00,  0x07,  0xA6,  0x34,  0x01,  0x00,  0x33,
10616   0x04,  0x00,  0xC2,  0x88,  0x03,  0x07,  0x02,  0x01,  0x04,  0xCA,  0x0D,  0x23,  0x68,  0x98,  0x4D,  0x04,
10617   0x04,  0x85,  0x05,  0xD8,  0x0D,  0x23,  0x68,  0x98,  0xCD,  0x04,  0x15,  0x23,  0xF8,  0x88,  0xFB,  0x23,
10618   0x02,  0x61,  0x82,  0x01,  0x80,  0x63,  0x02,  0x03,  0x06,  0xA3,  0x62,  0x01,  0x00,  0x33,  0x0A,  0x00,
10619   0xC2,  0x88,  0x4E,  0x00,  0x07,  0xA3,  0x6E,  0x01,  0x00,  0x33,  0x0B,  0x00,  0xC2,  0x88,  0xCD,  0x04,
10620   0x36,  0x2D,  0x00,  0x33,  0x1A,  0x00,  0xC2,  0x88,  0x50,  0x04,  0x88,  0x81,  0x06,  0xAB,  0x82,  0x01,
10621   0x88,  0x81,  0x4E,  0x00,  0x07,  0xA3,  0x92,  0x01,  0x50,  0x00,  0x00,  0xA3,  0x3C,  0x01,  0x00,  0x05,
10622   0x7C,  0x81,  0x46,  0x97,  0x02,  0x01,  0x05,  0xC6,  0x04,  0x23,  0xA0,  0x01,  0x15,  0x23,  0xA1,  0x01,
10623   0xBE,  0x81,  0xFD,  0x23,  0x02,  0x61,  0x82,  0x01,  0x0A,  0xDA,  0x4A,  0x00,  0x06,  0x61,  0x00,  0xA0,
10624   0xB4,  0x01,  0x80,  0x63,  0xCD,  0x04,  0x36,  0x2D,  0x00,  0x33,  0x1B,  0x00,  0xC2,  0x88,  0x06,  0x23,
10625   0x68,  0x98,  0xCD,  0x04,  0xE6,  0x84,  0x06,  0x01,  0x00,  0xA2,  0xD4,  0x01,  0x57,  0x60,  0x00,  0xA0,
10626   0xDA,  0x01,  0xE6,  0x84,  0x80,  0x23,  0xA0,  0x01,  0xE6,  0x84,  0x80,  0x73,  0x4B,  0x00,  0x06,  0x61,
10627   0x00,  0xA2,  0x00,  0x02,  0x04,  0x01,  0x0C,  0xDE,  0x02,  0x01,  0x03,  0xCC,  0x4F,  0x00,  0x84,  0x97,
10628   0xFC,  0x81,  0x08,  0x23,  0x02,  0x41,  0x82,  0x01,  0x4F,  0x00,  0x62,  0x97,  0x48,  0x04,  0x84,  0x80,
10629   0xF0,  0x97,  0x00,  0x46,  0x56,  0x00,  0x03,  0xC0,  0x01,  0x23,  0xE8,  0x00,  0x81,  0x73,  0x06,  0x29,
10630   0x03,  0x42,  0x06,  0xE2,  0x03,  0xEE,  0x6B,  0xEB,  0x11,  0x23,  0xF8,  0x88,  0x04,  0x98,  0xF0,  0x80,
10631   0x80,  0x73,  0x80,  0x77,  0x07,  0xA4,  0x2A,  0x02,  0x7C,  0x95,  0x06,  0xA6,  0x34,  0x02,  0x03,  0xA6,
10632   0x4C,  0x04,  0x46,  0x82,  0x04,  0x01,  0x03,  0xD8,  0xB4,  0x98,  0x6A,  0x96,  0x46,  0x82,  0xFE,  0x95,
10633   0x80,  0x67,  0x83,  0x03,  0x80,  0x63,  0xB6,  0x2D,  0x02,  0xA6,  0x6C,  0x02,  0x07,  0xA6,  0x5A,  0x02,
10634   0x06,  0xA6,  0x5E,  0x02,  0x03,  0xA6,  0x62,  0x02,  0xC2,  0x88,  0x7C,  0x95,  0x48,  0x82,  0x60,  0x96,
10635   0x48,  0x82,  0x04,  0x23,  0xA0,  0x01,  0x14,  0x23,  0xA1,  0x01,  0x3C,  0x84,  0x04,  0x01,  0x0C,  0xDC,
10636   0xE0,  0x23,  0x25,  0x61,  0xEF,  0x00,  0x14,  0x01,  0x4F,  0x04,  0xA8,  0x01,  0x6F,  0x00,  0xA5,  0x01,
10637   0x03,  0x23,  0xA4,  0x01,  0x06,  0x23,  0x9C,  0x01,  0x24,  0x2B,  0x1C,  0x01,  0x02,  0xA6,  0xAA,  0x02,
10638   0x07,  0xA6,  0x5A,  0x02,  0x06,  0xA6,  0x5E,  0x02,  0x03,  0xA6,  0x20,  0x04,  0x01,  0xA6,  0xB4,  0x02,
10639   0x00,  0xA6,  0xB4,  0x02,  0x00,  0x33,  0x12,  0x00,  0xC2,  0x88,  0x00,  0x0E,  0x80,  0x63,  0x00,  0x43,
10640   0x00,  0xA0,  0x8C,  0x02,  0x4D,  0x04,  0x04,  0x01,  0x0B,  0xDC,  0xE7,  0x23,  0x04,  0x61,  0x84,  0x01,
10641   0x10,  0x31,  0x12,  0x35,  0x14,  0x01,  0xEC,  0x00,  0x6C,  0x38,  0x00,  0x3F,  0x00,  0x00,  0xEA,  0x82,
10642   0x18,  0x23,  0x04,  0x61,  0x18,  0xA0,  0xE2,  0x02,  0x04,  0x01,  0xA2,  0xC8,  0x00,  0x33,  0x1F,  0x00,
10643   0xC2,  0x88,  0x08,  0x31,  0x0A,  0x35,  0x0C,  0x39,  0x0E,  0x3D,  0x7E,  0x98,  0xB6,  0x2D,  0x01,  0xA6,
10644   0x14,  0x03,  0x00,  0xA6,  0x14,  0x03,  0x07,  0xA6,  0x0C,  0x03,  0x06,  0xA6,  0x10,  0x03,  0x03,  0xA6,
10645   0x20,  0x04,  0x02,  0xA6,  0x6C,  0x02,  0x00,  0x33,  0x33,  0x00,  0xC2,  0x88,  0x7C,  0x95,  0xEE,  0x82,
10646   0x60,  0x96,  0xEE,  0x82,  0x82,  0x98,  0x80,  0x42,  0x7E,  0x98,  0x64,  0xE4,  0x04,  0x01,  0x2D,  0xC8,
10647   0x31,  0x05,  0x07,  0x01,  0x00,  0xA2,  0x54,  0x03,  0x00,  0x43,  0x87,  0x01,  0x05,  0x05,  0x86,  0x98,
10648   0x7E,  0x98,  0x00,  0xA6,  0x16,  0x03,  0x07,  0xA6,  0x4C,  0x03,  0x03,  0xA6,  0x3C,  0x04,  0x06,  0xA6,
10649   0x50,  0x03,  0x01,  0xA6,  0x16,  0x03,  0x00,  0x33,  0x25,  0x00,  0xC2,  0x88,  0x7C,  0x95,  0x32,  0x83,
10650   0x60,  0x96,  0x32,  0x83,  0x04,  0x01,  0x10,  0xCE,  0x07,  0xC8,  0x05,  0x05,  0xEB,  0x04,  0x00,  0x33,
10651   0x00,  0x20,  0xC0,  0x20,  0x81,  0x62,  0x72,  0x83,  0x00,  0x01,  0x05,  0x05,  0xFF,  0xA2,  0x7A,  0x03,
10652   0xB1,  0x01,  0x08,  0x23,  0xB2,  0x01,  0x2E,  0x83,  0x05,  0x05,  0x15,  0x01,  0x00,  0xA2,  0x9A,  0x03,
10653   0xEC,  0x00,  0x6E,  0x00,  0x95,  0x01,  0x6C,  0x38,  0x00,  0x3F,  0x00,  0x00,  0x01,  0xA6,  0x96,  0x03,
10654   0x00,  0xA6,  0x96,  0x03,  0x10,  0x84,  0x80,  0x42,  0x7E,  0x98,  0x01,  0xA6,  0xA4,  0x03,  0x00,  0xA6,
10655   0xBC,  0x03,  0x10,  0x84,  0xA8,  0x98,  0x80,  0x42,  0x01,  0xA6,  0xA4,  0x03,  0x07,  0xA6,  0xB2,  0x03,
10656   0xD4,  0x83,  0x7C,  0x95,  0xA8,  0x83,  0x00,  0x33,  0x2F,  0x00,  0xC2,  0x88,  0xA8,  0x98,  0x80,  0x42,
10657   0x00,  0xA6,  0xBC,  0x03,  0x07,  0xA6,  0xCA,  0x03,  0xD4,  0x83,  0x7C,  0x95,  0xC0,  0x83,  0x00,  0x33,
10658   0x26,  0x00,  0xC2,  0x88,  0x38,  0x2B,  0x80,  0x32,  0x80,  0x36,  0x04,  0x23,  0xA0,  0x01,  0x12,  0x23,
10659   0xA1,  0x01,  0x10,  0x84,  0x07,  0xF0,  0x06,  0xA4,  0xF4,  0x03,  0x80,  0x6B,  0x80,  0x67,  0x05,  0x23,
10660   0x83,  0x03,  0x80,  0x63,  0x03,  0xA6,  0x0E,  0x04,  0x07,  0xA6,  0x06,  0x04,  0x06,  0xA6,  0x0A,  0x04,
10661   0x00,  0x33,  0x17,  0x00,  0xC2,  0x88,  0x7C,  0x95,  0xF4,  0x83,  0x60,  0x96,  0xF4,  0x83,  0x20,  0x84,
10662   0x07,  0xF0,  0x06,  0xA4,  0x20,  0x04,  0x80,  0x6B,  0x80,  0x67,  0x05,  0x23,  0x83,  0x03,  0x80,  0x63,
10663   0xB6,  0x2D,  0x03,  0xA6,  0x3C,  0x04,  0x07,  0xA6,  0x34,  0x04,  0x06,  0xA6,  0x38,  0x04,  0x00,  0x33,
10664   0x30,  0x00,  0xC2,  0x88,  0x7C,  0x95,  0x20,  0x84,  0x60,  0x96,  0x20,  0x84,  0x1D,  0x01,  0x06,  0xCC,
10665   0x00,  0x33,  0x00,  0x84,  0xC0,  0x20,  0x00,  0x23,  0xEA,  0x00,  0x81,  0x62,  0xA2,  0x0D,  0x80,  0x63,
10666   0x07,  0xA6,  0x5A,  0x04,  0x00,  0x33,  0x18,  0x00,  0xC2,  0x88,  0x03,  0x03,  0x80,  0x63,  0xA3,  0x01,
10667   0x07,  0xA4,  0x64,  0x04,  0x23,  0x01,  0x00,  0xA2,  0x86,  0x04,  0x0A,  0xA0,  0x76,  0x04,  0xE0,  0x00,
10668   0x00,  0x33,  0x1D,  0x00,  0xC2,  0x88,  0x0B,  0xA0,  0x82,  0x04,  0xE0,  0x00,  0x00,  0x33,  0x1E,  0x00,
10669   0xC2,  0x88,  0x42,  0x23,  0xF8,  0x88,  0x00,  0x23,  0x22,  0xA3,  0xE6,  0x04,  0x08,  0x23,  0x22,  0xA3,
10670   0xA2,  0x04,  0x28,  0x23,  0x22,  0xA3,  0xAE,  0x04,  0x02,  0x23,  0x22,  0xA3,  0xC4,  0x04,  0x42,  0x23,
10671   0xF8,  0x88,  0x4A,  0x00,  0x06,  0x61,  0x00,  0xA0,  0xAE,  0x04,  0x45,  0x23,  0xF8,  0x88,  0x04,  0x98,
10672   0x00,  0xA2,  0xC0,  0x04,  0xB4,  0x98,  0x00,  0x33,  0x00,  0x82,  0xC0,  0x20,  0x81,  0x62,  0xE8,  0x81,
10673   0x47,  0x23,  0xF8,  0x88,  0x04,  0x01,  0x0B,  0xDE,  0x04,  0x98,  0xB4,  0x98,  0x00,  0x33,  0x00,  0x81,
10674   0xC0,  0x20,  0x81,  0x62,  0x14,  0x01,  0x00,  0xA0,  0x00,  0x02,  0x43,  0x23,  0xF8,  0x88,  0x04,  0x23,
10675   0xA0,  0x01,  0x44,  0x23,  0xA1,  0x01,  0x80,  0x73,  0x4D,  0x00,  0x03,  0xA3,  0xF4,  0x04,  0x00,  0x33,
10676   0x27,  0x00,  0xC2,  0x88,  0x04,  0x01,  0x04,  0xDC,  0x02,  0x23,  0xA2,  0x01,  0x04,  0x23,  0xA0,  0x01,
10677   0x04,  0x98,  0x26,  0x95,  0x4B,  0x00,  0xF6,  0x00,  0x4F,  0x04,  0x4F,  0x00,  0x00,  0xA3,  0x22,  0x05,
10678   0x00,  0x05,  0x76,  0x00,  0x06,  0x61,  0x00,  0xA2,  0x1C,  0x05,  0x0A,  0x85,  0x46,  0x97,  0xCD,  0x04,
10679   0x24,  0x85,  0x48,  0x04,  0x84,  0x80,  0x02,  0x01,  0x03,  0xDA,  0x80,  0x23,  0x82,  0x01,  0x34,  0x85,
10680   0x02,  0x23,  0xA0,  0x01,  0x4A,  0x00,  0x06,  0x61,  0x00,  0xA2,  0x40,  0x05,  0x1D,  0x01,  0x04,  0xD6,
10681   0xFF,  0x23,  0x86,  0x41,  0x4B,  0x60,  0xCB,  0x00,  0xFF,  0x23,  0x80,  0x01,  0x49,  0x00,  0x81,  0x01,
10682   0x04,  0x01,  0x02,  0xC8,  0x30,  0x01,  0x80,  0x01,  0xF7,  0x04,  0x03,  0x01,  0x49,  0x04,  0x80,  0x01,
10683   0xC9,  0x00,  0x00,  0x05,  0x00,  0x01,  0xFF,  0xA0,  0x60,  0x05,  0x77,  0x04,  0x01,  0x23,  0xEA,  0x00,
10684   0x5D,  0x00,  0xFE,  0xC7,  0x00,  0x62,  0x00,  0x23,  0xEA,  0x00,  0x00,  0x63,  0x07,  0xA4,  0xF8,  0x05,
10685   0x03,  0x03,  0x02,  0xA0,  0x8E,  0x05,  0xF4,  0x85,  0x00,  0x33,  0x2D,  0x00,  0xC2,  0x88,  0x04,  0xA0,
10686   0xB8,  0x05,  0x80,  0x63,  0x00,  0x23,  0xDF,  0x00,  0x4A,  0x00,  0x06,  0x61,  0x00,  0xA2,  0xA4,  0x05,
10687   0x1D,  0x01,  0x06,  0xD6,  0x02,  0x23,  0x02,  0x41,  0x82,  0x01,  0x50,  0x00,  0x62,  0x97,  0x04,  0x85,
10688   0x04,  0x23,  0x02,  0x41,  0x82,  0x01,  0x04,  0x85,  0x08,  0xA0,  0xBE,  0x05,  0xF4,  0x85,  0x03,  0xA0,
10689   0xC4,  0x05,  0xF4,  0x85,  0x01,  0xA0,  0xCE,  0x05,  0x88,  0x00,  0x80,  0x63,  0xCC,  0x86,  0x07,  0xA0,
10690   0xEE,  0x05,  0x5F,  0x00,  0x00,  0x2B,  0xDF,  0x08,  0x00,  0xA2,  0xE6,  0x05,  0x80,  0x67,  0x80,  0x63,
10691   0x01,  0xA2,  0x7A,  0x06,  0x7C,  0x85,  0x06,  0x23,  0x68,  0x98,  0x48,  0x23,  0xF8,  0x88,  0x07,  0x23,
10692   0x80,  0x00,  0x06,  0x87,  0x80,  0x63,  0x7C,  0x85,  0x00,  0x23,  0xDF,  0x00,  0x00,  0x63,  0x4A,  0x00,
10693   0x06,  0x61,  0x00,  0xA2,  0x36,  0x06,  0x1D,  0x01,  0x16,  0xD4,  0xC0,  0x23,  0x07,  0x41,  0x83,  0x03,
10694   0x80,  0x63,  0x06,  0xA6,  0x1C,  0x06,  0x00,  0x33,  0x37,  0x00,  0xC2,  0x88,  0x1D,  0x01,  0x01,  0xD6,
10695   0x20,  0x23,  0x63,  0x60,  0x83,  0x03,  0x80,  0x63,  0x02,  0x23,  0xDF,  0x00,  0x07,  0xA6,  0x7C,  0x05,
10696   0xEF,  0x04,  0x6F,  0x00,  0x00,  0x63,  0x4B,  0x00,  0x06,  0x41,  0xCB,  0x00,  0x52,  0x00,  0x06,  0x61,
10697   0x00,  0xA2,  0x4E,  0x06,  0x1D,  0x01,  0x03,  0xCA,  0xC0,  0x23,  0x07,  0x41,  0x00,  0x63,  0x1D,  0x01,
10698   0x04,  0xCC,  0x00,  0x33,  0x00,  0x83,  0xC0,  0x20,  0x81,  0x62,  0x80,  0x23,  0x07,  0x41,  0x00,  0x63,
10699   0x80,  0x67,  0x08,  0x23,  0x83,  0x03,  0x80,  0x63,  0x00,  0x63,  0x01,  0x23,  0xDF,  0x00,  0x06,  0xA6,
10700   0x84,  0x06,  0x07,  0xA6,  0x7C,  0x05,  0x80,  0x67,  0x80,  0x63,  0x00,  0x33,  0x00,  0x40,  0xC0,  0x20,
10701   0x81,  0x62,  0x00,  0x63,  0x00,  0x00,  0xFE,  0x95,  0x83,  0x03,  0x80,  0x63,  0x06,  0xA6,  0x94,  0x06,
10702   0x07,  0xA6,  0x7C,  0x05,  0x00,  0x00,  0x01,  0xA0,  0x14,  0x07,  0x00,  0x2B,  0x40,  0x0E,  0x80,  0x63,
10703   0x01,  0x00,  0x06,  0xA6,  0xAA,  0x06,  0x07,  0xA6,  0x7C,  0x05,  0x40,  0x0E,  0x80,  0x63,  0x00,  0x43,
10704   0x00,  0xA0,  0xA2,  0x06,  0x06,  0xA6,  0xBC,  0x06,  0x07,  0xA6,  0x7C,  0x05,  0x80,  0x67,  0x40,  0x0E,
10705   0x80,  0x63,  0x07,  0xA6,  0x7C,  0x05,  0x00,  0x23,  0xDF,  0x00,  0x00,  0x63,  0x07,  0xA6,  0xD6,  0x06,
10706   0x00,  0x33,  0x2A,  0x00,  0xC2,  0x88,  0x03,  0x03,  0x80,  0x63,  0x89,  0x00,  0x0A,  0x2B,  0x07,  0xA6,
10707   0xE8,  0x06,  0x00,  0x33,  0x29,  0x00,  0xC2,  0x88,  0x00,  0x43,  0x00,  0xA2,  0xF4,  0x06,  0xC0,  0x0E,
10708   0x80,  0x63,  0xDE,  0x86,  0xC0,  0x0E,  0x00,  0x33,  0x00,  0x80,  0xC0,  0x20,  0x81,  0x62,  0x04,  0x01,
10709   0x02,  0xDA,  0x80,  0x63,  0x7C,  0x85,  0x80,  0x7B,  0x80,  0x63,  0x06,  0xA6,  0x8C,  0x06,  0x00,  0x33,
10710   0x2C,  0x00,  0xC2,  0x88,  0x0C,  0xA2,  0x2E,  0x07,  0xFE,  0x95,  0x83,  0x03,  0x80,  0x63,  0x06,  0xA6,
10711   0x2C,  0x07,  0x07,  0xA6,  0x7C,  0x05,  0x00,  0x33,  0x3D,  0x00,  0xC2,  0x88,  0x00,  0x00,  0x80,  0x67,
10712   0x83,  0x03,  0x80,  0x63,  0x0C,  0xA0,  0x44,  0x07,  0x07,  0xA6,  0x7C,  0x05,  0xBF,  0x23,  0x04,  0x61,
10713   0x84,  0x01,  0xE6,  0x84,  0x00,  0x63,  0xF0,  0x04,  0x01,  0x01,  0xF1,  0x00,  0x00,  0x01,  0xF2,  0x00,
10714   0x01,  0x05,  0x80,  0x01,  0x72,  0x04,  0x71,  0x00,  0x81,  0x01,  0x70,  0x04,  0x80,  0x05,  0x81,  0x05,
10715   0x00,  0x63,  0xF0,  0x04,  0xF2,  0x00,  0x72,  0x04,  0x01,  0x01,  0xF1,  0x00,  0x70,  0x00,  0x81,  0x01,
10716   0x70,  0x04,  0x71,  0x00,  0x81,  0x01,  0x72,  0x00,  0x80,  0x01,  0x71,  0x04,  0x70,  0x00,  0x80,  0x01,
10717   0x70,  0x04,  0x00,  0x63,  0xF0,  0x04,  0xF2,  0x00,  0x72,  0x04,  0x00,  0x01,  0xF1,  0x00,  0x70,  0x00,
10718   0x80,  0x01,  0x70,  0x04,  0x71,  0x00,  0x80,  0x01,  0x72,  0x00,  0x81,  0x01,  0x71,  0x04,  0x70,  0x00,
10719   0x81,  0x01,  0x70,  0x04,  0x00,  0x63,  0x00,  0x23,  0xB3,  0x01,  0x83,  0x05,  0xA3,  0x01,  0xA2,  0x01,
10720   0xA1,  0x01,  0x01,  0x23,  0xA0,  0x01,  0x00,  0x01,  0xC8,  0x00,  0x03,  0xA1,  0xC4,  0x07,  0x00,  0x33,
10721   0x07,  0x00,  0xC2,  0x88,  0x80,  0x05,  0x81,  0x05,  0x04,  0x01,  0x11,  0xC8,  0x48,  0x00,  0xB0,  0x01,
10722   0xB1,  0x01,  0x08,  0x23,  0xB2,  0x01,  0x05,  0x01,  0x48,  0x04,  0x00,  0x43,  0x00,  0xA2,  0xE4,  0x07,
10723   0x00,  0x05,  0xDA,  0x87,  0x00,  0x01,  0xC8,  0x00,  0xFF,  0x23,  0x80,  0x01,  0x05,  0x05,  0x00,  0x63,
10724   0xF7,  0x04,  0x1A,  0x09,  0xF6,  0x08,  0x6E,  0x04,  0x00,  0x02,  0x80,  0x43,  0x76,  0x08,  0x80,  0x02,
10725   0x77,  0x04,  0x00,  0x63,  0xF7,  0x04,  0x1A,  0x09,  0xF6,  0x08,  0x6E,  0x04,  0x00,  0x02,  0x00,  0xA0,
10726   0x14,  0x08,  0x16,  0x88,  0x00,  0x43,  0x76,  0x08,  0x80,  0x02,  0x77,  0x04,  0x00,  0x63,  0xF3,  0x04,
10727   0x00,  0x23,  0xF4,  0x00,  0x74,  0x00,  0x80,  0x43,  0xF4,  0x00,  0xCF,  0x40,  0x00,  0xA2,  0x44,  0x08,
10728   0x74,  0x04,  0x02,  0x01,  0xF7,  0xC9,  0xF6,  0xD9,  0x00,  0x01,  0x01,  0xA1,  0x24,  0x08,  0x04,  0x98,
10729   0x26,  0x95,  0x24,  0x88,  0x73,  0x04,  0x00,  0x63,  0xF3,  0x04,  0x75,  0x04,  0x5A,  0x88,  0x02,  0x01,
10730   0x04,  0xD8,  0x46,  0x97,  0x04,  0x98,  0x26,  0x95,  0x4A,  0x88,  0x75,  0x00,  0x00,  0xA3,  0x64,  0x08,
10731   0x00,  0x05,  0x4E,  0x88,  0x73,  0x04,  0x00,  0x63,  0x80,  0x7B,  0x80,  0x63,  0x06,  0xA6,  0x76,  0x08,
10732   0x00,  0x33,  0x3E,  0x00,  0xC2,  0x88,  0x80,  0x67,  0x83,  0x03,  0x80,  0x63,  0x00,  0x63,  0x38,  0x2B,
10733   0x9C,  0x88,  0x38,  0x2B,  0x92,  0x88,  0x32,  0x09,  0x31,  0x05,  0x92,  0x98,  0x05,  0x05,  0xB2,  0x09,
10734   0x00,  0x63,  0x00,  0x32,  0x00,  0x36,  0x00,  0x3A,  0x00,  0x3E,  0x00,  0x63,  0x80,  0x32,  0x80,  0x36,
10735   0x80,  0x3A,  0x80,  0x3E,  0xB4,  0x3D,  0x00,  0x63,  0x38,  0x2B,  0x40,  0x32,  0x40,  0x36,  0x40,  0x3A,
10736   0x40,  0x3E,  0x00,  0x63,  0x5A,  0x20,  0xC9,  0x40,  0x00,  0xA0,  0xB4,  0x08,  0x5D,  0x00,  0xFE,  0xC3,
10737   0x00,  0x63,  0x80,  0x73,  0xE6,  0x20,  0x02,  0x23,  0xE8,  0x00,  0x82,  0x73,  0xFF,  0xFD,  0x80,  0x73,
10738   0x13,  0x23,  0xF8,  0x88,  0x66,  0x20,  0xC0,  0x20,  0x04,  0x23,  0xA0,  0x01,  0xA1,  0x23,  0xA1,  0x01,
10739   0x81,  0x62,  0xE2,  0x88,  0x80,  0x73,  0x80,  0x77,  0x68,  0x00,  0x00,  0xA2,  0x80,  0x00,  0x03,  0xC2,
10740   0xF1,  0xC7,  0x41,  0x23,  0xF8,  0x88,  0x11,  0x23,  0xA1,  0x01,  0x04,  0x23,  0xA0,  0x01,  0xE6,  0x84,
10741 };
10742
10743 STATIC ushort _asc_mcode_size = sizeof(_asc_mcode_buf);
10744 STATIC ADV_DCNT _asc_mcode_chksum = 0x012C453FUL;
10745
10746 #define ASC_SYN_OFFSET_ONE_DISABLE_LIST  16
10747 STATIC uchar _syn_offset_one_disable_cmd[ASC_SYN_OFFSET_ONE_DISABLE_LIST] =
10748 {
10749     INQUIRY,
10750     REQUEST_SENSE,
10751     READ_CAPACITY,
10752     READ_TOC,
10753     MODE_SELECT,
10754     MODE_SENSE,
10755     MODE_SELECT_10,
10756     MODE_SENSE_10,
10757     0xFF,
10758     0xFF,
10759     0xFF,
10760     0xFF,
10761     0xFF,
10762     0xFF,
10763     0xFF,
10764     0xFF
10765 };
10766
10767 STATIC int
10768 AscExeScsiQueue(
10769                    ASC_DVC_VAR *asc_dvc,
10770                    ASC_SCSI_Q *scsiq
10771 )
10772 {
10773     PortAddr            iop_base;
10774     ulong               last_int_level;
10775     int                 sta;
10776     int                 n_q_required;
10777     int                 disable_syn_offset_one_fix;
10778     int                 i;
10779     ASC_PADDR           addr;
10780     ASC_EXE_CALLBACK    asc_exe_callback;
10781     ushort              sg_entry_cnt = 0;
10782     ushort              sg_entry_cnt_minus_one = 0;
10783     uchar               target_ix;
10784     uchar               tid_no;
10785     uchar               sdtr_data;
10786     uchar               extra_bytes;
10787     uchar               scsi_cmd;
10788     uchar               disable_cmd;
10789     ASC_SG_HEAD         *sg_head;
10790     ASC_DCNT            data_cnt;
10791
10792     iop_base = asc_dvc->iop_base;
10793     sg_head = scsiq->sg_head;
10794     asc_exe_callback = asc_dvc->exe_callback;
10795     if (asc_dvc->err_code != 0)
10796         return (ERR);
10797     if (scsiq == (ASC_SCSI_Q *) 0L) {
10798         AscSetLibErrorCode(asc_dvc, ASCQ_ERR_SCSIQ_NULL_PTR);
10799         return (ERR);
10800     }
10801     scsiq->q1.q_no = 0;
10802     if ((scsiq->q2.tag_code & ASC_TAG_FLAG_EXTRA_BYTES) == 0) {
10803         scsiq->q1.extra_bytes = 0;
10804     }
10805     sta = 0;
10806     target_ix = scsiq->q2.target_ix;
10807     tid_no = ASC_TIX_TO_TID(target_ix);
10808     n_q_required = 1;
10809     if (scsiq->cdbptr[0] == REQUEST_SENSE) {
10810         if ((asc_dvc->init_sdtr & scsiq->q1.target_id) != 0) {
10811             asc_dvc->sdtr_done &= ~scsiq->q1.target_id;
10812             sdtr_data = AscGetMCodeInitSDTRAtID(iop_base, tid_no);
10813             AscMsgOutSDTR(asc_dvc,
10814                           asc_dvc->sdtr_period_tbl[(sdtr_data >> 4) &
10815                           (uchar) (asc_dvc->max_sdtr_index - 1)],
10816                           (uchar) (sdtr_data & (uchar) ASC_SYN_MAX_OFFSET));
10817             scsiq->q1.cntl |= (QC_MSG_OUT | QC_URGENT);
10818         }
10819     }
10820     last_int_level = DvcEnterCritical();
10821     if (asc_dvc->in_critical_cnt != 0) {
10822         DvcLeaveCritical(last_int_level);
10823         AscSetLibErrorCode(asc_dvc, ASCQ_ERR_CRITICAL_RE_ENTRY);
10824         return (ERR);
10825     }
10826     asc_dvc->in_critical_cnt++;
10827     if ((scsiq->q1.cntl & QC_SG_HEAD) != 0) {
10828         if ((sg_entry_cnt = sg_head->entry_cnt) == 0) {
10829             asc_dvc->in_critical_cnt--;
10830             DvcLeaveCritical(last_int_level);
10831             return (ERR);
10832         }
10833 #if !CC_VERY_LONG_SG_LIST
10834         if (sg_entry_cnt > ASC_MAX_SG_LIST)
10835         {
10836             asc_dvc->in_critical_cnt--;
10837             DvcLeaveCritical(last_int_level);
10838             return(ERR);
10839         }
10840 #endif /* !CC_VERY_LONG_SG_LIST */
10841         if (sg_entry_cnt == 1) {
10842             scsiq->q1.data_addr = (ADV_PADDR) sg_head->sg_list[0].addr;
10843             scsiq->q1.data_cnt = (ADV_DCNT) sg_head->sg_list[0].bytes;
10844             scsiq->q1.cntl &= ~(QC_SG_HEAD | QC_SG_SWAP_QUEUE);
10845         }
10846         sg_entry_cnt_minus_one = sg_entry_cnt - 1;
10847     }
10848     scsi_cmd = scsiq->cdbptr[0];
10849     disable_syn_offset_one_fix = FALSE;
10850     if ((asc_dvc->pci_fix_asyn_xfer & scsiq->q1.target_id) &&
10851         !(asc_dvc->pci_fix_asyn_xfer_always & scsiq->q1.target_id)) {
10852         if (scsiq->q1.cntl & QC_SG_HEAD) {
10853             data_cnt = 0;
10854             for (i = 0; i < sg_entry_cnt; i++) {
10855                 data_cnt += (ADV_DCNT) le32_to_cpu(sg_head->sg_list[i].bytes);
10856             }
10857         } else {
10858             data_cnt = le32_to_cpu(scsiq->q1.data_cnt);
10859         }
10860         if (data_cnt != 0UL) {
10861             if (data_cnt < 512UL) {
10862                 disable_syn_offset_one_fix = TRUE;
10863             } else {
10864                 for (i = 0; i < ASC_SYN_OFFSET_ONE_DISABLE_LIST; i++) {
10865                     disable_cmd = _syn_offset_one_disable_cmd[i];
10866                     if (disable_cmd == 0xFF) {
10867                         break;
10868                     }
10869                     if (scsi_cmd == disable_cmd) {
10870                         disable_syn_offset_one_fix = TRUE;
10871                         break;
10872                     }
10873                 }
10874             }
10875         }
10876     }
10877     if (disable_syn_offset_one_fix) {
10878         scsiq->q2.tag_code &= ~MSG_SIMPLE_TAG;
10879         scsiq->q2.tag_code |= (ASC_TAG_FLAG_DISABLE_ASYN_USE_SYN_FIX |
10880                                ASC_TAG_FLAG_DISABLE_DISCONNECT);
10881     } else {
10882         scsiq->q2.tag_code &= 0x27;
10883     }
10884     if ((scsiq->q1.cntl & QC_SG_HEAD) != 0) {
10885         if (asc_dvc->bug_fix_cntl) {
10886             if (asc_dvc->bug_fix_cntl & ASC_BUG_FIX_IF_NOT_DWB) {
10887                 if ((scsi_cmd == READ_6) ||
10888                     (scsi_cmd == READ_10)) {
10889                     addr =
10890                         (ADV_PADDR) le32_to_cpu(
10891                             sg_head->sg_list[sg_entry_cnt_minus_one].addr) +
10892                         (ADV_DCNT) le32_to_cpu(
10893                             sg_head->sg_list[sg_entry_cnt_minus_one].bytes);
10894                     extra_bytes = (uchar) ((ushort) addr & 0x0003);
10895                     if ((extra_bytes != 0) &&
10896                         ((scsiq->q2.tag_code & ASC_TAG_FLAG_EXTRA_BYTES)
10897                          == 0)) {
10898                         scsiq->q2.tag_code |= ASC_TAG_FLAG_EXTRA_BYTES;
10899                         scsiq->q1.extra_bytes = extra_bytes;
10900                         data_cnt = le32_to_cpu(
10901                             sg_head->sg_list[sg_entry_cnt_minus_one].bytes);
10902                         data_cnt -= (ASC_DCNT) extra_bytes;
10903                         sg_head->sg_list[sg_entry_cnt_minus_one].bytes =
10904                             cpu_to_le32(data_cnt);
10905                     }
10906                 }
10907             }
10908         }
10909         sg_head->entry_to_copy = sg_head->entry_cnt;
10910 #if CC_VERY_LONG_SG_LIST
10911         /*
10912          * Set the sg_entry_cnt to the maximum possible. The rest of
10913          * the SG elements will be copied when the RISC completes the
10914          * SG elements that fit and halts.
10915          */
10916         if (sg_entry_cnt > ASC_MAX_SG_LIST)
10917         {
10918              sg_entry_cnt = ASC_MAX_SG_LIST;
10919         }
10920 #endif /* CC_VERY_LONG_SG_LIST */
10921         n_q_required = AscSgListToQueue(sg_entry_cnt);
10922         if ((AscGetNumOfFreeQueue(asc_dvc, target_ix, n_q_required) >=
10923             (uint) n_q_required) || ((scsiq->q1.cntl & QC_URGENT) != 0)) {
10924             if ((sta = AscSendScsiQueue(asc_dvc, scsiq,
10925                                         n_q_required)) == 1) {
10926                 asc_dvc->in_critical_cnt--;
10927                 if (asc_exe_callback != 0) {
10928                     (*asc_exe_callback) (asc_dvc, scsiq);
10929                 }
10930                 DvcLeaveCritical(last_int_level);
10931                 return (sta);
10932             }
10933         }
10934     } else {
10935         if (asc_dvc->bug_fix_cntl) {
10936             if (asc_dvc->bug_fix_cntl & ASC_BUG_FIX_IF_NOT_DWB) {
10937                 if ((scsi_cmd == READ_6) ||
10938                     (scsi_cmd == READ_10)) {
10939                     addr = le32_to_cpu(scsiq->q1.data_addr) +
10940                         le32_to_cpu(scsiq->q1.data_cnt);
10941                     extra_bytes = (uchar) ((ushort) addr & 0x0003);
10942                     if ((extra_bytes != 0) &&
10943                         ((scsiq->q2.tag_code & ASC_TAG_FLAG_EXTRA_BYTES)
10944                           == 0)) {
10945                         data_cnt = le32_to_cpu(scsiq->q1.data_cnt);
10946                         if (((ushort) data_cnt & 0x01FF) == 0) {
10947                             scsiq->q2.tag_code |= ASC_TAG_FLAG_EXTRA_BYTES;
10948                             data_cnt -= (ASC_DCNT) extra_bytes;
10949                             scsiq->q1.data_cnt = cpu_to_le32(data_cnt);
10950                             scsiq->q1.extra_bytes = extra_bytes;
10951                         }
10952                     }
10953                 }
10954             }
10955         }
10956         n_q_required = 1;
10957         if ((AscGetNumOfFreeQueue(asc_dvc, target_ix, 1) >= 1) ||
10958             ((scsiq->q1.cntl & QC_URGENT) != 0)) {
10959             if ((sta = AscSendScsiQueue(asc_dvc, scsiq,
10960                                         n_q_required)) == 1) {
10961                 asc_dvc->in_critical_cnt--;
10962                 if (asc_exe_callback != 0) {
10963                     (*asc_exe_callback) (asc_dvc, scsiq);
10964                 }
10965                 DvcLeaveCritical(last_int_level);
10966                 return (sta);
10967             }
10968         }
10969     }
10970     asc_dvc->in_critical_cnt--;
10971     DvcLeaveCritical(last_int_level);
10972     return (sta);
10973 }
10974
10975 STATIC int
10976 AscSendScsiQueue(
10977                     ASC_DVC_VAR *asc_dvc,
10978                     ASC_SCSI_Q *scsiq,
10979                     uchar n_q_required
10980 )
10981 {
10982     PortAddr            iop_base;
10983     uchar               free_q_head;
10984     uchar               next_qp;
10985     uchar               tid_no;
10986     uchar               target_ix;
10987     int                 sta;
10988
10989     iop_base = asc_dvc->iop_base;
10990     target_ix = scsiq->q2.target_ix;
10991     tid_no = ASC_TIX_TO_TID(target_ix);
10992     sta = 0;
10993     free_q_head = (uchar) AscGetVarFreeQHead(iop_base);
10994     if (n_q_required > 1) {
10995         if ((next_qp = AscAllocMultipleFreeQueue(iop_base,
10996                                        free_q_head, (uchar) (n_q_required)))
10997             != (uchar) ASC_QLINK_END) {
10998             asc_dvc->last_q_shortage = 0;
10999             scsiq->sg_head->queue_cnt = n_q_required - 1;
11000             scsiq->q1.q_no = free_q_head;
11001             if ((sta = AscPutReadySgListQueue(asc_dvc, scsiq,
11002                                               free_q_head)) == 1) {
11003                 AscPutVarFreeQHead(iop_base, next_qp);
11004                 asc_dvc->cur_total_qng += (uchar) (n_q_required);
11005                 asc_dvc->cur_dvc_qng[tid_no]++;
11006             }
11007             return (sta);
11008         }
11009     } else if (n_q_required == 1) {
11010         if ((next_qp = AscAllocFreeQueue(iop_base,
11011                                          free_q_head)) != ASC_QLINK_END) {
11012             scsiq->q1.q_no = free_q_head;
11013             if ((sta = AscPutReadyQueue(asc_dvc, scsiq,
11014                                         free_q_head)) == 1) {
11015                 AscPutVarFreeQHead(iop_base, next_qp);
11016                 asc_dvc->cur_total_qng++;
11017                 asc_dvc->cur_dvc_qng[tid_no]++;
11018             }
11019             return (sta);
11020         }
11021     }
11022     return (sta);
11023 }
11024
11025 STATIC int
11026 AscSgListToQueue(
11027                     int sg_list
11028 )
11029 {
11030     int                 n_sg_list_qs;
11031
11032     n_sg_list_qs = ((sg_list - 1) / ASC_SG_LIST_PER_Q);
11033     if (((sg_list - 1) % ASC_SG_LIST_PER_Q) != 0)
11034         n_sg_list_qs++;
11035     return (n_sg_list_qs + 1);
11036 }
11037
11038
11039 STATIC uint
11040 AscGetNumOfFreeQueue(
11041                         ASC_DVC_VAR *asc_dvc,
11042                         uchar target_ix,
11043                         uchar n_qs
11044 )
11045 {
11046     uint                cur_used_qs;
11047     uint                cur_free_qs;
11048     ASC_SCSI_BIT_ID_TYPE target_id;
11049     uchar               tid_no;
11050
11051     target_id = ASC_TIX_TO_TARGET_ID(target_ix);
11052     tid_no = ASC_TIX_TO_TID(target_ix);
11053     if ((asc_dvc->unit_not_ready & target_id) ||
11054         (asc_dvc->queue_full_or_busy & target_id)) {
11055         return (0);
11056     }
11057     if (n_qs == 1) {
11058         cur_used_qs = (uint) asc_dvc->cur_total_qng +
11059           (uint) asc_dvc->last_q_shortage +
11060           (uint) ASC_MIN_FREE_Q;
11061     } else {
11062         cur_used_qs = (uint) asc_dvc->cur_total_qng +
11063           (uint) ASC_MIN_FREE_Q;
11064     }
11065     if ((uint) (cur_used_qs + n_qs) <= (uint) asc_dvc->max_total_qng) {
11066         cur_free_qs = (uint) asc_dvc->max_total_qng - cur_used_qs;
11067         if (asc_dvc->cur_dvc_qng[tid_no] >=
11068             asc_dvc->max_dvc_qng[tid_no]) {
11069             return (0);
11070         }
11071         return (cur_free_qs);
11072     }
11073     if (n_qs > 1) {
11074         if ((n_qs > asc_dvc->last_q_shortage) && (n_qs <= (asc_dvc->max_total_qng - ASC_MIN_FREE_Q))) {
11075             asc_dvc->last_q_shortage = n_qs;
11076         }
11077     }
11078     return (0);
11079 }
11080
11081 STATIC int
11082 AscPutReadyQueue(
11083                     ASC_DVC_VAR *asc_dvc,
11084                     ASC_SCSI_Q *scsiq,
11085                     uchar q_no
11086 )
11087 {
11088     ushort              q_addr;
11089     uchar               tid_no;
11090     uchar               sdtr_data;
11091     uchar               syn_period_ix;
11092     uchar               syn_offset;
11093     PortAddr            iop_base;
11094
11095     iop_base = asc_dvc->iop_base;
11096     if (((asc_dvc->init_sdtr & scsiq->q1.target_id) != 0) &&
11097         ((asc_dvc->sdtr_done & scsiq->q1.target_id) == 0)) {
11098         tid_no = ASC_TIX_TO_TID(scsiq->q2.target_ix);
11099         sdtr_data = AscGetMCodeInitSDTRAtID(iop_base, tid_no);
11100         syn_period_ix = (sdtr_data >> 4) & (asc_dvc->max_sdtr_index - 1);
11101         syn_offset = sdtr_data & ASC_SYN_MAX_OFFSET;
11102         AscMsgOutSDTR(asc_dvc,
11103                       asc_dvc->sdtr_period_tbl[syn_period_ix],
11104                       syn_offset);
11105         scsiq->q1.cntl |= QC_MSG_OUT;
11106     }
11107     q_addr = ASC_QNO_TO_QADDR(q_no);
11108     if ((scsiq->q1.target_id & asc_dvc->use_tagged_qng) == 0) {
11109         scsiq->q2.tag_code &= ~MSG_SIMPLE_TAG ;
11110     }
11111     scsiq->q1.status = QS_FREE;
11112     AscMemWordCopyPtrToLram(iop_base,
11113                          q_addr + ASC_SCSIQ_CDB_BEG,
11114                          (uchar *) scsiq->cdbptr,
11115                          scsiq->q2.cdb_len >> 1);
11116
11117     DvcPutScsiQ(iop_base,
11118                 q_addr + ASC_SCSIQ_CPY_BEG,
11119                 (uchar *) &scsiq->q1.cntl,
11120                 ((sizeof(ASC_SCSIQ_1) + sizeof(ASC_SCSIQ_2)) / 2) - 1);
11121     AscWriteLramWord(iop_base,
11122                      (ushort) (q_addr + (ushort) ASC_SCSIQ_B_STATUS),
11123              (ushort) (((ushort) scsiq->q1.q_no << 8) | (ushort) QS_READY));
11124     return (1);
11125 }
11126
11127 STATIC int
11128 AscPutReadySgListQueue(
11129                           ASC_DVC_VAR *asc_dvc,
11130                           ASC_SCSI_Q *scsiq,
11131                           uchar q_no
11132 )
11133 {
11134     int                 sta;
11135     int                 i;
11136     ASC_SG_HEAD *sg_head;
11137     ASC_SG_LIST_Q       scsi_sg_q;
11138     ASC_DCNT            saved_data_addr;
11139     ASC_DCNT            saved_data_cnt;
11140     PortAddr            iop_base;
11141     ushort              sg_list_dwords;
11142     ushort              sg_index;
11143     ushort              sg_entry_cnt;
11144     ushort              q_addr;
11145     uchar               next_qp;
11146
11147     iop_base = asc_dvc->iop_base;
11148     sg_head = scsiq->sg_head;
11149     saved_data_addr = scsiq->q1.data_addr;
11150     saved_data_cnt = scsiq->q1.data_cnt;
11151     scsiq->q1.data_addr = (ASC_PADDR) sg_head->sg_list[0].addr;
11152     scsiq->q1.data_cnt = (ASC_DCNT) sg_head->sg_list[0].bytes;
11153 #if CC_VERY_LONG_SG_LIST
11154     /*
11155      * If sg_head->entry_cnt is greater than ASC_MAX_SG_LIST
11156      * then not all SG elements will fit in the allocated queues.
11157      * The rest of the SG elements will be copied when the RISC
11158      * completes the SG elements that fit and halts.
11159      */
11160     if (sg_head->entry_cnt > ASC_MAX_SG_LIST)
11161     {
11162          /*
11163           * Set sg_entry_cnt to be the number of SG elements that
11164           * will fit in the allocated SG queues. It is minus 1, because
11165           * the first SG element is handled above. ASC_MAX_SG_LIST is
11166           * already inflated by 1 to account for this. For example it
11167           * may be 50 which is 1 + 7 queues * 7 SG elements.
11168           */
11169          sg_entry_cnt = ASC_MAX_SG_LIST - 1;
11170
11171          /*
11172           * Keep track of remaining number of SG elements that will
11173           * need to be handled from a_isr.c.
11174           */
11175          scsiq->remain_sg_entry_cnt = sg_head->entry_cnt - ASC_MAX_SG_LIST;
11176     } else
11177     {
11178 #endif /* CC_VERY_LONG_SG_LIST */
11179          /*
11180           * Set sg_entry_cnt to be the number of SG elements that
11181           * will fit in the allocated SG queues. It is minus 1, because
11182           * the first SG element is handled above.
11183           */
11184          sg_entry_cnt = sg_head->entry_cnt - 1;
11185 #if CC_VERY_LONG_SG_LIST
11186     }
11187 #endif /* CC_VERY_LONG_SG_LIST */
11188     if (sg_entry_cnt != 0) {
11189         scsiq->q1.cntl |= QC_SG_HEAD;
11190         q_addr = ASC_QNO_TO_QADDR(q_no);
11191         sg_index = 1;
11192         scsiq->q1.sg_queue_cnt = sg_head->queue_cnt;
11193         scsi_sg_q.sg_head_qp = q_no;
11194         scsi_sg_q.cntl = QCSG_SG_XFER_LIST;
11195         for (i = 0; i < sg_head->queue_cnt; i++) {
11196             scsi_sg_q.seq_no = i + 1;
11197             if (sg_entry_cnt > ASC_SG_LIST_PER_Q) {
11198                 sg_list_dwords = (uchar) (ASC_SG_LIST_PER_Q * 2);
11199                 sg_entry_cnt -= ASC_SG_LIST_PER_Q;
11200                 if (i == 0) {
11201                     scsi_sg_q.sg_list_cnt = ASC_SG_LIST_PER_Q;
11202                     scsi_sg_q.sg_cur_list_cnt = ASC_SG_LIST_PER_Q;
11203                 } else {
11204                     scsi_sg_q.sg_list_cnt = ASC_SG_LIST_PER_Q - 1;
11205                     scsi_sg_q.sg_cur_list_cnt = ASC_SG_LIST_PER_Q - 1;
11206                 }
11207             } else {
11208 #if CC_VERY_LONG_SG_LIST
11209                 /*
11210                  * This is the last SG queue in the list of
11211                  * allocated SG queues. If there are more
11212                  * SG elements than will fit in the allocated
11213                  * queues, then set the QCSG_SG_XFER_MORE flag.
11214                  */
11215                 if (sg_head->entry_cnt > ASC_MAX_SG_LIST)
11216                 {
11217                     scsi_sg_q.cntl |= QCSG_SG_XFER_MORE;
11218                 } else
11219                 {
11220 #endif /* CC_VERY_LONG_SG_LIST */
11221                     scsi_sg_q.cntl |= QCSG_SG_XFER_END;
11222 #if CC_VERY_LONG_SG_LIST
11223                 }
11224 #endif /* CC_VERY_LONG_SG_LIST */
11225                 sg_list_dwords = sg_entry_cnt << 1;
11226                 if (i == 0) {
11227                     scsi_sg_q.sg_list_cnt = sg_entry_cnt;
11228                     scsi_sg_q.sg_cur_list_cnt = sg_entry_cnt;
11229                 } else {
11230                     scsi_sg_q.sg_list_cnt = sg_entry_cnt - 1;
11231                     scsi_sg_q.sg_cur_list_cnt = sg_entry_cnt - 1;
11232                 }
11233                 sg_entry_cnt = 0;
11234             }
11235             next_qp = AscReadLramByte(iop_base,
11236                                       (ushort) (q_addr + ASC_SCSIQ_B_FWD));
11237             scsi_sg_q.q_no = next_qp;
11238             q_addr = ASC_QNO_TO_QADDR(next_qp);
11239             AscMemWordCopyPtrToLram(iop_base,
11240                                 q_addr + ASC_SCSIQ_SGHD_CPY_BEG,
11241                                 (uchar *) &scsi_sg_q,
11242                                 sizeof(ASC_SG_LIST_Q) >> 1);
11243             AscMemDWordCopyPtrToLram(iop_base,
11244                                 q_addr + ASC_SGQ_LIST_BEG,
11245                                 (uchar *) &sg_head->sg_list[sg_index],
11246                                 sg_list_dwords);
11247             sg_index += ASC_SG_LIST_PER_Q;
11248             scsiq->next_sg_index = sg_index;
11249         }
11250     } else {
11251         scsiq->q1.cntl &= ~QC_SG_HEAD;
11252     }
11253     sta = AscPutReadyQueue(asc_dvc, scsiq, q_no);
11254     scsiq->q1.data_addr = saved_data_addr;
11255     scsiq->q1.data_cnt = saved_data_cnt;
11256     return (sta);
11257 }
11258
11259 STATIC int
11260 AscSetRunChipSynRegAtID(
11261                            PortAddr iop_base,
11262                            uchar tid_no,
11263                            uchar sdtr_data
11264 )
11265 {
11266     int                 sta = FALSE;
11267
11268     if (AscHostReqRiscHalt(iop_base)) {
11269         sta = AscSetChipSynRegAtID(iop_base, tid_no, sdtr_data);
11270         AscStartChip(iop_base);
11271         return (sta);
11272     }
11273     return (sta);
11274 }
11275
11276 STATIC int
11277 AscSetChipSynRegAtID(
11278                         PortAddr iop_base,
11279                         uchar id,
11280                         uchar sdtr_data
11281 )
11282 {
11283     ASC_SCSI_BIT_ID_TYPE org_id;
11284     int                 i;
11285     int                 sta = TRUE;
11286
11287     AscSetBank(iop_base, 1);
11288     org_id = AscReadChipDvcID(iop_base);
11289     for (i = 0; i <= ASC_MAX_TID; i++) {
11290         if (org_id == (0x01 << i))
11291             break;
11292     }
11293     org_id = (ASC_SCSI_BIT_ID_TYPE) i;
11294     AscWriteChipDvcID(iop_base, id);
11295     if (AscReadChipDvcID(iop_base) == (0x01 << id)) {
11296         AscSetBank(iop_base, 0);
11297         AscSetChipSyn(iop_base, sdtr_data);
11298         if (AscGetChipSyn(iop_base) != sdtr_data) {
11299             sta = FALSE;
11300         }
11301     } else {
11302         sta = FALSE;
11303     }
11304     AscSetBank(iop_base, 1);
11305     AscWriteChipDvcID(iop_base, org_id);
11306     AscSetBank(iop_base, 0);
11307     return (sta);
11308 }
11309
11310 STATIC ushort
11311 AscInitLram(
11312                ASC_DVC_VAR *asc_dvc
11313 )
11314 {
11315     uchar               i;
11316     ushort              s_addr;
11317     PortAddr            iop_base;
11318     ushort              warn_code;
11319
11320     iop_base = asc_dvc->iop_base;
11321     warn_code = 0;
11322     AscMemWordSetLram(iop_base, ASC_QADR_BEG, 0,
11323                (ushort) (((int) (asc_dvc->max_total_qng + 2 + 1) * 64) >> 1)
11324 );
11325     i = ASC_MIN_ACTIVE_QNO;
11326     s_addr = ASC_QADR_BEG + ASC_QBLK_SIZE;
11327     AscWriteLramByte(iop_base, (ushort) (s_addr + ASC_SCSIQ_B_FWD),
11328                      (uchar) (i + 1));
11329     AscWriteLramByte(iop_base, (ushort) (s_addr + ASC_SCSIQ_B_BWD),
11330                      (uchar) (asc_dvc->max_total_qng));
11331     AscWriteLramByte(iop_base, (ushort) (s_addr + ASC_SCSIQ_B_QNO),
11332                      (uchar) i);
11333     i++;
11334     s_addr += ASC_QBLK_SIZE;
11335     for (; i < asc_dvc->max_total_qng; i++, s_addr += ASC_QBLK_SIZE) {
11336         AscWriteLramByte(iop_base, (ushort) (s_addr + ASC_SCSIQ_B_FWD),
11337                          (uchar) (i + 1));
11338         AscWriteLramByte(iop_base, (ushort) (s_addr + ASC_SCSIQ_B_BWD),
11339                          (uchar) (i - 1));
11340         AscWriteLramByte(iop_base, (ushort) (s_addr + ASC_SCSIQ_B_QNO),
11341                          (uchar) i);
11342     }
11343     AscWriteLramByte(iop_base, (ushort) (s_addr + ASC_SCSIQ_B_FWD),
11344                      (uchar) ASC_QLINK_END);
11345     AscWriteLramByte(iop_base, (ushort) (s_addr + ASC_SCSIQ_B_BWD),
11346                      (uchar) (asc_dvc->max_total_qng - 1));
11347     AscWriteLramByte(iop_base, (ushort) (s_addr + ASC_SCSIQ_B_QNO),
11348                      (uchar) asc_dvc->max_total_qng);
11349     i++;
11350     s_addr += ASC_QBLK_SIZE;
11351     for (; i <= (uchar) (asc_dvc->max_total_qng + 3);
11352          i++, s_addr += ASC_QBLK_SIZE) {
11353         AscWriteLramByte(iop_base,
11354                          (ushort) (s_addr + (ushort) ASC_SCSIQ_B_FWD), i);
11355         AscWriteLramByte(iop_base,
11356                          (ushort) (s_addr + (ushort) ASC_SCSIQ_B_BWD), i);
11357         AscWriteLramByte(iop_base,
11358                          (ushort) (s_addr + (ushort) ASC_SCSIQ_B_QNO), i);
11359     }
11360     return (warn_code);
11361 }
11362
11363 STATIC ushort
11364 AscInitQLinkVar(
11365                    ASC_DVC_VAR *asc_dvc
11366 )
11367 {
11368     PortAddr            iop_base;
11369     int                 i;
11370     ushort              lram_addr;
11371
11372     iop_base = asc_dvc->iop_base;
11373     AscPutRiscVarFreeQHead(iop_base, 1);
11374     AscPutRiscVarDoneQTail(iop_base, asc_dvc->max_total_qng);
11375     AscPutVarFreeQHead(iop_base, 1);
11376     AscPutVarDoneQTail(iop_base, asc_dvc->max_total_qng);
11377     AscWriteLramByte(iop_base, ASCV_BUSY_QHEAD_B,
11378                      (uchar) ((int) asc_dvc->max_total_qng + 1));
11379     AscWriteLramByte(iop_base, ASCV_DISC1_QHEAD_B,
11380                      (uchar) ((int) asc_dvc->max_total_qng + 2));
11381     AscWriteLramByte(iop_base, (ushort) ASCV_TOTAL_READY_Q_B,
11382                      asc_dvc->max_total_qng);
11383     AscWriteLramWord(iop_base, ASCV_ASCDVC_ERR_CODE_W, 0);
11384     AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0);
11385     AscWriteLramByte(iop_base, ASCV_STOP_CODE_B, 0);
11386     AscWriteLramByte(iop_base, ASCV_SCSIBUSY_B, 0);
11387     AscWriteLramByte(iop_base, ASCV_WTM_FLAG_B, 0);
11388     AscPutQDoneInProgress(iop_base, 0);
11389     lram_addr = ASC_QADR_BEG;
11390     for (i = 0; i < 32; i++, lram_addr += 2) {
11391         AscWriteLramWord(iop_base, lram_addr, 0);
11392     }
11393     return (0);
11394 }
11395
11396 STATIC int
11397 AscSetLibErrorCode(
11398                       ASC_DVC_VAR *asc_dvc,
11399                       ushort err_code
11400 )
11401 {
11402     if (asc_dvc->err_code == 0) {
11403         asc_dvc->err_code = err_code;
11404         AscWriteLramWord(asc_dvc->iop_base, ASCV_ASCDVC_ERR_CODE_W,
11405                          err_code);
11406     }
11407     return (err_code);
11408 }
11409
11410
11411 STATIC uchar
11412 AscMsgOutSDTR(
11413                  ASC_DVC_VAR *asc_dvc,
11414                  uchar sdtr_period,
11415                  uchar sdtr_offset
11416 )
11417 {
11418     EXT_MSG             sdtr_buf;
11419     uchar               sdtr_period_index;
11420     PortAddr            iop_base;
11421
11422     iop_base = asc_dvc->iop_base;
11423     sdtr_buf.msg_type = MS_EXTEND;
11424     sdtr_buf.msg_len = MS_SDTR_LEN;
11425     sdtr_buf.msg_req = MS_SDTR_CODE;
11426     sdtr_buf.xfer_period = sdtr_period;
11427     sdtr_offset &= ASC_SYN_MAX_OFFSET;
11428     sdtr_buf.req_ack_offset = sdtr_offset;
11429     if ((sdtr_period_index =
11430          AscGetSynPeriodIndex(asc_dvc, sdtr_period)) <=
11431         asc_dvc->max_sdtr_index) {
11432         AscMemWordCopyPtrToLram(iop_base,
11433                              ASCV_MSGOUT_BEG,
11434                              (uchar *) &sdtr_buf,
11435                              sizeof (EXT_MSG) >> 1);
11436         return ((sdtr_period_index << 4) | sdtr_offset);
11437     } else {
11438
11439         sdtr_buf.req_ack_offset = 0;
11440         AscMemWordCopyPtrToLram(iop_base,
11441                              ASCV_MSGOUT_BEG,
11442                              (uchar *) &sdtr_buf,
11443                              sizeof (EXT_MSG) >> 1);
11444         return (0);
11445     }
11446 }
11447
11448 STATIC uchar
11449 AscCalSDTRData(
11450                   ASC_DVC_VAR *asc_dvc,
11451                   uchar sdtr_period,
11452                   uchar syn_offset
11453 )
11454 {
11455     uchar               byte;
11456     uchar               sdtr_period_ix;
11457
11458     sdtr_period_ix = AscGetSynPeriodIndex(asc_dvc, sdtr_period);
11459     if (
11460            (sdtr_period_ix > asc_dvc->max_sdtr_index)
11461 ) {
11462         return (0xFF);
11463     }
11464     byte = (sdtr_period_ix << 4) | (syn_offset & ASC_SYN_MAX_OFFSET);
11465     return (byte);
11466 }
11467
11468 STATIC void
11469 AscSetChipSDTR(
11470                   PortAddr iop_base,
11471                   uchar sdtr_data,
11472                   uchar tid_no
11473 )
11474 {
11475     AscSetChipSynRegAtID(iop_base, tid_no, sdtr_data);
11476     AscPutMCodeSDTRDoneAtID(iop_base, tid_no, sdtr_data);
11477     return;
11478 }
11479
11480 STATIC uchar
11481 AscGetSynPeriodIndex(
11482                         ASC_DVC_VAR *asc_dvc,
11483                         uchar syn_time
11484 )
11485 {
11486     uchar             *period_table;
11487     int                 max_index;
11488     int                 min_index;
11489     int                 i;
11490
11491     period_table = asc_dvc->sdtr_period_tbl;
11492     max_index = (int) asc_dvc->max_sdtr_index;
11493     min_index = (int)asc_dvc->host_init_sdtr_index;
11494     if ((syn_time <= period_table[max_index])) {
11495         for (i = min_index; i < (max_index - 1); i++) {
11496             if (syn_time <= period_table[i]) {
11497                 return ((uchar) i);
11498             }
11499         }
11500         return ((uchar) max_index);
11501     } else {
11502         return ((uchar) (max_index + 1));
11503     }
11504 }
11505
11506 STATIC uchar
11507 AscAllocFreeQueue(
11508                      PortAddr iop_base,
11509                      uchar free_q_head
11510 )
11511 {
11512     ushort              q_addr;
11513     uchar               next_qp;
11514     uchar               q_status;
11515
11516     q_addr = ASC_QNO_TO_QADDR(free_q_head);
11517     q_status = (uchar) AscReadLramByte(iop_base,
11518                                     (ushort) (q_addr + ASC_SCSIQ_B_STATUS));
11519     next_qp = AscReadLramByte(iop_base,
11520                               (ushort) (q_addr + ASC_SCSIQ_B_FWD));
11521     if (((q_status & QS_READY) == 0) && (next_qp != ASC_QLINK_END)) {
11522         return (next_qp);
11523     }
11524     return (ASC_QLINK_END);
11525 }
11526
11527 STATIC uchar
11528 AscAllocMultipleFreeQueue(
11529                              PortAddr iop_base,
11530                              uchar free_q_head,
11531                              uchar n_free_q
11532 )
11533 {
11534     uchar               i;
11535
11536     for (i = 0; i < n_free_q; i++) {
11537         if ((free_q_head = AscAllocFreeQueue(iop_base, free_q_head))
11538             == ASC_QLINK_END) {
11539             return (ASC_QLINK_END);
11540         }
11541     }
11542     return (free_q_head);
11543 }
11544
11545 STATIC int
11546 AscHostReqRiscHalt(
11547                       PortAddr iop_base
11548 )
11549 {
11550     int                 count = 0;
11551     int                 sta = 0;
11552     uchar               saved_stop_code;
11553
11554     if (AscIsChipHalted(iop_base))
11555         return (1);
11556     saved_stop_code = AscReadLramByte(iop_base, ASCV_STOP_CODE_B);
11557     AscWriteLramByte(iop_base, ASCV_STOP_CODE_B,
11558                      ASC_STOP_HOST_REQ_RISC_HALT | ASC_STOP_REQ_RISC_STOP
11559 );
11560     do {
11561         if (AscIsChipHalted(iop_base)) {
11562             sta = 1;
11563             break;
11564         }
11565         DvcSleepMilliSecond(100);
11566     } while (count++ < 20);
11567     AscWriteLramByte(iop_base, ASCV_STOP_CODE_B, saved_stop_code);
11568     return (sta);
11569 }
11570
11571 STATIC int
11572 AscStopQueueExe(
11573                    PortAddr iop_base
11574 )
11575 {
11576     int                 count = 0;
11577
11578     if (AscReadLramByte(iop_base, ASCV_STOP_CODE_B) == 0) {
11579         AscWriteLramByte(iop_base, ASCV_STOP_CODE_B,
11580                          ASC_STOP_REQ_RISC_STOP);
11581         do {
11582             if (
11583                    AscReadLramByte(iop_base, ASCV_STOP_CODE_B) &
11584                    ASC_STOP_ACK_RISC_STOP) {
11585                 return (1);
11586             }
11587             DvcSleepMilliSecond(100);
11588         } while (count++ < 20);
11589     }
11590     return (0);
11591 }
11592
11593 STATIC void
11594 DvcDelayMicroSecond(ADV_DVC_VAR *asc_dvc, ushort micro_sec)
11595 {
11596     udelay(micro_sec);
11597 }
11598
11599 STATIC void
11600 DvcDelayNanoSecond(ASC_DVC_VAR *asc_dvc, ASC_DCNT nano_sec)
11601 {
11602     udelay((nano_sec + 999)/1000);
11603 }
11604
11605 #ifdef CONFIG_ISA
11606 STATIC ASC_DCNT __init
11607 AscGetEisaProductID(
11608                        PortAddr iop_base)
11609 {
11610     PortAddr            eisa_iop;
11611     ushort              product_id_high, product_id_low;
11612     ASC_DCNT            product_id;
11613
11614     eisa_iop = ASC_GET_EISA_SLOT(iop_base) | ASC_EISA_PID_IOP_MASK;
11615     product_id_low = inpw(eisa_iop);
11616     product_id_high = inpw(eisa_iop + 2);
11617     product_id = ((ASC_DCNT) product_id_high << 16) |
11618         (ASC_DCNT) product_id_low;
11619     return (product_id);
11620 }
11621
11622 STATIC PortAddr __init
11623 AscSearchIOPortAddrEISA(
11624                            PortAddr iop_base)
11625 {
11626     ASC_DCNT            eisa_product_id;
11627
11628     if (iop_base == 0) {
11629         iop_base = ASC_EISA_MIN_IOP_ADDR;
11630     } else {
11631         if (iop_base == ASC_EISA_MAX_IOP_ADDR)
11632             return (0);
11633         if ((iop_base & 0x0050) == 0x0050) {
11634             iop_base += ASC_EISA_BIG_IOP_GAP;
11635         } else {
11636             iop_base += ASC_EISA_SMALL_IOP_GAP;
11637         }
11638     }
11639     while (iop_base <= ASC_EISA_MAX_IOP_ADDR) {
11640         eisa_product_id = AscGetEisaProductID(iop_base);
11641         if ((eisa_product_id == ASC_EISA_ID_740) ||
11642             (eisa_product_id == ASC_EISA_ID_750)) {
11643             if (AscFindSignature(iop_base)) {
11644                 inpw(iop_base + 4);
11645                 return (iop_base);
11646             }
11647         }
11648         if (iop_base == ASC_EISA_MAX_IOP_ADDR)
11649             return (0);
11650         if ((iop_base & 0x0050) == 0x0050) {
11651             iop_base += ASC_EISA_BIG_IOP_GAP;
11652         } else {
11653             iop_base += ASC_EISA_SMALL_IOP_GAP;
11654         }
11655     }
11656     return (0);
11657 }
11658 #endif /* CONFIG_ISA */
11659
11660 STATIC int
11661 AscStartChip(
11662                 PortAddr iop_base
11663 )
11664 {
11665     AscSetChipControl(iop_base, 0);
11666     if ((AscGetChipStatus(iop_base) & CSW_HALTED) != 0) {
11667         return (0);
11668     }
11669     return (1);
11670 }
11671
11672 STATIC int
11673 AscStopChip(
11674                PortAddr iop_base
11675 )
11676 {
11677     uchar               cc_val;
11678
11679     cc_val = AscGetChipControl(iop_base) & (~(CC_SINGLE_STEP | CC_TEST | CC_DIAG));
11680     AscSetChipControl(iop_base, (uchar) (cc_val | CC_HALT));
11681     AscSetChipIH(iop_base, INS_HALT);
11682     AscSetChipIH(iop_base, INS_RFLAG_WTM);
11683     if ((AscGetChipStatus(iop_base) & CSW_HALTED) == 0) {
11684         return (0);
11685     }
11686     return (1);
11687 }
11688
11689 STATIC int
11690 AscIsChipHalted(
11691                    PortAddr iop_base
11692 )
11693 {
11694     if ((AscGetChipStatus(iop_base) & CSW_HALTED) != 0) {
11695         if ((AscGetChipControl(iop_base) & CC_HALT) != 0) {
11696             return (1);
11697         }
11698     }
11699     return (0);
11700 }
11701
11702 STATIC void
11703 AscSetChipIH(
11704                 PortAddr iop_base,
11705                 ushort ins_code
11706 )
11707 {
11708     AscSetBank(iop_base, 1);
11709     AscWriteChipIH(iop_base, ins_code);
11710     AscSetBank(iop_base, 0);
11711     return;
11712 }
11713
11714 STATIC void
11715 AscAckInterrupt(
11716                    PortAddr iop_base
11717 )
11718 {
11719     uchar               host_flag;
11720     uchar               risc_flag;
11721     ushort              loop;
11722
11723     loop = 0;
11724     do {
11725         risc_flag = AscReadLramByte(iop_base, ASCV_RISC_FLAG_B);
11726         if (loop++ > 0x7FFF) {
11727             break;
11728         }
11729     } while ((risc_flag & ASC_RISC_FLAG_GEN_INT) != 0);
11730     host_flag = AscReadLramByte(iop_base, ASCV_HOST_FLAG_B) & (~ASC_HOST_FLAG_ACK_INT);
11731     AscWriteLramByte(iop_base, ASCV_HOST_FLAG_B,
11732                      (uchar) (host_flag | ASC_HOST_FLAG_ACK_INT));
11733     AscSetChipStatus(iop_base, CIW_INT_ACK);
11734     loop = 0;
11735     while (AscGetChipStatus(iop_base) & CSW_INT_PENDING) {
11736         AscSetChipStatus(iop_base, CIW_INT_ACK);
11737         if (loop++ > 3) {
11738             break;
11739         }
11740     }
11741     AscWriteLramByte(iop_base, ASCV_HOST_FLAG_B, host_flag);
11742     return;
11743 }
11744
11745 STATIC void
11746 AscDisableInterrupt(
11747                        PortAddr iop_base
11748 )
11749 {
11750     ushort              cfg;
11751
11752     cfg = AscGetChipCfgLsw(iop_base);
11753     AscSetChipCfgLsw(iop_base, cfg & (~ASC_CFG0_HOST_INT_ON));
11754     return;
11755 }
11756
11757 STATIC void
11758 AscEnableInterrupt(
11759                       PortAddr iop_base
11760 )
11761 {
11762     ushort              cfg;
11763
11764     cfg = AscGetChipCfgLsw(iop_base);
11765     AscSetChipCfgLsw(iop_base, cfg | ASC_CFG0_HOST_INT_ON);
11766     return;
11767 }
11768
11769
11770
11771 STATIC void
11772 AscSetBank(
11773               PortAddr iop_base,
11774               uchar bank
11775 )
11776 {
11777     uchar               val;
11778
11779     val = AscGetChipControl(iop_base) &
11780       (~(CC_SINGLE_STEP | CC_TEST | CC_DIAG | CC_SCSI_RESET | CC_CHIP_RESET));
11781     if (bank == 1) {
11782         val |= CC_BANK_ONE;
11783     } else if (bank == 2) {
11784         val |= CC_DIAG | CC_BANK_ONE;
11785     } else {
11786         val &= ~CC_BANK_ONE;
11787     }
11788     AscSetChipControl(iop_base, val);
11789     return;
11790 }
11791
11792 STATIC int
11793 AscResetChipAndScsiBus(
11794                           ASC_DVC_VAR *asc_dvc
11795 )
11796 {
11797     PortAddr    iop_base;
11798     int         i = 10;
11799
11800     iop_base = asc_dvc->iop_base;
11801     while ((AscGetChipStatus(iop_base) & CSW_SCSI_RESET_ACTIVE) && (i-- > 0))
11802     {
11803           DvcSleepMilliSecond(100);
11804     }
11805     AscStopChip(iop_base);
11806     AscSetChipControl(iop_base, CC_CHIP_RESET | CC_SCSI_RESET | CC_HALT);
11807     DvcDelayNanoSecond(asc_dvc, 60000);
11808     AscSetChipIH(iop_base, INS_RFLAG_WTM);
11809     AscSetChipIH(iop_base, INS_HALT);
11810     AscSetChipControl(iop_base, CC_CHIP_RESET | CC_HALT);
11811     AscSetChipControl(iop_base, CC_HALT);
11812     DvcSleepMilliSecond(200);
11813     AscSetChipStatus(iop_base, CIW_CLR_SCSI_RESET_INT);
11814     AscSetChipStatus(iop_base, 0);
11815     return (AscIsChipHalted(iop_base));
11816 }
11817
11818 STATIC ASC_DCNT __init
11819 AscGetMaxDmaCount(
11820                      ushort bus_type)
11821 {
11822     if (bus_type & ASC_IS_ISA)
11823         return (ASC_MAX_ISA_DMA_COUNT);
11824     else if (bus_type & (ASC_IS_EISA | ASC_IS_VL))
11825         return (ASC_MAX_VL_DMA_COUNT);
11826     return (ASC_MAX_PCI_DMA_COUNT);
11827 }
11828
11829 #ifdef CONFIG_ISA
11830 STATIC ushort __init
11831 AscGetIsaDmaChannel(
11832                        PortAddr iop_base)
11833 {
11834     ushort              channel;
11835
11836     channel = AscGetChipCfgLsw(iop_base) & 0x0003;
11837     if (channel == 0x03)
11838         return (0);
11839     else if (channel == 0x00)
11840         return (7);
11841     return (channel + 4);
11842 }
11843
11844 STATIC ushort __init
11845 AscSetIsaDmaChannel(
11846                        PortAddr iop_base,
11847                        ushort dma_channel)
11848 {
11849     ushort              cfg_lsw;
11850     uchar               value;
11851
11852     if ((dma_channel >= 5) && (dma_channel <= 7)) {
11853         if (dma_channel == 7)
11854             value = 0x00;
11855         else
11856             value = dma_channel - 4;
11857         cfg_lsw = AscGetChipCfgLsw(iop_base) & 0xFFFC;
11858         cfg_lsw |= value;
11859         AscSetChipCfgLsw(iop_base, cfg_lsw);
11860         return (AscGetIsaDmaChannel(iop_base));
11861     }
11862     return (0);
11863 }
11864
11865 STATIC uchar __init
11866 AscSetIsaDmaSpeed(
11867                      PortAddr iop_base,
11868                      uchar speed_value)
11869 {
11870     speed_value &= 0x07;
11871     AscSetBank(iop_base, 1);
11872     AscWriteChipDmaSpeed(iop_base, speed_value);
11873     AscSetBank(iop_base, 0);
11874     return (AscGetIsaDmaSpeed(iop_base));
11875 }
11876
11877 STATIC uchar __init
11878 AscGetIsaDmaSpeed(
11879                      PortAddr iop_base
11880 )
11881 {
11882     uchar               speed_value;
11883
11884     AscSetBank(iop_base, 1);
11885     speed_value = AscReadChipDmaSpeed(iop_base);
11886     speed_value &= 0x07;
11887     AscSetBank(iop_base, 0);
11888     return (speed_value);
11889 }
11890 #endif /* CONFIG_ISA */
11891
11892 STATIC ushort __init
11893 AscReadPCIConfigWord(
11894     ASC_DVC_VAR *asc_dvc,
11895     ushort pci_config_offset)
11896 {
11897     uchar       lsb, msb;
11898
11899     lsb = DvcReadPCIConfigByte(asc_dvc, pci_config_offset);
11900     msb = DvcReadPCIConfigByte(asc_dvc, pci_config_offset + 1);
11901     return ((ushort) ((msb << 8) | lsb));
11902 }
11903
11904 STATIC ushort __init
11905 AscInitGetConfig(
11906         ASC_DVC_VAR *asc_dvc
11907 )
11908 {
11909     ushort              warn_code;
11910     PortAddr            iop_base;
11911     ushort              PCIDeviceID;
11912     ushort              PCIVendorID;
11913     uchar               PCIRevisionID;
11914     uchar               prevCmdRegBits;
11915
11916     warn_code = 0;
11917     iop_base = asc_dvc->iop_base;
11918     asc_dvc->init_state = ASC_INIT_STATE_BEG_GET_CFG;
11919     if (asc_dvc->err_code != 0) {
11920         return (UW_ERR);
11921     }
11922     if (asc_dvc->bus_type == ASC_IS_PCI) {
11923         PCIVendorID = AscReadPCIConfigWord(asc_dvc,
11924                                     AscPCIConfigVendorIDRegister);
11925
11926         PCIDeviceID = AscReadPCIConfigWord(asc_dvc,
11927                                     AscPCIConfigDeviceIDRegister);
11928
11929         PCIRevisionID = DvcReadPCIConfigByte(asc_dvc,
11930                                     AscPCIConfigRevisionIDRegister);
11931
11932         if (PCIVendorID != ASC_PCI_VENDORID) {
11933             warn_code |= ASC_WARN_SET_PCI_CONFIG_SPACE;
11934         }
11935         prevCmdRegBits = DvcReadPCIConfigByte(asc_dvc,
11936                                     AscPCIConfigCommandRegister);
11937
11938         if ((prevCmdRegBits & AscPCICmdRegBits_IOMemBusMaster) !=
11939             AscPCICmdRegBits_IOMemBusMaster) {
11940             DvcWritePCIConfigByte(asc_dvc,
11941                             AscPCIConfigCommandRegister,
11942                             (prevCmdRegBits |
11943                              AscPCICmdRegBits_IOMemBusMaster));
11944
11945             if ((DvcReadPCIConfigByte(asc_dvc,
11946                                 AscPCIConfigCommandRegister)
11947                  & AscPCICmdRegBits_IOMemBusMaster)
11948                 != AscPCICmdRegBits_IOMemBusMaster) {
11949                 warn_code |= ASC_WARN_SET_PCI_CONFIG_SPACE;
11950             }
11951         }
11952         if ((PCIDeviceID == ASC_PCI_DEVICEID_1200A) ||
11953             (PCIDeviceID == ASC_PCI_DEVICEID_1200B)) {
11954             DvcWritePCIConfigByte(asc_dvc,
11955                             AscPCIConfigLatencyTimer, 0x00);
11956             if (DvcReadPCIConfigByte(asc_dvc, AscPCIConfigLatencyTimer)
11957                 != 0x00) {
11958                 warn_code |= ASC_WARN_SET_PCI_CONFIG_SPACE;
11959             }
11960         } else if (PCIDeviceID == ASC_PCI_DEVICEID_ULTRA) {
11961             if (DvcReadPCIConfigByte(asc_dvc,
11962                                 AscPCIConfigLatencyTimer) < 0x20) {
11963                 DvcWritePCIConfigByte(asc_dvc,
11964                                     AscPCIConfigLatencyTimer, 0x20);
11965
11966                 if (DvcReadPCIConfigByte(asc_dvc,
11967                                     AscPCIConfigLatencyTimer) < 0x20) {
11968                     warn_code |= ASC_WARN_SET_PCI_CONFIG_SPACE;
11969                 }
11970             }
11971         }
11972     }
11973
11974     if (AscFindSignature(iop_base)) {
11975         warn_code |= AscInitAscDvcVar(asc_dvc);
11976         warn_code |= AscInitFromEEP(asc_dvc);
11977         asc_dvc->init_state |= ASC_INIT_STATE_END_GET_CFG;
11978         if (asc_dvc->scsi_reset_wait > ASC_MAX_SCSI_RESET_WAIT) {
11979             asc_dvc->scsi_reset_wait = ASC_MAX_SCSI_RESET_WAIT;
11980         }
11981     } else {
11982         asc_dvc->err_code = ASC_IERR_BAD_SIGNATURE;
11983     }
11984     return(warn_code);
11985 }
11986
11987 STATIC ushort __init
11988 AscInitSetConfig(
11989                     ASC_DVC_VAR *asc_dvc
11990 )
11991 {
11992     ushort              warn_code = 0;
11993
11994     asc_dvc->init_state |= ASC_INIT_STATE_BEG_SET_CFG;
11995     if (asc_dvc->err_code != 0)
11996         return (UW_ERR);
11997     if (AscFindSignature(asc_dvc->iop_base)) {
11998         warn_code |= AscInitFromAscDvcVar(asc_dvc);
11999         asc_dvc->init_state |= ASC_INIT_STATE_END_SET_CFG;
12000     } else {
12001         asc_dvc->err_code = ASC_IERR_BAD_SIGNATURE;
12002     }
12003     return (warn_code);
12004 }
12005
12006 STATIC ushort __init
12007 AscInitFromAscDvcVar(
12008                         ASC_DVC_VAR *asc_dvc
12009 )
12010 {
12011     PortAddr            iop_base;
12012     ushort              cfg_msw;
12013     ushort              warn_code;
12014     ushort              pci_device_id = 0;
12015
12016     iop_base = asc_dvc->iop_base;
12017 #ifdef CONFIG_PCI
12018     if (asc_dvc->cfg->dev)
12019         pci_device_id = to_pci_dev(asc_dvc->cfg->dev)->device;
12020 #endif
12021     warn_code = 0;
12022     cfg_msw = AscGetChipCfgMsw(iop_base);
12023     if ((cfg_msw & ASC_CFG_MSW_CLR_MASK) != 0) {
12024         cfg_msw &= (~(ASC_CFG_MSW_CLR_MASK));
12025         warn_code |= ASC_WARN_CFG_MSW_RECOVER;
12026         AscSetChipCfgMsw(iop_base, cfg_msw);
12027     }
12028     if ((asc_dvc->cfg->cmd_qng_enabled & asc_dvc->cfg->disc_enable) !=
12029         asc_dvc->cfg->cmd_qng_enabled) {
12030         asc_dvc->cfg->disc_enable = asc_dvc->cfg->cmd_qng_enabled;
12031         warn_code |= ASC_WARN_CMD_QNG_CONFLICT;
12032     }
12033     if (AscGetChipStatus(iop_base) & CSW_AUTO_CONFIG) {
12034         warn_code |= ASC_WARN_AUTO_CONFIG;
12035     }
12036     if ((asc_dvc->bus_type & (ASC_IS_ISA | ASC_IS_VL)) != 0) {
12037         if (AscSetChipIRQ(iop_base, asc_dvc->irq_no, asc_dvc->bus_type)
12038             != asc_dvc->irq_no) {
12039             asc_dvc->err_code |= ASC_IERR_SET_IRQ_NO;
12040         }
12041     }
12042     if (asc_dvc->bus_type & ASC_IS_PCI) {
12043         cfg_msw &= 0xFFC0;
12044         AscSetChipCfgMsw(iop_base, cfg_msw);
12045         if ((asc_dvc->bus_type & ASC_IS_PCI_ULTRA) == ASC_IS_PCI_ULTRA) {
12046         } else {
12047             if ((pci_device_id == ASC_PCI_DEVICE_ID_REV_A) ||
12048                 (pci_device_id == ASC_PCI_DEVICE_ID_REV_B)) {
12049                 asc_dvc->bug_fix_cntl |= ASC_BUG_FIX_IF_NOT_DWB;
12050                 asc_dvc->bug_fix_cntl |= ASC_BUG_FIX_ASYN_USE_SYN;
12051             }
12052         }
12053     } else if (asc_dvc->bus_type == ASC_IS_ISAPNP) {
12054         if (AscGetChipVersion(iop_base, asc_dvc->bus_type)
12055             == ASC_CHIP_VER_ASYN_BUG) {
12056             asc_dvc->bug_fix_cntl |= ASC_BUG_FIX_ASYN_USE_SYN;
12057         }
12058     }
12059     if (AscSetChipScsiID(iop_base, asc_dvc->cfg->chip_scsi_id) !=
12060         asc_dvc->cfg->chip_scsi_id) {
12061         asc_dvc->err_code |= ASC_IERR_SET_SCSI_ID;
12062     }
12063 #ifdef CONFIG_ISA
12064     if (asc_dvc->bus_type & ASC_IS_ISA) {
12065         AscSetIsaDmaChannel(iop_base, asc_dvc->cfg->isa_dma_channel);
12066         AscSetIsaDmaSpeed(iop_base, asc_dvc->cfg->isa_dma_speed);
12067     }
12068 #endif /* CONFIG_ISA */
12069     return (warn_code);
12070 }
12071
12072 STATIC ushort
12073 AscInitAsc1000Driver(
12074                         ASC_DVC_VAR *asc_dvc
12075 )
12076 {
12077     ushort              warn_code;
12078     PortAddr            iop_base;
12079
12080     iop_base = asc_dvc->iop_base;
12081     warn_code = 0;
12082     if ((asc_dvc->dvc_cntl & ASC_CNTL_RESET_SCSI) &&
12083         !(asc_dvc->init_state & ASC_INIT_RESET_SCSI_DONE)) {
12084         AscResetChipAndScsiBus(asc_dvc);
12085         DvcSleepMilliSecond((ASC_DCNT)
12086             ((ushort) asc_dvc->scsi_reset_wait * 1000));
12087     }
12088     asc_dvc->init_state |= ASC_INIT_STATE_BEG_LOAD_MC;
12089     if (asc_dvc->err_code != 0)
12090         return (UW_ERR);
12091     if (!AscFindSignature(asc_dvc->iop_base)) {
12092         asc_dvc->err_code = ASC_IERR_BAD_SIGNATURE;
12093         return (warn_code);
12094     }
12095     AscDisableInterrupt(iop_base);
12096     warn_code |= AscInitLram(asc_dvc);
12097     if (asc_dvc->err_code != 0)
12098         return (UW_ERR);
12099     ASC_DBG1(1, "AscInitAsc1000Driver: _asc_mcode_chksum 0x%lx\n",
12100         (ulong) _asc_mcode_chksum);
12101     if (AscLoadMicroCode(iop_base, 0, _asc_mcode_buf,
12102                          _asc_mcode_size) != _asc_mcode_chksum) {
12103         asc_dvc->err_code |= ASC_IERR_MCODE_CHKSUM;
12104         return (warn_code);
12105     }
12106     warn_code |= AscInitMicroCodeVar(asc_dvc);
12107     asc_dvc->init_state |= ASC_INIT_STATE_END_LOAD_MC;
12108     AscEnableInterrupt(iop_base);
12109     return (warn_code);
12110 }
12111
12112 STATIC ushort __init
12113 AscInitAscDvcVar(
12114                     ASC_DVC_VAR *asc_dvc)
12115 {
12116     int                 i;
12117     PortAddr            iop_base;
12118     ushort              warn_code;
12119     uchar               chip_version;
12120
12121     iop_base = asc_dvc->iop_base;
12122     warn_code = 0;
12123     asc_dvc->err_code = 0;
12124     if ((asc_dvc->bus_type &
12125          (ASC_IS_ISA | ASC_IS_PCI | ASC_IS_EISA | ASC_IS_VL)) == 0) {
12126         asc_dvc->err_code |= ASC_IERR_NO_BUS_TYPE;
12127     }
12128     AscSetChipControl(iop_base, CC_HALT);
12129     AscSetChipStatus(iop_base, 0);
12130     asc_dvc->bug_fix_cntl = 0;
12131     asc_dvc->pci_fix_asyn_xfer = 0;
12132     asc_dvc->pci_fix_asyn_xfer_always = 0;
12133     /* asc_dvc->init_state initalized in AscInitGetConfig(). */
12134     asc_dvc->sdtr_done = 0;
12135     asc_dvc->cur_total_qng = 0;
12136     asc_dvc->is_in_int = 0;
12137     asc_dvc->in_critical_cnt = 0;
12138     asc_dvc->last_q_shortage = 0;
12139     asc_dvc->use_tagged_qng = 0;
12140     asc_dvc->no_scam = 0;
12141     asc_dvc->unit_not_ready = 0;
12142     asc_dvc->queue_full_or_busy = 0;
12143     asc_dvc->redo_scam = 0;
12144     asc_dvc->res2 = 0;
12145     asc_dvc->host_init_sdtr_index = 0;
12146     asc_dvc->cfg->can_tagged_qng = 0;
12147     asc_dvc->cfg->cmd_qng_enabled = 0;
12148     asc_dvc->dvc_cntl = ASC_DEF_DVC_CNTL;
12149     asc_dvc->init_sdtr = 0;
12150     asc_dvc->max_total_qng = ASC_DEF_MAX_TOTAL_QNG;
12151     asc_dvc->scsi_reset_wait = 3;
12152     asc_dvc->start_motor = ASC_SCSI_WIDTH_BIT_SET;
12153     asc_dvc->max_dma_count = AscGetMaxDmaCount(asc_dvc->bus_type);
12154     asc_dvc->cfg->sdtr_enable = ASC_SCSI_WIDTH_BIT_SET;
12155     asc_dvc->cfg->disc_enable = ASC_SCSI_WIDTH_BIT_SET;
12156     asc_dvc->cfg->chip_scsi_id = ASC_DEF_CHIP_SCSI_ID;
12157     asc_dvc->cfg->lib_serial_no = ASC_LIB_SERIAL_NUMBER;
12158     asc_dvc->cfg->lib_version = (ASC_LIB_VERSION_MAJOR << 8) |
12159       ASC_LIB_VERSION_MINOR;
12160     chip_version = AscGetChipVersion(iop_base, asc_dvc->bus_type);
12161     asc_dvc->cfg->chip_version = chip_version;
12162     asc_dvc->sdtr_period_tbl[0] = SYN_XFER_NS_0;
12163     asc_dvc->sdtr_period_tbl[1] = SYN_XFER_NS_1;
12164     asc_dvc->sdtr_period_tbl[2] = SYN_XFER_NS_2;
12165     asc_dvc->sdtr_period_tbl[3] = SYN_XFER_NS_3;
12166     asc_dvc->sdtr_period_tbl[4] = SYN_XFER_NS_4;
12167     asc_dvc->sdtr_period_tbl[5] = SYN_XFER_NS_5;
12168     asc_dvc->sdtr_period_tbl[6] = SYN_XFER_NS_6;
12169     asc_dvc->sdtr_period_tbl[7] = SYN_XFER_NS_7;
12170     asc_dvc->max_sdtr_index = 7;
12171     if ((asc_dvc->bus_type & ASC_IS_PCI) &&
12172         (chip_version >= ASC_CHIP_VER_PCI_ULTRA_3150)) {
12173         asc_dvc->bus_type = ASC_IS_PCI_ULTRA;
12174         asc_dvc->sdtr_period_tbl[0] = SYN_ULTRA_XFER_NS_0;
12175         asc_dvc->sdtr_period_tbl[1] = SYN_ULTRA_XFER_NS_1;
12176         asc_dvc->sdtr_period_tbl[2] = SYN_ULTRA_XFER_NS_2;
12177         asc_dvc->sdtr_period_tbl[3] = SYN_ULTRA_XFER_NS_3;
12178         asc_dvc->sdtr_period_tbl[4] = SYN_ULTRA_XFER_NS_4;
12179         asc_dvc->sdtr_period_tbl[5] = SYN_ULTRA_XFER_NS_5;
12180         asc_dvc->sdtr_period_tbl[6] = SYN_ULTRA_XFER_NS_6;
12181         asc_dvc->sdtr_period_tbl[7] = SYN_ULTRA_XFER_NS_7;
12182         asc_dvc->sdtr_period_tbl[8] = SYN_ULTRA_XFER_NS_8;
12183         asc_dvc->sdtr_period_tbl[9] = SYN_ULTRA_XFER_NS_9;
12184         asc_dvc->sdtr_period_tbl[10] = SYN_ULTRA_XFER_NS_10;
12185         asc_dvc->sdtr_period_tbl[11] = SYN_ULTRA_XFER_NS_11;
12186         asc_dvc->sdtr_period_tbl[12] = SYN_ULTRA_XFER_NS_12;
12187         asc_dvc->sdtr_period_tbl[13] = SYN_ULTRA_XFER_NS_13;
12188         asc_dvc->sdtr_period_tbl[14] = SYN_ULTRA_XFER_NS_14;
12189         asc_dvc->sdtr_period_tbl[15] = SYN_ULTRA_XFER_NS_15;
12190         asc_dvc->max_sdtr_index = 15;
12191         if (chip_version == ASC_CHIP_VER_PCI_ULTRA_3150)
12192         {
12193             AscSetExtraControl(iop_base,
12194                 (SEC_ACTIVE_NEGATE | SEC_SLEW_RATE));
12195         } else if (chip_version >= ASC_CHIP_VER_PCI_ULTRA_3050) {
12196             AscSetExtraControl(iop_base,
12197                 (SEC_ACTIVE_NEGATE | SEC_ENABLE_FILTER));
12198         }
12199     }
12200     if (asc_dvc->bus_type == ASC_IS_PCI) {
12201            AscSetExtraControl(iop_base, (SEC_ACTIVE_NEGATE | SEC_SLEW_RATE));
12202     }
12203
12204     asc_dvc->cfg->isa_dma_speed = ASC_DEF_ISA_DMA_SPEED;
12205     if (AscGetChipBusType(iop_base) == ASC_IS_ISAPNP) {
12206         AscSetChipIFC(iop_base, IFC_INIT_DEFAULT);
12207         asc_dvc->bus_type = ASC_IS_ISAPNP;
12208     }
12209 #ifdef CONFIG_ISA
12210     if ((asc_dvc->bus_type & ASC_IS_ISA) != 0) {
12211         asc_dvc->cfg->isa_dma_channel = (uchar) AscGetIsaDmaChannel(iop_base);
12212     }
12213 #endif /* CONFIG_ISA */
12214     for (i = 0; i <= ASC_MAX_TID; i++) {
12215         asc_dvc->cur_dvc_qng[i] = 0;
12216         asc_dvc->max_dvc_qng[i] = ASC_MAX_SCSI1_QNG;
12217         asc_dvc->scsiq_busy_head[i] = (ASC_SCSI_Q *) 0L;
12218         asc_dvc->scsiq_busy_tail[i] = (ASC_SCSI_Q *) 0L;
12219         asc_dvc->cfg->max_tag_qng[i] = ASC_MAX_INRAM_TAG_QNG;
12220     }
12221     return (warn_code);
12222 }
12223
12224 STATIC ushort __init
12225 AscInitFromEEP(ASC_DVC_VAR *asc_dvc)
12226 {
12227     ASCEEP_CONFIG       eep_config_buf;
12228     ASCEEP_CONFIG       *eep_config;
12229     PortAddr            iop_base;
12230     ushort              chksum;
12231     ushort              warn_code;
12232     ushort              cfg_msw, cfg_lsw;
12233     int                 i;
12234     int                 write_eep = 0;
12235
12236     iop_base = asc_dvc->iop_base;
12237     warn_code = 0;
12238     AscWriteLramWord(iop_base, ASCV_HALTCODE_W, 0x00FE);
12239     AscStopQueueExe(iop_base);
12240     if ((AscStopChip(iop_base) == FALSE) ||
12241         (AscGetChipScsiCtrl(iop_base) != 0)) {
12242         asc_dvc->init_state |= ASC_INIT_RESET_SCSI_DONE;
12243         AscResetChipAndScsiBus(asc_dvc);
12244         DvcSleepMilliSecond((ASC_DCNT)
12245             ((ushort) asc_dvc->scsi_reset_wait * 1000));
12246     }
12247     if (AscIsChipHalted(iop_base) == FALSE) {
12248         asc_dvc->err_code |= ASC_IERR_START_STOP_CHIP;
12249         return (warn_code);
12250     }
12251     AscSetPCAddr(iop_base, ASC_MCODE_START_ADDR);
12252     if (AscGetPCAddr(iop_base) != ASC_MCODE_START_ADDR) {
12253         asc_dvc->err_code |= ASC_IERR_SET_PC_ADDR;
12254         return (warn_code);
12255     }
12256     eep_config = (ASCEEP_CONFIG *) &eep_config_buf;
12257     cfg_msw = AscGetChipCfgMsw(iop_base);
12258     cfg_lsw = AscGetChipCfgLsw(iop_base);
12259     if ((cfg_msw & ASC_CFG_MSW_CLR_MASK) != 0) {
12260         cfg_msw &= (~(ASC_CFG_MSW_CLR_MASK));
12261         warn_code |= ASC_WARN_CFG_MSW_RECOVER;
12262         AscSetChipCfgMsw(iop_base, cfg_msw);
12263     }
12264     chksum = AscGetEEPConfig(iop_base, eep_config, asc_dvc->bus_type);
12265     ASC_DBG1(1, "AscInitFromEEP: chksum 0x%x\n", chksum);
12266     if (chksum == 0) {
12267         chksum = 0xaa55;
12268     }
12269     if (AscGetChipStatus(iop_base) & CSW_AUTO_CONFIG) {
12270         warn_code |= ASC_WARN_AUTO_CONFIG;
12271         if (asc_dvc->cfg->chip_version == 3) {
12272             if (eep_config->cfg_lsw != cfg_lsw) {
12273                 warn_code |= ASC_WARN_EEPROM_RECOVER;
12274                 eep_config->cfg_lsw = AscGetChipCfgLsw(iop_base);
12275             }
12276             if (eep_config->cfg_msw != cfg_msw) {
12277                 warn_code |= ASC_WARN_EEPROM_RECOVER;
12278                 eep_config->cfg_msw = AscGetChipCfgMsw(iop_base);
12279             }
12280         }
12281     }
12282     eep_config->cfg_msw &= ~ASC_CFG_MSW_CLR_MASK;
12283     eep_config->cfg_lsw |= ASC_CFG0_HOST_INT_ON;
12284     ASC_DBG1(1, "AscInitFromEEP: eep_config->chksum 0x%x\n",
12285         eep_config->chksum);
12286     if (chksum != eep_config->chksum) {
12287             if (AscGetChipVersion(iop_base, asc_dvc->bus_type) ==
12288                     ASC_CHIP_VER_PCI_ULTRA_3050 )
12289             {
12290                 ASC_DBG(1,
12291 "AscInitFromEEP: chksum error ignored; EEPROM-less board\n");
12292                 eep_config->init_sdtr = 0xFF;
12293                 eep_config->disc_enable = 0xFF;
12294                 eep_config->start_motor = 0xFF;
12295                 eep_config->use_cmd_qng = 0;
12296                 eep_config->max_total_qng = 0xF0;
12297                 eep_config->max_tag_qng = 0x20;
12298                 eep_config->cntl = 0xBFFF;
12299                 ASC_EEP_SET_CHIP_ID(eep_config, 7);
12300                 eep_config->no_scam = 0;
12301                 eep_config->adapter_info[0] = 0;
12302                 eep_config->adapter_info[1] = 0;
12303                 eep_config->adapter_info[2] = 0;
12304                 eep_config->adapter_info[3] = 0;
12305                 eep_config->adapter_info[4] = 0;
12306                 /* Indicate EEPROM-less board. */
12307                 eep_config->adapter_info[5] = 0xBB;
12308             } else {
12309                 ASC_PRINT(
12310 "AscInitFromEEP: EEPROM checksum error; Will try to re-write EEPROM.\n");
12311                 write_eep = 1;
12312                 warn_code |= ASC_WARN_EEPROM_CHKSUM;
12313             }
12314     }
12315     asc_dvc->cfg->sdtr_enable = eep_config->init_sdtr;
12316     asc_dvc->cfg->disc_enable = eep_config->disc_enable;
12317     asc_dvc->cfg->cmd_qng_enabled = eep_config->use_cmd_qng;
12318     asc_dvc->cfg->isa_dma_speed = ASC_EEP_GET_DMA_SPD(eep_config);
12319     asc_dvc->start_motor = eep_config->start_motor;
12320     asc_dvc->dvc_cntl = eep_config->cntl;
12321     asc_dvc->no_scam = eep_config->no_scam;
12322     asc_dvc->cfg->adapter_info[0] = eep_config->adapter_info[0];
12323     asc_dvc->cfg->adapter_info[1] = eep_config->adapter_info[1];
12324     asc_dvc->cfg->adapter_info[2] = eep_config->adapter_info[2];
12325     asc_dvc->cfg->adapter_info[3] = eep_config->adapter_info[3];
12326     asc_dvc->cfg->adapter_info[4] = eep_config->adapter_info[4];
12327     asc_dvc->cfg->adapter_info[5] = eep_config->adapter_info[5];
12328     if (!AscTestExternalLram(asc_dvc)) {
12329         if (((asc_dvc->bus_type & ASC_IS_PCI_ULTRA) == ASC_IS_PCI_ULTRA)) {
12330             eep_config->max_total_qng = ASC_MAX_PCI_ULTRA_INRAM_TOTAL_QNG;
12331             eep_config->max_tag_qng = ASC_MAX_PCI_ULTRA_INRAM_TAG_QNG;
12332         } else {
12333             eep_config->cfg_msw |= 0x0800;
12334             cfg_msw |= 0x0800;
12335             AscSetChipCfgMsw(iop_base, cfg_msw);
12336             eep_config->max_total_qng = ASC_MAX_PCI_INRAM_TOTAL_QNG;
12337             eep_config->max_tag_qng = ASC_MAX_INRAM_TAG_QNG;
12338         }
12339     } else {
12340     }
12341     if (eep_config->max_total_qng < ASC_MIN_TOTAL_QNG) {
12342         eep_config->max_total_qng = ASC_MIN_TOTAL_QNG;
12343     }
12344     if (eep_config->max_total_qng > ASC_MAX_TOTAL_QNG) {
12345         eep_config->max_total_qng = ASC_MAX_TOTAL_QNG;
12346     }
12347     if (eep_config->max_tag_qng > eep_config->max_total_qng) {
12348         eep_config->max_tag_qng = eep_config->max_total_qng;
12349     }
12350     if (eep_config->max_tag_qng < ASC_MIN_TAG_Q_PER_DVC) {
12351         eep_config->max_tag_qng = ASC_MIN_TAG_Q_PER_DVC;
12352     }
12353     asc_dvc->max_total_qng = eep_config->max_total_qng;
12354     if ((eep_config->use_cmd_qng & eep_config->disc_enable) !=
12355         eep_config->use_cmd_qng) {
12356         eep_config->disc_enable = eep_config->use_cmd_qng;
12357         warn_code |= ASC_WARN_CMD_QNG_CONFLICT;
12358     }
12359     if (asc_dvc->bus_type & (ASC_IS_ISA | ASC_IS_VL | ASC_IS_EISA)) {
12360         asc_dvc->irq_no = AscGetChipIRQ(iop_base, asc_dvc->bus_type);
12361     }
12362     ASC_EEP_SET_CHIP_ID(eep_config, ASC_EEP_GET_CHIP_ID(eep_config) & ASC_MAX_TID);
12363     asc_dvc->cfg->chip_scsi_id = ASC_EEP_GET_CHIP_ID(eep_config);
12364     if (((asc_dvc->bus_type & ASC_IS_PCI_ULTRA) == ASC_IS_PCI_ULTRA) &&
12365         !(asc_dvc->dvc_cntl & ASC_CNTL_SDTR_ENABLE_ULTRA)) {
12366         asc_dvc->host_init_sdtr_index = ASC_SDTR_ULTRA_PCI_10MB_INDEX;
12367     }
12368
12369     for (i = 0; i <= ASC_MAX_TID; i++) {
12370         asc_dvc->dos_int13_table[i] = eep_config->dos_int13_table[i];
12371         asc_dvc->cfg->max_tag_qng[i] = eep_config->max_tag_qng;
12372         asc_dvc->cfg->sdtr_period_offset[i] =
12373             (uchar) (ASC_DEF_SDTR_OFFSET |
12374                      (asc_dvc->host_init_sdtr_index << 4));
12375     }
12376     eep_config->cfg_msw = AscGetChipCfgMsw(iop_base);
12377     if (write_eep) {
12378         if ((i = AscSetEEPConfig(iop_base, eep_config, asc_dvc->bus_type)) !=
12379              0) {
12380                 ASC_PRINT1(
12381 "AscInitFromEEP: Failed to re-write EEPROM with %d errors.\n", i);
12382         } else {
12383                 ASC_PRINT("AscInitFromEEP: Succesfully re-wrote EEPROM.");
12384         }
12385     }
12386     return (warn_code);
12387 }
12388
12389 STATIC ushort
12390 AscInitMicroCodeVar(
12391                        ASC_DVC_VAR *asc_dvc
12392 )
12393 {
12394     int                 i;
12395     ushort              warn_code;
12396     PortAddr            iop_base;
12397     ASC_PADDR           phy_addr;
12398     ASC_DCNT            phy_size;
12399
12400     iop_base = asc_dvc->iop_base;
12401     warn_code = 0;
12402     for (i = 0; i <= ASC_MAX_TID; i++) {
12403         AscPutMCodeInitSDTRAtID(iop_base, i,
12404                                 asc_dvc->cfg->sdtr_period_offset[i]
12405 );
12406     }
12407
12408     AscInitQLinkVar(asc_dvc);
12409     AscWriteLramByte(iop_base, ASCV_DISC_ENABLE_B,
12410                      asc_dvc->cfg->disc_enable);
12411     AscWriteLramByte(iop_base, ASCV_HOSTSCSI_ID_B,
12412                      ASC_TID_TO_TARGET_ID(asc_dvc->cfg->chip_scsi_id));
12413
12414     /* Align overrun buffer on an 8 byte boundary. */
12415     phy_addr = virt_to_bus(asc_dvc->cfg->overrun_buf);
12416     phy_addr = cpu_to_le32((phy_addr + 7) & ~0x7);
12417     AscMemDWordCopyPtrToLram(iop_base, ASCV_OVERRUN_PADDR_D,
12418         (uchar *) &phy_addr, 1);
12419     phy_size = cpu_to_le32(ASC_OVERRUN_BSIZE - 8);
12420     AscMemDWordCopyPtrToLram(iop_base, ASCV_OVERRUN_BSIZE_D,
12421         (uchar *) &phy_size, 1);
12422
12423     asc_dvc->cfg->mcode_date =
12424         AscReadLramWord(iop_base, (ushort) ASCV_MC_DATE_W);
12425     asc_dvc->cfg->mcode_version =
12426         AscReadLramWord(iop_base, (ushort) ASCV_MC_VER_W);
12427
12428     AscSetPCAddr(iop_base, ASC_MCODE_START_ADDR);
12429     if (AscGetPCAddr(iop_base) != ASC_MCODE_START_ADDR) {
12430         asc_dvc->err_code |= ASC_IERR_SET_PC_ADDR;
12431         return (warn_code);
12432     }
12433     if (AscStartChip(iop_base) != 1) {
12434         asc_dvc->err_code |= ASC_IERR_START_STOP_CHIP;
12435         return (warn_code);
12436     }
12437
12438     return (warn_code);
12439 }
12440
12441 STATIC int __init
12442 AscTestExternalLram(
12443                        ASC_DVC_VAR *asc_dvc)
12444 {
12445     PortAddr            iop_base;
12446     ushort              q_addr;
12447     ushort              saved_word;
12448     int                 sta;
12449
12450     iop_base = asc_dvc->iop_base;
12451     sta = 0;
12452     q_addr = ASC_QNO_TO_QADDR(241);
12453     saved_word = AscReadLramWord(iop_base, q_addr);
12454     AscSetChipLramAddr(iop_base, q_addr);
12455     AscSetChipLramData(iop_base, 0x55AA);
12456     DvcSleepMilliSecond(10);
12457     AscSetChipLramAddr(iop_base, q_addr);
12458     if (AscGetChipLramData(iop_base) == 0x55AA) {
12459         sta = 1;
12460         AscWriteLramWord(iop_base, q_addr, saved_word);
12461     }
12462     return (sta);
12463 }
12464
12465 STATIC int __init
12466 AscWriteEEPCmdReg(
12467                      PortAddr iop_base,
12468                      uchar cmd_reg
12469 )
12470 {
12471     uchar               read_back;
12472     int                 retry;
12473
12474     retry = 0;
12475     while (TRUE) {
12476         AscSetChipEEPCmd(iop_base, cmd_reg);
12477         DvcSleepMilliSecond(1);
12478         read_back = AscGetChipEEPCmd(iop_base);
12479         if (read_back == cmd_reg) {
12480             return (1);
12481         }
12482         if (retry++ > ASC_EEP_MAX_RETRY) {
12483             return (0);
12484         }
12485     }
12486 }
12487
12488 STATIC int __init
12489 AscWriteEEPDataReg(
12490                       PortAddr iop_base,
12491                       ushort data_reg
12492 )
12493 {
12494     ushort              read_back;
12495     int                 retry;
12496
12497     retry = 0;
12498     while (TRUE) {
12499         AscSetChipEEPData(iop_base, data_reg);
12500         DvcSleepMilliSecond(1);
12501         read_back = AscGetChipEEPData(iop_base);
12502         if (read_back == data_reg) {
12503             return (1);
12504         }
12505         if (retry++ > ASC_EEP_MAX_RETRY) {
12506             return (0);
12507         }
12508     }
12509 }
12510
12511 STATIC void __init
12512 AscWaitEEPRead(void)
12513 {
12514     DvcSleepMilliSecond(1);
12515     return;
12516 }
12517
12518 STATIC void __init
12519 AscWaitEEPWrite(void)
12520 {
12521     DvcSleepMilliSecond(20);
12522     return;
12523 }
12524
12525 STATIC ushort __init
12526 AscReadEEPWord(
12527                   PortAddr iop_base,
12528                   uchar addr)
12529 {
12530     ushort              read_wval;
12531     uchar               cmd_reg;
12532
12533     AscWriteEEPCmdReg(iop_base, ASC_EEP_CMD_WRITE_DISABLE);
12534     AscWaitEEPRead();
12535     cmd_reg = addr | ASC_EEP_CMD_READ;
12536     AscWriteEEPCmdReg(iop_base, cmd_reg);
12537     AscWaitEEPRead();
12538     read_wval = AscGetChipEEPData(iop_base);
12539     AscWaitEEPRead();
12540     return (read_wval);
12541 }
12542
12543 STATIC ushort __init
12544 AscWriteEEPWord(
12545                    PortAddr iop_base,
12546                    uchar addr,
12547                    ushort word_val)
12548 {
12549     ushort              read_wval;
12550
12551     read_wval = AscReadEEPWord(iop_base, addr);
12552     if (read_wval != word_val) {
12553         AscWriteEEPCmdReg(iop_base, ASC_EEP_CMD_WRITE_ABLE);
12554         AscWaitEEPRead();
12555         AscWriteEEPDataReg(iop_base, word_val);
12556         AscWaitEEPRead();
12557         AscWriteEEPCmdReg(iop_base,
12558                           (uchar) ((uchar) ASC_EEP_CMD_WRITE | addr));
12559         AscWaitEEPWrite();
12560         AscWriteEEPCmdReg(iop_base, ASC_EEP_CMD_WRITE_DISABLE);
12561         AscWaitEEPRead();
12562         return (AscReadEEPWord(iop_base, addr));
12563     }
12564     return (read_wval);
12565 }
12566
12567 STATIC ushort __init
12568 AscGetEEPConfig(
12569                    PortAddr iop_base,
12570                    ASCEEP_CONFIG * cfg_buf, ushort bus_type)
12571 {
12572     ushort              wval;
12573     ushort              sum;
12574     ushort              *wbuf;
12575     int                 cfg_beg;
12576     int                 cfg_end;
12577     int                 uchar_end_in_config = ASC_EEP_MAX_DVC_ADDR - 2;
12578     int                 s_addr;
12579
12580     wbuf = (ushort *) cfg_buf;
12581     sum = 0;
12582     /* Read two config words; Byte-swapping done by AscReadEEPWord(). */
12583     for (s_addr = 0; s_addr < 2; s_addr++, wbuf++) {
12584         *wbuf = AscReadEEPWord(iop_base, (uchar) s_addr);
12585         sum += *wbuf;
12586     }
12587     if (bus_type & ASC_IS_VL) {
12588         cfg_beg = ASC_EEP_DVC_CFG_BEG_VL;
12589         cfg_end = ASC_EEP_MAX_DVC_ADDR_VL;
12590     } else {
12591         cfg_beg = ASC_EEP_DVC_CFG_BEG;
12592         cfg_end = ASC_EEP_MAX_DVC_ADDR;
12593     }
12594     for (s_addr = cfg_beg; s_addr <= (cfg_end - 1); s_addr++, wbuf++) {
12595         wval = AscReadEEPWord( iop_base, ( uchar )s_addr ) ;
12596         if (s_addr <= uchar_end_in_config) {
12597             /*
12598              * Swap all char fields - must unswap bytes already swapped
12599              * by AscReadEEPWord().
12600              */
12601             *wbuf = le16_to_cpu(wval);
12602         } else {
12603             /* Don't swap word field at the end - cntl field. */
12604             *wbuf = wval;
12605         }
12606         sum += wval; /* Checksum treats all EEPROM data as words. */
12607     }
12608     /*
12609      * Read the checksum word which will be compared against 'sum'
12610      * by the caller. Word field already swapped.
12611      */
12612     *wbuf = AscReadEEPWord(iop_base, (uchar) s_addr);
12613     return (sum);
12614 }
12615
12616 STATIC int __init
12617 AscSetEEPConfigOnce(
12618                        PortAddr iop_base,
12619                        ASCEEP_CONFIG * cfg_buf, ushort bus_type)
12620 {
12621     int                 n_error;
12622     ushort              *wbuf;
12623     ushort              word;
12624     ushort              sum;
12625     int                 s_addr;
12626     int                 cfg_beg;
12627     int                 cfg_end;
12628     int                 uchar_end_in_config = ASC_EEP_MAX_DVC_ADDR - 2;
12629
12630
12631     wbuf = (ushort *) cfg_buf;
12632     n_error = 0;
12633     sum = 0;
12634     /* Write two config words; AscWriteEEPWord() will swap bytes. */
12635     for (s_addr = 0; s_addr < 2; s_addr++, wbuf++) {
12636         sum += *wbuf;
12637         if (*wbuf != AscWriteEEPWord(iop_base, (uchar) s_addr, *wbuf)) {
12638             n_error++;
12639         }
12640     }
12641     if (bus_type & ASC_IS_VL) {
12642         cfg_beg = ASC_EEP_DVC_CFG_BEG_VL;
12643         cfg_end = ASC_EEP_MAX_DVC_ADDR_VL;
12644     } else {
12645         cfg_beg = ASC_EEP_DVC_CFG_BEG;
12646         cfg_end = ASC_EEP_MAX_DVC_ADDR;
12647     }
12648     for (s_addr = cfg_beg; s_addr <= (cfg_end - 1); s_addr++, wbuf++) {
12649         if (s_addr <= uchar_end_in_config) {
12650             /*
12651              * This is a char field. Swap char fields before they are
12652              * swapped again by AscWriteEEPWord().
12653              */
12654             word = cpu_to_le16(*wbuf);
12655             if (word != AscWriteEEPWord( iop_base, (uchar) s_addr, word)) {
12656                 n_error++;
12657             }
12658         } else {
12659             /* Don't swap word field at the end - cntl field. */
12660             if (*wbuf != AscWriteEEPWord(iop_base, (uchar) s_addr, *wbuf)) {
12661                 n_error++;
12662             }
12663         }
12664         sum += *wbuf; /* Checksum calculated from word values. */
12665     }
12666     /* Write checksum word. It will be swapped by AscWriteEEPWord(). */
12667     *wbuf = sum;
12668     if (sum != AscWriteEEPWord(iop_base, (uchar) s_addr, sum)) {
12669         n_error++;
12670     }
12671
12672     /* Read EEPROM back again. */
12673     wbuf = (ushort *) cfg_buf;
12674     /*
12675      * Read two config words; Byte-swapping done by AscReadEEPWord().
12676      */
12677     for (s_addr = 0; s_addr < 2; s_addr++, wbuf++) {
12678         if (*wbuf != AscReadEEPWord(iop_base, (uchar) s_addr)) {
12679             n_error++;
12680         }
12681     }
12682     if (bus_type & ASC_IS_VL) {
12683         cfg_beg = ASC_EEP_DVC_CFG_BEG_VL;
12684         cfg_end = ASC_EEP_MAX_DVC_ADDR_VL;
12685     } else {
12686         cfg_beg = ASC_EEP_DVC_CFG_BEG;
12687         cfg_end = ASC_EEP_MAX_DVC_ADDR;
12688     }
12689     for (s_addr = cfg_beg; s_addr <= (cfg_end - 1); s_addr++, wbuf++) {
12690         if (s_addr <= uchar_end_in_config) {
12691             /*
12692              * Swap all char fields. Must unswap bytes already swapped
12693              * by AscReadEEPWord().
12694              */
12695             word = le16_to_cpu(AscReadEEPWord(iop_base, (uchar) s_addr));
12696         } else {
12697             /* Don't swap word field at the end - cntl field. */
12698             word = AscReadEEPWord(iop_base, (uchar) s_addr);
12699         }
12700         if (*wbuf != word) {
12701             n_error++;
12702         }
12703     }
12704     /* Read checksum; Byte swapping not needed. */
12705     if (AscReadEEPWord(iop_base, (uchar) s_addr) != sum) {
12706         n_error++;
12707     }
12708     return (n_error);
12709 }
12710
12711 STATIC int __init
12712 AscSetEEPConfig(
12713                    PortAddr iop_base,
12714                    ASCEEP_CONFIG * cfg_buf, ushort bus_type
12715 )
12716 {
12717     int            retry;
12718     int            n_error;
12719
12720     retry = 0;
12721     while (TRUE) {
12722         if ((n_error = AscSetEEPConfigOnce(iop_base, cfg_buf,
12723                                            bus_type)) == 0) {
12724             break;
12725         }
12726         if (++retry > ASC_EEP_MAX_RETRY) {
12727             break;
12728         }
12729     }
12730     return (n_error);
12731 }
12732
12733 STATIC void
12734 AscAsyncFix(
12735                ASC_DVC_VAR *asc_dvc,
12736                uchar tid_no,
12737                ASC_SCSI_INQUIRY *inq)
12738 {
12739     uchar                       dvc_type;
12740     ASC_SCSI_BIT_ID_TYPE        tid_bits;
12741
12742     dvc_type = ASC_INQ_DVC_TYPE(inq);
12743     tid_bits = ASC_TIX_TO_TARGET_ID(tid_no);
12744
12745     if (asc_dvc->bug_fix_cntl & ASC_BUG_FIX_ASYN_USE_SYN)
12746     {
12747         if (!(asc_dvc->init_sdtr & tid_bits))
12748         {
12749             if ((dvc_type == TYPE_ROM) &&
12750                 (AscCompareString((uchar *) inq->vendor_id,
12751                     (uchar *) "HP ", 3) == 0))
12752             {
12753                 asc_dvc->pci_fix_asyn_xfer_always |= tid_bits;
12754             }
12755             asc_dvc->pci_fix_asyn_xfer |= tid_bits;
12756             if ((dvc_type == TYPE_PROCESSOR) ||
12757                 (dvc_type == TYPE_SCANNER) ||
12758                 (dvc_type == TYPE_ROM) ||
12759                 (dvc_type == TYPE_TAPE))
12760             {
12761                 asc_dvc->pci_fix_asyn_xfer &= ~tid_bits;
12762             }
12763
12764             if (asc_dvc->pci_fix_asyn_xfer & tid_bits)
12765             {
12766                 AscSetRunChipSynRegAtID(asc_dvc->iop_base, tid_no,
12767                     ASYN_SDTR_DATA_FIX_PCI_REV_AB);
12768             }
12769         }
12770     }
12771     return;
12772 }
12773
12774 STATIC int
12775 AscTagQueuingSafe(ASC_SCSI_INQUIRY *inq)
12776 {
12777     if ((inq->add_len >= 32) &&
12778         (AscCompareString((uchar *) inq->vendor_id,
12779             (uchar *) "QUANTUM XP34301", 15) == 0) &&
12780         (AscCompareString((uchar *) inq->product_rev_level,
12781             (uchar *) "1071", 4) == 0))
12782     {
12783         return 0;
12784     }
12785     return 1;
12786 }
12787
12788 STATIC void
12789 AscInquiryHandling(ASC_DVC_VAR *asc_dvc,
12790                    uchar tid_no, ASC_SCSI_INQUIRY *inq)
12791 {
12792     ASC_SCSI_BIT_ID_TYPE tid_bit = ASC_TIX_TO_TARGET_ID(tid_no);
12793     ASC_SCSI_BIT_ID_TYPE orig_init_sdtr, orig_use_tagged_qng;
12794
12795     orig_init_sdtr = asc_dvc->init_sdtr;
12796     orig_use_tagged_qng = asc_dvc->use_tagged_qng;
12797
12798     asc_dvc->init_sdtr &= ~tid_bit;
12799     asc_dvc->cfg->can_tagged_qng &= ~tid_bit;
12800     asc_dvc->use_tagged_qng &= ~tid_bit;
12801
12802     if (ASC_INQ_RESPONSE_FMT(inq) >= 2 || ASC_INQ_ANSI_VER(inq) >= 2) {
12803         if ((asc_dvc->cfg->sdtr_enable & tid_bit) && ASC_INQ_SYNC(inq)) {
12804             asc_dvc->init_sdtr |= tid_bit;
12805         }
12806         if ((asc_dvc->cfg->cmd_qng_enabled & tid_bit) &&
12807              ASC_INQ_CMD_QUEUE(inq)) {
12808             if (AscTagQueuingSafe(inq)) {
12809                 asc_dvc->use_tagged_qng |= tid_bit;
12810                 asc_dvc->cfg->can_tagged_qng |= tid_bit;
12811             }
12812         }
12813     }
12814     if (orig_use_tagged_qng != asc_dvc->use_tagged_qng) {
12815         AscWriteLramByte(asc_dvc->iop_base, ASCV_DISC_ENABLE_B,
12816                          asc_dvc->cfg->disc_enable);
12817         AscWriteLramByte(asc_dvc->iop_base, ASCV_USE_TAGGED_QNG_B,
12818                          asc_dvc->use_tagged_qng);
12819         AscWriteLramByte(asc_dvc->iop_base, ASCV_CAN_TAGGED_QNG_B,
12820                          asc_dvc->cfg->can_tagged_qng);
12821
12822         asc_dvc->max_dvc_qng[tid_no] =
12823           asc_dvc->cfg->max_tag_qng[tid_no];
12824         AscWriteLramByte(asc_dvc->iop_base,
12825                          (ushort) (ASCV_MAX_DVC_QNG_BEG + tid_no),
12826                          asc_dvc->max_dvc_qng[tid_no]);
12827     }
12828     if (orig_init_sdtr != asc_dvc->init_sdtr) {
12829         AscAsyncFix(asc_dvc, tid_no, inq);
12830     }
12831     return;
12832 }
12833
12834 STATIC int
12835 AscCompareString(
12836                     uchar *str1,
12837                     uchar *str2,
12838                     int len
12839 )
12840 {
12841     int                 i;
12842     int                 diff;
12843
12844     for (i = 0; i < len; i++) {
12845         diff = (int) (str1[i] - str2[i]);
12846         if (diff != 0)
12847             return (diff);
12848     }
12849     return (0);
12850 }
12851
12852 STATIC uchar
12853 AscReadLramByte(
12854                    PortAddr iop_base,
12855                    ushort addr
12856 )
12857 {
12858     uchar               byte_data;
12859     ushort              word_data;
12860
12861     if (isodd_word(addr)) {
12862         AscSetChipLramAddr(iop_base, addr - 1);
12863         word_data = AscGetChipLramData(iop_base);
12864         byte_data = (uchar) ((word_data >> 8) & 0xFF);
12865     } else {
12866         AscSetChipLramAddr(iop_base, addr);
12867         word_data = AscGetChipLramData(iop_base);
12868         byte_data = (uchar) (word_data & 0xFF);
12869     }
12870     return (byte_data);
12871 }
12872 STATIC ushort
12873 AscReadLramWord(
12874                    PortAddr iop_base,
12875                    ushort addr
12876 )
12877 {
12878     ushort              word_data;
12879
12880     AscSetChipLramAddr(iop_base, addr);
12881     word_data = AscGetChipLramData(iop_base);
12882     return (word_data);
12883 }
12884
12885 #if CC_VERY_LONG_SG_LIST
12886 STATIC ASC_DCNT
12887 AscReadLramDWord(
12888                     PortAddr iop_base,
12889                     ushort addr
12890 )
12891 {
12892     ushort              val_low, val_high;
12893     ASC_DCNT            dword_data;
12894
12895     AscSetChipLramAddr(iop_base, addr);
12896     val_low = AscGetChipLramData(iop_base);
12897     val_high = AscGetChipLramData(iop_base);
12898     dword_data = ((ASC_DCNT) val_high << 16) | (ASC_DCNT) val_low;
12899     return (dword_data);
12900 }
12901 #endif /* CC_VERY_LONG_SG_LIST */
12902
12903 STATIC void
12904 AscWriteLramWord(
12905                     PortAddr iop_base,
12906                     ushort addr,
12907                     ushort word_val
12908 )
12909 {
12910     AscSetChipLramAddr(iop_base, addr);
12911     AscSetChipLramData(iop_base, word_val);
12912     return;
12913 }
12914
12915 STATIC void
12916 AscWriteLramByte(
12917                     PortAddr iop_base,
12918                     ushort addr,
12919                     uchar byte_val
12920 )
12921 {
12922     ushort              word_data;
12923
12924     if (isodd_word(addr)) {
12925         addr--;
12926         word_data = AscReadLramWord(iop_base, addr);
12927         word_data &= 0x00FF;
12928         word_data |= (((ushort) byte_val << 8) & 0xFF00);
12929     } else {
12930         word_data = AscReadLramWord(iop_base, addr);
12931         word_data &= 0xFF00;
12932         word_data |= ((ushort) byte_val & 0x00FF);
12933     }
12934     AscWriteLramWord(iop_base, addr, word_data);
12935     return;
12936 }
12937
12938 /*
12939  * Copy 2 bytes to LRAM.
12940  *
12941  * The source data is assumed to be in little-endian order in memory
12942  * and is maintained in little-endian order when written to LRAM.
12943  */
12944 STATIC void
12945 AscMemWordCopyPtrToLram(
12946                         PortAddr iop_base,
12947                         ushort s_addr,
12948                         uchar *s_buffer,
12949                         int words
12950 )
12951 {
12952     int    i;
12953
12954     AscSetChipLramAddr(iop_base, s_addr);
12955     for (i = 0; i < 2 * words; i += 2) {
12956         /*
12957          * On a little-endian system the second argument below
12958          * produces a little-endian ushort which is written to
12959          * LRAM in little-endian order. On a big-endian system
12960          * the second argument produces a big-endian ushort which
12961          * is "transparently" byte-swapped by outpw() and written
12962          * in little-endian order to LRAM.
12963          */
12964         outpw(iop_base + IOP_RAM_DATA,
12965             ((ushort) s_buffer[i + 1] << 8) | s_buffer[i]);
12966     }
12967     return;
12968 }
12969
12970 /*
12971  * Copy 4 bytes to LRAM.
12972  *
12973  * The source data is assumed to be in little-endian order in memory
12974  * and is maintained in little-endian order when writen to LRAM.
12975  */
12976 STATIC void
12977 AscMemDWordCopyPtrToLram(
12978                          PortAddr iop_base,
12979                          ushort s_addr,
12980                          uchar *s_buffer,
12981                          int dwords
12982 )
12983 {
12984     int       i;
12985
12986     AscSetChipLramAddr(iop_base, s_addr);
12987     for (i = 0; i < 4 * dwords; i += 4) {
12988         outpw(iop_base + IOP_RAM_DATA,
12989             ((ushort) s_buffer[i + 1] << 8) | s_buffer[i]); /* LSW */
12990         outpw(iop_base + IOP_RAM_DATA,
12991             ((ushort) s_buffer[i + 3] << 8) | s_buffer[i + 2]); /* MSW */
12992     }
12993     return;
12994 }
12995
12996 /*
12997  * Copy 2 bytes from LRAM.
12998  *
12999  * The source data is assumed to be in little-endian order in LRAM
13000  * and is maintained in little-endian order when written to memory.
13001  */
13002 STATIC void
13003 AscMemWordCopyPtrFromLram(
13004                           PortAddr iop_base,
13005                           ushort s_addr,
13006                           uchar *d_buffer,
13007                           int words
13008 )
13009 {
13010     int i;
13011     ushort word;
13012
13013     AscSetChipLramAddr(iop_base, s_addr);
13014     for (i = 0; i < 2 * words; i += 2) {
13015         word = inpw(iop_base + IOP_RAM_DATA);
13016         d_buffer[i] = word & 0xff;
13017         d_buffer[i + 1] = (word >> 8) & 0xff;
13018     }
13019     return;
13020 }
13021
13022 STATIC ASC_DCNT
13023 AscMemSumLramWord(
13024                      PortAddr iop_base,
13025                      ushort s_addr,
13026                      int words
13027 )
13028 {
13029     ASC_DCNT         sum;
13030     int              i;
13031
13032     sum = 0L;
13033     for (i = 0; i < words; i++, s_addr += 2) {
13034         sum += AscReadLramWord(iop_base, s_addr);
13035     }
13036     return (sum);
13037 }
13038
13039 STATIC void
13040 AscMemWordSetLram(
13041                      PortAddr iop_base,
13042                      ushort s_addr,
13043                      ushort set_wval,
13044                      int words
13045 )
13046 {
13047     int             i;
13048
13049     AscSetChipLramAddr(iop_base, s_addr);
13050     for (i = 0; i < words; i++) {
13051         AscSetChipLramData(iop_base, set_wval);
13052     }
13053     return;
13054 }
13055
13056
13057 /*
13058  * --- Adv Library Functions
13059  */
13060
13061 /* a_mcode.h */
13062
13063 /* Microcode buffer is kept after initialization for error recovery. */
13064 STATIC unsigned char _adv_asc3550_buf[] = {
13065   0x00,  0x00,  0x00,  0xf2,  0x00,  0xf0,  0x00,  0x16,  0x18,  0xe4,  0x00,  0xfc,  0x01,  0x00,  0x48,  0xe4,
13066   0xbe,  0x18,  0x18,  0x80,  0x03,  0xf6,  0x02,  0x00,  0x00,  0xfa,  0xff,  0xff,  0x28,  0x0e,  0x9e,  0xe7,
13067   0xff,  0x00,  0x82,  0xe7,  0x00,  0xea,  0x00,  0xf6,  0x01,  0xe6,  0x09,  0xe7,  0x55,  0xf0,  0x01,  0xf6,
13068   0x01,  0xfa,  0x08,  0x00,  0x03,  0x00,  0x04,  0x00,  0x18,  0xf4,  0x10,  0x00,  0x00,  0xec,  0x85,  0xf0,
13069   0xbc,  0x00,  0xd5,  0xf0,  0x8e,  0x0c,  0x38,  0x54,  0x00,  0xe6,  0x1e,  0xf0,  0x86,  0xf0,  0xb4,  0x00,
13070   0x98,  0x57,  0xd0,  0x01,  0x0c,  0x1c,  0x3e,  0x1c,  0x0c,  0x00,  0xbb,  0x00,  0xaa,  0x18,  0x02,  0x80,
13071   0x32,  0xf0,  0x01,  0xfc,  0x88,  0x0c,  0xc6,  0x12,  0x02,  0x13,  0x18,  0x40,  0x00,  0x57,  0x01,  0xea,
13072   0x3c,  0x00,  0x6c,  0x01,  0x6e,  0x01,  0x04,  0x12,  0x3e,  0x57,  0x00,  0x80,  0x03,  0xe6,  0xb6,  0x00,
13073   0xc0,  0x00,  0x01,  0x01,  0x3e,  0x01,  0xda,  0x0f,  0x22,  0x10,  0x08,  0x12,  0x02,  0x4a,  0xb9,  0x54,
13074   0x03,  0x58,  0x1b,  0x80,  0x30,  0xe4,  0x4b,  0xe4,  0x20,  0x00,  0x32,  0x00,  0x3e,  0x00,  0x80,  0x00,
13075   0x24,  0x01,  0x3c,  0x01,  0x68,  0x01,  0x6a,  0x01,  0x70,  0x01,  0x72,  0x01,  0x74,  0x01,  0x76,  0x01,
13076   0x78,  0x01,  0x62,  0x0a,  0x92,  0x0c,  0x2c,  0x10,  0x2e,  0x10,  0x06,  0x13,  0x4c,  0x1c,  0xbb,  0x55,
13077   0x3c,  0x56,  0x04,  0x80,  0x4a,  0xe4,  0x02,  0xee,  0x5b,  0xf0,  0xb1,  0xf0,  0x03,  0xf7,  0x06,  0xf7,
13078   0x03,  0xfc,  0x0f,  0x00,  0x40,  0x00,  0xbe,  0x00,  0x00,  0x01,  0xb0,  0x08,  0x30,  0x13,  0x64,  0x15,
13079   0x32,  0x1c,  0x38,  0x1c,  0x4e,  0x1c,  0x10,  0x44,  0x02,  0x48,  0x00,  0x4c,  0x04,  0xea,  0x5d,  0xf0,
13080   0x04,  0xf6,  0x02,  0xfc,  0x05,  0x00,  0x34,  0x00,  0x36,  0x00,  0x98,  0x00,  0xcc,  0x00,  0x20,  0x01,
13081   0x4e,  0x01,  0x4e,  0x0b,  0x1e,  0x0e,  0x0c,  0x10,  0x0a,  0x12,  0x04,  0x13,  0x40,  0x13,  0x30,  0x1c,
13082   0x00,  0x4e,  0xbd,  0x56,  0x06,  0x83,  0x00,  0xdc,  0x05,  0xf0,  0x09,  0xf0,  0x59,  0xf0,  0xa7,  0xf0,
13083   0xb8,  0xf0,  0x0e,  0xf7,  0x06,  0x00,  0x19,  0x00,  0x33,  0x00,  0x9b,  0x00,  0xa4,  0x00,  0xb5,  0x00,
13084   0xba,  0x00,  0xd0,  0x00,  0xe1,  0x00,  0xe7,  0x00,  0xde,  0x03,  0x56,  0x0a,  0x14,  0x0e,  0x02,  0x10,
13085   0x04,  0x10,  0x0a,  0x10,  0x36,  0x10,  0x0a,  0x13,  0x12,  0x13,  0x52,  0x13,  0x10,  0x15,  0x14,  0x15,
13086   0xac,  0x16,  0x20,  0x1c,  0x34,  0x1c,  0x36,  0x1c,  0x08,  0x44,  0x38,  0x44,  0x91,  0x44,  0x0a,  0x45,
13087   0x48,  0x46,  0x01,  0x48,  0x68,  0x54,  0x83,  0x55,  0xb0,  0x57,  0x01,  0x58,  0x83,  0x59,  0x05,  0xe6,
13088   0x0b,  0xf0,  0x0c,  0xf0,  0x5c,  0xf0,  0x4b,  0xf4,  0x04,  0xf8,  0x05,  0xf8,  0x02,  0xfa,  0x03,  0xfa,
13089   0x04,  0xfc,  0x05,  0xfc,  0x07,  0x00,  0x0a,  0x00,  0x0d,  0x00,  0x1c,  0x00,  0x9e,  0x00,  0xa8,  0x00,
13090   0xaa,  0x00,  0xb9,  0x00,  0xe0,  0x00,  0x22,  0x01,  0x26,  0x01,  0x79,  0x01,  0x7a,  0x01,  0xc0,  0x01,
13091   0xc2,  0x01,  0x7c,  0x02,  0x5a,  0x03,  0xea,  0x04,  0xe8,  0x07,  0x68,  0x08,  0x69,  0x08,  0xba,  0x08,
13092   0xe9,  0x09,  0x06,  0x0b,  0x3a,  0x0e,  0x00,  0x10,  0x1a,  0x10,  0xed,  0x10,  0xf1,  0x10,  0x06,  0x12,
13093   0x0c,  0x13,  0x16,  0x13,  0x1e,  0x13,  0x82,  0x13,  0x42,  0x14,  0xd6,  0x14,  0x8a,  0x15,  0xc6,  0x17,
13094   0xd2,  0x17,  0x6b,  0x18,  0x12,  0x1c,  0x46,  0x1c,  0x9c,  0x32,  0x00,  0x40,  0x0e,  0x47,  0x48,  0x47,
13095   0x41,  0x48,  0x89,  0x48,  0x80,  0x4c,  0x00,  0x54,  0x44,  0x55,  0xe5,  0x55,  0x14,  0x56,  0x77,  0x57,
13096   0xbf,  0x57,  0x40,  0x5c,  0x06,  0x80,  0x08,  0x90,  0x03,  0xa1,  0xfe,  0x9c,  0xf0,  0x29,  0x02,  0xfe,
13097   0xb8,  0x0c,  0xff,  0x10,  0x00,  0x00,  0xd0,  0xfe,  0xcc,  0x18,  0x00,  0xcf,  0xfe,  0x80,  0x01,  0xff,
13098   0x03,  0x00,  0x00,  0xfe,  0x93,  0x15,  0xfe,  0x0f,  0x05,  0xff,  0x38,  0x00,  0x00,  0xfe,  0x57,  0x24,
13099   0x00,  0xfe,  0x48,  0x00,  0x4f,  0xff,  0x04,  0x00,  0x00,  0x10,  0xff,  0x09,  0x00,  0x00,  0xff,  0x08,
13100   0x01,  0x01,  0xff,  0x08,  0xff,  0xff,  0xff,  0x27,  0x00,  0x00,  0xff,  0x10,  0xff,  0xff,  0xff,  0x0f,
13101   0x00,  0x00,  0xfe,  0x78,  0x56,  0xfe,  0x34,  0x12,  0xff,  0x21,  0x00,  0x00,  0xfe,  0x04,  0xf7,  0xcf,
13102   0x2a,  0x67,  0x0b,  0x01,  0xfe,  0xce,  0x0e,  0xfe,  0x04,  0xf7,  0xcf,  0x67,  0x0b,  0x3c,  0x2a,  0xfe,
13103   0x3d,  0xf0,  0xfe,  0x02,  0x02,  0xfe,  0x20,  0xf0,  0x9c,  0xfe,  0x91,  0xf0,  0xfe,  0xf0,  0x01,  0xfe,
13104   0x90,  0xf0,  0xfe,  0xf0,  0x01,  0xfe,  0x8f,  0xf0,  0x9c,  0x05,  0x51,  0x3b,  0x02,  0xfe,  0xd4,  0x0c,
13105   0x01,  0xfe,  0x44,  0x0d,  0xfe,  0xdd,  0x12,  0xfe,  0xfc,  0x10,  0xfe,  0x28,  0x1c,  0x05,  0xfe,  0xa6,
13106   0x00,  0xfe,  0xd3,  0x12,  0x47,  0x18,  0xfe,  0xa6,  0x00,  0xb5,  0xfe,  0x48,  0xf0,  0xfe,  0x86,  0x02,
13107   0xfe,  0x49,  0xf0,  0xfe,  0xa0,  0x02,  0xfe,  0x4a,  0xf0,  0xfe,  0xbe,  0x02,  0xfe,  0x46,  0xf0,  0xfe,
13108   0x50,  0x02,  0xfe,  0x47,  0xf0,  0xfe,  0x56,  0x02,  0xfe,  0x43,  0xf0,  0xfe,  0x44,  0x02,  0xfe,  0x44,
13109   0xf0,  0xfe,  0x48,  0x02,  0xfe,  0x45,  0xf0,  0xfe,  0x4c,  0x02,  0x17,  0x0b,  0xa0,  0x17,  0x06,  0x18,
13110   0x96,  0x02,  0x29,  0xfe,  0x00,  0x1c,  0xde,  0xfe,  0x02,  0x1c,  0xdd,  0xfe,  0x1e,  0x1c,  0xfe,  0xe9,
13111   0x10,  0x01,  0xfe,  0x20,  0x17,  0xfe,  0xe7,  0x10,  0xfe,  0x06,  0xfc,  0xc7,  0x0a,  0x6b,  0x01,  0x9e,
13112   0x02,  0x29,  0x14,  0x4d,  0x37,  0x97,  0x01,  0xfe,  0x64,  0x0f,  0x0a,  0x6b,  0x01,  0x82,  0xfe,  0xbd,
13113   0x10,  0x0a,  0x6b,  0x01,  0x82,  0xfe,  0xad,  0x10,  0xfe,  0x16,  0x1c,  0xfe,  0x58,  0x1c,  0x17,  0x06,
13114   0x18,  0x96,  0x2a,  0x25,  0x29,  0xfe,  0x3d,  0xf0,  0xfe,  0x02,  0x02,  0x21,  0xfe,  0x94,  0x02,  0xfe,
13115   0x5a,  0x1c,  0xea,  0xfe,  0x14,  0x1c,  0x14,  0xfe,  0x30,  0x00,  0x37,  0x97,  0x01,  0xfe,  0x54,  0x0f,
13116   0x17,  0x06,  0x18,  0x96,  0x02,  0xd0,  0x1e,  0x20,  0x07,  0x10,  0x34,  0xfe,  0x69,  0x10,  0x17,  0x06,
13117   0x18,  0x96,  0xfe,  0x04,  0xec,  0x20,  0x46,  0x3d,  0x12,  0x20,  0xfe,  0x05,  0xf6,  0xc7,  0x01,  0xfe,
13118   0x52,  0x16,  0x09,  0x4a,  0x4c,  0x35,  0x11,  0x2d,  0x3c,  0x8a,  0x01,  0xe6,  0x02,  0x29,  0x0a,  0x40,
13119   0x01,  0x0e,  0x07,  0x00,  0x5d,  0x01,  0x6f,  0xfe,  0x18,  0x10,  0xfe,  0x41,  0x58,  0x0a,  0x99,  0x01,
13120   0x0e,  0xfe,  0xc8,  0x54,  0x64,  0xfe,  0x0c,  0x03,  0x01,  0xe6,  0x02,  0x29,  0x2a,  0x46,  0xfe,  0x02,
13121   0xe8,  0x27,  0xf8,  0xfe,  0x9e,  0x43,  0xf7,  0xfe,  0x27,  0xf0,  0xfe,  0xdc,  0x01,  0xfe,  0x07,  0x4b,
13122   0xfe,  0x20,  0xf0,  0x9c,  0xfe,  0x40,  0x1c,  0x25,  0xd2,  0xfe,  0x26,  0xf0,  0xfe,  0x56,  0x03,  0xfe,
13123   0xa0,  0xf0,  0xfe,  0x44,  0x03,  0xfe,  0x11,  0xf0,  0x9c,  0xfe,  0xef,  0x10,  0xfe,  0x9f,  0xf0,  0xfe,
13124   0x64,  0x03,  0xeb,  0x0f,  0xfe,  0x11,  0x00,  0x02,  0x5a,  0x2a,  0xfe,  0x48,  0x1c,  0xeb,  0x09,  0x04,
13125   0x1d,  0xfe,  0x18,  0x13,  0x23,  0x1e,  0x98,  0xac,  0x12,  0x98,  0x0a,  0x40,  0x01,  0x0e,  0xac,  0x75,
13126   0x01,  0xfe,  0xbc,  0x15,  0x11,  0xca,  0x25,  0xd2,  0xfe,  0x01,  0xf0,  0xd2,  0xfe,  0x82,  0xf0,  0xfe,
13127   0x92,  0x03,  0xec,  0x11,  0xfe,  0xe4,  0x00,  0x65,  0xfe,  0xa4,  0x03,  0x25,  0x32,  0x1f,  0xfe,  0xb4,
13128   0x03,  0x01,  0x43,  0xfe,  0x06,  0xf0,  0xfe,  0xc4,  0x03,  0x8d,  0x81,  0xfe,  0x0a,  0xf0,  0xfe,  0x7a,
13129   0x06,  0x02,  0x22,  0x05,  0x6b,  0x28,  0x16,  0xfe,  0xf6,  0x04,  0x14,  0x2c,  0x01,  0x33,  0x8f,  0xfe,
13130   0x66,  0x02,  0x02,  0xd1,  0xeb,  0x2a,  0x67,  0x1a,  0xfe,  0x67,  0x1b,  0xf8,  0xf7,  0xfe,  0x48,  0x1c,
13131   0x70,  0x01,  0x6e,  0x87,  0x0a,  0x40,  0x01,  0x0e,  0x07,  0x00,  0x16,  0xd3,  0x0a,  0xca,  0x01,  0x0e,
13132   0x74,  0x60,  0x59,  0x76,  0x27,  0x05,  0x6b,  0x28,  0xfe,  0x10,  0x12,  0x14,  0x2c,  0x01,  0x33,  0x8f,
13133   0xfe,  0x66,  0x02,  0x02,  0xd1,  0xbc,  0x7d,  0xbd,  0x7f,  0x25,  0x22,  0x65,  0xfe,  0x3c,  0x04,  0x1f,
13134   0xfe,  0x38,  0x04,  0x68,  0xfe,  0xa0,  0x00,  0xfe,  0x9b,  0x57,  0xfe,  0x4e,  0x12,  0x2b,  0xff,  0x02,
13135   0x00,  0x10,  0x01,  0x08,  0x1f,  0xfe,  0xe0,  0x04,  0x2b,  0x01,  0x08,  0x1f,  0x22,  0x30,  0x2e,  0xd5,
13136   0xfe,  0x4c,  0x44,  0xfe,  0x4c,  0x12,  0x60,  0xfe,  0x44,  0x48,  0x13,  0x2c,  0xfe,  0x4c,  0x54,  0x64,
13137   0xd3,  0x46,  0x76,  0x27,  0xfa,  0xef,  0xfe,  0x62,  0x13,  0x09,  0x04,  0x1d,  0xfe,  0x2a,  0x13,  0x2f,
13138   0x07,  0x7e,  0xa5,  0xfe,  0x20,  0x10,  0x13,  0x2c,  0xfe,  0x4c,  0x54,  0x64,  0xd3,  0xfa,  0xef,  0x86,
13139   0x09,  0x04,  0x1d,  0xfe,  0x08,  0x13,  0x2f,  0x07,  0x7e,  0x6e,  0x09,  0x04,  0x1d,  0xfe,  0x1c,  0x12,
13140   0x14,  0x92,  0x09,  0x04,  0x06,  0x3b,  0x14,  0xc4,  0x01,  0x33,  0x8f,  0xfe,  0x70,  0x0c,  0x02,  0x22,
13141   0x2b,  0x11,  0xfe,  0xe6,  0x00,  0xfe,  0x1c,  0x90,  0xf9,  0x03,  0x14,  0x92,  0x01,  0x33,  0x02,  0x29,
13142   0xfe,  0x42,  0x5b,  0x67,  0x1a,  0xfe,  0x46,  0x59,  0xf8,  0xf7,  0xfe,  0x87,  0x80,  0xfe,  0x31,  0xe4,
13143   0x4f,  0x09,  0x04,  0x0b,  0xfe,  0x78,  0x13,  0xfe,  0x20,  0x80,  0x07,  0x1a,  0xfe,  0x70,  0x12,  0x49,
13144   0x04,  0x06,  0xfe,  0x60,  0x13,  0x05,  0xfe,  0xa2,  0x00,  0x28,  0x16,  0xfe,  0x80,  0x05,  0xfe,  0x31,
13145   0xe4,  0x6a,  0x49,  0x04,  0x0b,  0xfe,  0x4a,  0x13,  0x05,  0xfe,  0xa0,  0x00,  0x28,  0xfe,  0x42,  0x12,
13146   0x5e,  0x01,  0x08,  0x25,  0x32,  0xf1,  0x01,  0x08,  0x26,  0xfe,  0x98,  0x05,  0x11,  0xfe,  0xe3,  0x00,
13147   0x23,  0x49,  0xfe,  0x4a,  0xf0,  0xfe,  0x6a,  0x05,  0xfe,  0x49,  0xf0,  0xfe,  0x64,  0x05,  0x83,  0x24,
13148   0xfe,  0x21,  0x00,  0xa1,  0x24,  0xfe,  0x22,  0x00,  0xa0,  0x24,  0x4c,  0xfe,  0x09,  0x48,  0x01,  0x08,
13149   0x26,  0xfe,  0x98,  0x05,  0xfe,  0xe2,  0x08,  0x49,  0x04,  0xc5,  0x3b,  0x01,  0x86,  0x24,  0x06,  0x12,
13150   0xcc,  0x37,  0xfe,  0x27,  0x01,  0x09,  0x04,  0x1d,  0xfe,  0x22,  0x12,  0x47,  0x01,  0xa7,  0x14,  0x92,
13151   0x09,  0x04,  0x06,  0x3b,  0x14,  0xc4,  0x01,  0x33,  0x8f,  0xfe,  0x70,  0x0c,  0x02,  0x22,  0x05,  0xfe,
13152   0x9c,  0x00,  0x28,  0xfe,  0x3e,  0x12,  0x05,  0x50,  0x28,  0xfe,  0x36,  0x13,  0x47,  0x01,  0xa7,  0x26,
13153   0xfe,  0x08,  0x06,  0x0a,  0x06,  0x49,  0x04,  0x19,  0xfe,  0x02,  0x12,  0x5f,  0x01,  0xfe,  0xaa,  0x14,
13154   0x1f,  0xfe,  0xfe,  0x05,  0x11,  0x9a,  0x01,  0x43,  0x11,  0xfe,  0xe5,  0x00,  0x05,  0x50,  0xb4,  0x0c,
13155   0x50,  0x05,  0xc6,  0x28,  0xfe,  0x62,  0x12,  0x05,  0x3f,  0x28,  0xfe,  0x5a,  0x13,  0x01,  0xfe,  0x14,
13156   0x18,  0x01,  0xfe,  0x66,  0x18,  0xfe,  0x43,  0x48,  0xb7,  0x19,  0x13,  0x6c,  0xff,  0x02,  0x00,  0x57,
13157   0x48,  0x8b,  0x1c,  0x3d,  0x85,  0xb7,  0x69,  0x47,  0x01,  0xa7,  0x26,  0xfe,  0x72,  0x06,  0x49,  0x04,
13158   0x1b,  0xdf,  0x89,  0x0a,  0x4d,  0x01,  0xfe,  0xd8,  0x14,  0x1f,  0xfe,  0x68,  0x06,  0x11,  0x9a,  0x01,
13159   0x43,  0x11,  0xfe,  0xe5,  0x00,  0x05,  0x3f,  0xb4,  0x0c,  0x3f,  0x17,  0x06,  0x01,  0xa7,  0xec,  0x72,
13160   0x70,  0x01,  0x6e,  0x87,  0x11,  0xfe,  0xe2,  0x00,  0x01,  0x08,  0x25,  0x32,  0xfe,  0x0a,  0xf0,  0xfe,
13161   0xa6,  0x06,  0x8c,  0xfe,  0x5c,  0x07,  0xfe,  0x06,  0xf0,  0xfe,  0x64,  0x07,  0x8d,  0x81,  0x02,  0x22,
13162   0x09,  0x04,  0x0b,  0xfe,  0x2e,  0x12,  0x15,  0x1a,  0x01,  0x08,  0x15,  0x00,  0x01,  0x08,  0x15,  0x00,
13163   0x01,  0x08,  0x15,  0x00,  0x01,  0x08,  0xfe,  0x99,  0xa4,  0x01,  0x08,  0x15,  0x00,  0x02,  0xfe,  0x32,
13164   0x08,  0x61,  0x04,  0x1b,  0xfe,  0x38,  0x12,  0x09,  0x04,  0x1b,  0x6e,  0x15,  0xfe,  0x1b,  0x00,  0x01,
13165   0x08,  0x15,  0x00,  0x01,  0x08,  0x15,  0x00,  0x01,  0x08,  0x15,  0x00,  0x01,  0x08,  0x15,  0x06,  0x01,
13166   0x08,  0x15,  0x00,  0x02,  0xd9,  0x66,  0x4c,  0xfe,  0x3a,  0x55,  0x5f,  0xfe,  0x9a,  0x81,  0x4b,  0x1d,
13167   0xba,  0xfe,  0x32,  0x07,  0x0a,  0x1d,  0xfe,  0x09,  0x6f,  0xaf,  0xfe,  0xca,  0x45,  0xfe,  0x32,  0x12,
13168   0x62,  0x2c,  0x85,  0x66,  0x7b,  0x01,  0x08,  0x25,  0x32,  0xfe,  0x0a,  0xf0,  0xfe,  0x32,  0x07,  0x8d,
13169   0x81,  0x8c,  0xfe,  0x5c,  0x07,  0x02,  0x22,  0x01,  0x43,  0x02,  0xfe,  0x8a,  0x06,  0x15,  0x19,  0x02,
13170   0xfe,  0x8a,  0x06,  0xfe,  0x9c,  0xf7,  0xd4,  0xfe,  0x2c,  0x90,  0xfe,  0xae,  0x90,  0x77,  0xfe,  0xca,
13171   0x07,  0x0c,  0x54,  0x18,  0x55,  0x09,  0x4a,  0x6a,  0x35,  0x1e,  0x20,  0x07,  0x10,  0xfe,  0x0e,  0x12,
13172   0x74,  0xfe,  0x80,  0x80,  0x37,  0x20,  0x63,  0x27,  0xfe,  0x06,  0x10,  0xfe,  0x83,  0xe7,  0xc4,  0xa1,
13173   0xfe,  0x03,  0x40,  0x09,  0x4a,  0x4f,  0x35,  0x01,  0xa8,  0xad,  0xfe,  0x1f,  0x40,  0x12,  0x58,  0x01,
13174   0xa5,  0xfe,  0x08,  0x50,  0xfe,  0x8a,  0x50,  0xfe,  0x44,  0x51,  0xfe,  0xc6,  0x51,  0x83,  0xfb,  0xfe,
13175   0x8a,  0x90,  0x0c,  0x52,  0x18,  0x53,  0xfe,  0x0c,  0x90,  0xfe,  0x8e,  0x90,  0xfe,  0x40,  0x50,  0xfe,
13176   0xc2,  0x50,  0x0c,  0x39,  0x18,  0x3a,  0xfe,  0x4a,  0x10,  0x09,  0x04,  0x6a,  0xfe,  0x2a,  0x12,  0xfe,
13177   0x2c,  0x90,  0xfe,  0xae,  0x90,  0x0c,  0x54,  0x18,  0x55,  0x09,  0x04,  0x4f,  0x85,  0x01,  0xa8,  0xfe,
13178   0x1f,  0x80,  0x12,  0x58,  0xfe,  0x44,  0x90,  0xfe,  0xc6,  0x90,  0x0c,  0x56,  0x18,  0x57,  0xfb,  0xfe,
13179   0x8a,  0x90,  0x0c,  0x52,  0x18,  0x53,  0xfe,  0x40,  0x90,  0xfe,  0xc2,  0x90,  0x0c,  0x39,  0x18,  0x3a,
13180   0x0c,  0x38,  0x18,  0x4e,  0x09,  0x4a,  0x19,  0x35,  0x2a,  0x13,  0xfe,  0x4e,  0x11,  0x65,  0xfe,  0x48,
13181   0x08,  0xfe,  0x9e,  0xf0,  0xfe,  0x5c,  0x08,  0xb1,  0x16,  0x32,  0x2a,  0x73,  0xdd,  0xb8,  0xfe,  0x80,
13182   0x08,  0xb9,  0xfe,  0x9e,  0x08,  0x8c,  0xfe,  0x74,  0x08,  0xfe,  0x06,  0xf0,  0xfe,  0x7a,  0x08,  0x8d,
13183   0x81,  0x02,  0x22,  0x01,  0x43,  0xfe,  0xc9,  0x10,  0x15,  0x19,  0xfe,  0xc9,  0x10,  0x61,  0x04,  0x06,
13184   0xfe,  0x10,  0x12,  0x61,  0x04,  0x0b,  0x45,  0x09,  0x04,  0x0b,  0xfe,  0x68,  0x12,  0xfe,  0x2e,  0x1c,
13185   0x02,  0xfe,  0x24,  0x0a,  0x61,  0x04,  0x06,  0x45,  0x61,  0x04,  0x0b,  0xfe,  0x52,  0x12,  0xfe,  0x2c,
13186   0x1c,  0xfe,  0xaa,  0xf0,  0xfe,  0x1e,  0x09,  0xfe,  0xac,  0xf0,  0xfe,  0xbe,  0x08,  0xfe,  0x8a,  0x10,
13187   0xaa,  0xfe,  0xf3,  0x10,  0xfe,  0xad,  0xf0,  0xfe,  0xca,  0x08,  0x02,  0xfe,  0x24,  0x0a,  0xab,  0xfe,
13188   0xe7,  0x10,  0xfe,  0x2b,  0xf0,  0x9d,  0xe9,  0x1c,  0xfe,  0x00,  0xfe,  0xfe,  0x1c,  0x12,  0xb5,  0xfe,
13189   0xd2,  0xf0,  0x9d,  0xfe,  0x76,  0x18,  0x1c,  0x1a,  0x16,  0x9d,  0x05,  0xcb,  0x1c,  0x06,  0x16,  0x9d,
13190   0xb8,  0x6d,  0xb9,  0x6d,  0xaa,  0xab,  0xfe,  0xb1,  0x10,  0x70,  0x5e,  0x2b,  0x14,  0x92,  0x01,  0x33,
13191   0x0f,  0xfe,  0x35,  0x00,  0xfe,  0x01,  0xf0,  0x5a,  0x0f,  0x7c,  0x02,  0x5a,  0xfe,  0x74,  0x18,  0x1c,
13192   0xfe,  0x00,  0xf8,  0x16,  0x6d,  0x67,  0x1b,  0x01,  0xfe,  0x44,  0x0d,  0x3b,  0x01,  0xe6,  0x1e,  0x27,
13193   0x74,  0x67,  0x1a,  0x02,  0x6d,  0x09,  0x04,  0x0b,  0x21,  0xfe,  0x06,  0x0a,  0x09,  0x04,  0x6a,  0xfe,
13194   0x82,  0x12,  0x09,  0x04,  0x19,  0xfe,  0x66,  0x13,  0x1e,  0x58,  0xac,  0xfc,  0xfe,  0x83,  0x80,  0xfe,
13195   0xc8,  0x44,  0xfe,  0x2e,  0x13,  0xfe,  0x04,  0x91,  0xfe,  0x86,  0x91,  0x63,  0x27,  0xfe,  0x40,  0x59,
13196   0xfe,  0xc1,  0x59,  0x77,  0xd7,  0x05,  0x54,  0x31,  0x55,  0x0c,  0x7b,  0x18,  0x7c,  0xbe,  0x54,  0xbf,
13197   0x55,  0x01,  0xa8,  0xad,  0x63,  0x27,  0x12,  0x58,  0xc0,  0x38,  0xc1,  0x4e,  0x79,  0x56,  0x68,  0x57,
13198   0xf4,  0xf5,  0xfe,  0x04,  0xfa,  0x38,  0xfe,  0x05,  0xfa,  0x4e,  0x01,  0xa5,  0xa2,  0x23,  0x0c,  0x7b,
13199   0x0c,  0x7c,  0x79,  0x56,  0x68,  0x57,  0xfe,  0x12,  0x10,  0x09,  0x04,  0x19,  0x16,  0xd7,  0x79,  0x39,
13200   0x68,  0x3a,  0x09,  0x04,  0xfe,  0xf7,  0x00,  0x35,  0x05,  0x52,  0x31,  0x53,  0xfe,  0x10,  0x58,  0xfe,
13201   0x91,  0x58,  0xfe,  0x14,  0x59,  0xfe,  0x95,  0x59,  0x02,  0x6d,  0x09,  0x04,  0x19,  0x16,  0xd7,  0x09,
13202   0x04,  0xfe,  0xf7,  0x00,  0x35,  0xfe,  0x3a,  0x55,  0xfe,  0x19,  0x81,  0x5f,  0xfe,  0x10,  0x90,  0xfe,
13203   0x92,  0x90,  0xfe,  0xd7,  0x10,  0x2f,  0x07,  0x9b,  0x16,  0xfe,  0xc6,  0x08,  0x11,  0x9b,  0x09,  0x04,
13204   0x0b,  0xfe,  0x14,  0x13,  0x05,  0x39,  0x31,  0x3a,  0x77,  0xfe,  0xc6,  0x08,  0xfe,  0x0c,  0x58,  0xfe,
13205   0x8d,  0x58,  0x02,  0x6d,  0x23,  0x47,  0xfe,  0x19,  0x80,  0xde,  0x09,  0x04,  0x0b,  0xfe,  0x1a,  0x12,
13206   0xfe,  0x6c,  0x19,  0xfe,  0x19,  0x41,  0xe9,  0xb5,  0xfe,  0xd1,  0xf0,  0xd9,  0x14,  0x7a,  0x01,  0x33,
13207   0x0f,  0xfe,  0x44,  0x00,  0xfe,  0x8e,  0x10,  0xfe,  0x6c,  0x19,  0xbe,  0x39,  0xfe,  0xed,  0x19,  0xbf,
13208   0x3a,  0xfe,  0x0c,  0x51,  0xfe,  0x8e,  0x51,  0xe9,  0x1c,  0xfe,  0x00,  0xff,  0x34,  0xfe,  0x74,  0x10,
13209   0xb5,  0xfe,  0xd2,  0xf0,  0xfe,  0xb2,  0x0a,  0xfe,  0x76,  0x18,  0x1c,  0x1a,  0x84,  0x05,  0xcb,  0x1c,
13210   0x06,  0xfe,  0x08,  0x13,  0x0f,  0xfe,  0x16,  0x00,  0x02,  0x5a,  0xfe,  0xd1,  0xf0,  0xfe,  0xc4,  0x0a,
13211   0x14,  0x7a,  0x01,  0x33,  0x0f,  0xfe,  0x17,  0x00,  0xfe,  0x42,  0x10,  0xfe,  0xce,  0xf0,  0xfe,  0xca,
13212   0x0a,  0xfe,  0x3c,  0x10,  0xfe,  0xcd,  0xf0,  0xfe,  0xd6,  0x0a,  0x0f,  0xfe,  0x22,  0x00,  0x02,  0x5a,
13213   0xfe,  0xcb,  0xf0,  0xfe,  0xe2,  0x0a,  0x0f,  0xfe,  0x24,  0x00,  0x02,  0x5a,  0xfe,  0xd0,  0xf0,  0xfe,
13214   0xec,  0x0a,  0x0f,  0x93,  0xdc,  0xfe,  0xcf,  0xf0,  0xfe,  0xf6,  0x0a,  0x0f,  0x4c,  0xfe,  0x10,  0x10,
13215   0xfe,  0xcc,  0xf0,  0xd9,  0x61,  0x04,  0x19,  0x3b,  0x0f,  0xfe,  0x12,  0x00,  0x2a,  0x13,  0xfe,  0x4e,
13216   0x11,  0x65,  0xfe,  0x0c,  0x0b,  0xfe,  0x9e,  0xf0,  0xfe,  0x20,  0x0b,  0xb1,  0x16,  0x32,  0x2a,  0x73,
13217   0xdd,  0xb8,  0x22,  0xb9,  0x22,  0x2a,  0xec,  0x65,  0xfe,  0x2c,  0x0b,  0x25,  0x32,  0x8c,  0xfe,  0x48,
13218   0x0b,  0x8d,  0x81,  0xb8,  0xd4,  0xb9,  0xd4,  0x02,  0x22,  0x01,  0x43,  0xfe,  0xdb,  0x10,  0x11,  0xfe,
13219   0xe8,  0x00,  0xaa,  0xab,  0x70,  0xbc,  0x7d,  0xbd,  0x7f,  0xfe,  0x89,  0xf0,  0x22,  0x30,  0x2e,  0xd8,
13220   0xbc,  0x7d,  0xbd,  0x7f,  0x01,  0x08,  0x1f,  0x22,  0x30,  0x2e,  0xd6,  0xb1,  0x45,  0x0f,  0xfe,  0x42,
13221   0x00,  0x02,  0x5a,  0x78,  0x06,  0xfe,  0x81,  0x49,  0x16,  0xfe,  0x38,  0x0c,  0x09,  0x04,  0x0b,  0xfe,
13222   0x44,  0x13,  0x0f,  0x00,  0x4b,  0x0b,  0xfe,  0x54,  0x12,  0x4b,  0xfe,  0x28,  0x00,  0x21,  0xfe,  0xa6,
13223   0x0c,  0x0a,  0x40,  0x01,  0x0e,  0x07,  0x00,  0x5d,  0x3e,  0xfe,  0x28,  0x00,  0xfe,  0xe2,  0x10,  0x01,
13224   0xe7,  0x01,  0xe8,  0x0a,  0x99,  0x01,  0xfe,  0x32,  0x0e,  0x59,  0x11,  0x2d,  0x01,  0x6f,  0x02,  0x29,
13225   0x0f,  0xfe,  0x44,  0x00,  0x4b,  0x0b,  0xdf,  0x3e,  0x0b,  0xfe,  0xb4,  0x10,  0x01,  0x86,  0x3e,  0x0b,
13226   0xfe,  0xaa,  0x10,  0x01,  0x86,  0xfe,  0x19,  0x82,  0xfe,  0x34,  0x46,  0xa3,  0x3e,  0x0b,  0x0f,  0xfe,
13227   0x43,  0x00,  0xfe,  0x96,  0x10,  0x09,  0x4a,  0x0b,  0x35,  0x01,  0xe7,  0x01,  0xe8,  0x59,  0x11,  0x2d,
13228   0x01,  0x6f,  0x67,  0x0b,  0x59,  0x3c,  0x8a,  0x02,  0xfe,  0x2a,  0x03,  0x09,  0x04,  0x0b,  0x84,  0x3e,
13229   0x0b,  0x0f,  0x00,  0xfe,  0x5c,  0x10,  0x61,  0x04,  0x1b,  0xfe,  0x58,  0x12,  0x09,  0x04,  0x1b,  0xfe,
13230   0x50,  0x13,  0xfe,  0x1c,  0x1c,  0xfe,  0x9d,  0xf0,  0xfe,  0x5c,  0x0c,  0xfe,  0x1c,  0x1c,  0xfe,  0x9d,
13231   0xf0,  0xfe,  0x62,  0x0c,  0x09,  0x4a,  0x1b,  0x35,  0xfe,  0xa9,  0x10,  0x0f,  0xfe,  0x15,  0x00,  0xfe,
13232   0x04,  0xe6,  0x0b,  0x5f,  0x5c,  0x0f,  0xfe,  0x13,  0x00,  0xfe,  0x10,  0x10,  0x0f,  0xfe,  0x47,  0x00,
13233   0xa1,  0x0f,  0xfe,  0x41,  0x00,  0xa0,  0x0f,  0xfe,  0x24,  0x00,  0x87,  0xaa,  0xab,  0x70,  0x05,  0x6b,
13234   0x28,  0x21,  0xd1,  0x5f,  0xfe,  0x04,  0xe6,  0x1b,  0xfe,  0x9d,  0x41,  0xfe,  0x1c,  0x42,  0x59,  0x01,
13235   0xda,  0x02,  0x29,  0xea,  0x14,  0x0b,  0x37,  0x95,  0xa9,  0x14,  0xfe,  0x31,  0x00,  0x37,  0x97,  0x01,
13236   0xfe,  0x54,  0x0f,  0x02,  0xd0,  0x3c,  0xfe,  0x06,  0xec,  0xc9,  0xee,  0x3e,  0x1d,  0xfe,  0xce,  0x45,
13237   0x34,  0x3c,  0xfe,  0x06,  0xea,  0xc9,  0xfe,  0x47,  0x4b,  0x89,  0xfe,  0x75,  0x57,  0x05,  0x51,  0xfe,
13238   0x98,  0x56,  0xfe,  0x38,  0x12,  0x0a,  0x42,  0x01,  0x0e,  0xfe,  0x44,  0x48,  0x46,  0x09,  0x04,  0x1d,
13239   0xfe,  0x1a,  0x13,  0x0a,  0x40,  0x01,  0x0e,  0x47,  0xfe,  0x41,  0x58,  0x0a,  0x99,  0x01,  0x0e,  0xfe,
13240   0x49,  0x54,  0x8e,  0xfe,  0x2a,  0x0d,  0x02,  0xfe,  0x2a,  0x03,  0x0a,  0x51,  0xfe,  0xee,  0x14,  0xee,
13241   0x3e,  0x1d,  0xfe,  0xce,  0x45,  0x34,  0x3c,  0xfe,  0xce,  0x47,  0xfe,  0xad,  0x13,  0x02,  0x29,  0x1e,
13242   0x20,  0x07,  0x10,  0xfe,  0x9e,  0x12,  0x23,  0x12,  0x4d,  0x12,  0x94,  0x12,  0xce,  0x1e,  0x2d,  0x47,
13243   0x37,  0x2d,  0xb1,  0xe0,  0xfe,  0xbc,  0xf0,  0xfe,  0xec,  0x0d,  0x13,  0x06,  0x12,  0x4d,  0x01,  0xfe,
13244   0xe2,  0x15,  0x05,  0xfe,  0x38,  0x01,  0x31,  0xfe,  0x3a,  0x01,  0x77,  0xfe,  0xf0,  0x0d,  0xfe,  0x02,
13245   0xec,  0xce,  0x62,  0x00,  0x5d,  0xfe,  0x04,  0xec,  0x20,  0x46,  0xfe,  0x05,  0xf6,  0xfe,  0x34,  0x01,
13246   0x01,  0xfe,  0x52,  0x16,  0xfb,  0xfe,  0x48,  0xf4,  0x0d,  0xfe,  0x18,  0x13,  0xaf,  0xfe,  0x02,  0xea,
13247   0xce,  0x62,  0x7a,  0xfe,  0xc5,  0x13,  0x14,  0x1b,  0x37,  0x95,  0xa9,  0x5c,  0x05,  0xfe,  0x38,  0x01,
13248   0x1c,  0xfe,  0xf0,  0xff,  0x0c,  0xfe,  0x60,  0x01,  0x05,  0xfe,  0x3a,  0x01,  0x0c,  0xfe,  0x62,  0x01,
13249   0x3d,  0x12,  0x20,  0x24,  0x06,  0x12,  0x2d,  0x11,  0x2d,  0x8a,  0x13,  0x06,  0x03,  0x23,  0x03,  0x1e,
13250   0x4d,  0xfe,  0xf7,  0x12,  0x1e,  0x94,  0xac,  0x12,  0x94,  0x07,  0x7a,  0xfe,  0x71,  0x13,  0xfe,  0x24,
13251   0x1c,  0x14,  0x1a,  0x37,  0x95,  0xa9,  0xfe,  0xd9,  0x10,  0xb6,  0xfe,  0x03,  0xdc,  0xfe,  0x73,  0x57,
13252   0xfe,  0x80,  0x5d,  0x03,  0xb6,  0xfe,  0x03,  0xdc,  0xfe,  0x5b,  0x57,  0xfe,  0x80,  0x5d,  0x03,  0xfe,
13253   0x03,  0x57,  0xb6,  0x23,  0xfe,  0x00,  0xcc,  0x03,  0xfe,  0x03,  0x57,  0xb6,  0x75,  0x03,  0x09,  0x04,
13254   0x4c,  0xfe,  0x22,  0x13,  0xfe,  0x1c,  0x80,  0x07,  0x06,  0xfe,  0x1a,  0x13,  0xfe,  0x1e,  0x80,  0xe1,
13255   0xfe,  0x1d,  0x80,  0xa4,  0xfe,  0x0c,  0x90,  0xfe,  0x0e,  0x13,  0xfe,  0x0e,  0x90,  0xa3,  0xfe,  0x3c,
13256   0x90,  0xfe,  0x30,  0xf4,  0x0b,  0xfe,  0x3c,  0x50,  0xa0,  0x01,  0xfe,  0x82,  0x16,  0x2f,  0x07,  0x2d,
13257   0xe0,  0x01,  0xfe,  0xbc,  0x15,  0x09,  0x04,  0x1d,  0x45,  0x01,  0xe7,  0x01,  0xe8,  0x11,  0xfe,  0xe9,
13258   0x00,  0x09,  0x04,  0x4c,  0xfe,  0x2c,  0x13,  0x01,  0xfe,  0x14,  0x16,  0xfe,  0x1e,  0x1c,  0xfe,  0x14,
13259   0x90,  0xfe,  0x96,  0x90,  0x0c,  0xfe,  0x64,  0x01,  0x18,  0xfe,  0x66,  0x01,  0x09,  0x04,  0x4f,  0xfe,
13260   0x12,  0x12,  0xfe,  0x03,  0x80,  0x74,  0xfe,  0x01,  0xec,  0x20,  0xfe,  0x80,  0x40,  0x12,  0x20,  0x63,
13261   0x27,  0x11,  0xc8,  0x59,  0x1e,  0x20,  0xed,  0x76,  0x20,  0x03,  0xfe,  0x08,  0x1c,  0x05,  0xfe,  0xac,
13262   0x00,  0xfe,  0x06,  0x58,  0x05,  0xfe,  0xae,  0x00,  0xfe,  0x07,  0x58,  0x05,  0xfe,  0xb0,  0x00,  0xfe,
13263   0x08,  0x58,  0x05,  0xfe,  0xb2,  0x00,  0xfe,  0x09,  0x58,  0xfe,  0x0a,  0x1c,  0x24,  0x69,  0x12,  0xc9,
13264   0x23,  0x0c,  0x50,  0x0c,  0x3f,  0x13,  0x40,  0x48,  0x5f,  0x17,  0x1d,  0xfe,  0x90,  0x4d,  0xfe,  0x91,
13265   0x54,  0x21,  0xfe,  0x08,  0x0f,  0x3e,  0x10,  0x13,  0x42,  0x48,  0x17,  0x4c,  0xfe,  0x90,  0x4d,  0xfe,
13266   0x91,  0x54,  0x21,  0xfe,  0x1e,  0x0f,  0x24,  0x10,  0x12,  0x20,  0x78,  0x2c,  0x46,  0x1e,  0x20,  0xed,
13267   0x76,  0x20,  0x11,  0xc8,  0xf6,  0xfe,  0xd6,  0xf0,  0xfe,  0x32,  0x0f,  0xea,  0x70,  0xfe,  0x14,  0x1c,
13268   0xfe,  0x10,  0x1c,  0xfe,  0x18,  0x1c,  0x03,  0x3c,  0xfe,  0x0c,  0x14,  0xee,  0xfe,  0x07,  0xe6,  0x1d,
13269   0xfe,  0xce,  0x47,  0xfe,  0xf5,  0x13,  0x03,  0x01,  0x86,  0x78,  0x2c,  0x46,  0xfa,  0xef,  0xfe,  0x42,
13270   0x13,  0x2f,  0x07,  0x2d,  0xfe,  0x34,  0x13,  0x0a,  0x42,  0x01,  0x0e,  0xb0,  0xfe,  0x36,  0x12,  0xf0,
13271   0xfe,  0x45,  0x48,  0x01,  0xe3,  0xfe,  0x00,  0xcc,  0xb0,  0xfe,  0xf3,  0x13,  0x3d,  0x75,  0x07,  0x10,
13272   0xa3,  0x0a,  0x80,  0x01,  0x0e,  0xfe,  0x80,  0x5c,  0x01,  0x6f,  0xfe,  0x0e,  0x10,  0x07,  0x7e,  0x45,
13273   0xf6,  0xfe,  0xd6,  0xf0,  0xfe,  0x6c,  0x0f,  0x03,  0xfe,  0x44,  0x58,  0x74,  0xfe,  0x01,  0xec,  0x97,
13274   0xfe,  0x9e,  0x40,  0xfe,  0x9d,  0xe7,  0x00,  0xfe,  0x9c,  0xe7,  0x1b,  0x76,  0x27,  0x01,  0xda,  0xfe,
13275   0xdd,  0x10,  0x2a,  0xbc,  0x7d,  0xbd,  0x7f,  0x30,  0x2e,  0xd5,  0x07,  0x1b,  0xfe,  0x48,  0x12,  0x07,
13276   0x0b,  0xfe,  0x56,  0x12,  0x07,  0x1a,  0xfe,  0x30,  0x12,  0x07,  0xc2,  0x16,  0xfe,  0x3e,  0x11,  0x07,
13277   0xfe,  0x23,  0x00,  0x16,  0xfe,  0x4a,  0x11,  0x07,  0x06,  0x16,  0xfe,  0xa8,  0x11,  0x07,  0x19,  0xfe,
13278   0x12,  0x12,  0x07,  0x00,  0x16,  0x22,  0x14,  0xc2,  0x01,  0x33,  0x9f,  0x2b,  0x01,  0x08,  0x8c,  0x43,
13279   0x03,  0x2b,  0xfe,  0x62,  0x08,  0x0a,  0xca,  0x01,  0xfe,  0x32,  0x0e,  0x11,  0x7e,  0x02,  0x29,  0x2b,
13280   0x2f,  0x07,  0x9b,  0xfe,  0xd9,  0x13,  0x79,  0x39,  0x68,  0x3a,  0x77,  0xfe,  0xfc,  0x10,  0x09,  0x04,
13281   0x6a,  0xfe,  0x72,  0x12,  0xc0,  0x38,  0xc1,  0x4e,  0xf4,  0xf5,  0x8e,  0xfe,  0xc6,  0x10,  0x1e,  0x58,
13282   0xfe,  0x26,  0x13,  0x05,  0x7b,  0x31,  0x7c,  0x77,  0xfe,  0x82,  0x0c,  0x0c,  0x54,  0x18,  0x55,  0x23,
13283   0x0c,  0x7b,  0x0c,  0x7c,  0x01,  0xa8,  0x24,  0x69,  0x73,  0x12,  0x58,  0x01,  0xa5,  0xc0,  0x38,  0xc1,
13284   0x4e,  0xfe,  0x04,  0x55,  0xfe,  0xa5,  0x55,  0xfe,  0x04,  0xfa,  0x38,  0xfe,  0x05,  0xfa,  0x4e,  0xfe,
13285   0x91,  0x10,  0x05,  0x56,  0x31,  0x57,  0xfe,  0x40,  0x56,  0xfe,  0xe1,  0x56,  0x0c,  0x56,  0x18,  0x57,
13286   0x83,  0xc0,  0x38,  0xc1,  0x4e,  0xf4,  0xf5,  0x05,  0x52,  0x31,  0x53,  0xfe,  0x00,  0x56,  0xfe,  0xa1,
13287   0x56,  0x0c,  0x52,  0x18,  0x53,  0x09,  0x04,  0x6a,  0xfe,  0x1e,  0x12,  0x1e,  0x58,  0xfe,  0x1f,  0x40,
13288   0x05,  0x54,  0x31,  0x55,  0xfe,  0x2c,  0x50,  0xfe,  0xae,  0x50,  0x05,  0x56,  0x31,  0x57,  0xfe,  0x44,
13289   0x50,  0xfe,  0xc6,  0x50,  0x05,  0x52,  0x31,  0x53,  0xfe,  0x08,  0x50,  0xfe,  0x8a,  0x50,  0x05,  0x39,
13290   0x31,  0x3a,  0xfe,  0x40,  0x50,  0xfe,  0xc2,  0x50,  0x02,  0x5c,  0x24,  0x06,  0x12,  0xcd,  0x02,  0x5b,
13291   0x2b,  0x01,  0x08,  0x1f,  0x44,  0x30,  0x2e,  0xd5,  0x07,  0x06,  0x21,  0x44,  0x2f,  0x07,  0x9b,  0x21,
13292   0x5b,  0x01,  0x6e,  0x1c,  0x3d,  0x16,  0x44,  0x09,  0x04,  0x0b,  0xe2,  0x79,  0x39,  0x68,  0x3a,  0xfe,
13293   0x0a,  0x55,  0x34,  0xfe,  0x8b,  0x55,  0xbe,  0x39,  0xbf,  0x3a,  0xfe,  0x0c,  0x51,  0xfe,  0x8e,  0x51,
13294   0x02,  0x5b,  0xfe,  0x19,  0x81,  0xaf,  0xfe,  0x19,  0x41,  0x02,  0x5b,  0x2b,  0x01,  0x08,  0x25,  0x32,
13295   0x1f,  0xa2,  0x30,  0x2e,  0xd8,  0x4b,  0x1a,  0xfe,  0xa6,  0x12,  0x4b,  0x0b,  0x3b,  0x02,  0x44,  0x01,
13296   0x08,  0x25,  0x32,  0x1f,  0xa2,  0x30,  0x2e,  0xd6,  0x07,  0x1a,  0x21,  0x44,  0x01,  0x08,  0x1f,  0xa2,
13297   0x30,  0x2e,  0xfe,  0xe8,  0x09,  0xfe,  0xc2,  0x49,  0x60,  0x05,  0xfe,  0x9c,  0x00,  0x28,  0x84,  0x49,
13298   0x04,  0x19,  0x34,  0x9f,  0xfe,  0xbb,  0x45,  0x4b,  0x00,  0x45,  0x3e,  0x06,  0x78,  0x3d,  0xfe,  0xda,
13299   0x14,  0x01,  0x6e,  0x87,  0xfe,  0x4b,  0x45,  0xe2,  0x2f,  0x07,  0x9a,  0xe1,  0x05,  0xc6,  0x28,  0x84,
13300   0x05,  0x3f,  0x28,  0x34,  0x5e,  0x02,  0x5b,  0xfe,  0xc0,  0x5d,  0xfe,  0xf8,  0x14,  0xfe,  0x03,  0x17,
13301   0x05,  0x50,  0xb4,  0x0c,  0x50,  0x5e,  0x2b,  0x01,  0x08,  0x26,  0x5c,  0x01,  0xfe,  0xaa,  0x14,  0x02,
13302   0x5c,  0x01,  0x08,  0x25,  0x32,  0x1f,  0x44,  0x30,  0x2e,  0xd6,  0x07,  0x06,  0x21,  0x44,  0x01,  0xfe,
13303   0x8e,  0x13,  0xfe,  0x42,  0x58,  0xfe,  0x82,  0x14,  0xfe,  0xa4,  0x14,  0x87,  0xfe,  0x4a,  0xf4,  0x0b,
13304   0x16,  0x44,  0xfe,  0x4a,  0xf4,  0x06,  0xfe,  0x0c,  0x12,  0x2f,  0x07,  0x9a,  0x85,  0x02,  0x5b,  0x05,
13305   0x3f,  0xb4,  0x0c,  0x3f,  0x5e,  0x2b,  0x01,  0x08,  0x26,  0x5c,  0x01,  0xfe,  0xd8,  0x14,  0x02,  0x5c,
13306   0x13,  0x06,  0x65,  0xfe,  0xca,  0x12,  0x26,  0xfe,  0xe0,  0x12,  0x72,  0xf1,  0x01,  0x08,  0x23,  0x72,
13307   0x03,  0x8f,  0xfe,  0xdc,  0x12,  0x25,  0xfe,  0xdc,  0x12,  0x1f,  0xfe,  0xca,  0x12,  0x5e,  0x2b,  0x01,
13308   0x08,  0xfe,  0xd5,  0x10,  0x13,  0x6c,  0xff,  0x02,  0x00,  0x57,  0x48,  0x8b,  0x1c,  0xfe,  0xff,  0x7f,
13309   0xfe,  0x30,  0x56,  0xfe,  0x00,  0x5c,  0x03,  0x13,  0x6c,  0xff,  0x02,  0x00,  0x57,  0x48,  0x8b,  0x1c,
13310   0x3d,  0xfe,  0x30,  0x56,  0xfe,  0x00,  0x5c,  0x03,  0x13,  0x6c,  0xff,  0x02,  0x00,  0x57,  0x48,  0x8b,
13311   0x03,  0x13,  0x6c,  0xff,  0x02,  0x00,  0x57,  0x48,  0x8b,  0xfe,  0x0b,  0x58,  0x03,  0x0a,  0x50,  0x01,
13312   0x82,  0x0a,  0x3f,  0x01,  0x82,  0x03,  0xfc,  0x1c,  0x10,  0xff,  0x03,  0x00,  0x54,  0xfe,  0x00,  0xf4,
13313   0x19,  0x48,  0xfe,  0x00,  0x7d,  0xfe,  0x01,  0x7d,  0xfe,  0x02,  0x7d,  0xfe,  0x03,  0x7c,  0x63,  0x27,
13314   0x0c,  0x52,  0x18,  0x53,  0xbe,  0x56,  0xbf,  0x57,  0x03,  0xfe,  0x62,  0x08,  0xfe,  0x82,  0x4a,  0xfe,
13315   0xe1,  0x1a,  0xfe,  0x83,  0x5a,  0x74,  0x03,  0x01,  0xfe,  0x14,  0x18,  0xfe,  0x42,  0x48,  0x5f,  0x60,
13316   0x89,  0x01,  0x08,  0x1f,  0xfe,  0xa2,  0x14,  0x30,  0x2e,  0xd8,  0x01,  0x08,  0x1f,  0xfe,  0xa2,  0x14,
13317   0x30,  0x2e,  0xfe,  0xe8,  0x0a,  0xfe,  0xc1,  0x59,  0x05,  0xc6,  0x28,  0xfe,  0xcc,  0x12,  0x49,  0x04,
13318   0x1b,  0xfe,  0xc4,  0x13,  0x23,  0x62,  0x1b,  0xe2,  0x4b,  0xc3,  0x64,  0xfe,  0xe8,  0x13,  0x3b,  0x13,
13319   0x06,  0x17,  0xc3,  0x78,  0xdb,  0xfe,  0x78,  0x10,  0xff,  0x02,  0x83,  0x55,  0xa1,  0xff,  0x02,  0x83,
13320   0x55,  0x62,  0x1a,  0xa4,  0xbb,  0xfe,  0x30,  0x00,  0x8e,  0xe4,  0x17,  0x2c,  0x13,  0x06,  0xfe,  0x56,
13321   0x10,  0x62,  0x0b,  0xe1,  0xbb,  0xfe,  0x64,  0x00,  0x8e,  0xe4,  0x0a,  0xfe,  0x64,  0x00,  0x17,  0x93,
13322   0x13,  0x06,  0xfe,  0x28,  0x10,  0x62,  0x06,  0xfe,  0x60,  0x13,  0xbb,  0xfe,  0xc8,  0x00,  0x8e,  0xe4,
13323   0x0a,  0xfe,  0xc8,  0x00,  0x17,  0x4d,  0x13,  0x06,  0x83,  0xbb,  0xfe,  0x90,  0x01,  0xba,  0xfe,  0x4e,
13324   0x14,  0x89,  0xfe,  0x12,  0x10,  0xfe,  0x43,  0xf4,  0x94,  0xfe,  0x56,  0xf0,  0xfe,  0x60,  0x14,  0xfe,
13325   0x04,  0xf4,  0x6c,  0xfe,  0x43,  0xf4,  0x93,  0xfe,  0xf3,  0x10,  0xf9,  0x01,  0xfe,  0x22,  0x13,  0x1c,
13326   0x3d,  0xfe,  0x10,  0x13,  0xfe,  0x00,  0x17,  0xfe,  0x4d,  0xe4,  0x69,  0xba,  0xfe,  0x9c,  0x14,  0xb7,
13327   0x69,  0xfe,  0x1c,  0x10,  0xfe,  0x00,  0x17,  0xfe,  0x4d,  0xe4,  0x19,  0xba,  0xfe,  0x9c,  0x14,  0xb7,
13328   0x19,  0x83,  0x60,  0x23,  0xfe,  0x4d,  0xf4,  0x00,  0xdf,  0x89,  0x13,  0x06,  0xfe,  0xb4,  0x56,  0xfe,
13329   0xc3,  0x58,  0x03,  0x60,  0x13,  0x0b,  0x03,  0x15,  0x06,  0x01,  0x08,  0x26,  0xe5,  0x15,  0x0b,  0x01,
13330   0x08,  0x26,  0xe5,  0x15,  0x1a,  0x01,  0x08,  0x26,  0xe5,  0x72,  0xfe,  0x89,  0x49,  0x01,  0x08,  0x03,
13331   0x15,  0x06,  0x01,  0x08,  0x26,  0xa6,  0x15,  0x1a,  0x01,  0x08,  0x26,  0xa6,  0x15,  0x06,  0x01,  0x08,
13332   0x26,  0xa6,  0xfe,  0x89,  0x49,  0x01,  0x08,  0x26,  0xa6,  0x72,  0xfe,  0x89,  0x4a,  0x01,  0x08,  0x03,
13333   0x60,  0x03,  0x1e,  0xcc,  0x07,  0x06,  0xfe,  0x44,  0x13,  0xad,  0x12,  0xcc,  0xfe,  0x49,  0xf4,  0x00,
13334   0x3b,  0x72,  0x9f,  0x5e,  0xfe,  0x01,  0xec,  0xfe,  0x27,  0x01,  0xf1,  0x01,  0x08,  0x2f,  0x07,  0xfe,
13335   0xe3,  0x00,  0xfe,  0x20,  0x13,  0x1f,  0xfe,  0x5a,  0x15,  0x23,  0x12,  0xcd,  0x01,  0x43,  0x1e,  0xcd,
13336   0x07,  0x06,  0x45,  0x09,  0x4a,  0x06,  0x35,  0x03,  0x0a,  0x42,  0x01,  0x0e,  0xed,  0x88,  0x07,  0x10,
13337   0xa4,  0x0a,  0x80,  0x01,  0x0e,  0x88,  0x0a,  0x51,  0x01,  0x9e,  0x03,  0x0a,  0x80,  0x01,  0x0e,  0x88,
13338   0xfe,  0x80,  0xe7,  0x10,  0x07,  0x10,  0x84,  0xfe,  0x45,  0x58,  0x01,  0xe3,  0x88,  0x03,  0x0a,  0x42,
13339   0x01,  0x0e,  0x88,  0x0a,  0x51,  0x01,  0x9e,  0x03,  0x0a,  0x42,  0x01,  0x0e,  0xfe,  0x80,  0x80,  0xf2,
13340   0xfe,  0x49,  0xe4,  0x10,  0xa4,  0x0a,  0x80,  0x01,  0x0e,  0xf2,  0x0a,  0x51,  0x01,  0x82,  0x03,  0x17,
13341   0x10,  0x71,  0x66,  0xfe,  0x60,  0x01,  0xfe,  0x18,  0xdf,  0xfe,  0x19,  0xde,  0xfe,  0x24,  0x1c,  0xfe,
13342   0x1d,  0xf7,  0x1d,  0x90,  0xfe,  0xf6,  0x15,  0x01,  0xfe,  0xfc,  0x16,  0xe0,  0x91,  0x1d,  0x66,  0xfe,
13343   0x2c,  0x01,  0xfe,  0x2f,  0x19,  0x03,  0xae,  0x21,  0xfe,  0xe6,  0x15,  0xfe,  0xda,  0x10,  0x17,  0x10,
13344   0x71,  0x05,  0xfe,  0x64,  0x01,  0xfe,  0x00,  0xf4,  0x19,  0xfe,  0x18,  0x58,  0x05,  0xfe,  0x66,  0x01,
13345   0xfe,  0x19,  0x58,  0x91,  0x19,  0xfe,  0x3c,  0x90,  0xfe,  0x30,  0xf4,  0x06,  0xfe,  0x3c,  0x50,  0x66,
13346   0xfe,  0x38,  0x00,  0xfe,  0x0f,  0x79,  0xfe,  0x1c,  0xf7,  0x19,  0x90,  0xfe,  0x40,  0x16,  0xfe,  0xb6,
13347   0x14,  0x34,  0x03,  0xae,  0x21,  0xfe,  0x18,  0x16,  0xfe,  0x9c,  0x10,  0x17,  0x10,  0x71,  0xfe,  0x83,
13348   0x5a,  0xfe,  0x18,  0xdf,  0xfe,  0x19,  0xde,  0xfe,  0x1d,  0xf7,  0x38,  0x90,  0xfe,  0x62,  0x16,  0xfe,
13349   0x94,  0x14,  0xfe,  0x10,  0x13,  0x91,  0x38,  0x66,  0x1b,  0xfe,  0xaf,  0x19,  0xfe,  0x98,  0xe7,  0x00,
13350   0x03,  0xae,  0x21,  0xfe,  0x56,  0x16,  0xfe,  0x6c,  0x10,  0x17,  0x10,  0x71,  0xfe,  0x30,  0xbc,  0xfe,
13351   0xb2,  0xbc,  0x91,  0xc5,  0x66,  0x1b,  0xfe,  0x0f,  0x79,  0xfe,  0x1c,  0xf7,  0xc5,  0x90,  0xfe,  0x9a,
13352   0x16,  0xfe,  0x5c,  0x14,  0x34,  0x03,  0xae,  0x21,  0xfe,  0x86,  0x16,  0xfe,  0x42,  0x10,  0xfe,  0x02,
13353   0xf6,  0x10,  0x71,  0xfe,  0x18,  0xfe,  0x54,  0xfe,  0x19,  0xfe,  0x55,  0xfc,  0xfe,  0x1d,  0xf7,  0x4f,
13354   0x90,  0xfe,  0xc0,  0x16,  0xfe,  0x36,  0x14,  0xfe,  0x1c,  0x13,  0x91,  0x4f,  0x47,  0xfe,  0x83,  0x58,
13355   0xfe,  0xaf,  0x19,  0xfe,  0x80,  0xe7,  0x10,  0xfe,  0x81,  0xe7,  0x10,  0x11,  0xfe,  0xdd,  0x00,  0x63,
13356   0x27,  0x03,  0x63,  0x27,  0xfe,  0x12,  0x45,  0x21,  0xfe,  0xb0,  0x16,  0x14,  0x06,  0x37,  0x95,  0xa9,
13357   0x02,  0x29,  0xfe,  0x39,  0xf0,  0xfe,  0x04,  0x17,  0x23,  0x03,  0xfe,  0x7e,  0x18,  0x1c,  0x1a,  0x5d,
13358   0x13,  0x0d,  0x03,  0x71,  0x05,  0xcb,  0x1c,  0x06,  0xfe,  0xef,  0x12,  0xfe,  0xe1,  0x10,  0x78,  0x2c,
13359   0x46,  0x2f,  0x07,  0x2d,  0xfe,  0x3c,  0x13,  0xfe,  0x82,  0x14,  0xfe,  0x42,  0x13,  0x3c,  0x8a,  0x0a,
13360   0x42,  0x01,  0x0e,  0xb0,  0xfe,  0x3e,  0x12,  0xf0,  0xfe,  0x45,  0x48,  0x01,  0xe3,  0xfe,  0x00,  0xcc,
13361   0xb0,  0xfe,  0xf3,  0x13,  0x3d,  0x75,  0x07,  0x10,  0xa3,  0x0a,  0x80,  0x01,  0x0e,  0xf2,  0x01,  0x6f,
13362   0xfe,  0x16,  0x10,  0x07,  0x7e,  0x85,  0xfe,  0x40,  0x14,  0xfe,  0x24,  0x12,  0xf6,  0xfe,  0xd6,  0xf0,
13363   0xfe,  0x24,  0x17,  0x17,  0x0b,  0x03,  0xfe,  0x9c,  0xe7,  0x0b,  0x0f,  0xfe,  0x15,  0x00,  0x59,  0x76,
13364   0x27,  0x01,  0xda,  0x17,  0x06,  0x03,  0x3c,  0x8a,  0x09,  0x4a,  0x1d,  0x35,  0x11,  0x2d,  0x01,  0x6f,
13365   0x17,  0x06,  0x03,  0xfe,  0x38,  0x90,  0xfe,  0xba,  0x90,  0x79,  0xc7,  0x68,  0xc8,  0xfe,  0x48,  0x55,
13366   0x34,  0xfe,  0xc9,  0x55,  0x03,  0x1e,  0x98,  0x73,  0x12,  0x98,  0x03,  0x0a,  0x99,  0x01,  0x0e,  0xf0,
13367   0x0a,  0x40,  0x01,  0x0e,  0xfe,  0x49,  0x44,  0x16,  0xfe,  0xf0,  0x17,  0x73,  0x75,  0x03,  0x0a,  0x42,
13368   0x01,  0x0e,  0x07,  0x10,  0x45,  0x0a,  0x51,  0x01,  0x9e,  0x0a,  0x40,  0x01,  0x0e,  0x73,  0x75,  0x03,
13369   0xfe,  0x4e,  0xe4,  0x1a,  0x64,  0xfe,  0x24,  0x18,  0x05,  0xfe,  0x90,  0x00,  0xfe,  0x3a,  0x45,  0x5b,
13370   0xfe,  0x4e,  0xe4,  0xc2,  0x64,  0xfe,  0x36,  0x18,  0x05,  0xfe,  0x92,  0x00,  0xfe,  0x02,  0xe6,  0x1b,
13371   0xdc,  0xfe,  0x4e,  0xe4,  0xfe,  0x0b,  0x00,  0x64,  0xfe,  0x48,  0x18,  0x05,  0xfe,  0x94,  0x00,  0xfe,
13372   0x02,  0xe6,  0x19,  0xfe,  0x08,  0x10,  0x05,  0xfe,  0x96,  0x00,  0xfe,  0x02,  0xe6,  0x2c,  0xfe,  0x4e,
13373   0x45,  0xfe,  0x0c,  0x12,  0xaf,  0xff,  0x04,  0x68,  0x54,  0xde,  0x1c,  0x69,  0x03,  0x07,  0x7a,  0xfe,
13374   0x5a,  0xf0,  0xfe,  0x74,  0x18,  0x24,  0xfe,  0x09,  0x00,  0xfe,  0x34,  0x10,  0x07,  0x1b,  0xfe,  0x5a,
13375   0xf0,  0xfe,  0x82,  0x18,  0x24,  0xc3,  0xfe,  0x26,  0x10,  0x07,  0x1a,  0x5d,  0x24,  0x2c,  0xdc,  0x07,
13376   0x0b,  0x5d,  0x24,  0x93,  0xfe,  0x0e,  0x10,  0x07,  0x06,  0x5d,  0x24,  0x4d,  0x9f,  0xad,  0x03,  0x14,
13377   0xfe,  0x09,  0x00,  0x01,  0x33,  0xfe,  0x04,  0xfe,  0x7d,  0x05,  0x7f,  0xf9,  0x03,  0x25,  0xfe,  0xca,
13378   0x18,  0xfe,  0x14,  0xf0,  0x08,  0x65,  0xfe,  0xc6,  0x18,  0x03,  0xff,  0x1a,  0x00,  0x00,
13379 };
13380
13381 STATIC unsigned short _adv_asc3550_size =
13382         sizeof(_adv_asc3550_buf); /* 0x13AD */
13383 STATIC ADV_DCNT _adv_asc3550_chksum =
13384         0x04D52DDDUL; /* Expanded little-endian checksum. */
13385
13386 /* Microcode buffer is kept after initialization for error recovery. */
13387 STATIC unsigned char _adv_asc38C0800_buf[] = {
13388   0x00,  0x00,  0x00,  0xf2,  0x00,  0xf0,  0x00,  0xfc,  0x00,  0x16,  0x18,  0xe4,  0x01,  0x00,  0x48,  0xe4,
13389   0x18,  0x80,  0x03,  0xf6,  0x02,  0x00,  0xce,  0x19,  0x00,  0xfa,  0xff,  0xff,  0x1c,  0x0f,  0x00,  0xf6,
13390   0x9e,  0xe7,  0xff,  0x00,  0x82,  0xe7,  0x00,  0xea,  0x01,  0xfa,  0x01,  0xe6,  0x09,  0xe7,  0x55,  0xf0,
13391   0x01,  0xf6,  0x03,  0x00,  0x04,  0x00,  0x10,  0x00,  0x1e,  0xf0,  0x85,  0xf0,  0x18,  0xf4,  0x08,  0x00,
13392   0xbc,  0x00,  0x38,  0x54,  0x00,  0xec,  0xd5,  0xf0,  0x82,  0x0d,  0x00,  0xe6,  0x86,  0xf0,  0xb1,  0xf0,
13393   0x98,  0x57,  0x01,  0xfc,  0xb4,  0x00,  0xd4,  0x01,  0x0c,  0x1c,  0x3e,  0x1c,  0x3c,  0x00,  0xbb,  0x00,
13394   0x00,  0x10,  0xba,  0x19,  0x02,  0x80,  0x32,  0xf0,  0x7c,  0x0d,  0x02,  0x13,  0xba,  0x13,  0x18,  0x40,
13395   0x00,  0x57,  0x01,  0xea,  0x02,  0xfc,  0x03,  0xfc,  0x3e,  0x00,  0x6c,  0x01,  0x6e,  0x01,  0x74,  0x01,
13396   0x76,  0x01,  0xb9,  0x54,  0x3e,  0x57,  0x00,  0x80,  0x03,  0xe6,  0xb6,  0x00,  0xc0,  0x00,  0x01,  0x01,
13397   0x3e,  0x01,  0x7a,  0x01,  0xca,  0x08,  0xce,  0x10,  0x16,  0x11,  0x04,  0x12,  0x08,  0x12,  0x02,  0x4a,
13398   0xbb,  0x55,  0x3c,  0x56,  0x03,  0x58,  0x1b,  0x80,  0x30,  0xe4,  0x4b,  0xe4,  0x5d,  0xf0,  0x02,  0xfa,
13399   0x20,  0x00,  0x32,  0x00,  0x40,  0x00,  0x80,  0x00,  0x24,  0x01,  0x3c,  0x01,  0x68,  0x01,  0x6a,  0x01,
13400   0x70,  0x01,  0x72,  0x01,  0x78,  0x01,  0x7c,  0x01,  0x62,  0x0a,  0x86,  0x0d,  0x06,  0x13,  0x4c,  0x1c,
13401   0x04,  0x80,  0x4a,  0xe4,  0x02,  0xee,  0x5b,  0xf0,  0x03,  0xf7,  0x0c,  0x00,  0x0f,  0x00,  0x47,  0x00,
13402   0xbe,  0x00,  0x00,  0x01,  0x20,  0x11,  0x5c,  0x16,  0x32,  0x1c,  0x38,  0x1c,  0x4e,  0x1c,  0x10,  0x44,
13403   0x00,  0x4c,  0x04,  0xea,  0x5c,  0xf0,  0xa7,  0xf0,  0x04,  0xf6,  0x03,  0xfa,  0x05,  0x00,  0x34,  0x00,
13404   0x36,  0x00,  0x98,  0x00,  0xcc,  0x00,  0x20,  0x01,  0x4e,  0x01,  0x4a,  0x0b,  0x42,  0x0c,  0x12,  0x0f,
13405   0x0c,  0x10,  0x22,  0x11,  0x0a,  0x12,  0x04,  0x13,  0x30,  0x1c,  0x02,  0x48,  0x00,  0x4e,  0x42,  0x54,
13406   0x44,  0x55,  0xbd,  0x56,  0x06,  0x83,  0x00,  0xdc,  0x05,  0xf0,  0x09,  0xf0,  0x59,  0xf0,  0xb8,  0xf0,
13407   0x4b,  0xf4,  0x06,  0xf7,  0x0e,  0xf7,  0x04,  0xfc,  0x05,  0xfc,  0x06,  0x00,  0x19,  0x00,  0x33,  0x00,
13408   0x9b,  0x00,  0xa4,  0x00,  0xb5,  0x00,  0xba,  0x00,  0xd0,  0x00,  0xe1,  0x00,  0xe7,  0x00,  0xe2,  0x03,
13409   0x08,  0x0f,  0x02,  0x10,  0x04,  0x10,  0x0a,  0x10,  0x0a,  0x13,  0x0c,  0x13,  0x12,  0x13,  0x24,  0x14,
13410   0x34,  0x14,  0x04,  0x16,  0x08,  0x16,  0xa4,  0x17,  0x20,  0x1c,  0x34,  0x1c,  0x36,  0x1c,  0x08,  0x44,
13411   0x38,  0x44,  0x91,  0x44,  0x0a,  0x45,  0x48,  0x46,  0x01,  0x48,  0x68,  0x54,  0x3a,  0x55,  0x83,  0x55,
13412   0xe5,  0x55,  0xb0,  0x57,  0x01,  0x58,  0x83,  0x59,  0x05,  0xe6,  0x0b,  0xf0,  0x0c,  0xf0,  0x04,  0xf8,
13413   0x05,  0xf8,  0x07,  0x00,  0x0a,  0x00,  0x1c,  0x00,  0x1e,  0x00,  0x9e,  0x00,  0xa8,  0x00,  0xaa,  0x00,
13414   0xb9,  0x00,  0xe0,  0x00,  0x22,  0x01,  0x26,  0x01,  0x79,  0x01,  0x7e,  0x01,  0xc4,  0x01,  0xc6,  0x01,
13415   0x80,  0x02,  0x5e,  0x03,  0xee,  0x04,  0x9a,  0x06,  0xf8,  0x07,  0x62,  0x08,  0x68,  0x08,  0x69,  0x08,
13416   0xd6,  0x08,  0xe9,  0x09,  0xfa,  0x0b,  0x2e,  0x0f,  0x12,  0x10,  0x1a,  0x10,  0xed,  0x10,  0xf1,  0x10,
13417   0x2a,  0x11,  0x06,  0x12,  0x0c,  0x12,  0x3e,  0x12,  0x10,  0x13,  0x16,  0x13,  0x1e,  0x13,  0x46,  0x14,
13418   0x76,  0x14,  0x82,  0x14,  0x36,  0x15,  0xca,  0x15,  0x6b,  0x18,  0xbe,  0x18,  0xca,  0x18,  0xe6,  0x19,
13419   0x12,  0x1c,  0x46,  0x1c,  0x9c,  0x32,  0x00,  0x40,  0x0e,  0x47,  0xfe,  0x9c,  0xf0,  0x2b,  0x02,  0xfe,
13420   0xac,  0x0d,  0xff,  0x10,  0x00,  0x00,  0xd7,  0xfe,  0xe8,  0x19,  0x00,  0xd6,  0xfe,  0x84,  0x01,  0xff,
13421   0x03,  0x00,  0x00,  0xfe,  0x93,  0x15,  0xfe,  0x0f,  0x05,  0xff,  0x38,  0x00,  0x00,  0xfe,  0x57,  0x24,
13422   0x00,  0xfe,  0x4c,  0x00,  0x5b,  0xff,  0x04,  0x00,  0x00,  0x11,  0xff,  0x09,  0x00,  0x00,  0xff,  0x08,
13423   0x01,  0x01,  0xff,  0x08,  0xff,  0xff,  0xff,  0x27,  0x00,  0x00,  0xff,  0x10,  0xff,  0xff,  0xff,  0x11,
13424   0x00,  0x00,  0xfe,  0x78,  0x56,  0xfe,  0x34,  0x12,  0xff,  0x21,  0x00,  0x00,  0xfe,  0x04,  0xf7,  0xd6,
13425   0x2c,  0x99,  0x0a,  0x01,  0xfe,  0xc2,  0x0f,  0xfe,  0x04,  0xf7,  0xd6,  0x99,  0x0a,  0x42,  0x2c,  0xfe,
13426   0x3d,  0xf0,  0xfe,  0x06,  0x02,  0xfe,  0x20,  0xf0,  0xa7,  0xfe,  0x91,  0xf0,  0xfe,  0xf4,  0x01,  0xfe,
13427   0x90,  0xf0,  0xfe,  0xf4,  0x01,  0xfe,  0x8f,  0xf0,  0xa7,  0x03,  0x5d,  0x4d,  0x02,  0xfe,  0xc8,  0x0d,
13428   0x01,  0xfe,  0x38,  0x0e,  0xfe,  0xdd,  0x12,  0xfe,  0xfc,  0x10,  0xfe,  0x28,  0x1c,  0x03,  0xfe,  0xa6,
13429   0x00,  0xfe,  0xd3,  0x12,  0x41,  0x14,  0xfe,  0xa6,  0x00,  0xc2,  0xfe,  0x48,  0xf0,  0xfe,  0x8a,  0x02,
13430   0xfe,  0x49,  0xf0,  0xfe,  0xa4,  0x02,  0xfe,  0x4a,  0xf0,  0xfe,  0xc2,  0x02,  0xfe,  0x46,  0xf0,  0xfe,
13431   0x54,  0x02,  0xfe,  0x47,  0xf0,  0xfe,  0x5a,  0x02,  0xfe,  0x43,  0xf0,  0xfe,  0x48,  0x02,  0xfe,  0x44,
13432   0xf0,  0xfe,  0x4c,  0x02,  0xfe,  0x45,  0xf0,  0xfe,  0x50,  0x02,  0x18,  0x0a,  0xaa,  0x18,  0x06,  0x14,
13433   0xa1,  0x02,  0x2b,  0xfe,  0x00,  0x1c,  0xe7,  0xfe,  0x02,  0x1c,  0xe6,  0xfe,  0x1e,  0x1c,  0xfe,  0xe9,
13434   0x10,  0x01,  0xfe,  0x18,  0x18,  0xfe,  0xe7,  0x10,  0xfe,  0x06,  0xfc,  0xce,  0x09,  0x70,  0x01,  0xa8,
13435   0x02,  0x2b,  0x15,  0x59,  0x39,  0xa2,  0x01,  0xfe,  0x58,  0x10,  0x09,  0x70,  0x01,  0x87,  0xfe,  0xbd,
13436   0x10,  0x09,  0x70,  0x01,  0x87,  0xfe,  0xad,  0x10,  0xfe,  0x16,  0x1c,  0xfe,  0x58,  0x1c,  0x18,  0x06,
13437   0x14,  0xa1,  0x2c,  0x1c,  0x2b,  0xfe,  0x3d,  0xf0,  0xfe,  0x06,  0x02,  0x23,  0xfe,  0x98,  0x02,  0xfe,
13438   0x5a,  0x1c,  0xf8,  0xfe,  0x14,  0x1c,  0x15,  0xfe,  0x30,  0x00,  0x39,  0xa2,  0x01,  0xfe,  0x48,  0x10,
13439   0x18,  0x06,  0x14,  0xa1,  0x02,  0xd7,  0x22,  0x20,  0x07,  0x11,  0x35,  0xfe,  0x69,  0x10,  0x18,  0x06,
13440   0x14,  0xa1,  0xfe,  0x04,  0xec,  0x20,  0x4f,  0x43,  0x13,  0x20,  0xfe,  0x05,  0xf6,  0xce,  0x01,  0xfe,
13441   0x4a,  0x17,  0x08,  0x54,  0x58,  0x37,  0x12,  0x2f,  0x42,  0x92,  0x01,  0xfe,  0x82,  0x16,  0x02,  0x2b,
13442   0x09,  0x46,  0x01,  0x0e,  0x07,  0x00,  0x66,  0x01,  0x73,  0xfe,  0x18,  0x10,  0xfe,  0x41,  0x58,  0x09,
13443   0xa4,  0x01,  0x0e,  0xfe,  0xc8,  0x54,  0x6b,  0xfe,  0x10,  0x03,  0x01,  0xfe,  0x82,  0x16,  0x02,  0x2b,
13444   0x2c,  0x4f,  0xfe,  0x02,  0xe8,  0x2a,  0xfe,  0xbf,  0x57,  0xfe,  0x9e,  0x43,  0xfe,  0x77,  0x57,  0xfe,
13445   0x27,  0xf0,  0xfe,  0xe0,  0x01,  0xfe,  0x07,  0x4b,  0xfe,  0x20,  0xf0,  0xa7,  0xfe,  0x40,  0x1c,  0x1c,
13446   0xd9,  0xfe,  0x26,  0xf0,  0xfe,  0x5a,  0x03,  0xfe,  0xa0,  0xf0,  0xfe,  0x48,  0x03,  0xfe,  0x11,  0xf0,
13447   0xa7,  0xfe,  0xef,  0x10,  0xfe,  0x9f,  0xf0,  0xfe,  0x68,  0x03,  0xf9,  0x10,  0xfe,  0x11,  0x00,  0x02,
13448   0x65,  0x2c,  0xfe,  0x48,  0x1c,  0xf9,  0x08,  0x05,  0x1b,  0xfe,  0x18,  0x13,  0x21,  0x22,  0xa3,  0xb7,
13449   0x13,  0xa3,  0x09,  0x46,  0x01,  0x0e,  0xb7,  0x78,  0x01,  0xfe,  0xb4,  0x16,  0x12,  0xd1,  0x1c,  0xd9,
13450   0xfe,  0x01,  0xf0,  0xd9,  0xfe,  0x82,  0xf0,  0xfe,  0x96,  0x03,  0xfa,  0x12,  0xfe,  0xe4,  0x00,  0x27,
13451   0xfe,  0xa8,  0x03,  0x1c,  0x34,  0x1d,  0xfe,  0xb8,  0x03,  0x01,  0x4b,  0xfe,  0x06,  0xf0,  0xfe,  0xc8,
13452   0x03,  0x95,  0x86,  0xfe,  0x0a,  0xf0,  0xfe,  0x8a,  0x06,  0x02,  0x24,  0x03,  0x70,  0x28,  0x17,  0xfe,
13453   0xfa,  0x04,  0x15,  0x6d,  0x01,  0x36,  0x7b,  0xfe,  0x6a,  0x02,  0x02,  0xd8,  0xf9,  0x2c,  0x99,  0x19,
13454   0xfe,  0x67,  0x1b,  0xfe,  0xbf,  0x57,  0xfe,  0x77,  0x57,  0xfe,  0x48,  0x1c,  0x74,  0x01,  0xaf,  0x8c,
13455   0x09,  0x46,  0x01,  0x0e,  0x07,  0x00,  0x17,  0xda,  0x09,  0xd1,  0x01,  0x0e,  0x8d,  0x51,  0x64,  0x79,
13456   0x2a,  0x03,  0x70,  0x28,  0xfe,  0x10,  0x12,  0x15,  0x6d,  0x01,  0x36,  0x7b,  0xfe,  0x6a,  0x02,  0x02,
13457   0xd8,  0xc7,  0x81,  0xc8,  0x83,  0x1c,  0x24,  0x27,  0xfe,  0x40,  0x04,  0x1d,  0xfe,  0x3c,  0x04,  0x3b,
13458   0xfe,  0xa0,  0x00,  0xfe,  0x9b,  0x57,  0xfe,  0x4e,  0x12,  0x2d,  0xff,  0x02,  0x00,  0x10,  0x01,  0x0b,
13459   0x1d,  0xfe,  0xe4,  0x04,  0x2d,  0x01,  0x0b,  0x1d,  0x24,  0x33,  0x31,  0xde,  0xfe,  0x4c,  0x44,  0xfe,
13460   0x4c,  0x12,  0x51,  0xfe,  0x44,  0x48,  0x0f,  0x6f,  0xfe,  0x4c,  0x54,  0x6b,  0xda,  0x4f,  0x79,  0x2a,
13461   0xfe,  0x06,  0x80,  0xfe,  0x48,  0x47,  0xfe,  0x62,  0x13,  0x08,  0x05,  0x1b,  0xfe,  0x2a,  0x13,  0x32,
13462   0x07,  0x82,  0xfe,  0x52,  0x13,  0xfe,  0x20,  0x10,  0x0f,  0x6f,  0xfe,  0x4c,  0x54,  0x6b,  0xda,  0xfe,
13463   0x06,  0x80,  0xfe,  0x48,  0x47,  0xfe,  0x40,  0x13,  0x08,  0x05,  0x1b,  0xfe,  0x08,  0x13,  0x32,  0x07,
13464   0x82,  0xfe,  0x30,  0x13,  0x08,  0x05,  0x1b,  0xfe,  0x1c,  0x12,  0x15,  0x9d,  0x08,  0x05,  0x06,  0x4d,
13465   0x15,  0xfe,  0x0d,  0x00,  0x01,  0x36,  0x7b,  0xfe,  0x64,  0x0d,  0x02,  0x24,  0x2d,  0x12,  0xfe,  0xe6,
13466   0x00,  0xfe,  0x1c,  0x90,  0xfe,  0x40,  0x5c,  0x04,  0x15,  0x9d,  0x01,  0x36,  0x02,  0x2b,  0xfe,  0x42,
13467   0x5b,  0x99,  0x19,  0xfe,  0x46,  0x59,  0xfe,  0xbf,  0x57,  0xfe,  0x77,  0x57,  0xfe,  0x87,  0x80,  0xfe,
13468   0x31,  0xe4,  0x5b,  0x08,  0x05,  0x0a,  0xfe,  0x84,  0x13,  0xfe,  0x20,  0x80,  0x07,  0x19,  0xfe,  0x7c,
13469   0x12,  0x53,  0x05,  0x06,  0xfe,  0x6c,  0x13,  0x03,  0xfe,  0xa2,  0x00,  0x28,  0x17,  0xfe,  0x90,  0x05,
13470   0xfe,  0x31,  0xe4,  0x5a,  0x53,  0x05,  0x0a,  0xfe,  0x56,  0x13,  0x03,  0xfe,  0xa0,  0x00,  0x28,  0xfe,
13471   0x4e,  0x12,  0x67,  0xff,  0x02,  0x00,  0x10,  0x27,  0xfe,  0x48,  0x05,  0x1c,  0x34,  0xfe,  0x89,  0x48,
13472   0xff,  0x02,  0x00,  0x10,  0x27,  0xfe,  0x56,  0x05,  0x26,  0xfe,  0xa8,  0x05,  0x12,  0xfe,  0xe3,  0x00,
13473   0x21,  0x53,  0xfe,  0x4a,  0xf0,  0xfe,  0x76,  0x05,  0xfe,  0x49,  0xf0,  0xfe,  0x70,  0x05,  0x88,  0x25,
13474   0xfe,  0x21,  0x00,  0xab,  0x25,  0xfe,  0x22,  0x00,  0xaa,  0x25,  0x58,  0xfe,  0x09,  0x48,  0xff,  0x02,
13475   0x00,  0x10,  0x27,  0xfe,  0x86,  0x05,  0x26,  0xfe,  0xa8,  0x05,  0xfe,  0xe2,  0x08,  0x53,  0x05,  0xcb,
13476   0x4d,  0x01,  0xb0,  0x25,  0x06,  0x13,  0xd3,  0x39,  0xfe,  0x27,  0x01,  0x08,  0x05,  0x1b,  0xfe,  0x22,
13477   0x12,  0x41,  0x01,  0xb2,  0x15,  0x9d,  0x08,  0x05,  0x06,  0x4d,  0x15,  0xfe,  0x0d,  0x00,  0x01,  0x36,
13478   0x7b,  0xfe,  0x64,  0x0d,  0x02,  0x24,  0x03,  0xfe,  0x9c,  0x00,  0x28,  0xeb,  0x03,  0x5c,  0x28,  0xfe,
13479   0x36,  0x13,  0x41,  0x01,  0xb2,  0x26,  0xfe,  0x18,  0x06,  0x09,  0x06,  0x53,  0x05,  0x1f,  0xfe,  0x02,
13480   0x12,  0x50,  0x01,  0xfe,  0x9e,  0x15,  0x1d,  0xfe,  0x0e,  0x06,  0x12,  0xa5,  0x01,  0x4b,  0x12,  0xfe,
13481   0xe5,  0x00,  0x03,  0x5c,  0xc1,  0x0c,  0x5c,  0x03,  0xcd,  0x28,  0xfe,  0x62,  0x12,  0x03,  0x45,  0x28,
13482   0xfe,  0x5a,  0x13,  0x01,  0xfe,  0x0c,  0x19,  0x01,  0xfe,  0x76,  0x19,  0xfe,  0x43,  0x48,  0xc4,  0xcc,
13483   0x0f,  0x71,  0xff,  0x02,  0x00,  0x57,  0x52,  0x93,  0x1e,  0x43,  0x8b,  0xc4,  0x6e,  0x41,  0x01,  0xb2,
13484   0x26,  0xfe,  0x82,  0x06,  0x53,  0x05,  0x1a,  0xe9,  0x91,  0x09,  0x59,  0x01,  0xfe,  0xcc,  0x15,  0x1d,
13485   0xfe,  0x78,  0x06,  0x12,  0xa5,  0x01,  0x4b,  0x12,  0xfe,  0xe5,  0x00,  0x03,  0x45,  0xc1,  0x0c,  0x45,
13486   0x18,  0x06,  0x01,  0xb2,  0xfa,  0x76,  0x74,  0x01,  0xaf,  0x8c,  0x12,  0xfe,  0xe2,  0x00,  0x27,  0xdb,
13487   0x1c,  0x34,  0xfe,  0x0a,  0xf0,  0xfe,  0xb6,  0x06,  0x94,  0xfe,  0x6c,  0x07,  0xfe,  0x06,  0xf0,  0xfe,
13488   0x74,  0x07,  0x95,  0x86,  0x02,  0x24,  0x08,  0x05,  0x0a,  0xfe,  0x2e,  0x12,  0x16,  0x19,  0x01,  0x0b,
13489   0x16,  0x00,  0x01,  0x0b,  0x16,  0x00,  0x01,  0x0b,  0x16,  0x00,  0x01,  0x0b,  0xfe,  0x99,  0xa4,  0x01,
13490   0x0b,  0x16,  0x00,  0x02,  0xfe,  0x42,  0x08,  0x68,  0x05,  0x1a,  0xfe,  0x38,  0x12,  0x08,  0x05,  0x1a,
13491   0xfe,  0x30,  0x13,  0x16,  0xfe,  0x1b,  0x00,  0x01,  0x0b,  0x16,  0x00,  0x01,  0x0b,  0x16,  0x00,  0x01,
13492   0x0b,  0x16,  0x00,  0x01,  0x0b,  0x16,  0x06,  0x01,  0x0b,  0x16,  0x00,  0x02,  0xe2,  0x6c,  0x58,  0xbe,
13493   0x50,  0xfe,  0x9a,  0x81,  0x55,  0x1b,  0x7a,  0xfe,  0x42,  0x07,  0x09,  0x1b,  0xfe,  0x09,  0x6f,  0xba,
13494   0xfe,  0xca,  0x45,  0xfe,  0x32,  0x12,  0x69,  0x6d,  0x8b,  0x6c,  0x7f,  0x27,  0xfe,  0x54,  0x07,  0x1c,
13495   0x34,  0xfe,  0x0a,  0xf0,  0xfe,  0x42,  0x07,  0x95,  0x86,  0x94,  0xfe,  0x6c,  0x07,  0x02,  0x24,  0x01,
13496   0x4b,  0x02,  0xdb,  0x16,  0x1f,  0x02,  0xdb,  0xfe,  0x9c,  0xf7,  0xdc,  0xfe,  0x2c,  0x90,  0xfe,  0xae,
13497   0x90,  0x56,  0xfe,  0xda,  0x07,  0x0c,  0x60,  0x14,  0x61,  0x08,  0x54,  0x5a,  0x37,  0x22,  0x20,  0x07,
13498   0x11,  0xfe,  0x0e,  0x12,  0x8d,  0xfe,  0x80,  0x80,  0x39,  0x20,  0x6a,  0x2a,  0xfe,  0x06,  0x10,  0xfe,
13499   0x83,  0xe7,  0xfe,  0x48,  0x00,  0xab,  0xfe,  0x03,  0x40,  0x08,  0x54,  0x5b,  0x37,  0x01,  0xb3,  0xb8,
13500   0xfe,  0x1f,  0x40,  0x13,  0x62,  0x01,  0xef,  0xfe,  0x08,  0x50,  0xfe,  0x8a,  0x50,  0xfe,  0x44,  0x51,
13501   0xfe,  0xc6,  0x51,  0x88,  0xfe,  0x08,  0x90,  0xfe,  0x8a,  0x90,  0x0c,  0x5e,  0x14,  0x5f,  0xfe,  0x0c,
13502   0x90,  0xfe,  0x8e,  0x90,  0xfe,  0x40,  0x50,  0xfe,  0xc2,  0x50,  0x0c,  0x3d,  0x14,  0x3e,  0xfe,  0x4a,
13503   0x10,  0x08,  0x05,  0x5a,  0xfe,  0x2a,  0x12,  0xfe,  0x2c,  0x90,  0xfe,  0xae,  0x90,  0x0c,  0x60,  0x14,
13504   0x61,  0x08,  0x05,  0x5b,  0x8b,  0x01,  0xb3,  0xfe,  0x1f,  0x80,  0x13,  0x62,  0xfe,  0x44,  0x90,  0xfe,
13505   0xc6,  0x90,  0x0c,  0x3f,  0x14,  0x40,  0xfe,  0x08,  0x90,  0xfe,  0x8a,  0x90,  0x0c,  0x5e,  0x14,  0x5f,
13506   0xfe,  0x40,  0x90,  0xfe,  0xc2,  0x90,  0x0c,  0x3d,  0x14,  0x3e,  0x0c,  0x2e,  0x14,  0x3c,  0x21,  0x0c,
13507   0x49,  0x0c,  0x63,  0x08,  0x54,  0x1f,  0x37,  0x2c,  0x0f,  0xfe,  0x4e,  0x11,  0x27,  0xdd,  0xfe,  0x9e,
13508   0xf0,  0xfe,  0x76,  0x08,  0xbc,  0x17,  0x34,  0x2c,  0x77,  0xe6,  0xc5,  0xfe,  0x9a,  0x08,  0xc6,  0xfe,
13509   0xb8,  0x08,  0x94,  0xfe,  0x8e,  0x08,  0xfe,  0x06,  0xf0,  0xfe,  0x94,  0x08,  0x95,  0x86,  0x02,  0x24,
13510   0x01,  0x4b,  0xfe,  0xc9,  0x10,  0x16,  0x1f,  0xfe,  0xc9,  0x10,  0x68,  0x05,  0x06,  0xfe,  0x10,  0x12,
13511   0x68,  0x05,  0x0a,  0x4e,  0x08,  0x05,  0x0a,  0xfe,  0x90,  0x12,  0xfe,  0x2e,  0x1c,  0x02,  0xfe,  0x18,
13512   0x0b,  0x68,  0x05,  0x06,  0x4e,  0x68,  0x05,  0x0a,  0xfe,  0x7a,  0x12,  0xfe,  0x2c,  0x1c,  0xfe,  0xaa,
13513   0xf0,  0xfe,  0xd2,  0x09,  0xfe,  0xac,  0xf0,  0xfe,  0x00,  0x09,  0x02,  0xfe,  0xde,  0x09,  0xfe,  0xb7,
13514   0xf0,  0xfe,  0xfc,  0x08,  0xfe,  0x02,  0xf6,  0x1a,  0x50,  0xfe,  0x70,  0x18,  0xfe,  0xf1,  0x18,  0xfe,
13515   0x40,  0x55,  0xfe,  0xe1,  0x55,  0xfe,  0x10,  0x58,  0xfe,  0x91,  0x58,  0xfe,  0x14,  0x59,  0xfe,  0x95,
13516   0x59,  0x1c,  0x85,  0xfe,  0x8c,  0xf0,  0xfe,  0xfc,  0x08,  0xfe,  0xac,  0xf0,  0xfe,  0xf0,  0x08,  0xb5,
13517   0xfe,  0xcb,  0x10,  0xfe,  0xad,  0xf0,  0xfe,  0x0c,  0x09,  0x02,  0xfe,  0x18,  0x0b,  0xb6,  0xfe,  0xbf,
13518   0x10,  0xfe,  0x2b,  0xf0,  0x85,  0xf4,  0x1e,  0xfe,  0x00,  0xfe,  0xfe,  0x1c,  0x12,  0xc2,  0xfe,  0xd2,
13519   0xf0,  0x85,  0xfe,  0x76,  0x18,  0x1e,  0x19,  0x17,  0x85,  0x03,  0xd2,  0x1e,  0x06,  0x17,  0x85,  0xc5,
13520   0x4a,  0xc6,  0x4a,  0xb5,  0xb6,  0xfe,  0x89,  0x10,  0x74,  0x67,  0x2d,  0x15,  0x9d,  0x01,  0x36,  0x10,
13521   0xfe,  0x35,  0x00,  0xfe,  0x01,  0xf0,  0x65,  0x10,  0x80,  0x02,  0x65,  0xfe,  0x98,  0x80,  0xfe,  0x19,
13522   0xe4,  0x0a,  0xfe,  0x1a,  0x12,  0x51,  0xfe,  0x19,  0x82,  0xfe,  0x6c,  0x18,  0xfe,  0x44,  0x54,  0xbe,
13523   0xfe,  0x19,  0x81,  0xfe,  0x74,  0x18,  0x8f,  0x90,  0x17,  0xfe,  0xce,  0x08,  0x02,  0x4a,  0x08,  0x05,
13524   0x5a,  0xec,  0x03,  0x2e,  0x29,  0x3c,  0x0c,  0x3f,  0x14,  0x40,  0x9b,  0x2e,  0x9c,  0x3c,  0xfe,  0x6c,
13525   0x18,  0xfe,  0xed,  0x18,  0xfe,  0x44,  0x54,  0xfe,  0xe5,  0x54,  0x3a,  0x3f,  0x3b,  0x40,  0x03,  0x49,
13526   0x29,  0x63,  0x8f,  0xfe,  0xe3,  0x54,  0xfe,  0x74,  0x18,  0xfe,  0xf5,  0x18,  0x8f,  0xfe,  0xe3,  0x54,
13527   0x90,  0xc0,  0x56,  0xfe,  0xce,  0x08,  0x02,  0x4a,  0xfe,  0x37,  0xf0,  0xfe,  0xda,  0x09,  0xfe,  0x8b,
13528   0xf0,  0xfe,  0x60,  0x09,  0x02,  0x4a,  0x08,  0x05,  0x0a,  0x23,  0xfe,  0xfa,  0x0a,  0x3a,  0x49,  0x3b,
13529   0x63,  0x56,  0xfe,  0x3e,  0x0a,  0x0f,  0xfe,  0xc0,  0x07,  0x41,  0x98,  0x00,  0xad,  0xfe,  0x01,  0x59,
13530   0xfe,  0x52,  0xf0,  0xfe,  0x0c,  0x0a,  0x8f,  0x7a,  0xfe,  0x24,  0x0a,  0x3a,  0x49,  0x8f,  0xfe,  0xe3,
13531   0x54,  0x57,  0x49,  0x7d,  0x63,  0xfe,  0x14,  0x58,  0xfe,  0x95,  0x58,  0x02,  0x4a,  0x3a,  0x49,  0x3b,
13532   0x63,  0xfe,  0x14,  0x59,  0xfe,  0x95,  0x59,  0xbe,  0x57,  0x49,  0x57,  0x63,  0x02,  0x4a,  0x08,  0x05,
13533   0x5a,  0xfe,  0x82,  0x12,  0x08,  0x05,  0x1f,  0xfe,  0x66,  0x13,  0x22,  0x62,  0xb7,  0xfe,  0x03,  0xa1,
13534   0xfe,  0x83,  0x80,  0xfe,  0xc8,  0x44,  0xfe,  0x2e,  0x13,  0xfe,  0x04,  0x91,  0xfe,  0x86,  0x91,  0x6a,
13535   0x2a,  0xfe,  0x40,  0x59,  0xfe,  0xc1,  0x59,  0x56,  0xe0,  0x03,  0x60,  0x29,  0x61,  0x0c,  0x7f,  0x14,
13536   0x80,  0x57,  0x60,  0x7d,  0x61,  0x01,  0xb3,  0xb8,  0x6a,  0x2a,  0x13,  0x62,  0x9b,  0x2e,  0x9c,  0x3c,
13537   0x3a,  0x3f,  0x3b,  0x40,  0x90,  0xc0,  0xfe,  0x04,  0xfa,  0x2e,  0xfe,  0x05,  0xfa,  0x3c,  0x01,  0xef,
13538   0xfe,  0x36,  0x10,  0x21,  0x0c,  0x7f,  0x0c,  0x80,  0x3a,  0x3f,  0x3b,  0x40,  0xe4,  0x08,  0x05,  0x1f,
13539   0x17,  0xe0,  0x3a,  0x3d,  0x3b,  0x3e,  0x08,  0x05,  0xfe,  0xf7,  0x00,  0x37,  0x03,  0x5e,  0x29,  0x5f,
13540   0xfe,  0x10,  0x58,  0xfe,  0x91,  0x58,  0x57,  0x49,  0x7d,  0x63,  0x02,  0xfe,  0xf4,  0x09,  0x08,  0x05,
13541   0x1f,  0x17,  0xe0,  0x08,  0x05,  0xfe,  0xf7,  0x00,  0x37,  0xbe,  0xfe,  0x19,  0x81,  0x50,  0xfe,  0x10,
13542   0x90,  0xfe,  0x92,  0x90,  0xfe,  0xd3,  0x10,  0x32,  0x07,  0xa6,  0x17,  0xfe,  0x08,  0x09,  0x12,  0xa6,
13543   0x08,  0x05,  0x0a,  0xfe,  0x14,  0x13,  0x03,  0x3d,  0x29,  0x3e,  0x56,  0xfe,  0x08,  0x09,  0xfe,  0x0c,
13544   0x58,  0xfe,  0x8d,  0x58,  0x02,  0x4a,  0x21,  0x41,  0xfe,  0x19,  0x80,  0xe7,  0x08,  0x05,  0x0a,  0xfe,
13545   0x1a,  0x12,  0xfe,  0x6c,  0x19,  0xfe,  0x19,  0x41,  0xf4,  0xc2,  0xfe,  0xd1,  0xf0,  0xe2,  0x15,  0x7e,
13546   0x01,  0x36,  0x10,  0xfe,  0x44,  0x00,  0xfe,  0x8e,  0x10,  0xfe,  0x6c,  0x19,  0x57,  0x3d,  0xfe,  0xed,
13547   0x19,  0x7d,  0x3e,  0xfe,  0x0c,  0x51,  0xfe,  0x8e,  0x51,  0xf4,  0x1e,  0xfe,  0x00,  0xff,  0x35,  0xfe,
13548   0x74,  0x10,  0xc2,  0xfe,  0xd2,  0xf0,  0xfe,  0xa6,  0x0b,  0xfe,  0x76,  0x18,  0x1e,  0x19,  0x8a,  0x03,
13549   0xd2,  0x1e,  0x06,  0xfe,  0x08,  0x13,  0x10,  0xfe,  0x16,  0x00,  0x02,  0x65,  0xfe,  0xd1,  0xf0,  0xfe,
13550   0xb8,  0x0b,  0x15,  0x7e,  0x01,  0x36,  0x10,  0xfe,  0x17,  0x00,  0xfe,  0x42,  0x10,  0xfe,  0xce,  0xf0,
13551   0xfe,  0xbe,  0x0b,  0xfe,  0x3c,  0x10,  0xfe,  0xcd,  0xf0,  0xfe,  0xca,  0x0b,  0x10,  0xfe,  0x22,  0x00,
13552   0x02,  0x65,  0xfe,  0xcb,  0xf0,  0xfe,  0xd6,  0x0b,  0x10,  0xfe,  0x24,  0x00,  0x02,  0x65,  0xfe,  0xd0,
13553   0xf0,  0xfe,  0xe0,  0x0b,  0x10,  0x9e,  0xe5,  0xfe,  0xcf,  0xf0,  0xfe,  0xea,  0x0b,  0x10,  0x58,  0xfe,
13554   0x10,  0x10,  0xfe,  0xcc,  0xf0,  0xe2,  0x68,  0x05,  0x1f,  0x4d,  0x10,  0xfe,  0x12,  0x00,  0x2c,  0x0f,
13555   0xfe,  0x4e,  0x11,  0x27,  0xfe,  0x00,  0x0c,  0xfe,  0x9e,  0xf0,  0xfe,  0x14,  0x0c,  0xbc,  0x17,  0x34,
13556   0x2c,  0x77,  0xe6,  0xc5,  0x24,  0xc6,  0x24,  0x2c,  0xfa,  0x27,  0xfe,  0x20,  0x0c,  0x1c,  0x34,  0x94,
13557   0xfe,  0x3c,  0x0c,  0x95,  0x86,  0xc5,  0xdc,  0xc6,  0xdc,  0x02,  0x24,  0x01,  0x4b,  0xfe,  0xdb,  0x10,
13558   0x12,  0xfe,  0xe8,  0x00,  0xb5,  0xb6,  0x74,  0xc7,  0x81,  0xc8,  0x83,  0xfe,  0x89,  0xf0,  0x24,  0x33,
13559   0x31,  0xe1,  0xc7,  0x81,  0xc8,  0x83,  0x27,  0xfe,  0x66,  0x0c,  0x1d,  0x24,  0x33,  0x31,  0xdf,  0xbc,
13560   0x4e,  0x10,  0xfe,  0x42,  0x00,  0x02,  0x65,  0x7c,  0x06,  0xfe,  0x81,  0x49,  0x17,  0xfe,  0x2c,  0x0d,
13561   0x08,  0x05,  0x0a,  0xfe,  0x44,  0x13,  0x10,  0x00,  0x55,  0x0a,  0xfe,  0x54,  0x12,  0x55,  0xfe,  0x28,
13562   0x00,  0x23,  0xfe,  0x9a,  0x0d,  0x09,  0x46,  0x01,  0x0e,  0x07,  0x00,  0x66,  0x44,  0xfe,  0x28,  0x00,
13563   0xfe,  0xe2,  0x10,  0x01,  0xf5,  0x01,  0xf6,  0x09,  0xa4,  0x01,  0xfe,  0x26,  0x0f,  0x64,  0x12,  0x2f,
13564   0x01,  0x73,  0x02,  0x2b,  0x10,  0xfe,  0x44,  0x00,  0x55,  0x0a,  0xe9,  0x44,  0x0a,  0xfe,  0xb4,  0x10,
13565   0x01,  0xb0,  0x44,  0x0a,  0xfe,  0xaa,  0x10,  0x01,  0xb0,  0xfe,  0x19,  0x82,  0xfe,  0x34,  0x46,  0xac,
13566   0x44,  0x0a,  0x10,  0xfe,  0x43,  0x00,  0xfe,  0x96,  0x10,  0x08,  0x54,  0x0a,  0x37,  0x01,  0xf5,  0x01,
13567   0xf6,  0x64,  0x12,  0x2f,  0x01,  0x73,  0x99,  0x0a,  0x64,  0x42,  0x92,  0x02,  0xfe,  0x2e,  0x03,  0x08,
13568   0x05,  0x0a,  0x8a,  0x44,  0x0a,  0x10,  0x00,  0xfe,  0x5c,  0x10,  0x68,  0x05,  0x1a,  0xfe,  0x58,  0x12,
13569   0x08,  0x05,  0x1a,  0xfe,  0x50,  0x13,  0xfe,  0x1c,  0x1c,  0xfe,  0x9d,  0xf0,  0xfe,  0x50,  0x0d,  0xfe,
13570   0x1c,  0x1c,  0xfe,  0x9d,  0xf0,  0xfe,  0x56,  0x0d,  0x08,  0x54,  0x1a,  0x37,  0xfe,  0xa9,  0x10,  0x10,
13571   0xfe,  0x15,  0x00,  0xfe,  0x04,  0xe6,  0x0a,  0x50,  0xfe,  0x2e,  0x10,  0x10,  0xfe,  0x13,  0x00,  0xfe,
13572   0x10,  0x10,  0x10,  0x6f,  0xab,  0x10,  0xfe,  0x41,  0x00,  0xaa,  0x10,  0xfe,  0x24,  0x00,  0x8c,  0xb5,
13573   0xb6,  0x74,  0x03,  0x70,  0x28,  0x23,  0xd8,  0x50,  0xfe,  0x04,  0xe6,  0x1a,  0xfe,  0x9d,  0x41,  0xfe,
13574   0x1c,  0x42,  0x64,  0x01,  0xe3,  0x02,  0x2b,  0xf8,  0x15,  0x0a,  0x39,  0xa0,  0xb4,  0x15,  0xfe,  0x31,
13575   0x00,  0x39,  0xa2,  0x01,  0xfe,  0x48,  0x10,  0x02,  0xd7,  0x42,  0xfe,  0x06,  0xec,  0xd0,  0xfc,  0x44,
13576   0x1b,  0xfe,  0xce,  0x45,  0x35,  0x42,  0xfe,  0x06,  0xea,  0xd0,  0xfe,  0x47,  0x4b,  0x91,  0xfe,  0x75,
13577   0x57,  0x03,  0x5d,  0xfe,  0x98,  0x56,  0xfe,  0x38,  0x12,  0x09,  0x48,  0x01,  0x0e,  0xfe,  0x44,  0x48,
13578   0x4f,  0x08,  0x05,  0x1b,  0xfe,  0x1a,  0x13,  0x09,  0x46,  0x01,  0x0e,  0x41,  0xfe,  0x41,  0x58,  0x09,
13579   0xa4,  0x01,  0x0e,  0xfe,  0x49,  0x54,  0x96,  0xfe,  0x1e,  0x0e,  0x02,  0xfe,  0x2e,  0x03,  0x09,  0x5d,
13580   0xfe,  0xee,  0x14,  0xfc,  0x44,  0x1b,  0xfe,  0xce,  0x45,  0x35,  0x42,  0xfe,  0xce,  0x47,  0xfe,  0xad,
13581   0x13,  0x02,  0x2b,  0x22,  0x20,  0x07,  0x11,  0xfe,  0x9e,  0x12,  0x21,  0x13,  0x59,  0x13,  0x9f,  0x13,
13582   0xd5,  0x22,  0x2f,  0x41,  0x39,  0x2f,  0xbc,  0xad,  0xfe,  0xbc,  0xf0,  0xfe,  0xe0,  0x0e,  0x0f,  0x06,
13583   0x13,  0x59,  0x01,  0xfe,  0xda,  0x16,  0x03,  0xfe,  0x38,  0x01,  0x29,  0xfe,  0x3a,  0x01,  0x56,  0xfe,
13584   0xe4,  0x0e,  0xfe,  0x02,  0xec,  0xd5,  0x69,  0x00,  0x66,  0xfe,  0x04,  0xec,  0x20,  0x4f,  0xfe,  0x05,
13585   0xf6,  0xfe,  0x34,  0x01,  0x01,  0xfe,  0x4a,  0x17,  0xfe,  0x08,  0x90,  0xfe,  0x48,  0xf4,  0x0d,  0xfe,
13586   0x18,  0x13,  0xba,  0xfe,  0x02,  0xea,  0xd5,  0x69,  0x7e,  0xfe,  0xc5,  0x13,  0x15,  0x1a,  0x39,  0xa0,
13587   0xb4,  0xfe,  0x2e,  0x10,  0x03,  0xfe,  0x38,  0x01,  0x1e,  0xfe,  0xf0,  0xff,  0x0c,  0xfe,  0x60,  0x01,
13588   0x03,  0xfe,  0x3a,  0x01,  0x0c,  0xfe,  0x62,  0x01,  0x43,  0x13,  0x20,  0x25,  0x06,  0x13,  0x2f,  0x12,
13589   0x2f,  0x92,  0x0f,  0x06,  0x04,  0x21,  0x04,  0x22,  0x59,  0xfe,  0xf7,  0x12,  0x22,  0x9f,  0xb7,  0x13,
13590   0x9f,  0x07,  0x7e,  0xfe,  0x71,  0x13,  0xfe,  0x24,  0x1c,  0x15,  0x19,  0x39,  0xa0,  0xb4,  0xfe,  0xd9,
13591   0x10,  0xc3,  0xfe,  0x03,  0xdc,  0xfe,  0x73,  0x57,  0xfe,  0x80,  0x5d,  0x04,  0xc3,  0xfe,  0x03,  0xdc,
13592   0xfe,  0x5b,  0x57,  0xfe,  0x80,  0x5d,  0x04,  0xfe,  0x03,  0x57,  0xc3,  0x21,  0xfe,  0x00,  0xcc,  0x04,
13593   0xfe,  0x03,  0x57,  0xc3,  0x78,  0x04,  0x08,  0x05,  0x58,  0xfe,  0x22,  0x13,  0xfe,  0x1c,  0x80,  0x07,
13594   0x06,  0xfe,  0x1a,  0x13,  0xfe,  0x1e,  0x80,  0xed,  0xfe,  0x1d,  0x80,  0xae,  0xfe,  0x0c,  0x90,  0xfe,
13595   0x0e,  0x13,  0xfe,  0x0e,  0x90,  0xac,  0xfe,  0x3c,  0x90,  0xfe,  0x30,  0xf4,  0x0a,  0xfe,  0x3c,  0x50,
13596   0xaa,  0x01,  0xfe,  0x7a,  0x17,  0x32,  0x07,  0x2f,  0xad,  0x01,  0xfe,  0xb4,  0x16,  0x08,  0x05,  0x1b,
13597   0x4e,  0x01,  0xf5,  0x01,  0xf6,  0x12,  0xfe,  0xe9,  0x00,  0x08,  0x05,  0x58,  0xfe,  0x2c,  0x13,  0x01,
13598   0xfe,  0x0c,  0x17,  0xfe,  0x1e,  0x1c,  0xfe,  0x14,  0x90,  0xfe,  0x96,  0x90,  0x0c,  0xfe,  0x64,  0x01,
13599   0x14,  0xfe,  0x66,  0x01,  0x08,  0x05,  0x5b,  0xfe,  0x12,  0x12,  0xfe,  0x03,  0x80,  0x8d,  0xfe,  0x01,
13600   0xec,  0x20,  0xfe,  0x80,  0x40,  0x13,  0x20,  0x6a,  0x2a,  0x12,  0xcf,  0x64,  0x22,  0x20,  0xfb,  0x79,
13601   0x20,  0x04,  0xfe,  0x08,  0x1c,  0x03,  0xfe,  0xac,  0x00,  0xfe,  0x06,  0x58,  0x03,  0xfe,  0xae,  0x00,
13602
13603   0xfe,  0x07,  0x58,  0x03,  0xfe,  0xb0,  0x00,  0xfe,  0x08,  0x58,  0x03,  0xfe,  0xb2,  0x00,  0xfe,  0x09,
13604   0x58,  0xfe,  0x0a,  0x1c,  0x25,  0x6e,  0x13,  0xd0,  0x21,  0x0c,  0x5c,  0x0c,  0x45,  0x0f,  0x46,  0x52,
13605   0x50,  0x18,  0x1b,  0xfe,  0x90,  0x4d,  0xfe,  0x91,  0x54,  0x23,  0xfe,  0xfc,  0x0f,  0x44,  0x11,  0x0f,
13606   0x48,  0x52,  0x18,  0x58,  0xfe,  0x90,  0x4d,  0xfe,  0x91,  0x54,  0x23,  0xe4,  0x25,  0x11,  0x13,  0x20,
13607   0x7c,  0x6f,  0x4f,  0x22,  0x20,  0xfb,  0x79,  0x20,  0x12,  0xcf,  0xfe,  0x14,  0x56,  0xfe,  0xd6,  0xf0,
13608   0xfe,  0x26,  0x10,  0xf8,  0x74,  0xfe,  0x14,  0x1c,  0xfe,  0x10,  0x1c,  0xfe,  0x18,  0x1c,  0x04,  0x42,
13609   0xfe,  0x0c,  0x14,  0xfc,  0xfe,  0x07,  0xe6,  0x1b,  0xfe,  0xce,  0x47,  0xfe,  0xf5,  0x13,  0x04,  0x01,
13610   0xb0,  0x7c,  0x6f,  0x4f,  0xfe,  0x06,  0x80,  0xfe,  0x48,  0x47,  0xfe,  0x42,  0x13,  0x32,  0x07,  0x2f,
13611   0xfe,  0x34,  0x13,  0x09,  0x48,  0x01,  0x0e,  0xbb,  0xfe,  0x36,  0x12,  0xfe,  0x41,  0x48,  0xfe,  0x45,
13612   0x48,  0x01,  0xf0,  0xfe,  0x00,  0xcc,  0xbb,  0xfe,  0xf3,  0x13,  0x43,  0x78,  0x07,  0x11,  0xac,  0x09,
13613   0x84,  0x01,  0x0e,  0xfe,  0x80,  0x5c,  0x01,  0x73,  0xfe,  0x0e,  0x10,  0x07,  0x82,  0x4e,  0xfe,  0x14,
13614   0x56,  0xfe,  0xd6,  0xf0,  0xfe,  0x60,  0x10,  0x04,  0xfe,  0x44,  0x58,  0x8d,  0xfe,  0x01,  0xec,  0xa2,
13615   0xfe,  0x9e,  0x40,  0xfe,  0x9d,  0xe7,  0x00,  0xfe,  0x9c,  0xe7,  0x1a,  0x79,  0x2a,  0x01,  0xe3,  0xfe,
13616   0xdd,  0x10,  0x2c,  0xc7,  0x81,  0xc8,  0x83,  0x33,  0x31,  0xde,  0x07,  0x1a,  0xfe,  0x48,  0x12,  0x07,
13617   0x0a,  0xfe,  0x56,  0x12,  0x07,  0x19,  0xfe,  0x30,  0x12,  0x07,  0xc9,  0x17,  0xfe,  0x32,  0x12,  0x07,
13618   0xfe,  0x23,  0x00,  0x17,  0xeb,  0x07,  0x06,  0x17,  0xfe,  0x9c,  0x12,  0x07,  0x1f,  0xfe,  0x12,  0x12,
13619   0x07,  0x00,  0x17,  0x24,  0x15,  0xc9,  0x01,  0x36,  0xa9,  0x2d,  0x01,  0x0b,  0x94,  0x4b,  0x04,  0x2d,
13620   0xdd,  0x09,  0xd1,  0x01,  0xfe,  0x26,  0x0f,  0x12,  0x82,  0x02,  0x2b,  0x2d,  0x32,  0x07,  0xa6,  0xfe,
13621   0xd9,  0x13,  0x3a,  0x3d,  0x3b,  0x3e,  0x56,  0xfe,  0xf0,  0x11,  0x08,  0x05,  0x5a,  0xfe,  0x72,  0x12,
13622   0x9b,  0x2e,  0x9c,  0x3c,  0x90,  0xc0,  0x96,  0xfe,  0xba,  0x11,  0x22,  0x62,  0xfe,  0x26,  0x13,  0x03,
13623   0x7f,  0x29,  0x80,  0x56,  0xfe,  0x76,  0x0d,  0x0c,  0x60,  0x14,  0x61,  0x21,  0x0c,  0x7f,  0x0c,  0x80,
13624   0x01,  0xb3,  0x25,  0x6e,  0x77,  0x13,  0x62,  0x01,  0xef,  0x9b,  0x2e,  0x9c,  0x3c,  0xfe,  0x04,  0x55,
13625   0xfe,  0xa5,  0x55,  0xfe,  0x04,  0xfa,  0x2e,  0xfe,  0x05,  0xfa,  0x3c,  0xfe,  0x91,  0x10,  0x03,  0x3f,
13626   0x29,  0x40,  0xfe,  0x40,  0x56,  0xfe,  0xe1,  0x56,  0x0c,  0x3f,  0x14,  0x40,  0x88,  0x9b,  0x2e,  0x9c,
13627   0x3c,  0x90,  0xc0,  0x03,  0x5e,  0x29,  0x5f,  0xfe,  0x00,  0x56,  0xfe,  0xa1,  0x56,  0x0c,  0x5e,  0x14,
13628   0x5f,  0x08,  0x05,  0x5a,  0xfe,  0x1e,  0x12,  0x22,  0x62,  0xfe,  0x1f,  0x40,  0x03,  0x60,  0x29,  0x61,
13629   0xfe,  0x2c,  0x50,  0xfe,  0xae,  0x50,  0x03,  0x3f,  0x29,  0x40,  0xfe,  0x44,  0x50,  0xfe,  0xc6,  0x50,
13630   0x03,  0x5e,  0x29,  0x5f,  0xfe,  0x08,  0x50,  0xfe,  0x8a,  0x50,  0x03,  0x3d,  0x29,  0x3e,  0xfe,  0x40,
13631   0x50,  0xfe,  0xc2,  0x50,  0x02,  0x89,  0x25,  0x06,  0x13,  0xd4,  0x02,  0x72,  0x2d,  0x01,  0x0b,  0x1d,
13632   0x4c,  0x33,  0x31,  0xde,  0x07,  0x06,  0x23,  0x4c,  0x32,  0x07,  0xa6,  0x23,  0x72,  0x01,  0xaf,  0x1e,
13633   0x43,  0x17,  0x4c,  0x08,  0x05,  0x0a,  0xee,  0x3a,  0x3d,  0x3b,  0x3e,  0xfe,  0x0a,  0x55,  0x35,  0xfe,
13634   0x8b,  0x55,  0x57,  0x3d,  0x7d,  0x3e,  0xfe,  0x0c,  0x51,  0xfe,  0x8e,  0x51,  0x02,  0x72,  0xfe,  0x19,
13635   0x81,  0xba,  0xfe,  0x19,  0x41,  0x02,  0x72,  0x2d,  0x01,  0x0b,  0x1c,  0x34,  0x1d,  0xe8,  0x33,  0x31,
13636   0xe1,  0x55,  0x19,  0xfe,  0xa6,  0x12,  0x55,  0x0a,  0x4d,  0x02,  0x4c,  0x01,  0x0b,  0x1c,  0x34,  0x1d,
13637   0xe8,  0x33,  0x31,  0xdf,  0x07,  0x19,  0x23,  0x4c,  0x01,  0x0b,  0x1d,  0xe8,  0x33,  0x31,  0xfe,  0xe8,
13638   0x09,  0xfe,  0xc2,  0x49,  0x51,  0x03,  0xfe,  0x9c,  0x00,  0x28,  0x8a,  0x53,  0x05,  0x1f,  0x35,  0xa9,
13639   0xfe,  0xbb,  0x45,  0x55,  0x00,  0x4e,  0x44,  0x06,  0x7c,  0x43,  0xfe,  0xda,  0x14,  0x01,  0xaf,  0x8c,
13640   0xfe,  0x4b,  0x45,  0xee,  0x32,  0x07,  0xa5,  0xed,  0x03,  0xcd,  0x28,  0x8a,  0x03,  0x45,  0x28,  0x35,
13641   0x67,  0x02,  0x72,  0xfe,  0xc0,  0x5d,  0xfe,  0xf8,  0x14,  0xfe,  0x03,  0x17,  0x03,  0x5c,  0xc1,  0x0c,
13642   0x5c,  0x67,  0x2d,  0x01,  0x0b,  0x26,  0x89,  0x01,  0xfe,  0x9e,  0x15,  0x02,  0x89,  0x01,  0x0b,  0x1c,
13643   0x34,  0x1d,  0x4c,  0x33,  0x31,  0xdf,  0x07,  0x06,  0x23,  0x4c,  0x01,  0xf1,  0xfe,  0x42,  0x58,  0xf1,
13644   0xfe,  0xa4,  0x14,  0x8c,  0xfe,  0x4a,  0xf4,  0x0a,  0x17,  0x4c,  0xfe,  0x4a,  0xf4,  0x06,  0xea,  0x32,
13645   0x07,  0xa5,  0x8b,  0x02,  0x72,  0x03,  0x45,  0xc1,  0x0c,  0x45,  0x67,  0x2d,  0x01,  0x0b,  0x26,  0x89,
13646   0x01,  0xfe,  0xcc,  0x15,  0x02,  0x89,  0x0f,  0x06,  0x27,  0xfe,  0xbe,  0x13,  0x26,  0xfe,  0xd4,  0x13,
13647   0x76,  0xfe,  0x89,  0x48,  0x01,  0x0b,  0x21,  0x76,  0x04,  0x7b,  0xfe,  0xd0,  0x13,  0x1c,  0xfe,  0xd0,
13648   0x13,  0x1d,  0xfe,  0xbe,  0x13,  0x67,  0x2d,  0x01,  0x0b,  0xfe,  0xd5,  0x10,  0x0f,  0x71,  0xff,  0x02,
13649   0x00,  0x57,  0x52,  0x93,  0x1e,  0xfe,  0xff,  0x7f,  0xfe,  0x30,  0x56,  0xfe,  0x00,  0x5c,  0x04,  0x0f,
13650   0x71,  0xff,  0x02,  0x00,  0x57,  0x52,  0x93,  0x1e,  0x43,  0xfe,  0x30,  0x56,  0xfe,  0x00,  0x5c,  0x04,
13651   0x0f,  0x71,  0xff,  0x02,  0x00,  0x57,  0x52,  0x93,  0x04,  0x0f,  0x71,  0xff,  0x02,  0x00,  0x57,  0x52,
13652   0x93,  0xfe,  0x0b,  0x58,  0x04,  0x09,  0x5c,  0x01,  0x87,  0x09,  0x45,  0x01,  0x87,  0x04,  0xfe,  0x03,
13653   0xa1,  0x1e,  0x11,  0xff,  0x03,  0x00,  0x54,  0xfe,  0x00,  0xf4,  0x1f,  0x52,  0xfe,  0x00,  0x7d,  0xfe,
13654   0x01,  0x7d,  0xfe,  0x02,  0x7d,  0xfe,  0x03,  0x7c,  0x6a,  0x2a,  0x0c,  0x5e,  0x14,  0x5f,  0x57,  0x3f,
13655   0x7d,  0x40,  0x04,  0xdd,  0xfe,  0x82,  0x4a,  0xfe,  0xe1,  0x1a,  0xfe,  0x83,  0x5a,  0x8d,  0x04,  0x01,
13656   0xfe,  0x0c,  0x19,  0xfe,  0x42,  0x48,  0x50,  0x51,  0x91,  0x01,  0x0b,  0x1d,  0xfe,  0x96,  0x15,  0x33,
13657   0x31,  0xe1,  0x01,  0x0b,  0x1d,  0xfe,  0x96,  0x15,  0x33,  0x31,  0xfe,  0xe8,  0x0a,  0xfe,  0xc1,  0x59,
13658   0x03,  0xcd,  0x28,  0xfe,  0xcc,  0x12,  0x53,  0x05,  0x1a,  0xfe,  0xc4,  0x13,  0x21,  0x69,  0x1a,  0xee,
13659   0x55,  0xca,  0x6b,  0xfe,  0xdc,  0x14,  0x4d,  0x0f,  0x06,  0x18,  0xca,  0x7c,  0x30,  0xfe,  0x78,  0x10,
13660   0xff,  0x02,  0x83,  0x55,  0xab,  0xff,  0x02,  0x83,  0x55,  0x69,  0x19,  0xae,  0x98,  0xfe,  0x30,  0x00,
13661   0x96,  0xf2,  0x18,  0x6d,  0x0f,  0x06,  0xfe,  0x56,  0x10,  0x69,  0x0a,  0xed,  0x98,  0xfe,  0x64,  0x00,
13662   0x96,  0xf2,  0x09,  0xfe,  0x64,  0x00,  0x18,  0x9e,  0x0f,  0x06,  0xfe,  0x28,  0x10,  0x69,  0x06,  0xfe,
13663   0x60,  0x13,  0x98,  0xfe,  0xc8,  0x00,  0x96,  0xf2,  0x09,  0xfe,  0xc8,  0x00,  0x18,  0x59,  0x0f,  0x06,
13664   0x88,  0x98,  0xfe,  0x90,  0x01,  0x7a,  0xfe,  0x42,  0x15,  0x91,  0xe4,  0xfe,  0x43,  0xf4,  0x9f,  0xfe,
13665   0x56,  0xf0,  0xfe,  0x54,  0x15,  0xfe,  0x04,  0xf4,  0x71,  0xfe,  0x43,  0xf4,  0x9e,  0xfe,  0xf3,  0x10,
13666   0xfe,  0x40,  0x5c,  0x01,  0xfe,  0x16,  0x14,  0x1e,  0x43,  0xec,  0xfe,  0x00,  0x17,  0xfe,  0x4d,  0xe4,
13667   0x6e,  0x7a,  0xfe,  0x90,  0x15,  0xc4,  0x6e,  0xfe,  0x1c,  0x10,  0xfe,  0x00,  0x17,  0xfe,  0x4d,  0xe4,
13668   0xcc,  0x7a,  0xfe,  0x90,  0x15,  0xc4,  0xcc,  0x88,  0x51,  0x21,  0xfe,  0x4d,  0xf4,  0x00,  0xe9,  0x91,
13669   0x0f,  0x06,  0xfe,  0xb4,  0x56,  0xfe,  0xc3,  0x58,  0x04,  0x51,  0x0f,  0x0a,  0x04,  0x16,  0x06,  0x01,
13670   0x0b,  0x26,  0xf3,  0x16,  0x0a,  0x01,  0x0b,  0x26,  0xf3,  0x16,  0x19,  0x01,  0x0b,  0x26,  0xf3,  0x76,
13671   0xfe,  0x89,  0x49,  0x01,  0x0b,  0x04,  0x16,  0x06,  0x01,  0x0b,  0x26,  0xb1,  0x16,  0x19,  0x01,  0x0b,
13672   0x26,  0xb1,  0x16,  0x06,  0x01,  0x0b,  0x26,  0xb1,  0xfe,  0x89,  0x49,  0x01,  0x0b,  0x26,  0xb1,  0x76,
13673   0xfe,  0x89,  0x4a,  0x01,  0x0b,  0x04,  0x51,  0x04,  0x22,  0xd3,  0x07,  0x06,  0xfe,  0x48,  0x13,  0xb8,
13674   0x13,  0xd3,  0xfe,  0x49,  0xf4,  0x00,  0x4d,  0x76,  0xa9,  0x67,  0xfe,  0x01,  0xec,  0xfe,  0x27,  0x01,
13675   0xfe,  0x89,  0x48,  0xff,  0x02,  0x00,  0x10,  0x27,  0xfe,  0x2e,  0x16,  0x32,  0x07,  0xfe,  0xe3,  0x00,
13676   0xfe,  0x20,  0x13,  0x1d,  0xfe,  0x52,  0x16,  0x21,  0x13,  0xd4,  0x01,  0x4b,  0x22,  0xd4,  0x07,  0x06,
13677   0x4e,  0x08,  0x54,  0x06,  0x37,  0x04,  0x09,  0x48,  0x01,  0x0e,  0xfb,  0x8e,  0x07,  0x11,  0xae,  0x09,
13678   0x84,  0x01,  0x0e,  0x8e,  0x09,  0x5d,  0x01,  0xa8,  0x04,  0x09,  0x84,  0x01,  0x0e,  0x8e,  0xfe,  0x80,
13679   0xe7,  0x11,  0x07,  0x11,  0x8a,  0xfe,  0x45,  0x58,  0x01,  0xf0,  0x8e,  0x04,  0x09,  0x48,  0x01,  0x0e,
13680   0x8e,  0x09,  0x5d,  0x01,  0xa8,  0x04,  0x09,  0x48,  0x01,  0x0e,  0xfe,  0x80,  0x80,  0xfe,  0x80,  0x4c,
13681   0xfe,  0x49,  0xe4,  0x11,  0xae,  0x09,  0x84,  0x01,  0x0e,  0xfe,  0x80,  0x4c,  0x09,  0x5d,  0x01,  0x87,
13682   0x04,  0x18,  0x11,  0x75,  0x6c,  0xfe,  0x60,  0x01,  0xfe,  0x18,  0xdf,  0xfe,  0x19,  0xde,  0xfe,  0x24,
13683   0x1c,  0xfe,  0x1d,  0xf7,  0x1b,  0x97,  0xfe,  0xee,  0x16,  0x01,  0xfe,  0xf4,  0x17,  0xad,  0x9a,  0x1b,
13684   0x6c,  0xfe,  0x2c,  0x01,  0xfe,  0x2f,  0x19,  0x04,  0xb9,  0x23,  0xfe,  0xde,  0x16,  0xfe,  0xda,  0x10,
13685   0x18,  0x11,  0x75,  0x03,  0xfe,  0x64,  0x01,  0xfe,  0x00,  0xf4,  0x1f,  0xfe,  0x18,  0x58,  0x03,  0xfe,
13686   0x66,  0x01,  0xfe,  0x19,  0x58,  0x9a,  0x1f,  0xfe,  0x3c,  0x90,  0xfe,  0x30,  0xf4,  0x06,  0xfe,  0x3c,
13687   0x50,  0x6c,  0xfe,  0x38,  0x00,  0xfe,  0x0f,  0x79,  0xfe,  0x1c,  0xf7,  0x1f,  0x97,  0xfe,  0x38,  0x17,
13688   0xfe,  0xb6,  0x14,  0x35,  0x04,  0xb9,  0x23,  0xfe,  0x10,  0x17,  0xfe,  0x9c,  0x10,  0x18,  0x11,  0x75,
13689   0xfe,  0x83,  0x5a,  0xfe,  0x18,  0xdf,  0xfe,  0x19,  0xde,  0xfe,  0x1d,  0xf7,  0x2e,  0x97,  0xfe,  0x5a,
13690   0x17,  0xfe,  0x94,  0x14,  0xec,  0x9a,  0x2e,  0x6c,  0x1a,  0xfe,  0xaf,  0x19,  0xfe,  0x98,  0xe7,  0x00,
13691   0x04,  0xb9,  0x23,  0xfe,  0x4e,  0x17,  0xfe,  0x6c,  0x10,  0x18,  0x11,  0x75,  0xfe,  0x30,  0xbc,  0xfe,
13692   0xb2,  0xbc,  0x9a,  0xcb,  0x6c,  0x1a,  0xfe,  0x0f,  0x79,  0xfe,  0x1c,  0xf7,  0xcb,  0x97,  0xfe,  0x92,
13693   0x17,  0xfe,  0x5c,  0x14,  0x35,  0x04,  0xb9,  0x23,  0xfe,  0x7e,  0x17,  0xfe,  0x42,  0x10,  0xfe,  0x02,
13694   0xf6,  0x11,  0x75,  0xfe,  0x18,  0xfe,  0x60,  0xfe,  0x19,  0xfe,  0x61,  0xfe,  0x03,  0xa1,  0xfe,  0x1d,
13695   0xf7,  0x5b,  0x97,  0xfe,  0xb8,  0x17,  0xfe,  0x36,  0x14,  0xfe,  0x1c,  0x13,  0x9a,  0x5b,  0x41,  0xfe,
13696   0x83,  0x58,  0xfe,  0xaf,  0x19,  0xfe,  0x80,  0xe7,  0x11,  0xfe,  0x81,  0xe7,  0x11,  0x12,  0xfe,  0xdd,
13697   0x00,  0x6a,  0x2a,  0x04,  0x6a,  0x2a,  0xfe,  0x12,  0x45,  0x23,  0xfe,  0xa8,  0x17,  0x15,  0x06,  0x39,
13698   0xa0,  0xb4,  0x02,  0x2b,  0xfe,  0x39,  0xf0,  0xfe,  0xfc,  0x17,  0x21,  0x04,  0xfe,  0x7e,  0x18,  0x1e,
13699   0x19,  0x66,  0x0f,  0x0d,  0x04,  0x75,  0x03,  0xd2,  0x1e,  0x06,  0xfe,  0xef,  0x12,  0xfe,  0xe1,  0x10,
13700   0x7c,  0x6f,  0x4f,  0x32,  0x07,  0x2f,  0xfe,  0x3c,  0x13,  0xf1,  0xfe,  0x42,  0x13,  0x42,  0x92,  0x09,
13701   0x48,  0x01,  0x0e,  0xbb,  0xeb,  0xfe,  0x41,  0x48,  0xfe,  0x45,  0x48,  0x01,  0xf0,  0xfe,  0x00,  0xcc,
13702   0xbb,  0xfe,  0xf3,  0x13,  0x43,  0x78,  0x07,  0x11,  0xac,  0x09,  0x84,  0x01,  0x0e,  0xfe,  0x80,  0x4c,
13703   0x01,  0x73,  0xfe,  0x16,  0x10,  0x07,  0x82,  0x8b,  0xfe,  0x40,  0x14,  0xfe,  0x24,  0x12,  0xfe,  0x14,
13704   0x56,  0xfe,  0xd6,  0xf0,  0xfe,  0x1c,  0x18,  0x18,  0x0a,  0x04,  0xfe,  0x9c,  0xe7,  0x0a,  0x10,  0xfe,
13705   0x15,  0x00,  0x64,  0x79,  0x2a,  0x01,  0xe3,  0x18,  0x06,  0x04,  0x42,  0x92,  0x08,  0x54,  0x1b,  0x37,
13706   0x12,  0x2f,  0x01,  0x73,  0x18,  0x06,  0x04,  0xfe,  0x38,  0x90,  0xfe,  0xba,  0x90,  0x3a,  0xce,  0x3b,
13707   0xcf,  0xfe,  0x48,  0x55,  0x35,  0xfe,  0xc9,  0x55,  0x04,  0x22,  0xa3,  0x77,  0x13,  0xa3,  0x04,  0x09,
13708   0xa4,  0x01,  0x0e,  0xfe,  0x41,  0x48,  0x09,  0x46,  0x01,  0x0e,  0xfe,  0x49,  0x44,  0x17,  0xfe,  0xe8,
13709   0x18,  0x77,  0x78,  0x04,  0x09,  0x48,  0x01,  0x0e,  0x07,  0x11,  0x4e,  0x09,  0x5d,  0x01,  0xa8,  0x09,
13710   0x46,  0x01,  0x0e,  0x77,  0x78,  0x04,  0xfe,  0x4e,  0xe4,  0x19,  0x6b,  0xfe,  0x1c,  0x19,  0x03,  0xfe,
13711   0x90,  0x00,  0xfe,  0x3a,  0x45,  0xfe,  0x2c,  0x10,  0xfe,  0x4e,  0xe4,  0xc9,  0x6b,  0xfe,  0x2e,  0x19,
13712   0x03,  0xfe,  0x92,  0x00,  0xfe,  0x02,  0xe6,  0x1a,  0xe5,  0xfe,  0x4e,  0xe4,  0xfe,  0x0b,  0x00,  0x6b,
13713   0xfe,  0x40,  0x19,  0x03,  0xfe,  0x94,  0x00,  0xfe,  0x02,  0xe6,  0x1f,  0xfe,  0x08,  0x10,  0x03,  0xfe,
13714   0x96,  0x00,  0xfe,  0x02,  0xe6,  0x6d,  0xfe,  0x4e,  0x45,  0xea,  0xba,  0xff,  0x04,  0x68,  0x54,  0xe7,
13715   0x1e,  0x6e,  0xfe,  0x08,  0x1c,  0xfe,  0x67,  0x19,  0xfe,  0x0a,  0x1c,  0xfe,  0x1a,  0xf4,  0xfe,  0x00,
13716   0x04,  0xea,  0xfe,  0x48,  0xf4,  0x19,  0x7a,  0xfe,  0x74,  0x19,  0x0f,  0x19,  0x04,  0x07,  0x7e,  0xfe,
13717   0x5a,  0xf0,  0xfe,  0x84,  0x19,  0x25,  0xfe,  0x09,  0x00,  0xfe,  0x34,  0x10,  0x07,  0x1a,  0xfe,  0x5a,
13718   0xf0,  0xfe,  0x92,  0x19,  0x25,  0xca,  0xfe,  0x26,  0x10,  0x07,  0x19,  0x66,  0x25,  0x6d,  0xe5,  0x07,
13719   0x0a,  0x66,  0x25,  0x9e,  0xfe,  0x0e,  0x10,  0x07,  0x06,  0x66,  0x25,  0x59,  0xa9,  0xb8,  0x04,  0x15,
13720   0xfe,  0x09,  0x00,  0x01,  0x36,  0xfe,  0x04,  0xfe,  0x81,  0x03,  0x83,  0xfe,  0x40,  0x5c,  0x04,  0x1c,
13721   0xf7,  0xfe,  0x14,  0xf0,  0x0b,  0x27,  0xfe,  0xd6,  0x19,  0x1c,  0xf7,  0x7b,  0xf7,  0xfe,  0x82,  0xf0,
13722   0xfe,  0xda,  0x19,  0x04,  0xff,  0xcc,  0x00,  0x00,
13723 };
13724
13725 STATIC unsigned short _adv_asc38C0800_size =
13726         sizeof(_adv_asc38C0800_buf); /* 0x14E1 */
13727 STATIC ADV_DCNT _adv_asc38C0800_chksum =
13728         0x050D3FD8UL; /* Expanded little-endian checksum. */
13729
13730 /* Microcode buffer is kept after initialization for error recovery. */
13731 STATIC unsigned char _adv_asc38C1600_buf[] = {
13732   0x00,  0x00,  0x00,  0xf2,  0x00,  0x16,  0x00,  0xfc,  0x00,  0x10,  0x00,  0xf0,  0x18,  0xe4,  0x01,  0x00,
13733   0x04,  0x1e,  0x48,  0xe4,  0x03,  0xf6,  0xf7,  0x13,  0x2e,  0x1e,  0x02,  0x00,  0x07,  0x17,  0xc0,  0x5f,
13734   0x00,  0xfa,  0xff,  0xff,  0x04,  0x00,  0x00,  0xf6,  0x09,  0xe7,  0x82,  0xe7,  0x85,  0xf0,  0x86,  0xf0,
13735   0x4e,  0x10,  0x9e,  0xe7,  0xff,  0x00,  0x55,  0xf0,  0x01,  0xf6,  0x03,  0x00,  0x98,  0x57,  0x01,  0xe6,
13736   0x00,  0xea,  0x00,  0xec,  0x01,  0xfa,  0x18,  0xf4,  0x08,  0x00,  0xf0,  0x1d,  0x38,  0x54,  0x32,  0xf0,
13737   0x10,  0x00,  0xc2,  0x0e,  0x1e,  0xf0,  0xd5,  0xf0,  0xbc,  0x00,  0x4b,  0xe4,  0x00,  0xe6,  0xb1,  0xf0,
13738   0xb4,  0x00,  0x02,  0x13,  0x3e,  0x1c,  0xc8,  0x47,  0x3e,  0x00,  0xd8,  0x01,  0x06,  0x13,  0x0c,  0x1c,
13739   0x5e,  0x1e,  0x00,  0x57,  0xc8,  0x57,  0x01,  0xfc,  0xbc,  0x0e,  0xa2,  0x12,  0xb9,  0x54,  0x00,  0x80,
13740   0x62,  0x0a,  0x5a,  0x12,  0xc8,  0x15,  0x3e,  0x1e,  0x18,  0x40,  0xbd,  0x56,  0x03,  0xe6,  0x01,  0xea,
13741   0x5c,  0xf0,  0x0f,  0x00,  0x20,  0x00,  0x6c,  0x01,  0x6e,  0x01,  0x04,  0x12,  0x04,  0x13,  0xbb,  0x55,
13742   0x3c,  0x56,  0x3e,  0x57,  0x03,  0x58,  0x4a,  0xe4,  0x40,  0x00,  0xb6,  0x00,  0xbb,  0x00,  0xc0,  0x00,
13743   0x00,  0x01,  0x01,  0x01,  0x3e,  0x01,  0x58,  0x0a,  0x44,  0x10,  0x0a,  0x12,  0x4c,  0x1c,  0x4e,  0x1c,
13744   0x02,  0x4a,  0x30,  0xe4,  0x05,  0xe6,  0x0c,  0x00,  0x3c,  0x00,  0x80,  0x00,  0x24,  0x01,  0x3c,  0x01,
13745   0x68,  0x01,  0x6a,  0x01,  0x70,  0x01,  0x72,  0x01,  0x74,  0x01,  0x76,  0x01,  0x78,  0x01,  0x7c,  0x01,
13746   0xc6,  0x0e,  0x0c,  0x10,  0xac,  0x12,  0xae,  0x12,  0x16,  0x1a,  0x32,  0x1c,  0x6e,  0x1e,  0x02,  0x48,
13747   0x3a,  0x55,  0xc9,  0x57,  0x02,  0xee,  0x5b,  0xf0,  0x03,  0xf7,  0x06,  0xf7,  0x03,  0xfc,  0x06,  0x00,
13748   0x1e,  0x00,  0xbe,  0x00,  0xe1,  0x00,  0x0c,  0x12,  0x18,  0x1a,  0x70,  0x1a,  0x30,  0x1c,  0x38,  0x1c,
13749   0x10,  0x44,  0x00,  0x4c,  0xb0,  0x57,  0x40,  0x5c,  0x4d,  0xe4,  0x04,  0xea,  0x5d,  0xf0,  0xa7,  0xf0,
13750   0x04,  0xf6,  0x02,  0xfc,  0x05,  0x00,  0x09,  0x00,  0x19,  0x00,  0x32,  0x00,  0x33,  0x00,  0x34,  0x00,
13751   0x36,  0x00,  0x98,  0x00,  0x9e,  0x00,  0xcc,  0x00,  0x20,  0x01,  0x4e,  0x01,  0x79,  0x01,  0x3c,  0x09,
13752   0x68,  0x0d,  0x02,  0x10,  0x04,  0x10,  0x3a,  0x10,  0x08,  0x12,  0x0a,  0x13,  0x40,  0x16,  0x50,  0x16,
13753   0x00,  0x17,  0x4a,  0x19,  0x00,  0x4e,  0x00,  0x54,  0x01,  0x58,  0x00,  0xdc,  0x05,  0xf0,  0x09,  0xf0,
13754   0x59,  0xf0,  0xb8,  0xf0,  0x48,  0xf4,  0x0e,  0xf7,  0x0a,  0x00,  0x9b,  0x00,  0x9c,  0x00,  0xa4,  0x00,
13755   0xb5,  0x00,  0xba,  0x00,  0xd0,  0x00,  0xe7,  0x00,  0xf0,  0x03,  0x69,  0x08,  0xe9,  0x09,  0x5c,  0x0c,
13756   0xb6,  0x12,  0xbc,  0x19,  0xd8,  0x1b,  0x20,  0x1c,  0x34,  0x1c,  0x36,  0x1c,  0x42,  0x1d,  0x08,  0x44,
13757   0x38,  0x44,  0x91,  0x44,  0x0a,  0x45,  0x48,  0x46,  0x89,  0x48,  0x68,  0x54,  0x83,  0x55,  0x83,  0x59,
13758   0x31,  0xe4,  0x02,  0xe6,  0x07,  0xf0,  0x08,  0xf0,  0x0b,  0xf0,  0x0c,  0xf0,  0x4b,  0xf4,  0x04,  0xf8,
13759   0x05,  0xf8,  0x02,  0xfa,  0x03,  0xfa,  0x04,  0xfc,  0x05,  0xfc,  0x07,  0x00,  0xa8,  0x00,  0xaa,  0x00,
13760   0xb9,  0x00,  0xe0,  0x00,  0xe5,  0x00,  0x22,  0x01,  0x26,  0x01,  0x60,  0x01,  0x7a,  0x01,  0x82,  0x01,
13761   0xc8,  0x01,  0xca,  0x01,  0x86,  0x02,  0x6a,  0x03,  0x18,  0x05,  0xb2,  0x07,  0x68,  0x08,  0x10,  0x0d,
13762   0x06,  0x10,  0x0a,  0x10,  0x0e,  0x10,  0x12,  0x10,  0x60,  0x10,  0xed,  0x10,  0xf3,  0x10,  0x06,  0x12,
13763   0x10,  0x12,  0x1e,  0x12,  0x0c,  0x13,  0x0e,  0x13,  0x10,  0x13,  0xfe,  0x9c,  0xf0,  0x35,  0x05,  0xfe,
13764   0xec,  0x0e,  0xff,  0x10,  0x00,  0x00,  0xe9,  0xfe,  0x34,  0x1f,  0x00,  0xe8,  0xfe,  0x88,  0x01,  0xff,
13765   0x03,  0x00,  0x00,  0xfe,  0x93,  0x15,  0xfe,  0x0f,  0x05,  0xff,  0x38,  0x00,  0x00,  0xfe,  0x57,  0x24,
13766   0x00,  0xfe,  0x4c,  0x00,  0x65,  0xff,  0x04,  0x00,  0x00,  0x1a,  0xff,  0x09,  0x00,  0x00,  0xff,  0x08,
13767   0x01,  0x01,  0xff,  0x08,  0xff,  0xff,  0xff,  0x27,  0x00,  0x00,  0xff,  0x10,  0xff,  0xff,  0xff,  0x13,
13768   0x00,  0x00,  0xfe,  0x78,  0x56,  0xfe,  0x34,  0x12,  0xff,  0x21,  0x00,  0x00,  0xfe,  0x04,  0xf7,  0xe8,
13769   0x37,  0x7d,  0x0d,  0x01,  0xfe,  0x4a,  0x11,  0xfe,  0x04,  0xf7,  0xe8,  0x7d,  0x0d,  0x51,  0x37,  0xfe,
13770   0x3d,  0xf0,  0xfe,  0x0c,  0x02,  0xfe,  0x20,  0xf0,  0xbc,  0xfe,  0x91,  0xf0,  0xfe,  0xf8,  0x01,  0xfe,
13771   0x90,  0xf0,  0xfe,  0xf8,  0x01,  0xfe,  0x8f,  0xf0,  0xbc,  0x03,  0x67,  0x4d,  0x05,  0xfe,  0x08,  0x0f,
13772   0x01,  0xfe,  0x78,  0x0f,  0xfe,  0xdd,  0x12,  0x05,  0xfe,  0x0e,  0x03,  0xfe,  0x28,  0x1c,  0x03,  0xfe,
13773   0xa6,  0x00,  0xfe,  0xd1,  0x12,  0x3e,  0x22,  0xfe,  0xa6,  0x00,  0xac,  0xfe,  0x48,  0xf0,  0xfe,  0x90,
13774   0x02,  0xfe,  0x49,  0xf0,  0xfe,  0xaa,  0x02,  0xfe,  0x4a,  0xf0,  0xfe,  0xc8,  0x02,  0xfe,  0x46,  0xf0,
13775   0xfe,  0x5a,  0x02,  0xfe,  0x47,  0xf0,  0xfe,  0x60,  0x02,  0xfe,  0x43,  0xf0,  0xfe,  0x4e,  0x02,  0xfe,
13776   0x44,  0xf0,  0xfe,  0x52,  0x02,  0xfe,  0x45,  0xf0,  0xfe,  0x56,  0x02,  0x1c,  0x0d,  0xa2,  0x1c,  0x07,
13777   0x22,  0xb7,  0x05,  0x35,  0xfe,  0x00,  0x1c,  0xfe,  0xf1,  0x10,  0xfe,  0x02,  0x1c,  0xf5,  0xfe,  0x1e,
13778   0x1c,  0xfe,  0xe9,  0x10,  0x01,  0x5f,  0xfe,  0xe7,  0x10,  0xfe,  0x06,  0xfc,  0xde,  0x0a,  0x81,  0x01,
13779   0xa3,  0x05,  0x35,  0x1f,  0x95,  0x47,  0xb8,  0x01,  0xfe,  0xe4,  0x11,  0x0a,  0x81,  0x01,  0x5c,  0xfe,
13780   0xbd,  0x10,  0x0a,  0x81,  0x01,  0x5c,  0xfe,  0xad,  0x10,  0xfe,  0x16,  0x1c,  0xfe,  0x58,  0x1c,  0x1c,
13781   0x07,  0x22,  0xb7,  0x37,  0x2a,  0x35,  0xfe,  0x3d,  0xf0,  0xfe,  0x0c,  0x02,  0x2b,  0xfe,  0x9e,  0x02,
13782   0xfe,  0x5a,  0x1c,  0xfe,  0x12,  0x1c,  0xfe,  0x14,  0x1c,  0x1f,  0xfe,  0x30,  0x00,  0x47,  0xb8,  0x01,
13783   0xfe,  0xd4,  0x11,  0x1c,  0x07,  0x22,  0xb7,  0x05,  0xe9,  0x21,  0x2c,  0x09,  0x1a,  0x31,  0xfe,  0x69,
13784   0x10,  0x1c,  0x07,  0x22,  0xb7,  0xfe,  0x04,  0xec,  0x2c,  0x60,  0x01,  0xfe,  0x1e,  0x1e,  0x20,  0x2c,
13785   0xfe,  0x05,  0xf6,  0xde,  0x01,  0xfe,  0x62,  0x1b,  0x01,  0x0c,  0x61,  0x4a,  0x44,  0x15,  0x56,  0x51,
13786   0x01,  0xfe,  0x9e,  0x1e,  0x01,  0xfe,  0x96,  0x1a,  0x05,  0x35,  0x0a,  0x57,  0x01,  0x18,  0x09,  0x00,
13787   0x36,  0x01,  0x85,  0xfe,  0x18,  0x10,  0xfe,  0x41,  0x58,  0x0a,  0xba,  0x01,  0x18,  0xfe,  0xc8,  0x54,
13788   0x7b,  0xfe,  0x1c,  0x03,  0x01,  0xfe,  0x96,  0x1a,  0x05,  0x35,  0x37,  0x60,  0xfe,  0x02,  0xe8,  0x30,
13789   0xfe,  0xbf,  0x57,  0xfe,  0x9e,  0x43,  0xfe,  0x77,  0x57,  0xfe,  0x27,  0xf0,  0xfe,  0xe4,  0x01,  0xfe,
13790   0x07,  0x4b,  0xfe,  0x20,  0xf0,  0xbc,  0xfe,  0x40,  0x1c,  0x2a,  0xeb,  0xfe,  0x26,  0xf0,  0xfe,  0x66,
13791   0x03,  0xfe,  0xa0,  0xf0,  0xfe,  0x54,  0x03,  0xfe,  0x11,  0xf0,  0xbc,  0xfe,  0xef,  0x10,  0xfe,  0x9f,
13792   0xf0,  0xfe,  0x74,  0x03,  0xfe,  0x46,  0x1c,  0x19,  0xfe,  0x11,  0x00,  0x05,  0x70,  0x37,  0xfe,  0x48,
13793   0x1c,  0xfe,  0x46,  0x1c,  0x01,  0x0c,  0x06,  0x28,  0xfe,  0x18,  0x13,  0x26,  0x21,  0xb9,  0xc7,  0x20,
13794   0xb9,  0x0a,  0x57,  0x01,  0x18,  0xc7,  0x89,  0x01,  0xfe,  0xc8,  0x1a,  0x15,  0xe1,  0x2a,  0xeb,  0xfe,
13795   0x01,  0xf0,  0xeb,  0xfe,  0x82,  0xf0,  0xfe,  0xa4,  0x03,  0xfe,  0x9c,  0x32,  0x15,  0xfe,  0xe4,  0x00,
13796   0x2f,  0xfe,  0xb6,  0x03,  0x2a,  0x3c,  0x16,  0xfe,  0xc6,  0x03,  0x01,  0x41,  0xfe,  0x06,  0xf0,  0xfe,
13797   0xd6,  0x03,  0xaf,  0xa0,  0xfe,  0x0a,  0xf0,  0xfe,  0xa2,  0x07,  0x05,  0x29,  0x03,  0x81,  0x1e,  0x1b,
13798   0xfe,  0x24,  0x05,  0x1f,  0x63,  0x01,  0x42,  0x8f,  0xfe,  0x70,  0x02,  0x05,  0xea,  0xfe,  0x46,  0x1c,
13799   0x37,  0x7d,  0x1d,  0xfe,  0x67,  0x1b,  0xfe,  0xbf,  0x57,  0xfe,  0x77,  0x57,  0xfe,  0x48,  0x1c,  0x75,
13800   0x01,  0xa6,  0x86,  0x0a,  0x57,  0x01,  0x18,  0x09,  0x00,  0x1b,  0xec,  0x0a,  0xe1,  0x01,  0x18,  0x77,
13801   0x50,  0x40,  0x8d,  0x30,  0x03,  0x81,  0x1e,  0xf8,  0x1f,  0x63,  0x01,  0x42,  0x8f,  0xfe,  0x70,  0x02,
13802   0x05,  0xea,  0xd7,  0x99,  0xd8,  0x9c,  0x2a,  0x29,  0x2f,  0xfe,  0x4e,  0x04,  0x16,  0xfe,  0x4a,  0x04,
13803   0x7e,  0xfe,  0xa0,  0x00,  0xfe,  0x9b,  0x57,  0xfe,  0x54,  0x12,  0x32,  0xff,  0x02,  0x00,  0x10,  0x01,
13804   0x08,  0x16,  0xfe,  0x02,  0x05,  0x32,  0x01,  0x08,  0x16,  0x29,  0x27,  0x25,  0xee,  0xfe,  0x4c,  0x44,
13805   0xfe,  0x58,  0x12,  0x50,  0xfe,  0x44,  0x48,  0x13,  0x34,  0xfe,  0x4c,  0x54,  0x7b,  0xec,  0x60,  0x8d,
13806   0x30,  0x01,  0xfe,  0x4e,  0x1e,  0xfe,  0x48,  0x47,  0xfe,  0x7c,  0x13,  0x01,  0x0c,  0x06,  0x28,  0xfe,
13807   0x32,  0x13,  0x01,  0x43,  0x09,  0x9b,  0xfe,  0x68,  0x13,  0xfe,  0x26,  0x10,  0x13,  0x34,  0xfe,  0x4c,
13808   0x54,  0x7b,  0xec,  0x01,  0xfe,  0x4e,  0x1e,  0xfe,  0x48,  0x47,  0xfe,  0x54,  0x13,  0x01,  0x0c,  0x06,
13809   0x28,  0xa5,  0x01,  0x43,  0x09,  0x9b,  0xfe,  0x40,  0x13,  0x01,  0x0c,  0x06,  0x28,  0xf9,  0x1f,  0x7f,
13810   0x01,  0x0c,  0x06,  0x07,  0x4d,  0x1f,  0xfe,  0x0d,  0x00,  0x01,  0x42,  0x8f,  0xfe,  0xa4,  0x0e,  0x05,
13811   0x29,  0x32,  0x15,  0xfe,  0xe6,  0x00,  0x0f,  0xfe,  0x1c,  0x90,  0x04,  0xfe,  0x9c,  0x93,  0x3a,  0x0b,
13812   0x0e,  0x8b,  0x02,  0x1f,  0x7f,  0x01,  0x42,  0x05,  0x35,  0xfe,  0x42,  0x5b,  0x7d,  0x1d,  0xfe,  0x46,
13813   0x59,  0xfe,  0xbf,  0x57,  0xfe,  0x77,  0x57,  0x0f,  0xfe,  0x87,  0x80,  0x04,  0xfe,  0x87,  0x83,  0xfe,
13814   0xc9,  0x47,  0x0b,  0x0e,  0xd0,  0x65,  0x01,  0x0c,  0x06,  0x0d,  0xfe,  0x98,  0x13,  0x0f,  0xfe,  0x20,
13815   0x80,  0x04,  0xfe,  0xa0,  0x83,  0x33,  0x0b,  0x0e,  0x09,  0x1d,  0xfe,  0x84,  0x12,  0x01,  0x38,  0x06,
13816   0x07,  0xfe,  0x70,  0x13,  0x03,  0xfe,  0xa2,  0x00,  0x1e,  0x1b,  0xfe,  0xda,  0x05,  0xd0,  0x54,  0x01,
13817   0x38,  0x06,  0x0d,  0xfe,  0x58,  0x13,  0x03,  0xfe,  0xa0,  0x00,  0x1e,  0xfe,  0x50,  0x12,  0x5e,  0xff,
13818   0x02,  0x00,  0x10,  0x2f,  0xfe,  0x90,  0x05,  0x2a,  0x3c,  0xcc,  0xff,  0x02,  0x00,  0x10,  0x2f,  0xfe,
13819   0x9e,  0x05,  0x17,  0xfe,  0xf4,  0x05,  0x15,  0xfe,  0xe3,  0x00,  0x26,  0x01,  0x38,  0xfe,  0x4a,  0xf0,
13820   0xfe,  0xc0,  0x05,  0xfe,  0x49,  0xf0,  0xfe,  0xba,  0x05,  0x71,  0x2e,  0xfe,  0x21,  0x00,  0xf1,  0x2e,
13821   0xfe,  0x22,  0x00,  0xa2,  0x2e,  0x4a,  0xfe,  0x09,  0x48,  0xff,  0x02,  0x00,  0x10,  0x2f,  0xfe,  0xd0,
13822   0x05,  0x17,  0xfe,  0xf4,  0x05,  0xfe,  0xe2,  0x08,  0x01,  0x38,  0x06,  0xfe,  0x1c,  0x00,  0x4d,  0x01,
13823   0xa7,  0x2e,  0x07,  0x20,  0xe4,  0x47,  0xfe,  0x27,  0x01,  0x01,  0x0c,  0x06,  0x28,  0xfe,  0x24,  0x12,
13824   0x3e,  0x01,  0x84,  0x1f,  0x7f,  0x01,  0x0c,  0x06,  0x07,  0x4d,  0x1f,  0xfe,  0x0d,  0x00,  0x01,  0x42,
13825   0x8f,  0xfe,  0xa4,  0x0e,  0x05,  0x29,  0x03,  0xe6,  0x1e,  0xfe,  0xca,  0x13,  0x03,  0xb6,  0x1e,  0xfe,
13826   0x40,  0x12,  0x03,  0x66,  0x1e,  0xfe,  0x38,  0x13,  0x3e,  0x01,  0x84,  0x17,  0xfe,  0x72,  0x06,  0x0a,
13827   0x07,  0x01,  0x38,  0x06,  0x24,  0xfe,  0x02,  0x12,  0x4f,  0x01,  0xfe,  0x56,  0x19,  0x16,  0xfe,  0x68,
13828   0x06,  0x15,  0x82,  0x01,  0x41,  0x15,  0xe2,  0x03,  0x66,  0x8a,  0x10,  0x66,  0x03,  0x9a,  0x1e,  0xfe,
13829   0x70,  0x12,  0x03,  0x55,  0x1e,  0xfe,  0x68,  0x13,  0x01,  0xc6,  0x09,  0x12,  0x48,  0xfe,  0x92,  0x06,
13830   0x2e,  0x12,  0x01,  0xfe,  0xac,  0x1d,  0xfe,  0x43,  0x48,  0x62,  0x80,  0x13,  0x58,  0xff,  0x02,  0x00,
13831   0x57,  0x52,  0xad,  0x23,  0x3f,  0x4e,  0x62,  0x49,  0x3e,  0x01,  0x84,  0x17,  0xfe,  0xea,  0x06,  0x01,
13832   0x38,  0x06,  0x12,  0xf7,  0x45,  0x0a,  0x95,  0x01,  0xfe,  0x84,  0x19,  0x16,  0xfe,  0xe0,  0x06,  0x15,
13833   0x82,  0x01,  0x41,  0x15,  0xe2,  0x03,  0x55,  0x8a,  0x10,  0x55,  0x1c,  0x07,  0x01,  0x84,  0xfe,  0xae,
13834   0x10,  0x03,  0x6f,  0x1e,  0xfe,  0x9e,  0x13,  0x3e,  0x01,  0x84,  0x03,  0x9a,  0x1e,  0xfe,  0x1a,  0x12,
13835   0x01,  0x38,  0x06,  0x12,  0xfc,  0x01,  0xc6,  0x01,  0xfe,  0xac,  0x1d,  0xfe,  0x43,  0x48,  0x62,  0x80,
13836   0xf0,  0x45,  0x0a,  0x95,  0x03,  0xb6,  0x1e,  0xf8,  0x01,  0x38,  0x06,  0x24,  0x36,  0xfe,  0x02,  0xf6,
13837   0x07,  0x71,  0x78,  0x8c,  0x00,  0x4d,  0x62,  0x49,  0x3e,  0x2d,  0x93,  0x4e,  0xd0,  0x0d,  0x17,  0xfe,
13838   0x9a,  0x07,  0x01,  0xfe,  0xc0,  0x19,  0x16,  0xfe,  0x90,  0x07,  0x26,  0x20,  0x9e,  0x15,  0x82,  0x01,
13839   0x41,  0x15,  0xe2,  0x21,  0x9e,  0x09,  0x07,  0xfb,  0x03,  0xe6,  0xfe,  0x58,  0x57,  0x10,  0xe6,  0x05,
13840   0xfe,  0x2a,  0x06,  0x03,  0x6f,  0x8a,  0x10,  0x6f,  0x1c,  0x07,  0x01,  0x84,  0xfe,  0x9c,  0x32,  0x5f,
13841   0x75,  0x01,  0xa6,  0x86,  0x15,  0xfe,  0xe2,  0x00,  0x2f,  0xed,  0x2a,  0x3c,  0xfe,  0x0a,  0xf0,  0xfe,
13842   0xce,  0x07,  0xae,  0xfe,  0x96,  0x08,  0xfe,  0x06,  0xf0,  0xfe,  0x9e,  0x08,  0xaf,  0xa0,  0x05,  0x29,
13843   0x01,  0x0c,  0x06,  0x0d,  0xfe,  0x2e,  0x12,  0x14,  0x1d,  0x01,  0x08,  0x14,  0x00,  0x01,  0x08,  0x14,
13844   0x00,  0x01,  0x08,  0x14,  0x00,  0x01,  0x08,  0xfe,  0x99,  0xa4,  0x01,  0x08,  0x14,  0x00,  0x05,  0xfe,
13845   0xc6,  0x09,  0x01,  0x76,  0x06,  0x12,  0xfe,  0x3a,  0x12,  0x01,  0x0c,  0x06,  0x12,  0xfe,  0x30,  0x13,
13846   0x14,  0xfe,  0x1b,  0x00,  0x01,  0x08,  0x14,  0x00,  0x01,  0x08,  0x14,  0x00,  0x01,  0x08,  0x14,  0x00,
13847   0x01,  0x08,  0x14,  0x07,  0x01,  0x08,  0x14,  0x00,  0x05,  0xef,  0x7c,  0x4a,  0x78,  0x4f,  0x0f,  0xfe,
13848   0x9a,  0x81,  0x04,  0xfe,  0x9a,  0x83,  0xfe,  0xcb,  0x47,  0x0b,  0x0e,  0x2d,  0x28,  0x48,  0xfe,  0x6c,
13849   0x08,  0x0a,  0x28,  0xfe,  0x09,  0x6f,  0xca,  0xfe,  0xca,  0x45,  0xfe,  0x32,  0x12,  0x53,  0x63,  0x4e,
13850   0x7c,  0x97,  0x2f,  0xfe,  0x7e,  0x08,  0x2a,  0x3c,  0xfe,  0x0a,  0xf0,  0xfe,  0x6c,  0x08,  0xaf,  0xa0,
13851   0xae,  0xfe,  0x96,  0x08,  0x05,  0x29,  0x01,  0x41,  0x05,  0xed,  0x14,  0x24,  0x05,  0xed,  0xfe,  0x9c,
13852   0xf7,  0x9f,  0x01,  0xfe,  0xae,  0x1e,  0xfe,  0x18,  0x58,  0x01,  0xfe,  0xbe,  0x1e,  0xfe,  0x99,  0x58,
13853   0xfe,  0x78,  0x18,  0xfe,  0xf9,  0x18,  0x8e,  0xfe,  0x16,  0x09,  0x10,  0x6a,  0x22,  0x6b,  0x01,  0x0c,
13854   0x61,  0x54,  0x44,  0x21,  0x2c,  0x09,  0x1a,  0xf8,  0x77,  0x01,  0xfe,  0x7e,  0x1e,  0x47,  0x2c,  0x7a,
13855   0x30,  0xf0,  0xfe,  0x83,  0xe7,  0xfe,  0x3f,  0x00,  0x71,  0xfe,  0x03,  0x40,  0x01,  0x0c,  0x61,  0x65,
13856   0x44,  0x01,  0xc2,  0xc8,  0xfe,  0x1f,  0x40,  0x20,  0x6e,  0x01,  0xfe,  0x6a,  0x16,  0xfe,  0x08,  0x50,
13857   0xfe,  0x8a,  0x50,  0xfe,  0x44,  0x51,  0xfe,  0xc6,  0x51,  0xfe,  0x10,  0x10,  0x01,  0xfe,  0xce,  0x1e,
13858   0x01,  0xfe,  0xde,  0x1e,  0x10,  0x68,  0x22,  0x69,  0x01,  0xfe,  0xee,  0x1e,  0x01,  0xfe,  0xfe,  0x1e,
13859   0xfe,  0x40,  0x50,  0xfe,  0xc2,  0x50,  0x10,  0x4b,  0x22,  0x4c,  0xfe,  0x8a,  0x10,  0x01,  0x0c,  0x06,
13860   0x54,  0xfe,  0x50,  0x12,  0x01,  0xfe,  0xae,  0x1e,  0x01,  0xfe,  0xbe,  0x1e,  0x10,  0x6a,  0x22,  0x6b,
13861   0x01,  0x0c,  0x06,  0x65,  0x4e,  0x01,  0xc2,  0x0f,  0xfe,  0x1f,  0x80,  0x04,  0xfe,  0x9f,  0x83,  0x33,
13862   0x0b,  0x0e,  0x20,  0x6e,  0x0f,  0xfe,  0x44,  0x90,  0x04,  0xfe,  0xc4,  0x93,  0x3a,  0x0b,  0xfe,  0xc6,
13863   0x90,  0x04,  0xfe,  0xc6,  0x93,  0x79,  0x0b,  0x0e,  0x10,  0x6c,  0x22,  0x6d,  0x01,  0xfe,  0xce,  0x1e,
13864   0x01,  0xfe,  0xde,  0x1e,  0x10,  0x68,  0x22,  0x69,  0x0f,  0xfe,  0x40,  0x90,  0x04,  0xfe,  0xc0,  0x93,
13865   0x3a,  0x0b,  0xfe,  0xc2,  0x90,  0x04,  0xfe,  0xc2,  0x93,  0x79,  0x0b,  0x0e,  0x10,  0x4b,  0x22,  0x4c,
13866   0x10,  0x64,  0x22,  0x34,  0x01,  0x0c,  0x61,  0x24,  0x44,  0x37,  0x13,  0xfe,  0x4e,  0x11,  0x2f,  0xfe,
13867   0xde,  0x09,  0xfe,  0x9e,  0xf0,  0xfe,  0xf2,  0x09,  0xfe,  0x01,  0x48,  0x1b,  0x3c,  0x37,  0x88,  0xf5,
13868   0xd4,  0xfe,  0x1e,  0x0a,  0xd5,  0xfe,  0x42,  0x0a,  0xd2,  0xfe,  0x1e,  0x0a,  0xd3,  0xfe,  0x42,  0x0a,
13869   0xae,  0xfe,  0x12,  0x0a,  0xfe,  0x06,  0xf0,  0xfe,  0x18,  0x0a,  0xaf,  0xa0,  0x05,  0x29,  0x01,  0x41,
13870   0xfe,  0xc1,  0x10,  0x14,  0x24,  0xfe,  0xc1,  0x10,  0x01,  0x76,  0x06,  0x07,  0xfe,  0x14,  0x12,  0x01,
13871   0x76,  0x06,  0x0d,  0x5d,  0x01,  0x0c,  0x06,  0x0d,  0xfe,  0x74,  0x12,  0xfe,  0x2e,  0x1c,  0x05,  0xfe,
13872   0x1a,  0x0c,  0x01,  0x76,  0x06,  0x07,  0x5d,  0x01,  0x76,  0x06,  0x0d,  0x41,  0xfe,  0x2c,  0x1c,  0xfe,
13873   0xaa,  0xf0,  0xfe,  0xce,  0x0a,  0xfe,  0xac,  0xf0,  0xfe,  0x66,  0x0a,  0xfe,  0x92,  0x10,  0xc4,  0xf6,
13874   0xfe,  0xad,  0xf0,  0xfe,  0x72,  0x0a,  0x05,  0xfe,  0x1a,  0x0c,  0xc5,  0xfe,  0xe7,  0x10,  0xfe,  0x2b,
13875   0xf0,  0xbf,  0xfe,  0x6b,  0x18,  0x23,  0xfe,  0x00,  0xfe,  0xfe,  0x1c,  0x12,  0xac,  0xfe,  0xd2,  0xf0,
13876   0xbf,  0xfe,  0x76,  0x18,  0x23,  0x1d,  0x1b,  0xbf,  0x03,  0xe3,  0x23,  0x07,  0x1b,  0xbf,  0xd4,  0x5b,
13877   0xd5,  0x5b,  0xd2,  0x5b,  0xd3,  0x5b,  0xc4,  0xc5,  0xfe,  0xa9,  0x10,  0x75,  0x5e,  0x32,  0x1f,  0x7f,
13878   0x01,  0x42,  0x19,  0xfe,  0x35,  0x00,  0xfe,  0x01,  0xf0,  0x70,  0x19,  0x98,  0x05,  0x70,  0xfe,  0x74,
13879   0x18,  0x23,  0xfe,  0x00,  0xf8,  0x1b,  0x5b,  0x7d,  0x12,  0x01,  0xfe,  0x78,  0x0f,  0x4d,  0x01,  0xfe,
13880   0x96,  0x1a,  0x21,  0x30,  0x77,  0x7d,  0x1d,  0x05,  0x5b,  0x01,  0x0c,  0x06,  0x0d,  0x2b,  0xfe,  0xe2,
13881   0x0b,  0x01,  0x0c,  0x06,  0x54,  0xfe,  0xa6,  0x12,  0x01,  0x0c,  0x06,  0x24,  0xfe,  0x88,  0x13,  0x21,
13882   0x6e,  0xc7,  0x01,  0xfe,  0x1e,  0x1f,  0x0f,  0xfe,  0x83,  0x80,  0x04,  0xfe,  0x83,  0x83,  0xfe,  0xc9,
13883   0x47,  0x0b,  0x0e,  0xfe,  0xc8,  0x44,  0xfe,  0x42,  0x13,  0x0f,  0xfe,  0x04,  0x91,  0x04,  0xfe,  0x84,
13884   0x93,  0xfe,  0xca,  0x57,  0x0b,  0xfe,  0x86,  0x91,  0x04,  0xfe,  0x86,  0x93,  0xfe,  0xcb,  0x57,  0x0b,
13885   0x0e,  0x7a,  0x30,  0xfe,  0x40,  0x59,  0xfe,  0xc1,  0x59,  0x8e,  0x40,  0x03,  0x6a,  0x3b,  0x6b,  0x10,
13886   0x97,  0x22,  0x98,  0xd9,  0x6a,  0xda,  0x6b,  0x01,  0xc2,  0xc8,  0x7a,  0x30,  0x20,  0x6e,  0xdb,  0x64,
13887   0xdc,  0x34,  0x91,  0x6c,  0x7e,  0x6d,  0xfe,  0x44,  0x55,  0xfe,  0xe5,  0x55,  0xfe,  0x04,  0xfa,  0x64,
13888   0xfe,  0x05,  0xfa,  0x34,  0x01,  0xfe,  0x6a,  0x16,  0xa3,  0x26,  0x10,  0x97,  0x10,  0x98,  0x91,  0x6c,
13889   0x7e,  0x6d,  0xfe,  0x14,  0x10,  0x01,  0x0c,  0x06,  0x24,  0x1b,  0x40,  0x91,  0x4b,  0x7e,  0x4c,  0x01,
13890   0x0c,  0x06,  0xfe,  0xf7,  0x00,  0x44,  0x03,  0x68,  0x3b,  0x69,  0xfe,  0x10,  0x58,  0xfe,  0x91,  0x58,
13891   0xfe,  0x14,  0x59,  0xfe,  0x95,  0x59,  0x05,  0x5b,  0x01,  0x0c,  0x06,  0x24,  0x1b,  0x40,  0x01,  0x0c,
13892   0x06,  0xfe,  0xf7,  0x00,  0x44,  0x78,  0x01,  0xfe,  0x8e,  0x1e,  0x4f,  0x0f,  0xfe,  0x10,  0x90,  0x04,
13893   0xfe,  0x90,  0x93,  0x3a,  0x0b,  0xfe,  0x92,  0x90,  0x04,  0xfe,  0x92,  0x93,  0x79,  0x0b,  0x0e,  0xfe,
13894   0xbd,  0x10,  0x01,  0x43,  0x09,  0xbb,  0x1b,  0xfe,  0x6e,  0x0a,  0x15,  0xbb,  0x01,  0x0c,  0x06,  0x0d,
13895   0xfe,  0x14,  0x13,  0x03,  0x4b,  0x3b,  0x4c,  0x8e,  0xfe,  0x6e,  0x0a,  0xfe,  0x0c,  0x58,  0xfe,  0x8d,
13896   0x58,  0x05,  0x5b,  0x26,  0x3e,  0x0f,  0xfe,  0x19,  0x80,  0x04,  0xfe,  0x99,  0x83,  0x33,  0x0b,  0x0e,
13897   0xfe,  0xe5,  0x10,  0x01,  0x0c,  0x06,  0x0d,  0xfe,  0x1a,  0x12,  0xfe,  0x6c,  0x19,  0xfe,  0x19,  0x41,
13898   0xfe,  0x6b,  0x18,  0xac,  0xfe,  0xd1,  0xf0,  0xef,  0x1f,  0x92,  0x01,  0x42,  0x19,  0xfe,  0x44,  0x00,
13899   0xfe,  0x90,  0x10,  0xfe,  0x6c,  0x19,  0xd9,  0x4b,  0xfe,  0xed,  0x19,  0xda,  0x4c,  0xfe,  0x0c,  0x51,
13900   0xfe,  0x8e,  0x51,  0xfe,  0x6b,  0x18,  0x23,  0xfe,  0x00,  0xff,  0x31,  0xfe,  0x76,  0x10,  0xac,  0xfe,
13901   0xd2,  0xf0,  0xfe,  0xba,  0x0c,  0xfe,  0x76,  0x18,  0x23,  0x1d,  0x5d,  0x03,  0xe3,  0x23,  0x07,  0xfe,
13902   0x08,  0x13,  0x19,  0xfe,  0x16,  0x00,  0x05,  0x70,  0xfe,  0xd1,  0xf0,  0xfe,  0xcc,  0x0c,  0x1f,  0x92,
13903   0x01,  0x42,  0x19,  0xfe,  0x17,  0x00,  0x5c,  0xfe,  0xce,  0xf0,  0xfe,  0xd2,  0x0c,  0xfe,  0x3e,  0x10,
13904   0xfe,  0xcd,  0xf0,  0xfe,  0xde,  0x0c,  0x19,  0xfe,  0x22,  0x00,  0x05,  0x70,  0xfe,  0xcb,  0xf0,  0xfe,
13905   0xea,  0x0c,  0x19,  0xfe,  0x24,  0x00,  0x05,  0x70,  0xfe,  0xd0,  0xf0,  0xfe,  0xf4,  0x0c,  0x19,  0x94,
13906   0xfe,  0x1c,  0x10,  0xfe,  0xcf,  0xf0,  0xfe,  0xfe,  0x0c,  0x19,  0x4a,  0xf3,  0xfe,  0xcc,  0xf0,  0xef,
13907   0x01,  0x76,  0x06,  0x24,  0x4d,  0x19,  0xfe,  0x12,  0x00,  0x37,  0x13,  0xfe,  0x4e,  0x11,  0x2f,  0xfe,
13908   0x16,  0x0d,  0xfe,  0x9e,  0xf0,  0xfe,  0x2a,  0x0d,  0xfe,  0x01,  0x48,  0x1b,  0x3c,  0x37,  0x88,  0xf5,
13909   0xd4,  0x29,  0xd5,  0x29,  0xd2,  0x29,  0xd3,  0x29,  0x37,  0xfe,  0x9c,  0x32,  0x2f,  0xfe,  0x3e,  0x0d,
13910   0x2a,  0x3c,  0xae,  0xfe,  0x62,  0x0d,  0xaf,  0xa0,  0xd4,  0x9f,  0xd5,  0x9f,  0xd2,  0x9f,  0xd3,  0x9f,
13911   0x05,  0x29,  0x01,  0x41,  0xfe,  0xd3,  0x10,  0x15,  0xfe,  0xe8,  0x00,  0xc4,  0xc5,  0x75,  0xd7,  0x99,
13912   0xd8,  0x9c,  0xfe,  0x89,  0xf0,  0x29,  0x27,  0x25,  0xbe,  0xd7,  0x99,  0xd8,  0x9c,  0x2f,  0xfe,  0x8c,
13913   0x0d,  0x16,  0x29,  0x27,  0x25,  0xbd,  0xfe,  0x01,  0x48,  0xa4,  0x19,  0xfe,  0x42,  0x00,  0x05,  0x70,
13914   0x90,  0x07,  0xfe,  0x81,  0x49,  0x1b,  0xfe,  0x64,  0x0e,  0x01,  0x0c,  0x06,  0x0d,  0xfe,  0x44,  0x13,
13915   0x19,  0x00,  0x2d,  0x0d,  0xfe,  0x54,  0x12,  0x2d,  0xfe,  0x28,  0x00,  0x2b,  0xfe,  0xda,  0x0e,  0x0a,
13916   0x57,  0x01,  0x18,  0x09,  0x00,  0x36,  0x46,  0xfe,  0x28,  0x00,  0xfe,  0xfa,  0x10,  0x01,  0xfe,  0xf4,
13917   0x1c,  0x01,  0xfe,  0x00,  0x1d,  0x0a,  0xba,  0x01,  0xfe,  0x58,  0x10,  0x40,  0x15,  0x56,  0x01,  0x85,
13918   0x05,  0x35,  0x19,  0xfe,  0x44,  0x00,  0x2d,  0x0d,  0xf7,  0x46,  0x0d,  0xfe,  0xcc,  0x10,  0x01,  0xa7,
13919   0x46,  0x0d,  0xfe,  0xc2,  0x10,  0x01,  0xa7,  0x0f,  0xfe,  0x19,  0x82,  0x04,  0xfe,  0x99,  0x83,  0xfe,
13920   0xcc,  0x47,  0x0b,  0x0e,  0xfe,  0x34,  0x46,  0xa5,  0x46,  0x0d,  0x19,  0xfe,  0x43,  0x00,  0xfe,  0xa2,
13921   0x10,  0x01,  0x0c,  0x61,  0x0d,  0x44,  0x01,  0xfe,  0xf4,  0x1c,  0x01,  0xfe,  0x00,  0x1d,  0x40,  0x15,
13922   0x56,  0x01,  0x85,  0x7d,  0x0d,  0x40,  0x51,  0x01,  0xfe,  0x9e,  0x1e,  0x05,  0xfe,  0x3a,  0x03,  0x01,
13923   0x0c,  0x06,  0x0d,  0x5d,  0x46,  0x0d,  0x19,  0x00,  0xfe,  0x62,  0x10,  0x01,  0x76,  0x06,  0x12,  0xfe,
13924   0x5c,  0x12,  0x01,  0x0c,  0x06,  0x12,  0xfe,  0x52,  0x13,  0xfe,  0x1c,  0x1c,  0xfe,  0x9d,  0xf0,  0xfe,
13925   0x8e,  0x0e,  0xfe,  0x1c,  0x1c,  0xfe,  0x9d,  0xf0,  0xfe,  0x94,  0x0e,  0x01,  0x0c,  0x61,  0x12,  0x44,
13926   0xfe,  0x9f,  0x10,  0x19,  0xfe,  0x15,  0x00,  0xfe,  0x04,  0xe6,  0x0d,  0x4f,  0xfe,  0x2e,  0x10,  0x19,
13927   0xfe,  0x13,  0x00,  0xfe,  0x10,  0x10,  0x19,  0xfe,  0x47,  0x00,  0xf1,  0x19,  0xfe,  0x41,  0x00,  0xa2,
13928   0x19,  0xfe,  0x24,  0x00,  0x86,  0xc4,  0xc5,  0x75,  0x03,  0x81,  0x1e,  0x2b,  0xea,  0x4f,  0xfe,  0x04,
13929   0xe6,  0x12,  0xfe,  0x9d,  0x41,  0xfe,  0x1c,  0x42,  0x40,  0x01,  0xf4,  0x05,  0x35,  0xfe,  0x12,  0x1c,
13930   0x1f,  0x0d,  0x47,  0xb5,  0xc3,  0x1f,  0xfe,  0x31,  0x00,  0x47,  0xb8,  0x01,  0xfe,  0xd4,  0x11,  0x05,
13931   0xe9,  0x51,  0xfe,  0x06,  0xec,  0xe0,  0xfe,  0x0e,  0x47,  0x46,  0x28,  0xfe,  0xce,  0x45,  0x31,  0x51,
13932   0xfe,  0x06,  0xea,  0xe0,  0xfe,  0x47,  0x4b,  0x45,  0xfe,  0x75,  0x57,  0x03,  0x67,  0xfe,  0x98,  0x56,
13933   0xfe,  0x38,  0x12,  0x0a,  0x5a,  0x01,  0x18,  0xfe,  0x44,  0x48,  0x60,  0x01,  0x0c,  0x06,  0x28,  0xfe,
13934   0x18,  0x13,  0x0a,  0x57,  0x01,  0x18,  0x3e,  0xfe,  0x41,  0x58,  0x0a,  0xba,  0xfe,  0xfa,  0x14,  0xfe,
13935   0x49,  0x54,  0xb0,  0xfe,  0x5e,  0x0f,  0x05,  0xfe,  0x3a,  0x03,  0x0a,  0x67,  0xfe,  0xe0,  0x14,  0xfe,
13936   0x0e,  0x47,  0x46,  0x28,  0xfe,  0xce,  0x45,  0x31,  0x51,  0xfe,  0xce,  0x47,  0xfe,  0xad,  0x13,  0x05,
13937   0x35,  0x21,  0x2c,  0x09,  0x1a,  0xfe,  0x98,  0x12,  0x26,  0x20,  0x96,  0x20,  0xe7,  0xfe,  0x08,  0x1c,
13938   0xfe,  0x7c,  0x19,  0xfe,  0xfd,  0x19,  0xfe,  0x0a,  0x1c,  0x03,  0xe5,  0xfe,  0x48,  0x55,  0xa5,  0x3b,
13939   0xfe,  0x62,  0x01,  0xfe,  0xc9,  0x55,  0x31,  0xfe,  0x74,  0x10,  0x01,  0xfe,  0xf0,  0x1a,  0x03,  0xfe,
13940   0x38,  0x01,  0x3b,  0xfe,  0x3a,  0x01,  0x8e,  0xfe,  0x1e,  0x10,  0xfe,  0x02,  0xec,  0xe7,  0x53,  0x00,
13941   0x36,  0xfe,  0x04,  0xec,  0x2c,  0x60,  0xfe,  0x05,  0xf6,  0xfe,  0x34,  0x01,  0x01,  0xfe,  0x62,  0x1b,
13942   0x01,  0xfe,  0xce,  0x1e,  0xb2,  0x11,  0xfe,  0x18,  0x13,  0xca,  0xfe,  0x02,  0xea,  0xe7,  0x53,  0x92,
13943   0xfe,  0xc3,  0x13,  0x1f,  0x12,  0x47,  0xb5,  0xc3,  0xfe,  0x2a,  0x10,  0x03,  0xfe,  0x38,  0x01,  0x23,
13944   0xfe,  0xf0,  0xff,  0x10,  0xe5,  0x03,  0xfe,  0x3a,  0x01,  0x10,  0xfe,  0x62,  0x01,  0x01,  0xfe,  0x1e,
13945   0x1e,  0x20,  0x2c,  0x15,  0x56,  0x01,  0xfe,  0x9e,  0x1e,  0x13,  0x07,  0x02,  0x26,  0x02,  0x21,  0x96,
13946   0xc7,  0x20,  0x96,  0x09,  0x92,  0xfe,  0x79,  0x13,  0x1f,  0x1d,  0x47,  0xb5,  0xc3,  0xfe,  0xe1,  0x10,
13947   0xcf,  0xfe,  0x03,  0xdc,  0xfe,  0x73,  0x57,  0xfe,  0x80,  0x5d,  0x02,  0xcf,  0xfe,  0x03,  0xdc,  0xfe,
13948   0x5b,  0x57,  0xfe,  0x80,  0x5d,  0x02,  0xfe,  0x03,  0x57,  0xcf,  0x26,  0xfe,  0x00,  0xcc,  0x02,  0xfe,
13949   0x03,  0x57,  0xcf,  0x89,  0x02,  0x01,  0x0c,  0x06,  0x4a,  0xfe,  0x4e,  0x13,  0x0f,  0xfe,  0x1c,  0x80,
13950   0x04,  0xfe,  0x9c,  0x83,  0x33,  0x0b,  0x0e,  0x09,  0x07,  0xfe,  0x3a,  0x13,  0x0f,  0xfe,  0x1e,  0x80,
13951   0x04,  0xfe,  0x9e,  0x83,  0x33,  0x0b,  0x0e,  0xfe,  0x2a,  0x13,  0x0f,  0xfe,  0x1d,  0x80,  0x04,  0xfe,
13952   0x9d,  0x83,  0xfe,  0xf9,  0x13,  0x0e,  0xfe,  0x1c,  0x13,  0x01,  0xfe,  0xee,  0x1e,  0xac,  0xfe,  0x14,
13953   0x13,  0x01,  0xfe,  0xfe,  0x1e,  0xfe,  0x81,  0x58,  0xfa,  0x01,  0xfe,  0x0e,  0x1f,  0xfe,  0x30,  0xf4,
13954   0x0d,  0xfe,  0x3c,  0x50,  0xa2,  0x01,  0xfe,  0x92,  0x1b,  0x01,  0x43,  0x09,  0x56,  0xfb,  0x01,  0xfe,
13955   0xc8,  0x1a,  0x01,  0x0c,  0x06,  0x28,  0xa4,  0x01,  0xfe,  0xf4,  0x1c,  0x01,  0xfe,  0x00,  0x1d,  0x15,
13956   0xfe,  0xe9,  0x00,  0x01,  0x0c,  0x06,  0x4a,  0xfe,  0x4e,  0x13,  0x01,  0xfe,  0x22,  0x1b,  0xfe,  0x1e,
13957   0x1c,  0x0f,  0xfe,  0x14,  0x90,  0x04,  0xfe,  0x94,  0x93,  0x3a,  0x0b,  0xfe,  0x96,  0x90,  0x04,  0xfe,
13958   0x96,  0x93,  0x79,  0x0b,  0x0e,  0x10,  0xfe,  0x64,  0x01,  0x22,  0xfe,  0x66,  0x01,  0x01,  0x0c,  0x06,
13959   0x65,  0xf9,  0x0f,  0xfe,  0x03,  0x80,  0x04,  0xfe,  0x83,  0x83,  0x33,  0x0b,  0x0e,  0x77,  0xfe,  0x01,
13960   0xec,  0x2c,  0xfe,  0x80,  0x40,  0x20,  0x2c,  0x7a,  0x30,  0x15,  0xdf,  0x40,  0x21,  0x2c,  0xfe,  0x00,
13961   0x40,  0x8d,  0x2c,  0x02,  0xfe,  0x08,  0x1c,  0x03,  0xfe,  0xac,  0x00,  0xfe,  0x06,  0x58,  0x03,  0xfe,
13962   0xae,  0x00,  0xfe,  0x07,  0x58,  0x03,  0xfe,  0xb0,  0x00,  0xfe,  0x08,  0x58,  0x03,  0xfe,  0xb2,  0x00,
13963   0xfe,  0x09,  0x58,  0xfe,  0x0a,  0x1c,  0x2e,  0x49,  0x20,  0xe0,  0x26,  0x10,  0x66,  0x10,  0x55,  0x10,
13964   0x6f,  0x13,  0x57,  0x52,  0x4f,  0x1c,  0x28,  0xfe,  0x90,  0x4d,  0xfe,  0x91,  0x54,  0x2b,  0xfe,  0x88,
13965   0x11,  0x46,  0x1a,  0x13,  0x5a,  0x52,  0x1c,  0x4a,  0xfe,  0x90,  0x4d,  0xfe,  0x91,  0x54,  0x2b,  0xfe,
13966   0x9e,  0x11,  0x2e,  0x1a,  0x20,  0x2c,  0x90,  0x34,  0x60,  0x21,  0x2c,  0xfe,  0x00,  0x40,  0x8d,  0x2c,
13967   0x15,  0xdf,  0xfe,  0x14,  0x56,  0xfe,  0xd6,  0xf0,  0xfe,  0xb2,  0x11,  0xfe,  0x12,  0x1c,  0x75,  0xfe,
13968   0x14,  0x1c,  0xfe,  0x10,  0x1c,  0xfe,  0x18,  0x1c,  0x02,  0x51,  0xfe,  0x0c,  0x14,  0xfe,  0x0e,  0x47,
13969   0xfe,  0x07,  0xe6,  0x28,  0xfe,  0xce,  0x47,  0xfe,  0xf5,  0x13,  0x02,  0x01,  0xa7,  0x90,  0x34,  0x60,
13970   0xfe,  0x06,  0x80,  0xfe,  0x48,  0x47,  0xfe,  0x42,  0x13,  0xfe,  0x02,  0x80,  0x09,  0x56,  0xfe,  0x34,
13971   0x13,  0x0a,  0x5a,  0x01,  0x18,  0xcb,  0xfe,  0x36,  0x12,  0xfe,  0x41,  0x48,  0xfe,  0x45,  0x48,  0x01,
13972   0xfe,  0xb2,  0x16,  0xfe,  0x00,  0xcc,  0xcb,  0xfe,  0xf3,  0x13,  0x3f,  0x89,  0x09,  0x1a,  0xa5,  0x0a,
13973   0x9d,  0x01,  0x18,  0xfe,  0x80,  0x5c,  0x01,  0x85,  0xf2,  0x09,  0x9b,  0xa4,  0xfe,  0x14,  0x56,  0xfe,
13974   0xd6,  0xf0,  0xfe,  0xec,  0x11,  0x02,  0xfe,  0x44,  0x58,  0x77,  0xfe,  0x01,  0xec,  0xb8,  0xfe,  0x9e,
13975   0x40,  0xfe,  0x9d,  0xe7,  0x00,  0xfe,  0x9c,  0xe7,  0x12,  0x8d,  0x30,  0x01,  0xf4,  0xfe,  0xdd,  0x10,
13976   0x37,  0xd7,  0x99,  0xd8,  0x9c,  0x27,  0x25,  0xee,  0x09,  0x12,  0xfe,  0x48,  0x12,  0x09,  0x0d,  0xfe,
13977   0x56,  0x12,  0x09,  0x1d,  0xfe,  0x30,  0x12,  0x09,  0xdd,  0x1b,  0xfe,  0xc4,  0x13,  0x09,  0xfe,  0x23,
13978   0x00,  0x1b,  0xfe,  0xd0,  0x13,  0x09,  0x07,  0x1b,  0xfe,  0x34,  0x14,  0x09,  0x24,  0xfe,  0x12,  0x12,
13979   0x09,  0x00,  0x1b,  0x29,  0x1f,  0xdd,  0x01,  0x42,  0xa1,  0x32,  0x01,  0x08,  0xae,  0x41,  0x02,  0x32,
13980   0xfe,  0x62,  0x08,  0x0a,  0xe1,  0x01,  0xfe,  0x58,  0x10,  0x15,  0x9b,  0x05,  0x35,  0x32,  0x01,  0x43,
13981   0x09,  0xbb,  0xfe,  0xd7,  0x13,  0x91,  0x4b,  0x7e,  0x4c,  0x8e,  0xfe,  0x80,  0x13,  0x01,  0x0c,  0x06,
13982   0x54,  0xfe,  0x72,  0x12,  0xdb,  0x64,  0xdc,  0x34,  0xfe,  0x44,  0x55,  0xfe,  0xe5,  0x55,  0xb0,  0xfe,
13983   0x4a,  0x13,  0x21,  0x6e,  0xfe,  0x26,  0x13,  0x03,  0x97,  0x3b,  0x98,  0x8e,  0xfe,  0xb6,  0x0e,  0x10,
13984   0x6a,  0x22,  0x6b,  0x26,  0x10,  0x97,  0x10,  0x98,  0x01,  0xc2,  0x2e,  0x49,  0x88,  0x20,  0x6e,  0x01,
13985   0xfe,  0x6a,  0x16,  0xdb,  0x64,  0xdc,  0x34,  0xfe,  0x04,  0x55,  0xfe,  0xa5,  0x55,  0xfe,  0x04,  0xfa,
13986   0x64,  0xfe,  0x05,  0xfa,  0x34,  0xfe,  0x8f,  0x10,  0x03,  0x6c,  0x3b,  0x6d,  0xfe,  0x40,  0x56,  0xfe,
13987   0xe1,  0x56,  0x10,  0x6c,  0x22,  0x6d,  0x71,  0xdb,  0x64,  0xdc,  0x34,  0xfe,  0x44,  0x55,  0xfe,  0xe5,
13988   0x55,  0x03,  0x68,  0x3b,  0x69,  0xfe,  0x00,  0x56,  0xfe,  0xa1,  0x56,  0x10,  0x68,  0x22,  0x69,  0x01,
13989   0x0c,  0x06,  0x54,  0xf9,  0x21,  0x6e,  0xfe,  0x1f,  0x40,  0x03,  0x6a,  0x3b,  0x6b,  0xfe,  0x2c,  0x50,
13990   0xfe,  0xae,  0x50,  0x03,  0x6c,  0x3b,  0x6d,  0xfe,  0x44,  0x50,  0xfe,  0xc6,  0x50,  0x03,  0x68,  0x3b,
13991   0x69,  0xfe,  0x08,  0x50,  0xfe,  0x8a,  0x50,  0x03,  0x4b,  0x3b,  0x4c,  0xfe,  0x40,  0x50,  0xfe,  0xc2,
13992   0x50,  0x05,  0x73,  0x2e,  0x07,  0x20,  0x9e,  0x05,  0x72,  0x32,  0x01,  0x08,  0x16,  0x3d,  0x27,  0x25,
13993   0xee,  0x09,  0x07,  0x2b,  0x3d,  0x01,  0x43,  0x09,  0xbb,  0x2b,  0x72,  0x01,  0xa6,  0x23,  0x3f,  0x1b,
13994   0x3d,  0x01,  0x0c,  0x06,  0x0d,  0xfe,  0x1e,  0x13,  0x91,  0x4b,  0x7e,  0x4c,  0xfe,  0x0a,  0x55,  0x31,
13995   0xfe,  0x8b,  0x55,  0xd9,  0x4b,  0xda,  0x4c,  0xfe,  0x0c,  0x51,  0xfe,  0x8e,  0x51,  0x05,  0x72,  0x01,
13996   0xfe,  0x8e,  0x1e,  0xca,  0xfe,  0x19,  0x41,  0x05,  0x72,  0x32,  0x01,  0x08,  0x2a,  0x3c,  0x16,  0xc0,
13997   0x27,  0x25,  0xbe,  0x2d,  0x1d,  0xc0,  0x2d,  0x0d,  0x83,  0x2d,  0x7f,  0x1b,  0xfe,  0x66,  0x15,  0x05,
13998   0x3d,  0x01,  0x08,  0x2a,  0x3c,  0x16,  0xc0,  0x27,  0x25,  0xbd,  0x09,  0x1d,  0x2b,  0x3d,  0x01,  0x08,
13999   0x16,  0xc0,  0x27,  0x25,  0xfe,  0xe8,  0x09,  0xfe,  0xc2,  0x49,  0x50,  0x03,  0xb6,  0x1e,  0x83,  0x01,
14000   0x38,  0x06,  0x24,  0x31,  0xa1,  0xfe,  0xbb,  0x45,  0x2d,  0x00,  0xa4,  0x46,  0x07,  0x90,  0x3f,  0x01,
14001   0xfe,  0xf8,  0x15,  0x01,  0xa6,  0x86,  0xfe,  0x4b,  0x45,  0xfe,  0x20,  0x13,  0x01,  0x43,  0x09,  0x82,
14002   0xfe,  0x16,  0x13,  0x03,  0x9a,  0x1e,  0x5d,  0x03,  0x55,  0x1e,  0x31,  0x5e,  0x05,  0x72,  0xfe,  0xc0,
14003   0x5d,  0x01,  0xa7,  0xfe,  0x03,  0x17,  0x03,  0x66,  0x8a,  0x10,  0x66,  0x5e,  0x32,  0x01,  0x08,  0x17,
14004   0x73,  0x01,  0xfe,  0x56,  0x19,  0x05,  0x73,  0x01,  0x08,  0x2a,  0x3c,  0x16,  0x3d,  0x27,  0x25,  0xbd,
14005   0x09,  0x07,  0x2b,  0x3d,  0x01,  0xfe,  0xbe,  0x16,  0xfe,  0x42,  0x58,  0xfe,  0xe8,  0x14,  0x01,  0xa6,
14006   0x86,  0xfe,  0x4a,  0xf4,  0x0d,  0x1b,  0x3d,  0xfe,  0x4a,  0xf4,  0x07,  0xfe,  0x0e,  0x12,  0x01,  0x43,
14007   0x09,  0x82,  0x4e,  0x05,  0x72,  0x03,  0x55,  0x8a,  0x10,  0x55,  0x5e,  0x32,  0x01,  0x08,  0x17,  0x73,
14008   0x01,  0xfe,  0x84,  0x19,  0x05,  0x73,  0x01,  0x08,  0x2a,  0x3c,  0x16,  0x3d,  0x27,  0x25,  0xbd,  0x09,
14009   0x12,  0x2b,  0x3d,  0x01,  0xfe,  0xe8,  0x17,  0x8b,  0xfe,  0xaa,  0x14,  0xfe,  0xb6,  0x14,  0x86,  0xa8,
14010   0xb2,  0x0d,  0x1b,  0x3d,  0xb2,  0x07,  0xfe,  0x0e,  0x12,  0x01,  0x43,  0x09,  0x82,  0x4e,  0x05,  0x72,
14011   0x03,  0x6f,  0x8a,  0x10,  0x6f,  0x5e,  0x32,  0x01,  0x08,  0x17,  0x73,  0x01,  0xfe,  0xc0,  0x19,  0x05,
14012   0x73,  0x13,  0x07,  0x2f,  0xfe,  0xcc,  0x15,  0x17,  0xfe,  0xe2,  0x15,  0x5f,  0xcc,  0x01,  0x08,  0x26,
14013   0x5f,  0x02,  0x8f,  0xfe,  0xde,  0x15,  0x2a,  0xfe,  0xde,  0x15,  0x16,  0xfe,  0xcc,  0x15,  0x5e,  0x32,
14014   0x01,  0x08,  0xfe,  0xd5,  0x10,  0x13,  0x58,  0xff,  0x02,  0x00,  0x57,  0x52,  0xad,  0x23,  0xfe,  0xff,
14015   0x7f,  0xfe,  0x30,  0x56,  0xfe,  0x00,  0x5c,  0x02,  0x13,  0x58,  0xff,  0x02,  0x00,  0x57,  0x52,  0xad,
14016   0x23,  0x3f,  0xfe,  0x30,  0x56,  0xfe,  0x00,  0x5c,  0x02,  0x13,  0x58,  0xff,  0x02,  0x00,  0x57,  0x52,
14017   0xad,  0x02,  0x13,  0x58,  0xff,  0x02,  0x00,  0x57,  0x52,  0xfe,  0x00,  0x5e,  0x02,  0x13,  0x58,  0xff,
14018   0x02,  0x00,  0x57,  0x52,  0xad,  0xfe,  0x0b,  0x58,  0x02,  0x0a,  0x66,  0x01,  0x5c,  0x0a,  0x55,  0x01,
14019   0x5c,  0x0a,  0x6f,  0x01,  0x5c,  0x02,  0x01,  0xfe,  0x1e,  0x1f,  0x23,  0x1a,  0xff,  0x03,  0x00,  0x54,
14020   0xfe,  0x00,  0xf4,  0x24,  0x52,  0x0f,  0xfe,  0x00,  0x7c,  0x04,  0xfe,  0x07,  0x7c,  0x3a,  0x0b,  0x0e,
14021   0xfe,  0x00,  0x71,  0xfe,  0xf9,  0x18,  0xfe,  0x7a,  0x19,  0xfe,  0xfb,  0x19,  0xfe,  0x1a,  0xf7,  0x00,
14022   0xfe,  0x1b,  0xf7,  0x00,  0x7a,  0x30,  0x10,  0x68,  0x22,  0x69,  0xd9,  0x6c,  0xda,  0x6d,  0x02,  0xfe,
14023   0x62,  0x08,  0xfe,  0x82,  0x4a,  0xfe,  0xe1,  0x1a,  0xfe,  0x83,  0x5a,  0x77,  0x02,  0x01,  0xc6,  0xfe,
14024   0x42,  0x48,  0x4f,  0x50,  0x45,  0x01,  0x08,  0x16,  0xfe,  0xe0,  0x17,  0x27,  0x25,  0xbe,  0x01,  0x08,
14025   0x16,  0xfe,  0xe0,  0x17,  0x27,  0x25,  0xfe,  0xe8,  0x0a,  0xfe,  0xc1,  0x59,  0x03,  0x9a,  0x1e,  0xfe,
14026   0xda,  0x12,  0x01,  0x38,  0x06,  0x12,  0xfe,  0xd0,  0x13,  0x26,  0x53,  0x12,  0x48,  0xfe,  0x08,  0x17,
14027   0xd1,  0x12,  0x53,  0x12,  0xfe,  0x1e,  0x13,  0x2d,  0xb4,  0x7b,  0xfe,  0x26,  0x17,  0x4d,  0x13,  0x07,
14028   0x1c,  0xb4,  0x90,  0x04,  0xfe,  0x78,  0x10,  0xff,  0x02,  0x83,  0x55,  0xf1,  0xff,  0x02,  0x83,  0x55,
14029   0x53,  0x1d,  0xfe,  0x12,  0x13,  0xd6,  0xfe,  0x30,  0x00,  0xb0,  0xfe,  0x80,  0x17,  0x1c,  0x63,  0x13,
14030   0x07,  0xfe,  0x56,  0x10,  0x53,  0x0d,  0xfe,  0x16,  0x13,  0xd6,  0xfe,  0x64,  0x00,  0xb0,  0xfe,  0x80,
14031   0x17,  0x0a,  0xfe,  0x64,  0x00,  0x1c,  0x94,  0x13,  0x07,  0xfe,  0x28,  0x10,  0x53,  0x07,  0xfe,  0x60,
14032   0x13,  0xd6,  0xfe,  0xc8,  0x00,  0xb0,  0xfe,  0x80,  0x17,  0x0a,  0xfe,  0xc8,  0x00,  0x1c,  0x95,  0x13,
14033   0x07,  0x71,  0xd6,  0xfe,  0x90,  0x01,  0x48,  0xfe,  0x8c,  0x17,  0x45,  0xf3,  0xfe,  0x43,  0xf4,  0x96,
14034   0xfe,  0x56,  0xf0,  0xfe,  0x9e,  0x17,  0xfe,  0x04,  0xf4,  0x58,  0xfe,  0x43,  0xf4,  0x94,  0xf6,  0x8b,
14035   0x01,  0xfe,  0x24,  0x16,  0x23,  0x3f,  0xfc,  0xa8,  0x8c,  0x49,  0x48,  0xfe,  0xda,  0x17,  0x62,  0x49,
14036   0xfe,  0x1c,  0x10,  0xa8,  0x8c,  0x80,  0x48,  0xfe,  0xda,  0x17,  0x62,  0x80,  0x71,  0x50,  0x26,  0xfe,
14037   0x4d,  0xf4,  0x00,  0xf7,  0x45,  0x13,  0x07,  0xfe,  0xb4,  0x56,  0xfe,  0xc3,  0x58,  0x02,  0x50,  0x13,
14038   0x0d,  0x02,  0x50,  0x3e,  0x78,  0x4f,  0x45,  0x01,  0x08,  0x16,  0xa9,  0x27,  0x25,  0xbe,  0xfe,  0x03,
14039   0xea,  0xfe,  0x7e,  0x01,  0x01,  0x08,  0x16,  0xa9,  0x27,  0x25,  0xfe,  0xe9,  0x0a,  0x01,  0x08,  0x16,
14040   0xa9,  0x27,  0x25,  0xfe,  0xe9,  0x0a,  0xfe,  0x05,  0xea,  0xfe,  0x7f,  0x01,  0x01,  0x08,  0x16,  0xa9,
14041   0x27,  0x25,  0xfe,  0x69,  0x09,  0xfe,  0x02,  0xea,  0xfe,  0x80,  0x01,  0x01,  0x08,  0x16,  0xa9,  0x27,
14042   0x25,  0xfe,  0xe8,  0x08,  0x47,  0xfe,  0x81,  0x01,  0x03,  0xb6,  0x1e,  0x83,  0x01,  0x38,  0x06,  0x24,
14043   0x31,  0xa2,  0x78,  0xf2,  0x53,  0x07,  0x36,  0xfe,  0x34,  0xf4,  0x3f,  0xa1,  0x78,  0x03,  0x9a,  0x1e,
14044   0x83,  0x01,  0x38,  0x06,  0x12,  0x31,  0xf0,  0x4f,  0x45,  0xfe,  0x90,  0x10,  0xfe,  0x40,  0x5a,  0x23,
14045   0x3f,  0xfb,  0x8c,  0x49,  0x48,  0xfe,  0xaa,  0x18,  0x62,  0x49,  0x71,  0x8c,  0x80,  0x48,  0xfe,  0xaa,
14046   0x18,  0x62,  0x80,  0xfe,  0xb4,  0x56,  0xfe,  0x40,  0x5d,  0x01,  0xc6,  0x01,  0xfe,  0xac,  0x1d,  0xfe,
14047   0x02,  0x17,  0xfe,  0xc8,  0x45,  0xfe,  0x5a,  0xf0,  0xfe,  0xc0,  0x18,  0xfe,  0x43,  0x48,  0x2d,  0x93,
14048   0x36,  0xfe,  0x34,  0xf4,  0xfe,  0x00,  0x11,  0xfe,  0x40,  0x10,  0x2d,  0xb4,  0x36,  0xfe,  0x34,  0xf4,
14049   0x04,  0xfe,  0x34,  0x10,  0x2d,  0xfe,  0x0b,  0x00,  0x36,  0x46,  0x63,  0xfe,  0x28,  0x10,  0xfe,  0xc0,
14050   0x49,  0xff,  0x02,  0x00,  0x54,  0xb2,  0xfe,  0x90,  0x01,  0x48,  0xfe,  0xfa,  0x18,  0x45,  0xfe,  0x1c,
14051   0xf4,  0x3f,  0xf3,  0xfe,  0x40,  0xf4,  0x96,  0xfe,  0x56,  0xf0,  0xfe,  0x0c,  0x19,  0xfe,  0x04,  0xf4,
14052   0x58,  0xfe,  0x40,  0xf4,  0x94,  0xf6,  0x3e,  0x2d,  0x93,  0x4e,  0xd0,  0x0d,  0x21,  0xfe,  0x7f,  0x01,
14053   0xfe,  0xc8,  0x46,  0xfe,  0x24,  0x13,  0x8c,  0x00,  0x5d,  0x26,  0x21,  0xfe,  0x7e,  0x01,  0xfe,  0xc8,
14054   0x45,  0xfe,  0x14,  0x13,  0x21,  0xfe,  0x80,  0x01,  0xfe,  0x48,  0x45,  0xfa,  0x21,  0xfe,  0x81,  0x01,
14055   0xfe,  0xc8,  0x44,  0x4e,  0x26,  0x02,  0x13,  0x07,  0x02,  0x78,  0x45,  0x50,  0x13,  0x0d,  0x02,  0x14,
14056   0x07,  0x01,  0x08,  0x17,  0xfe,  0x82,  0x19,  0x14,  0x0d,  0x01,  0x08,  0x17,  0xfe,  0x82,  0x19,  0x14,
14057   0x1d,  0x01,  0x08,  0x17,  0xfe,  0x82,  0x19,  0x5f,  0xfe,  0x89,  0x49,  0x01,  0x08,  0x02,  0x14,  0x07,
14058   0x01,  0x08,  0x17,  0xc1,  0x14,  0x1d,  0x01,  0x08,  0x17,  0xc1,  0x14,  0x07,  0x01,  0x08,  0x17,  0xc1,
14059   0xfe,  0x89,  0x49,  0x01,  0x08,  0x17,  0xc1,  0x5f,  0xfe,  0x89,  0x4a,  0x01,  0x08,  0x02,  0x50,  0x02,
14060   0x14,  0x07,  0x01,  0x08,  0x17,  0x74,  0x14,  0x7f,  0x01,  0x08,  0x17,  0x74,  0x14,  0x12,  0x01,  0x08,
14061   0x17,  0x74,  0xfe,  0x89,  0x49,  0x01,  0x08,  0x17,  0x74,  0x14,  0x00,  0x01,  0x08,  0x17,  0x74,  0xfe,
14062   0x89,  0x4a,  0x01,  0x08,  0x17,  0x74,  0xfe,  0x09,  0x49,  0x01,  0x08,  0x17,  0x74,  0x5f,  0xcc,  0x01,
14063   0x08,  0x02,  0x21,  0xe4,  0x09,  0x07,  0xfe,  0x4c,  0x13,  0xc8,  0x20,  0xe4,  0xfe,  0x49,  0xf4,  0x00,
14064   0x4d,  0x5f,  0xa1,  0x5e,  0xfe,  0x01,  0xec,  0xfe,  0x27,  0x01,  0xcc,  0xff,  0x02,  0x00,  0x10,  0x2f,
14065   0xfe,  0x3e,  0x1a,  0x01,  0x43,  0x09,  0xfe,  0xe3,  0x00,  0xfe,  0x22,  0x13,  0x16,  0xfe,  0x64,  0x1a,
14066   0x26,  0x20,  0x9e,  0x01,  0x41,  0x21,  0x9e,  0x09,  0x07,  0x5d,  0x01,  0x0c,  0x61,  0x07,  0x44,  0x02,
14067   0x0a,  0x5a,  0x01,  0x18,  0xfe,  0x00,  0x40,  0xaa,  0x09,  0x1a,  0xfe,  0x12,  0x13,  0x0a,  0x9d,  0x01,
14068   0x18,  0xaa,  0x0a,  0x67,  0x01,  0xa3,  0x02,  0x0a,  0x9d,  0x01,  0x18,  0xaa,  0xfe,  0x80,  0xe7,  0x1a,
14069   0x09,  0x1a,  0x5d,  0xfe,  0x45,  0x58,  0x01,  0xfe,  0xb2,  0x16,  0xaa,  0x02,  0x0a,  0x5a,  0x01,  0x18,
14070   0xaa,  0x0a,  0x67,  0x01,  0xa3,  0x02,  0x0a,  0x5a,  0x01,  0x18,  0x01,  0xfe,  0x7e,  0x1e,  0xfe,  0x80,
14071   0x4c,  0xfe,  0x49,  0xe4,  0x1a,  0xfe,  0x12,  0x13,  0x0a,  0x9d,  0x01,  0x18,  0xfe,  0x80,  0x4c,  0x0a,
14072   0x67,  0x01,  0x5c,  0x02,  0x1c,  0x1a,  0x87,  0x7c,  0xe5,  0xfe,  0x18,  0xdf,  0xfe,  0x19,  0xde,  0xfe,
14073   0x24,  0x1c,  0xfe,  0x1d,  0xf7,  0x28,  0xb1,  0xfe,  0x04,  0x1b,  0x01,  0xfe,  0x2a,  0x1c,  0xfa,  0xb3,
14074   0x28,  0x7c,  0xfe,  0x2c,  0x01,  0xfe,  0x2f,  0x19,  0x02,  0xc9,  0x2b,  0xfe,  0xf4,  0x1a,  0xfe,  0xfa,
14075   0x10,  0x1c,  0x1a,  0x87,  0x03,  0xfe,  0x64,  0x01,  0xfe,  0x00,  0xf4,  0x24,  0xfe,  0x18,  0x58,  0x03,
14076   0xfe,  0x66,  0x01,  0xfe,  0x19,  0x58,  0xb3,  0x24,  0x01,  0xfe,  0x0e,  0x1f,  0xfe,  0x30,  0xf4,  0x07,
14077   0xfe,  0x3c,  0x50,  0x7c,  0xfe,  0x38,  0x00,  0xfe,  0x0f,  0x79,  0xfe,  0x1c,  0xf7,  0x24,  0xb1,  0xfe,
14078   0x50,  0x1b,  0xfe,  0xd4,  0x14,  0x31,  0x02,  0xc9,  0x2b,  0xfe,  0x26,  0x1b,  0xfe,  0xba,  0x10,  0x1c,
14079   0x1a,  0x87,  0xfe,  0x83,  0x5a,  0xfe,  0x18,  0xdf,  0xfe,  0x19,  0xde,  0xfe,  0x1d,  0xf7,  0x54,  0xb1,
14080   0xfe,  0x72,  0x1b,  0xfe,  0xb2,  0x14,  0xfc,  0xb3,  0x54,  0x7c,  0x12,  0xfe,  0xaf,  0x19,  0xfe,  0x98,
14081   0xe7,  0x00,  0x02,  0xc9,  0x2b,  0xfe,  0x66,  0x1b,  0xfe,  0x8a,  0x10,  0x1c,  0x1a,  0x87,  0x8b,  0x0f,
14082   0xfe,  0x30,  0x90,  0x04,  0xfe,  0xb0,  0x93,  0x3a,  0x0b,  0xfe,  0x18,  0x58,  0xfe,  0x32,  0x90,  0x04,
14083   0xfe,  0xb2,  0x93,  0x3a,  0x0b,  0xfe,  0x19,  0x58,  0x0e,  0xa8,  0xb3,  0x4a,  0x7c,  0x12,  0xfe,  0x0f,
14084   0x79,  0xfe,  0x1c,  0xf7,  0x4a,  0xb1,  0xfe,  0xc6,  0x1b,  0xfe,  0x5e,  0x14,  0x31,  0x02,  0xc9,  0x2b,
14085   0xfe,  0x96,  0x1b,  0x5c,  0xfe,  0x02,  0xf6,  0x1a,  0x87,  0xfe,  0x18,  0xfe,  0x6a,  0xfe,  0x19,  0xfe,
14086   0x6b,  0x01,  0xfe,  0x1e,  0x1f,  0xfe,  0x1d,  0xf7,  0x65,  0xb1,  0xfe,  0xee,  0x1b,  0xfe,  0x36,  0x14,
14087   0xfe,  0x1c,  0x13,  0xb3,  0x65,  0x3e,  0xfe,  0x83,  0x58,  0xfe,  0xaf,  0x19,  0xfe,  0x80,  0xe7,  0x1a,
14088   0xfe,  0x81,  0xe7,  0x1a,  0x15,  0xfe,  0xdd,  0x00,  0x7a,  0x30,  0x02,  0x7a,  0x30,  0xfe,  0x12,  0x45,
14089   0x2b,  0xfe,  0xdc,  0x1b,  0x1f,  0x07,  0x47,  0xb5,  0xc3,  0x05,  0x35,  0xfe,  0x39,  0xf0,  0x75,  0x26,
14090   0x02,  0xfe,  0x7e,  0x18,  0x23,  0x1d,  0x36,  0x13,  0x11,  0x02,  0x87,  0x03,  0xe3,  0x23,  0x07,  0xfe,
14091   0xef,  0x12,  0xfe,  0xe1,  0x10,  0x90,  0x34,  0x60,  0xfe,  0x02,  0x80,  0x09,  0x56,  0xfe,  0x3c,  0x13,
14092   0xfe,  0x82,  0x14,  0xfe,  0x42,  0x13,  0x51,  0xfe,  0x06,  0x83,  0x0a,  0x5a,  0x01,  0x18,  0xcb,  0xfe,
14093   0x3e,  0x12,  0xfe,  0x41,  0x48,  0xfe,  0x45,  0x48,  0x01,  0xfe,  0xb2,  0x16,  0xfe,  0x00,  0xcc,  0xcb,
14094   0xfe,  0xf3,  0x13,  0x3f,  0x89,  0x09,  0x1a,  0xa5,  0x0a,  0x9d,  0x01,  0x18,  0xfe,  0x80,  0x4c,  0x01,
14095   0x85,  0xfe,  0x16,  0x10,  0x09,  0x9b,  0x4e,  0xfe,  0x40,  0x14,  0xfe,  0x24,  0x12,  0xfe,  0x14,  0x56,
14096   0xfe,  0xd6,  0xf0,  0xfe,  0x52,  0x1c,  0x1c,  0x0d,  0x02,  0xfe,  0x9c,  0xe7,  0x0d,  0x19,  0xfe,  0x15,
14097   0x00,  0x40,  0x8d,  0x30,  0x01,  0xf4,  0x1c,  0x07,  0x02,  0x51,  0xfe,  0x06,  0x83,  0xfe,  0x18,  0x80,
14098   0x61,  0x28,  0x44,  0x15,  0x56,  0x01,  0x85,  0x1c,  0x07,  0x02,  0xfe,  0x38,  0x90,  0xfe,  0xba,  0x90,
14099   0x91,  0xde,  0x7e,  0xdf,  0xfe,  0x48,  0x55,  0x31,  0xfe,  0xc9,  0x55,  0x02,  0x21,  0xb9,  0x88,  0x20,
14100   0xb9,  0x02,  0x0a,  0xba,  0x01,  0x18,  0xfe,  0x41,  0x48,  0x0a,  0x57,  0x01,  0x18,  0xfe,  0x49,  0x44,
14101   0x1b,  0xfe,  0x1e,  0x1d,  0x88,  0x89,  0x02,  0x0a,  0x5a,  0x01,  0x18,  0x09,  0x1a,  0xa4,  0x0a,  0x67,
14102   0x01,  0xa3,  0x0a,  0x57,  0x01,  0x18,  0x88,  0x89,  0x02,  0xfe,  0x4e,  0xe4,  0x1d,  0x7b,  0xfe,  0x52,
14103   0x1d,  0x03,  0xfe,  0x90,  0x00,  0xfe,  0x3a,  0x45,  0xfe,  0x2c,  0x10,  0xfe,  0x4e,  0xe4,  0xdd,  0x7b,
14104   0xfe,  0x64,  0x1d,  0x03,  0xfe,  0x92,  0x00,  0xd1,  0x12,  0xfe,  0x1a,  0x10,  0xfe,  0x4e,  0xe4,  0xfe,
14105   0x0b,  0x00,  0x7b,  0xfe,  0x76,  0x1d,  0x03,  0xfe,  0x94,  0x00,  0xd1,  0x24,  0xfe,  0x08,  0x10,  0x03,
14106   0xfe,  0x96,  0x00,  0xd1,  0x63,  0xfe,  0x4e,  0x45,  0x83,  0xca,  0xff,  0x04,  0x68,  0x54,  0xfe,  0xf1,
14107   0x10,  0x23,  0x49,  0xfe,  0x08,  0x1c,  0xfe,  0x67,  0x19,  0xfe,  0x0a,  0x1c,  0xfe,  0x1a,  0xf4,  0xfe,
14108   0x00,  0x04,  0x83,  0xb2,  0x1d,  0x48,  0xfe,  0xaa,  0x1d,  0x13,  0x1d,  0x02,  0x09,  0x92,  0xfe,  0x5a,
14109   0xf0,  0xfe,  0xba,  0x1d,  0x2e,  0x93,  0xfe,  0x34,  0x10,  0x09,  0x12,  0xfe,  0x5a,  0xf0,  0xfe,  0xc8,
14110   0x1d,  0x2e,  0xb4,  0xfe,  0x26,  0x10,  0x09,  0x1d,  0x36,  0x2e,  0x63,  0xfe,  0x1a,  0x10,  0x09,  0x0d,
14111   0x36,  0x2e,  0x94,  0xf2,  0x09,  0x07,  0x36,  0x2e,  0x95,  0xa1,  0xc8,  0x02,  0x1f,  0x93,  0x01,  0x42,
14112   0xfe,  0x04,  0xfe,  0x99,  0x03,  0x9c,  0x8b,  0x02,  0x2a,  0xfe,  0x1c,  0x1e,  0xfe,  0x14,  0xf0,  0x08,
14113   0x2f,  0xfe,  0x0c,  0x1e,  0x2a,  0xfe,  0x1c,  0x1e,  0x8f,  0xfe,  0x1c,  0x1e,  0xfe,  0x82,  0xf0,  0xfe,
14114   0x10,  0x1e,  0x02,  0x0f,  0x3f,  0x04,  0xfe,  0x80,  0x83,  0x33,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x18,
14115   0x80,  0x04,  0xfe,  0x98,  0x83,  0x33,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x02,  0x80,  0x04,  0xfe,  0x82,
14116   0x83,  0x33,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x06,  0x80,  0x04,  0xfe,  0x86,  0x83,  0x33,  0x0b,  0x0e,
14117   0x02,  0x0f,  0xfe,  0x1b,  0x80,  0x04,  0xfe,  0x9b,  0x83,  0x33,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x04,
14118   0x80,  0x04,  0xfe,  0x84,  0x83,  0x33,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x80,  0x80,  0x04,  0xfe,  0x80,
14119   0x83,  0xfe,  0xc9,  0x47,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x19,  0x81,  0x04,  0xfe,  0x99,  0x83,  0xfe,
14120   0xca,  0x47,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x06,  0x83,  0x04,  0xfe,  0x86,  0x83,  0xfe,  0xce,  0x47,
14121   0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x2c,  0x90,  0x04,  0xfe,  0xac,  0x93,  0x3a,  0x0b,  0x0e,  0x02,  0x0f,
14122   0xfe,  0xae,  0x90,  0x04,  0xfe,  0xae,  0x93,  0x79,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x08,  0x90,  0x04,
14123   0xfe,  0x88,  0x93,  0x3a,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x8a,  0x90,  0x04,  0xfe,  0x8a,  0x93,  0x79,
14124   0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x0c,  0x90,  0x04,  0xfe,  0x8c,  0x93,  0x3a,  0x0b,  0x0e,  0x02,  0x0f,
14125   0xfe,  0x8e,  0x90,  0x04,  0xfe,  0x8e,  0x93,  0x79,  0x0b,  0x0e,  0x02,  0x0f,  0xfe,  0x3c,  0x90,  0x04,
14126   0xfe,  0xbc,  0x93,  0x3a,  0x0b,  0x0e,  0x02,  0x8b,  0x0f,  0xfe,  0x03,  0x80,  0x04,  0xfe,  0x83,  0x83,
14127   0x33,  0x0b,  0x77,  0x0e,  0xa8,  0x02,  0xff,  0x66,  0x00,  0x00,
14128 };
14129
14130 STATIC unsigned short _adv_asc38C1600_size =
14131         sizeof(_adv_asc38C1600_buf); /* 0x1673 */
14132 STATIC ADV_DCNT _adv_asc38C1600_chksum =
14133         0x0604EF77UL; /* Expanded little-endian checksum. */
14134
14135 /* a_init.c */
14136 /*
14137  * EEPROM Configuration.
14138  *
14139  * All drivers should use this structure to set the default EEPROM
14140  * configuration. The BIOS now uses this structure when it is built.
14141  * Additional structure information can be found in a_condor.h where
14142  * the structure is defined.
14143  *
14144  * The *_Field_IsChar structs are needed to correct for endianness.
14145  * These values are read from the board 16 bits at a time directly
14146  * into the structs. Because some fields are char, the values will be
14147  * in the wrong order. The *_Field_IsChar tells when to flip the
14148  * bytes. Data read and written to PCI memory is automatically swapped
14149  * on big-endian platforms so char fields read as words are actually being
14150  * unswapped on big-endian platforms.
14151  */
14152 STATIC ADVEEP_3550_CONFIG
14153 Default_3550_EEPROM_Config __initdata = {
14154     ADV_EEPROM_BIOS_ENABLE,     /* cfg_lsw */
14155     0x0000,                     /* cfg_msw */
14156     0xFFFF,                     /* disc_enable */
14157     0xFFFF,                     /* wdtr_able */
14158     0xFFFF,                     /* sdtr_able */
14159     0xFFFF,                     /* start_motor */
14160     0xFFFF,                     /* tagqng_able */
14161     0xFFFF,                     /* bios_scan */
14162     0,                          /* scam_tolerant */
14163     7,                          /* adapter_scsi_id */
14164     0,                          /* bios_boot_delay */
14165     3,                          /* scsi_reset_delay */
14166     0,                          /* bios_id_lun */
14167     0,                          /* termination */
14168     0,                          /* reserved1 */
14169     0xFFE7,                     /* bios_ctrl */
14170     0xFFFF,                     /* ultra_able */
14171     0,                          /* reserved2 */
14172     ASC_DEF_MAX_HOST_QNG,       /* max_host_qng */
14173     ASC_DEF_MAX_DVC_QNG,        /* max_dvc_qng */
14174     0,                          /* dvc_cntl */
14175     0,                          /* bug_fix */
14176     0,                          /* serial_number_word1 */
14177     0,                          /* serial_number_word2 */
14178     0,                          /* serial_number_word3 */
14179     0,                          /* check_sum */
14180     { 0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0 }, /* oem_name[16] */
14181     0,                          /* dvc_err_code */
14182     0,                          /* adv_err_code */
14183     0,                          /* adv_err_addr */
14184     0,                          /* saved_dvc_err_code */
14185     0,                          /* saved_adv_err_code */
14186     0,                          /* saved_adv_err_addr */
14187     0                           /* num_of_err */
14188 };
14189
14190 STATIC ADVEEP_3550_CONFIG
14191 ADVEEP_3550_Config_Field_IsChar __initdata = {
14192     0,                          /* cfg_lsw */
14193     0,                          /* cfg_msw */
14194     0,                          /* -disc_enable */
14195     0,                          /* wdtr_able */
14196     0,                          /* sdtr_able */
14197     0,                          /* start_motor */
14198     0,                          /* tagqng_able */
14199     0,                          /* bios_scan */
14200     0,                          /* scam_tolerant */
14201     1,                          /* adapter_scsi_id */
14202     1,                          /* bios_boot_delay */
14203     1,                          /* scsi_reset_delay */
14204     1,                          /* bios_id_lun */
14205     1,                          /* termination */
14206     1,                          /* reserved1 */
14207     0,                          /* bios_ctrl */
14208     0,                          /* ultra_able */
14209     0,                          /* reserved2 */
14210     1,                          /* max_host_qng */
14211     1,                          /* max_dvc_qng */
14212     0,                          /* dvc_cntl */
14213     0,                          /* bug_fix */
14214     0,                          /* serial_number_word1 */
14215     0,                          /* serial_number_word2 */
14216     0,                          /* serial_number_word3 */
14217     0,                          /* check_sum */
14218     { 1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1 }, /* oem_name[16] */
14219     0,                          /* dvc_err_code */
14220     0,                          /* adv_err_code */
14221     0,                          /* adv_err_addr */
14222     0,                          /* saved_dvc_err_code */
14223     0,                          /* saved_adv_err_code */
14224     0,                          /* saved_adv_err_addr */
14225     0                           /* num_of_err */
14226 };
14227
14228 STATIC ADVEEP_38C0800_CONFIG
14229 Default_38C0800_EEPROM_Config __initdata = {
14230     ADV_EEPROM_BIOS_ENABLE,     /* 00 cfg_lsw */
14231     0x0000,                     /* 01 cfg_msw */
14232     0xFFFF,                     /* 02 disc_enable */
14233     0xFFFF,                     /* 03 wdtr_able */
14234     0x4444,                     /* 04 sdtr_speed1 */
14235     0xFFFF,                     /* 05 start_motor */
14236     0xFFFF,                     /* 06 tagqng_able */
14237     0xFFFF,                     /* 07 bios_scan */
14238     0,                          /* 08 scam_tolerant */
14239     7,                          /* 09 adapter_scsi_id */
14240     0,                          /*    bios_boot_delay */
14241     3,                          /* 10 scsi_reset_delay */
14242     0,                          /*    bios_id_lun */
14243     0,                          /* 11 termination_se */
14244     0,                          /*    termination_lvd */
14245     0xFFE7,                     /* 12 bios_ctrl */
14246     0x4444,                     /* 13 sdtr_speed2 */
14247     0x4444,                     /* 14 sdtr_speed3 */
14248     ASC_DEF_MAX_HOST_QNG,       /* 15 max_host_qng */
14249     ASC_DEF_MAX_DVC_QNG,        /*    max_dvc_qng */
14250     0,                          /* 16 dvc_cntl */
14251     0x4444,                     /* 17 sdtr_speed4 */
14252     0,                          /* 18 serial_number_word1 */
14253     0,                          /* 19 serial_number_word2 */
14254     0,                          /* 20 serial_number_word3 */
14255     0,                          /* 21 check_sum */
14256     { 0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0 }, /* 22-29 oem_name[16] */
14257     0,                          /* 30 dvc_err_code */
14258     0,                          /* 31 adv_err_code */
14259     0,                          /* 32 adv_err_addr */
14260     0,                          /* 33 saved_dvc_err_code */
14261     0,                          /* 34 saved_adv_err_code */
14262     0,                          /* 35 saved_adv_err_addr */
14263     0,                          /* 36 reserved */
14264     0,                          /* 37 reserved */
14265     0,                          /* 38 reserved */
14266     0,                          /* 39 reserved */
14267     0,                          /* 40 reserved */
14268     0,                          /* 41 reserved */
14269     0,                          /* 42 reserved */
14270     0,                          /* 43 reserved */
14271     0,                          /* 44 reserved */
14272     0,                          /* 45 reserved */
14273     0,                          /* 46 reserved */
14274     0,                          /* 47 reserved */
14275     0,                          /* 48 reserved */
14276     0,                          /* 49 reserved */
14277     0,                          /* 50 reserved */
14278     0,                          /* 51 reserved */
14279     0,                          /* 52 reserved */
14280     0,                          /* 53 reserved */
14281     0,                          /* 54 reserved */
14282     0,                          /* 55 reserved */
14283     0,                          /* 56 cisptr_lsw */
14284     0,                          /* 57 cisprt_msw */
14285     ADV_PCI_VENDOR_ID,          /* 58 subsysvid */
14286     ADV_PCI_DEVID_38C0800_REV1, /* 59 subsysid */
14287     0,                          /* 60 reserved */
14288     0,                          /* 61 reserved */
14289     0,                          /* 62 reserved */
14290     0                           /* 63 reserved */
14291 };
14292
14293 STATIC ADVEEP_38C0800_CONFIG
14294 ADVEEP_38C0800_Config_Field_IsChar __initdata = {
14295     0,                          /* 00 cfg_lsw */
14296     0,                          /* 01 cfg_msw */
14297     0,                          /* 02 disc_enable */
14298     0,                          /* 03 wdtr_able */
14299     0,                          /* 04 sdtr_speed1 */
14300     0,                          /* 05 start_motor */
14301     0,                          /* 06 tagqng_able */
14302     0,                          /* 07 bios_scan */
14303     0,                          /* 08 scam_tolerant */
14304     1,                          /* 09 adapter_scsi_id */
14305     1,                          /*    bios_boot_delay */
14306     1,                          /* 10 scsi_reset_delay */
14307     1,                          /*    bios_id_lun */
14308     1,                          /* 11 termination_se */
14309     1,                          /*    termination_lvd */
14310     0,                          /* 12 bios_ctrl */
14311     0,                          /* 13 sdtr_speed2 */
14312     0,                          /* 14 sdtr_speed3 */
14313     1,                          /* 15 max_host_qng */
14314     1,                          /*    max_dvc_qng */
14315     0,                          /* 16 dvc_cntl */
14316     0,                          /* 17 sdtr_speed4 */
14317     0,                          /* 18 serial_number_word1 */
14318     0,                          /* 19 serial_number_word2 */
14319     0,                          /* 20 serial_number_word3 */
14320     0,                          /* 21 check_sum */
14321     { 1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1 }, /* 22-29 oem_name[16] */
14322     0,                          /* 30 dvc_err_code */
14323     0,                          /* 31 adv_err_code */
14324     0,                          /* 32 adv_err_addr */
14325     0,                          /* 33 saved_dvc_err_code */
14326     0,                          /* 34 saved_adv_err_code */
14327     0,                          /* 35 saved_adv_err_addr */
14328     0,                          /* 36 reserved */
14329     0,                          /* 37 reserved */
14330     0,                          /* 38 reserved */
14331     0,                          /* 39 reserved */
14332     0,                          /* 40 reserved */
14333     0,                          /* 41 reserved */
14334     0,                          /* 42 reserved */
14335     0,                          /* 43 reserved */
14336     0,                          /* 44 reserved */
14337     0,                          /* 45 reserved */
14338     0,                          /* 46 reserved */
14339     0,                          /* 47 reserved */
14340     0,                          /* 48 reserved */
14341     0,                          /* 49 reserved */
14342     0,                          /* 50 reserved */
14343     0,                          /* 51 reserved */
14344     0,                          /* 52 reserved */
14345     0,                          /* 53 reserved */
14346     0,                          /* 54 reserved */
14347     0,                          /* 55 reserved */
14348     0,                          /* 56 cisptr_lsw */
14349     0,                          /* 57 cisprt_msw */
14350     0,                          /* 58 subsysvid */
14351     0,                          /* 59 subsysid */
14352     0,                          /* 60 reserved */
14353     0,                          /* 61 reserved */
14354     0,                          /* 62 reserved */
14355     0                           /* 63 reserved */
14356 };
14357
14358 STATIC ADVEEP_38C1600_CONFIG
14359 Default_38C1600_EEPROM_Config __initdata = {
14360     ADV_EEPROM_BIOS_ENABLE,     /* 00 cfg_lsw */
14361     0x0000,                     /* 01 cfg_msw */
14362     0xFFFF,                     /* 02 disc_enable */
14363     0xFFFF,                     /* 03 wdtr_able */
14364     0x5555,                     /* 04 sdtr_speed1 */
14365     0xFFFF,                     /* 05 start_motor */
14366     0xFFFF,                     /* 06 tagqng_able */
14367     0xFFFF,                     /* 07 bios_scan */
14368     0,                          /* 08 scam_tolerant */
14369     7,                          /* 09 adapter_scsi_id */
14370     0,                          /*    bios_boot_delay */
14371     3,                          /* 10 scsi_reset_delay */
14372     0,                          /*    bios_id_lun */
14373     0,                          /* 11 termination_se */
14374     0,                          /*    termination_lvd */
14375     0xFFE7,                     /* 12 bios_ctrl */
14376     0x5555,                     /* 13 sdtr_speed2 */
14377     0x5555,                     /* 14 sdtr_speed3 */
14378     ASC_DEF_MAX_HOST_QNG,       /* 15 max_host_qng */
14379     ASC_DEF_MAX_DVC_QNG,        /*    max_dvc_qng */
14380     0,                          /* 16 dvc_cntl */
14381     0x5555,                     /* 17 sdtr_speed4 */
14382     0,                          /* 18 serial_number_word1 */
14383     0,                          /* 19 serial_number_word2 */
14384     0,                          /* 20 serial_number_word3 */
14385     0,                          /* 21 check_sum */
14386     { 0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0 }, /* 22-29 oem_name[16] */
14387     0,                          /* 30 dvc_err_code */
14388     0,                          /* 31 adv_err_code */
14389     0,                          /* 32 adv_err_addr */
14390     0,                          /* 33 saved_dvc_err_code */
14391     0,                          /* 34 saved_adv_err_code */
14392     0,                          /* 35 saved_adv_err_addr */
14393     0,                          /* 36 reserved */
14394     0,                          /* 37 reserved */
14395     0,                          /* 38 reserved */
14396     0,                          /* 39 reserved */
14397     0,                          /* 40 reserved */
14398     0,                          /* 41 reserved */
14399     0,                          /* 42 reserved */
14400     0,                          /* 43 reserved */
14401     0,                          /* 44 reserved */
14402     0,                          /* 45 reserved */
14403     0,                          /* 46 reserved */
14404     0,                          /* 47 reserved */
14405     0,                          /* 48 reserved */
14406     0,                          /* 49 reserved */
14407     0,                          /* 50 reserved */
14408     0,                          /* 51 reserved */
14409     0,                          /* 52 reserved */
14410     0,                          /* 53 reserved */
14411     0,                          /* 54 reserved */
14412     0,                          /* 55 reserved */
14413     0,                          /* 56 cisptr_lsw */
14414     0,                          /* 57 cisprt_msw */
14415     ADV_PCI_VENDOR_ID,          /* 58 subsysvid */
14416     ADV_PCI_DEVID_38C1600_REV1, /* 59 subsysid */
14417     0,                          /* 60 reserved */
14418     0,                          /* 61 reserved */
14419     0,                          /* 62 reserved */
14420     0                           /* 63 reserved */
14421 };
14422
14423 STATIC ADVEEP_38C1600_CONFIG
14424 ADVEEP_38C1600_Config_Field_IsChar __initdata = {
14425     0,                          /* 00 cfg_lsw */
14426     0,                          /* 01 cfg_msw */
14427     0,                          /* 02 disc_enable */
14428     0,                          /* 03 wdtr_able */
14429     0,                          /* 04 sdtr_speed1 */
14430     0,                          /* 05 start_motor */
14431     0,                          /* 06 tagqng_able */
14432     0,                          /* 07 bios_scan */
14433     0,                          /* 08 scam_tolerant */
14434     1,                          /* 09 adapter_scsi_id */
14435     1,                          /*    bios_boot_delay */
14436     1,                          /* 10 scsi_reset_delay */
14437     1,                          /*    bios_id_lun */
14438     1,                          /* 11 termination_se */
14439     1,                          /*    termination_lvd */
14440     0,                          /* 12 bios_ctrl */
14441     0,                          /* 13 sdtr_speed2 */
14442     0,                          /* 14 sdtr_speed3 */
14443     1,                          /* 15 max_host_qng */
14444     1,                          /*    max_dvc_qng */
14445     0,                          /* 16 dvc_cntl */
14446     0,                          /* 17 sdtr_speed4 */
14447     0,                          /* 18 serial_number_word1 */
14448     0,                          /* 19 serial_number_word2 */
14449     0,                          /* 20 serial_number_word3 */
14450     0,                          /* 21 check_sum */
14451     { 1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1 }, /* 22-29 oem_name[16] */
14452     0,                          /* 30 dvc_err_code */
14453     0,                          /* 31 adv_err_code */
14454     0,                          /* 32 adv_err_addr */
14455     0,                          /* 33 saved_dvc_err_code */
14456     0,                          /* 34 saved_adv_err_code */
14457     0,                          /* 35 saved_adv_err_addr */
14458     0,                          /* 36 reserved */
14459     0,                          /* 37 reserved */
14460     0,                          /* 38 reserved */
14461     0,                          /* 39 reserved */
14462     0,                          /* 40 reserved */
14463     0,                          /* 41 reserved */
14464     0,                          /* 42 reserved */
14465     0,                          /* 43 reserved */
14466     0,                          /* 44 reserved */
14467     0,                          /* 45 reserved */
14468     0,                          /* 46 reserved */
14469     0,                          /* 47 reserved */
14470     0,                          /* 48 reserved */
14471     0,                          /* 49 reserved */
14472     0,                          /* 50 reserved */
14473     0,                          /* 51 reserved */
14474     0,                          /* 52 reserved */
14475     0,                          /* 53 reserved */
14476     0,                          /* 54 reserved */
14477     0,                          /* 55 reserved */
14478     0,                          /* 56 cisptr_lsw */
14479     0,                          /* 57 cisprt_msw */
14480     0,                          /* 58 subsysvid */
14481     0,                          /* 59 subsysid */
14482     0,                          /* 60 reserved */
14483     0,                          /* 61 reserved */
14484     0,                          /* 62 reserved */
14485     0                           /* 63 reserved */
14486 };
14487
14488 /*
14489  * Initialize the ADV_DVC_VAR structure.
14490  *
14491  * On failure set the ADV_DVC_VAR field 'err_code' and return ADV_ERROR.
14492  *
14493  * For a non-fatal error return a warning code. If there are no warnings
14494  * then 0 is returned.
14495  */
14496 STATIC int __init
14497 AdvInitGetConfig(ADV_DVC_VAR *asc_dvc)
14498 {
14499     ushort      warn_code;
14500     AdvPortAddr iop_base;
14501     uchar       pci_cmd_reg;
14502     int         status;
14503
14504     warn_code = 0;
14505     asc_dvc->err_code = 0;
14506     iop_base = asc_dvc->iop_base;
14507
14508     /*
14509      * PCI Command Register
14510      *
14511      * Note: AscPCICmdRegBits_BusMastering definition (0x0007) includes
14512      * I/O Space Control, Memory Space Control and Bus Master Control bits.
14513      */
14514
14515     if (((pci_cmd_reg = DvcAdvReadPCIConfigByte(asc_dvc,
14516                             AscPCIConfigCommandRegister))
14517          & AscPCICmdRegBits_BusMastering)
14518         != AscPCICmdRegBits_BusMastering)
14519     {
14520         pci_cmd_reg |= AscPCICmdRegBits_BusMastering;
14521
14522         DvcAdvWritePCIConfigByte(asc_dvc,
14523                 AscPCIConfigCommandRegister, pci_cmd_reg);
14524
14525         if (((DvcAdvReadPCIConfigByte(asc_dvc, AscPCIConfigCommandRegister))
14526              & AscPCICmdRegBits_BusMastering)
14527             != AscPCICmdRegBits_BusMastering)
14528         {
14529             warn_code |= ASC_WARN_SET_PCI_CONFIG_SPACE;
14530         }
14531     }
14532
14533     /*
14534      * PCI Latency Timer
14535      *
14536      * If the "latency timer" register is 0x20 or above, then we don't need
14537      * to change it.  Otherwise, set it to 0x20 (i.e. set it to 0x20 if it
14538      * comes up less than 0x20).
14539      */
14540     if (DvcAdvReadPCIConfigByte(asc_dvc, AscPCIConfigLatencyTimer) < 0x20) {
14541         DvcAdvWritePCIConfigByte(asc_dvc, AscPCIConfigLatencyTimer, 0x20);
14542         if (DvcAdvReadPCIConfigByte(asc_dvc, AscPCIConfigLatencyTimer) < 0x20)
14543         {
14544             warn_code |= ASC_WARN_SET_PCI_CONFIG_SPACE;
14545         }
14546     }
14547
14548     /*
14549      * Save the state of the PCI Configuration Command Register
14550      * "Parity Error Response Control" Bit. If the bit is clear (0),
14551      * in AdvInitAsc3550/38C0800Driver() tell the microcode to ignore
14552      * DMA parity errors.
14553      */
14554     asc_dvc->cfg->control_flag = 0;
14555     if (((DvcAdvReadPCIConfigByte(asc_dvc, AscPCIConfigCommandRegister)
14556          & AscPCICmdRegBits_ParErrRespCtrl)) == 0)
14557     {
14558         asc_dvc->cfg->control_flag |= CONTROL_FLAG_IGNORE_PERR;
14559     }
14560
14561     asc_dvc->cfg->lib_version = (ADV_LIB_VERSION_MAJOR << 8) |
14562       ADV_LIB_VERSION_MINOR;
14563     asc_dvc->cfg->chip_version =
14564       AdvGetChipVersion(iop_base, asc_dvc->bus_type);
14565
14566     ASC_DBG2(1, "AdvInitGetConfig: iopb_chip_id_1: 0x%x 0x%x\n",
14567         (ushort) AdvReadByteRegister(iop_base, IOPB_CHIP_ID_1),
14568         (ushort) ADV_CHIP_ID_BYTE);
14569
14570     ASC_DBG2(1, "AdvInitGetConfig: iopw_chip_id_0: 0x%x 0x%x\n",
14571         (ushort) AdvReadWordRegister(iop_base, IOPW_CHIP_ID_0),
14572         (ushort) ADV_CHIP_ID_WORD);
14573
14574     /*
14575      * Reset the chip to start and allow register writes.
14576      */
14577     if (AdvFindSignature(iop_base) == 0)
14578     {
14579         asc_dvc->err_code = ASC_IERR_BAD_SIGNATURE;
14580         return ADV_ERROR;
14581     }
14582     else {
14583         /*
14584          * The caller must set 'chip_type' to a valid setting.
14585          */
14586         if (asc_dvc->chip_type != ADV_CHIP_ASC3550 &&
14587             asc_dvc->chip_type != ADV_CHIP_ASC38C0800 &&
14588             asc_dvc->chip_type != ADV_CHIP_ASC38C1600)
14589         {
14590             asc_dvc->err_code |= ASC_IERR_BAD_CHIPTYPE;
14591             return ADV_ERROR;
14592         }
14593
14594         /*
14595          * Reset Chip.
14596          */
14597         AdvWriteWordRegister(iop_base, IOPW_CTRL_REG,
14598             ADV_CTRL_REG_CMD_RESET);
14599         DvcSleepMilliSecond(100);
14600         AdvWriteWordRegister(iop_base, IOPW_CTRL_REG,
14601             ADV_CTRL_REG_CMD_WR_IO_REG);
14602
14603         if (asc_dvc->chip_type == ADV_CHIP_ASC38C1600)
14604         {
14605             if ((status = AdvInitFrom38C1600EEP(asc_dvc)) == ADV_ERROR)
14606             {
14607                 return ADV_ERROR;
14608             }
14609         } else if (asc_dvc->chip_type == ADV_CHIP_ASC38C0800)
14610         {
14611             if ((status = AdvInitFrom38C0800EEP(asc_dvc)) == ADV_ERROR)
14612             {
14613                 return ADV_ERROR;
14614             }
14615         } else
14616         {
14617             if ((status = AdvInitFrom3550EEP(asc_dvc)) == ADV_ERROR)
14618             {
14619                 return ADV_ERROR;
14620             }
14621         }
14622         warn_code |= status;
14623     }
14624
14625     return warn_code;
14626 }
14627
14628 /*
14629  * Initialize the ASC-3550.
14630  *
14631  * On failure set the ADV_DVC_VAR field 'err_code' and return ADV_ERROR.
14632  *
14633  * For a non-fatal error return a warning code. If there are no warnings
14634  * then 0 is returned.
14635  *
14636  * Needed after initialization for error recovery.
14637  */
14638 STATIC int
14639 AdvInitAsc3550Driver(ADV_DVC_VAR *asc_dvc)
14640 {
14641     AdvPortAddr iop_base;
14642     ushort      warn_code;
14643     ADV_DCNT    sum;
14644     int         begin_addr;
14645     int         end_addr;
14646     ushort      code_sum;
14647     int         word;
14648     int         j;
14649     int         adv_asc3550_expanded_size;
14650     ADV_CARR_T  *carrp;
14651     ADV_DCNT    contig_len;
14652     ADV_SDCNT   buf_size;
14653     ADV_PADDR   carr_paddr;
14654     int         i;
14655     ushort      scsi_cfg1;
14656     uchar       tid;
14657     ushort      bios_mem[ASC_MC_BIOSLEN/2]; /* BIOS RISC Memory 0x40-0x8F. */
14658     ushort      wdtr_able = 0, sdtr_able, tagqng_able;
14659     uchar       max_cmd[ADV_MAX_TID + 1];
14660
14661     /* If there is already an error, don't continue. */
14662     if (asc_dvc->err_code != 0)
14663     {
14664         return ADV_ERROR;
14665     }
14666
14667     /*
14668      * The caller must set 'chip_type' to ADV_CHIP_ASC3550.
14669      */
14670     if (asc_dvc->chip_type != ADV_CHIP_ASC3550)
14671     {
14672         asc_dvc->err_code |= ASC_IERR_BAD_CHIPTYPE;
14673         return ADV_ERROR;
14674     }
14675
14676     warn_code = 0;
14677     iop_base = asc_dvc->iop_base;
14678
14679     /*
14680      * Save the RISC memory BIOS region before writing the microcode.
14681      * The BIOS may already be loaded and using its RISC LRAM region
14682      * so its region must be saved and restored.
14683      *
14684      * Note: This code makes the assumption, which is currently true,
14685      * that a chip reset does not clear RISC LRAM.
14686      */
14687     for (i = 0; i < ASC_MC_BIOSLEN/2; i++)
14688     {
14689         AdvReadWordLram(iop_base, ASC_MC_BIOSMEM + (2 * i), bios_mem[i]);
14690     }
14691
14692     /*
14693      * Save current per TID negotiated values.
14694      */
14695     if (bios_mem[(ASC_MC_BIOS_SIGNATURE - ASC_MC_BIOSMEM)/2] == 0x55AA)
14696     {
14697         ushort  bios_version, major, minor;
14698
14699         bios_version = bios_mem[(ASC_MC_BIOS_VERSION - ASC_MC_BIOSMEM)/2];
14700         major = (bios_version  >> 12) & 0xF;
14701         minor = (bios_version  >> 8) & 0xF;
14702         if (major < 3 || (major == 3 && minor == 1))
14703         {
14704             /* BIOS 3.1 and earlier location of 'wdtr_able' variable. */
14705             AdvReadWordLram(iop_base, 0x120, wdtr_able);
14706         } else
14707         {
14708             AdvReadWordLram(iop_base, ASC_MC_WDTR_ABLE, wdtr_able);
14709         }
14710     }
14711     AdvReadWordLram(iop_base, ASC_MC_SDTR_ABLE, sdtr_able);
14712     AdvReadWordLram(iop_base, ASC_MC_TAGQNG_ABLE, tagqng_able);
14713     for (tid = 0; tid <= ADV_MAX_TID; tid++)
14714     {
14715         AdvReadByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + tid,
14716             max_cmd[tid]);
14717     }
14718
14719     /*
14720      * Load the Microcode
14721      *
14722      * Write the microcode image to RISC memory starting at address 0.
14723      */
14724     AdvWriteWordRegister(iop_base, IOPW_RAM_ADDR, 0);
14725     /* Assume the following compressed format of the microcode buffer:
14726      *
14727      *  254 word (508 byte) table indexed by byte code followed
14728      *  by the following byte codes:
14729      *
14730      *    1-Byte Code:
14731      *      00: Emit word 0 in table.
14732      *      01: Emit word 1 in table.
14733      *      .
14734      *      FD: Emit word 253 in table.
14735      *
14736      *    Multi-Byte Code:
14737      *      FE WW WW: (3 byte code) Word to emit is the next word WW WW.
14738      *      FF BB WW WW: (4 byte code) Emit BB count times next word WW WW.
14739      */
14740     word = 0;
14741     for (i = 253 * 2; i < _adv_asc3550_size; i++)
14742     {
14743         if (_adv_asc3550_buf[i] == 0xff)
14744         {
14745             for (j = 0; j < _adv_asc3550_buf[i + 1]; j++)
14746             {
14747                 AdvWriteWordAutoIncLram(iop_base, (((ushort)
14748                     _adv_asc3550_buf[i + 3] << 8) |
14749                 _adv_asc3550_buf[i + 2]));
14750                 word++;
14751             }
14752             i += 3;
14753         } else if (_adv_asc3550_buf[i] == 0xfe)
14754         {
14755             AdvWriteWordAutoIncLram(iop_base, (((ushort)
14756                 _adv_asc3550_buf[i + 2] << 8) |
14757                 _adv_asc3550_buf[i + 1]));
14758             i += 2;
14759             word++;
14760         } else
14761         {
14762             AdvWriteWordAutoIncLram(iop_base, (((ushort)
14763                 _adv_asc3550_buf[(_adv_asc3550_buf[i] * 2) + 1] << 8) |
14764                 _adv_asc3550_buf[_adv_asc3550_buf[i] * 2]));
14765             word++;
14766         }
14767     }
14768
14769     /*
14770      * Set 'word' for later use to clear the rest of memory and save
14771      * the expanded mcode size.
14772      */
14773     word *= 2;
14774     adv_asc3550_expanded_size = word;
14775
14776     /*
14777      * Clear the rest of ASC-3550 Internal RAM (8KB).
14778      */
14779     for (; word < ADV_3550_MEMSIZE; word += 2)
14780     {
14781         AdvWriteWordAutoIncLram(iop_base, 0);
14782     }
14783
14784     /*
14785      * Verify the microcode checksum.
14786      */
14787     sum = 0;
14788     AdvWriteWordRegister(iop_base, IOPW_RAM_ADDR, 0);
14789
14790     for (word = 0; word < adv_asc3550_expanded_size; word += 2)
14791     {
14792         sum += AdvReadWordAutoIncLram(iop_base);
14793     }
14794
14795     if (sum != _adv_asc3550_chksum)
14796     {
14797         asc_dvc->err_code |= ASC_IERR_MCODE_CHKSUM;
14798         return ADV_ERROR;
14799     }
14800
14801     /*
14802      * Restore the RISC memory BIOS region.
14803      */
14804     for (i = 0; i < ASC_MC_BIOSLEN/2; i++)
14805     {
14806         AdvWriteWordLram(iop_base, ASC_MC_BIOSMEM + (2 * i), bios_mem[i]);
14807     }
14808
14809     /*
14810      * Calculate and write the microcode code checksum to the microcode
14811      * code checksum location ASC_MC_CODE_CHK_SUM (0x2C).
14812      */
14813     AdvReadWordLram(iop_base, ASC_MC_CODE_BEGIN_ADDR, begin_addr);
14814     AdvReadWordLram(iop_base, ASC_MC_CODE_END_ADDR, end_addr);
14815     code_sum = 0;
14816     AdvWriteWordRegister(iop_base, IOPW_RAM_ADDR, begin_addr);
14817     for (word = begin_addr; word < end_addr; word += 2)
14818     {
14819         code_sum += AdvReadWordAutoIncLram(iop_base);
14820     }
14821     AdvWriteWordLram(iop_base, ASC_MC_CODE_CHK_SUM, code_sum);
14822
14823     /*
14824      * Read and save microcode version and date.
14825      */
14826     AdvReadWordLram(iop_base, ASC_MC_VERSION_DATE, asc_dvc->cfg->mcode_date);
14827     AdvReadWordLram(iop_base, ASC_MC_VERSION_NUM, asc_dvc->cfg->mcode_version);
14828
14829     /*
14830      * Set the chip type to indicate the ASC3550.
14831      */
14832     AdvWriteWordLram(iop_base, ASC_MC_CHIP_TYPE, ADV_CHIP_ASC3550);
14833
14834     /*
14835      * If the PCI Configuration Command Register "Parity Error Response
14836      * Control" Bit was clear (0), then set the microcode variable
14837      * 'control_flag' CONTROL_FLAG_IGNORE_PERR flag to tell the microcode
14838      * to ignore DMA parity errors.
14839      */
14840     if (asc_dvc->cfg->control_flag & CONTROL_FLAG_IGNORE_PERR)
14841     {
14842         AdvReadWordLram(iop_base, ASC_MC_CONTROL_FLAG, word);
14843         word |= CONTROL_FLAG_IGNORE_PERR;
14844         AdvWriteWordLram(iop_base, ASC_MC_CONTROL_FLAG, word);
14845     }
14846
14847     /*
14848      * For ASC-3550, setting the START_CTL_EMFU [3:2] bits sets a FIFO
14849      * threshold of 128 bytes. This register is only accessible to the host.
14850      */
14851     AdvWriteByteRegister(iop_base, IOPB_DMA_CFG0,
14852         START_CTL_EMFU | READ_CMD_MRM);
14853
14854     /*
14855      * Microcode operating variables for WDTR, SDTR, and command tag
14856      * queuing will be set in AdvInquiryHandling() based on what a
14857      * device reports it is capable of in Inquiry byte 7.
14858      *
14859      * If SCSI Bus Resets have been disabled, then directly set
14860      * SDTR and WDTR from the EEPROM configuration. This will allow
14861      * the BIOS and warm boot to work without a SCSI bus hang on
14862      * the Inquiry caused by host and target mismatched DTR values.
14863      * Without the SCSI Bus Reset, before an Inquiry a device can't
14864      * be assumed to be in Asynchronous, Narrow mode.
14865      */
14866     if ((asc_dvc->bios_ctrl & BIOS_CTRL_RESET_SCSI_BUS) == 0)
14867     {
14868         AdvWriteWordLram(iop_base, ASC_MC_WDTR_ABLE, asc_dvc->wdtr_able);
14869         AdvWriteWordLram(iop_base, ASC_MC_SDTR_ABLE, asc_dvc->sdtr_able);
14870     }
14871
14872     /*
14873      * Set microcode operating variables for SDTR_SPEED1, SDTR_SPEED2,
14874      * SDTR_SPEED3, and SDTR_SPEED4 based on the ULTRA EEPROM per TID
14875      * bitmask. These values determine the maximum SDTR speed negotiated
14876      * with a device.
14877      *
14878      * The SDTR per TID bitmask overrides the SDTR_SPEED1, SDTR_SPEED2,
14879      * SDTR_SPEED3, and SDTR_SPEED4 values so it is safe to set them
14880      * without determining here whether the device supports SDTR.
14881      *
14882      * 4-bit speed  SDTR speed name
14883      * ===========  ===============
14884      * 0000b (0x0)  SDTR disabled
14885      * 0001b (0x1)  5 Mhz
14886      * 0010b (0x2)  10 Mhz
14887      * 0011b (0x3)  20 Mhz (Ultra)
14888      * 0100b (0x4)  40 Mhz (LVD/Ultra2)
14889      * 0101b (0x5)  80 Mhz (LVD2/Ultra3)
14890      * 0110b (0x6)  Undefined
14891      * .
14892      * 1111b (0xF)  Undefined
14893      */
14894     word = 0;
14895     for (tid = 0; tid <= ADV_MAX_TID; tid++)
14896     {
14897         if (ADV_TID_TO_TIDMASK(tid) & asc_dvc->ultra_able)
14898         {
14899             /* Set Ultra speed for TID 'tid'. */
14900             word |= (0x3 << (4 * (tid % 4)));
14901         } else
14902         {
14903             /* Set Fast speed for TID 'tid'. */
14904             word |= (0x2 << (4 * (tid % 4)));
14905         }
14906         if (tid == 3) /* Check if done with sdtr_speed1. */
14907         {
14908             AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED1, word);
14909             word = 0;
14910         } else if (tid == 7) /* Check if done with sdtr_speed2. */
14911         {
14912             AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED2, word);
14913             word = 0;
14914         } else if (tid == 11) /* Check if done with sdtr_speed3. */
14915         {
14916             AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED3, word);
14917             word = 0;
14918         } else if (tid == 15) /* Check if done with sdtr_speed4. */
14919         {
14920             AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED4, word);
14921             /* End of loop. */
14922         }
14923     }
14924
14925     /*
14926      * Set microcode operating variable for the disconnect per TID bitmask.
14927      */
14928     AdvWriteWordLram(iop_base, ASC_MC_DISC_ENABLE, asc_dvc->cfg->disc_enable);
14929
14930     /*
14931      * Set SCSI_CFG0 Microcode Default Value.
14932      *
14933      * The microcode will set the SCSI_CFG0 register using this value
14934      * after it is started below.
14935      */
14936     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_SCSI_CFG0,
14937         PARITY_EN | QUEUE_128 | SEL_TMO_LONG | OUR_ID_EN |
14938         asc_dvc->chip_scsi_id);
14939
14940     /*
14941      * Determine SCSI_CFG1 Microcode Default Value.
14942      *
14943      * The microcode will set the SCSI_CFG1 register using this value
14944      * after it is started below.
14945      */
14946
14947     /* Read current SCSI_CFG1 Register value. */
14948     scsi_cfg1 = AdvReadWordRegister(iop_base, IOPW_SCSI_CFG1);
14949
14950     /*
14951      * If all three connectors are in use, return an error.
14952      */
14953     if ((scsi_cfg1 & CABLE_ILLEGAL_A) == 0 ||
14954         (scsi_cfg1 & CABLE_ILLEGAL_B) == 0)
14955     {
14956             asc_dvc->err_code |= ASC_IERR_ILLEGAL_CONNECTION;
14957             return ADV_ERROR;
14958     }
14959
14960     /*
14961      * If the internal narrow cable is reversed all of the SCSI_CTRL
14962      * register signals will be set. Check for and return an error if
14963      * this condition is found.
14964      */
14965     if ((AdvReadWordRegister(iop_base, IOPW_SCSI_CTRL) & 0x3F07) == 0x3F07)
14966     {
14967         asc_dvc->err_code |= ASC_IERR_REVERSED_CABLE;
14968         return ADV_ERROR;
14969     }
14970
14971     /*
14972      * If this is a differential board and a single-ended device
14973      * is attached to one of the connectors, return an error.
14974      */
14975     if ((scsi_cfg1 & DIFF_MODE) && (scsi_cfg1 & DIFF_SENSE) == 0)
14976     {
14977         asc_dvc->err_code |= ASC_IERR_SINGLE_END_DEVICE;
14978         return ADV_ERROR;
14979     }
14980
14981     /*
14982      * If automatic termination control is enabled, then set the
14983      * termination value based on a table listed in a_condor.h.
14984      *
14985      * If manual termination was specified with an EEPROM setting
14986      * then 'termination' was set-up in AdvInitFrom3550EEPROM() and
14987      * is ready to be 'ored' into SCSI_CFG1.
14988      */
14989     if (asc_dvc->cfg->termination == 0)
14990     {
14991         /*
14992          * The software always controls termination by setting TERM_CTL_SEL.
14993          * If TERM_CTL_SEL were set to 0, the hardware would set termination.
14994          */
14995         asc_dvc->cfg->termination |= TERM_CTL_SEL;
14996
14997         switch(scsi_cfg1 & CABLE_DETECT)
14998         {
14999             /* TERM_CTL_H: on, TERM_CTL_L: on */
15000             case 0x3: case 0x7: case 0xB: case 0xD: case 0xE: case 0xF:
15001                 asc_dvc->cfg->termination |= (TERM_CTL_H | TERM_CTL_L);
15002                 break;
15003
15004             /* TERM_CTL_H: on, TERM_CTL_L: off */
15005             case 0x1: case 0x5: case 0x9: case 0xA: case 0xC:
15006                 asc_dvc->cfg->termination |= TERM_CTL_H;
15007                 break;
15008
15009             /* TERM_CTL_H: off, TERM_CTL_L: off */
15010             case 0x2: case 0x6:
15011                 break;
15012         }
15013     }
15014
15015     /*
15016      * Clear any set TERM_CTL_H and TERM_CTL_L bits.
15017      */
15018     scsi_cfg1 &= ~TERM_CTL;
15019
15020     /*
15021      * Invert the TERM_CTL_H and TERM_CTL_L bits and then
15022      * set 'scsi_cfg1'. The TERM_POL bit does not need to be
15023      * referenced, because the hardware internally inverts
15024      * the Termination High and Low bits if TERM_POL is set.
15025      */
15026     scsi_cfg1 |= (TERM_CTL_SEL | (~asc_dvc->cfg->termination & TERM_CTL));
15027
15028     /*
15029      * Set SCSI_CFG1 Microcode Default Value
15030      *
15031      * Set filter value and possibly modified termination control
15032      * bits in the Microcode SCSI_CFG1 Register Value.
15033      *
15034      * The microcode will set the SCSI_CFG1 register using this value
15035      * after it is started below.
15036      */
15037     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_SCSI_CFG1,
15038         FLTR_DISABLE | scsi_cfg1);
15039
15040     /*
15041      * Set MEM_CFG Microcode Default Value
15042      *
15043      * The microcode will set the MEM_CFG register using this value
15044      * after it is started below.
15045      *
15046      * MEM_CFG may be accessed as a word or byte, but only bits 0-7
15047      * are defined.
15048      *
15049      * ASC-3550 has 8KB internal memory.
15050      */
15051     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_MEM_CFG,
15052         BIOS_EN | RAM_SZ_8KB);
15053
15054     /*
15055      * Set SEL_MASK Microcode Default Value
15056      *
15057      * The microcode will set the SEL_MASK register using this value
15058      * after it is started below.
15059      */
15060     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_SEL_MASK,
15061         ADV_TID_TO_TIDMASK(asc_dvc->chip_scsi_id));
15062
15063     /*
15064      * Build carrier freelist.
15065      *
15066      * Driver must have already allocated memory and set 'carrier_buf'.
15067      */
15068     ASC_ASSERT(asc_dvc->carrier_buf != NULL);
15069
15070     carrp = (ADV_CARR_T *) ADV_16BALIGN(asc_dvc->carrier_buf);
15071     asc_dvc->carr_freelist = NULL;
15072     if (carrp == (ADV_CARR_T *) asc_dvc->carrier_buf)
15073     {
15074         buf_size = ADV_CARRIER_BUFSIZE;
15075     } else
15076     {
15077         buf_size = ADV_CARRIER_BUFSIZE - sizeof(ADV_CARR_T);
15078     }
15079
15080     do {
15081         /*
15082          * Get physical address of the carrier 'carrp'.
15083          */
15084         contig_len = sizeof(ADV_CARR_T);
15085         carr_paddr = cpu_to_le32(DvcGetPhyAddr(asc_dvc, NULL, (uchar *) carrp,
15086             (ADV_SDCNT *) &contig_len, ADV_IS_CARRIER_FLAG));
15087
15088         buf_size -= sizeof(ADV_CARR_T);
15089
15090         /*
15091          * If the current carrier is not physically contiguous, then
15092          * maybe there was a page crossing. Try the next carrier aligned
15093          * start address.
15094          */
15095         if (contig_len < sizeof(ADV_CARR_T))
15096         {
15097             carrp++;
15098             continue;
15099         }
15100
15101         carrp->carr_pa = carr_paddr;
15102         carrp->carr_va = cpu_to_le32(ADV_VADDR_TO_U32(carrp));
15103
15104         /*
15105          * Insert the carrier at the beginning of the freelist.
15106          */
15107         carrp->next_vpa = cpu_to_le32(ADV_VADDR_TO_U32(asc_dvc->carr_freelist));
15108         asc_dvc->carr_freelist = carrp;
15109
15110         carrp++;
15111     }
15112     while (buf_size > 0);
15113
15114     /*
15115      * Set-up the Host->RISC Initiator Command Queue (ICQ).
15116      */
15117
15118     if ((asc_dvc->icq_sp = asc_dvc->carr_freelist) == NULL)
15119     {
15120         asc_dvc->err_code |= ASC_IERR_NO_CARRIER;
15121         return ADV_ERROR;
15122     }
15123     asc_dvc->carr_freelist = (ADV_CARR_T *)
15124         ADV_U32_TO_VADDR(le32_to_cpu(asc_dvc->icq_sp->next_vpa));
15125
15126     /*
15127      * The first command issued will be placed in the stopper carrier.
15128      */
15129     asc_dvc->icq_sp->next_vpa = cpu_to_le32(ASC_CQ_STOPPER);
15130
15131     /*
15132      * Set RISC ICQ physical address start value.
15133      */
15134     AdvWriteDWordLramNoSwap(iop_base, ASC_MC_ICQ, asc_dvc->icq_sp->carr_pa);
15135
15136     /*
15137      * Set-up the RISC->Host Initiator Response Queue (IRQ).
15138      */
15139     if ((asc_dvc->irq_sp = asc_dvc->carr_freelist) == NULL)
15140     {
15141         asc_dvc->err_code |= ASC_IERR_NO_CARRIER;
15142         return ADV_ERROR;
15143     }
15144     asc_dvc->carr_freelist = (ADV_CARR_T *)
15145          ADV_U32_TO_VADDR(le32_to_cpu(asc_dvc->irq_sp->next_vpa));
15146
15147     /*
15148      * The first command completed by the RISC will be placed in
15149      * the stopper.
15150      *
15151      * Note: Set 'next_vpa' to ASC_CQ_STOPPER. When the request is
15152      * completed the RISC will set the ASC_RQ_STOPPER bit.
15153      */
15154     asc_dvc->irq_sp->next_vpa = cpu_to_le32(ASC_CQ_STOPPER);
15155
15156     /*
15157      * Set RISC IRQ physical address start value.
15158      */
15159     AdvWriteDWordLramNoSwap(iop_base, ASC_MC_IRQ, asc_dvc->irq_sp->carr_pa);
15160     asc_dvc->carr_pending_cnt = 0;
15161
15162     AdvWriteByteRegister(iop_base, IOPB_INTR_ENABLES,
15163         (ADV_INTR_ENABLE_HOST_INTR | ADV_INTR_ENABLE_GLOBAL_INTR));
15164
15165     AdvReadWordLram(iop_base, ASC_MC_CODE_BEGIN_ADDR, word);
15166     AdvWriteWordRegister(iop_base, IOPW_PC, word);
15167
15168     /* finally, finally, gentlemen, start your engine */
15169     AdvWriteWordRegister(iop_base, IOPW_RISC_CSR, ADV_RISC_CSR_RUN);
15170
15171     /*
15172      * Reset the SCSI Bus if the EEPROM indicates that SCSI Bus
15173      * Resets should be performed. The RISC has to be running
15174      * to issue a SCSI Bus Reset.
15175      */
15176     if (asc_dvc->bios_ctrl & BIOS_CTRL_RESET_SCSI_BUS)
15177     {
15178         /*
15179          * If the BIOS Signature is present in memory, restore the
15180          * BIOS Handshake Configuration Table and do not perform
15181          * a SCSI Bus Reset.
15182          */
15183         if (bios_mem[(ASC_MC_BIOS_SIGNATURE - ASC_MC_BIOSMEM)/2] == 0x55AA)
15184         {
15185             /*
15186              * Restore per TID negotiated values.
15187              */
15188             AdvWriteWordLram(iop_base, ASC_MC_WDTR_ABLE, wdtr_able);
15189             AdvWriteWordLram(iop_base, ASC_MC_SDTR_ABLE, sdtr_able);
15190             AdvWriteWordLram(iop_base, ASC_MC_TAGQNG_ABLE, tagqng_able);
15191             for (tid = 0; tid <= ADV_MAX_TID; tid++)
15192             {
15193                 AdvWriteByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + tid,
15194                     max_cmd[tid]);
15195             }
15196         } else
15197         {
15198             if (AdvResetSB(asc_dvc) != ADV_TRUE)
15199             {
15200                 warn_code = ASC_WARN_BUSRESET_ERROR;
15201             }
15202         }
15203     }
15204
15205     return warn_code;
15206 }
15207
15208 /*
15209  * Initialize the ASC-38C0800.
15210  *
15211  * On failure set the ADV_DVC_VAR field 'err_code' and return ADV_ERROR.
15212  *
15213  * For a non-fatal error return a warning code. If there are no warnings
15214  * then 0 is returned.
15215  *
15216  * Needed after initialization for error recovery.
15217  */
15218 STATIC int
15219 AdvInitAsc38C0800Driver(ADV_DVC_VAR *asc_dvc)
15220 {
15221     AdvPortAddr iop_base;
15222     ushort      warn_code;
15223     ADV_DCNT    sum;
15224     int         begin_addr;
15225     int         end_addr;
15226     ushort      code_sum;
15227     int         word;
15228     int         j;
15229     int         adv_asc38C0800_expanded_size;
15230     ADV_CARR_T  *carrp;
15231     ADV_DCNT    contig_len;
15232     ADV_SDCNT   buf_size;
15233     ADV_PADDR   carr_paddr;
15234     int         i;
15235     ushort      scsi_cfg1;
15236     uchar       byte;
15237     uchar       tid;
15238     ushort      bios_mem[ASC_MC_BIOSLEN/2]; /* BIOS RISC Memory 0x40-0x8F. */
15239     ushort      wdtr_able, sdtr_able, tagqng_able;
15240     uchar       max_cmd[ADV_MAX_TID + 1];
15241
15242     /* If there is already an error, don't continue. */
15243     if (asc_dvc->err_code != 0)
15244     {
15245         return ADV_ERROR;
15246     }
15247
15248     /*
15249      * The caller must set 'chip_type' to ADV_CHIP_ASC38C0800.
15250      */
15251     if (asc_dvc->chip_type != ADV_CHIP_ASC38C0800)
15252     {
15253         asc_dvc->err_code = ASC_IERR_BAD_CHIPTYPE;
15254         return ADV_ERROR;
15255     }
15256
15257     warn_code = 0;
15258     iop_base = asc_dvc->iop_base;
15259
15260     /*
15261      * Save the RISC memory BIOS region before writing the microcode.
15262      * The BIOS may already be loaded and using its RISC LRAM region
15263      * so its region must be saved and restored.
15264      *
15265      * Note: This code makes the assumption, which is currently true,
15266      * that a chip reset does not clear RISC LRAM.
15267      */
15268     for (i = 0; i < ASC_MC_BIOSLEN/2; i++)
15269     {
15270         AdvReadWordLram(iop_base, ASC_MC_BIOSMEM + (2 * i), bios_mem[i]);
15271     }
15272
15273     /*
15274      * Save current per TID negotiated values.
15275      */
15276     AdvReadWordLram(iop_base, ASC_MC_WDTR_ABLE, wdtr_able);
15277     AdvReadWordLram(iop_base, ASC_MC_SDTR_ABLE, sdtr_able);
15278     AdvReadWordLram(iop_base, ASC_MC_TAGQNG_ABLE, tagqng_able);
15279     for (tid = 0; tid <= ADV_MAX_TID; tid++)
15280     {
15281         AdvReadByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + tid,
15282             max_cmd[tid]);
15283     }
15284
15285     /*
15286      * RAM BIST (RAM Built-In Self Test)
15287      *
15288      * Address : I/O base + offset 0x38h register (byte).
15289      * Function: Bit 7-6(RW) : RAM mode
15290      *                          Normal Mode   : 0x00
15291      *                          Pre-test Mode : 0x40
15292      *                          RAM Test Mode : 0x80
15293      *           Bit 5       : unused
15294      *           Bit 4(RO)   : Done bit
15295      *           Bit 3-0(RO) : Status
15296      *                          Host Error    : 0x08
15297      *                          Int_RAM Error : 0x04
15298      *                          RISC Error    : 0x02
15299      *                          SCSI Error    : 0x01
15300      *                          No Error      : 0x00
15301      *
15302      * Note: RAM BIST code should be put right here, before loading the
15303      * microcode and after saving the RISC memory BIOS region.
15304      */
15305
15306     /*
15307      * LRAM Pre-test
15308      *
15309      * Write PRE_TEST_MODE (0x40) to register and wait for 10 milliseconds.
15310      * If Done bit not set or low nibble not PRE_TEST_VALUE (0x05), return
15311      * an error. Reset to NORMAL_MODE (0x00) and do again. If cannot reset
15312      * to NORMAL_MODE, return an error too.
15313      */
15314     for (i = 0; i < 2; i++)
15315     {
15316         AdvWriteByteRegister(iop_base, IOPB_RAM_BIST, PRE_TEST_MODE);
15317         DvcSleepMilliSecond(10);  /* Wait for 10ms before reading back. */
15318         byte = AdvReadByteRegister(iop_base, IOPB_RAM_BIST);
15319         if ((byte & RAM_TEST_DONE) == 0 || (byte & 0x0F) != PRE_TEST_VALUE)
15320         {
15321             asc_dvc->err_code |= ASC_IERR_BIST_PRE_TEST;
15322             return ADV_ERROR;
15323         }
15324
15325         AdvWriteByteRegister(iop_base, IOPB_RAM_BIST, NORMAL_MODE);
15326         DvcSleepMilliSecond(10);  /* Wait for 10ms before reading back. */
15327         if (AdvReadByteRegister(iop_base, IOPB_RAM_BIST)
15328             != NORMAL_VALUE)
15329         {
15330             asc_dvc->err_code |= ASC_IERR_BIST_PRE_TEST;
15331             return ADV_ERROR;
15332         }
15333     }
15334
15335     /*
15336      * LRAM Test - It takes about 1.5 ms to run through the test.
15337      *
15338      * Write RAM_TEST_MODE (0x80) to register and wait for 10 milliseconds.
15339      * If Done bit not set or Status not 0, save register byte, set the
15340      * err_code, and return an error.
15341      */
15342     AdvWriteByteRegister(iop_base, IOPB_RAM_BIST, RAM_TEST_MODE);
15343     DvcSleepMilliSecond(10);  /* Wait for 10ms before checking status. */
15344
15345     byte = AdvReadByteRegister(iop_base, IOPB_RAM_BIST);
15346     if ((byte & RAM_TEST_DONE) == 0 || (byte & RAM_TEST_STATUS) != 0)
15347     {
15348         /* Get here if Done bit not set or Status not 0. */
15349         asc_dvc->bist_err_code = byte;  /* for BIOS display message */
15350         asc_dvc->err_code |= ASC_IERR_BIST_RAM_TEST;
15351         return ADV_ERROR;
15352     }
15353
15354     /* We need to reset back to normal mode after LRAM test passes. */
15355     AdvWriteByteRegister(iop_base, IOPB_RAM_BIST, NORMAL_MODE);
15356
15357     /*
15358      * Load the Microcode
15359      *
15360      * Write the microcode image to RISC memory starting at address 0.
15361      *
15362      */
15363     AdvWriteWordRegister(iop_base, IOPW_RAM_ADDR, 0);
15364
15365     /* Assume the following compressed format of the microcode buffer:
15366      *
15367      *  254 word (508 byte) table indexed by byte code followed
15368      *  by the following byte codes:
15369      *
15370      *    1-Byte Code:
15371      *      00: Emit word 0 in table.
15372      *      01: Emit word 1 in table.
15373      *      .
15374      *      FD: Emit word 253 in table.
15375      *
15376      *    Multi-Byte Code:
15377      *      FE WW WW: (3 byte code) Word to emit is the next word WW WW.
15378      *      FF BB WW WW: (4 byte code) Emit BB count times next word WW WW.
15379      */
15380     word = 0;
15381     for (i = 253 * 2; i < _adv_asc38C0800_size; i++)
15382     {
15383         if (_adv_asc38C0800_buf[i] == 0xff)
15384         {
15385             for (j = 0; j < _adv_asc38C0800_buf[i + 1]; j++)
15386             {
15387                 AdvWriteWordAutoIncLram(iop_base, (((ushort)
15388                     _adv_asc38C0800_buf[i + 3] << 8) |
15389                     _adv_asc38C0800_buf[i + 2]));
15390                 word++;
15391             }
15392             i += 3;
15393         } else if (_adv_asc38C0800_buf[i] == 0xfe)
15394         {
15395             AdvWriteWordAutoIncLram(iop_base, (((ushort)
15396                 _adv_asc38C0800_buf[i + 2] << 8) |
15397                 _adv_asc38C0800_buf[i + 1]));
15398             i += 2;
15399             word++;
15400         } else
15401         {
15402             AdvWriteWordAutoIncLram(iop_base, (((ushort)
15403                 _adv_asc38C0800_buf[(_adv_asc38C0800_buf[i] * 2) + 1] << 8) |
15404                 _adv_asc38C0800_buf[_adv_asc38C0800_buf[i] * 2]));
15405             word++;
15406         }
15407     }
15408
15409     /*
15410      * Set 'word' for later use to clear the rest of memory and save
15411      * the expanded mcode size.
15412      */
15413     word *= 2;
15414     adv_asc38C0800_expanded_size = word;
15415
15416     /*
15417      * Clear the rest of ASC-38C0800 Internal RAM (16KB).
15418      */
15419     for (; word < ADV_38C0800_MEMSIZE; word += 2)
15420     {
15421         AdvWriteWordAutoIncLram(iop_base, 0);
15422     }
15423
15424     /*
15425      * Verify the microcode checksum.
15426      */
15427     sum = 0;
15428     AdvWriteWordRegister(iop_base, IOPW_RAM_ADDR, 0);
15429
15430     for (word = 0; word < adv_asc38C0800_expanded_size; word += 2)
15431     {
15432         sum += AdvReadWordAutoIncLram(iop_base);
15433     }
15434     ASC_DBG2(1, "AdvInitAsc38C0800Driver: word %d, i %d\n", word, i);
15435
15436     ASC_DBG2(1,
15437         "AdvInitAsc38C0800Driver: sum 0x%lx, _adv_asc38C0800_chksum 0x%lx\n",
15438         (ulong) sum, (ulong) _adv_asc38C0800_chksum);
15439
15440     if (sum != _adv_asc38C0800_chksum)
15441     {
15442         asc_dvc->err_code |= ASC_IERR_MCODE_CHKSUM;
15443         return ADV_ERROR;
15444     }
15445
15446     /*
15447      * Restore the RISC memory BIOS region.
15448      */
15449     for (i = 0; i < ASC_MC_BIOSLEN/2; i++)
15450     {
15451         AdvWriteWordLram(iop_base, ASC_MC_BIOSMEM + (2 * i), bios_mem[i]);
15452     }
15453
15454     /*
15455      * Calculate and write the microcode code checksum to the microcode
15456      * code checksum location ASC_MC_CODE_CHK_SUM (0x2C).
15457      */
15458     AdvReadWordLram(iop_base, ASC_MC_CODE_BEGIN_ADDR, begin_addr);
15459     AdvReadWordLram(iop_base, ASC_MC_CODE_END_ADDR, end_addr);
15460     code_sum = 0;
15461     AdvWriteWordRegister(iop_base, IOPW_RAM_ADDR, begin_addr);
15462     for (word = begin_addr; word < end_addr; word += 2)
15463     {
15464         code_sum += AdvReadWordAutoIncLram(iop_base);
15465     }
15466     AdvWriteWordLram(iop_base, ASC_MC_CODE_CHK_SUM, code_sum);
15467
15468     /*
15469      * Read microcode version and date.
15470      */
15471     AdvReadWordLram(iop_base, ASC_MC_VERSION_DATE, asc_dvc->cfg->mcode_date);
15472     AdvReadWordLram(iop_base, ASC_MC_VERSION_NUM, asc_dvc->cfg->mcode_version);
15473
15474     /*
15475      * Set the chip type to indicate the ASC38C0800.
15476      */
15477     AdvWriteWordLram(iop_base, ASC_MC_CHIP_TYPE, ADV_CHIP_ASC38C0800);
15478
15479     /*
15480      * Write 1 to bit 14 'DIS_TERM_DRV' in the SCSI_CFG1 register.
15481      * When DIS_TERM_DRV set to 1, C_DET[3:0] will reflect current
15482      * cable detection and then we are able to read C_DET[3:0].
15483      *
15484      * Note: We will reset DIS_TERM_DRV to 0 in the 'Set SCSI_CFG1
15485      * Microcode Default Value' section below.
15486      */
15487     scsi_cfg1 = AdvReadWordRegister(iop_base, IOPW_SCSI_CFG1);
15488     AdvWriteWordRegister(iop_base, IOPW_SCSI_CFG1, scsi_cfg1 | DIS_TERM_DRV);
15489
15490     /*
15491      * If the PCI Configuration Command Register "Parity Error Response
15492      * Control" Bit was clear (0), then set the microcode variable
15493      * 'control_flag' CONTROL_FLAG_IGNORE_PERR flag to tell the microcode
15494      * to ignore DMA parity errors.
15495      */
15496     if (asc_dvc->cfg->control_flag & CONTROL_FLAG_IGNORE_PERR)
15497     {
15498         AdvReadWordLram(iop_base, ASC_MC_CONTROL_FLAG, word);
15499         word |= CONTROL_FLAG_IGNORE_PERR;
15500         AdvWriteWordLram(iop_base, ASC_MC_CONTROL_FLAG, word);
15501     }
15502
15503     /*
15504      * For ASC-38C0800, set FIFO_THRESH_80B [6:4] bits and START_CTL_TH [3:2]
15505      * bits for the default FIFO threshold.
15506      *
15507      * Note: ASC-38C0800 FIFO threshold has been changed to 256 bytes.
15508      *
15509      * For DMA Errata #4 set the BC_THRESH_ENB bit.
15510      */
15511     AdvWriteByteRegister(iop_base, IOPB_DMA_CFG0,
15512         BC_THRESH_ENB | FIFO_THRESH_80B | START_CTL_TH | READ_CMD_MRM);
15513
15514     /*
15515      * Microcode operating variables for WDTR, SDTR, and command tag
15516      * queuing will be set in AdvInquiryHandling() based on what a
15517      * device reports it is capable of in Inquiry byte 7.
15518      *
15519      * If SCSI Bus Resets have been disabled, then directly set
15520      * SDTR and WDTR from the EEPROM configuration. This will allow
15521      * the BIOS and warm boot to work without a SCSI bus hang on
15522      * the Inquiry caused by host and target mismatched DTR values.
15523      * Without the SCSI Bus Reset, before an Inquiry a device can't
15524      * be assumed to be in Asynchronous, Narrow mode.
15525      */
15526     if ((asc_dvc->bios_ctrl & BIOS_CTRL_RESET_SCSI_BUS) == 0)
15527     {
15528         AdvWriteWordLram(iop_base, ASC_MC_WDTR_ABLE, asc_dvc->wdtr_able);
15529         AdvWriteWordLram(iop_base, ASC_MC_SDTR_ABLE, asc_dvc->sdtr_able);
15530     }
15531
15532     /*
15533      * Set microcode operating variables for DISC and SDTR_SPEED1,
15534      * SDTR_SPEED2, SDTR_SPEED3, and SDTR_SPEED4 based on the EEPROM
15535      * configuration values.
15536      *
15537      * The SDTR per TID bitmask overrides the SDTR_SPEED1, SDTR_SPEED2,
15538      * SDTR_SPEED3, and SDTR_SPEED4 values so it is safe to set them
15539      * without determining here whether the device supports SDTR.
15540      */
15541     AdvWriteWordLram(iop_base, ASC_MC_DISC_ENABLE, asc_dvc->cfg->disc_enable);
15542     AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED1, asc_dvc->sdtr_speed1);
15543     AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED2, asc_dvc->sdtr_speed2);
15544     AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED3, asc_dvc->sdtr_speed3);
15545     AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED4, asc_dvc->sdtr_speed4);
15546
15547     /*
15548      * Set SCSI_CFG0 Microcode Default Value.
15549      *
15550      * The microcode will set the SCSI_CFG0 register using this value
15551      * after it is started below.
15552      */
15553     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_SCSI_CFG0,
15554         PARITY_EN | QUEUE_128 | SEL_TMO_LONG | OUR_ID_EN |
15555         asc_dvc->chip_scsi_id);
15556
15557     /*
15558      * Determine SCSI_CFG1 Microcode Default Value.
15559      *
15560      * The microcode will set the SCSI_CFG1 register using this value
15561      * after it is started below.
15562      */
15563
15564     /* Read current SCSI_CFG1 Register value. */
15565     scsi_cfg1 = AdvReadWordRegister(iop_base, IOPW_SCSI_CFG1);
15566
15567     /*
15568      * If the internal narrow cable is reversed all of the SCSI_CTRL
15569      * register signals will be set. Check for and return an error if
15570      * this condition is found.
15571      */
15572     if ((AdvReadWordRegister(iop_base, IOPW_SCSI_CTRL) & 0x3F07) == 0x3F07)
15573     {
15574         asc_dvc->err_code |= ASC_IERR_REVERSED_CABLE;
15575         return ADV_ERROR;
15576     }
15577
15578     /*
15579      * All kind of combinations of devices attached to one of four connectors
15580      * are acceptable except HVD device attached. For example, LVD device can
15581      * be attached to SE connector while SE device attached to LVD connector.
15582      * If LVD device attached to SE connector, it only runs up to Ultra speed.
15583      *
15584      * If an HVD device is attached to one of LVD connectors, return an error.
15585      * However, there is no way to detect HVD device attached to SE connectors.
15586      */
15587     if (scsi_cfg1 & HVD)
15588     {
15589         asc_dvc->err_code |= ASC_IERR_HVD_DEVICE;
15590         return ADV_ERROR;
15591     }
15592
15593     /*
15594      * If either SE or LVD automatic termination control is enabled, then
15595      * set the termination value based on a table listed in a_condor.h.
15596      *
15597      * If manual termination was specified with an EEPROM setting then
15598      * 'termination' was set-up in AdvInitFrom38C0800EEPROM() and is ready to
15599      * be 'ored' into SCSI_CFG1.
15600      */
15601     if ((asc_dvc->cfg->termination & TERM_SE) == 0)
15602     {
15603         /* SE automatic termination control is enabled. */
15604         switch(scsi_cfg1 & C_DET_SE)
15605         {
15606             /* TERM_SE_HI: on, TERM_SE_LO: on */
15607             case 0x1: case 0x2: case 0x3:
15608                 asc_dvc->cfg->termination |= TERM_SE;
15609                 break;
15610
15611             /* TERM_SE_HI: on, TERM_SE_LO: off */
15612             case 0x0:
15613                 asc_dvc->cfg->termination |= TERM_SE_HI;
15614                 break;
15615         }
15616     }
15617
15618     if ((asc_dvc->cfg->termination & TERM_LVD) == 0)
15619     {
15620         /* LVD automatic termination control is enabled. */
15621         switch(scsi_cfg1 & C_DET_LVD)
15622         {
15623             /* TERM_LVD_HI: on, TERM_LVD_LO: on */
15624             case 0x4: case 0x8: case 0xC:
15625                 asc_dvc->cfg->termination |= TERM_LVD;
15626                 break;
15627
15628             /* TERM_LVD_HI: off, TERM_LVD_LO: off */
15629             case 0x0:
15630                 break;
15631         }
15632     }
15633
15634     /*
15635      * Clear any set TERM_SE and TERM_LVD bits.
15636      */
15637     scsi_cfg1 &= (~TERM_SE & ~TERM_LVD);
15638
15639     /*
15640      * Invert the TERM_SE and TERM_LVD bits and then set 'scsi_cfg1'.
15641      */
15642     scsi_cfg1 |= (~asc_dvc->cfg->termination & 0xF0);
15643
15644     /*
15645      * Clear BIG_ENDIAN, DIS_TERM_DRV, Terminator Polarity and HVD/LVD/SE bits
15646      * and set possibly modified termination control bits in the Microcode
15647      * SCSI_CFG1 Register Value.
15648      */
15649     scsi_cfg1 &= (~BIG_ENDIAN & ~DIS_TERM_DRV & ~TERM_POL & ~HVD_LVD_SE);
15650
15651     /*
15652      * Set SCSI_CFG1 Microcode Default Value
15653      *
15654      * Set possibly modified termination control and reset DIS_TERM_DRV
15655      * bits in the Microcode SCSI_CFG1 Register Value.
15656      *
15657      * The microcode will set the SCSI_CFG1 register using this value
15658      * after it is started below.
15659      */
15660     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_SCSI_CFG1, scsi_cfg1);
15661
15662     /*
15663      * Set MEM_CFG Microcode Default Value
15664      *
15665      * The microcode will set the MEM_CFG register using this value
15666      * after it is started below.
15667      *
15668      * MEM_CFG may be accessed as a word or byte, but only bits 0-7
15669      * are defined.
15670      *
15671      * ASC-38C0800 has 16KB internal memory.
15672      */
15673     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_MEM_CFG,
15674         BIOS_EN | RAM_SZ_16KB);
15675
15676     /*
15677      * Set SEL_MASK Microcode Default Value
15678      *
15679      * The microcode will set the SEL_MASK register using this value
15680      * after it is started below.
15681      */
15682     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_SEL_MASK,
15683         ADV_TID_TO_TIDMASK(asc_dvc->chip_scsi_id));
15684
15685     /*
15686      * Build the carrier freelist.
15687      *
15688      * Driver must have already allocated memory and set 'carrier_buf'.
15689      */
15690     ASC_ASSERT(asc_dvc->carrier_buf != NULL);
15691
15692     carrp = (ADV_CARR_T *) ADV_16BALIGN(asc_dvc->carrier_buf);
15693     asc_dvc->carr_freelist = NULL;
15694     if (carrp == (ADV_CARR_T *) asc_dvc->carrier_buf)
15695     {
15696         buf_size = ADV_CARRIER_BUFSIZE;
15697     } else
15698     {
15699         buf_size = ADV_CARRIER_BUFSIZE - sizeof(ADV_CARR_T);
15700     }
15701
15702     do {
15703         /*
15704          * Get physical address for the carrier 'carrp'.
15705          */
15706         contig_len = sizeof(ADV_CARR_T);
15707         carr_paddr = cpu_to_le32(DvcGetPhyAddr(asc_dvc, NULL, (uchar *) carrp,
15708             (ADV_SDCNT *) &contig_len, ADV_IS_CARRIER_FLAG));
15709
15710         buf_size -= sizeof(ADV_CARR_T);
15711
15712         /*
15713          * If the current carrier is not physically contiguous, then
15714          * maybe there was a page crossing. Try the next carrier aligned
15715          * start address.
15716          */
15717         if (contig_len < sizeof(ADV_CARR_T))
15718         {
15719             carrp++;
15720             continue;
15721         }
15722
15723         carrp->carr_pa = carr_paddr;
15724         carrp->carr_va = cpu_to_le32(ADV_VADDR_TO_U32(carrp));
15725
15726         /*
15727          * Insert the carrier at the beginning of the freelist.
15728          */
15729         carrp->next_vpa = cpu_to_le32(ADV_VADDR_TO_U32(asc_dvc->carr_freelist));
15730         asc_dvc->carr_freelist = carrp;
15731
15732         carrp++;
15733     }
15734     while (buf_size > 0);
15735
15736     /*
15737      * Set-up the Host->RISC Initiator Command Queue (ICQ).
15738      */
15739
15740     if ((asc_dvc->icq_sp = asc_dvc->carr_freelist) == NULL)
15741     {
15742         asc_dvc->err_code |= ASC_IERR_NO_CARRIER;
15743         return ADV_ERROR;
15744     }
15745     asc_dvc->carr_freelist = (ADV_CARR_T *)
15746         ADV_U32_TO_VADDR(le32_to_cpu(asc_dvc->icq_sp->next_vpa));
15747
15748     /*
15749      * The first command issued will be placed in the stopper carrier.
15750      */
15751     asc_dvc->icq_sp->next_vpa = cpu_to_le32(ASC_CQ_STOPPER);
15752
15753     /*
15754      * Set RISC ICQ physical address start value.
15755      * carr_pa is LE, must be native before write
15756      */
15757     AdvWriteDWordLramNoSwap(iop_base, ASC_MC_ICQ, asc_dvc->icq_sp->carr_pa);
15758
15759     /*
15760      * Set-up the RISC->Host Initiator Response Queue (IRQ).
15761      */
15762     if ((asc_dvc->irq_sp = asc_dvc->carr_freelist) == NULL)
15763     {
15764         asc_dvc->err_code |= ASC_IERR_NO_CARRIER;
15765         return ADV_ERROR;
15766     }
15767     asc_dvc->carr_freelist = (ADV_CARR_T *)
15768         ADV_U32_TO_VADDR(le32_to_cpu(asc_dvc->irq_sp->next_vpa));
15769
15770     /*
15771      * The first command completed by the RISC will be placed in
15772      * the stopper.
15773      *
15774      * Note: Set 'next_vpa' to ASC_CQ_STOPPER. When the request is
15775      * completed the RISC will set the ASC_RQ_STOPPER bit.
15776      */
15777     asc_dvc->irq_sp->next_vpa = cpu_to_le32(ASC_CQ_STOPPER);
15778
15779     /*
15780      * Set RISC IRQ physical address start value.
15781      *
15782      * carr_pa is LE, must be native before write *
15783      */
15784     AdvWriteDWordLramNoSwap(iop_base, ASC_MC_IRQ, asc_dvc->irq_sp->carr_pa);
15785     asc_dvc->carr_pending_cnt = 0;
15786
15787     AdvWriteByteRegister(iop_base, IOPB_INTR_ENABLES,
15788         (ADV_INTR_ENABLE_HOST_INTR | ADV_INTR_ENABLE_GLOBAL_INTR));
15789
15790     AdvReadWordLram(iop_base, ASC_MC_CODE_BEGIN_ADDR, word);
15791     AdvWriteWordRegister(iop_base, IOPW_PC, word);
15792
15793     /* finally, finally, gentlemen, start your engine */
15794     AdvWriteWordRegister(iop_base, IOPW_RISC_CSR, ADV_RISC_CSR_RUN);
15795
15796     /*
15797      * Reset the SCSI Bus if the EEPROM indicates that SCSI Bus
15798      * Resets should be performed. The RISC has to be running
15799      * to issue a SCSI Bus Reset.
15800      */
15801     if (asc_dvc->bios_ctrl & BIOS_CTRL_RESET_SCSI_BUS)
15802     {
15803         /*
15804          * If the BIOS Signature is present in memory, restore the
15805          * BIOS Handshake Configuration Table and do not perform
15806          * a SCSI Bus Reset.
15807          */
15808         if (bios_mem[(ASC_MC_BIOS_SIGNATURE - ASC_MC_BIOSMEM)/2] == 0x55AA)
15809         {
15810             /*
15811              * Restore per TID negotiated values.
15812              */
15813             AdvWriteWordLram(iop_base, ASC_MC_WDTR_ABLE, wdtr_able);
15814             AdvWriteWordLram(iop_base, ASC_MC_SDTR_ABLE, sdtr_able);
15815             AdvWriteWordLram(iop_base, ASC_MC_TAGQNG_ABLE, tagqng_able);
15816             for (tid = 0; tid <= ADV_MAX_TID; tid++)
15817             {
15818                 AdvWriteByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + tid,
15819                     max_cmd[tid]);
15820             }
15821         } else
15822         {
15823             if (AdvResetSB(asc_dvc) != ADV_TRUE)
15824             {
15825                 warn_code = ASC_WARN_BUSRESET_ERROR;
15826             }
15827         }
15828     }
15829
15830     return warn_code;
15831 }
15832
15833 /*
15834  * Initialize the ASC-38C1600.
15835  *
15836  * On failure set the ASC_DVC_VAR field 'err_code' and return ADV_ERROR.
15837  *
15838  * For a non-fatal error return a warning code. If there are no warnings
15839  * then 0 is returned.
15840  *
15841  * Needed after initialization for error recovery.
15842  */
15843 STATIC int
15844 AdvInitAsc38C1600Driver(ADV_DVC_VAR *asc_dvc)
15845 {
15846     AdvPortAddr iop_base;
15847     ushort      warn_code;
15848     ADV_DCNT    sum;
15849     int         begin_addr;
15850     int         end_addr;
15851     ushort      code_sum;
15852     long        word;
15853     int         j;
15854     int         adv_asc38C1600_expanded_size;
15855     ADV_CARR_T  *carrp;
15856     ADV_DCNT    contig_len;
15857     ADV_SDCNT   buf_size;
15858     ADV_PADDR   carr_paddr;
15859     int         i;
15860     ushort      scsi_cfg1;
15861     uchar       byte;
15862     uchar       tid;
15863     ushort      bios_mem[ASC_MC_BIOSLEN/2]; /* BIOS RISC Memory 0x40-0x8F. */
15864     ushort      wdtr_able, sdtr_able, ppr_able, tagqng_able;
15865     uchar       max_cmd[ASC_MAX_TID + 1];
15866
15867     /* If there is already an error, don't continue. */
15868     if (asc_dvc->err_code != 0)
15869     {
15870         return ADV_ERROR;
15871     }
15872
15873     /*
15874      * The caller must set 'chip_type' to ADV_CHIP_ASC38C1600.
15875      */
15876     if (asc_dvc->chip_type != ADV_CHIP_ASC38C1600)
15877     {
15878         asc_dvc->err_code = ASC_IERR_BAD_CHIPTYPE;
15879         return ADV_ERROR;
15880     }
15881
15882     warn_code = 0;
15883     iop_base = asc_dvc->iop_base;
15884
15885     /*
15886      * Save the RISC memory BIOS region before writing the microcode.
15887      * The BIOS may already be loaded and using its RISC LRAM region
15888      * so its region must be saved and restored.
15889      *
15890      * Note: This code makes the assumption, which is currently true,
15891      * that a chip reset does not clear RISC LRAM.
15892      */
15893     for (i = 0; i < ASC_MC_BIOSLEN/2; i++)
15894     {
15895         AdvReadWordLram(iop_base, ASC_MC_BIOSMEM + (2 * i), bios_mem[i]);
15896     }
15897
15898     /*
15899      * Save current per TID negotiated values.
15900      */
15901     AdvReadWordLram(iop_base, ASC_MC_WDTR_ABLE, wdtr_able);
15902     AdvReadWordLram(iop_base, ASC_MC_SDTR_ABLE, sdtr_able);
15903     AdvReadWordLram(iop_base, ASC_MC_PPR_ABLE, ppr_able);
15904     AdvReadWordLram(iop_base, ASC_MC_TAGQNG_ABLE, tagqng_able);
15905     for (tid = 0; tid <= ASC_MAX_TID; tid++)
15906     {
15907         AdvReadByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + tid,
15908             max_cmd[tid]);
15909     }
15910
15911     /*
15912      * RAM BIST (Built-In Self Test)
15913      *
15914      * Address : I/O base + offset 0x38h register (byte).
15915      * Function: Bit 7-6(RW) : RAM mode
15916      *                          Normal Mode   : 0x00
15917      *                          Pre-test Mode : 0x40
15918      *                          RAM Test Mode : 0x80
15919      *           Bit 5       : unused
15920      *           Bit 4(RO)   : Done bit
15921      *           Bit 3-0(RO) : Status
15922      *                          Host Error    : 0x08
15923      *                          Int_RAM Error : 0x04
15924      *                          RISC Error    : 0x02
15925      *                          SCSI Error    : 0x01
15926      *                          No Error      : 0x00
15927      *
15928      * Note: RAM BIST code should be put right here, before loading the
15929      * microcode and after saving the RISC memory BIOS region.
15930      */
15931
15932     /*
15933      * LRAM Pre-test
15934      *
15935      * Write PRE_TEST_MODE (0x40) to register and wait for 10 milliseconds.
15936      * If Done bit not set or low nibble not PRE_TEST_VALUE (0x05), return
15937      * an error. Reset to NORMAL_MODE (0x00) and do again. If cannot reset
15938      * to NORMAL_MODE, return an error too.
15939      */
15940     for (i = 0; i < 2; i++)
15941     {
15942         AdvWriteByteRegister(iop_base, IOPB_RAM_BIST, PRE_TEST_MODE);
15943         DvcSleepMilliSecond(10);  /* Wait for 10ms before reading back. */
15944         byte = AdvReadByteRegister(iop_base, IOPB_RAM_BIST);
15945         if ((byte & RAM_TEST_DONE) == 0 || (byte & 0x0F) != PRE_TEST_VALUE)
15946         {
15947             asc_dvc->err_code |= ASC_IERR_BIST_PRE_TEST;
15948             return ADV_ERROR;
15949         }
15950
15951         AdvWriteByteRegister(iop_base, IOPB_RAM_BIST, NORMAL_MODE);
15952         DvcSleepMilliSecond(10);  /* Wait for 10ms before reading back. */
15953         if (AdvReadByteRegister(iop_base, IOPB_RAM_BIST)
15954             != NORMAL_VALUE)
15955         {
15956             asc_dvc->err_code |= ASC_IERR_BIST_PRE_TEST;
15957             return ADV_ERROR;
15958         }
15959     }
15960
15961     /*
15962      * LRAM Test - It takes about 1.5 ms to run through the test.
15963      *
15964      * Write RAM_TEST_MODE (0x80) to register and wait for 10 milliseconds.
15965      * If Done bit not set or Status not 0, save register byte, set the
15966      * err_code, and return an error.
15967      */
15968     AdvWriteByteRegister(iop_base, IOPB_RAM_BIST, RAM_TEST_MODE);
15969     DvcSleepMilliSecond(10);  /* Wait for 10ms before checking status. */
15970
15971     byte = AdvReadByteRegister(iop_base, IOPB_RAM_BIST);
15972     if ((byte & RAM_TEST_DONE) == 0 || (byte & RAM_TEST_STATUS) != 0)
15973     {
15974         /* Get here if Done bit not set or Status not 0. */
15975         asc_dvc->bist_err_code = byte;  /* for BIOS display message */
15976         asc_dvc->err_code |= ASC_IERR_BIST_RAM_TEST;
15977         return ADV_ERROR;
15978     }
15979
15980     /* We need to reset back to normal mode after LRAM test passes. */
15981     AdvWriteByteRegister(iop_base, IOPB_RAM_BIST, NORMAL_MODE);
15982
15983     /*
15984      * Load the Microcode
15985      *
15986      * Write the microcode image to RISC memory starting at address 0.
15987      *
15988      */
15989     AdvWriteWordRegister(iop_base, IOPW_RAM_ADDR, 0);
15990
15991     /*
15992      * Assume the following compressed format of the microcode buffer:
15993      *
15994      *  254 word (508 byte) table indexed by byte code followed
15995      *  by the following byte codes:
15996      *
15997      *    1-Byte Code:
15998      *      00: Emit word 0 in table.
15999      *      01: Emit word 1 in table.
16000      *      .
16001      *      FD: Emit word 253 in table.
16002      *
16003      *    Multi-Byte Code:
16004      *      FE WW WW: (3 byte code) Word to emit is the next word WW WW.
16005      *      FF BB WW WW: (4 byte code) Emit BB count times next word WW WW.
16006      */
16007     word = 0;
16008     for (i = 253 * 2; i < _adv_asc38C1600_size; i++)
16009     {
16010         if (_adv_asc38C1600_buf[i] == 0xff)
16011         {
16012             for (j = 0; j < _adv_asc38C1600_buf[i + 1]; j++)
16013             {
16014                 AdvWriteWordAutoIncLram(iop_base, (((ushort)
16015                      _adv_asc38C1600_buf[i + 3] << 8) |
16016                      _adv_asc38C1600_buf[i + 2]));
16017                 word++;
16018             }
16019            i += 3;
16020         } else if (_adv_asc38C1600_buf[i] == 0xfe)
16021         {
16022                 AdvWriteWordAutoIncLram(iop_base, (((ushort)
16023                      _adv_asc38C1600_buf[i + 2] << 8) |
16024                      _adv_asc38C1600_buf[i + 1]));
16025             i += 2;
16026             word++;
16027         } else
16028         {
16029             AdvWriteWordAutoIncLram(iop_base, (((ushort)
16030                  _adv_asc38C1600_buf[(_adv_asc38C1600_buf[i] * 2) + 1] << 8) |
16031                  _adv_asc38C1600_buf[_adv_asc38C1600_buf[i] * 2]));
16032             word++;
16033         }
16034     }
16035
16036     /*
16037      * Set 'word' for later use to clear the rest of memory and save
16038      * the expanded mcode size.
16039      */
16040     word *= 2;
16041     adv_asc38C1600_expanded_size = word;
16042
16043     /*
16044      * Clear the rest of ASC-38C1600 Internal RAM (32KB).
16045      */
16046     for (; word < ADV_38C1600_MEMSIZE; word += 2)
16047     {
16048         AdvWriteWordAutoIncLram(iop_base, 0);
16049     }
16050
16051     /*
16052      * Verify the microcode checksum.
16053      */
16054     sum = 0;
16055     AdvWriteWordRegister(iop_base, IOPW_RAM_ADDR, 0);
16056
16057     for (word = 0; word < adv_asc38C1600_expanded_size; word += 2)
16058     {
16059         sum += AdvReadWordAutoIncLram(iop_base);
16060     }
16061
16062     if (sum != _adv_asc38C1600_chksum)
16063     {
16064         asc_dvc->err_code |= ASC_IERR_MCODE_CHKSUM;
16065         return ADV_ERROR;
16066     }
16067
16068     /*
16069      * Restore the RISC memory BIOS region.
16070      */
16071     for (i = 0; i < ASC_MC_BIOSLEN/2; i++)
16072     {
16073         AdvWriteWordLram(iop_base, ASC_MC_BIOSMEM + (2 * i), bios_mem[i]);
16074     }
16075
16076     /*
16077      * Calculate and write the microcode code checksum to the microcode
16078      * code checksum location ASC_MC_CODE_CHK_SUM (0x2C).
16079      */
16080     AdvReadWordLram(iop_base, ASC_MC_CODE_BEGIN_ADDR, begin_addr);
16081     AdvReadWordLram(iop_base, ASC_MC_CODE_END_ADDR, end_addr);
16082     code_sum = 0;
16083     AdvWriteWordRegister(iop_base, IOPW_RAM_ADDR, begin_addr);
16084     for (word = begin_addr; word < end_addr; word += 2)
16085     {
16086         code_sum += AdvReadWordAutoIncLram(iop_base);
16087     }
16088     AdvWriteWordLram(iop_base, ASC_MC_CODE_CHK_SUM, code_sum);
16089
16090     /*
16091      * Read microcode version and date.
16092      */
16093     AdvReadWordLram(iop_base, ASC_MC_VERSION_DATE, asc_dvc->cfg->mcode_date);
16094     AdvReadWordLram(iop_base, ASC_MC_VERSION_NUM, asc_dvc->cfg->mcode_version);
16095
16096     /*
16097      * Set the chip type to indicate the ASC38C1600.
16098      */
16099     AdvWriteWordLram(iop_base, ASC_MC_CHIP_TYPE, ADV_CHIP_ASC38C1600);
16100
16101     /*
16102      * Write 1 to bit 14 'DIS_TERM_DRV' in the SCSI_CFG1 register.
16103      * When DIS_TERM_DRV set to 1, C_DET[3:0] will reflect current
16104      * cable detection and then we are able to read C_DET[3:0].
16105      *
16106      * Note: We will reset DIS_TERM_DRV to 0 in the 'Set SCSI_CFG1
16107      * Microcode Default Value' section below.
16108      */
16109     scsi_cfg1 = AdvReadWordRegister(iop_base, IOPW_SCSI_CFG1);
16110     AdvWriteWordRegister(iop_base, IOPW_SCSI_CFG1, scsi_cfg1 | DIS_TERM_DRV);
16111
16112     /*
16113      * If the PCI Configuration Command Register "Parity Error Response
16114      * Control" Bit was clear (0), then set the microcode variable
16115      * 'control_flag' CONTROL_FLAG_IGNORE_PERR flag to tell the microcode
16116      * to ignore DMA parity errors.
16117      */
16118     if (asc_dvc->cfg->control_flag & CONTROL_FLAG_IGNORE_PERR)
16119     {
16120         AdvReadWordLram(iop_base, ASC_MC_CONTROL_FLAG, word);
16121         word |= CONTROL_FLAG_IGNORE_PERR;
16122         AdvWriteWordLram(iop_base, ASC_MC_CONTROL_FLAG, word);
16123     }
16124
16125     /*
16126      * If the BIOS control flag AIPP (Asynchronous Information
16127      * Phase Protection) disable bit is not set, then set the firmware
16128      * 'control_flag' CONTROL_FLAG_ENABLE_AIPP bit to enable
16129      * AIPP checking and encoding.
16130      */
16131     if ((asc_dvc->bios_ctrl & BIOS_CTRL_AIPP_DIS) == 0)
16132     {
16133         AdvReadWordLram(iop_base, ASC_MC_CONTROL_FLAG, word);
16134         word |= CONTROL_FLAG_ENABLE_AIPP;
16135         AdvWriteWordLram(iop_base, ASC_MC_CONTROL_FLAG, word);
16136     }
16137
16138     /*
16139      * For ASC-38C1600 use DMA_CFG0 default values: FIFO_THRESH_80B [6:4],
16140      * and START_CTL_TH [3:2].
16141      */
16142     AdvWriteByteRegister(iop_base, IOPB_DMA_CFG0,
16143         FIFO_THRESH_80B | START_CTL_TH | READ_CMD_MRM);
16144
16145     /*
16146      * Microcode operating variables for WDTR, SDTR, and command tag
16147      * queuing will be set in AdvInquiryHandling() based on what a
16148      * device reports it is capable of in Inquiry byte 7.
16149      *
16150      * If SCSI Bus Resets have been disabled, then directly set
16151      * SDTR and WDTR from the EEPROM configuration. This will allow
16152      * the BIOS and warm boot to work without a SCSI bus hang on
16153      * the Inquiry caused by host and target mismatched DTR values.
16154      * Without the SCSI Bus Reset, before an Inquiry a device can't
16155      * be assumed to be in Asynchronous, Narrow mode.
16156      */
16157     if ((asc_dvc->bios_ctrl & BIOS_CTRL_RESET_SCSI_BUS) == 0)
16158     {
16159         AdvWriteWordLram(iop_base, ASC_MC_WDTR_ABLE, asc_dvc->wdtr_able);
16160         AdvWriteWordLram(iop_base, ASC_MC_SDTR_ABLE, asc_dvc->sdtr_able);
16161     }
16162
16163     /*
16164      * Set microcode operating variables for DISC and SDTR_SPEED1,
16165      * SDTR_SPEED2, SDTR_SPEED3, and SDTR_SPEED4 based on the EEPROM
16166      * configuration values.
16167      *
16168      * The SDTR per TID bitmask overrides the SDTR_SPEED1, SDTR_SPEED2,
16169      * SDTR_SPEED3, and SDTR_SPEED4 values so it is safe to set them
16170      * without determining here whether the device supports SDTR.
16171      */
16172     AdvWriteWordLram(iop_base, ASC_MC_DISC_ENABLE, asc_dvc->cfg->disc_enable);
16173     AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED1, asc_dvc->sdtr_speed1);
16174     AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED2, asc_dvc->sdtr_speed2);
16175     AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED3, asc_dvc->sdtr_speed3);
16176     AdvWriteWordLram(iop_base, ASC_MC_SDTR_SPEED4, asc_dvc->sdtr_speed4);
16177
16178     /*
16179      * Set SCSI_CFG0 Microcode Default Value.
16180      *
16181      * The microcode will set the SCSI_CFG0 register using this value
16182      * after it is started below.
16183      */
16184     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_SCSI_CFG0,
16185         PARITY_EN | QUEUE_128 | SEL_TMO_LONG | OUR_ID_EN |
16186         asc_dvc->chip_scsi_id);
16187
16188     /*
16189      * Calculate SCSI_CFG1 Microcode Default Value.
16190      *
16191      * The microcode will set the SCSI_CFG1 register using this value
16192      * after it is started below.
16193      *
16194      * Each ASC-38C1600 function has only two cable detect bits.
16195      * The bus mode override bits are in IOPB_SOFT_OVER_WR.
16196      */
16197     scsi_cfg1 = AdvReadWordRegister(iop_base, IOPW_SCSI_CFG1);
16198
16199     /*
16200      * If the cable is reversed all of the SCSI_CTRL register signals
16201      * will be set. Check for and return an error if this condition is
16202      * found.
16203      */
16204     if ((AdvReadWordRegister(iop_base, IOPW_SCSI_CTRL) & 0x3F07) == 0x3F07)
16205     {
16206         asc_dvc->err_code |= ASC_IERR_REVERSED_CABLE;
16207         return ADV_ERROR;
16208     }
16209
16210     /*
16211      * Each ASC-38C1600 function has two connectors. Only an HVD device
16212      * can not be connected to either connector. An LVD device or SE device
16213      * may be connected to either connecor. If an SE device is connected,
16214      * then at most Ultra speed (20 Mhz) can be used on both connectors.
16215      *
16216      * If an HVD device is attached, return an error.
16217      */
16218     if (scsi_cfg1 & HVD)
16219     {
16220         asc_dvc->err_code |= ASC_IERR_HVD_DEVICE;
16221         return ADV_ERROR;
16222     }
16223
16224     /*
16225      * Each function in the ASC-38C1600 uses only the SE cable detect and
16226      * termination because there are two connectors for each function. Each
16227      * function may use either LVD or SE mode. Corresponding the SE automatic
16228      * termination control EEPROM bits are used for each function. Each
16229      * function has its own EEPROM. If SE automatic control is enabled for
16230      * the function, then set the termination value based on a table listed
16231      * in a_condor.h.
16232      *
16233      * If manual termination is specified in the EEPROM for the function,
16234      * then 'termination' was set-up in AscInitFrom38C1600EEPROM() and is
16235      * ready to be 'ored' into SCSI_CFG1.
16236      */
16237     if ((asc_dvc->cfg->termination & TERM_SE) == 0)
16238     {
16239         /* SE automatic termination control is enabled. */
16240         switch(scsi_cfg1 & C_DET_SE)
16241         {
16242             /* TERM_SE_HI: on, TERM_SE_LO: on */
16243             case 0x1: case 0x2: case 0x3:
16244                 asc_dvc->cfg->termination |= TERM_SE;
16245                 break;
16246
16247             case 0x0:
16248                 if (ASC_PCI_ID2FUNC(asc_dvc->cfg->pci_slot_info) == 0)
16249                 {
16250                     /* Function 0 - TERM_SE_HI: off, TERM_SE_LO: off */
16251                 }
16252                 else
16253                 {
16254                     /* Function 1 - TERM_SE_HI: on, TERM_SE_LO: off */
16255                     asc_dvc->cfg->termination |= TERM_SE_HI;
16256                 }
16257                 break;
16258         }
16259     }
16260
16261     /*
16262      * Clear any set TERM_SE bits.
16263      */
16264     scsi_cfg1 &= ~TERM_SE;
16265
16266     /*
16267      * Invert the TERM_SE bits and then set 'scsi_cfg1'.
16268      */
16269     scsi_cfg1 |= (~asc_dvc->cfg->termination & TERM_SE);
16270
16271     /*
16272      * Clear Big Endian and Terminator Polarity bits and set possibly
16273      * modified termination control bits in the Microcode SCSI_CFG1
16274      * Register Value.
16275      *
16276      * Big Endian bit is not used even on big endian machines.
16277      */
16278     scsi_cfg1 &= (~BIG_ENDIAN & ~DIS_TERM_DRV & ~TERM_POL);
16279
16280     /*
16281      * Set SCSI_CFG1 Microcode Default Value
16282      *
16283      * Set possibly modified termination control bits in the Microcode
16284      * SCSI_CFG1 Register Value.
16285      *
16286      * The microcode will set the SCSI_CFG1 register using this value
16287      * after it is started below.
16288      */
16289     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_SCSI_CFG1, scsi_cfg1);
16290
16291     /*
16292      * Set MEM_CFG Microcode Default Value
16293      *
16294      * The microcode will set the MEM_CFG register using this value
16295      * after it is started below.
16296      *
16297      * MEM_CFG may be accessed as a word or byte, but only bits 0-7
16298      * are defined.
16299      *
16300      * ASC-38C1600 has 32KB internal memory.
16301      *
16302      * XXX - Since ASC38C1600 Rev.3 has a Local RAM failure issue, we come
16303      * out a special 16K Adv Library and Microcode version. After the issue
16304      * resolved, we should turn back to the 32K support. Both a_condor.h and
16305      * mcode.sas files also need to be updated.
16306      *
16307      * AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_MEM_CFG,
16308      *  BIOS_EN | RAM_SZ_32KB);
16309      */
16310      AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_MEM_CFG, BIOS_EN | RAM_SZ_16KB);
16311
16312     /*
16313      * Set SEL_MASK Microcode Default Value
16314      *
16315      * The microcode will set the SEL_MASK register using this value
16316      * after it is started below.
16317      */
16318     AdvWriteWordLram(iop_base, ASC_MC_DEFAULT_SEL_MASK,
16319         ADV_TID_TO_TIDMASK(asc_dvc->chip_scsi_id));
16320
16321     /*
16322      * Build the carrier freelist.
16323      *
16324      * Driver must have already allocated memory and set 'carrier_buf'.
16325      */
16326
16327     ASC_ASSERT(asc_dvc->carrier_buf != NULL);
16328
16329     carrp = (ADV_CARR_T *) ADV_16BALIGN(asc_dvc->carrier_buf);
16330     asc_dvc->carr_freelist = NULL;
16331     if (carrp == (ADV_CARR_T *) asc_dvc->carrier_buf)
16332     {
16333         buf_size = ADV_CARRIER_BUFSIZE;
16334     } else
16335     {
16336         buf_size = ADV_CARRIER_BUFSIZE - sizeof(ADV_CARR_T);
16337     }
16338
16339     do {
16340         /*
16341          * Get physical address for the carrier 'carrp'.
16342          */
16343         contig_len = sizeof(ADV_CARR_T);
16344         carr_paddr = cpu_to_le32(DvcGetPhyAddr(asc_dvc, NULL, (uchar *) carrp,
16345             (ADV_SDCNT *) &contig_len, ADV_IS_CARRIER_FLAG));
16346
16347         buf_size -= sizeof(ADV_CARR_T);
16348
16349         /*
16350          * If the current carrier is not physically contiguous, then
16351          * maybe there was a page crossing. Try the next carrier aligned
16352          * start address.
16353          */
16354         if (contig_len < sizeof(ADV_CARR_T))
16355         {
16356             carrp++;
16357             continue;
16358         }
16359
16360         carrp->carr_pa = carr_paddr;
16361         carrp->carr_va = cpu_to_le32(ADV_VADDR_TO_U32(carrp));
16362
16363         /*
16364          * Insert the carrier at the beginning of the freelist.
16365          */
16366         carrp->next_vpa = cpu_to_le32(ADV_VADDR_TO_U32(asc_dvc->carr_freelist));
16367         asc_dvc->carr_freelist = carrp;
16368
16369         carrp++;
16370     }
16371     while (buf_size > 0);
16372
16373     /*
16374      * Set-up the Host->RISC Initiator Command Queue (ICQ).
16375      */
16376     if ((asc_dvc->icq_sp = asc_dvc->carr_freelist) == NULL)
16377     {
16378         asc_dvc->err_code |= ASC_IERR_NO_CARRIER;
16379         return ADV_ERROR;
16380     }
16381     asc_dvc->carr_freelist = (ADV_CARR_T *)
16382         ADV_U32_TO_VADDR(le32_to_cpu(asc_dvc->icq_sp->next_vpa));
16383
16384     /*
16385      * The first command issued will be placed in the stopper carrier.
16386      */
16387     asc_dvc->icq_sp->next_vpa = cpu_to_le32(ASC_CQ_STOPPER);
16388
16389     /*
16390      * Set RISC ICQ physical address start value. Initialize the
16391      * COMMA register to the same value otherwise the RISC will
16392      * prematurely detect a command is available.
16393      */
16394     AdvWriteDWordLramNoSwap(iop_base, ASC_MC_ICQ, asc_dvc->icq_sp->carr_pa);
16395     AdvWriteDWordRegister(iop_base, IOPDW_COMMA,
16396         le32_to_cpu(asc_dvc->icq_sp->carr_pa));
16397
16398     /*
16399      * Set-up the RISC->Host Initiator Response Queue (IRQ).
16400      */
16401     if ((asc_dvc->irq_sp = asc_dvc->carr_freelist) == NULL)
16402     {
16403         asc_dvc->err_code |= ASC_IERR_NO_CARRIER;
16404         return ADV_ERROR;
16405     }
16406     asc_dvc->carr_freelist = (ADV_CARR_T *)
16407         ADV_U32_TO_VADDR(le32_to_cpu(asc_dvc->irq_sp->next_vpa));
16408
16409     /*
16410      * The first command completed by the RISC will be placed in
16411      * the stopper.
16412      *
16413      * Note: Set 'next_vpa' to ASC_CQ_STOPPER. When the request is
16414      * completed the RISC will set the ASC_RQ_STOPPER bit.
16415      */
16416     asc_dvc->irq_sp->next_vpa = cpu_to_le32(ASC_CQ_STOPPER);
16417
16418     /*
16419      * Set RISC IRQ physical address start value.
16420      */
16421     AdvWriteDWordLramNoSwap(iop_base, ASC_MC_IRQ, asc_dvc->irq_sp->carr_pa);
16422     asc_dvc->carr_pending_cnt = 0;
16423
16424     AdvWriteByteRegister(iop_base, IOPB_INTR_ENABLES,
16425         (ADV_INTR_ENABLE_HOST_INTR | ADV_INTR_ENABLE_GLOBAL_INTR));
16426     AdvReadWordLram(iop_base, ASC_MC_CODE_BEGIN_ADDR, word);
16427     AdvWriteWordRegister(iop_base, IOPW_PC, word);
16428
16429     /* finally, finally, gentlemen, start your engine */
16430     AdvWriteWordRegister(iop_base, IOPW_RISC_CSR, ADV_RISC_CSR_RUN);
16431
16432     /*
16433      * Reset the SCSI Bus if the EEPROM indicates that SCSI Bus
16434      * Resets should be performed. The RISC has to be running
16435      * to issue a SCSI Bus Reset.
16436      */
16437     if (asc_dvc->bios_ctrl & BIOS_CTRL_RESET_SCSI_BUS)
16438     {
16439         /*
16440          * If the BIOS Signature is present in memory, restore the
16441          * per TID microcode operating variables.
16442          */
16443         if (bios_mem[(ASC_MC_BIOS_SIGNATURE - ASC_MC_BIOSMEM)/2] == 0x55AA)
16444         {
16445             /*
16446              * Restore per TID negotiated values.
16447              */
16448             AdvWriteWordLram(iop_base, ASC_MC_WDTR_ABLE, wdtr_able);
16449             AdvWriteWordLram(iop_base, ASC_MC_SDTR_ABLE, sdtr_able);
16450             AdvWriteWordLram(iop_base, ASC_MC_PPR_ABLE, ppr_able);
16451             AdvWriteWordLram(iop_base, ASC_MC_TAGQNG_ABLE, tagqng_able);
16452             for (tid = 0; tid <= ASC_MAX_TID; tid++)
16453             {
16454                 AdvWriteByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + tid,
16455                     max_cmd[tid]);
16456             }
16457         } else
16458         {
16459             if (AdvResetSB(asc_dvc) != ADV_TRUE)
16460             {
16461                 warn_code = ASC_WARN_BUSRESET_ERROR;
16462             }
16463         }
16464     }
16465
16466     return warn_code;
16467 }
16468
16469 /*
16470  * Read the board's EEPROM configuration. Set fields in ADV_DVC_VAR and
16471  * ADV_DVC_CFG based on the EEPROM settings. The chip is stopped while
16472  * all of this is done.
16473  *
16474  * On failure set the ADV_DVC_VAR field 'err_code' and return ADV_ERROR.
16475  *
16476  * For a non-fatal error return a warning code. If there are no warnings
16477  * then 0 is returned.
16478  *
16479  * Note: Chip is stopped on entry.
16480  */
16481 STATIC int __init
16482 AdvInitFrom3550EEP(ADV_DVC_VAR *asc_dvc)
16483 {
16484     AdvPortAddr         iop_base;
16485     ushort              warn_code;
16486     ADVEEP_3550_CONFIG  eep_config;
16487     int                 i;
16488
16489     iop_base = asc_dvc->iop_base;
16490
16491     warn_code = 0;
16492
16493     /*
16494      * Read the board's EEPROM configuration.
16495      *
16496      * Set default values if a bad checksum is found.
16497      */
16498     if (AdvGet3550EEPConfig(iop_base, &eep_config) != eep_config.check_sum)
16499     {
16500         warn_code |= ASC_WARN_EEPROM_CHKSUM;
16501
16502         /*
16503          * Set EEPROM default values.
16504          */
16505         for (i = 0; i < sizeof(ADVEEP_3550_CONFIG); i++)
16506         {
16507             *((uchar *) &eep_config + i) =
16508                 *((uchar *) &Default_3550_EEPROM_Config + i);
16509         }
16510
16511         /*
16512          * Assume the 6 byte board serial number that was read
16513          * from EEPROM is correct even if the EEPROM checksum
16514          * failed.
16515          */
16516         eep_config.serial_number_word3 =
16517             AdvReadEEPWord(iop_base, ADV_EEP_DVC_CFG_END - 1);
16518
16519         eep_config.serial_number_word2 =
16520             AdvReadEEPWord(iop_base, ADV_EEP_DVC_CFG_END - 2);
16521
16522         eep_config.serial_number_word1 =
16523             AdvReadEEPWord(iop_base, ADV_EEP_DVC_CFG_END - 3);
16524
16525         AdvSet3550EEPConfig(iop_base, &eep_config);
16526     }
16527     /*
16528      * Set ASC_DVC_VAR and ASC_DVC_CFG variables from the
16529      * EEPROM configuration that was read.
16530      *
16531      * This is the mapping of EEPROM fields to Adv Library fields.
16532      */
16533     asc_dvc->wdtr_able = eep_config.wdtr_able;
16534     asc_dvc->sdtr_able = eep_config.sdtr_able;
16535     asc_dvc->ultra_able = eep_config.ultra_able;
16536     asc_dvc->tagqng_able = eep_config.tagqng_able;
16537     asc_dvc->cfg->disc_enable = eep_config.disc_enable;
16538     asc_dvc->max_host_qng = eep_config.max_host_qng;
16539     asc_dvc->max_dvc_qng = eep_config.max_dvc_qng;
16540     asc_dvc->chip_scsi_id = (eep_config.adapter_scsi_id & ADV_MAX_TID);
16541     asc_dvc->start_motor = eep_config.start_motor;
16542     asc_dvc->scsi_reset_wait = eep_config.scsi_reset_delay;
16543     asc_dvc->bios_ctrl = eep_config.bios_ctrl;
16544     asc_dvc->no_scam = eep_config.scam_tolerant;
16545     asc_dvc->cfg->serial1 = eep_config.serial_number_word1;
16546     asc_dvc->cfg->serial2 = eep_config.serial_number_word2;
16547     asc_dvc->cfg->serial3 = eep_config.serial_number_word3;
16548
16549     /*
16550      * Set the host maximum queuing (max. 253, min. 16) and the per device
16551      * maximum queuing (max. 63, min. 4).
16552      */
16553     if (eep_config.max_host_qng > ASC_DEF_MAX_HOST_QNG)
16554     {
16555         eep_config.max_host_qng = ASC_DEF_MAX_HOST_QNG;
16556     } else if (eep_config.max_host_qng < ASC_DEF_MIN_HOST_QNG)
16557     {
16558         /* If the value is zero, assume it is uninitialized. */
16559         if (eep_config.max_host_qng == 0)
16560         {
16561             eep_config.max_host_qng = ASC_DEF_MAX_HOST_QNG;
16562         } else
16563         {
16564             eep_config.max_host_qng = ASC_DEF_MIN_HOST_QNG;
16565         }
16566     }
16567
16568     if (eep_config.max_dvc_qng > ASC_DEF_MAX_DVC_QNG)
16569     {
16570         eep_config.max_dvc_qng = ASC_DEF_MAX_DVC_QNG;
16571     } else if (eep_config.max_dvc_qng < ASC_DEF_MIN_DVC_QNG)
16572     {
16573         /* If the value is zero, assume it is uninitialized. */
16574         if (eep_config.max_dvc_qng == 0)
16575         {
16576             eep_config.max_dvc_qng = ASC_DEF_MAX_DVC_QNG;
16577         } else
16578         {
16579             eep_config.max_dvc_qng = ASC_DEF_MIN_DVC_QNG;
16580         }
16581     }
16582
16583     /*
16584      * If 'max_dvc_qng' is greater than 'max_host_qng', then
16585      * set 'max_dvc_qng' to 'max_host_qng'.
16586      */
16587     if (eep_config.max_dvc_qng > eep_config.max_host_qng)
16588     {
16589         eep_config.max_dvc_qng = eep_config.max_host_qng;
16590     }
16591
16592     /*
16593      * Set ADV_DVC_VAR 'max_host_qng' and ADV_DVC_VAR 'max_dvc_qng'
16594      * values based on possibly adjusted EEPROM values.
16595      */
16596     asc_dvc->max_host_qng = eep_config.max_host_qng;
16597     asc_dvc->max_dvc_qng = eep_config.max_dvc_qng;
16598
16599
16600     /*
16601      * If the EEPROM 'termination' field is set to automatic (0), then set
16602      * the ADV_DVC_CFG 'termination' field to automatic also.
16603      *
16604      * If the termination is specified with a non-zero 'termination'
16605      * value check that a legal value is set and set the ADV_DVC_CFG
16606      * 'termination' field appropriately.
16607      */
16608     if (eep_config.termination == 0)
16609     {
16610         asc_dvc->cfg->termination = 0;    /* auto termination */
16611     } else
16612     {
16613         /* Enable manual control with low off / high off. */
16614         if (eep_config.termination == 1)
16615         {
16616             asc_dvc->cfg->termination = TERM_CTL_SEL;
16617
16618         /* Enable manual control with low off / high on. */
16619         } else if (eep_config.termination == 2)
16620         {
16621             asc_dvc->cfg->termination = TERM_CTL_SEL | TERM_CTL_H;
16622
16623         /* Enable manual control with low on / high on. */
16624         } else if (eep_config.termination == 3)
16625         {
16626             asc_dvc->cfg->termination = TERM_CTL_SEL | TERM_CTL_H | TERM_CTL_L;
16627         } else
16628         {
16629             /*
16630              * The EEPROM 'termination' field contains a bad value. Use
16631              * automatic termination instead.
16632              */
16633             asc_dvc->cfg->termination = 0;
16634             warn_code |= ASC_WARN_EEPROM_TERMINATION;
16635         }
16636     }
16637
16638     return warn_code;
16639 }
16640
16641 /*
16642  * Read the board's EEPROM configuration. Set fields in ADV_DVC_VAR and
16643  * ADV_DVC_CFG based on the EEPROM settings. The chip is stopped while
16644  * all of this is done.
16645  *
16646  * On failure set the ADV_DVC_VAR field 'err_code' and return ADV_ERROR.
16647  *
16648  * For a non-fatal error return a warning code. If there are no warnings
16649  * then 0 is returned.
16650  *
16651  * Note: Chip is stopped on entry.
16652  */
16653 STATIC int __init
16654 AdvInitFrom38C0800EEP(ADV_DVC_VAR *asc_dvc)
16655 {
16656     AdvPortAddr              iop_base;
16657     ushort                   warn_code;
16658     ADVEEP_38C0800_CONFIG    eep_config;
16659     int                      i;
16660     uchar                    tid, termination;
16661     ushort                   sdtr_speed = 0;
16662
16663     iop_base = asc_dvc->iop_base;
16664
16665     warn_code = 0;
16666
16667     /*
16668      * Read the board's EEPROM configuration.
16669      *
16670      * Set default values if a bad checksum is found.
16671      */
16672     if (AdvGet38C0800EEPConfig(iop_base, &eep_config) != eep_config.check_sum)
16673     {
16674         warn_code |= ASC_WARN_EEPROM_CHKSUM;
16675
16676         /*
16677          * Set EEPROM default values.
16678          */
16679         for (i = 0; i < sizeof(ADVEEP_38C0800_CONFIG); i++)
16680         {
16681             *((uchar *) &eep_config + i) =
16682                 *((uchar *) &Default_38C0800_EEPROM_Config + i);
16683         }
16684
16685         /*
16686          * Assume the 6 byte board serial number that was read
16687          * from EEPROM is correct even if the EEPROM checksum
16688          * failed.
16689          */
16690         eep_config.serial_number_word3 =
16691             AdvReadEEPWord(iop_base, ADV_EEP_DVC_CFG_END - 1);
16692
16693         eep_config.serial_number_word2 =
16694             AdvReadEEPWord(iop_base, ADV_EEP_DVC_CFG_END - 2);
16695
16696         eep_config.serial_number_word1 =
16697             AdvReadEEPWord(iop_base, ADV_EEP_DVC_CFG_END - 3);
16698
16699         AdvSet38C0800EEPConfig(iop_base, &eep_config);
16700     }
16701     /*
16702      * Set ADV_DVC_VAR and ADV_DVC_CFG variables from the
16703      * EEPROM configuration that was read.
16704      *
16705      * This is the mapping of EEPROM fields to Adv Library fields.
16706      */
16707     asc_dvc->wdtr_able = eep_config.wdtr_able;
16708     asc_dvc->sdtr_speed1 = eep_config.sdtr_speed1;
16709     asc_dvc->sdtr_speed2 = eep_config.sdtr_speed2;
16710     asc_dvc->sdtr_speed3 = eep_config.sdtr_speed3;
16711     asc_dvc->sdtr_speed4 = eep_config.sdtr_speed4;
16712     asc_dvc->tagqng_able = eep_config.tagqng_able;
16713     asc_dvc->cfg->disc_enable = eep_config.disc_enable;
16714     asc_dvc->max_host_qng = eep_config.max_host_qng;
16715     asc_dvc->max_dvc_qng = eep_config.max_dvc_qng;
16716     asc_dvc->chip_scsi_id = (eep_config.adapter_scsi_id & ADV_MAX_TID);
16717     asc_dvc->start_motor = eep_config.start_motor;
16718     asc_dvc->scsi_reset_wait = eep_config.scsi_reset_delay;
16719     asc_dvc->bios_ctrl = eep_config.bios_ctrl;
16720     asc_dvc->no_scam = eep_config.scam_tolerant;
16721     asc_dvc->cfg->serial1 = eep_config.serial_number_word1;
16722     asc_dvc->cfg->serial2 = eep_config.serial_number_word2;
16723     asc_dvc->cfg->serial3 = eep_config.serial_number_word3;
16724
16725     /*
16726      * For every Target ID if any of its 'sdtr_speed[1234]' bits
16727      * are set, then set an 'sdtr_able' bit for it.
16728      */
16729     asc_dvc->sdtr_able = 0;
16730     for (tid = 0; tid <= ADV_MAX_TID; tid++)
16731     {
16732         if (tid == 0)
16733         {
16734             sdtr_speed = asc_dvc->sdtr_speed1;
16735         } else if (tid == 4)
16736         {
16737             sdtr_speed = asc_dvc->sdtr_speed2;
16738         } else if (tid == 8)
16739         {
16740             sdtr_speed = asc_dvc->sdtr_speed3;
16741         } else if (tid == 12)
16742         {
16743             sdtr_speed = asc_dvc->sdtr_speed4;
16744         }
16745         if (sdtr_speed & ADV_MAX_TID)
16746         {
16747             asc_dvc->sdtr_able |= (1 << tid);
16748         }
16749         sdtr_speed >>= 4;
16750     }
16751
16752     /*
16753      * Set the host maximum queuing (max. 253, min. 16) and the per device
16754      * maximum queuing (max. 63, min. 4).
16755      */
16756     if (eep_config.max_host_qng > ASC_DEF_MAX_HOST_QNG)
16757     {
16758         eep_config.max_host_qng = ASC_DEF_MAX_HOST_QNG;
16759     } else if (eep_config.max_host_qng < ASC_DEF_MIN_HOST_QNG)
16760     {
16761         /* If the value is zero, assume it is uninitialized. */
16762         if (eep_config.max_host_qng == 0)
16763         {
16764             eep_config.max_host_qng = ASC_DEF_MAX_HOST_QNG;
16765         } else
16766         {
16767             eep_config.max_host_qng = ASC_DEF_MIN_HOST_QNG;
16768         }
16769     }
16770
16771     if (eep_config.max_dvc_qng > ASC_DEF_MAX_DVC_QNG)
16772     {
16773         eep_config.max_dvc_qng = ASC_DEF_MAX_DVC_QNG;
16774     } else if (eep_config.max_dvc_qng < ASC_DEF_MIN_DVC_QNG)
16775     {
16776         /* If the value is zero, assume it is uninitialized. */
16777         if (eep_config.max_dvc_qng == 0)
16778         {
16779             eep_config.max_dvc_qng = ASC_DEF_MAX_DVC_QNG;
16780         } else
16781         {
16782             eep_config.max_dvc_qng = ASC_DEF_MIN_DVC_QNG;
16783         }
16784     }
16785
16786     /*
16787      * If 'max_dvc_qng' is greater than 'max_host_qng', then
16788      * set 'max_dvc_qng' to 'max_host_qng'.
16789      */
16790     if (eep_config.max_dvc_qng > eep_config.max_host_qng)
16791     {
16792         eep_config.max_dvc_qng = eep_config.max_host_qng;
16793     }
16794
16795     /*
16796      * Set ADV_DVC_VAR 'max_host_qng' and ADV_DVC_VAR 'max_dvc_qng'
16797      * values based on possibly adjusted EEPROM values.
16798      */
16799     asc_dvc->max_host_qng = eep_config.max_host_qng;
16800     asc_dvc->max_dvc_qng = eep_config.max_dvc_qng;
16801
16802     /*
16803      * If the EEPROM 'termination' field is set to automatic (0), then set
16804      * the ADV_DVC_CFG 'termination' field to automatic also.
16805      *
16806      * If the termination is specified with a non-zero 'termination'
16807      * value check that a legal value is set and set the ADV_DVC_CFG
16808      * 'termination' field appropriately.
16809      */
16810     if (eep_config.termination_se == 0)
16811     {
16812         termination = 0;                         /* auto termination for SE */
16813     } else
16814     {
16815         /* Enable manual control with low off / high off. */
16816         if (eep_config.termination_se == 1)
16817         {
16818             termination = 0;
16819
16820         /* Enable manual control with low off / high on. */
16821         } else if (eep_config.termination_se == 2)
16822         {
16823             termination = TERM_SE_HI;
16824
16825         /* Enable manual control with low on / high on. */
16826         } else if (eep_config.termination_se == 3)
16827         {
16828             termination = TERM_SE;
16829         } else
16830         {
16831             /*
16832              * The EEPROM 'termination_se' field contains a bad value.
16833              * Use automatic termination instead.
16834              */
16835             termination = 0;
16836             warn_code |= ASC_WARN_EEPROM_TERMINATION;
16837         }
16838     }
16839
16840     if (eep_config.termination_lvd == 0)
16841     {
16842         asc_dvc->cfg->termination = termination; /* auto termination for LVD */
16843     } else
16844     {
16845         /* Enable manual control with low off / high off. */
16846         if (eep_config.termination_lvd == 1)
16847         {
16848             asc_dvc->cfg->termination = termination;
16849
16850         /* Enable manual control with low off / high on. */
16851         } else if (eep_config.termination_lvd == 2)
16852         {
16853             asc_dvc->cfg->termination = termination | TERM_LVD_HI;
16854
16855         /* Enable manual control with low on / high on. */
16856         } else if (eep_config.termination_lvd == 3)
16857         {
16858             asc_dvc->cfg->termination =
16859                 termination | TERM_LVD;
16860         } else
16861         {
16862             /*
16863              * The EEPROM 'termination_lvd' field contains a bad value.
16864              * Use automatic termination instead.
16865              */
16866             asc_dvc->cfg->termination = termination;
16867             warn_code |= ASC_WARN_EEPROM_TERMINATION;
16868         }
16869     }
16870
16871     return warn_code;
16872 }
16873
16874 /*
16875  * Read the board's EEPROM configuration. Set fields in ASC_DVC_VAR and
16876  * ASC_DVC_CFG based on the EEPROM settings. The chip is stopped while
16877  * all of this is done.
16878  *
16879  * On failure set the ASC_DVC_VAR field 'err_code' and return ADV_ERROR.
16880  *
16881  * For a non-fatal error return a warning code. If there are no warnings
16882  * then 0 is returned.
16883  *
16884  * Note: Chip is stopped on entry.
16885  */
16886 STATIC int __init
16887 AdvInitFrom38C1600EEP(ADV_DVC_VAR *asc_dvc)
16888 {
16889     AdvPortAddr              iop_base;
16890     ushort                   warn_code;
16891     ADVEEP_38C1600_CONFIG    eep_config;
16892     int                      i;
16893     uchar                    tid, termination;
16894     ushort                   sdtr_speed = 0;
16895
16896     iop_base = asc_dvc->iop_base;
16897
16898     warn_code = 0;
16899
16900     /*
16901      * Read the board's EEPROM configuration.
16902      *
16903      * Set default values if a bad checksum is found.
16904      */
16905     if (AdvGet38C1600EEPConfig(iop_base, &eep_config) != eep_config.check_sum)
16906     {
16907         warn_code |= ASC_WARN_EEPROM_CHKSUM;
16908
16909         /*
16910          * Set EEPROM default values.
16911          */
16912         for (i = 0; i < sizeof(ADVEEP_38C1600_CONFIG); i++)
16913         {
16914             if (i == 1 && ASC_PCI_ID2FUNC(asc_dvc->cfg->pci_slot_info) != 0)
16915             {
16916                 /*
16917                  * Set Function 1 EEPROM Word 0 MSB
16918                  *
16919                  * Clear the BIOS_ENABLE (bit 14) and INTAB (bit 11)
16920                  * EEPROM bits.
16921                  *
16922                  * Disable Bit 14 (BIOS_ENABLE) to fix SPARC Ultra 60 and
16923                  * old Mac system booting problem. The Expansion ROM must
16924                  * be disabled in Function 1 for these systems.
16925                  *
16926                  */
16927                 *((uchar *) &eep_config + i) =
16928                 ((*((uchar *) &Default_38C1600_EEPROM_Config + i)) &
16929                     (~(((ADV_EEPROM_BIOS_ENABLE | ADV_EEPROM_INTAB) >> 8) &
16930                      0xFF)));
16931
16932                 /*
16933                  * Set the INTAB (bit 11) if the GPIO 0 input indicates
16934                  * the Function 1 interrupt line is wired to INTA.
16935                  *
16936                  * Set/Clear Bit 11 (INTAB) from the GPIO bit 0 input:
16937                  *   1 - Function 1 interrupt line wired to INT A.
16938                  *   0 - Function 1 interrupt line wired to INT B.
16939                  *
16940                  * Note: Adapter boards always have Function 0 wired to INTA.
16941                  * Put all 5 GPIO bits in input mode and then read
16942                  * their input values.
16943                  */
16944                 AdvWriteByteRegister(iop_base, IOPB_GPIO_CNTL, 0);
16945                 if (AdvReadByteRegister(iop_base, IOPB_GPIO_DATA) & 0x01)
16946                 {
16947                     /* Function 1 interrupt wired to INTA; Set EEPROM bit. */
16948                 *((uchar *) &eep_config + i) |=
16949                     ((ADV_EEPROM_INTAB >> 8) & 0xFF);
16950                 }
16951             }
16952             else
16953             {
16954                 *((uchar *) &eep_config + i) =
16955                 *((uchar *) &Default_38C1600_EEPROM_Config + i);
16956             }
16957         }
16958
16959         /*
16960          * Assume the 6 byte board serial number that was read
16961          * from EEPROM is correct even if the EEPROM checksum
16962          * failed.
16963          */
16964         eep_config.serial_number_word3 =
16965             AdvReadEEPWord(iop_base, ADV_EEP_DVC_CFG_END - 1);
16966
16967         eep_config.serial_number_word2 =
16968             AdvReadEEPWord(iop_base, ADV_EEP_DVC_CFG_END - 2);
16969
16970         eep_config.serial_number_word1 =
16971             AdvReadEEPWord(iop_base, ADV_EEP_DVC_CFG_END - 3);
16972
16973         AdvSet38C1600EEPConfig(iop_base, &eep_config);
16974     }
16975
16976     /*
16977      * Set ASC_DVC_VAR and ASC_DVC_CFG variables from the
16978      * EEPROM configuration that was read.
16979      *
16980      * This is the mapping of EEPROM fields to Adv Library fields.
16981      */
16982     asc_dvc->wdtr_able = eep_config.wdtr_able;
16983     asc_dvc->sdtr_speed1 = eep_config.sdtr_speed1;
16984     asc_dvc->sdtr_speed2 = eep_config.sdtr_speed2;
16985     asc_dvc->sdtr_speed3 = eep_config.sdtr_speed3;
16986     asc_dvc->sdtr_speed4 = eep_config.sdtr_speed4;
16987     asc_dvc->ppr_able = 0;
16988     asc_dvc->tagqng_able = eep_config.tagqng_able;
16989     asc_dvc->cfg->disc_enable = eep_config.disc_enable;
16990     asc_dvc->max_host_qng = eep_config.max_host_qng;
16991     asc_dvc->max_dvc_qng = eep_config.max_dvc_qng;
16992     asc_dvc->chip_scsi_id = (eep_config.adapter_scsi_id & ASC_MAX_TID);
16993     asc_dvc->start_motor = eep_config.start_motor;
16994     asc_dvc->scsi_reset_wait = eep_config.scsi_reset_delay;
16995     asc_dvc->bios_ctrl = eep_config.bios_ctrl;
16996     asc_dvc->no_scam = eep_config.scam_tolerant;
16997
16998     /*
16999      * For every Target ID if any of its 'sdtr_speed[1234]' bits
17000      * are set, then set an 'sdtr_able' bit for it.
17001      */
17002     asc_dvc->sdtr_able = 0;
17003     for (tid = 0; tid <= ASC_MAX_TID; tid++)
17004     {
17005         if (tid == 0)
17006         {
17007             sdtr_speed = asc_dvc->sdtr_speed1;
17008         } else if (tid == 4)
17009         {
17010             sdtr_speed = asc_dvc->sdtr_speed2;
17011         } else if (tid == 8)
17012         {
17013             sdtr_speed = asc_dvc->sdtr_speed3;
17014         } else if (tid == 12)
17015         {
17016             sdtr_speed = asc_dvc->sdtr_speed4;
17017         }
17018         if (sdtr_speed & ASC_MAX_TID)
17019         {
17020             asc_dvc->sdtr_able |= (1 << tid);
17021         }
17022         sdtr_speed >>= 4;
17023     }
17024
17025     /*
17026      * Set the host maximum queuing (max. 253, min. 16) and the per device
17027      * maximum queuing (max. 63, min. 4).
17028      */
17029     if (eep_config.max_host_qng > ASC_DEF_MAX_HOST_QNG)
17030     {
17031         eep_config.max_host_qng = ASC_DEF_MAX_HOST_QNG;
17032     } else if (eep_config.max_host_qng < ASC_DEF_MIN_HOST_QNG)
17033     {
17034         /* If the value is zero, assume it is uninitialized. */
17035         if (eep_config.max_host_qng == 0)
17036         {
17037             eep_config.max_host_qng = ASC_DEF_MAX_HOST_QNG;
17038         } else
17039         {
17040             eep_config.max_host_qng = ASC_DEF_MIN_HOST_QNG;
17041         }
17042     }
17043
17044     if (eep_config.max_dvc_qng > ASC_DEF_MAX_DVC_QNG)
17045     {
17046         eep_config.max_dvc_qng = ASC_DEF_MAX_DVC_QNG;
17047     } else if (eep_config.max_dvc_qng < ASC_DEF_MIN_DVC_QNG)
17048     {
17049         /* If the value is zero, assume it is uninitialized. */
17050         if (eep_config.max_dvc_qng == 0)
17051         {
17052             eep_config.max_dvc_qng = ASC_DEF_MAX_DVC_QNG;
17053         } else
17054         {
17055             eep_config.max_dvc_qng = ASC_DEF_MIN_DVC_QNG;
17056         }
17057     }
17058
17059     /*
17060      * If 'max_dvc_qng' is greater than 'max_host_qng', then
17061      * set 'max_dvc_qng' to 'max_host_qng'.
17062      */
17063     if (eep_config.max_dvc_qng > eep_config.max_host_qng)
17064     {
17065         eep_config.max_dvc_qng = eep_config.max_host_qng;
17066     }
17067
17068     /*
17069      * Set ASC_DVC_VAR 'max_host_qng' and ASC_DVC_VAR 'max_dvc_qng'
17070      * values based on possibly adjusted EEPROM values.
17071      */
17072     asc_dvc->max_host_qng = eep_config.max_host_qng;
17073     asc_dvc->max_dvc_qng = eep_config.max_dvc_qng;
17074
17075     /*
17076      * If the EEPROM 'termination' field is set to automatic (0), then set
17077      * the ASC_DVC_CFG 'termination' field to automatic also.
17078      *
17079      * If the termination is specified with a non-zero 'termination'
17080      * value check that a legal value is set and set the ASC_DVC_CFG
17081      * 'termination' field appropriately.
17082      */
17083     if (eep_config.termination_se == 0)
17084     {
17085         termination = 0;                         /* auto termination for SE */
17086     } else
17087     {
17088         /* Enable manual control with low off / high off. */
17089         if (eep_config.termination_se == 1)
17090         {
17091             termination = 0;
17092
17093         /* Enable manual control with low off / high on. */
17094         } else if (eep_config.termination_se == 2)
17095         {
17096             termination = TERM_SE_HI;
17097
17098         /* Enable manual control with low on / high on. */
17099         } else if (eep_config.termination_se == 3)
17100         {
17101             termination = TERM_SE;
17102         } else
17103         {
17104             /*
17105              * The EEPROM 'termination_se' field contains a bad value.
17106              * Use automatic termination instead.
17107              */
17108             termination = 0;
17109             warn_code |= ASC_WARN_EEPROM_TERMINATION;
17110         }
17111     }
17112
17113     if (eep_config.termination_lvd == 0)
17114     {
17115         asc_dvc->cfg->termination = termination; /* auto termination for LVD */
17116     } else
17117     {
17118         /* Enable manual control with low off / high off. */
17119         if (eep_config.termination_lvd == 1)
17120         {
17121             asc_dvc->cfg->termination = termination;
17122
17123         /* Enable manual control with low off / high on. */
17124         } else if (eep_config.termination_lvd == 2)
17125         {
17126             asc_dvc->cfg->termination = termination | TERM_LVD_HI;
17127
17128         /* Enable manual control with low on / high on. */
17129         } else if (eep_config.termination_lvd == 3)
17130         {
17131             asc_dvc->cfg->termination =
17132                 termination | TERM_LVD;
17133         } else
17134         {
17135             /*
17136              * The EEPROM 'termination_lvd' field contains a bad value.
17137              * Use automatic termination instead.
17138              */
17139             asc_dvc->cfg->termination = termination;
17140             warn_code |= ASC_WARN_EEPROM_TERMINATION;
17141         }
17142     }
17143
17144     return warn_code;
17145 }
17146
17147 /*
17148  * Read EEPROM configuration into the specified buffer.
17149  *
17150  * Return a checksum based on the EEPROM configuration read.
17151  */
17152 STATIC ushort __init
17153 AdvGet3550EEPConfig(AdvPortAddr iop_base, ADVEEP_3550_CONFIG *cfg_buf)
17154 {
17155     ushort              wval, chksum;
17156     ushort              *wbuf;
17157     int                 eep_addr;
17158     ushort              *charfields;
17159
17160     charfields = (ushort *) &ADVEEP_3550_Config_Field_IsChar;
17161     wbuf = (ushort *) cfg_buf;
17162     chksum = 0;
17163
17164     for (eep_addr = ADV_EEP_DVC_CFG_BEGIN;
17165          eep_addr < ADV_EEP_DVC_CFG_END;
17166          eep_addr++, wbuf++)
17167     {
17168         wval = AdvReadEEPWord(iop_base, eep_addr);
17169         chksum += wval; /* Checksum is calculated from word values. */
17170         if (*charfields++) {
17171             *wbuf = le16_to_cpu(wval);
17172         } else {
17173             *wbuf = wval;
17174         }
17175     }
17176     /* Read checksum word. */
17177     *wbuf = AdvReadEEPWord(iop_base, eep_addr);
17178     wbuf++; charfields++;
17179
17180     /* Read rest of EEPROM not covered by the checksum. */
17181     for (eep_addr = ADV_EEP_DVC_CTL_BEGIN;
17182          eep_addr < ADV_EEP_MAX_WORD_ADDR;
17183          eep_addr++, wbuf++)
17184     {
17185         *wbuf = AdvReadEEPWord(iop_base, eep_addr);
17186         if (*charfields++) {
17187             *wbuf = le16_to_cpu(*wbuf);
17188         }
17189     }
17190     return chksum;
17191 }
17192
17193 /*
17194  * Read EEPROM configuration into the specified buffer.
17195  *
17196  * Return a checksum based on the EEPROM configuration read.
17197  */
17198 STATIC ushort __init
17199 AdvGet38C0800EEPConfig(AdvPortAddr iop_base,
17200                        ADVEEP_38C0800_CONFIG *cfg_buf)
17201 {
17202     ushort              wval, chksum;
17203     ushort              *wbuf;
17204     int                 eep_addr;
17205     ushort              *charfields;
17206
17207     charfields = (ushort *) &ADVEEP_38C0800_Config_Field_IsChar;
17208     wbuf = (ushort *) cfg_buf;
17209     chksum = 0;
17210
17211     for (eep_addr = ADV_EEP_DVC_CFG_BEGIN;
17212          eep_addr < ADV_EEP_DVC_CFG_END;
17213          eep_addr++, wbuf++)
17214     {
17215         wval = AdvReadEEPWord(iop_base, eep_addr);
17216         chksum += wval; /* Checksum is calculated from word values. */
17217         if (*charfields++) {
17218             *wbuf = le16_to_cpu(wval);
17219         } else {
17220             *wbuf = wval;
17221         }
17222     }
17223     /* Read checksum word. */
17224     *wbuf = AdvReadEEPWord(iop_base, eep_addr);
17225     wbuf++; charfields++;
17226
17227     /* Read rest of EEPROM not covered by the checksum. */
17228     for (eep_addr = ADV_EEP_DVC_CTL_BEGIN;
17229          eep_addr < ADV_EEP_MAX_WORD_ADDR;
17230          eep_addr++, wbuf++)
17231     {
17232         *wbuf = AdvReadEEPWord(iop_base, eep_addr);
17233         if (*charfields++) {
17234             *wbuf = le16_to_cpu(*wbuf);
17235         }
17236     }
17237     return chksum;
17238 }
17239
17240 /*
17241  * Read EEPROM configuration into the specified buffer.
17242  *
17243  * Return a checksum based on the EEPROM configuration read.
17244  */
17245 STATIC ushort __init
17246 AdvGet38C1600EEPConfig(AdvPortAddr iop_base,
17247                        ADVEEP_38C1600_CONFIG *cfg_buf)
17248 {
17249     ushort              wval, chksum;
17250     ushort              *wbuf;
17251     int                 eep_addr;
17252     ushort              *charfields;
17253
17254     charfields = (ushort*) &ADVEEP_38C1600_Config_Field_IsChar;
17255     wbuf = (ushort *) cfg_buf;
17256     chksum = 0;
17257
17258     for (eep_addr = ADV_EEP_DVC_CFG_BEGIN;
17259          eep_addr < ADV_EEP_DVC_CFG_END;
17260          eep_addr++, wbuf++)
17261     {
17262         wval = AdvReadEEPWord(iop_base, eep_addr);
17263         chksum += wval; /* Checksum is calculated from word values. */
17264         if (*charfields++) {
17265             *wbuf = le16_to_cpu(wval);
17266         } else {
17267             *wbuf = wval;
17268         }
17269     }
17270     /* Read checksum word. */
17271     *wbuf = AdvReadEEPWord(iop_base, eep_addr);
17272     wbuf++; charfields++;
17273
17274     /* Read rest of EEPROM not covered by the checksum. */
17275     for (eep_addr = ADV_EEP_DVC_CTL_BEGIN;
17276          eep_addr < ADV_EEP_MAX_WORD_ADDR;
17277          eep_addr++, wbuf++)
17278     {
17279         *wbuf = AdvReadEEPWord(iop_base, eep_addr);
17280         if (*charfields++) {
17281             *wbuf = le16_to_cpu(*wbuf);
17282         }
17283     }
17284     return chksum;
17285 }
17286
17287 /*
17288  * Read the EEPROM from specified location
17289  */
17290 STATIC ushort __init
17291 AdvReadEEPWord(AdvPortAddr iop_base, int eep_word_addr)
17292 {
17293     AdvWriteWordRegister(iop_base, IOPW_EE_CMD,
17294         ASC_EEP_CMD_READ | eep_word_addr);
17295     AdvWaitEEPCmd(iop_base);
17296     return AdvReadWordRegister(iop_base, IOPW_EE_DATA);
17297 }
17298
17299 /*
17300  * Wait for EEPROM command to complete
17301  */
17302 STATIC void __init
17303 AdvWaitEEPCmd(AdvPortAddr iop_base)
17304 {
17305     int eep_delay_ms;
17306
17307     for (eep_delay_ms = 0; eep_delay_ms < ADV_EEP_DELAY_MS; eep_delay_ms++)
17308     {
17309         if (AdvReadWordRegister(iop_base, IOPW_EE_CMD) & ASC_EEP_CMD_DONE)
17310         {
17311             break;
17312         }
17313         DvcSleepMilliSecond(1);
17314     }
17315     if ((AdvReadWordRegister(iop_base, IOPW_EE_CMD) & ASC_EEP_CMD_DONE) == 0)
17316     {
17317         ASC_ASSERT(0);
17318     }
17319     return;
17320 }
17321
17322 /*
17323  * Write the EEPROM from 'cfg_buf'.
17324  */
17325 void
17326 AdvSet3550EEPConfig(AdvPortAddr iop_base, ADVEEP_3550_CONFIG *cfg_buf)
17327 {
17328     ushort *wbuf;
17329     ushort addr, chksum;
17330     ushort *charfields;
17331
17332     wbuf = (ushort *) cfg_buf;
17333     charfields = (ushort *) &ADVEEP_3550_Config_Field_IsChar;
17334     chksum = 0;
17335
17336     AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE_ABLE);
17337     AdvWaitEEPCmd(iop_base);
17338
17339     /*
17340      * Write EEPROM from word 0 to word 20.
17341      */
17342     for (addr = ADV_EEP_DVC_CFG_BEGIN;
17343          addr < ADV_EEP_DVC_CFG_END; addr++, wbuf++)
17344     {
17345         ushort word;
17346
17347         if (*charfields++) {
17348             word = cpu_to_le16(*wbuf);
17349         } else {
17350             word = *wbuf;
17351         }
17352         chksum += *wbuf; /* Checksum is calculated from word values. */
17353         AdvWriteWordRegister(iop_base, IOPW_EE_DATA, word);
17354         AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE | addr);
17355         AdvWaitEEPCmd(iop_base);
17356         DvcSleepMilliSecond(ADV_EEP_DELAY_MS);
17357     }
17358
17359     /*
17360      * Write EEPROM checksum at word 21.
17361      */
17362     AdvWriteWordRegister(iop_base, IOPW_EE_DATA, chksum);
17363     AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE | addr);
17364     AdvWaitEEPCmd(iop_base);
17365     wbuf++; charfields++;
17366
17367     /*
17368      * Write EEPROM OEM name at words 22 to 29.
17369      */
17370     for (addr = ADV_EEP_DVC_CTL_BEGIN;
17371          addr < ADV_EEP_MAX_WORD_ADDR; addr++, wbuf++)
17372     {
17373         ushort word;
17374
17375         if (*charfields++) {
17376             word = cpu_to_le16(*wbuf);
17377         } else {
17378             word = *wbuf;
17379         }
17380         AdvWriteWordRegister(iop_base, IOPW_EE_DATA, word);
17381         AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE | addr);
17382         AdvWaitEEPCmd(iop_base);
17383     }
17384     AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE_DISABLE);
17385     AdvWaitEEPCmd(iop_base);
17386     return;
17387 }
17388
17389 /*
17390  * Write the EEPROM from 'cfg_buf'.
17391  */
17392 void
17393 AdvSet38C0800EEPConfig(AdvPortAddr iop_base,
17394                        ADVEEP_38C0800_CONFIG *cfg_buf)
17395 {
17396     ushort *wbuf;
17397     ushort *charfields;
17398     ushort addr, chksum;
17399
17400     wbuf = (ushort *) cfg_buf;
17401     charfields = (ushort *) &ADVEEP_38C0800_Config_Field_IsChar;
17402     chksum = 0;
17403
17404     AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE_ABLE);
17405     AdvWaitEEPCmd(iop_base);
17406
17407     /*
17408      * Write EEPROM from word 0 to word 20.
17409      */
17410     for (addr = ADV_EEP_DVC_CFG_BEGIN;
17411          addr < ADV_EEP_DVC_CFG_END; addr++, wbuf++)
17412     {
17413         ushort word;
17414
17415         if (*charfields++) {
17416             word = cpu_to_le16(*wbuf);
17417         } else {
17418             word = *wbuf;
17419         }
17420         chksum += *wbuf; /* Checksum is calculated from word values. */
17421         AdvWriteWordRegister(iop_base, IOPW_EE_DATA, word);
17422         AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE | addr);
17423         AdvWaitEEPCmd(iop_base);
17424         DvcSleepMilliSecond(ADV_EEP_DELAY_MS);
17425     }
17426
17427     /*
17428      * Write EEPROM checksum at word 21.
17429      */
17430     AdvWriteWordRegister(iop_base, IOPW_EE_DATA, chksum);
17431     AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE | addr);
17432     AdvWaitEEPCmd(iop_base);
17433     wbuf++; charfields++;
17434
17435     /*
17436      * Write EEPROM OEM name at words 22 to 29.
17437      */
17438     for (addr = ADV_EEP_DVC_CTL_BEGIN;
17439          addr < ADV_EEP_MAX_WORD_ADDR; addr++, wbuf++)
17440     {
17441         ushort word;
17442
17443         if (*charfields++) {
17444             word = cpu_to_le16(*wbuf);
17445         } else {
17446             word = *wbuf;
17447         }
17448         AdvWriteWordRegister(iop_base, IOPW_EE_DATA, word);
17449         AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE | addr);
17450         AdvWaitEEPCmd(iop_base);
17451     }
17452     AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE_DISABLE);
17453     AdvWaitEEPCmd(iop_base);
17454     return;
17455 }
17456
17457 /*
17458  * Write the EEPROM from 'cfg_buf'.
17459  */
17460 void
17461 AdvSet38C1600EEPConfig(AdvPortAddr iop_base,
17462                        ADVEEP_38C1600_CONFIG *cfg_buf)
17463 {
17464     ushort              *wbuf;
17465     ushort              *charfields;
17466     ushort              addr, chksum;
17467
17468     wbuf = (ushort *) cfg_buf;
17469     charfields = (ushort *) &ADVEEP_38C1600_Config_Field_IsChar;
17470     chksum = 0;
17471
17472     AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE_ABLE);
17473     AdvWaitEEPCmd(iop_base);
17474
17475     /*
17476      * Write EEPROM from word 0 to word 20.
17477      */
17478     for (addr = ADV_EEP_DVC_CFG_BEGIN;
17479          addr < ADV_EEP_DVC_CFG_END; addr++, wbuf++)
17480     {
17481         ushort word;
17482
17483         if (*charfields++) {
17484             word = cpu_to_le16(*wbuf);
17485         } else {
17486             word = *wbuf;
17487         }
17488         chksum += *wbuf; /* Checksum is calculated from word values. */
17489         AdvWriteWordRegister(iop_base, IOPW_EE_DATA, word);
17490         AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE | addr);
17491         AdvWaitEEPCmd(iop_base);
17492         DvcSleepMilliSecond(ADV_EEP_DELAY_MS);
17493     }
17494
17495     /*
17496      * Write EEPROM checksum at word 21.
17497      */
17498     AdvWriteWordRegister(iop_base, IOPW_EE_DATA, chksum);
17499     AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE | addr);
17500     AdvWaitEEPCmd(iop_base);
17501     wbuf++; charfields++;
17502
17503     /*
17504      * Write EEPROM OEM name at words 22 to 29.
17505      */
17506     for (addr = ADV_EEP_DVC_CTL_BEGIN;
17507          addr < ADV_EEP_MAX_WORD_ADDR; addr++, wbuf++)
17508     {
17509         ushort word;
17510
17511         if (*charfields++) {
17512             word = cpu_to_le16(*wbuf);
17513         } else {
17514             word = *wbuf;
17515         }
17516         AdvWriteWordRegister(iop_base, IOPW_EE_DATA, word);
17517         AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE | addr);
17518         AdvWaitEEPCmd(iop_base);
17519     }
17520     AdvWriteWordRegister(iop_base, IOPW_EE_CMD, ASC_EEP_CMD_WRITE_DISABLE);
17521     AdvWaitEEPCmd(iop_base);
17522     return;
17523 }
17524
17525 /* a_advlib.c */
17526 /*
17527  * AdvExeScsiQueue() - Send a request to the RISC microcode program.
17528  *
17529  *   Allocate a carrier structure, point the carrier to the ADV_SCSI_REQ_Q,
17530  *   add the carrier to the ICQ (Initiator Command Queue), and tickle the
17531  *   RISC to notify it a new command is ready to be executed.
17532  *
17533  * If 'done_status' is not set to QD_DO_RETRY, then 'error_retry' will be
17534  * set to SCSI_MAX_RETRY.
17535  *
17536  * Multi-byte fields in the ASC_SCSI_REQ_Q that are used by the microcode
17537  * for DMA addresses or math operations are byte swapped to little-endian
17538  * order.
17539  *
17540  * Return:
17541  *      ADV_SUCCESS(1) - The request was successfully queued.
17542  *      ADV_BUSY(0) -    Resource unavailable; Retry again after pending
17543  *                       request completes.
17544  *      ADV_ERROR(-1) -  Invalid ADV_SCSI_REQ_Q request structure
17545  *                       host IC error.
17546  */
17547 STATIC int
17548 AdvExeScsiQueue(ADV_DVC_VAR *asc_dvc,
17549                 ADV_SCSI_REQ_Q *scsiq)
17550 {
17551     ulong                  last_int_level;
17552     AdvPortAddr            iop_base;
17553     ADV_DCNT               req_size;
17554     ADV_PADDR              req_paddr;
17555     ADV_CARR_T             *new_carrp;
17556
17557     ASC_ASSERT(scsiq != NULL); /* 'scsiq' should never be NULL. */
17558
17559     /*
17560      * The ADV_SCSI_REQ_Q 'target_id' field should never exceed ADV_MAX_TID.
17561      */
17562     if (scsiq->target_id > ADV_MAX_TID)
17563     {
17564         scsiq->host_status = QHSTA_M_INVALID_DEVICE;
17565         scsiq->done_status = QD_WITH_ERROR;
17566         return ADV_ERROR;
17567     }
17568
17569     iop_base = asc_dvc->iop_base;
17570
17571     last_int_level = DvcEnterCritical();
17572
17573     /*
17574      * Allocate a carrier ensuring at least one carrier always
17575      * remains on the freelist and initialize fields.
17576      */
17577     if ((new_carrp = asc_dvc->carr_freelist) == NULL)
17578     {
17579        DvcLeaveCritical(last_int_level);
17580        return ADV_BUSY;
17581     }
17582     asc_dvc->carr_freelist = (ADV_CARR_T *)
17583         ADV_U32_TO_VADDR(le32_to_cpu(new_carrp->next_vpa));
17584     asc_dvc->carr_pending_cnt++;
17585
17586     /*
17587      * Set the carrier to be a stopper by setting 'next_vpa'
17588      * to the stopper value. The current stopper will be changed
17589      * below to point to the new stopper.
17590      */
17591     new_carrp->next_vpa = cpu_to_le32(ASC_CQ_STOPPER);
17592
17593     /*
17594      * Clear the ADV_SCSI_REQ_Q done flag.
17595      */
17596     scsiq->a_flag &= ~ADV_SCSIQ_DONE;
17597
17598     req_size = sizeof(ADV_SCSI_REQ_Q);
17599     req_paddr = DvcGetPhyAddr(asc_dvc, scsiq, (uchar *) scsiq,
17600         (ADV_SDCNT *) &req_size, ADV_IS_SCSIQ_FLAG);
17601
17602     ASC_ASSERT(ADV_32BALIGN(req_paddr) == req_paddr);
17603     ASC_ASSERT(req_size >= sizeof(ADV_SCSI_REQ_Q));
17604
17605     /* Wait for assertion before making little-endian */
17606     req_paddr = cpu_to_le32(req_paddr);
17607
17608     /* Save virtual and physical address of ADV_SCSI_REQ_Q and carrier. */
17609     scsiq->scsiq_ptr = cpu_to_le32(ADV_VADDR_TO_U32(scsiq));
17610     scsiq->scsiq_rptr = req_paddr;
17611
17612     scsiq->carr_va = cpu_to_le32(ADV_VADDR_TO_U32(asc_dvc->icq_sp));
17613     /*
17614      * Every ADV_CARR_T.carr_pa is byte swapped to little-endian
17615      * order during initialization.
17616      */
17617     scsiq->carr_pa = asc_dvc->icq_sp->carr_pa;
17618
17619    /*
17620     * Use the current stopper to send the ADV_SCSI_REQ_Q command to
17621     * the microcode. The newly allocated stopper will become the new
17622     * stopper.
17623     */
17624     asc_dvc->icq_sp->areq_vpa = req_paddr;
17625
17626     /*
17627      * Set the 'next_vpa' pointer for the old stopper to be the
17628      * physical address of the new stopper. The RISC can only
17629      * follow physical addresses.
17630      */
17631     asc_dvc->icq_sp->next_vpa = new_carrp->carr_pa;
17632
17633     /*
17634      * Set the host adapter stopper pointer to point to the new carrier.
17635      */
17636     asc_dvc->icq_sp = new_carrp;
17637
17638     if (asc_dvc->chip_type == ADV_CHIP_ASC3550 ||
17639         asc_dvc->chip_type == ADV_CHIP_ASC38C0800)
17640     {
17641         /*
17642          * Tickle the RISC to tell it to read its Command Queue Head pointer.
17643          */
17644         AdvWriteByteRegister(iop_base, IOPB_TICKLE, ADV_TICKLE_A);
17645         if (asc_dvc->chip_type == ADV_CHIP_ASC3550)
17646         {
17647             /*
17648              * Clear the tickle value. In the ASC-3550 the RISC flag
17649              * command 'clr_tickle_a' does not work unless the host
17650              * value is cleared.
17651              */
17652             AdvWriteByteRegister(iop_base, IOPB_TICKLE, ADV_TICKLE_NOP);
17653         }
17654     } else if (asc_dvc->chip_type == ADV_CHIP_ASC38C1600)
17655     {
17656         /*
17657          * Notify the RISC a carrier is ready by writing the physical
17658          * address of the new carrier stopper to the COMMA register.
17659          */
17660         AdvWriteDWordRegister(iop_base, IOPDW_COMMA,
17661                 le32_to_cpu(new_carrp->carr_pa));
17662     }
17663
17664     DvcLeaveCritical(last_int_level);
17665
17666     return ADV_SUCCESS;
17667 }
17668
17669 /*
17670  * Reset SCSI Bus and purge all outstanding requests.
17671  *
17672  * Return Value:
17673  *      ADV_TRUE(1) -   All requests are purged and SCSI Bus is reset.
17674  *      ADV_FALSE(0) -  Microcode command failed.
17675  *      ADV_ERROR(-1) - Microcode command timed-out. Microcode or IC
17676  *                      may be hung which requires driver recovery.
17677  */
17678 STATIC int
17679 AdvResetSB(ADV_DVC_VAR *asc_dvc)
17680 {
17681     int         status;
17682
17683     /*
17684      * Send the SCSI Bus Reset idle start idle command which asserts
17685      * the SCSI Bus Reset signal.
17686      */
17687     status = AdvSendIdleCmd(asc_dvc, (ushort) IDLE_CMD_SCSI_RESET_START, 0L);
17688     if (status != ADV_TRUE)
17689     {
17690         return status;
17691     }
17692
17693     /*
17694      * Delay for the specified SCSI Bus Reset hold time.
17695      *
17696      * The hold time delay is done on the host because the RISC has no
17697      * microsecond accurate timer.
17698      */
17699     DvcDelayMicroSecond(asc_dvc, (ushort) ASC_SCSI_RESET_HOLD_TIME_US);
17700
17701     /*
17702      * Send the SCSI Bus Reset end idle command which de-asserts
17703      * the SCSI Bus Reset signal and purges any pending requests.
17704      */
17705     status = AdvSendIdleCmd(asc_dvc, (ushort) IDLE_CMD_SCSI_RESET_END, 0L);
17706     if (status != ADV_TRUE)
17707     {
17708         return status;
17709     }
17710
17711     DvcSleepMilliSecond((ADV_DCNT) asc_dvc->scsi_reset_wait * 1000);
17712
17713     return status;
17714 }
17715
17716 /*
17717  * Reset chip and SCSI Bus.
17718  *
17719  * Return Value:
17720  *      ADV_TRUE(1) -   Chip re-initialization and SCSI Bus Reset successful.
17721  *      ADV_FALSE(0) -  Chip re-initialization and SCSI Bus Reset failure.
17722  */
17723 STATIC int
17724 AdvResetChipAndSB(ADV_DVC_VAR *asc_dvc)
17725 {
17726     int         status;
17727     ushort      wdtr_able, sdtr_able, tagqng_able;
17728     ushort      ppr_able = 0;
17729     uchar       tid, max_cmd[ADV_MAX_TID + 1];
17730     AdvPortAddr iop_base;
17731     ushort      bios_sig;
17732
17733     iop_base = asc_dvc->iop_base;
17734
17735     /*
17736      * Save current per TID negotiated values.
17737      */
17738     AdvReadWordLram(iop_base, ASC_MC_WDTR_ABLE, wdtr_able);
17739     AdvReadWordLram(iop_base, ASC_MC_SDTR_ABLE, sdtr_able);
17740     if (asc_dvc->chip_type == ADV_CHIP_ASC38C1600)
17741     {
17742         AdvReadWordLram(iop_base, ASC_MC_PPR_ABLE, ppr_able);
17743     }
17744     AdvReadWordLram(iop_base, ASC_MC_TAGQNG_ABLE, tagqng_able);
17745     for (tid = 0; tid <= ADV_MAX_TID; tid++)
17746     {
17747         AdvReadByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + tid,
17748             max_cmd[tid]);
17749     }
17750
17751     /*
17752      * Force the AdvInitAsc3550/38C0800Driver() function to
17753      * perform a SCSI Bus Reset by clearing the BIOS signature word.
17754      * The initialization functions assumes a SCSI Bus Reset is not
17755      * needed if the BIOS signature word is present.
17756      */
17757     AdvReadWordLram(iop_base, ASC_MC_BIOS_SIGNATURE, bios_sig);
17758     AdvWriteWordLram(iop_base, ASC_MC_BIOS_SIGNATURE, 0);
17759
17760     /*
17761      * Stop chip and reset it.
17762      */
17763     AdvWriteWordRegister(iop_base, IOPW_RISC_CSR, ADV_RISC_CSR_STOP);
17764     AdvWriteWordRegister(iop_base, IOPW_CTRL_REG, ADV_CTRL_REG_CMD_RESET);
17765     DvcSleepMilliSecond(100);
17766     AdvWriteWordRegister(iop_base, IOPW_CTRL_REG, ADV_CTRL_REG_CMD_WR_IO_REG);
17767
17768     /*
17769      * Reset Adv Library error code, if any, and try
17770      * re-initializing the chip.
17771      */
17772     asc_dvc->err_code = 0;
17773     if (asc_dvc->chip_type == ADV_CHIP_ASC38C1600)
17774     {
17775         status = AdvInitAsc38C1600Driver(asc_dvc);
17776     }
17777     else if (asc_dvc->chip_type == ADV_CHIP_ASC38C0800)
17778     {
17779         status = AdvInitAsc38C0800Driver(asc_dvc);
17780     } else
17781     {
17782         status = AdvInitAsc3550Driver(asc_dvc);
17783     }
17784
17785     /* Translate initialization return value to status value. */
17786     if (status == 0)
17787     {
17788         status = ADV_TRUE;
17789     } else
17790     {
17791         status = ADV_FALSE;
17792     }
17793
17794     /*
17795      * Restore the BIOS signature word.
17796      */
17797     AdvWriteWordLram(iop_base, ASC_MC_BIOS_SIGNATURE, bios_sig);
17798
17799     /*
17800      * Restore per TID negotiated values.
17801      */
17802     AdvWriteWordLram(iop_base, ASC_MC_WDTR_ABLE, wdtr_able);
17803     AdvWriteWordLram(iop_base, ASC_MC_SDTR_ABLE, sdtr_able);
17804     if (asc_dvc->chip_type == ADV_CHIP_ASC38C1600)
17805     {
17806         AdvWriteWordLram(iop_base, ASC_MC_PPR_ABLE, ppr_able);
17807     }
17808     AdvWriteWordLram(iop_base, ASC_MC_TAGQNG_ABLE, tagqng_able);
17809     for (tid = 0; tid <= ADV_MAX_TID; tid++)
17810     {
17811         AdvWriteByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + tid,
17812             max_cmd[tid]);
17813     }
17814
17815     return status;
17816 }
17817
17818 /*
17819  * Adv Library Interrupt Service Routine
17820  *
17821  *  This function is called by a driver's interrupt service routine.
17822  *  The function disables and re-enables interrupts.
17823  *
17824  *  When a microcode idle command is completed, the ADV_DVC_VAR
17825  *  'idle_cmd_done' field is set to ADV_TRUE.
17826  *
17827  *  Note: AdvISR() can be called when interrupts are disabled or even
17828  *  when there is no hardware interrupt condition present. It will
17829  *  always check for completed idle commands and microcode requests.
17830  *  This is an important feature that shouldn't be changed because it
17831  *  allows commands to be completed from polling mode loops.
17832  *
17833  * Return:
17834  *   ADV_TRUE(1) - interrupt was pending
17835  *   ADV_FALSE(0) - no interrupt was pending
17836  */
17837 STATIC int
17838 AdvISR(ADV_DVC_VAR *asc_dvc)
17839 {
17840     AdvPortAddr                 iop_base;
17841     uchar                       int_stat;
17842     ushort                      target_bit;
17843     ADV_CARR_T                  *free_carrp;
17844     ADV_VADDR                   irq_next_vpa;
17845     int                         flags;
17846     ADV_SCSI_REQ_Q              *scsiq;
17847
17848     flags = DvcEnterCritical();
17849
17850     iop_base = asc_dvc->iop_base;
17851
17852     /* Reading the register clears the interrupt. */
17853     int_stat = AdvReadByteRegister(iop_base, IOPB_INTR_STATUS_REG);
17854
17855     if ((int_stat & (ADV_INTR_STATUS_INTRA | ADV_INTR_STATUS_INTRB |
17856          ADV_INTR_STATUS_INTRC)) == 0)
17857     {
17858         DvcLeaveCritical(flags);
17859         return ADV_FALSE;
17860     }
17861
17862     /*
17863      * Notify the driver of an asynchronous microcode condition by
17864      * calling the ADV_DVC_VAR.async_callback function. The function
17865      * is passed the microcode ASC_MC_INTRB_CODE byte value.
17866      */
17867     if (int_stat & ADV_INTR_STATUS_INTRB)
17868     {
17869         uchar intrb_code;
17870
17871         AdvReadByteLram(iop_base, ASC_MC_INTRB_CODE, intrb_code);
17872
17873         if (asc_dvc->chip_type == ADV_CHIP_ASC3550 ||
17874             asc_dvc->chip_type == ADV_CHIP_ASC38C0800)
17875         {
17876             if (intrb_code == ADV_ASYNC_CARRIER_READY_FAILURE &&
17877                 asc_dvc->carr_pending_cnt != 0)
17878             {
17879                 AdvWriteByteRegister(iop_base, IOPB_TICKLE, ADV_TICKLE_A);
17880                 if (asc_dvc->chip_type == ADV_CHIP_ASC3550)
17881                 {
17882                     AdvWriteByteRegister(iop_base, IOPB_TICKLE, ADV_TICKLE_NOP);
17883                 }
17884             }
17885         }
17886
17887         if (asc_dvc->async_callback != 0)
17888         {
17889             (*asc_dvc->async_callback)(asc_dvc, intrb_code);
17890         }
17891     }
17892
17893     /*
17894      * Check if the IRQ stopper carrier contains a completed request.
17895      */
17896     while (((irq_next_vpa =
17897              le32_to_cpu(asc_dvc->irq_sp->next_vpa)) & ASC_RQ_DONE) != 0)
17898     {
17899         /*
17900          * Get a pointer to the newly completed ADV_SCSI_REQ_Q structure.
17901          * The RISC will have set 'areq_vpa' to a virtual address.
17902          *
17903          * The firmware will have copied the ASC_SCSI_REQ_Q.scsiq_ptr
17904          * field to the carrier ADV_CARR_T.areq_vpa field. The conversion
17905          * below complements the conversion of ASC_SCSI_REQ_Q.scsiq_ptr'
17906          * in AdvExeScsiQueue().
17907          */
17908         scsiq = (ADV_SCSI_REQ_Q *)
17909             ADV_U32_TO_VADDR(le32_to_cpu(asc_dvc->irq_sp->areq_vpa));
17910
17911         /*
17912          * Request finished with good status and the queue was not
17913          * DMAed to host memory by the firmware. Set all status fields
17914          * to indicate good status.
17915          */
17916         if ((irq_next_vpa & ASC_RQ_GOOD) != 0)
17917         {
17918             scsiq->done_status = QD_NO_ERROR;
17919             scsiq->host_status = scsiq->scsi_status = 0;
17920             scsiq->data_cnt = 0L;
17921         }
17922
17923         /*
17924          * Advance the stopper pointer to the next carrier
17925          * ignoring the lower four bits. Free the previous
17926          * stopper carrier.
17927          */
17928         free_carrp = asc_dvc->irq_sp;
17929         asc_dvc->irq_sp = (ADV_CARR_T *)
17930             ADV_U32_TO_VADDR(ASC_GET_CARRP(irq_next_vpa));
17931
17932         free_carrp->next_vpa =
17933                 cpu_to_le32(ADV_VADDR_TO_U32(asc_dvc->carr_freelist));
17934         asc_dvc->carr_freelist = free_carrp;
17935         asc_dvc->carr_pending_cnt--;
17936
17937         ASC_ASSERT(scsiq != NULL);
17938         target_bit = ADV_TID_TO_TIDMASK(scsiq->target_id);
17939
17940         /*
17941          * Clear request microcode control flag.
17942          */
17943         scsiq->cntl = 0;
17944
17945         /*
17946          * If the command that completed was a SCSI INQUIRY and
17947          * LUN 0 was sent the command, then process the INQUIRY
17948          * command information for the device.
17949          *
17950          * Note: If data returned were either VPD or CmdDt data,
17951          * don't process the INQUIRY command information for
17952          * the device, otherwise may erroneously set *_able bits.
17953          */
17954         if (scsiq->done_status == QD_NO_ERROR &&
17955             scsiq->cdb[0] == INQUIRY &&
17956             scsiq->target_lun == 0 &&
17957             (scsiq->cdb[1] & ADV_INQ_RTN_VPD_AND_CMDDT)
17958                 == ADV_INQ_RTN_STD_INQUIRY_DATA)
17959         {
17960             AdvInquiryHandling(asc_dvc, scsiq);
17961         }
17962
17963         /*
17964          * Notify the driver of the completed request by passing
17965          * the ADV_SCSI_REQ_Q pointer to its callback function.
17966          */
17967         scsiq->a_flag |= ADV_SCSIQ_DONE;
17968         (*asc_dvc->isr_callback)(asc_dvc, scsiq);
17969         /*
17970          * Note: After the driver callback function is called, 'scsiq'
17971          * can no longer be referenced.
17972          *
17973          * Fall through and continue processing other completed
17974          * requests...
17975          */
17976
17977         /*
17978          * Disable interrupts again in case the driver inadvertently
17979          * enabled interrupts in its callback function.
17980          *
17981          * The DvcEnterCritical() return value is ignored, because
17982          * the 'flags' saved when AdvISR() was first entered will be
17983          * used to restore the interrupt flag on exit.
17984          */
17985         (void) DvcEnterCritical();
17986     }
17987     DvcLeaveCritical(flags);
17988     return ADV_TRUE;
17989 }
17990
17991 /*
17992  * Send an idle command to the chip and wait for completion.
17993  *
17994  * Command completion is polled for once per microsecond.
17995  *
17996  * The function can be called from anywhere including an interrupt handler.
17997  * But the function is not re-entrant, so it uses the DvcEnter/LeaveCritical()
17998  * functions to prevent reentrancy.
17999  *
18000  * Return Values:
18001  *   ADV_TRUE - command completed successfully
18002  *   ADV_FALSE - command failed
18003  *   ADV_ERROR - command timed out
18004  */
18005 STATIC int
18006 AdvSendIdleCmd(ADV_DVC_VAR *asc_dvc,
18007                ushort idle_cmd,
18008                ADV_DCNT idle_cmd_parameter)
18009 {
18010     ulong       last_int_level;
18011     int         result;
18012     ADV_DCNT    i, j;
18013     AdvPortAddr iop_base;
18014
18015     last_int_level = DvcEnterCritical();
18016
18017     iop_base = asc_dvc->iop_base;
18018
18019     /*
18020      * Clear the idle command status which is set by the microcode
18021      * to a non-zero value to indicate when the command is completed.
18022      * The non-zero result is one of the IDLE_CMD_STATUS_* values
18023      * defined in a_advlib.h.
18024      */
18025     AdvWriteWordLram(iop_base, ASC_MC_IDLE_CMD_STATUS, (ushort) 0);
18026
18027     /*
18028      * Write the idle command value after the idle command parameter
18029      * has been written to avoid a race condition. If the order is not
18030      * followed, the microcode may process the idle command before the
18031      * parameters have been written to LRAM.
18032      */
18033     AdvWriteDWordLramNoSwap(iop_base, ASC_MC_IDLE_CMD_PARAMETER,
18034         cpu_to_le32(idle_cmd_parameter));
18035     AdvWriteWordLram(iop_base, ASC_MC_IDLE_CMD, idle_cmd);
18036
18037     /*
18038      * Tickle the RISC to tell it to process the idle command.
18039      */
18040     AdvWriteByteRegister(iop_base, IOPB_TICKLE, ADV_TICKLE_B);
18041     if (asc_dvc->chip_type == ADV_CHIP_ASC3550)
18042     {
18043         /*
18044          * Clear the tickle value. In the ASC-3550 the RISC flag
18045          * command 'clr_tickle_b' does not work unless the host
18046          * value is cleared.
18047          */
18048         AdvWriteByteRegister(iop_base, IOPB_TICKLE, ADV_TICKLE_NOP);
18049     }
18050
18051     /* Wait for up to 100 millisecond for the idle command to timeout. */
18052     for (i = 0; i < SCSI_WAIT_100_MSEC; i++)
18053     {
18054         /* Poll once each microsecond for command completion. */
18055         for (j = 0; j < SCSI_US_PER_MSEC; j++)
18056         {
18057             AdvReadWordLram(iop_base, ASC_MC_IDLE_CMD_STATUS, result);
18058             if (result != 0)
18059             {
18060                 DvcLeaveCritical(last_int_level);
18061                 return result;
18062             }
18063             DvcDelayMicroSecond(asc_dvc, (ushort) 1);
18064         }
18065     }
18066
18067     ASC_ASSERT(0); /* The idle command should never timeout. */
18068     DvcLeaveCritical(last_int_level);
18069     return ADV_ERROR;
18070 }
18071
18072 /*
18073  * Inquiry Information Byte 7 Handling
18074  *
18075  * Handle SCSI Inquiry Command information for a device by setting
18076  * microcode operating variables that affect WDTR, SDTR, and Tag
18077  * Queuing.
18078  */
18079 STATIC void
18080 AdvInquiryHandling(
18081     ADV_DVC_VAR                 *asc_dvc,
18082     ADV_SCSI_REQ_Q              *scsiq)
18083 {
18084     AdvPortAddr                 iop_base;
18085     uchar                       tid;
18086     ADV_SCSI_INQUIRY            *inq;
18087     ushort                      tidmask;
18088     ushort                      cfg_word;
18089
18090     /*
18091      * AdvInquiryHandling() requires up to INQUIRY information Byte 7
18092      * to be available.
18093      *
18094      * If less than 8 bytes of INQUIRY information were requested or less
18095      * than 8 bytes were transferred, then return. cdb[4] is the request
18096      * length and the ADV_SCSI_REQ_Q 'data_cnt' field is set by the
18097      * microcode to the transfer residual count.
18098      */
18099
18100     if (scsiq->cdb[4] < 8 ||
18101         (scsiq->cdb[4] - le32_to_cpu(scsiq->data_cnt)) < 8)
18102     {
18103         return;
18104     }
18105
18106     iop_base = asc_dvc->iop_base;
18107     tid = scsiq->target_id;
18108
18109     inq = (ADV_SCSI_INQUIRY *) scsiq->vdata_addr;
18110
18111     /*
18112      * WDTR, SDTR, and Tag Queuing cannot be enabled for old devices.
18113      */
18114     if (ADV_INQ_RESPONSE_FMT(inq) < 2 && ADV_INQ_ANSI_VER(inq) < 2)
18115     {
18116         return;
18117     } else
18118     {
18119         /*
18120          * INQUIRY Byte 7 Handling
18121          *
18122          * Use a device's INQUIRY byte 7 to determine whether it
18123          * supports WDTR, SDTR, and Tag Queuing. If the feature
18124          * is enabled in the EEPROM and the device supports the
18125          * feature, then enable it in the microcode.
18126          */
18127
18128         tidmask = ADV_TID_TO_TIDMASK(tid);
18129
18130         /*
18131          * Wide Transfers
18132          *
18133          * If the EEPROM enabled WDTR for the device and the device
18134          * supports wide bus (16 bit) transfers, then turn on the
18135          * device's 'wdtr_able' bit and write the new value to the
18136          * microcode.
18137          */
18138         if ((asc_dvc->wdtr_able & tidmask) && ADV_INQ_WIDE16(inq))
18139         {
18140             AdvReadWordLram(iop_base, ASC_MC_WDTR_ABLE, cfg_word);
18141             if ((cfg_word & tidmask) == 0)
18142             {
18143                 cfg_word |= tidmask;
18144                 AdvWriteWordLram(iop_base, ASC_MC_WDTR_ABLE, cfg_word);
18145
18146                 /*
18147                  * Clear the microcode "SDTR negotiation" and "WDTR
18148                  * negotiation" done indicators for the target to cause
18149                  * it to negotiate with the new setting set above.
18150                  * WDTR when accepted causes the target to enter
18151                  * asynchronous mode, so SDTR must be negotiated.
18152                  */
18153                 AdvReadWordLram(iop_base, ASC_MC_SDTR_DONE, cfg_word);
18154                 cfg_word &= ~tidmask;
18155                 AdvWriteWordLram(iop_base, ASC_MC_SDTR_DONE, cfg_word);
18156                 AdvReadWordLram(iop_base, ASC_MC_WDTR_DONE, cfg_word);
18157                 cfg_word &= ~tidmask;
18158                 AdvWriteWordLram(iop_base, ASC_MC_WDTR_DONE, cfg_word);
18159             }
18160         }
18161
18162         /*
18163          * Synchronous Transfers
18164          *
18165          * If the EEPROM enabled SDTR for the device and the device
18166          * supports synchronous transfers, then turn on the device's
18167          * 'sdtr_able' bit. Write the new value to the microcode.
18168          */
18169         if ((asc_dvc->sdtr_able & tidmask) && ADV_INQ_SYNC(inq))
18170         {
18171             AdvReadWordLram(iop_base, ASC_MC_SDTR_ABLE, cfg_word);
18172             if ((cfg_word & tidmask) == 0)
18173             {
18174                 cfg_word |= tidmask;
18175                 AdvWriteWordLram(iop_base, ASC_MC_SDTR_ABLE, cfg_word);
18176
18177                 /*
18178                  * Clear the microcode "SDTR negotiation" done indicator
18179                  * for the target to cause it to negotiate with the new
18180                  * setting set above.
18181                  */
18182                 AdvReadWordLram(iop_base, ASC_MC_SDTR_DONE, cfg_word);
18183                 cfg_word &= ~tidmask;
18184                 AdvWriteWordLram(iop_base, ASC_MC_SDTR_DONE, cfg_word);
18185             }
18186         }
18187         /*
18188          * If the Inquiry data included enough space for the SPI-3
18189          * Clocking field, then check if DT mode is supported.
18190          */
18191         if (asc_dvc->chip_type == ADV_CHIP_ASC38C1600 &&
18192             (scsiq->cdb[4] >= 57 ||
18193             (scsiq->cdb[4] - le32_to_cpu(scsiq->data_cnt)) >= 57))
18194         {
18195             /*
18196              * PPR (Parallel Protocol Request) Capable
18197              *
18198              * If the device supports DT mode, then it must be PPR capable.
18199              * The PPR message will be used in place of the SDTR and WDTR
18200              * messages to negotiate synchronous speed and offset, transfer
18201              * width, and protocol options.
18202              */
18203             if (ADV_INQ_CLOCKING(inq) & ADV_INQ_CLOCKING_DT_ONLY)
18204             {
18205                 AdvReadWordLram(iop_base, ASC_MC_PPR_ABLE, asc_dvc->ppr_able);
18206                 asc_dvc->ppr_able |= tidmask;
18207                 AdvWriteWordLram(iop_base, ASC_MC_PPR_ABLE, asc_dvc->ppr_able);
18208             }
18209         }
18210
18211         /*
18212          * If the EEPROM enabled Tag Queuing for the device and the
18213          * device supports Tag Queueing, then turn on the device's
18214          * 'tagqng_enable' bit in the microcode and set the microcode
18215          * maximum command count to the ADV_DVC_VAR 'max_dvc_qng'
18216          * value.
18217          *
18218          * Tag Queuing is disabled for the BIOS which runs in polled
18219          * mode and would see no benefit from Tag Queuing. Also by
18220          * disabling Tag Queuing in the BIOS devices with Tag Queuing
18221          * bugs will at least work with the BIOS.
18222          */
18223         if ((asc_dvc->tagqng_able & tidmask) && ADV_INQ_CMD_QUEUE(inq))
18224         {
18225             AdvReadWordLram(iop_base, ASC_MC_TAGQNG_ABLE, cfg_word);
18226             cfg_word |= tidmask;
18227             AdvWriteWordLram(iop_base, ASC_MC_TAGQNG_ABLE, cfg_word);
18228
18229             AdvWriteByteLram(iop_base, ASC_MC_NUMBER_OF_MAX_CMD + tid,
18230                 asc_dvc->max_dvc_qng);
18231         }
18232     }
18233 }
18234 MODULE_LICENSE("Dual BSD/GPL");