Merge tag 'wberr-v4.14-1' of git://git.kernel.org/pub/scm/linux/kernel/git/jlayton...
[sfrench/cifs-2.6.git] / drivers / pci / pci.c
1 /*
2  *      PCI Bus Services, see include/linux/pci.h for further explanation.
3  *
4  *      Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
5  *      David Mosberger-Tang
6  *
7  *      Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
8  */
9
10 #include <linux/acpi.h>
11 #include <linux/kernel.h>
12 #include <linux/delay.h>
13 #include <linux/dmi.h>
14 #include <linux/init.h>
15 #include <linux/of.h>
16 #include <linux/of_pci.h>
17 #include <linux/pci.h>
18 #include <linux/pm.h>
19 #include <linux/slab.h>
20 #include <linux/module.h>
21 #include <linux/spinlock.h>
22 #include <linux/string.h>
23 #include <linux/log2.h>
24 #include <linux/pci-aspm.h>
25 #include <linux/pm_wakeup.h>
26 #include <linux/interrupt.h>
27 #include <linux/device.h>
28 #include <linux/pm_runtime.h>
29 #include <linux/pci_hotplug.h>
30 #include <linux/vmalloc.h>
31 #include <linux/pci-ats.h>
32 #include <asm/setup.h>
33 #include <asm/dma.h>
34 #include <linux/aer.h>
35 #include "pci.h"
36
37 const char *pci_power_names[] = {
38         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
39 };
40 EXPORT_SYMBOL_GPL(pci_power_names);
41
42 int isa_dma_bridge_buggy;
43 EXPORT_SYMBOL(isa_dma_bridge_buggy);
44
45 int pci_pci_problems;
46 EXPORT_SYMBOL(pci_pci_problems);
47
48 unsigned int pci_pm_d3_delay;
49
50 static void pci_pme_list_scan(struct work_struct *work);
51
52 static LIST_HEAD(pci_pme_list);
53 static DEFINE_MUTEX(pci_pme_list_mutex);
54 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
55
56 struct pci_pme_device {
57         struct list_head list;
58         struct pci_dev *dev;
59 };
60
61 #define PME_TIMEOUT 1000 /* How long between PME checks */
62
63 static void pci_dev_d3_sleep(struct pci_dev *dev)
64 {
65         unsigned int delay = dev->d3_delay;
66
67         if (delay < pci_pm_d3_delay)
68                 delay = pci_pm_d3_delay;
69
70         if (delay)
71                 msleep(delay);
72 }
73
74 #ifdef CONFIG_PCI_DOMAINS
75 int pci_domains_supported = 1;
76 #endif
77
78 #define DEFAULT_CARDBUS_IO_SIZE         (256)
79 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
80 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
81 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
82 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
83
84 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
85 #define DEFAULT_HOTPLUG_MEM_SIZE        (2*1024*1024)
86 /* pci=hpmemsize=nnM,hpiosize=nn can override this */
87 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
88 unsigned long pci_hotplug_mem_size = DEFAULT_HOTPLUG_MEM_SIZE;
89
90 #define DEFAULT_HOTPLUG_BUS_SIZE        1
91 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
92
93 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
94
95 /*
96  * The default CLS is used if arch didn't set CLS explicitly and not
97  * all pci devices agree on the same value.  Arch can override either
98  * the dfl or actual value as it sees fit.  Don't forget this is
99  * measured in 32-bit words, not bytes.
100  */
101 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
102 u8 pci_cache_line_size;
103
104 /*
105  * If we set up a device for bus mastering, we need to check the latency
106  * timer as certain BIOSes forget to set it properly.
107  */
108 unsigned int pcibios_max_latency = 255;
109
110 /* If set, the PCIe ARI capability will not be used. */
111 static bool pcie_ari_disabled;
112
113 /* Disable bridge_d3 for all PCIe ports */
114 static bool pci_bridge_d3_disable;
115 /* Force bridge_d3 for all PCIe ports */
116 static bool pci_bridge_d3_force;
117
118 static int __init pcie_port_pm_setup(char *str)
119 {
120         if (!strcmp(str, "off"))
121                 pci_bridge_d3_disable = true;
122         else if (!strcmp(str, "force"))
123                 pci_bridge_d3_force = true;
124         return 1;
125 }
126 __setup("pcie_port_pm=", pcie_port_pm_setup);
127
128 /**
129  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
130  * @bus: pointer to PCI bus structure to search
131  *
132  * Given a PCI bus, returns the highest PCI bus number present in the set
133  * including the given PCI bus and its list of child PCI buses.
134  */
135 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
136 {
137         struct pci_bus *tmp;
138         unsigned char max, n;
139
140         max = bus->busn_res.end;
141         list_for_each_entry(tmp, &bus->children, node) {
142                 n = pci_bus_max_busnr(tmp);
143                 if (n > max)
144                         max = n;
145         }
146         return max;
147 }
148 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
149
150 #ifdef CONFIG_HAS_IOMEM
151 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
152 {
153         struct resource *res = &pdev->resource[bar];
154
155         /*
156          * Make sure the BAR is actually a memory resource, not an IO resource
157          */
158         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
159                 dev_warn(&pdev->dev, "can't ioremap BAR %d: %pR\n", bar, res);
160                 return NULL;
161         }
162         return ioremap_nocache(res->start, resource_size(res));
163 }
164 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
165
166 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
167 {
168         /*
169          * Make sure the BAR is actually a memory resource, not an IO resource
170          */
171         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
172                 WARN_ON(1);
173                 return NULL;
174         }
175         return ioremap_wc(pci_resource_start(pdev, bar),
176                           pci_resource_len(pdev, bar));
177 }
178 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
179 #endif
180
181
182 static int __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
183                                    u8 pos, int cap, int *ttl)
184 {
185         u8 id;
186         u16 ent;
187
188         pci_bus_read_config_byte(bus, devfn, pos, &pos);
189
190         while ((*ttl)--) {
191                 if (pos < 0x40)
192                         break;
193                 pos &= ~3;
194                 pci_bus_read_config_word(bus, devfn, pos, &ent);
195
196                 id = ent & 0xff;
197                 if (id == 0xff)
198                         break;
199                 if (id == cap)
200                         return pos;
201                 pos = (ent >> 8);
202         }
203         return 0;
204 }
205
206 static int __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
207                                u8 pos, int cap)
208 {
209         int ttl = PCI_FIND_CAP_TTL;
210
211         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
212 }
213
214 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
215 {
216         return __pci_find_next_cap(dev->bus, dev->devfn,
217                                    pos + PCI_CAP_LIST_NEXT, cap);
218 }
219 EXPORT_SYMBOL_GPL(pci_find_next_capability);
220
221 static int __pci_bus_find_cap_start(struct pci_bus *bus,
222                                     unsigned int devfn, u8 hdr_type)
223 {
224         u16 status;
225
226         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
227         if (!(status & PCI_STATUS_CAP_LIST))
228                 return 0;
229
230         switch (hdr_type) {
231         case PCI_HEADER_TYPE_NORMAL:
232         case PCI_HEADER_TYPE_BRIDGE:
233                 return PCI_CAPABILITY_LIST;
234         case PCI_HEADER_TYPE_CARDBUS:
235                 return PCI_CB_CAPABILITY_LIST;
236         }
237
238         return 0;
239 }
240
241 /**
242  * pci_find_capability - query for devices' capabilities
243  * @dev: PCI device to query
244  * @cap: capability code
245  *
246  * Tell if a device supports a given PCI capability.
247  * Returns the address of the requested capability structure within the
248  * device's PCI configuration space or 0 in case the device does not
249  * support it.  Possible values for @cap:
250  *
251  *  %PCI_CAP_ID_PM           Power Management
252  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
253  *  %PCI_CAP_ID_VPD          Vital Product Data
254  *  %PCI_CAP_ID_SLOTID       Slot Identification
255  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
256  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
257  *  %PCI_CAP_ID_PCIX         PCI-X
258  *  %PCI_CAP_ID_EXP          PCI Express
259  */
260 int pci_find_capability(struct pci_dev *dev, int cap)
261 {
262         int pos;
263
264         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
265         if (pos)
266                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
267
268         return pos;
269 }
270 EXPORT_SYMBOL(pci_find_capability);
271
272 /**
273  * pci_bus_find_capability - query for devices' capabilities
274  * @bus:   the PCI bus to query
275  * @devfn: PCI device to query
276  * @cap:   capability code
277  *
278  * Like pci_find_capability() but works for pci devices that do not have a
279  * pci_dev structure set up yet.
280  *
281  * Returns the address of the requested capability structure within the
282  * device's PCI configuration space or 0 in case the device does not
283  * support it.
284  */
285 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
286 {
287         int pos;
288         u8 hdr_type;
289
290         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
291
292         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
293         if (pos)
294                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
295
296         return pos;
297 }
298 EXPORT_SYMBOL(pci_bus_find_capability);
299
300 /**
301  * pci_find_next_ext_capability - Find an extended capability
302  * @dev: PCI device to query
303  * @start: address at which to start looking (0 to start at beginning of list)
304  * @cap: capability code
305  *
306  * Returns the address of the next matching extended capability structure
307  * within the device's PCI configuration space or 0 if the device does
308  * not support it.  Some capabilities can occur several times, e.g., the
309  * vendor-specific capability, and this provides a way to find them all.
310  */
311 int pci_find_next_ext_capability(struct pci_dev *dev, int start, int cap)
312 {
313         u32 header;
314         int ttl;
315         int pos = PCI_CFG_SPACE_SIZE;
316
317         /* minimum 8 bytes per capability */
318         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
319
320         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
321                 return 0;
322
323         if (start)
324                 pos = start;
325
326         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
327                 return 0;
328
329         /*
330          * If we have no capabilities, this is indicated by cap ID,
331          * cap version and next pointer all being 0.
332          */
333         if (header == 0)
334                 return 0;
335
336         while (ttl-- > 0) {
337                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
338                         return pos;
339
340                 pos = PCI_EXT_CAP_NEXT(header);
341                 if (pos < PCI_CFG_SPACE_SIZE)
342                         break;
343
344                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
345                         break;
346         }
347
348         return 0;
349 }
350 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
351
352 /**
353  * pci_find_ext_capability - Find an extended capability
354  * @dev: PCI device to query
355  * @cap: capability code
356  *
357  * Returns the address of the requested extended capability structure
358  * within the device's PCI configuration space or 0 if the device does
359  * not support it.  Possible values for @cap:
360  *
361  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
362  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
363  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
364  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
365  */
366 int pci_find_ext_capability(struct pci_dev *dev, int cap)
367 {
368         return pci_find_next_ext_capability(dev, 0, cap);
369 }
370 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
371
372 static int __pci_find_next_ht_cap(struct pci_dev *dev, int pos, int ht_cap)
373 {
374         int rc, ttl = PCI_FIND_CAP_TTL;
375         u8 cap, mask;
376
377         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
378                 mask = HT_3BIT_CAP_MASK;
379         else
380                 mask = HT_5BIT_CAP_MASK;
381
382         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
383                                       PCI_CAP_ID_HT, &ttl);
384         while (pos) {
385                 rc = pci_read_config_byte(dev, pos + 3, &cap);
386                 if (rc != PCIBIOS_SUCCESSFUL)
387                         return 0;
388
389                 if ((cap & mask) == ht_cap)
390                         return pos;
391
392                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
393                                               pos + PCI_CAP_LIST_NEXT,
394                                               PCI_CAP_ID_HT, &ttl);
395         }
396
397         return 0;
398 }
399 /**
400  * pci_find_next_ht_capability - query a device's Hypertransport capabilities
401  * @dev: PCI device to query
402  * @pos: Position from which to continue searching
403  * @ht_cap: Hypertransport capability code
404  *
405  * To be used in conjunction with pci_find_ht_capability() to search for
406  * all capabilities matching @ht_cap. @pos should always be a value returned
407  * from pci_find_ht_capability().
408  *
409  * NB. To be 100% safe against broken PCI devices, the caller should take
410  * steps to avoid an infinite loop.
411  */
412 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap)
413 {
414         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
415 }
416 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
417
418 /**
419  * pci_find_ht_capability - query a device's Hypertransport capabilities
420  * @dev: PCI device to query
421  * @ht_cap: Hypertransport capability code
422  *
423  * Tell if a device supports a given Hypertransport capability.
424  * Returns an address within the device's PCI configuration space
425  * or 0 in case the device does not support the request capability.
426  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
427  * which has a Hypertransport capability matching @ht_cap.
428  */
429 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
430 {
431         int pos;
432
433         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
434         if (pos)
435                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
436
437         return pos;
438 }
439 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
440
441 /**
442  * pci_find_parent_resource - return resource region of parent bus of given region
443  * @dev: PCI device structure contains resources to be searched
444  * @res: child resource record for which parent is sought
445  *
446  *  For given resource region of given device, return the resource
447  *  region of parent bus the given region is contained in.
448  */
449 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
450                                           struct resource *res)
451 {
452         const struct pci_bus *bus = dev->bus;
453         struct resource *r;
454         int i;
455
456         pci_bus_for_each_resource(bus, r, i) {
457                 if (!r)
458                         continue;
459                 if (resource_contains(r, res)) {
460
461                         /*
462                          * If the window is prefetchable but the BAR is
463                          * not, the allocator made a mistake.
464                          */
465                         if (r->flags & IORESOURCE_PREFETCH &&
466                             !(res->flags & IORESOURCE_PREFETCH))
467                                 return NULL;
468
469                         /*
470                          * If we're below a transparent bridge, there may
471                          * be both a positively-decoded aperture and a
472                          * subtractively-decoded region that contain the BAR.
473                          * We want the positively-decoded one, so this depends
474                          * on pci_bus_for_each_resource() giving us those
475                          * first.
476                          */
477                         return r;
478                 }
479         }
480         return NULL;
481 }
482 EXPORT_SYMBOL(pci_find_parent_resource);
483
484 /**
485  * pci_find_resource - Return matching PCI device resource
486  * @dev: PCI device to query
487  * @res: Resource to look for
488  *
489  * Goes over standard PCI resources (BARs) and checks if the given resource
490  * is partially or fully contained in any of them. In that case the
491  * matching resource is returned, %NULL otherwise.
492  */
493 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
494 {
495         int i;
496
497         for (i = 0; i < PCI_ROM_RESOURCE; i++) {
498                 struct resource *r = &dev->resource[i];
499
500                 if (r->start && resource_contains(r, res))
501                         return r;
502         }
503
504         return NULL;
505 }
506 EXPORT_SYMBOL(pci_find_resource);
507
508 /**
509  * pci_find_pcie_root_port - return PCIe Root Port
510  * @dev: PCI device to query
511  *
512  * Traverse up the parent chain and return the PCIe Root Port PCI Device
513  * for a given PCI Device.
514  */
515 struct pci_dev *pci_find_pcie_root_port(struct pci_dev *dev)
516 {
517         struct pci_dev *bridge, *highest_pcie_bridge = dev;
518
519         bridge = pci_upstream_bridge(dev);
520         while (bridge && pci_is_pcie(bridge)) {
521                 highest_pcie_bridge = bridge;
522                 bridge = pci_upstream_bridge(bridge);
523         }
524
525         if (pci_pcie_type(highest_pcie_bridge) != PCI_EXP_TYPE_ROOT_PORT)
526                 return NULL;
527
528         return highest_pcie_bridge;
529 }
530 EXPORT_SYMBOL(pci_find_pcie_root_port);
531
532 /**
533  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
534  * @dev: the PCI device to operate on
535  * @pos: config space offset of status word
536  * @mask: mask of bit(s) to care about in status word
537  *
538  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
539  */
540 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
541 {
542         int i;
543
544         /* Wait for Transaction Pending bit clean */
545         for (i = 0; i < 4; i++) {
546                 u16 status;
547                 if (i)
548                         msleep((1 << (i - 1)) * 100);
549
550                 pci_read_config_word(dev, pos, &status);
551                 if (!(status & mask))
552                         return 1;
553         }
554
555         return 0;
556 }
557
558 /**
559  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
560  * @dev: PCI device to have its BARs restored
561  *
562  * Restore the BAR values for a given device, so as to make it
563  * accessible by its driver.
564  */
565 static void pci_restore_bars(struct pci_dev *dev)
566 {
567         int i;
568
569         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
570                 pci_update_resource(dev, i);
571 }
572
573 static const struct pci_platform_pm_ops *pci_platform_pm;
574
575 int pci_set_platform_pm(const struct pci_platform_pm_ops *ops)
576 {
577         if (!ops->is_manageable || !ops->set_state  || !ops->get_state ||
578             !ops->choose_state  || !ops->set_wakeup || !ops->need_resume)
579                 return -EINVAL;
580         pci_platform_pm = ops;
581         return 0;
582 }
583
584 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
585 {
586         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
587 }
588
589 static inline int platform_pci_set_power_state(struct pci_dev *dev,
590                                                pci_power_t t)
591 {
592         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
593 }
594
595 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
596 {
597         return pci_platform_pm ? pci_platform_pm->get_state(dev) : PCI_UNKNOWN;
598 }
599
600 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
601 {
602         return pci_platform_pm ?
603                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
604 }
605
606 static inline int platform_pci_set_wakeup(struct pci_dev *dev, bool enable)
607 {
608         return pci_platform_pm ?
609                         pci_platform_pm->set_wakeup(dev, enable) : -ENODEV;
610 }
611
612 static inline bool platform_pci_need_resume(struct pci_dev *dev)
613 {
614         return pci_platform_pm ? pci_platform_pm->need_resume(dev) : false;
615 }
616
617 /**
618  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
619  *                           given PCI device
620  * @dev: PCI device to handle.
621  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
622  *
623  * RETURN VALUE:
624  * -EINVAL if the requested state is invalid.
625  * -EIO if device does not support PCI PM or its PM capabilities register has a
626  * wrong version, or device doesn't support the requested state.
627  * 0 if device already is in the requested state.
628  * 0 if device's power state has been successfully changed.
629  */
630 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
631 {
632         u16 pmcsr;
633         bool need_restore = false;
634
635         /* Check if we're already there */
636         if (dev->current_state == state)
637                 return 0;
638
639         if (!dev->pm_cap)
640                 return -EIO;
641
642         if (state < PCI_D0 || state > PCI_D3hot)
643                 return -EINVAL;
644
645         /* Validate current state:
646          * Can enter D0 from any state, but if we can only go deeper
647          * to sleep if we're already in a low power state
648          */
649         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
650             && dev->current_state > state) {
651                 dev_err(&dev->dev, "invalid power transition (from state %d to %d)\n",
652                         dev->current_state, state);
653                 return -EINVAL;
654         }
655
656         /* check if this device supports the desired state */
657         if ((state == PCI_D1 && !dev->d1_support)
658            || (state == PCI_D2 && !dev->d2_support))
659                 return -EIO;
660
661         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
662
663         /* If we're (effectively) in D3, force entire word to 0.
664          * This doesn't affect PME_Status, disables PME_En, and
665          * sets PowerState to 0.
666          */
667         switch (dev->current_state) {
668         case PCI_D0:
669         case PCI_D1:
670         case PCI_D2:
671                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
672                 pmcsr |= state;
673                 break;
674         case PCI_D3hot:
675         case PCI_D3cold:
676         case PCI_UNKNOWN: /* Boot-up */
677                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
678                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
679                         need_restore = true;
680                 /* Fall-through: force to D0 */
681         default:
682                 pmcsr = 0;
683                 break;
684         }
685
686         /* enter specified state */
687         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
688
689         /* Mandatory power management transition delays */
690         /* see PCI PM 1.1 5.6.1 table 18 */
691         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
692                 pci_dev_d3_sleep(dev);
693         else if (state == PCI_D2 || dev->current_state == PCI_D2)
694                 udelay(PCI_PM_D2_DELAY);
695
696         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
697         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
698         if (dev->current_state != state && printk_ratelimit())
699                 dev_info(&dev->dev, "Refused to change power state, currently in D%d\n",
700                          dev->current_state);
701
702         /*
703          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
704          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
705          * from D3hot to D0 _may_ perform an internal reset, thereby
706          * going to "D0 Uninitialized" rather than "D0 Initialized".
707          * For example, at least some versions of the 3c905B and the
708          * 3c556B exhibit this behaviour.
709          *
710          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
711          * devices in a D3hot state at boot.  Consequently, we need to
712          * restore at least the BARs so that the device will be
713          * accessible to its driver.
714          */
715         if (need_restore)
716                 pci_restore_bars(dev);
717
718         if (dev->bus->self)
719                 pcie_aspm_pm_state_change(dev->bus->self);
720
721         return 0;
722 }
723
724 /**
725  * pci_update_current_state - Read power state of given device and cache it
726  * @dev: PCI device to handle.
727  * @state: State to cache in case the device doesn't have the PM capability
728  *
729  * The power state is read from the PMCSR register, which however is
730  * inaccessible in D3cold.  The platform firmware is therefore queried first
731  * to detect accessibility of the register.  In case the platform firmware
732  * reports an incorrect state or the device isn't power manageable by the
733  * platform at all, we try to detect D3cold by testing accessibility of the
734  * vendor ID in config space.
735  */
736 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
737 {
738         if (platform_pci_get_power_state(dev) == PCI_D3cold ||
739             !pci_device_is_present(dev)) {
740                 dev->current_state = PCI_D3cold;
741         } else if (dev->pm_cap) {
742                 u16 pmcsr;
743
744                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
745                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
746         } else {
747                 dev->current_state = state;
748         }
749 }
750
751 /**
752  * pci_power_up - Put the given device into D0 forcibly
753  * @dev: PCI device to power up
754  */
755 void pci_power_up(struct pci_dev *dev)
756 {
757         if (platform_pci_power_manageable(dev))
758                 platform_pci_set_power_state(dev, PCI_D0);
759
760         pci_raw_set_power_state(dev, PCI_D0);
761         pci_update_current_state(dev, PCI_D0);
762 }
763
764 /**
765  * pci_platform_power_transition - Use platform to change device power state
766  * @dev: PCI device to handle.
767  * @state: State to put the device into.
768  */
769 static int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
770 {
771         int error;
772
773         if (platform_pci_power_manageable(dev)) {
774                 error = platform_pci_set_power_state(dev, state);
775                 if (!error)
776                         pci_update_current_state(dev, state);
777         } else
778                 error = -ENODEV;
779
780         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
781                 dev->current_state = PCI_D0;
782
783         return error;
784 }
785
786 /**
787  * pci_wakeup - Wake up a PCI device
788  * @pci_dev: Device to handle.
789  * @ign: ignored parameter
790  */
791 static int pci_wakeup(struct pci_dev *pci_dev, void *ign)
792 {
793         pci_wakeup_event(pci_dev);
794         pm_request_resume(&pci_dev->dev);
795         return 0;
796 }
797
798 /**
799  * pci_wakeup_bus - Walk given bus and wake up devices on it
800  * @bus: Top bus of the subtree to walk.
801  */
802 static void pci_wakeup_bus(struct pci_bus *bus)
803 {
804         if (bus)
805                 pci_walk_bus(bus, pci_wakeup, NULL);
806 }
807
808 /**
809  * __pci_start_power_transition - Start power transition of a PCI device
810  * @dev: PCI device to handle.
811  * @state: State to put the device into.
812  */
813 static void __pci_start_power_transition(struct pci_dev *dev, pci_power_t state)
814 {
815         if (state == PCI_D0) {
816                 pci_platform_power_transition(dev, PCI_D0);
817                 /*
818                  * Mandatory power management transition delays, see
819                  * PCI Express Base Specification Revision 2.0 Section
820                  * 6.6.1: Conventional Reset.  Do not delay for
821                  * devices powered on/off by corresponding bridge,
822                  * because have already delayed for the bridge.
823                  */
824                 if (dev->runtime_d3cold) {
825                         if (dev->d3cold_delay)
826                                 msleep(dev->d3cold_delay);
827                         /*
828                          * When powering on a bridge from D3cold, the
829                          * whole hierarchy may be powered on into
830                          * D0uninitialized state, resume them to give
831                          * them a chance to suspend again
832                          */
833                         pci_wakeup_bus(dev->subordinate);
834                 }
835         }
836 }
837
838 /**
839  * __pci_dev_set_current_state - Set current state of a PCI device
840  * @dev: Device to handle
841  * @data: pointer to state to be set
842  */
843 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
844 {
845         pci_power_t state = *(pci_power_t *)data;
846
847         dev->current_state = state;
848         return 0;
849 }
850
851 /**
852  * __pci_bus_set_current_state - Walk given bus and set current state of devices
853  * @bus: Top bus of the subtree to walk.
854  * @state: state to be set
855  */
856 static void __pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
857 {
858         if (bus)
859                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
860 }
861
862 /**
863  * __pci_complete_power_transition - Complete power transition of a PCI device
864  * @dev: PCI device to handle.
865  * @state: State to put the device into.
866  *
867  * This function should not be called directly by device drivers.
868  */
869 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state)
870 {
871         int ret;
872
873         if (state <= PCI_D0)
874                 return -EINVAL;
875         ret = pci_platform_power_transition(dev, state);
876         /* Power off the bridge may power off the whole hierarchy */
877         if (!ret && state == PCI_D3cold)
878                 __pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
879         return ret;
880 }
881 EXPORT_SYMBOL_GPL(__pci_complete_power_transition);
882
883 /**
884  * pci_set_power_state - Set the power state of a PCI device
885  * @dev: PCI device to handle.
886  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
887  *
888  * Transition a device to a new power state, using the platform firmware and/or
889  * the device's PCI PM registers.
890  *
891  * RETURN VALUE:
892  * -EINVAL if the requested state is invalid.
893  * -EIO if device does not support PCI PM or its PM capabilities register has a
894  * wrong version, or device doesn't support the requested state.
895  * 0 if device already is in the requested state.
896  * 0 if device's power state has been successfully changed.
897  */
898 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
899 {
900         int error;
901
902         /* bound the state we're entering */
903         if (state > PCI_D3cold)
904                 state = PCI_D3cold;
905         else if (state < PCI_D0)
906                 state = PCI_D0;
907         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
908                 /*
909                  * If the device or the parent bridge do not support PCI PM,
910                  * ignore the request if we're doing anything other than putting
911                  * it into D0 (which would only happen on boot).
912                  */
913                 return 0;
914
915         /* Check if we're already there */
916         if (dev->current_state == state)
917                 return 0;
918
919         __pci_start_power_transition(dev, state);
920
921         /* This device is quirked not to be put into D3, so
922            don't put it in D3 */
923         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
924                 return 0;
925
926         /*
927          * To put device in D3cold, we put device into D3hot in native
928          * way, then put device into D3cold with platform ops
929          */
930         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
931                                         PCI_D3hot : state);
932
933         if (!__pci_complete_power_transition(dev, state))
934                 error = 0;
935
936         return error;
937 }
938 EXPORT_SYMBOL(pci_set_power_state);
939
940 /**
941  * pci_choose_state - Choose the power state of a PCI device
942  * @dev: PCI device to be suspended
943  * @state: target sleep state for the whole system. This is the value
944  *      that is passed to suspend() function.
945  *
946  * Returns PCI power state suitable for given device and given system
947  * message.
948  */
949
950 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
951 {
952         pci_power_t ret;
953
954         if (!dev->pm_cap)
955                 return PCI_D0;
956
957         ret = platform_pci_choose_state(dev);
958         if (ret != PCI_POWER_ERROR)
959                 return ret;
960
961         switch (state.event) {
962         case PM_EVENT_ON:
963                 return PCI_D0;
964         case PM_EVENT_FREEZE:
965         case PM_EVENT_PRETHAW:
966                 /* REVISIT both freeze and pre-thaw "should" use D0 */
967         case PM_EVENT_SUSPEND:
968         case PM_EVENT_HIBERNATE:
969                 return PCI_D3hot;
970         default:
971                 dev_info(&dev->dev, "unrecognized suspend event %d\n",
972                          state.event);
973                 BUG();
974         }
975         return PCI_D0;
976 }
977 EXPORT_SYMBOL(pci_choose_state);
978
979 #define PCI_EXP_SAVE_REGS       7
980
981 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
982                                                        u16 cap, bool extended)
983 {
984         struct pci_cap_saved_state *tmp;
985
986         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
987                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
988                         return tmp;
989         }
990         return NULL;
991 }
992
993 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
994 {
995         return _pci_find_saved_cap(dev, cap, false);
996 }
997
998 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
999 {
1000         return _pci_find_saved_cap(dev, cap, true);
1001 }
1002
1003 static int pci_save_pcie_state(struct pci_dev *dev)
1004 {
1005         int i = 0;
1006         struct pci_cap_saved_state *save_state;
1007         u16 *cap;
1008
1009         if (!pci_is_pcie(dev))
1010                 return 0;
1011
1012         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1013         if (!save_state) {
1014                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
1015                 return -ENOMEM;
1016         }
1017
1018         cap = (u16 *)&save_state->cap.data[0];
1019         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1020         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1021         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1022         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1023         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1024         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1025         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1026
1027         return 0;
1028 }
1029
1030 static void pci_restore_pcie_state(struct pci_dev *dev)
1031 {
1032         int i = 0;
1033         struct pci_cap_saved_state *save_state;
1034         u16 *cap;
1035
1036         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1037         if (!save_state)
1038                 return;
1039
1040         cap = (u16 *)&save_state->cap.data[0];
1041         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1042         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1043         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1044         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1045         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1046         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1047         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1048 }
1049
1050
1051 static int pci_save_pcix_state(struct pci_dev *dev)
1052 {
1053         int pos;
1054         struct pci_cap_saved_state *save_state;
1055
1056         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1057         if (!pos)
1058                 return 0;
1059
1060         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1061         if (!save_state) {
1062                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
1063                 return -ENOMEM;
1064         }
1065
1066         pci_read_config_word(dev, pos + PCI_X_CMD,
1067                              (u16 *)save_state->cap.data);
1068
1069         return 0;
1070 }
1071
1072 static void pci_restore_pcix_state(struct pci_dev *dev)
1073 {
1074         int i = 0, pos;
1075         struct pci_cap_saved_state *save_state;
1076         u16 *cap;
1077
1078         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1079         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1080         if (!save_state || !pos)
1081                 return;
1082         cap = (u16 *)&save_state->cap.data[0];
1083
1084         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1085 }
1086
1087
1088 /**
1089  * pci_save_state - save the PCI configuration space of a device before suspending
1090  * @dev: - PCI device that we're dealing with
1091  */
1092 int pci_save_state(struct pci_dev *dev)
1093 {
1094         int i;
1095         /* XXX: 100% dword access ok here? */
1096         for (i = 0; i < 16; i++)
1097                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1098         dev->state_saved = true;
1099
1100         i = pci_save_pcie_state(dev);
1101         if (i != 0)
1102                 return i;
1103
1104         i = pci_save_pcix_state(dev);
1105         if (i != 0)
1106                 return i;
1107
1108         return pci_save_vc_state(dev);
1109 }
1110 EXPORT_SYMBOL(pci_save_state);
1111
1112 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1113                                      u32 saved_val, int retry)
1114 {
1115         u32 val;
1116
1117         pci_read_config_dword(pdev, offset, &val);
1118         if (val == saved_val)
1119                 return;
1120
1121         for (;;) {
1122                 dev_dbg(&pdev->dev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1123                         offset, val, saved_val);
1124                 pci_write_config_dword(pdev, offset, saved_val);
1125                 if (retry-- <= 0)
1126                         return;
1127
1128                 pci_read_config_dword(pdev, offset, &val);
1129                 if (val == saved_val)
1130                         return;
1131
1132                 mdelay(1);
1133         }
1134 }
1135
1136 static void pci_restore_config_space_range(struct pci_dev *pdev,
1137                                            int start, int end, int retry)
1138 {
1139         int index;
1140
1141         for (index = end; index >= start; index--)
1142                 pci_restore_config_dword(pdev, 4 * index,
1143                                          pdev->saved_config_space[index],
1144                                          retry);
1145 }
1146
1147 static void pci_restore_config_space(struct pci_dev *pdev)
1148 {
1149         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1150                 pci_restore_config_space_range(pdev, 10, 15, 0);
1151                 /* Restore BARs before the command register. */
1152                 pci_restore_config_space_range(pdev, 4, 9, 10);
1153                 pci_restore_config_space_range(pdev, 0, 3, 0);
1154         } else {
1155                 pci_restore_config_space_range(pdev, 0, 15, 0);
1156         }
1157 }
1158
1159 /**
1160  * pci_restore_state - Restore the saved state of a PCI device
1161  * @dev: - PCI device that we're dealing with
1162  */
1163 void pci_restore_state(struct pci_dev *dev)
1164 {
1165         if (!dev->state_saved)
1166                 return;
1167
1168         /* PCI Express register must be restored first */
1169         pci_restore_pcie_state(dev);
1170         pci_restore_pasid_state(dev);
1171         pci_restore_pri_state(dev);
1172         pci_restore_ats_state(dev);
1173         pci_restore_vc_state(dev);
1174
1175         pci_cleanup_aer_error_status_regs(dev);
1176
1177         pci_restore_config_space(dev);
1178
1179         pci_restore_pcix_state(dev);
1180         pci_restore_msi_state(dev);
1181
1182         /* Restore ACS and IOV configuration state */
1183         pci_enable_acs(dev);
1184         pci_restore_iov_state(dev);
1185
1186         dev->state_saved = false;
1187 }
1188 EXPORT_SYMBOL(pci_restore_state);
1189
1190 struct pci_saved_state {
1191         u32 config_space[16];
1192         struct pci_cap_saved_data cap[0];
1193 };
1194
1195 /**
1196  * pci_store_saved_state - Allocate and return an opaque struct containing
1197  *                         the device saved state.
1198  * @dev: PCI device that we're dealing with
1199  *
1200  * Return NULL if no state or error.
1201  */
1202 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1203 {
1204         struct pci_saved_state *state;
1205         struct pci_cap_saved_state *tmp;
1206         struct pci_cap_saved_data *cap;
1207         size_t size;
1208
1209         if (!dev->state_saved)
1210                 return NULL;
1211
1212         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1213
1214         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1215                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1216
1217         state = kzalloc(size, GFP_KERNEL);
1218         if (!state)
1219                 return NULL;
1220
1221         memcpy(state->config_space, dev->saved_config_space,
1222                sizeof(state->config_space));
1223
1224         cap = state->cap;
1225         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1226                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1227                 memcpy(cap, &tmp->cap, len);
1228                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1229         }
1230         /* Empty cap_save terminates list */
1231
1232         return state;
1233 }
1234 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1235
1236 /**
1237  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1238  * @dev: PCI device that we're dealing with
1239  * @state: Saved state returned from pci_store_saved_state()
1240  */
1241 int pci_load_saved_state(struct pci_dev *dev,
1242                          struct pci_saved_state *state)
1243 {
1244         struct pci_cap_saved_data *cap;
1245
1246         dev->state_saved = false;
1247
1248         if (!state)
1249                 return 0;
1250
1251         memcpy(dev->saved_config_space, state->config_space,
1252                sizeof(state->config_space));
1253
1254         cap = state->cap;
1255         while (cap->size) {
1256                 struct pci_cap_saved_state *tmp;
1257
1258                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1259                 if (!tmp || tmp->cap.size != cap->size)
1260                         return -EINVAL;
1261
1262                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1263                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1264                        sizeof(struct pci_cap_saved_data) + cap->size);
1265         }
1266
1267         dev->state_saved = true;
1268         return 0;
1269 }
1270 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1271
1272 /**
1273  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1274  *                                 and free the memory allocated for it.
1275  * @dev: PCI device that we're dealing with
1276  * @state: Pointer to saved state returned from pci_store_saved_state()
1277  */
1278 int pci_load_and_free_saved_state(struct pci_dev *dev,
1279                                   struct pci_saved_state **state)
1280 {
1281         int ret = pci_load_saved_state(dev, *state);
1282         kfree(*state);
1283         *state = NULL;
1284         return ret;
1285 }
1286 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1287
1288 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1289 {
1290         return pci_enable_resources(dev, bars);
1291 }
1292
1293 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1294 {
1295         int err;
1296         struct pci_dev *bridge;
1297         u16 cmd;
1298         u8 pin;
1299
1300         err = pci_set_power_state(dev, PCI_D0);
1301         if (err < 0 && err != -EIO)
1302                 return err;
1303
1304         bridge = pci_upstream_bridge(dev);
1305         if (bridge)
1306                 pcie_aspm_powersave_config_link(bridge);
1307
1308         err = pcibios_enable_device(dev, bars);
1309         if (err < 0)
1310                 return err;
1311         pci_fixup_device(pci_fixup_enable, dev);
1312
1313         if (dev->msi_enabled || dev->msix_enabled)
1314                 return 0;
1315
1316         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1317         if (pin) {
1318                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1319                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1320                         pci_write_config_word(dev, PCI_COMMAND,
1321                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1322         }
1323
1324         return 0;
1325 }
1326
1327 /**
1328  * pci_reenable_device - Resume abandoned device
1329  * @dev: PCI device to be resumed
1330  *
1331  *  Note this function is a backend of pci_default_resume and is not supposed
1332  *  to be called by normal code, write proper resume handler and use it instead.
1333  */
1334 int pci_reenable_device(struct pci_dev *dev)
1335 {
1336         if (pci_is_enabled(dev))
1337                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1338         return 0;
1339 }
1340 EXPORT_SYMBOL(pci_reenable_device);
1341
1342 static void pci_enable_bridge(struct pci_dev *dev)
1343 {
1344         struct pci_dev *bridge;
1345         int retval;
1346
1347         bridge = pci_upstream_bridge(dev);
1348         if (bridge)
1349                 pci_enable_bridge(bridge);
1350
1351         if (pci_is_enabled(dev)) {
1352                 if (!dev->is_busmaster)
1353                         pci_set_master(dev);
1354                 return;
1355         }
1356
1357         retval = pci_enable_device(dev);
1358         if (retval)
1359                 dev_err(&dev->dev, "Error enabling bridge (%d), continuing\n",
1360                         retval);
1361         pci_set_master(dev);
1362 }
1363
1364 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1365 {
1366         struct pci_dev *bridge;
1367         int err;
1368         int i, bars = 0;
1369
1370         /*
1371          * Power state could be unknown at this point, either due to a fresh
1372          * boot or a device removal call.  So get the current power state
1373          * so that things like MSI message writing will behave as expected
1374          * (e.g. if the device really is in D0 at enable time).
1375          */
1376         if (dev->pm_cap) {
1377                 u16 pmcsr;
1378                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1379                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1380         }
1381
1382         if (atomic_inc_return(&dev->enable_cnt) > 1)
1383                 return 0;               /* already enabled */
1384
1385         bridge = pci_upstream_bridge(dev);
1386         if (bridge)
1387                 pci_enable_bridge(bridge);
1388
1389         /* only skip sriov related */
1390         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1391                 if (dev->resource[i].flags & flags)
1392                         bars |= (1 << i);
1393         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1394                 if (dev->resource[i].flags & flags)
1395                         bars |= (1 << i);
1396
1397         err = do_pci_enable_device(dev, bars);
1398         if (err < 0)
1399                 atomic_dec(&dev->enable_cnt);
1400         return err;
1401 }
1402
1403 /**
1404  * pci_enable_device_io - Initialize a device for use with IO space
1405  * @dev: PCI device to be initialized
1406  *
1407  *  Initialize device before it's used by a driver. Ask low-level code
1408  *  to enable I/O resources. Wake up the device if it was suspended.
1409  *  Beware, this function can fail.
1410  */
1411 int pci_enable_device_io(struct pci_dev *dev)
1412 {
1413         return pci_enable_device_flags(dev, IORESOURCE_IO);
1414 }
1415 EXPORT_SYMBOL(pci_enable_device_io);
1416
1417 /**
1418  * pci_enable_device_mem - Initialize a device for use with Memory space
1419  * @dev: PCI device to be initialized
1420  *
1421  *  Initialize device before it's used by a driver. Ask low-level code
1422  *  to enable Memory resources. Wake up the device if it was suspended.
1423  *  Beware, this function can fail.
1424  */
1425 int pci_enable_device_mem(struct pci_dev *dev)
1426 {
1427         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1428 }
1429 EXPORT_SYMBOL(pci_enable_device_mem);
1430
1431 /**
1432  * pci_enable_device - Initialize device before it's used by a driver.
1433  * @dev: PCI device to be initialized
1434  *
1435  *  Initialize device before it's used by a driver. Ask low-level code
1436  *  to enable I/O and memory. Wake up the device if it was suspended.
1437  *  Beware, this function can fail.
1438  *
1439  *  Note we don't actually enable the device many times if we call
1440  *  this function repeatedly (we just increment the count).
1441  */
1442 int pci_enable_device(struct pci_dev *dev)
1443 {
1444         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1445 }
1446 EXPORT_SYMBOL(pci_enable_device);
1447
1448 /*
1449  * Managed PCI resources.  This manages device on/off, intx/msi/msix
1450  * on/off and BAR regions.  pci_dev itself records msi/msix status, so
1451  * there's no need to track it separately.  pci_devres is initialized
1452  * when a device is enabled using managed PCI device enable interface.
1453  */
1454 struct pci_devres {
1455         unsigned int enabled:1;
1456         unsigned int pinned:1;
1457         unsigned int orig_intx:1;
1458         unsigned int restore_intx:1;
1459         u32 region_mask;
1460 };
1461
1462 static void pcim_release(struct device *gendev, void *res)
1463 {
1464         struct pci_dev *dev = to_pci_dev(gendev);
1465         struct pci_devres *this = res;
1466         int i;
1467
1468         if (dev->msi_enabled)
1469                 pci_disable_msi(dev);
1470         if (dev->msix_enabled)
1471                 pci_disable_msix(dev);
1472
1473         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
1474                 if (this->region_mask & (1 << i))
1475                         pci_release_region(dev, i);
1476
1477         if (this->restore_intx)
1478                 pci_intx(dev, this->orig_intx);
1479
1480         if (this->enabled && !this->pinned)
1481                 pci_disable_device(dev);
1482 }
1483
1484 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
1485 {
1486         struct pci_devres *dr, *new_dr;
1487
1488         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
1489         if (dr)
1490                 return dr;
1491
1492         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
1493         if (!new_dr)
1494                 return NULL;
1495         return devres_get(&pdev->dev, new_dr, NULL, NULL);
1496 }
1497
1498 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
1499 {
1500         if (pci_is_managed(pdev))
1501                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
1502         return NULL;
1503 }
1504
1505 /**
1506  * pcim_enable_device - Managed pci_enable_device()
1507  * @pdev: PCI device to be initialized
1508  *
1509  * Managed pci_enable_device().
1510  */
1511 int pcim_enable_device(struct pci_dev *pdev)
1512 {
1513         struct pci_devres *dr;
1514         int rc;
1515
1516         dr = get_pci_dr(pdev);
1517         if (unlikely(!dr))
1518                 return -ENOMEM;
1519         if (dr->enabled)
1520                 return 0;
1521
1522         rc = pci_enable_device(pdev);
1523         if (!rc) {
1524                 pdev->is_managed = 1;
1525                 dr->enabled = 1;
1526         }
1527         return rc;
1528 }
1529 EXPORT_SYMBOL(pcim_enable_device);
1530
1531 /**
1532  * pcim_pin_device - Pin managed PCI device
1533  * @pdev: PCI device to pin
1534  *
1535  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
1536  * driver detach.  @pdev must have been enabled with
1537  * pcim_enable_device().
1538  */
1539 void pcim_pin_device(struct pci_dev *pdev)
1540 {
1541         struct pci_devres *dr;
1542
1543         dr = find_pci_dr(pdev);
1544         WARN_ON(!dr || !dr->enabled);
1545         if (dr)
1546                 dr->pinned = 1;
1547 }
1548 EXPORT_SYMBOL(pcim_pin_device);
1549
1550 /*
1551  * pcibios_add_device - provide arch specific hooks when adding device dev
1552  * @dev: the PCI device being added
1553  *
1554  * Permits the platform to provide architecture specific functionality when
1555  * devices are added. This is the default implementation. Architecture
1556  * implementations can override this.
1557  */
1558 int __weak pcibios_add_device(struct pci_dev *dev)
1559 {
1560         return 0;
1561 }
1562
1563 /**
1564  * pcibios_release_device - provide arch specific hooks when releasing device dev
1565  * @dev: the PCI device being released
1566  *
1567  * Permits the platform to provide architecture specific functionality when
1568  * devices are released. This is the default implementation. Architecture
1569  * implementations can override this.
1570  */
1571 void __weak pcibios_release_device(struct pci_dev *dev) {}
1572
1573 /**
1574  * pcibios_disable_device - disable arch specific PCI resources for device dev
1575  * @dev: the PCI device to disable
1576  *
1577  * Disables architecture specific PCI resources for the device. This
1578  * is the default implementation. Architecture implementations can
1579  * override this.
1580  */
1581 void __weak pcibios_disable_device(struct pci_dev *dev) {}
1582
1583 /**
1584  * pcibios_penalize_isa_irq - penalize an ISA IRQ
1585  * @irq: ISA IRQ to penalize
1586  * @active: IRQ active or not
1587  *
1588  * Permits the platform to provide architecture-specific functionality when
1589  * penalizing ISA IRQs. This is the default implementation. Architecture
1590  * implementations can override this.
1591  */
1592 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
1593
1594 static void do_pci_disable_device(struct pci_dev *dev)
1595 {
1596         u16 pci_command;
1597
1598         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
1599         if (pci_command & PCI_COMMAND_MASTER) {
1600                 pci_command &= ~PCI_COMMAND_MASTER;
1601                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
1602         }
1603
1604         pcibios_disable_device(dev);
1605 }
1606
1607 /**
1608  * pci_disable_enabled_device - Disable device without updating enable_cnt
1609  * @dev: PCI device to disable
1610  *
1611  * NOTE: This function is a backend of PCI power management routines and is
1612  * not supposed to be called drivers.
1613  */
1614 void pci_disable_enabled_device(struct pci_dev *dev)
1615 {
1616         if (pci_is_enabled(dev))
1617                 do_pci_disable_device(dev);
1618 }
1619
1620 /**
1621  * pci_disable_device - Disable PCI device after use
1622  * @dev: PCI device to be disabled
1623  *
1624  * Signal to the system that the PCI device is not in use by the system
1625  * anymore.  This only involves disabling PCI bus-mastering, if active.
1626  *
1627  * Note we don't actually disable the device until all callers of
1628  * pci_enable_device() have called pci_disable_device().
1629  */
1630 void pci_disable_device(struct pci_dev *dev)
1631 {
1632         struct pci_devres *dr;
1633
1634         dr = find_pci_dr(dev);
1635         if (dr)
1636                 dr->enabled = 0;
1637
1638         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
1639                       "disabling already-disabled device");
1640
1641         if (atomic_dec_return(&dev->enable_cnt) != 0)
1642                 return;
1643
1644         do_pci_disable_device(dev);
1645
1646         dev->is_busmaster = 0;
1647 }
1648 EXPORT_SYMBOL(pci_disable_device);
1649
1650 /**
1651  * pcibios_set_pcie_reset_state - set reset state for device dev
1652  * @dev: the PCIe device reset
1653  * @state: Reset state to enter into
1654  *
1655  *
1656  * Sets the PCIe reset state for the device. This is the default
1657  * implementation. Architecture implementations can override this.
1658  */
1659 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
1660                                         enum pcie_reset_state state)
1661 {
1662         return -EINVAL;
1663 }
1664
1665 /**
1666  * pci_set_pcie_reset_state - set reset state for device dev
1667  * @dev: the PCIe device reset
1668  * @state: Reset state to enter into
1669  *
1670  *
1671  * Sets the PCI reset state for the device.
1672  */
1673 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
1674 {
1675         return pcibios_set_pcie_reset_state(dev, state);
1676 }
1677 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
1678
1679 /**
1680  * pci_check_pme_status - Check if given device has generated PME.
1681  * @dev: Device to check.
1682  *
1683  * Check the PME status of the device and if set, clear it and clear PME enable
1684  * (if set).  Return 'true' if PME status and PME enable were both set or
1685  * 'false' otherwise.
1686  */
1687 bool pci_check_pme_status(struct pci_dev *dev)
1688 {
1689         int pmcsr_pos;
1690         u16 pmcsr;
1691         bool ret = false;
1692
1693         if (!dev->pm_cap)
1694                 return false;
1695
1696         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
1697         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
1698         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
1699                 return false;
1700
1701         /* Clear PME status. */
1702         pmcsr |= PCI_PM_CTRL_PME_STATUS;
1703         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
1704                 /* Disable PME to avoid interrupt flood. */
1705                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1706                 ret = true;
1707         }
1708
1709         pci_write_config_word(dev, pmcsr_pos, pmcsr);
1710
1711         return ret;
1712 }
1713
1714 /**
1715  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
1716  * @dev: Device to handle.
1717  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
1718  *
1719  * Check if @dev has generated PME and queue a resume request for it in that
1720  * case.
1721  */
1722 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
1723 {
1724         if (pme_poll_reset && dev->pme_poll)
1725                 dev->pme_poll = false;
1726
1727         if (pci_check_pme_status(dev)) {
1728                 pci_wakeup_event(dev);
1729                 pm_request_resume(&dev->dev);
1730         }
1731         return 0;
1732 }
1733
1734 /**
1735  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
1736  * @bus: Top bus of the subtree to walk.
1737  */
1738 void pci_pme_wakeup_bus(struct pci_bus *bus)
1739 {
1740         if (bus)
1741                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
1742 }
1743
1744
1745 /**
1746  * pci_pme_capable - check the capability of PCI device to generate PME#
1747  * @dev: PCI device to handle.
1748  * @state: PCI state from which device will issue PME#.
1749  */
1750 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
1751 {
1752         if (!dev->pm_cap)
1753                 return false;
1754
1755         return !!(dev->pme_support & (1 << state));
1756 }
1757 EXPORT_SYMBOL(pci_pme_capable);
1758
1759 static void pci_pme_list_scan(struct work_struct *work)
1760 {
1761         struct pci_pme_device *pme_dev, *n;
1762
1763         mutex_lock(&pci_pme_list_mutex);
1764         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
1765                 if (pme_dev->dev->pme_poll) {
1766                         struct pci_dev *bridge;
1767
1768                         bridge = pme_dev->dev->bus->self;
1769                         /*
1770                          * If bridge is in low power state, the
1771                          * configuration space of subordinate devices
1772                          * may be not accessible
1773                          */
1774                         if (bridge && bridge->current_state != PCI_D0)
1775                                 continue;
1776                         pci_pme_wakeup(pme_dev->dev, NULL);
1777                 } else {
1778                         list_del(&pme_dev->list);
1779                         kfree(pme_dev);
1780                 }
1781         }
1782         if (!list_empty(&pci_pme_list))
1783                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
1784                                    msecs_to_jiffies(PME_TIMEOUT));
1785         mutex_unlock(&pci_pme_list_mutex);
1786 }
1787
1788 static void __pci_pme_active(struct pci_dev *dev, bool enable)
1789 {
1790         u16 pmcsr;
1791
1792         if (!dev->pme_support)
1793                 return;
1794
1795         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1796         /* Clear PME_Status by writing 1 to it and enable PME# */
1797         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
1798         if (!enable)
1799                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1800
1801         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1802 }
1803
1804 /**
1805  * pci_pme_restore - Restore PME configuration after config space restore.
1806  * @dev: PCI device to update.
1807  */
1808 void pci_pme_restore(struct pci_dev *dev)
1809 {
1810         u16 pmcsr;
1811
1812         if (!dev->pme_support)
1813                 return;
1814
1815         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1816         if (dev->wakeup_prepared) {
1817                 pmcsr |= PCI_PM_CTRL_PME_ENABLE;
1818                 pmcsr &= ~PCI_PM_CTRL_PME_STATUS;
1819         } else {
1820                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1821                 pmcsr |= PCI_PM_CTRL_PME_STATUS;
1822         }
1823         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1824 }
1825
1826 /**
1827  * pci_pme_active - enable or disable PCI device's PME# function
1828  * @dev: PCI device to handle.
1829  * @enable: 'true' to enable PME# generation; 'false' to disable it.
1830  *
1831  * The caller must verify that the device is capable of generating PME# before
1832  * calling this function with @enable equal to 'true'.
1833  */
1834 void pci_pme_active(struct pci_dev *dev, bool enable)
1835 {
1836         __pci_pme_active(dev, enable);
1837
1838         /*
1839          * PCI (as opposed to PCIe) PME requires that the device have
1840          * its PME# line hooked up correctly. Not all hardware vendors
1841          * do this, so the PME never gets delivered and the device
1842          * remains asleep. The easiest way around this is to
1843          * periodically walk the list of suspended devices and check
1844          * whether any have their PME flag set. The assumption is that
1845          * we'll wake up often enough anyway that this won't be a huge
1846          * hit, and the power savings from the devices will still be a
1847          * win.
1848          *
1849          * Although PCIe uses in-band PME message instead of PME# line
1850          * to report PME, PME does not work for some PCIe devices in
1851          * reality.  For example, there are devices that set their PME
1852          * status bits, but don't really bother to send a PME message;
1853          * there are PCI Express Root Ports that don't bother to
1854          * trigger interrupts when they receive PME messages from the
1855          * devices below.  So PME poll is used for PCIe devices too.
1856          */
1857
1858         if (dev->pme_poll) {
1859                 struct pci_pme_device *pme_dev;
1860                 if (enable) {
1861                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
1862                                           GFP_KERNEL);
1863                         if (!pme_dev) {
1864                                 dev_warn(&dev->dev, "can't enable PME#\n");
1865                                 return;
1866                         }
1867                         pme_dev->dev = dev;
1868                         mutex_lock(&pci_pme_list_mutex);
1869                         list_add(&pme_dev->list, &pci_pme_list);
1870                         if (list_is_singular(&pci_pme_list))
1871                                 queue_delayed_work(system_freezable_wq,
1872                                                    &pci_pme_work,
1873                                                    msecs_to_jiffies(PME_TIMEOUT));
1874                         mutex_unlock(&pci_pme_list_mutex);
1875                 } else {
1876                         mutex_lock(&pci_pme_list_mutex);
1877                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
1878                                 if (pme_dev->dev == dev) {
1879                                         list_del(&pme_dev->list);
1880                                         kfree(pme_dev);
1881                                         break;
1882                                 }
1883                         }
1884                         mutex_unlock(&pci_pme_list_mutex);
1885                 }
1886         }
1887
1888         dev_dbg(&dev->dev, "PME# %s\n", enable ? "enabled" : "disabled");
1889 }
1890 EXPORT_SYMBOL(pci_pme_active);
1891
1892 /**
1893  * pci_enable_wake - enable PCI device as wakeup event source
1894  * @dev: PCI device affected
1895  * @state: PCI state from which device will issue wakeup events
1896  * @enable: True to enable event generation; false to disable
1897  *
1898  * This enables the device as a wakeup event source, or disables it.
1899  * When such events involves platform-specific hooks, those hooks are
1900  * called automatically by this routine.
1901  *
1902  * Devices with legacy power management (no standard PCI PM capabilities)
1903  * always require such platform hooks.
1904  *
1905  * RETURN VALUE:
1906  * 0 is returned on success
1907  * -EINVAL is returned if device is not supposed to wake up the system
1908  * Error code depending on the platform is returned if both the platform and
1909  * the native mechanism fail to enable the generation of wake-up events
1910  */
1911 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable)
1912 {
1913         int ret = 0;
1914
1915         /*
1916          * Bridges can only signal wakeup on behalf of subordinate devices,
1917          * but that is set up elsewhere, so skip them.
1918          */
1919         if (pci_has_subordinate(dev))
1920                 return 0;
1921
1922         /* Don't do the same thing twice in a row for one device. */
1923         if (!!enable == !!dev->wakeup_prepared)
1924                 return 0;
1925
1926         /*
1927          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
1928          * Anderson we should be doing PME# wake enable followed by ACPI wake
1929          * enable.  To disable wake-up we call the platform first, for symmetry.
1930          */
1931
1932         if (enable) {
1933                 int error;
1934
1935                 if (pci_pme_capable(dev, state))
1936                         pci_pme_active(dev, true);
1937                 else
1938                         ret = 1;
1939                 error = platform_pci_set_wakeup(dev, true);
1940                 if (ret)
1941                         ret = error;
1942                 if (!ret)
1943                         dev->wakeup_prepared = true;
1944         } else {
1945                 platform_pci_set_wakeup(dev, false);
1946                 pci_pme_active(dev, false);
1947                 dev->wakeup_prepared = false;
1948         }
1949
1950         return ret;
1951 }
1952 EXPORT_SYMBOL(pci_enable_wake);
1953
1954 /**
1955  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
1956  * @dev: PCI device to prepare
1957  * @enable: True to enable wake-up event generation; false to disable
1958  *
1959  * Many drivers want the device to wake up the system from D3_hot or D3_cold
1960  * and this function allows them to set that up cleanly - pci_enable_wake()
1961  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
1962  * ordering constraints.
1963  *
1964  * This function only returns error code if the device is not capable of
1965  * generating PME# from both D3_hot and D3_cold, and the platform is unable to
1966  * enable wake-up power for it.
1967  */
1968 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1969 {
1970         return pci_pme_capable(dev, PCI_D3cold) ?
1971                         pci_enable_wake(dev, PCI_D3cold, enable) :
1972                         pci_enable_wake(dev, PCI_D3hot, enable);
1973 }
1974 EXPORT_SYMBOL(pci_wake_from_d3);
1975
1976 /**
1977  * pci_target_state - find an appropriate low power state for a given PCI dev
1978  * @dev: PCI device
1979  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
1980  *
1981  * Use underlying platform code to find a supported low power state for @dev.
1982  * If the platform can't manage @dev, return the deepest state from which it
1983  * can generate wake events, based on any available PME info.
1984  */
1985 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
1986 {
1987         pci_power_t target_state = PCI_D3hot;
1988
1989         if (platform_pci_power_manageable(dev)) {
1990                 /*
1991                  * Call the platform to choose the target state of the device
1992                  * and enable wake-up from this state if supported.
1993                  */
1994                 pci_power_t state = platform_pci_choose_state(dev);
1995
1996                 switch (state) {
1997                 case PCI_POWER_ERROR:
1998                 case PCI_UNKNOWN:
1999                         break;
2000                 case PCI_D1:
2001                 case PCI_D2:
2002                         if (pci_no_d1d2(dev))
2003                                 break;
2004                 default:
2005                         target_state = state;
2006                 }
2007
2008                 return target_state;
2009         }
2010
2011         if (!dev->pm_cap)
2012                 target_state = PCI_D0;
2013
2014         /*
2015          * If the device is in D3cold even though it's not power-manageable by
2016          * the platform, it may have been powered down by non-standard means.
2017          * Best to let it slumber.
2018          */
2019         if (dev->current_state == PCI_D3cold)
2020                 target_state = PCI_D3cold;
2021
2022         if (wakeup) {
2023                 /*
2024                  * Find the deepest state from which the device can generate
2025                  * wake-up events, make it the target state and enable device
2026                  * to generate PME#.
2027                  */
2028                 if (dev->pme_support) {
2029                         while (target_state
2030                               && !(dev->pme_support & (1 << target_state)))
2031                                 target_state--;
2032                 }
2033         }
2034
2035         return target_state;
2036 }
2037
2038 /**
2039  * pci_prepare_to_sleep - prepare PCI device for system-wide transition into a sleep state
2040  * @dev: Device to handle.
2041  *
2042  * Choose the power state appropriate for the device depending on whether
2043  * it can wake up the system and/or is power manageable by the platform
2044  * (PCI_D3hot is the default) and put the device into that state.
2045  */
2046 int pci_prepare_to_sleep(struct pci_dev *dev)
2047 {
2048         bool wakeup = device_may_wakeup(&dev->dev);
2049         pci_power_t target_state = pci_target_state(dev, wakeup);
2050         int error;
2051
2052         if (target_state == PCI_POWER_ERROR)
2053                 return -EIO;
2054
2055         pci_enable_wake(dev, target_state, wakeup);
2056
2057         error = pci_set_power_state(dev, target_state);
2058
2059         if (error)
2060                 pci_enable_wake(dev, target_state, false);
2061
2062         return error;
2063 }
2064 EXPORT_SYMBOL(pci_prepare_to_sleep);
2065
2066 /**
2067  * pci_back_from_sleep - turn PCI device on during system-wide transition into working state
2068  * @dev: Device to handle.
2069  *
2070  * Disable device's system wake-up capability and put it into D0.
2071  */
2072 int pci_back_from_sleep(struct pci_dev *dev)
2073 {
2074         pci_enable_wake(dev, PCI_D0, false);
2075         return pci_set_power_state(dev, PCI_D0);
2076 }
2077 EXPORT_SYMBOL(pci_back_from_sleep);
2078
2079 /**
2080  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2081  * @dev: PCI device being suspended.
2082  *
2083  * Prepare @dev to generate wake-up events at run time and put it into a low
2084  * power state.
2085  */
2086 int pci_finish_runtime_suspend(struct pci_dev *dev)
2087 {
2088         pci_power_t target_state;
2089         int error;
2090
2091         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2092         if (target_state == PCI_POWER_ERROR)
2093                 return -EIO;
2094
2095         dev->runtime_d3cold = target_state == PCI_D3cold;
2096
2097         pci_enable_wake(dev, target_state, pci_dev_run_wake(dev));
2098
2099         error = pci_set_power_state(dev, target_state);
2100
2101         if (error) {
2102                 pci_enable_wake(dev, target_state, false);
2103                 dev->runtime_d3cold = false;
2104         }
2105
2106         return error;
2107 }
2108
2109 /**
2110  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2111  * @dev: Device to check.
2112  *
2113  * Return true if the device itself is capable of generating wake-up events
2114  * (through the platform or using the native PCIe PME) or if the device supports
2115  * PME and one of its upstream bridges can generate wake-up events.
2116  */
2117 bool pci_dev_run_wake(struct pci_dev *dev)
2118 {
2119         struct pci_bus *bus = dev->bus;
2120
2121         if (device_can_wakeup(&dev->dev))
2122                 return true;
2123
2124         if (!dev->pme_support)
2125                 return false;
2126
2127         /* PME-capable in principle, but not from the target power state */
2128         if (!pci_pme_capable(dev, pci_target_state(dev, false)))
2129                 return false;
2130
2131         while (bus->parent) {
2132                 struct pci_dev *bridge = bus->self;
2133
2134                 if (device_can_wakeup(&bridge->dev))
2135                         return true;
2136
2137                 bus = bus->parent;
2138         }
2139
2140         /* We have reached the root bus. */
2141         if (bus->bridge)
2142                 return device_can_wakeup(bus->bridge);
2143
2144         return false;
2145 }
2146 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2147
2148 /**
2149  * pci_dev_keep_suspended - Check if the device can stay in the suspended state.
2150  * @pci_dev: Device to check.
2151  *
2152  * Return 'true' if the device is runtime-suspended, it doesn't have to be
2153  * reconfigured due to wakeup settings difference between system and runtime
2154  * suspend and the current power state of it is suitable for the upcoming
2155  * (system) transition.
2156  *
2157  * If the device is not configured for system wakeup, disable PME for it before
2158  * returning 'true' to prevent it from waking up the system unnecessarily.
2159  */
2160 bool pci_dev_keep_suspended(struct pci_dev *pci_dev)
2161 {
2162         struct device *dev = &pci_dev->dev;
2163         bool wakeup = device_may_wakeup(dev);
2164
2165         if (!pm_runtime_suspended(dev)
2166             || pci_target_state(pci_dev, wakeup) != pci_dev->current_state
2167             || platform_pci_need_resume(pci_dev)
2168             || (pci_dev->dev_flags & PCI_DEV_FLAGS_NEEDS_RESUME))
2169                 return false;
2170
2171         /*
2172          * At this point the device is good to go unless it's been configured
2173          * to generate PME at the runtime suspend time, but it is not supposed
2174          * to wake up the system.  In that case, simply disable PME for it
2175          * (it will have to be re-enabled on exit from system resume).
2176          *
2177          * If the device's power state is D3cold and the platform check above
2178          * hasn't triggered, the device's configuration is suitable and we don't
2179          * need to manipulate it at all.
2180          */
2181         spin_lock_irq(&dev->power.lock);
2182
2183         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold &&
2184             !wakeup)
2185                 __pci_pme_active(pci_dev, false);
2186
2187         spin_unlock_irq(&dev->power.lock);
2188         return true;
2189 }
2190
2191 /**
2192  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2193  * @pci_dev: Device to handle.
2194  *
2195  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2196  * it might have been disabled during the prepare phase of system suspend if
2197  * the device was not configured for system wakeup.
2198  */
2199 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2200 {
2201         struct device *dev = &pci_dev->dev;
2202
2203         if (!pci_dev_run_wake(pci_dev))
2204                 return;
2205
2206         spin_lock_irq(&dev->power.lock);
2207
2208         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2209                 __pci_pme_active(pci_dev, true);
2210
2211         spin_unlock_irq(&dev->power.lock);
2212 }
2213
2214 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2215 {
2216         struct device *dev = &pdev->dev;
2217         struct device *parent = dev->parent;
2218
2219         if (parent)
2220                 pm_runtime_get_sync(parent);
2221         pm_runtime_get_noresume(dev);
2222         /*
2223          * pdev->current_state is set to PCI_D3cold during suspending,
2224          * so wait until suspending completes
2225          */
2226         pm_runtime_barrier(dev);
2227         /*
2228          * Only need to resume devices in D3cold, because config
2229          * registers are still accessible for devices suspended but
2230          * not in D3cold.
2231          */
2232         if (pdev->current_state == PCI_D3cold)
2233                 pm_runtime_resume(dev);
2234 }
2235
2236 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2237 {
2238         struct device *dev = &pdev->dev;
2239         struct device *parent = dev->parent;
2240
2241         pm_runtime_put(dev);
2242         if (parent)
2243                 pm_runtime_put_sync(parent);
2244 }
2245
2246 /**
2247  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2248  * @bridge: Bridge to check
2249  *
2250  * This function checks if it is possible to move the bridge to D3.
2251  * Currently we only allow D3 for recent enough PCIe ports.
2252  */
2253 bool pci_bridge_d3_possible(struct pci_dev *bridge)
2254 {
2255         unsigned int year;
2256
2257         if (!pci_is_pcie(bridge))
2258                 return false;
2259
2260         switch (pci_pcie_type(bridge)) {
2261         case PCI_EXP_TYPE_ROOT_PORT:
2262         case PCI_EXP_TYPE_UPSTREAM:
2263         case PCI_EXP_TYPE_DOWNSTREAM:
2264                 if (pci_bridge_d3_disable)
2265                         return false;
2266
2267                 /*
2268                  * Hotplug interrupts cannot be delivered if the link is down,
2269                  * so parents of a hotplug port must stay awake. In addition,
2270                  * hotplug ports handled by firmware in System Management Mode
2271                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
2272                  * For simplicity, disallow in general for now.
2273                  */
2274                 if (bridge->is_hotplug_bridge)
2275                         return false;
2276
2277                 if (pci_bridge_d3_force)
2278                         return true;
2279
2280                 /*
2281                  * It should be safe to put PCIe ports from 2015 or newer
2282                  * to D3.
2283                  */
2284                 if (dmi_get_date(DMI_BIOS_DATE, &year, NULL, NULL) &&
2285                     year >= 2015) {
2286                         return true;
2287                 }
2288                 break;
2289         }
2290
2291         return false;
2292 }
2293
2294 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
2295 {
2296         bool *d3cold_ok = data;
2297
2298         if (/* The device needs to be allowed to go D3cold ... */
2299             dev->no_d3cold || !dev->d3cold_allowed ||
2300
2301             /* ... and if it is wakeup capable to do so from D3cold. */
2302             (device_may_wakeup(&dev->dev) &&
2303              !pci_pme_capable(dev, PCI_D3cold)) ||
2304
2305             /* If it is a bridge it must be allowed to go to D3. */
2306             !pci_power_manageable(dev))
2307
2308                 *d3cold_ok = false;
2309
2310         return !*d3cold_ok;
2311 }
2312
2313 /*
2314  * pci_bridge_d3_update - Update bridge D3 capabilities
2315  * @dev: PCI device which is changed
2316  *
2317  * Update upstream bridge PM capabilities accordingly depending on if the
2318  * device PM configuration was changed or the device is being removed.  The
2319  * change is also propagated upstream.
2320  */
2321 void pci_bridge_d3_update(struct pci_dev *dev)
2322 {
2323         bool remove = !device_is_registered(&dev->dev);
2324         struct pci_dev *bridge;
2325         bool d3cold_ok = true;
2326
2327         bridge = pci_upstream_bridge(dev);
2328         if (!bridge || !pci_bridge_d3_possible(bridge))
2329                 return;
2330
2331         /*
2332          * If D3 is currently allowed for the bridge, removing one of its
2333          * children won't change that.
2334          */
2335         if (remove && bridge->bridge_d3)
2336                 return;
2337
2338         /*
2339          * If D3 is currently allowed for the bridge and a child is added or
2340          * changed, disallowance of D3 can only be caused by that child, so
2341          * we only need to check that single device, not any of its siblings.
2342          *
2343          * If D3 is currently not allowed for the bridge, checking the device
2344          * first may allow us to skip checking its siblings.
2345          */
2346         if (!remove)
2347                 pci_dev_check_d3cold(dev, &d3cold_ok);
2348
2349         /*
2350          * If D3 is currently not allowed for the bridge, this may be caused
2351          * either by the device being changed/removed or any of its siblings,
2352          * so we need to go through all children to find out if one of them
2353          * continues to block D3.
2354          */
2355         if (d3cold_ok && !bridge->bridge_d3)
2356                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
2357                              &d3cold_ok);
2358
2359         if (bridge->bridge_d3 != d3cold_ok) {
2360                 bridge->bridge_d3 = d3cold_ok;
2361                 /* Propagate change to upstream bridges */
2362                 pci_bridge_d3_update(bridge);
2363         }
2364 }
2365
2366 /**
2367  * pci_d3cold_enable - Enable D3cold for device
2368  * @dev: PCI device to handle
2369  *
2370  * This function can be used in drivers to enable D3cold from the device
2371  * they handle.  It also updates upstream PCI bridge PM capabilities
2372  * accordingly.
2373  */
2374 void pci_d3cold_enable(struct pci_dev *dev)
2375 {
2376         if (dev->no_d3cold) {
2377                 dev->no_d3cold = false;
2378                 pci_bridge_d3_update(dev);
2379         }
2380 }
2381 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
2382
2383 /**
2384  * pci_d3cold_disable - Disable D3cold for device
2385  * @dev: PCI device to handle
2386  *
2387  * This function can be used in drivers to disable D3cold from the device
2388  * they handle.  It also updates upstream PCI bridge PM capabilities
2389  * accordingly.
2390  */
2391 void pci_d3cold_disable(struct pci_dev *dev)
2392 {
2393         if (!dev->no_d3cold) {
2394                 dev->no_d3cold = true;
2395                 pci_bridge_d3_update(dev);
2396         }
2397 }
2398 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
2399
2400 /**
2401  * pci_pm_init - Initialize PM functions of given PCI device
2402  * @dev: PCI device to handle.
2403  */
2404 void pci_pm_init(struct pci_dev *dev)
2405 {
2406         int pm;
2407         u16 pmc;
2408
2409         pm_runtime_forbid(&dev->dev);
2410         pm_runtime_set_active(&dev->dev);
2411         pm_runtime_enable(&dev->dev);
2412         device_enable_async_suspend(&dev->dev);
2413         dev->wakeup_prepared = false;
2414
2415         dev->pm_cap = 0;
2416         dev->pme_support = 0;
2417
2418         /* find PCI PM capability in list */
2419         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
2420         if (!pm)
2421                 return;
2422         /* Check device's ability to generate PME# */
2423         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
2424
2425         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
2426                 dev_err(&dev->dev, "unsupported PM cap regs version (%u)\n",
2427                         pmc & PCI_PM_CAP_VER_MASK);
2428                 return;
2429         }
2430
2431         dev->pm_cap = pm;
2432         dev->d3_delay = PCI_PM_D3_WAIT;
2433         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
2434         dev->bridge_d3 = pci_bridge_d3_possible(dev);
2435         dev->d3cold_allowed = true;
2436
2437         dev->d1_support = false;
2438         dev->d2_support = false;
2439         if (!pci_no_d1d2(dev)) {
2440                 if (pmc & PCI_PM_CAP_D1)
2441                         dev->d1_support = true;
2442                 if (pmc & PCI_PM_CAP_D2)
2443                         dev->d2_support = true;
2444
2445                 if (dev->d1_support || dev->d2_support)
2446                         dev_printk(KERN_DEBUG, &dev->dev, "supports%s%s\n",
2447                                    dev->d1_support ? " D1" : "",
2448                                    dev->d2_support ? " D2" : "");
2449         }
2450
2451         pmc &= PCI_PM_CAP_PME_MASK;
2452         if (pmc) {
2453                 dev_printk(KERN_DEBUG, &dev->dev,
2454                          "PME# supported from%s%s%s%s%s\n",
2455                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
2456                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
2457                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
2458                          (pmc & PCI_PM_CAP_PME_D3) ? " D3hot" : "",
2459                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
2460                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
2461                 dev->pme_poll = true;
2462                 /*
2463                  * Make device's PM flags reflect the wake-up capability, but
2464                  * let the user space enable it to wake up the system as needed.
2465                  */
2466                 device_set_wakeup_capable(&dev->dev, true);
2467                 /* Disable the PME# generation functionality */
2468                 pci_pme_active(dev, false);
2469         }
2470 }
2471
2472 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
2473 {
2474         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
2475
2476         switch (prop) {
2477         case PCI_EA_P_MEM:
2478         case PCI_EA_P_VF_MEM:
2479                 flags |= IORESOURCE_MEM;
2480                 break;
2481         case PCI_EA_P_MEM_PREFETCH:
2482         case PCI_EA_P_VF_MEM_PREFETCH:
2483                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
2484                 break;
2485         case PCI_EA_P_IO:
2486                 flags |= IORESOURCE_IO;
2487                 break;
2488         default:
2489                 return 0;
2490         }
2491
2492         return flags;
2493 }
2494
2495 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
2496                                             u8 prop)
2497 {
2498         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
2499                 return &dev->resource[bei];
2500 #ifdef CONFIG_PCI_IOV
2501         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
2502                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
2503                 return &dev->resource[PCI_IOV_RESOURCES +
2504                                       bei - PCI_EA_BEI_VF_BAR0];
2505 #endif
2506         else if (bei == PCI_EA_BEI_ROM)
2507                 return &dev->resource[PCI_ROM_RESOURCE];
2508         else
2509                 return NULL;
2510 }
2511
2512 /* Read an Enhanced Allocation (EA) entry */
2513 static int pci_ea_read(struct pci_dev *dev, int offset)
2514 {
2515         struct resource *res;
2516         int ent_size, ent_offset = offset;
2517         resource_size_t start, end;
2518         unsigned long flags;
2519         u32 dw0, bei, base, max_offset;
2520         u8 prop;
2521         bool support_64 = (sizeof(resource_size_t) >= 8);
2522
2523         pci_read_config_dword(dev, ent_offset, &dw0);
2524         ent_offset += 4;
2525
2526         /* Entry size field indicates DWORDs after 1st */
2527         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
2528
2529         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
2530                 goto out;
2531
2532         bei = (dw0 & PCI_EA_BEI) >> 4;
2533         prop = (dw0 & PCI_EA_PP) >> 8;
2534
2535         /*
2536          * If the Property is in the reserved range, try the Secondary
2537          * Property instead.
2538          */
2539         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
2540                 prop = (dw0 & PCI_EA_SP) >> 16;
2541         if (prop > PCI_EA_P_BRIDGE_IO)
2542                 goto out;
2543
2544         res = pci_ea_get_resource(dev, bei, prop);
2545         if (!res) {
2546                 dev_err(&dev->dev, "Unsupported EA entry BEI: %u\n", bei);
2547                 goto out;
2548         }
2549
2550         flags = pci_ea_flags(dev, prop);
2551         if (!flags) {
2552                 dev_err(&dev->dev, "Unsupported EA properties: %#x\n", prop);
2553                 goto out;
2554         }
2555
2556         /* Read Base */
2557         pci_read_config_dword(dev, ent_offset, &base);
2558         start = (base & PCI_EA_FIELD_MASK);
2559         ent_offset += 4;
2560
2561         /* Read MaxOffset */
2562         pci_read_config_dword(dev, ent_offset, &max_offset);
2563         ent_offset += 4;
2564
2565         /* Read Base MSBs (if 64-bit entry) */
2566         if (base & PCI_EA_IS_64) {
2567                 u32 base_upper;
2568
2569                 pci_read_config_dword(dev, ent_offset, &base_upper);
2570                 ent_offset += 4;
2571
2572                 flags |= IORESOURCE_MEM_64;
2573
2574                 /* entry starts above 32-bit boundary, can't use */
2575                 if (!support_64 && base_upper)
2576                         goto out;
2577
2578                 if (support_64)
2579                         start |= ((u64)base_upper << 32);
2580         }
2581
2582         end = start + (max_offset | 0x03);
2583
2584         /* Read MaxOffset MSBs (if 64-bit entry) */
2585         if (max_offset & PCI_EA_IS_64) {
2586                 u32 max_offset_upper;
2587
2588                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
2589                 ent_offset += 4;
2590
2591                 flags |= IORESOURCE_MEM_64;
2592
2593                 /* entry too big, can't use */
2594                 if (!support_64 && max_offset_upper)
2595                         goto out;
2596
2597                 if (support_64)
2598                         end += ((u64)max_offset_upper << 32);
2599         }
2600
2601         if (end < start) {
2602                 dev_err(&dev->dev, "EA Entry crosses address boundary\n");
2603                 goto out;
2604         }
2605
2606         if (ent_size != ent_offset - offset) {
2607                 dev_err(&dev->dev,
2608                         "EA Entry Size (%d) does not match length read (%d)\n",
2609                         ent_size, ent_offset - offset);
2610                 goto out;
2611         }
2612
2613         res->name = pci_name(dev);
2614         res->start = start;
2615         res->end = end;
2616         res->flags = flags;
2617
2618         if (bei <= PCI_EA_BEI_BAR5)
2619                 dev_printk(KERN_DEBUG, &dev->dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
2620                            bei, res, prop);
2621         else if (bei == PCI_EA_BEI_ROM)
2622                 dev_printk(KERN_DEBUG, &dev->dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
2623                            res, prop);
2624         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
2625                 dev_printk(KERN_DEBUG, &dev->dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
2626                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
2627         else
2628                 dev_printk(KERN_DEBUG, &dev->dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
2629                            bei, res, prop);
2630
2631 out:
2632         return offset + ent_size;
2633 }
2634
2635 /* Enhanced Allocation Initialization */
2636 void pci_ea_init(struct pci_dev *dev)
2637 {
2638         int ea;
2639         u8 num_ent;
2640         int offset;
2641         int i;
2642
2643         /* find PCI EA capability in list */
2644         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
2645         if (!ea)
2646                 return;
2647
2648         /* determine the number of entries */
2649         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
2650                                         &num_ent);
2651         num_ent &= PCI_EA_NUM_ENT_MASK;
2652
2653         offset = ea + PCI_EA_FIRST_ENT;
2654
2655         /* Skip DWORD 2 for type 1 functions */
2656         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
2657                 offset += 4;
2658
2659         /* parse each EA entry */
2660         for (i = 0; i < num_ent; ++i)
2661                 offset = pci_ea_read(dev, offset);
2662 }
2663
2664 static void pci_add_saved_cap(struct pci_dev *pci_dev,
2665         struct pci_cap_saved_state *new_cap)
2666 {
2667         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
2668 }
2669
2670 /**
2671  * _pci_add_cap_save_buffer - allocate buffer for saving given
2672  *                            capability registers
2673  * @dev: the PCI device
2674  * @cap: the capability to allocate the buffer for
2675  * @extended: Standard or Extended capability ID
2676  * @size: requested size of the buffer
2677  */
2678 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
2679                                     bool extended, unsigned int size)
2680 {
2681         int pos;
2682         struct pci_cap_saved_state *save_state;
2683
2684         if (extended)
2685                 pos = pci_find_ext_capability(dev, cap);
2686         else
2687                 pos = pci_find_capability(dev, cap);
2688
2689         if (!pos)
2690                 return 0;
2691
2692         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
2693         if (!save_state)
2694                 return -ENOMEM;
2695
2696         save_state->cap.cap_nr = cap;
2697         save_state->cap.cap_extended = extended;
2698         save_state->cap.size = size;
2699         pci_add_saved_cap(dev, save_state);
2700
2701         return 0;
2702 }
2703
2704 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
2705 {
2706         return _pci_add_cap_save_buffer(dev, cap, false, size);
2707 }
2708
2709 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
2710 {
2711         return _pci_add_cap_save_buffer(dev, cap, true, size);
2712 }
2713
2714 /**
2715  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
2716  * @dev: the PCI device
2717  */
2718 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
2719 {
2720         int error;
2721
2722         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
2723                                         PCI_EXP_SAVE_REGS * sizeof(u16));
2724         if (error)
2725                 dev_err(&dev->dev,
2726                         "unable to preallocate PCI Express save buffer\n");
2727
2728         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
2729         if (error)
2730                 dev_err(&dev->dev,
2731                         "unable to preallocate PCI-X save buffer\n");
2732
2733         pci_allocate_vc_save_buffers(dev);
2734 }
2735
2736 void pci_free_cap_save_buffers(struct pci_dev *dev)
2737 {
2738         struct pci_cap_saved_state *tmp;
2739         struct hlist_node *n;
2740
2741         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
2742                 kfree(tmp);
2743 }
2744
2745 /**
2746  * pci_configure_ari - enable or disable ARI forwarding
2747  * @dev: the PCI device
2748  *
2749  * If @dev and its upstream bridge both support ARI, enable ARI in the
2750  * bridge.  Otherwise, disable ARI in the bridge.
2751  */
2752 void pci_configure_ari(struct pci_dev *dev)
2753 {
2754         u32 cap;
2755         struct pci_dev *bridge;
2756
2757         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
2758                 return;
2759
2760         bridge = dev->bus->self;
2761         if (!bridge)
2762                 return;
2763
2764         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
2765         if (!(cap & PCI_EXP_DEVCAP2_ARI))
2766                 return;
2767
2768         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
2769                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
2770                                          PCI_EXP_DEVCTL2_ARI);
2771                 bridge->ari_enabled = 1;
2772         } else {
2773                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
2774                                            PCI_EXP_DEVCTL2_ARI);
2775                 bridge->ari_enabled = 0;
2776         }
2777 }
2778
2779 static int pci_acs_enable;
2780
2781 /**
2782  * pci_request_acs - ask for ACS to be enabled if supported
2783  */
2784 void pci_request_acs(void)
2785 {
2786         pci_acs_enable = 1;
2787 }
2788
2789 /**
2790  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilites
2791  * @dev: the PCI device
2792  */
2793 static void pci_std_enable_acs(struct pci_dev *dev)
2794 {
2795         int pos;
2796         u16 cap;
2797         u16 ctrl;
2798
2799         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
2800         if (!pos)
2801                 return;
2802
2803         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
2804         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
2805
2806         /* Source Validation */
2807         ctrl |= (cap & PCI_ACS_SV);
2808
2809         /* P2P Request Redirect */
2810         ctrl |= (cap & PCI_ACS_RR);
2811
2812         /* P2P Completion Redirect */
2813         ctrl |= (cap & PCI_ACS_CR);
2814
2815         /* Upstream Forwarding */
2816         ctrl |= (cap & PCI_ACS_UF);
2817
2818         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
2819 }
2820
2821 /**
2822  * pci_enable_acs - enable ACS if hardware support it
2823  * @dev: the PCI device
2824  */
2825 void pci_enable_acs(struct pci_dev *dev)
2826 {
2827         if (!pci_acs_enable)
2828                 return;
2829
2830         if (!pci_dev_specific_enable_acs(dev))
2831                 return;
2832
2833         pci_std_enable_acs(dev);
2834 }
2835
2836 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
2837 {
2838         int pos;
2839         u16 cap, ctrl;
2840
2841         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_ACS);
2842         if (!pos)
2843                 return false;
2844
2845         /*
2846          * Except for egress control, capabilities are either required
2847          * or only required if controllable.  Features missing from the
2848          * capability field can therefore be assumed as hard-wired enabled.
2849          */
2850         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
2851         acs_flags &= (cap | PCI_ACS_EC);
2852
2853         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
2854         return (ctrl & acs_flags) == acs_flags;
2855 }
2856
2857 /**
2858  * pci_acs_enabled - test ACS against required flags for a given device
2859  * @pdev: device to test
2860  * @acs_flags: required PCI ACS flags
2861  *
2862  * Return true if the device supports the provided flags.  Automatically
2863  * filters out flags that are not implemented on multifunction devices.
2864  *
2865  * Note that this interface checks the effective ACS capabilities of the
2866  * device rather than the actual capabilities.  For instance, most single
2867  * function endpoints are not required to support ACS because they have no
2868  * opportunity for peer-to-peer access.  We therefore return 'true'
2869  * regardless of whether the device exposes an ACS capability.  This makes
2870  * it much easier for callers of this function to ignore the actual type
2871  * or topology of the device when testing ACS support.
2872  */
2873 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
2874 {
2875         int ret;
2876
2877         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
2878         if (ret >= 0)
2879                 return ret > 0;
2880
2881         /*
2882          * Conventional PCI and PCI-X devices never support ACS, either
2883          * effectively or actually.  The shared bus topology implies that
2884          * any device on the bus can receive or snoop DMA.
2885          */
2886         if (!pci_is_pcie(pdev))
2887                 return false;
2888
2889         switch (pci_pcie_type(pdev)) {
2890         /*
2891          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
2892          * but since their primary interface is PCI/X, we conservatively
2893          * handle them as we would a non-PCIe device.
2894          */
2895         case PCI_EXP_TYPE_PCIE_BRIDGE:
2896         /*
2897          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
2898          * applicable... must never implement an ACS Extended Capability...".
2899          * This seems arbitrary, but we take a conservative interpretation
2900          * of this statement.
2901          */
2902         case PCI_EXP_TYPE_PCI_BRIDGE:
2903         case PCI_EXP_TYPE_RC_EC:
2904                 return false;
2905         /*
2906          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
2907          * implement ACS in order to indicate their peer-to-peer capabilities,
2908          * regardless of whether they are single- or multi-function devices.
2909          */
2910         case PCI_EXP_TYPE_DOWNSTREAM:
2911         case PCI_EXP_TYPE_ROOT_PORT:
2912                 return pci_acs_flags_enabled(pdev, acs_flags);
2913         /*
2914          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
2915          * implemented by the remaining PCIe types to indicate peer-to-peer
2916          * capabilities, but only when they are part of a multifunction
2917          * device.  The footnote for section 6.12 indicates the specific
2918          * PCIe types included here.
2919          */
2920         case PCI_EXP_TYPE_ENDPOINT:
2921         case PCI_EXP_TYPE_UPSTREAM:
2922         case PCI_EXP_TYPE_LEG_END:
2923         case PCI_EXP_TYPE_RC_END:
2924                 if (!pdev->multifunction)
2925                         break;
2926
2927                 return pci_acs_flags_enabled(pdev, acs_flags);
2928         }
2929
2930         /*
2931          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
2932          * to single function devices with the exception of downstream ports.
2933          */
2934         return true;
2935 }
2936
2937 /**
2938  * pci_acs_path_enable - test ACS flags from start to end in a hierarchy
2939  * @start: starting downstream device
2940  * @end: ending upstream device or NULL to search to the root bus
2941  * @acs_flags: required flags
2942  *
2943  * Walk up a device tree from start to end testing PCI ACS support.  If
2944  * any step along the way does not support the required flags, return false.
2945  */
2946 bool pci_acs_path_enabled(struct pci_dev *start,
2947                           struct pci_dev *end, u16 acs_flags)
2948 {
2949         struct pci_dev *pdev, *parent = start;
2950
2951         do {
2952                 pdev = parent;
2953
2954                 if (!pci_acs_enabled(pdev, acs_flags))
2955                         return false;
2956
2957                 if (pci_is_root_bus(pdev->bus))
2958                         return (end == NULL);
2959
2960                 parent = pdev->bus->self;
2961         } while (pdev != end);
2962
2963         return true;
2964 }
2965
2966 /**
2967  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
2968  * @dev: the PCI device
2969  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
2970  *
2971  * Perform INTx swizzling for a device behind one level of bridge.  This is
2972  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
2973  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
2974  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
2975  * the PCI Express Base Specification, Revision 2.1)
2976  */
2977 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
2978 {
2979         int slot;
2980
2981         if (pci_ari_enabled(dev->bus))
2982                 slot = 0;
2983         else
2984                 slot = PCI_SLOT(dev->devfn);
2985
2986         return (((pin - 1) + slot) % 4) + 1;
2987 }
2988
2989 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
2990 {
2991         u8 pin;
2992
2993         pin = dev->pin;
2994         if (!pin)
2995                 return -1;
2996
2997         while (!pci_is_root_bus(dev->bus)) {
2998                 pin = pci_swizzle_interrupt_pin(dev, pin);
2999                 dev = dev->bus->self;
3000         }
3001         *bridge = dev;
3002         return pin;
3003 }
3004
3005 /**
3006  * pci_common_swizzle - swizzle INTx all the way to root bridge
3007  * @dev: the PCI device
3008  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
3009  *
3010  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
3011  * bridges all the way up to a PCI root bus.
3012  */
3013 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
3014 {
3015         u8 pin = *pinp;
3016
3017         while (!pci_is_root_bus(dev->bus)) {
3018                 pin = pci_swizzle_interrupt_pin(dev, pin);
3019                 dev = dev->bus->self;
3020         }
3021         *pinp = pin;
3022         return PCI_SLOT(dev->devfn);
3023 }
3024 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3025
3026 /**
3027  *      pci_release_region - Release a PCI bar
3028  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
3029  *      @bar: BAR to release
3030  *
3031  *      Releases the PCI I/O and memory resources previously reserved by a
3032  *      successful call to pci_request_region.  Call this function only
3033  *      after all use of the PCI regions has ceased.
3034  */
3035 void pci_release_region(struct pci_dev *pdev, int bar)
3036 {
3037         struct pci_devres *dr;
3038
3039         if (pci_resource_len(pdev, bar) == 0)
3040                 return;
3041         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3042                 release_region(pci_resource_start(pdev, bar),
3043                                 pci_resource_len(pdev, bar));
3044         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3045                 release_mem_region(pci_resource_start(pdev, bar),
3046                                 pci_resource_len(pdev, bar));
3047
3048         dr = find_pci_dr(pdev);
3049         if (dr)
3050                 dr->region_mask &= ~(1 << bar);
3051 }
3052 EXPORT_SYMBOL(pci_release_region);
3053
3054 /**
3055  *      __pci_request_region - Reserved PCI I/O and memory resource
3056  *      @pdev: PCI device whose resources are to be reserved
3057  *      @bar: BAR to be reserved
3058  *      @res_name: Name to be associated with resource.
3059  *      @exclusive: whether the region access is exclusive or not
3060  *
3061  *      Mark the PCI region associated with PCI device @pdev BR @bar as
3062  *      being reserved by owner @res_name.  Do not access any
3063  *      address inside the PCI regions unless this call returns
3064  *      successfully.
3065  *
3066  *      If @exclusive is set, then the region is marked so that userspace
3067  *      is explicitly not allowed to map the resource via /dev/mem or
3068  *      sysfs MMIO access.
3069  *
3070  *      Returns 0 on success, or %EBUSY on error.  A warning
3071  *      message is also printed on failure.
3072  */
3073 static int __pci_request_region(struct pci_dev *pdev, int bar,
3074                                 const char *res_name, int exclusive)
3075 {
3076         struct pci_devres *dr;
3077
3078         if (pci_resource_len(pdev, bar) == 0)
3079                 return 0;
3080
3081         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
3082                 if (!request_region(pci_resource_start(pdev, bar),
3083                             pci_resource_len(pdev, bar), res_name))
3084                         goto err_out;
3085         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
3086                 if (!__request_mem_region(pci_resource_start(pdev, bar),
3087                                         pci_resource_len(pdev, bar), res_name,
3088                                         exclusive))
3089                         goto err_out;
3090         }
3091
3092         dr = find_pci_dr(pdev);
3093         if (dr)
3094                 dr->region_mask |= 1 << bar;
3095
3096         return 0;
3097
3098 err_out:
3099         dev_warn(&pdev->dev, "BAR %d: can't reserve %pR\n", bar,
3100                  &pdev->resource[bar]);
3101         return -EBUSY;
3102 }
3103
3104 /**
3105  *      pci_request_region - Reserve PCI I/O and memory resource
3106  *      @pdev: PCI device whose resources are to be reserved
3107  *      @bar: BAR to be reserved
3108  *      @res_name: Name to be associated with resource
3109  *
3110  *      Mark the PCI region associated with PCI device @pdev BAR @bar as
3111  *      being reserved by owner @res_name.  Do not access any
3112  *      address inside the PCI regions unless this call returns
3113  *      successfully.
3114  *
3115  *      Returns 0 on success, or %EBUSY on error.  A warning
3116  *      message is also printed on failure.
3117  */
3118 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
3119 {
3120         return __pci_request_region(pdev, bar, res_name, 0);
3121 }
3122 EXPORT_SYMBOL(pci_request_region);
3123
3124 /**
3125  *      pci_request_region_exclusive - Reserved PCI I/O and memory resource
3126  *      @pdev: PCI device whose resources are to be reserved
3127  *      @bar: BAR to be reserved
3128  *      @res_name: Name to be associated with resource.
3129  *
3130  *      Mark the PCI region associated with PCI device @pdev BR @bar as
3131  *      being reserved by owner @res_name.  Do not access any
3132  *      address inside the PCI regions unless this call returns
3133  *      successfully.
3134  *
3135  *      Returns 0 on success, or %EBUSY on error.  A warning
3136  *      message is also printed on failure.
3137  *
3138  *      The key difference that _exclusive makes it that userspace is
3139  *      explicitly not allowed to map the resource via /dev/mem or
3140  *      sysfs.
3141  */
3142 int pci_request_region_exclusive(struct pci_dev *pdev, int bar,
3143                                  const char *res_name)
3144 {
3145         return __pci_request_region(pdev, bar, res_name, IORESOURCE_EXCLUSIVE);
3146 }
3147 EXPORT_SYMBOL(pci_request_region_exclusive);
3148
3149 /**
3150  * pci_release_selected_regions - Release selected PCI I/O and memory resources
3151  * @pdev: PCI device whose resources were previously reserved
3152  * @bars: Bitmask of BARs to be released
3153  *
3154  * Release selected PCI I/O and memory resources previously reserved.
3155  * Call this function only after all use of the PCI regions has ceased.
3156  */
3157 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
3158 {
3159         int i;
3160
3161         for (i = 0; i < 6; i++)
3162                 if (bars & (1 << i))
3163                         pci_release_region(pdev, i);
3164 }
3165 EXPORT_SYMBOL(pci_release_selected_regions);
3166
3167 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
3168                                           const char *res_name, int excl)
3169 {
3170         int i;
3171
3172         for (i = 0; i < 6; i++)
3173                 if (bars & (1 << i))
3174                         if (__pci_request_region(pdev, i, res_name, excl))
3175                                 goto err_out;
3176         return 0;
3177
3178 err_out:
3179         while (--i >= 0)
3180                 if (bars & (1 << i))
3181                         pci_release_region(pdev, i);
3182
3183         return -EBUSY;
3184 }
3185
3186
3187 /**
3188  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
3189  * @pdev: PCI device whose resources are to be reserved
3190  * @bars: Bitmask of BARs to be requested
3191  * @res_name: Name to be associated with resource
3192  */
3193 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
3194                                  const char *res_name)
3195 {
3196         return __pci_request_selected_regions(pdev, bars, res_name, 0);
3197 }
3198 EXPORT_SYMBOL(pci_request_selected_regions);
3199
3200 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
3201                                            const char *res_name)
3202 {
3203         return __pci_request_selected_regions(pdev, bars, res_name,
3204                         IORESOURCE_EXCLUSIVE);
3205 }
3206 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
3207
3208 /**
3209  *      pci_release_regions - Release reserved PCI I/O and memory resources
3210  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
3211  *
3212  *      Releases all PCI I/O and memory resources previously reserved by a
3213  *      successful call to pci_request_regions.  Call this function only
3214  *      after all use of the PCI regions has ceased.
3215  */
3216
3217 void pci_release_regions(struct pci_dev *pdev)
3218 {
3219         pci_release_selected_regions(pdev, (1 << 6) - 1);
3220 }
3221 EXPORT_SYMBOL(pci_release_regions);
3222
3223 /**
3224  *      pci_request_regions - Reserved PCI I/O and memory resources
3225  *      @pdev: PCI device whose resources are to be reserved
3226  *      @res_name: Name to be associated with resource.
3227  *
3228  *      Mark all PCI regions associated with PCI device @pdev as
3229  *      being reserved by owner @res_name.  Do not access any
3230  *      address inside the PCI regions unless this call returns
3231  *      successfully.
3232  *
3233  *      Returns 0 on success, or %EBUSY on error.  A warning
3234  *      message is also printed on failure.
3235  */
3236 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
3237 {
3238         return pci_request_selected_regions(pdev, ((1 << 6) - 1), res_name);
3239 }
3240 EXPORT_SYMBOL(pci_request_regions);
3241
3242 /**
3243  *      pci_request_regions_exclusive - Reserved PCI I/O and memory resources
3244  *      @pdev: PCI device whose resources are to be reserved
3245  *      @res_name: Name to be associated with resource.
3246  *
3247  *      Mark all PCI regions associated with PCI device @pdev as
3248  *      being reserved by owner @res_name.  Do not access any
3249  *      address inside the PCI regions unless this call returns
3250  *      successfully.
3251  *
3252  *      pci_request_regions_exclusive() will mark the region so that
3253  *      /dev/mem and the sysfs MMIO access will not be allowed.
3254  *
3255  *      Returns 0 on success, or %EBUSY on error.  A warning
3256  *      message is also printed on failure.
3257  */
3258 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
3259 {
3260         return pci_request_selected_regions_exclusive(pdev,
3261                                         ((1 << 6) - 1), res_name);
3262 }
3263 EXPORT_SYMBOL(pci_request_regions_exclusive);
3264
3265 #ifdef PCI_IOBASE
3266 struct io_range {
3267         struct list_head list;
3268         phys_addr_t start;
3269         resource_size_t size;
3270 };
3271
3272 static LIST_HEAD(io_range_list);
3273 static DEFINE_SPINLOCK(io_range_lock);
3274 #endif
3275
3276 /*
3277  * Record the PCI IO range (expressed as CPU physical address + size).
3278  * Return a negative value if an error has occured, zero otherwise
3279  */
3280 int __weak pci_register_io_range(phys_addr_t addr, resource_size_t size)
3281 {
3282         int err = 0;
3283
3284 #ifdef PCI_IOBASE
3285         struct io_range *range;
3286         resource_size_t allocated_size = 0;
3287
3288         /* check if the range hasn't been previously recorded */
3289         spin_lock(&io_range_lock);
3290         list_for_each_entry(range, &io_range_list, list) {
3291                 if (addr >= range->start && addr + size <= range->start + size) {
3292                         /* range already registered, bail out */
3293                         goto end_register;
3294                 }
3295                 allocated_size += range->size;
3296         }
3297
3298         /* range not registed yet, check for available space */
3299         if (allocated_size + size - 1 > IO_SPACE_LIMIT) {
3300                 /* if it's too big check if 64K space can be reserved */
3301                 if (allocated_size + SZ_64K - 1 > IO_SPACE_LIMIT) {
3302                         err = -E2BIG;
3303                         goto end_register;
3304                 }
3305
3306                 size = SZ_64K;
3307                 pr_warn("Requested IO range too big, new size set to 64K\n");
3308         }
3309
3310         /* add the range to the list */
3311         range = kzalloc(sizeof(*range), GFP_ATOMIC);
3312         if (!range) {
3313                 err = -ENOMEM;
3314                 goto end_register;
3315         }
3316
3317         range->start = addr;
3318         range->size = size;
3319
3320         list_add_tail(&range->list, &io_range_list);
3321
3322 end_register:
3323         spin_unlock(&io_range_lock);
3324 #endif
3325
3326         return err;
3327 }
3328
3329 phys_addr_t pci_pio_to_address(unsigned long pio)
3330 {
3331         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
3332
3333 #ifdef PCI_IOBASE
3334         struct io_range *range;
3335         resource_size_t allocated_size = 0;
3336
3337         if (pio > IO_SPACE_LIMIT)
3338                 return address;
3339
3340         spin_lock(&io_range_lock);
3341         list_for_each_entry(range, &io_range_list, list) {
3342                 if (pio >= allocated_size && pio < allocated_size + range->size) {
3343                         address = range->start + pio - allocated_size;
3344                         break;
3345                 }
3346                 allocated_size += range->size;
3347         }
3348         spin_unlock(&io_range_lock);
3349 #endif
3350
3351         return address;
3352 }
3353
3354 unsigned long __weak pci_address_to_pio(phys_addr_t address)
3355 {
3356 #ifdef PCI_IOBASE
3357         struct io_range *res;
3358         resource_size_t offset = 0;
3359         unsigned long addr = -1;
3360
3361         spin_lock(&io_range_lock);
3362         list_for_each_entry(res, &io_range_list, list) {
3363                 if (address >= res->start && address < res->start + res->size) {
3364                         addr = address - res->start + offset;
3365                         break;
3366                 }
3367                 offset += res->size;
3368         }
3369         spin_unlock(&io_range_lock);
3370
3371         return addr;
3372 #else
3373         if (address > IO_SPACE_LIMIT)
3374                 return (unsigned long)-1;
3375
3376         return (unsigned long) address;
3377 #endif
3378 }
3379
3380 /**
3381  *      pci_remap_iospace - Remap the memory mapped I/O space
3382  *      @res: Resource describing the I/O space
3383  *      @phys_addr: physical address of range to be mapped
3384  *
3385  *      Remap the memory mapped I/O space described by the @res
3386  *      and the CPU physical address @phys_addr into virtual address space.
3387  *      Only architectures that have memory mapped IO functions defined
3388  *      (and the PCI_IOBASE value defined) should call this function.
3389  */
3390 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
3391 {
3392 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
3393         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
3394
3395         if (!(res->flags & IORESOURCE_IO))
3396                 return -EINVAL;
3397
3398         if (res->end > IO_SPACE_LIMIT)
3399                 return -EINVAL;
3400
3401         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
3402                                   pgprot_device(PAGE_KERNEL));
3403 #else
3404         /* this architecture does not have memory mapped I/O space,
3405            so this function should never be called */
3406         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
3407         return -ENODEV;
3408 #endif
3409 }
3410 EXPORT_SYMBOL(pci_remap_iospace);
3411
3412 /**
3413  *      pci_unmap_iospace - Unmap the memory mapped I/O space
3414  *      @res: resource to be unmapped
3415  *
3416  *      Unmap the CPU virtual address @res from virtual address space.
3417  *      Only architectures that have memory mapped IO functions defined
3418  *      (and the PCI_IOBASE value defined) should call this function.
3419  */
3420 void pci_unmap_iospace(struct resource *res)
3421 {
3422 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
3423         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
3424
3425         unmap_kernel_range(vaddr, resource_size(res));
3426 #endif
3427 }
3428 EXPORT_SYMBOL(pci_unmap_iospace);
3429
3430 /**
3431  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
3432  * @dev: Generic device to remap IO address for
3433  * @offset: Resource address to map
3434  * @size: Size of map
3435  *
3436  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
3437  * detach.
3438  */
3439 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
3440                                       resource_size_t offset,
3441                                       resource_size_t size)
3442 {
3443         void __iomem **ptr, *addr;
3444
3445         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
3446         if (!ptr)
3447                 return NULL;
3448
3449         addr = pci_remap_cfgspace(offset, size);
3450         if (addr) {
3451                 *ptr = addr;
3452                 devres_add(dev, ptr);
3453         } else
3454                 devres_free(ptr);
3455
3456         return addr;
3457 }
3458 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
3459
3460 /**
3461  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
3462  * @dev: generic device to handle the resource for
3463  * @res: configuration space resource to be handled
3464  *
3465  * Checks that a resource is a valid memory region, requests the memory
3466  * region and ioremaps with pci_remap_cfgspace() API that ensures the
3467  * proper PCI configuration space memory attributes are guaranteed.
3468  *
3469  * All operations are managed and will be undone on driver detach.
3470  *
3471  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
3472  * on failure. Usage example:
3473  *
3474  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
3475  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
3476  *      if (IS_ERR(base))
3477  *              return PTR_ERR(base);
3478  */
3479 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
3480                                           struct resource *res)
3481 {
3482         resource_size_t size;
3483         const char *name;
3484         void __iomem *dest_ptr;
3485
3486         BUG_ON(!dev);
3487
3488         if (!res || resource_type(res) != IORESOURCE_MEM) {
3489                 dev_err(dev, "invalid resource\n");
3490                 return IOMEM_ERR_PTR(-EINVAL);
3491         }
3492
3493         size = resource_size(res);
3494         name = res->name ?: dev_name(dev);
3495
3496         if (!devm_request_mem_region(dev, res->start, size, name)) {
3497                 dev_err(dev, "can't request region for resource %pR\n", res);
3498                 return IOMEM_ERR_PTR(-EBUSY);
3499         }
3500
3501         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
3502         if (!dest_ptr) {
3503                 dev_err(dev, "ioremap failed for resource %pR\n", res);
3504                 devm_release_mem_region(dev, res->start, size);
3505                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
3506         }
3507
3508         return dest_ptr;
3509 }
3510 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
3511
3512 static void __pci_set_master(struct pci_dev *dev, bool enable)
3513 {
3514         u16 old_cmd, cmd;
3515
3516         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
3517         if (enable)
3518                 cmd = old_cmd | PCI_COMMAND_MASTER;
3519         else
3520                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
3521         if (cmd != old_cmd) {
3522                 dev_dbg(&dev->dev, "%s bus mastering\n",
3523                         enable ? "enabling" : "disabling");
3524                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3525         }
3526         dev->is_busmaster = enable;
3527 }
3528
3529 /**
3530  * pcibios_setup - process "pci=" kernel boot arguments
3531  * @str: string used to pass in "pci=" kernel boot arguments
3532  *
3533  * Process kernel boot arguments.  This is the default implementation.
3534  * Architecture specific implementations can override this as necessary.
3535  */
3536 char * __weak __init pcibios_setup(char *str)
3537 {
3538         return str;
3539 }
3540
3541 /**
3542  * pcibios_set_master - enable PCI bus-mastering for device dev
3543  * @dev: the PCI device to enable
3544  *
3545  * Enables PCI bus-mastering for the device.  This is the default
3546  * implementation.  Architecture specific implementations can override
3547  * this if necessary.
3548  */
3549 void __weak pcibios_set_master(struct pci_dev *dev)
3550 {
3551         u8 lat;
3552
3553         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
3554         if (pci_is_pcie(dev))
3555                 return;
3556
3557         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
3558         if (lat < 16)
3559                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
3560         else if (lat > pcibios_max_latency)
3561                 lat = pcibios_max_latency;
3562         else
3563                 return;
3564
3565         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
3566 }
3567
3568 /**
3569  * pci_set_master - enables bus-mastering for device dev
3570  * @dev: the PCI device to enable
3571  *
3572  * Enables bus-mastering on the device and calls pcibios_set_master()
3573  * to do the needed arch specific settings.
3574  */
3575 void pci_set_master(struct pci_dev *dev)
3576 {
3577         __pci_set_master(dev, true);
3578         pcibios_set_master(dev);
3579 }
3580 EXPORT_SYMBOL(pci_set_master);
3581
3582 /**
3583  * pci_clear_master - disables bus-mastering for device dev
3584  * @dev: the PCI device to disable
3585  */
3586 void pci_clear_master(struct pci_dev *dev)
3587 {
3588         __pci_set_master(dev, false);
3589 }
3590 EXPORT_SYMBOL(pci_clear_master);
3591
3592 /**
3593  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
3594  * @dev: the PCI device for which MWI is to be enabled
3595  *
3596  * Helper function for pci_set_mwi.
3597  * Originally copied from drivers/net/acenic.c.
3598  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
3599  *
3600  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
3601  */
3602 int pci_set_cacheline_size(struct pci_dev *dev)
3603 {
3604         u8 cacheline_size;
3605
3606         if (!pci_cache_line_size)
3607                 return -EINVAL;
3608
3609         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
3610            equal to or multiple of the right value. */
3611         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
3612         if (cacheline_size >= pci_cache_line_size &&
3613             (cacheline_size % pci_cache_line_size) == 0)
3614                 return 0;
3615
3616         /* Write the correct value. */
3617         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
3618         /* Read it back. */
3619         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
3620         if (cacheline_size == pci_cache_line_size)
3621                 return 0;
3622
3623         dev_printk(KERN_DEBUG, &dev->dev, "cache line size of %d is not supported\n",
3624                    pci_cache_line_size << 2);
3625
3626         return -EINVAL;
3627 }
3628 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
3629
3630 /**
3631  * pci_set_mwi - enables memory-write-invalidate PCI transaction
3632  * @dev: the PCI device for which MWI is enabled
3633  *
3634  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
3635  *
3636  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
3637  */
3638 int pci_set_mwi(struct pci_dev *dev)
3639 {
3640 #ifdef PCI_DISABLE_MWI
3641         return 0;
3642 #else
3643         int rc;
3644         u16 cmd;
3645
3646         rc = pci_set_cacheline_size(dev);
3647         if (rc)
3648                 return rc;
3649
3650         pci_read_config_word(dev, PCI_COMMAND, &cmd);
3651         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
3652                 dev_dbg(&dev->dev, "enabling Mem-Wr-Inval\n");
3653                 cmd |= PCI_COMMAND_INVALIDATE;
3654                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3655         }
3656         return 0;
3657 #endif
3658 }
3659 EXPORT_SYMBOL(pci_set_mwi);
3660
3661 /**
3662  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
3663  * @dev: the PCI device for which MWI is enabled
3664  *
3665  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
3666  * Callers are not required to check the return value.
3667  *
3668  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
3669  */
3670 int pci_try_set_mwi(struct pci_dev *dev)
3671 {
3672 #ifdef PCI_DISABLE_MWI
3673         return 0;
3674 #else
3675         return pci_set_mwi(dev);
3676 #endif
3677 }
3678 EXPORT_SYMBOL(pci_try_set_mwi);
3679
3680 /**
3681  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
3682  * @dev: the PCI device to disable
3683  *
3684  * Disables PCI Memory-Write-Invalidate transaction on the device
3685  */
3686 void pci_clear_mwi(struct pci_dev *dev)
3687 {
3688 #ifndef PCI_DISABLE_MWI
3689         u16 cmd;
3690
3691         pci_read_config_word(dev, PCI_COMMAND, &cmd);
3692         if (cmd & PCI_COMMAND_INVALIDATE) {
3693                 cmd &= ~PCI_COMMAND_INVALIDATE;
3694                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3695         }
3696 #endif
3697 }
3698 EXPORT_SYMBOL(pci_clear_mwi);
3699
3700 /**
3701  * pci_intx - enables/disables PCI INTx for device dev
3702  * @pdev: the PCI device to operate on
3703  * @enable: boolean: whether to enable or disable PCI INTx
3704  *
3705  * Enables/disables PCI INTx for device dev
3706  */
3707 void pci_intx(struct pci_dev *pdev, int enable)
3708 {
3709         u16 pci_command, new;
3710
3711         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
3712
3713         if (enable)
3714                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
3715         else
3716                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
3717
3718         if (new != pci_command) {
3719                 struct pci_devres *dr;
3720
3721                 pci_write_config_word(pdev, PCI_COMMAND, new);
3722
3723                 dr = find_pci_dr(pdev);
3724                 if (dr && !dr->restore_intx) {
3725                         dr->restore_intx = 1;
3726                         dr->orig_intx = !enable;
3727                 }
3728         }
3729 }
3730 EXPORT_SYMBOL_GPL(pci_intx);
3731
3732 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
3733 {
3734         struct pci_bus *bus = dev->bus;
3735         bool mask_updated = true;
3736         u32 cmd_status_dword;
3737         u16 origcmd, newcmd;
3738         unsigned long flags;
3739         bool irq_pending;
3740
3741         /*
3742          * We do a single dword read to retrieve both command and status.
3743          * Document assumptions that make this possible.
3744          */
3745         BUILD_BUG_ON(PCI_COMMAND % 4);
3746         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
3747
3748         raw_spin_lock_irqsave(&pci_lock, flags);
3749
3750         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
3751
3752         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
3753
3754         /*
3755          * Check interrupt status register to see whether our device
3756          * triggered the interrupt (when masking) or the next IRQ is
3757          * already pending (when unmasking).
3758          */
3759         if (mask != irq_pending) {
3760                 mask_updated = false;
3761                 goto done;
3762         }
3763
3764         origcmd = cmd_status_dword;
3765         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
3766         if (mask)
3767                 newcmd |= PCI_COMMAND_INTX_DISABLE;
3768         if (newcmd != origcmd)
3769                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
3770
3771 done:
3772         raw_spin_unlock_irqrestore(&pci_lock, flags);
3773
3774         return mask_updated;
3775 }
3776
3777 /**
3778  * pci_check_and_mask_intx - mask INTx on pending interrupt
3779  * @dev: the PCI device to operate on
3780  *
3781  * Check if the device dev has its INTx line asserted, mask it and
3782  * return true in that case. False is returned if no interrupt was
3783  * pending.
3784  */
3785 bool pci_check_and_mask_intx(struct pci_dev *dev)
3786 {
3787         return pci_check_and_set_intx_mask(dev, true);
3788 }
3789 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
3790
3791 /**
3792  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
3793  * @dev: the PCI device to operate on
3794  *
3795  * Check if the device dev has its INTx line asserted, unmask it if not
3796  * and return true. False is returned and the mask remains active if
3797  * there was still an interrupt pending.
3798  */
3799 bool pci_check_and_unmask_intx(struct pci_dev *dev)
3800 {
3801         return pci_check_and_set_intx_mask(dev, false);
3802 }
3803 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
3804
3805 /**
3806  * pci_wait_for_pending_transaction - waits for pending transaction
3807  * @dev: the PCI device to operate on
3808  *
3809  * Return 0 if transaction is pending 1 otherwise.
3810  */
3811 int pci_wait_for_pending_transaction(struct pci_dev *dev)
3812 {
3813         if (!pci_is_pcie(dev))
3814                 return 1;
3815
3816         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
3817                                     PCI_EXP_DEVSTA_TRPND);
3818 }
3819 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
3820
3821 /*
3822  * We should only need to wait 100ms after FLR, but some devices take longer.
3823  * Wait for up to 1000ms for config space to return something other than -1.
3824  * Intel IGD requires this when an LCD panel is attached.  We read the 2nd
3825  * dword because VFs don't implement the 1st dword.
3826  */
3827 static void pci_flr_wait(struct pci_dev *dev)
3828 {
3829         int i = 0;
3830         u32 id;
3831
3832         do {
3833                 msleep(100);
3834                 pci_read_config_dword(dev, PCI_COMMAND, &id);
3835         } while (i++ < 10 && id == ~0);
3836
3837         if (id == ~0)
3838                 dev_warn(&dev->dev, "Failed to return from FLR\n");
3839         else if (i > 1)
3840                 dev_info(&dev->dev, "Required additional %dms to return from FLR\n",
3841                          (i - 1) * 100);
3842 }
3843
3844 /**
3845  * pcie_has_flr - check if a device supports function level resets
3846  * @dev:        device to check
3847  *
3848  * Returns true if the device advertises support for PCIe function level
3849  * resets.
3850  */
3851 static bool pcie_has_flr(struct pci_dev *dev)
3852 {
3853         u32 cap;
3854
3855         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
3856                 return false;
3857
3858         pcie_capability_read_dword(dev, PCI_EXP_DEVCAP, &cap);
3859         return cap & PCI_EXP_DEVCAP_FLR;
3860 }
3861
3862 /**
3863  * pcie_flr - initiate a PCIe function level reset
3864  * @dev:        device to reset
3865  *
3866  * Initiate a function level reset on @dev.  The caller should ensure the
3867  * device supports FLR before calling this function, e.g. by using the
3868  * pcie_has_flr() helper.
3869  */
3870 void pcie_flr(struct pci_dev *dev)
3871 {
3872         if (!pci_wait_for_pending_transaction(dev))
3873                 dev_err(&dev->dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
3874
3875         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
3876         pci_flr_wait(dev);
3877 }
3878 EXPORT_SYMBOL_GPL(pcie_flr);
3879
3880 static int pci_af_flr(struct pci_dev *dev, int probe)
3881 {
3882         int pos;
3883         u8 cap;
3884
3885         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
3886         if (!pos)
3887                 return -ENOTTY;
3888
3889         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
3890                 return -ENOTTY;
3891
3892         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
3893         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
3894                 return -ENOTTY;
3895
3896         if (probe)
3897                 return 0;
3898
3899         /*
3900          * Wait for Transaction Pending bit to clear.  A word-aligned test
3901          * is used, so we use the conrol offset rather than status and shift
3902          * the test bit to match.
3903          */
3904         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
3905                                  PCI_AF_STATUS_TP << 8))
3906                 dev_err(&dev->dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
3907
3908         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
3909         pci_flr_wait(dev);
3910         return 0;
3911 }
3912
3913 /**
3914  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
3915  * @dev: Device to reset.
3916  * @probe: If set, only check if the device can be reset this way.
3917  *
3918  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
3919  * unset, it will be reinitialized internally when going from PCI_D3hot to
3920  * PCI_D0.  If that's the case and the device is not in a low-power state
3921  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
3922  *
3923  * NOTE: This causes the caller to sleep for twice the device power transition
3924  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
3925  * by default (i.e. unless the @dev's d3_delay field has a different value).
3926  * Moreover, only devices in D0 can be reset by this function.
3927  */
3928 static int pci_pm_reset(struct pci_dev *dev, int probe)
3929 {
3930         u16 csr;
3931
3932         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
3933                 return -ENOTTY;
3934
3935         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
3936         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
3937                 return -ENOTTY;
3938
3939         if (probe)
3940                 return 0;
3941
3942         if (dev->current_state != PCI_D0)
3943                 return -EINVAL;
3944
3945         csr &= ~PCI_PM_CTRL_STATE_MASK;
3946         csr |= PCI_D3hot;
3947         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3948         pci_dev_d3_sleep(dev);
3949
3950         csr &= ~PCI_PM_CTRL_STATE_MASK;
3951         csr |= PCI_D0;
3952         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3953         pci_dev_d3_sleep(dev);
3954
3955         return 0;
3956 }
3957
3958 void pci_reset_secondary_bus(struct pci_dev *dev)
3959 {
3960         u16 ctrl;
3961
3962         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
3963         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
3964         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3965         /*
3966          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
3967          * this to 2ms to ensure that we meet the minimum requirement.
3968          */
3969         msleep(2);
3970
3971         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
3972         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3973
3974         /*
3975          * Trhfa for conventional PCI is 2^25 clock cycles.
3976          * Assuming a minimum 33MHz clock this results in a 1s
3977          * delay before we can consider subordinate devices to
3978          * be re-initialized.  PCIe has some ways to shorten this,
3979          * but we don't make use of them yet.
3980          */
3981         ssleep(1);
3982 }
3983
3984 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
3985 {
3986         pci_reset_secondary_bus(dev);
3987 }
3988
3989 /**
3990  * pci_reset_bridge_secondary_bus - Reset the secondary bus on a PCI bridge.
3991  * @dev: Bridge device
3992  *
3993  * Use the bridge control register to assert reset on the secondary bus.
3994  * Devices on the secondary bus are left in power-on state.
3995  */
3996 void pci_reset_bridge_secondary_bus(struct pci_dev *dev)
3997 {
3998         pcibios_reset_secondary_bus(dev);
3999 }
4000 EXPORT_SYMBOL_GPL(pci_reset_bridge_secondary_bus);
4001
4002 static int pci_parent_bus_reset(struct pci_dev *dev, int probe)
4003 {
4004         struct pci_dev *pdev;
4005
4006         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
4007             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
4008                 return -ENOTTY;
4009
4010         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
4011                 if (pdev != dev)
4012                         return -ENOTTY;
4013
4014         if (probe)
4015                 return 0;
4016
4017         pci_reset_bridge_secondary_bus(dev->bus->self);
4018
4019         return 0;
4020 }
4021
4022 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, int probe)
4023 {
4024         int rc = -ENOTTY;
4025
4026         if (!hotplug || !try_module_get(hotplug->ops->owner))
4027                 return rc;
4028
4029         if (hotplug->ops->reset_slot)
4030                 rc = hotplug->ops->reset_slot(hotplug, probe);
4031
4032         module_put(hotplug->ops->owner);
4033
4034         return rc;
4035 }
4036
4037 static int pci_dev_reset_slot_function(struct pci_dev *dev, int probe)
4038 {
4039         struct pci_dev *pdev;
4040
4041         if (dev->subordinate || !dev->slot ||
4042             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
4043                 return -ENOTTY;
4044
4045         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
4046                 if (pdev != dev && pdev->slot == dev->slot)
4047                         return -ENOTTY;
4048
4049         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
4050 }
4051
4052 static void pci_dev_lock(struct pci_dev *dev)
4053 {
4054         pci_cfg_access_lock(dev);
4055         /* block PM suspend, driver probe, etc. */
4056         device_lock(&dev->dev);
4057 }
4058
4059 /* Return 1 on successful lock, 0 on contention */
4060 static int pci_dev_trylock(struct pci_dev *dev)
4061 {
4062         if (pci_cfg_access_trylock(dev)) {
4063                 if (device_trylock(&dev->dev))
4064                         return 1;
4065                 pci_cfg_access_unlock(dev);
4066         }
4067
4068         return 0;
4069 }
4070
4071 static void pci_dev_unlock(struct pci_dev *dev)
4072 {
4073         device_unlock(&dev->dev);
4074         pci_cfg_access_unlock(dev);
4075 }
4076
4077 static void pci_dev_save_and_disable(struct pci_dev *dev)
4078 {
4079         const struct pci_error_handlers *err_handler =
4080                         dev->driver ? dev->driver->err_handler : NULL;
4081
4082         /*
4083          * dev->driver->err_handler->reset_prepare() is protected against
4084          * races with ->remove() by the device lock, which must be held by
4085          * the caller.
4086          */
4087         if (err_handler && err_handler->reset_prepare)
4088                 err_handler->reset_prepare(dev);
4089
4090         /*
4091          * Wake-up device prior to save.  PM registers default to D0 after
4092          * reset and a simple register restore doesn't reliably return
4093          * to a non-D0 state anyway.
4094          */
4095         pci_set_power_state(dev, PCI_D0);
4096
4097         pci_save_state(dev);
4098         /*
4099          * Disable the device by clearing the Command register, except for
4100          * INTx-disable which is set.  This not only disables MMIO and I/O port
4101          * BARs, but also prevents the device from being Bus Master, preventing
4102          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
4103          * compliant devices, INTx-disable prevents legacy interrupts.
4104          */
4105         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
4106 }
4107
4108 static void pci_dev_restore(struct pci_dev *dev)
4109 {
4110         const struct pci_error_handlers *err_handler =
4111                         dev->driver ? dev->driver->err_handler : NULL;
4112
4113         pci_restore_state(dev);
4114
4115         /*
4116          * dev->driver->err_handler->reset_done() is protected against
4117          * races with ->remove() by the device lock, which must be held by
4118          * the caller.
4119          */
4120         if (err_handler && err_handler->reset_done)
4121                 err_handler->reset_done(dev);
4122 }
4123
4124 /**
4125  * __pci_reset_function - reset a PCI device function
4126  * @dev: PCI device to reset
4127  *
4128  * Some devices allow an individual function to be reset without affecting
4129  * other functions in the same device.  The PCI device must be responsive
4130  * to PCI config space in order to use this function.
4131  *
4132  * The device function is presumed to be unused when this function is called.
4133  * Resetting the device will make the contents of PCI configuration space
4134  * random, so any caller of this must be prepared to reinitialise the
4135  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
4136  * etc.
4137  *
4138  * Returns 0 if the device function was successfully reset or negative if the
4139  * device doesn't support resetting a single function.
4140  */
4141 int __pci_reset_function(struct pci_dev *dev)
4142 {
4143         int ret;
4144
4145         pci_dev_lock(dev);
4146         ret = __pci_reset_function_locked(dev);
4147         pci_dev_unlock(dev);
4148
4149         return ret;
4150 }
4151 EXPORT_SYMBOL_GPL(__pci_reset_function);
4152
4153 /**
4154  * __pci_reset_function_locked - reset a PCI device function while holding
4155  * the @dev mutex lock.
4156  * @dev: PCI device to reset
4157  *
4158  * Some devices allow an individual function to be reset without affecting
4159  * other functions in the same device.  The PCI device must be responsive
4160  * to PCI config space in order to use this function.
4161  *
4162  * The device function is presumed to be unused and the caller is holding
4163  * the device mutex lock when this function is called.
4164  * Resetting the device will make the contents of PCI configuration space
4165  * random, so any caller of this must be prepared to reinitialise the
4166  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
4167  * etc.
4168  *
4169  * Returns 0 if the device function was successfully reset or negative if the
4170  * device doesn't support resetting a single function.
4171  */
4172 int __pci_reset_function_locked(struct pci_dev *dev)
4173 {
4174         int rc;
4175
4176         might_sleep();
4177
4178         rc = pci_dev_specific_reset(dev, 0);
4179         if (rc != -ENOTTY)
4180                 return rc;
4181         if (pcie_has_flr(dev)) {
4182                 pcie_flr(dev);
4183                 return 0;
4184         }
4185         rc = pci_af_flr(dev, 0);
4186         if (rc != -ENOTTY)
4187                 return rc;
4188         rc = pci_pm_reset(dev, 0);
4189         if (rc != -ENOTTY)
4190                 return rc;
4191         rc = pci_dev_reset_slot_function(dev, 0);
4192         if (rc != -ENOTTY)
4193                 return rc;
4194         return pci_parent_bus_reset(dev, 0);
4195 }
4196 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
4197
4198 /**
4199  * pci_probe_reset_function - check whether the device can be safely reset
4200  * @dev: PCI device to reset
4201  *
4202  * Some devices allow an individual function to be reset without affecting
4203  * other functions in the same device.  The PCI device must be responsive
4204  * to PCI config space in order to use this function.
4205  *
4206  * Returns 0 if the device function can be reset or negative if the
4207  * device doesn't support resetting a single function.
4208  */
4209 int pci_probe_reset_function(struct pci_dev *dev)
4210 {
4211         int rc;
4212
4213         might_sleep();
4214
4215         rc = pci_dev_specific_reset(dev, 1);
4216         if (rc != -ENOTTY)
4217                 return rc;
4218         if (pcie_has_flr(dev))
4219                 return 0;
4220         rc = pci_af_flr(dev, 1);
4221         if (rc != -ENOTTY)
4222                 return rc;
4223         rc = pci_pm_reset(dev, 1);
4224         if (rc != -ENOTTY)
4225                 return rc;
4226         rc = pci_dev_reset_slot_function(dev, 1);
4227         if (rc != -ENOTTY)
4228                 return rc;
4229
4230         return pci_parent_bus_reset(dev, 1);
4231 }
4232
4233 /**
4234  * pci_reset_function - quiesce and reset a PCI device function
4235  * @dev: PCI device to reset
4236  *
4237  * Some devices allow an individual function to be reset without affecting
4238  * other functions in the same device.  The PCI device must be responsive
4239  * to PCI config space in order to use this function.
4240  *
4241  * This function does not just reset the PCI portion of a device, but
4242  * clears all the state associated with the device.  This function differs
4243  * from __pci_reset_function in that it saves and restores device state
4244  * over the reset.
4245  *
4246  * Returns 0 if the device function was successfully reset or negative if the
4247  * device doesn't support resetting a single function.
4248  */
4249 int pci_reset_function(struct pci_dev *dev)
4250 {
4251         int rc;
4252
4253         rc = pci_probe_reset_function(dev);
4254         if (rc)
4255                 return rc;
4256
4257         pci_dev_lock(dev);
4258         pci_dev_save_and_disable(dev);
4259
4260         rc = __pci_reset_function_locked(dev);
4261
4262         pci_dev_restore(dev);
4263         pci_dev_unlock(dev);
4264
4265         return rc;
4266 }
4267 EXPORT_SYMBOL_GPL(pci_reset_function);
4268
4269 /**
4270  * pci_reset_function_locked - quiesce and reset a PCI device function
4271  * @dev: PCI device to reset
4272  *
4273  * Some devices allow an individual function to be reset without affecting
4274  * other functions in the same device.  The PCI device must be responsive
4275  * to PCI config space in order to use this function.
4276  *
4277  * This function does not just reset the PCI portion of a device, but
4278  * clears all the state associated with the device.  This function differs
4279  * from __pci_reset_function() in that it saves and restores device state
4280  * over the reset.  It also differs from pci_reset_function() in that it
4281  * requires the PCI device lock to be held.
4282  *
4283  * Returns 0 if the device function was successfully reset or negative if the
4284  * device doesn't support resetting a single function.
4285  */
4286 int pci_reset_function_locked(struct pci_dev *dev)
4287 {
4288         int rc;
4289
4290         rc = pci_probe_reset_function(dev);
4291         if (rc)
4292                 return rc;
4293
4294         pci_dev_save_and_disable(dev);
4295
4296         rc = __pci_reset_function_locked(dev);
4297
4298         pci_dev_restore(dev);
4299
4300         return rc;
4301 }
4302 EXPORT_SYMBOL_GPL(pci_reset_function_locked);
4303
4304 /**
4305  * pci_try_reset_function - quiesce and reset a PCI device function
4306  * @dev: PCI device to reset
4307  *
4308  * Same as above, except return -EAGAIN if unable to lock device.
4309  */
4310 int pci_try_reset_function(struct pci_dev *dev)
4311 {
4312         int rc;
4313
4314         rc = pci_probe_reset_function(dev);
4315         if (rc)
4316                 return rc;
4317
4318         if (!pci_dev_trylock(dev))
4319                 return -EAGAIN;
4320
4321         pci_dev_save_and_disable(dev);
4322         rc = __pci_reset_function_locked(dev);
4323         pci_dev_unlock(dev);
4324
4325         pci_dev_restore(dev);
4326         return rc;
4327 }
4328 EXPORT_SYMBOL_GPL(pci_try_reset_function);
4329
4330 /* Do any devices on or below this bus prevent a bus reset? */
4331 static bool pci_bus_resetable(struct pci_bus *bus)
4332 {
4333         struct pci_dev *dev;
4334
4335         list_for_each_entry(dev, &bus->devices, bus_list) {
4336                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
4337                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
4338                         return false;
4339         }
4340
4341         return true;
4342 }
4343
4344 /* Lock devices from the top of the tree down */
4345 static void pci_bus_lock(struct pci_bus *bus)
4346 {
4347         struct pci_dev *dev;
4348
4349         list_for_each_entry(dev, &bus->devices, bus_list) {
4350                 pci_dev_lock(dev);
4351                 if (dev->subordinate)
4352                         pci_bus_lock(dev->subordinate);
4353         }
4354 }
4355
4356 /* Unlock devices from the bottom of the tree up */
4357 static void pci_bus_unlock(struct pci_bus *bus)
4358 {
4359         struct pci_dev *dev;
4360
4361         list_for_each_entry(dev, &bus->devices, bus_list) {
4362                 if (dev->subordinate)
4363                         pci_bus_unlock(dev->subordinate);
4364                 pci_dev_unlock(dev);
4365         }
4366 }
4367
4368 /* Return 1 on successful lock, 0 on contention */
4369 static int pci_bus_trylock(struct pci_bus *bus)
4370 {
4371         struct pci_dev *dev;
4372
4373         list_for_each_entry(dev, &bus->devices, bus_list) {
4374                 if (!pci_dev_trylock(dev))
4375                         goto unlock;
4376                 if (dev->subordinate) {
4377                         if (!pci_bus_trylock(dev->subordinate)) {
4378                                 pci_dev_unlock(dev);
4379                                 goto unlock;
4380                         }
4381                 }
4382         }
4383         return 1;
4384
4385 unlock:
4386         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
4387                 if (dev->subordinate)
4388                         pci_bus_unlock(dev->subordinate);
4389                 pci_dev_unlock(dev);
4390         }
4391         return 0;
4392 }
4393
4394 /* Do any devices on or below this slot prevent a bus reset? */
4395 static bool pci_slot_resetable(struct pci_slot *slot)
4396 {
4397         struct pci_dev *dev;
4398
4399         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4400                 if (!dev->slot || dev->slot != slot)
4401                         continue;
4402                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
4403                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
4404                         return false;
4405         }
4406
4407         return true;
4408 }
4409
4410 /* Lock devices from the top of the tree down */
4411 static void pci_slot_lock(struct pci_slot *slot)
4412 {
4413         struct pci_dev *dev;
4414
4415         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4416                 if (!dev->slot || dev->slot != slot)
4417                         continue;
4418                 pci_dev_lock(dev);
4419                 if (dev->subordinate)
4420                         pci_bus_lock(dev->subordinate);
4421         }
4422 }
4423
4424 /* Unlock devices from the bottom of the tree up */
4425 static void pci_slot_unlock(struct pci_slot *slot)
4426 {
4427         struct pci_dev *dev;
4428
4429         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4430                 if (!dev->slot || dev->slot != slot)
4431                         continue;
4432                 if (dev->subordinate)
4433                         pci_bus_unlock(dev->subordinate);
4434                 pci_dev_unlock(dev);
4435         }
4436 }
4437
4438 /* Return 1 on successful lock, 0 on contention */
4439 static int pci_slot_trylock(struct pci_slot *slot)
4440 {
4441         struct pci_dev *dev;
4442
4443         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4444                 if (!dev->slot || dev->slot != slot)
4445                         continue;
4446                 if (!pci_dev_trylock(dev))
4447                         goto unlock;
4448                 if (dev->subordinate) {
4449                         if (!pci_bus_trylock(dev->subordinate)) {
4450                                 pci_dev_unlock(dev);
4451                                 goto unlock;
4452                         }
4453                 }
4454         }
4455         return 1;
4456
4457 unlock:
4458         list_for_each_entry_continue_reverse(dev,
4459                                              &slot->bus->devices, bus_list) {
4460                 if (!dev->slot || dev->slot != slot)
4461                         continue;
4462                 if (dev->subordinate)
4463                         pci_bus_unlock(dev->subordinate);
4464                 pci_dev_unlock(dev);
4465         }
4466         return 0;
4467 }
4468
4469 /* Save and disable devices from the top of the tree down */
4470 static void pci_bus_save_and_disable(struct pci_bus *bus)
4471 {
4472         struct pci_dev *dev;
4473
4474         list_for_each_entry(dev, &bus->devices, bus_list) {
4475                 pci_dev_lock(dev);
4476                 pci_dev_save_and_disable(dev);
4477                 pci_dev_unlock(dev);
4478                 if (dev->subordinate)
4479                         pci_bus_save_and_disable(dev->subordinate);
4480         }
4481 }
4482
4483 /*
4484  * Restore devices from top of the tree down - parent bridges need to be
4485  * restored before we can get to subordinate devices.
4486  */
4487 static void pci_bus_restore(struct pci_bus *bus)
4488 {
4489         struct pci_dev *dev;
4490
4491         list_for_each_entry(dev, &bus->devices, bus_list) {
4492                 pci_dev_lock(dev);
4493                 pci_dev_restore(dev);
4494                 pci_dev_unlock(dev);
4495                 if (dev->subordinate)
4496                         pci_bus_restore(dev->subordinate);
4497         }
4498 }
4499
4500 /* Save and disable devices from the top of the tree down */
4501 static void pci_slot_save_and_disable(struct pci_slot *slot)
4502 {
4503         struct pci_dev *dev;
4504
4505         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4506                 if (!dev->slot || dev->slot != slot)
4507                         continue;
4508                 pci_dev_save_and_disable(dev);
4509                 if (dev->subordinate)
4510                         pci_bus_save_and_disable(dev->subordinate);
4511         }
4512 }
4513
4514 /*
4515  * Restore devices from top of the tree down - parent bridges need to be
4516  * restored before we can get to subordinate devices.
4517  */
4518 static void pci_slot_restore(struct pci_slot *slot)
4519 {
4520         struct pci_dev *dev;
4521
4522         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4523                 if (!dev->slot || dev->slot != slot)
4524                         continue;
4525                 pci_dev_restore(dev);
4526                 if (dev->subordinate)
4527                         pci_bus_restore(dev->subordinate);
4528         }
4529 }
4530
4531 static int pci_slot_reset(struct pci_slot *slot, int probe)
4532 {
4533         int rc;
4534
4535         if (!slot || !pci_slot_resetable(slot))
4536                 return -ENOTTY;
4537
4538         if (!probe)
4539                 pci_slot_lock(slot);
4540
4541         might_sleep();
4542
4543         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
4544
4545         if (!probe)
4546                 pci_slot_unlock(slot);
4547
4548         return rc;
4549 }
4550
4551 /**
4552  * pci_probe_reset_slot - probe whether a PCI slot can be reset
4553  * @slot: PCI slot to probe
4554  *
4555  * Return 0 if slot can be reset, negative if a slot reset is not supported.
4556  */
4557 int pci_probe_reset_slot(struct pci_slot *slot)
4558 {
4559         return pci_slot_reset(slot, 1);
4560 }
4561 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
4562
4563 /**
4564  * pci_reset_slot - reset a PCI slot
4565  * @slot: PCI slot to reset
4566  *
4567  * A PCI bus may host multiple slots, each slot may support a reset mechanism
4568  * independent of other slots.  For instance, some slots may support slot power
4569  * control.  In the case of a 1:1 bus to slot architecture, this function may
4570  * wrap the bus reset to avoid spurious slot related events such as hotplug.
4571  * Generally a slot reset should be attempted before a bus reset.  All of the
4572  * function of the slot and any subordinate buses behind the slot are reset
4573  * through this function.  PCI config space of all devices in the slot and
4574  * behind the slot is saved before and restored after reset.
4575  *
4576  * Return 0 on success, non-zero on error.
4577  */
4578 int pci_reset_slot(struct pci_slot *slot)
4579 {
4580         int rc;
4581
4582         rc = pci_slot_reset(slot, 1);
4583         if (rc)
4584                 return rc;
4585
4586         pci_slot_save_and_disable(slot);
4587
4588         rc = pci_slot_reset(slot, 0);
4589
4590         pci_slot_restore(slot);
4591
4592         return rc;
4593 }
4594 EXPORT_SYMBOL_GPL(pci_reset_slot);
4595
4596 /**
4597  * pci_try_reset_slot - Try to reset a PCI slot
4598  * @slot: PCI slot to reset
4599  *
4600  * Same as above except return -EAGAIN if the slot cannot be locked
4601  */
4602 int pci_try_reset_slot(struct pci_slot *slot)
4603 {
4604         int rc;
4605
4606         rc = pci_slot_reset(slot, 1);
4607         if (rc)
4608                 return rc;
4609
4610         pci_slot_save_and_disable(slot);
4611
4612         if (pci_slot_trylock(slot)) {
4613                 might_sleep();
4614                 rc = pci_reset_hotplug_slot(slot->hotplug, 0);
4615                 pci_slot_unlock(slot);
4616         } else
4617                 rc = -EAGAIN;
4618
4619         pci_slot_restore(slot);
4620
4621         return rc;
4622 }
4623 EXPORT_SYMBOL_GPL(pci_try_reset_slot);
4624
4625 static int pci_bus_reset(struct pci_bus *bus, int probe)
4626 {
4627         if (!bus->self || !pci_bus_resetable(bus))
4628                 return -ENOTTY;
4629
4630         if (probe)
4631                 return 0;
4632
4633         pci_bus_lock(bus);
4634
4635         might_sleep();
4636
4637         pci_reset_bridge_secondary_bus(bus->self);
4638
4639         pci_bus_unlock(bus);
4640
4641         return 0;
4642 }
4643
4644 /**
4645  * pci_probe_reset_bus - probe whether a PCI bus can be reset
4646  * @bus: PCI bus to probe
4647  *
4648  * Return 0 if bus can be reset, negative if a bus reset is not supported.
4649  */
4650 int pci_probe_reset_bus(struct pci_bus *bus)
4651 {
4652         return pci_bus_reset(bus, 1);
4653 }
4654 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
4655
4656 /**
4657  * pci_reset_bus - reset a PCI bus
4658  * @bus: top level PCI bus to reset
4659  *
4660  * Do a bus reset on the given bus and any subordinate buses, saving
4661  * and restoring state of all devices.
4662  *
4663  * Return 0 on success, non-zero on error.
4664  */
4665 int pci_reset_bus(struct pci_bus *bus)
4666 {
4667         int rc;
4668
4669         rc = pci_bus_reset(bus, 1);
4670         if (rc)
4671                 return rc;
4672
4673         pci_bus_save_and_disable(bus);
4674
4675         rc = pci_bus_reset(bus, 0);
4676
4677         pci_bus_restore(bus);
4678
4679         return rc;
4680 }
4681 EXPORT_SYMBOL_GPL(pci_reset_bus);
4682
4683 /**
4684  * pci_try_reset_bus - Try to reset a PCI bus
4685  * @bus: top level PCI bus to reset
4686  *
4687  * Same as above except return -EAGAIN if the bus cannot be locked
4688  */
4689 int pci_try_reset_bus(struct pci_bus *bus)
4690 {
4691         int rc;
4692
4693         rc = pci_bus_reset(bus, 1);
4694         if (rc)
4695                 return rc;
4696
4697         pci_bus_save_and_disable(bus);
4698
4699         if (pci_bus_trylock(bus)) {
4700                 might_sleep();
4701                 pci_reset_bridge_secondary_bus(bus->self);
4702                 pci_bus_unlock(bus);
4703         } else
4704                 rc = -EAGAIN;
4705
4706         pci_bus_restore(bus);
4707
4708         return rc;
4709 }
4710 EXPORT_SYMBOL_GPL(pci_try_reset_bus);
4711
4712 /**
4713  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
4714  * @dev: PCI device to query
4715  *
4716  * Returns mmrbc: maximum designed memory read count in bytes
4717  *    or appropriate error value.
4718  */
4719 int pcix_get_max_mmrbc(struct pci_dev *dev)
4720 {
4721         int cap;
4722         u32 stat;
4723
4724         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
4725         if (!cap)
4726                 return -EINVAL;
4727
4728         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
4729                 return -EINVAL;
4730
4731         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
4732 }
4733 EXPORT_SYMBOL(pcix_get_max_mmrbc);
4734
4735 /**
4736  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
4737  * @dev: PCI device to query
4738  *
4739  * Returns mmrbc: maximum memory read count in bytes
4740  *    or appropriate error value.
4741  */
4742 int pcix_get_mmrbc(struct pci_dev *dev)
4743 {
4744         int cap;
4745         u16 cmd;
4746
4747         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
4748         if (!cap)
4749                 return -EINVAL;
4750
4751         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
4752                 return -EINVAL;
4753
4754         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
4755 }
4756 EXPORT_SYMBOL(pcix_get_mmrbc);
4757
4758 /**
4759  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
4760  * @dev: PCI device to query
4761  * @mmrbc: maximum memory read count in bytes
4762  *    valid values are 512, 1024, 2048, 4096
4763  *
4764  * If possible sets maximum memory read byte count, some bridges have erratas
4765  * that prevent this.
4766  */
4767 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
4768 {
4769         int cap;
4770         u32 stat, v, o;
4771         u16 cmd;
4772
4773         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
4774                 return -EINVAL;
4775
4776         v = ffs(mmrbc) - 10;
4777
4778         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
4779         if (!cap)
4780                 return -EINVAL;
4781
4782         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
4783                 return -EINVAL;
4784
4785         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
4786                 return -E2BIG;
4787
4788         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
4789                 return -EINVAL;
4790
4791         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
4792         if (o != v) {
4793                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
4794                         return -EIO;
4795
4796                 cmd &= ~PCI_X_CMD_MAX_READ;
4797                 cmd |= v << 2;
4798                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
4799                         return -EIO;
4800         }
4801         return 0;
4802 }
4803 EXPORT_SYMBOL(pcix_set_mmrbc);
4804
4805 /**
4806  * pcie_get_readrq - get PCI Express read request size
4807  * @dev: PCI device to query
4808  *
4809  * Returns maximum memory read request in bytes
4810  *    or appropriate error value.
4811  */
4812 int pcie_get_readrq(struct pci_dev *dev)
4813 {
4814         u16 ctl;
4815
4816         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
4817
4818         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
4819 }
4820 EXPORT_SYMBOL(pcie_get_readrq);
4821
4822 /**
4823  * pcie_set_readrq - set PCI Express maximum memory read request
4824  * @dev: PCI device to query
4825  * @rq: maximum memory read count in bytes
4826  *    valid values are 128, 256, 512, 1024, 2048, 4096
4827  *
4828  * If possible sets maximum memory read request in bytes
4829  */
4830 int pcie_set_readrq(struct pci_dev *dev, int rq)
4831 {
4832         u16 v;
4833
4834         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
4835                 return -EINVAL;
4836
4837         /*
4838          * If using the "performance" PCIe config, we clamp the
4839          * read rq size to the max packet size to prevent the
4840          * host bridge generating requests larger than we can
4841          * cope with
4842          */
4843         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
4844                 int mps = pcie_get_mps(dev);
4845
4846                 if (mps < rq)
4847                         rq = mps;
4848         }
4849
4850         v = (ffs(rq) - 8) << 12;
4851
4852         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
4853                                                   PCI_EXP_DEVCTL_READRQ, v);
4854 }
4855 EXPORT_SYMBOL(pcie_set_readrq);
4856
4857 /**
4858  * pcie_get_mps - get PCI Express maximum payload size
4859  * @dev: PCI device to query
4860  *
4861  * Returns maximum payload size in bytes
4862  */
4863 int pcie_get_mps(struct pci_dev *dev)
4864 {
4865         u16 ctl;
4866
4867         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
4868
4869         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
4870 }
4871 EXPORT_SYMBOL(pcie_get_mps);
4872
4873 /**
4874  * pcie_set_mps - set PCI Express maximum payload size
4875  * @dev: PCI device to query
4876  * @mps: maximum payload size in bytes
4877  *    valid values are 128, 256, 512, 1024, 2048, 4096
4878  *
4879  * If possible sets maximum payload size
4880  */
4881 int pcie_set_mps(struct pci_dev *dev, int mps)
4882 {
4883         u16 v;
4884
4885         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
4886                 return -EINVAL;
4887
4888         v = ffs(mps) - 8;
4889         if (v > dev->pcie_mpss)
4890                 return -EINVAL;
4891         v <<= 5;
4892
4893         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
4894                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
4895 }
4896 EXPORT_SYMBOL(pcie_set_mps);
4897
4898 /**
4899  * pcie_get_minimum_link - determine minimum link settings of a PCI device
4900  * @dev: PCI device to query
4901  * @speed: storage for minimum speed
4902  * @width: storage for minimum width
4903  *
4904  * This function will walk up the PCI device chain and determine the minimum
4905  * link width and speed of the device.
4906  */
4907 int pcie_get_minimum_link(struct pci_dev *dev, enum pci_bus_speed *speed,
4908                           enum pcie_link_width *width)
4909 {
4910         int ret;
4911
4912         *speed = PCI_SPEED_UNKNOWN;
4913         *width = PCIE_LNK_WIDTH_UNKNOWN;
4914
4915         while (dev) {
4916                 u16 lnksta;
4917                 enum pci_bus_speed next_speed;
4918                 enum pcie_link_width next_width;
4919
4920                 ret = pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
4921                 if (ret)
4922                         return ret;
4923
4924                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
4925                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
4926                         PCI_EXP_LNKSTA_NLW_SHIFT;
4927
4928                 if (next_speed < *speed)
4929                         *speed = next_speed;
4930
4931                 if (next_width < *width)
4932                         *width = next_width;
4933
4934                 dev = dev->bus->self;
4935         }
4936
4937         return 0;
4938 }
4939 EXPORT_SYMBOL(pcie_get_minimum_link);
4940
4941 /**
4942  * pci_select_bars - Make BAR mask from the type of resource
4943  * @dev: the PCI device for which BAR mask is made
4944  * @flags: resource type mask to be selected
4945  *
4946  * This helper routine makes bar mask from the type of resource.
4947  */
4948 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
4949 {
4950         int i, bars = 0;
4951         for (i = 0; i < PCI_NUM_RESOURCES; i++)
4952                 if (pci_resource_flags(dev, i) & flags)
4953                         bars |= (1 << i);
4954         return bars;
4955 }
4956 EXPORT_SYMBOL(pci_select_bars);
4957
4958 /* Some architectures require additional programming to enable VGA */
4959 static arch_set_vga_state_t arch_set_vga_state;
4960
4961 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
4962 {
4963         arch_set_vga_state = func;      /* NULL disables */
4964 }
4965
4966 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
4967                                   unsigned int command_bits, u32 flags)
4968 {
4969         if (arch_set_vga_state)
4970                 return arch_set_vga_state(dev, decode, command_bits,
4971                                                 flags);
4972         return 0;
4973 }
4974
4975 /**
4976  * pci_set_vga_state - set VGA decode state on device and parents if requested
4977  * @dev: the PCI device
4978  * @decode: true = enable decoding, false = disable decoding
4979  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
4980  * @flags: traverse ancestors and change bridges
4981  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
4982  */
4983 int pci_set_vga_state(struct pci_dev *dev, bool decode,
4984                       unsigned int command_bits, u32 flags)
4985 {
4986         struct pci_bus *bus;
4987         struct pci_dev *bridge;
4988         u16 cmd;
4989         int rc;
4990
4991         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
4992
4993         /* ARCH specific VGA enables */
4994         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
4995         if (rc)
4996                 return rc;
4997
4998         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
4999                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
5000                 if (decode == true)
5001                         cmd |= command_bits;
5002                 else
5003                         cmd &= ~command_bits;
5004                 pci_write_config_word(dev, PCI_COMMAND, cmd);
5005         }
5006
5007         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
5008                 return 0;
5009
5010         bus = dev->bus;
5011         while (bus) {
5012                 bridge = bus->self;
5013                 if (bridge) {
5014                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
5015                                              &cmd);
5016                         if (decode == true)
5017                                 cmd |= PCI_BRIDGE_CTL_VGA;
5018                         else
5019                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
5020                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
5021                                               cmd);
5022                 }
5023                 bus = bus->parent;
5024         }
5025         return 0;
5026 }
5027
5028 /**
5029  * pci_add_dma_alias - Add a DMA devfn alias for a device
5030  * @dev: the PCI device for which alias is added
5031  * @devfn: alias slot and function
5032  *
5033  * This helper encodes 8-bit devfn as bit number in dma_alias_mask.
5034  * It should be called early, preferably as PCI fixup header quirk.
5035  */
5036 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn)
5037 {
5038         if (!dev->dma_alias_mask)
5039                 dev->dma_alias_mask = kcalloc(BITS_TO_LONGS(U8_MAX),
5040                                               sizeof(long), GFP_KERNEL);
5041         if (!dev->dma_alias_mask) {
5042                 dev_warn(&dev->dev, "Unable to allocate DMA alias mask\n");
5043                 return;
5044         }
5045
5046         set_bit(devfn, dev->dma_alias_mask);
5047         dev_info(&dev->dev, "Enabling fixed DMA alias to %02x.%d\n",
5048                  PCI_SLOT(devfn), PCI_FUNC(devfn));
5049 }
5050
5051 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
5052 {
5053         return (dev1->dma_alias_mask &&
5054                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
5055                (dev2->dma_alias_mask &&
5056                 test_bit(dev1->devfn, dev2->dma_alias_mask));
5057 }
5058
5059 bool pci_device_is_present(struct pci_dev *pdev)
5060 {
5061         u32 v;
5062
5063         if (pci_dev_is_disconnected(pdev))
5064                 return false;
5065         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
5066 }
5067 EXPORT_SYMBOL_GPL(pci_device_is_present);
5068
5069 void pci_ignore_hotplug(struct pci_dev *dev)
5070 {
5071         struct pci_dev *bridge = dev->bus->self;
5072
5073         dev->ignore_hotplug = 1;
5074         /* Propagate the "ignore hotplug" setting to the parent bridge. */
5075         if (bridge)
5076                 bridge->ignore_hotplug = 1;
5077 }
5078 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
5079
5080 resource_size_t __weak pcibios_default_alignment(void)
5081 {
5082         return 0;
5083 }
5084
5085 #define RESOURCE_ALIGNMENT_PARAM_SIZE COMMAND_LINE_SIZE
5086 static char resource_alignment_param[RESOURCE_ALIGNMENT_PARAM_SIZE] = {0};
5087 static DEFINE_SPINLOCK(resource_alignment_lock);
5088
5089 /**
5090  * pci_specified_resource_alignment - get resource alignment specified by user.
5091  * @dev: the PCI device to get
5092  * @resize: whether or not to change resources' size when reassigning alignment
5093  *
5094  * RETURNS: Resource alignment if it is specified.
5095  *          Zero if it is not specified.
5096  */
5097 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
5098                                                         bool *resize)
5099 {
5100         int seg, bus, slot, func, align_order, count;
5101         unsigned short vendor, device, subsystem_vendor, subsystem_device;
5102         resource_size_t align = pcibios_default_alignment();
5103         char *p;
5104
5105         spin_lock(&resource_alignment_lock);
5106         p = resource_alignment_param;
5107         if (!*p && !align)
5108                 goto out;
5109         if (pci_has_flag(PCI_PROBE_ONLY)) {
5110                 align = 0;
5111                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
5112                 goto out;
5113         }
5114
5115         while (*p) {
5116                 count = 0;
5117                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
5118                                                         p[count] == '@') {
5119                         p += count + 1;
5120                 } else {
5121                         align_order = -1;
5122                 }
5123                 if (strncmp(p, "pci:", 4) == 0) {
5124                         /* PCI vendor/device (subvendor/subdevice) ids are specified */
5125                         p += 4;
5126                         if (sscanf(p, "%hx:%hx:%hx:%hx%n",
5127                                 &vendor, &device, &subsystem_vendor, &subsystem_device, &count) != 4) {
5128                                 if (sscanf(p, "%hx:%hx%n", &vendor, &device, &count) != 2) {
5129                                         printk(KERN_ERR "PCI: Can't parse resource_alignment parameter: pci:%s\n",
5130                                                 p);
5131                                         break;
5132                                 }
5133                                 subsystem_vendor = subsystem_device = 0;
5134                         }
5135                         p += count;
5136                         if ((!vendor || (vendor == dev->vendor)) &&
5137                                 (!device || (device == dev->device)) &&
5138                                 (!subsystem_vendor || (subsystem_vendor == dev->subsystem_vendor)) &&
5139                                 (!subsystem_device || (subsystem_device == dev->subsystem_device))) {
5140                                 *resize = true;
5141                                 if (align_order == -1)
5142                                         align = PAGE_SIZE;
5143                                 else
5144                                         align = 1 << align_order;
5145                                 /* Found */
5146                                 break;
5147                         }
5148                 }
5149                 else {
5150                         if (sscanf(p, "%x:%x:%x.%x%n",
5151                                 &seg, &bus, &slot, &func, &count) != 4) {
5152                                 seg = 0;
5153                                 if (sscanf(p, "%x:%x.%x%n",
5154                                                 &bus, &slot, &func, &count) != 3) {
5155                                         /* Invalid format */
5156                                         printk(KERN_ERR "PCI: Can't parse resource_alignment parameter: %s\n",
5157                                                 p);
5158                                         break;
5159                                 }
5160                         }
5161                         p += count;
5162                         if (seg == pci_domain_nr(dev->bus) &&
5163                                 bus == dev->bus->number &&
5164                                 slot == PCI_SLOT(dev->devfn) &&
5165                                 func == PCI_FUNC(dev->devfn)) {
5166                                 *resize = true;
5167                                 if (align_order == -1)
5168                                         align = PAGE_SIZE;
5169                                 else
5170                                         align = 1 << align_order;
5171                                 /* Found */
5172                                 break;
5173                         }
5174                 }
5175                 if (*p != ';' && *p != ',') {
5176                         /* End of param or invalid format */
5177                         break;
5178                 }
5179                 p++;
5180         }
5181 out:
5182         spin_unlock(&resource_alignment_lock);
5183         return align;
5184 }
5185
5186 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
5187                                            resource_size_t align, bool resize)
5188 {
5189         struct resource *r = &dev->resource[bar];
5190         resource_size_t size;
5191
5192         if (!(r->flags & IORESOURCE_MEM))
5193                 return;
5194
5195         if (r->flags & IORESOURCE_PCI_FIXED) {
5196                 dev_info(&dev->dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
5197                          bar, r, (unsigned long long)align);
5198                 return;
5199         }
5200
5201         size = resource_size(r);
5202         if (size >= align)
5203                 return;
5204
5205         /*
5206          * Increase the alignment of the resource.  There are two ways we
5207          * can do this:
5208          *
5209          * 1) Increase the size of the resource.  BARs are aligned on their
5210          *    size, so when we reallocate space for this resource, we'll
5211          *    allocate it with the larger alignment.  This also prevents
5212          *    assignment of any other BARs inside the alignment region, so
5213          *    if we're requesting page alignment, this means no other BARs
5214          *    will share the page.
5215          *
5216          *    The disadvantage is that this makes the resource larger than
5217          *    the hardware BAR, which may break drivers that compute things
5218          *    based on the resource size, e.g., to find registers at a
5219          *    fixed offset before the end of the BAR.
5220          *
5221          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
5222          *    set r->start to the desired alignment.  By itself this
5223          *    doesn't prevent other BARs being put inside the alignment
5224          *    region, but if we realign *every* resource of every device in
5225          *    the system, none of them will share an alignment region.
5226          *
5227          * When the user has requested alignment for only some devices via
5228          * the "pci=resource_alignment" argument, "resize" is true and we
5229          * use the first method.  Otherwise we assume we're aligning all
5230          * devices and we use the second.
5231          */
5232
5233         dev_info(&dev->dev, "BAR%d %pR: requesting alignment to %#llx\n",
5234                  bar, r, (unsigned long long)align);
5235
5236         if (resize) {
5237                 r->start = 0;
5238                 r->end = align - 1;
5239         } else {
5240                 r->flags &= ~IORESOURCE_SIZEALIGN;
5241                 r->flags |= IORESOURCE_STARTALIGN;
5242                 r->start = align;
5243                 r->end = r->start + size - 1;
5244         }
5245         r->flags |= IORESOURCE_UNSET;
5246 }
5247
5248 /*
5249  * This function disables memory decoding and releases memory resources
5250  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
5251  * It also rounds up size to specified alignment.
5252  * Later on, the kernel will assign page-aligned memory resource back
5253  * to the device.
5254  */
5255 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
5256 {
5257         int i;
5258         struct resource *r;
5259         resource_size_t align;
5260         u16 command;
5261         bool resize = false;
5262
5263         /*
5264          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
5265          * 3.4.1.11.  Their resources are allocated from the space
5266          * described by the VF BARx register in the PF's SR-IOV capability.
5267          * We can't influence their alignment here.
5268          */
5269         if (dev->is_virtfn)
5270                 return;
5271
5272         /* check if specified PCI is target device to reassign */
5273         align = pci_specified_resource_alignment(dev, &resize);
5274         if (!align)
5275                 return;
5276
5277         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
5278             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
5279                 dev_warn(&dev->dev,
5280                         "Can't reassign resources to host bridge.\n");
5281                 return;
5282         }
5283
5284         dev_info(&dev->dev,
5285                 "Disabling memory decoding and releasing memory resources.\n");
5286         pci_read_config_word(dev, PCI_COMMAND, &command);
5287         command &= ~PCI_COMMAND_MEMORY;
5288         pci_write_config_word(dev, PCI_COMMAND, command);
5289
5290         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
5291                 pci_request_resource_alignment(dev, i, align, resize);
5292
5293         /*
5294          * Need to disable bridge's resource window,
5295          * to enable the kernel to reassign new resource
5296          * window later on.
5297          */
5298         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE &&
5299             (dev->class >> 8) == PCI_CLASS_BRIDGE_PCI) {
5300                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
5301                         r = &dev->resource[i];
5302                         if (!(r->flags & IORESOURCE_MEM))
5303                                 continue;
5304                         r->flags |= IORESOURCE_UNSET;
5305                         r->end = resource_size(r) - 1;
5306                         r->start = 0;
5307                 }
5308                 pci_disable_bridge_window(dev);
5309         }
5310 }
5311
5312 static ssize_t pci_set_resource_alignment_param(const char *buf, size_t count)
5313 {
5314         if (count > RESOURCE_ALIGNMENT_PARAM_SIZE - 1)
5315                 count = RESOURCE_ALIGNMENT_PARAM_SIZE - 1;
5316         spin_lock(&resource_alignment_lock);
5317         strncpy(resource_alignment_param, buf, count);
5318         resource_alignment_param[count] = '\0';
5319         spin_unlock(&resource_alignment_lock);
5320         return count;
5321 }
5322
5323 static ssize_t pci_get_resource_alignment_param(char *buf, size_t size)
5324 {
5325         size_t count;
5326         spin_lock(&resource_alignment_lock);
5327         count = snprintf(buf, size, "%s", resource_alignment_param);
5328         spin_unlock(&resource_alignment_lock);
5329         return count;
5330 }
5331
5332 static ssize_t pci_resource_alignment_show(struct bus_type *bus, char *buf)
5333 {
5334         return pci_get_resource_alignment_param(buf, PAGE_SIZE);
5335 }
5336
5337 static ssize_t pci_resource_alignment_store(struct bus_type *bus,
5338                                         const char *buf, size_t count)
5339 {
5340         return pci_set_resource_alignment_param(buf, count);
5341 }
5342
5343 static BUS_ATTR(resource_alignment, 0644, pci_resource_alignment_show,
5344                                         pci_resource_alignment_store);
5345
5346 static int __init pci_resource_alignment_sysfs_init(void)
5347 {
5348         return bus_create_file(&pci_bus_type,
5349                                         &bus_attr_resource_alignment);
5350 }
5351 late_initcall(pci_resource_alignment_sysfs_init);
5352
5353 static void pci_no_domains(void)
5354 {
5355 #ifdef CONFIG_PCI_DOMAINS
5356         pci_domains_supported = 0;
5357 #endif
5358 }
5359
5360 #ifdef CONFIG_PCI_DOMAINS
5361 static atomic_t __domain_nr = ATOMIC_INIT(-1);
5362
5363 int pci_get_new_domain_nr(void)
5364 {
5365         return atomic_inc_return(&__domain_nr);
5366 }
5367
5368 #ifdef CONFIG_PCI_DOMAINS_GENERIC
5369 static int of_pci_bus_find_domain_nr(struct device *parent)
5370 {
5371         static int use_dt_domains = -1;
5372         int domain = -1;
5373
5374         if (parent)
5375                 domain = of_get_pci_domain_nr(parent->of_node);
5376         /*
5377          * Check DT domain and use_dt_domains values.
5378          *
5379          * If DT domain property is valid (domain >= 0) and
5380          * use_dt_domains != 0, the DT assignment is valid since this means
5381          * we have not previously allocated a domain number by using
5382          * pci_get_new_domain_nr(); we should also update use_dt_domains to
5383          * 1, to indicate that we have just assigned a domain number from
5384          * DT.
5385          *
5386          * If DT domain property value is not valid (ie domain < 0), and we
5387          * have not previously assigned a domain number from DT
5388          * (use_dt_domains != 1) we should assign a domain number by
5389          * using the:
5390          *
5391          * pci_get_new_domain_nr()
5392          *
5393          * API and update the use_dt_domains value to keep track of method we
5394          * are using to assign domain numbers (use_dt_domains = 0).
5395          *
5396          * All other combinations imply we have a platform that is trying
5397          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
5398          * which is a recipe for domain mishandling and it is prevented by
5399          * invalidating the domain value (domain = -1) and printing a
5400          * corresponding error.
5401          */
5402         if (domain >= 0 && use_dt_domains) {
5403                 use_dt_domains = 1;
5404         } else if (domain < 0 && use_dt_domains != 1) {
5405                 use_dt_domains = 0;
5406                 domain = pci_get_new_domain_nr();
5407         } else {
5408                 dev_err(parent, "Node %s has inconsistent \"linux,pci-domain\" property in DT\n",
5409                         parent->of_node->full_name);
5410                 domain = -1;
5411         }
5412
5413         return domain;
5414 }
5415
5416 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
5417 {
5418         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
5419                                acpi_pci_bus_find_domain_nr(bus);
5420 }
5421 #endif
5422 #endif
5423
5424 /**
5425  * pci_ext_cfg_avail - can we access extended PCI config space?
5426  *
5427  * Returns 1 if we can access PCI extended config space (offsets
5428  * greater than 0xff). This is the default implementation. Architecture
5429  * implementations can override this.
5430  */
5431 int __weak pci_ext_cfg_avail(void)
5432 {
5433         return 1;
5434 }
5435
5436 void __weak pci_fixup_cardbus(struct pci_bus *bus)
5437 {
5438 }
5439 EXPORT_SYMBOL(pci_fixup_cardbus);
5440
5441 static int __init pci_setup(char *str)
5442 {
5443         while (str) {
5444                 char *k = strchr(str, ',');
5445                 if (k)
5446                         *k++ = 0;
5447                 if (*str && (str = pcibios_setup(str)) && *str) {
5448                         if (!strcmp(str, "nomsi")) {
5449                                 pci_no_msi();
5450                         } else if (!strcmp(str, "noaer")) {
5451                                 pci_no_aer();
5452                         } else if (!strncmp(str, "realloc=", 8)) {
5453                                 pci_realloc_get_opt(str + 8);
5454                         } else if (!strncmp(str, "realloc", 7)) {
5455                                 pci_realloc_get_opt("on");
5456                         } else if (!strcmp(str, "nodomains")) {
5457                                 pci_no_domains();
5458                         } else if (!strncmp(str, "noari", 5)) {
5459                                 pcie_ari_disabled = true;
5460                         } else if (!strncmp(str, "cbiosize=", 9)) {
5461                                 pci_cardbus_io_size = memparse(str + 9, &str);
5462                         } else if (!strncmp(str, "cbmemsize=", 10)) {
5463                                 pci_cardbus_mem_size = memparse(str + 10, &str);
5464                         } else if (!strncmp(str, "resource_alignment=", 19)) {
5465                                 pci_set_resource_alignment_param(str + 19,
5466                                                         strlen(str + 19));
5467                         } else if (!strncmp(str, "ecrc=", 5)) {
5468                                 pcie_ecrc_get_policy(str + 5);
5469                         } else if (!strncmp(str, "hpiosize=", 9)) {
5470                                 pci_hotplug_io_size = memparse(str + 9, &str);
5471                         } else if (!strncmp(str, "hpmemsize=", 10)) {
5472                                 pci_hotplug_mem_size = memparse(str + 10, &str);
5473                         } else if (!strncmp(str, "hpbussize=", 10)) {
5474                                 pci_hotplug_bus_size =
5475                                         simple_strtoul(str + 10, &str, 0);
5476                                 if (pci_hotplug_bus_size > 0xff)
5477                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
5478                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
5479                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
5480                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
5481                                 pcie_bus_config = PCIE_BUS_SAFE;
5482                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
5483                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
5484                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
5485                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
5486                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
5487                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
5488                         } else {
5489                                 printk(KERN_ERR "PCI: Unknown option `%s'\n",
5490                                                 str);
5491                         }
5492                 }
5493                 str = k;
5494         }
5495         return 0;
5496 }
5497 early_param("pci", pci_setup);