Merge branches 'cma', 'misc', 'mlx4' and 'nes' into for-linus
[sfrench/cifs-2.6.git] / drivers / net / wireless / b43 / pio.c
1 /*
2
3   Broadcom B43 wireless driver
4
5   PIO data transfer
6
7   Copyright (c) 2005-2008 Michael Buesch <mb@bu3sch.de>
8
9   This program is free software; you can redistribute it and/or modify
10   it under the terms of the GNU General Public License as published by
11   the Free Software Foundation; either version 2 of the License, or
12   (at your option) any later version.
13
14   This program is distributed in the hope that it will be useful,
15   but WITHOUT ANY WARRANTY; without even the implied warranty of
16   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17   GNU General Public License for more details.
18
19   You should have received a copy of the GNU General Public License
20   along with this program; see the file COPYING.  If not, write to
21   the Free Software Foundation, Inc., 51 Franklin Steet, Fifth Floor,
22   Boston, MA 02110-1301, USA.
23
24 */
25
26 #include "b43.h"
27 #include "pio.h"
28 #include "dma.h"
29 #include "main.h"
30 #include "xmit.h"
31
32 #include <linux/delay.h>
33 #include <linux/sched.h>
34
35
36 static u16 generate_cookie(struct b43_pio_txqueue *q,
37                            struct b43_pio_txpacket *pack)
38 {
39         u16 cookie;
40
41         /* Use the upper 4 bits of the cookie as
42          * PIO controller ID and store the packet index number
43          * in the lower 12 bits.
44          * Note that the cookie must never be 0, as this
45          * is a special value used in RX path.
46          * It can also not be 0xFFFF because that is special
47          * for multicast frames.
48          */
49         cookie = (((u16)q->index + 1) << 12);
50         cookie |= pack->index;
51
52         return cookie;
53 }
54
55 static
56 struct b43_pio_txqueue *parse_cookie(struct b43_wldev *dev,
57                                      u16 cookie,
58                                       struct b43_pio_txpacket **pack)
59 {
60         struct b43_pio *pio = &dev->pio;
61         struct b43_pio_txqueue *q = NULL;
62         unsigned int pack_index;
63
64         switch (cookie & 0xF000) {
65         case 0x1000:
66                 q = pio->tx_queue_AC_BK;
67                 break;
68         case 0x2000:
69                 q = pio->tx_queue_AC_BE;
70                 break;
71         case 0x3000:
72                 q = pio->tx_queue_AC_VI;
73                 break;
74         case 0x4000:
75                 q = pio->tx_queue_AC_VO;
76                 break;
77         case 0x5000:
78                 q = pio->tx_queue_mcast;
79                 break;
80         }
81         if (B43_WARN_ON(!q))
82                 return NULL;
83         pack_index = (cookie & 0x0FFF);
84         if (B43_WARN_ON(pack_index >= ARRAY_SIZE(q->packets)))
85                 return NULL;
86         *pack = &q->packets[pack_index];
87
88         return q;
89 }
90
91 static u16 index_to_pioqueue_base(struct b43_wldev *dev,
92                                   unsigned int index)
93 {
94         static const u16 bases[] = {
95                 B43_MMIO_PIO_BASE0,
96                 B43_MMIO_PIO_BASE1,
97                 B43_MMIO_PIO_BASE2,
98                 B43_MMIO_PIO_BASE3,
99                 B43_MMIO_PIO_BASE4,
100                 B43_MMIO_PIO_BASE5,
101                 B43_MMIO_PIO_BASE6,
102                 B43_MMIO_PIO_BASE7,
103         };
104         static const u16 bases_rev11[] = {
105                 B43_MMIO_PIO11_BASE0,
106                 B43_MMIO_PIO11_BASE1,
107                 B43_MMIO_PIO11_BASE2,
108                 B43_MMIO_PIO11_BASE3,
109                 B43_MMIO_PIO11_BASE4,
110                 B43_MMIO_PIO11_BASE5,
111         };
112
113         if (dev->dev->id.revision >= 11) {
114                 B43_WARN_ON(index >= ARRAY_SIZE(bases_rev11));
115                 return bases_rev11[index];
116         }
117         B43_WARN_ON(index >= ARRAY_SIZE(bases));
118         return bases[index];
119 }
120
121 static u16 pio_txqueue_offset(struct b43_wldev *dev)
122 {
123         if (dev->dev->id.revision >= 11)
124                 return 0x18;
125         return 0;
126 }
127
128 static u16 pio_rxqueue_offset(struct b43_wldev *dev)
129 {
130         if (dev->dev->id.revision >= 11)
131                 return 0x38;
132         return 8;
133 }
134
135 static struct b43_pio_txqueue *b43_setup_pioqueue_tx(struct b43_wldev *dev,
136                                                      unsigned int index)
137 {
138         struct b43_pio_txqueue *q;
139         struct b43_pio_txpacket *p;
140         unsigned int i;
141
142         q = kzalloc(sizeof(*q), GFP_KERNEL);
143         if (!q)
144                 return NULL;
145         q->dev = dev;
146         q->rev = dev->dev->id.revision;
147         q->mmio_base = index_to_pioqueue_base(dev, index) +
148                        pio_txqueue_offset(dev);
149         q->index = index;
150
151         q->free_packet_slots = B43_PIO_MAX_NR_TXPACKETS;
152         if (q->rev >= 8) {
153                 q->buffer_size = 1920; //FIXME this constant is wrong.
154         } else {
155                 q->buffer_size = b43_piotx_read16(q, B43_PIO_TXQBUFSIZE);
156                 q->buffer_size -= 80;
157         }
158
159         INIT_LIST_HEAD(&q->packets_list);
160         for (i = 0; i < ARRAY_SIZE(q->packets); i++) {
161                 p = &(q->packets[i]);
162                 INIT_LIST_HEAD(&p->list);
163                 p->index = i;
164                 p->queue = q;
165                 list_add(&p->list, &q->packets_list);
166         }
167
168         return q;
169 }
170
171 static struct b43_pio_rxqueue *b43_setup_pioqueue_rx(struct b43_wldev *dev,
172                                                      unsigned int index)
173 {
174         struct b43_pio_rxqueue *q;
175
176         q = kzalloc(sizeof(*q), GFP_KERNEL);
177         if (!q)
178                 return NULL;
179         q->dev = dev;
180         q->rev = dev->dev->id.revision;
181         q->mmio_base = index_to_pioqueue_base(dev, index) +
182                        pio_rxqueue_offset(dev);
183
184         /* Enable Direct FIFO RX (PIO) on the engine. */
185         b43_dma_direct_fifo_rx(dev, index, 1);
186
187         return q;
188 }
189
190 static void b43_pio_cancel_tx_packets(struct b43_pio_txqueue *q)
191 {
192         struct b43_pio_txpacket *pack;
193         unsigned int i;
194
195         for (i = 0; i < ARRAY_SIZE(q->packets); i++) {
196                 pack = &(q->packets[i]);
197                 if (pack->skb) {
198                         dev_kfree_skb_any(pack->skb);
199                         pack->skb = NULL;
200                 }
201         }
202 }
203
204 static void b43_destroy_pioqueue_tx(struct b43_pio_txqueue *q,
205                                     const char *name)
206 {
207         if (!q)
208                 return;
209         b43_pio_cancel_tx_packets(q);
210         kfree(q);
211 }
212
213 static void b43_destroy_pioqueue_rx(struct b43_pio_rxqueue *q,
214                                     const char *name)
215 {
216         if (!q)
217                 return;
218         kfree(q);
219 }
220
221 #define destroy_queue_tx(pio, queue) do {                               \
222         b43_destroy_pioqueue_tx((pio)->queue, __stringify(queue));      \
223         (pio)->queue = NULL;                                            \
224   } while (0)
225
226 #define destroy_queue_rx(pio, queue) do {                               \
227         b43_destroy_pioqueue_rx((pio)->queue, __stringify(queue));      \
228         (pio)->queue = NULL;                                            \
229   } while (0)
230
231 void b43_pio_free(struct b43_wldev *dev)
232 {
233         struct b43_pio *pio;
234
235         if (!b43_using_pio_transfers(dev))
236                 return;
237         pio = &dev->pio;
238
239         destroy_queue_rx(pio, rx_queue);
240         destroy_queue_tx(pio, tx_queue_mcast);
241         destroy_queue_tx(pio, tx_queue_AC_VO);
242         destroy_queue_tx(pio, tx_queue_AC_VI);
243         destroy_queue_tx(pio, tx_queue_AC_BE);
244         destroy_queue_tx(pio, tx_queue_AC_BK);
245 }
246
247 int b43_pio_init(struct b43_wldev *dev)
248 {
249         struct b43_pio *pio = &dev->pio;
250         int err = -ENOMEM;
251
252         b43_write32(dev, B43_MMIO_MACCTL, b43_read32(dev, B43_MMIO_MACCTL)
253                     & ~B43_MACCTL_BE);
254         b43_shm_write16(dev, B43_SHM_SHARED, B43_SHM_SH_RXPADOFF, 0);
255
256         pio->tx_queue_AC_BK = b43_setup_pioqueue_tx(dev, 0);
257         if (!pio->tx_queue_AC_BK)
258                 goto out;
259
260         pio->tx_queue_AC_BE = b43_setup_pioqueue_tx(dev, 1);
261         if (!pio->tx_queue_AC_BE)
262                 goto err_destroy_bk;
263
264         pio->tx_queue_AC_VI = b43_setup_pioqueue_tx(dev, 2);
265         if (!pio->tx_queue_AC_VI)
266                 goto err_destroy_be;
267
268         pio->tx_queue_AC_VO = b43_setup_pioqueue_tx(dev, 3);
269         if (!pio->tx_queue_AC_VO)
270                 goto err_destroy_vi;
271
272         pio->tx_queue_mcast = b43_setup_pioqueue_tx(dev, 4);
273         if (!pio->tx_queue_mcast)
274                 goto err_destroy_vo;
275
276         pio->rx_queue = b43_setup_pioqueue_rx(dev, 0);
277         if (!pio->rx_queue)
278                 goto err_destroy_mcast;
279
280         b43dbg(dev->wl, "PIO initialized\n");
281         err = 0;
282 out:
283         return err;
284
285 err_destroy_mcast:
286         destroy_queue_tx(pio, tx_queue_mcast);
287 err_destroy_vo:
288         destroy_queue_tx(pio, tx_queue_AC_VO);
289 err_destroy_vi:
290         destroy_queue_tx(pio, tx_queue_AC_VI);
291 err_destroy_be:
292         destroy_queue_tx(pio, tx_queue_AC_BE);
293 err_destroy_bk:
294         destroy_queue_tx(pio, tx_queue_AC_BK);
295         return err;
296 }
297
298 /* Static mapping of mac80211's queues (priorities) to b43 PIO queues. */
299 static struct b43_pio_txqueue *select_queue_by_priority(struct b43_wldev *dev,
300                                                         u8 queue_prio)
301 {
302         struct b43_pio_txqueue *q;
303
304         if (dev->qos_enabled) {
305                 /* 0 = highest priority */
306                 switch (queue_prio) {
307                 default:
308                         B43_WARN_ON(1);
309                         /* fallthrough */
310                 case 0:
311                         q = dev->pio.tx_queue_AC_VO;
312                         break;
313                 case 1:
314                         q = dev->pio.tx_queue_AC_VI;
315                         break;
316                 case 2:
317                         q = dev->pio.tx_queue_AC_BE;
318                         break;
319                 case 3:
320                         q = dev->pio.tx_queue_AC_BK;
321                         break;
322                 }
323         } else
324                 q = dev->pio.tx_queue_AC_BE;
325
326         return q;
327 }
328
329 static u16 tx_write_2byte_queue(struct b43_pio_txqueue *q,
330                                 u16 ctl,
331                                 const void *_data,
332                                 unsigned int data_len)
333 {
334         struct b43_wldev *dev = q->dev;
335         struct b43_wl *wl = dev->wl;
336         const u8 *data = _data;
337
338         ctl |= B43_PIO_TXCTL_WRITELO | B43_PIO_TXCTL_WRITEHI;
339         b43_piotx_write16(q, B43_PIO_TXCTL, ctl);
340
341         ssb_block_write(dev->dev, data, (data_len & ~1),
342                         q->mmio_base + B43_PIO_TXDATA,
343                         sizeof(u16));
344         if (data_len & 1) {
345                 u8 *tail = wl->pio_tailspace;
346                 BUILD_BUG_ON(sizeof(wl->pio_tailspace) < 2);
347
348                 /* Write the last byte. */
349                 ctl &= ~B43_PIO_TXCTL_WRITEHI;
350                 b43_piotx_write16(q, B43_PIO_TXCTL, ctl);
351                 tail[0] = data[data_len - 1];
352                 tail[1] = 0;
353                 ssb_block_write(dev->dev, tail, 2,
354                                 q->mmio_base + B43_PIO_TXDATA,
355                                 sizeof(u16));
356         }
357
358         return ctl;
359 }
360
361 static void pio_tx_frame_2byte_queue(struct b43_pio_txpacket *pack,
362                                      const u8 *hdr, unsigned int hdrlen)
363 {
364         struct b43_pio_txqueue *q = pack->queue;
365         const char *frame = pack->skb->data;
366         unsigned int frame_len = pack->skb->len;
367         u16 ctl;
368
369         ctl = b43_piotx_read16(q, B43_PIO_TXCTL);
370         ctl |= B43_PIO_TXCTL_FREADY;
371         ctl &= ~B43_PIO_TXCTL_EOF;
372
373         /* Transfer the header data. */
374         ctl = tx_write_2byte_queue(q, ctl, hdr, hdrlen);
375         /* Transfer the frame data. */
376         ctl = tx_write_2byte_queue(q, ctl, frame, frame_len);
377
378         ctl |= B43_PIO_TXCTL_EOF;
379         b43_piotx_write16(q, B43_PIO_TXCTL, ctl);
380 }
381
382 static u32 tx_write_4byte_queue(struct b43_pio_txqueue *q,
383                                 u32 ctl,
384                                 const void *_data,
385                                 unsigned int data_len)
386 {
387         struct b43_wldev *dev = q->dev;
388         struct b43_wl *wl = dev->wl;
389         const u8 *data = _data;
390
391         ctl |= B43_PIO8_TXCTL_0_7 | B43_PIO8_TXCTL_8_15 |
392                B43_PIO8_TXCTL_16_23 | B43_PIO8_TXCTL_24_31;
393         b43_piotx_write32(q, B43_PIO8_TXCTL, ctl);
394
395         ssb_block_write(dev->dev, data, (data_len & ~3),
396                         q->mmio_base + B43_PIO8_TXDATA,
397                         sizeof(u32));
398         if (data_len & 3) {
399                 u8 *tail = wl->pio_tailspace;
400                 BUILD_BUG_ON(sizeof(wl->pio_tailspace) < 4);
401
402                 memset(tail, 0, 4);
403                 /* Write the last few bytes. */
404                 ctl &= ~(B43_PIO8_TXCTL_8_15 | B43_PIO8_TXCTL_16_23 |
405                          B43_PIO8_TXCTL_24_31);
406                 switch (data_len & 3) {
407                 case 3:
408                         ctl |= B43_PIO8_TXCTL_16_23 | B43_PIO8_TXCTL_8_15;
409                         tail[0] = data[data_len - 3];
410                         tail[1] = data[data_len - 2];
411                         tail[2] = data[data_len - 1];
412                         break;
413                 case 2:
414                         ctl |= B43_PIO8_TXCTL_8_15;
415                         tail[0] = data[data_len - 2];
416                         tail[1] = data[data_len - 1];
417                         break;
418                 case 1:
419                         tail[0] = data[data_len - 1];
420                         break;
421                 }
422                 b43_piotx_write32(q, B43_PIO8_TXCTL, ctl);
423                 ssb_block_write(dev->dev, tail, 4,
424                                 q->mmio_base + B43_PIO8_TXDATA,
425                                 sizeof(u32));
426         }
427
428         return ctl;
429 }
430
431 static void pio_tx_frame_4byte_queue(struct b43_pio_txpacket *pack,
432                                      const u8 *hdr, unsigned int hdrlen)
433 {
434         struct b43_pio_txqueue *q = pack->queue;
435         const char *frame = pack->skb->data;
436         unsigned int frame_len = pack->skb->len;
437         u32 ctl;
438
439         ctl = b43_piotx_read32(q, B43_PIO8_TXCTL);
440         ctl |= B43_PIO8_TXCTL_FREADY;
441         ctl &= ~B43_PIO8_TXCTL_EOF;
442
443         /* Transfer the header data. */
444         ctl = tx_write_4byte_queue(q, ctl, hdr, hdrlen);
445         /* Transfer the frame data. */
446         ctl = tx_write_4byte_queue(q, ctl, frame, frame_len);
447
448         ctl |= B43_PIO8_TXCTL_EOF;
449         b43_piotx_write32(q, B43_PIO_TXCTL, ctl);
450 }
451
452 static int pio_tx_frame(struct b43_pio_txqueue *q,
453                         struct sk_buff *skb)
454 {
455         struct b43_wldev *dev = q->dev;
456         struct b43_wl *wl = dev->wl;
457         struct b43_pio_txpacket *pack;
458         u16 cookie;
459         int err;
460         unsigned int hdrlen;
461         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
462         struct b43_txhdr *txhdr = (struct b43_txhdr *)wl->pio_scratchspace;
463
464         B43_WARN_ON(list_empty(&q->packets_list));
465         pack = list_entry(q->packets_list.next,
466                           struct b43_pio_txpacket, list);
467
468         cookie = generate_cookie(q, pack);
469         hdrlen = b43_txhdr_size(dev);
470         BUILD_BUG_ON(sizeof(wl->pio_scratchspace) < sizeof(struct b43_txhdr));
471         B43_WARN_ON(sizeof(wl->pio_scratchspace) < hdrlen);
472         err = b43_generate_txhdr(dev, (u8 *)txhdr, skb,
473                                  info, cookie);
474         if (err)
475                 return err;
476
477         if (info->flags & IEEE80211_TX_CTL_SEND_AFTER_DTIM) {
478                 /* Tell the firmware about the cookie of the last
479                  * mcast frame, so it can clear the more-data bit in it. */
480                 b43_shm_write16(dev, B43_SHM_SHARED,
481                                 B43_SHM_SH_MCASTCOOKIE, cookie);
482         }
483
484         pack->skb = skb;
485         if (q->rev >= 8)
486                 pio_tx_frame_4byte_queue(pack, (const u8 *)txhdr, hdrlen);
487         else
488                 pio_tx_frame_2byte_queue(pack, (const u8 *)txhdr, hdrlen);
489
490         /* Remove it from the list of available packet slots.
491          * It will be put back when we receive the status report. */
492         list_del(&pack->list);
493
494         /* Update the queue statistics. */
495         q->buffer_used += roundup(skb->len + hdrlen, 4);
496         q->free_packet_slots -= 1;
497
498         return 0;
499 }
500
501 int b43_pio_tx(struct b43_wldev *dev, struct sk_buff *skb)
502 {
503         struct b43_pio_txqueue *q;
504         struct ieee80211_hdr *hdr;
505         unsigned int hdrlen, total_len;
506         int err = 0;
507         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
508
509         hdr = (struct ieee80211_hdr *)skb->data;
510
511         if (info->flags & IEEE80211_TX_CTL_SEND_AFTER_DTIM) {
512                 /* The multicast queue will be sent after the DTIM. */
513                 q = dev->pio.tx_queue_mcast;
514                 /* Set the frame More-Data bit. Ucode will clear it
515                  * for us on the last frame. */
516                 hdr->frame_control |= cpu_to_le16(IEEE80211_FCTL_MOREDATA);
517         } else {
518                 /* Decide by priority where to put this frame. */
519                 q = select_queue_by_priority(dev, skb_get_queue_mapping(skb));
520         }
521
522         hdrlen = b43_txhdr_size(dev);
523         total_len = roundup(skb->len + hdrlen, 4);
524
525         if (unlikely(total_len > q->buffer_size)) {
526                 err = -ENOBUFS;
527                 b43dbg(dev->wl, "PIO: TX packet longer than queue.\n");
528                 goto out;
529         }
530         if (unlikely(q->free_packet_slots == 0)) {
531                 err = -ENOBUFS;
532                 b43warn(dev->wl, "PIO: TX packet overflow.\n");
533                 goto out;
534         }
535         B43_WARN_ON(q->buffer_used > q->buffer_size);
536
537         if (total_len > (q->buffer_size - q->buffer_used)) {
538                 /* Not enough memory on the queue. */
539                 err = -EBUSY;
540                 ieee80211_stop_queue(dev->wl->hw, skb_get_queue_mapping(skb));
541                 q->stopped = 1;
542                 goto out;
543         }
544
545         /* Assign the queue number to the ring (if not already done before)
546          * so TX status handling can use it. The mac80211-queue to b43-queue
547          * mapping is static, so we don't need to store it per frame. */
548         q->queue_prio = skb_get_queue_mapping(skb);
549
550         err = pio_tx_frame(q, skb);
551         if (unlikely(err == -ENOKEY)) {
552                 /* Drop this packet, as we don't have the encryption key
553                  * anymore and must not transmit it unencrypted. */
554                 dev_kfree_skb_any(skb);
555                 err = 0;
556                 goto out;
557         }
558         if (unlikely(err)) {
559                 b43err(dev->wl, "PIO transmission failure\n");
560                 goto out;
561         }
562
563         B43_WARN_ON(q->buffer_used > q->buffer_size);
564         if (((q->buffer_size - q->buffer_used) < roundup(2 + 2 + 6, 4)) ||
565             (q->free_packet_slots == 0)) {
566                 /* The queue is full. */
567                 ieee80211_stop_queue(dev->wl->hw, skb_get_queue_mapping(skb));
568                 q->stopped = 1;
569         }
570
571 out:
572         return err;
573 }
574
575 void b43_pio_handle_txstatus(struct b43_wldev *dev,
576                              const struct b43_txstatus *status)
577 {
578         struct b43_pio_txqueue *q;
579         struct b43_pio_txpacket *pack = NULL;
580         unsigned int total_len;
581         struct ieee80211_tx_info *info;
582
583         q = parse_cookie(dev, status->cookie, &pack);
584         if (unlikely(!q))
585                 return;
586         B43_WARN_ON(!pack);
587
588         info = IEEE80211_SKB_CB(pack->skb);
589
590         b43_fill_txstatus_report(dev, info, status);
591
592         total_len = pack->skb->len + b43_txhdr_size(dev);
593         total_len = roundup(total_len, 4);
594         q->buffer_used -= total_len;
595         q->free_packet_slots += 1;
596
597         ieee80211_tx_status(dev->wl->hw, pack->skb);
598         pack->skb = NULL;
599         list_add(&pack->list, &q->packets_list);
600
601         if (q->stopped) {
602                 ieee80211_wake_queue(dev->wl->hw, q->queue_prio);
603                 q->stopped = 0;
604         }
605 }
606
607 /* Returns whether we should fetch another frame. */
608 static bool pio_rx_frame(struct b43_pio_rxqueue *q)
609 {
610         struct b43_wldev *dev = q->dev;
611         struct b43_wl *wl = dev->wl;
612         u16 len;
613         u32 macstat;
614         unsigned int i, padding;
615         struct sk_buff *skb;
616         const char *err_msg = NULL;
617         struct b43_rxhdr_fw4 *rxhdr =
618                 (struct b43_rxhdr_fw4 *)wl->pio_scratchspace;
619
620         BUILD_BUG_ON(sizeof(wl->pio_scratchspace) < sizeof(*rxhdr));
621         memset(rxhdr, 0, sizeof(*rxhdr));
622
623         /* Check if we have data and wait for it to get ready. */
624         if (q->rev >= 8) {
625                 u32 ctl;
626
627                 ctl = b43_piorx_read32(q, B43_PIO8_RXCTL);
628                 if (!(ctl & B43_PIO8_RXCTL_FRAMERDY))
629                         return 0;
630                 b43_piorx_write32(q, B43_PIO8_RXCTL,
631                                   B43_PIO8_RXCTL_FRAMERDY);
632                 for (i = 0; i < 10; i++) {
633                         ctl = b43_piorx_read32(q, B43_PIO8_RXCTL);
634                         if (ctl & B43_PIO8_RXCTL_DATARDY)
635                                 goto data_ready;
636                         udelay(10);
637                 }
638         } else {
639                 u16 ctl;
640
641                 ctl = b43_piorx_read16(q, B43_PIO_RXCTL);
642                 if (!(ctl & B43_PIO_RXCTL_FRAMERDY))
643                         return 0;
644                 b43_piorx_write16(q, B43_PIO_RXCTL,
645                                   B43_PIO_RXCTL_FRAMERDY);
646                 for (i = 0; i < 10; i++) {
647                         ctl = b43_piorx_read16(q, B43_PIO_RXCTL);
648                         if (ctl & B43_PIO_RXCTL_DATARDY)
649                                 goto data_ready;
650                         udelay(10);
651                 }
652         }
653         b43dbg(q->dev->wl, "PIO RX timed out\n");
654         return 1;
655 data_ready:
656
657         /* Get the preamble (RX header) */
658         if (q->rev >= 8) {
659                 ssb_block_read(dev->dev, rxhdr, sizeof(*rxhdr),
660                                q->mmio_base + B43_PIO8_RXDATA,
661                                sizeof(u32));
662         } else {
663                 ssb_block_read(dev->dev, rxhdr, sizeof(*rxhdr),
664                                q->mmio_base + B43_PIO_RXDATA,
665                                sizeof(u16));
666         }
667         /* Sanity checks. */
668         len = le16_to_cpu(rxhdr->frame_len);
669         if (unlikely(len > 0x700)) {
670                 err_msg = "len > 0x700";
671                 goto rx_error;
672         }
673         if (unlikely(len == 0)) {
674                 err_msg = "len == 0";
675                 goto rx_error;
676         }
677
678         macstat = le32_to_cpu(rxhdr->mac_status);
679         if (macstat & B43_RX_MAC_FCSERR) {
680                 if (!(q->dev->wl->filter_flags & FIF_FCSFAIL)) {
681                         /* Drop frames with failed FCS. */
682                         err_msg = "Frame FCS error";
683                         goto rx_error;
684                 }
685         }
686
687         /* We always pad 2 bytes, as that's what upstream code expects
688          * due to the RX-header being 30 bytes. In case the frame is
689          * unaligned, we pad another 2 bytes. */
690         padding = (macstat & B43_RX_MAC_PADDING) ? 2 : 0;
691         skb = dev_alloc_skb(len + padding + 2);
692         if (unlikely(!skb)) {
693                 err_msg = "Out of memory";
694                 goto rx_error;
695         }
696         skb_reserve(skb, 2);
697         skb_put(skb, len + padding);
698         if (q->rev >= 8) {
699                 ssb_block_read(dev->dev, skb->data + padding, (len & ~3),
700                                q->mmio_base + B43_PIO8_RXDATA,
701                                sizeof(u32));
702                 if (len & 3) {
703                         u8 *tail = wl->pio_tailspace;
704                         BUILD_BUG_ON(sizeof(wl->pio_tailspace) < 4);
705
706                         /* Read the last few bytes. */
707                         ssb_block_read(dev->dev, tail, 4,
708                                        q->mmio_base + B43_PIO8_RXDATA,
709                                        sizeof(u32));
710                         switch (len & 3) {
711                         case 3:
712                                 skb->data[len + padding - 3] = tail[0];
713                                 skb->data[len + padding - 2] = tail[1];
714                                 skb->data[len + padding - 1] = tail[2];
715                                 break;
716                         case 2:
717                                 skb->data[len + padding - 2] = tail[0];
718                                 skb->data[len + padding - 1] = tail[1];
719                                 break;
720                         case 1:
721                                 skb->data[len + padding - 1] = tail[0];
722                                 break;
723                         }
724                 }
725         } else {
726                 ssb_block_read(dev->dev, skb->data + padding, (len & ~1),
727                                q->mmio_base + B43_PIO_RXDATA,
728                                sizeof(u16));
729                 if (len & 1) {
730                         u8 *tail = wl->pio_tailspace;
731                         BUILD_BUG_ON(sizeof(wl->pio_tailspace) < 2);
732
733                         /* Read the last byte. */
734                         ssb_block_read(dev->dev, tail, 2,
735                                        q->mmio_base + B43_PIO_RXDATA,
736                                        sizeof(u16));
737                         skb->data[len + padding - 1] = tail[0];
738                 }
739         }
740
741         b43_rx(q->dev, skb, rxhdr);
742
743         return 1;
744
745 rx_error:
746         if (err_msg)
747                 b43dbg(q->dev->wl, "PIO RX error: %s\n", err_msg);
748         if (q->rev >= 8)
749                 b43_piorx_write32(q, B43_PIO8_RXCTL, B43_PIO8_RXCTL_DATARDY);
750         else
751                 b43_piorx_write16(q, B43_PIO_RXCTL, B43_PIO_RXCTL_DATARDY);
752
753         return 1;
754 }
755
756 void b43_pio_rx(struct b43_pio_rxqueue *q)
757 {
758         unsigned int count = 0;
759         bool stop;
760
761         while (1) {
762                 stop = (pio_rx_frame(q) == 0);
763                 if (stop)
764                         break;
765                 cond_resched();
766                 if (WARN_ON_ONCE(++count > 10000))
767                         break;
768         }
769 }
770
771 static void b43_pio_tx_suspend_queue(struct b43_pio_txqueue *q)
772 {
773         if (q->rev >= 8) {
774                 b43_piotx_write32(q, B43_PIO8_TXCTL,
775                                   b43_piotx_read32(q, B43_PIO8_TXCTL)
776                                   | B43_PIO8_TXCTL_SUSPREQ);
777         } else {
778                 b43_piotx_write16(q, B43_PIO_TXCTL,
779                                   b43_piotx_read16(q, B43_PIO_TXCTL)
780                                   | B43_PIO_TXCTL_SUSPREQ);
781         }
782 }
783
784 static void b43_pio_tx_resume_queue(struct b43_pio_txqueue *q)
785 {
786         if (q->rev >= 8) {
787                 b43_piotx_write32(q, B43_PIO8_TXCTL,
788                                   b43_piotx_read32(q, B43_PIO8_TXCTL)
789                                   & ~B43_PIO8_TXCTL_SUSPREQ);
790         } else {
791                 b43_piotx_write16(q, B43_PIO_TXCTL,
792                                   b43_piotx_read16(q, B43_PIO_TXCTL)
793                                   & ~B43_PIO_TXCTL_SUSPREQ);
794         }
795 }
796
797 void b43_pio_tx_suspend(struct b43_wldev *dev)
798 {
799         b43_power_saving_ctl_bits(dev, B43_PS_AWAKE);
800         b43_pio_tx_suspend_queue(dev->pio.tx_queue_AC_BK);
801         b43_pio_tx_suspend_queue(dev->pio.tx_queue_AC_BE);
802         b43_pio_tx_suspend_queue(dev->pio.tx_queue_AC_VI);
803         b43_pio_tx_suspend_queue(dev->pio.tx_queue_AC_VO);
804         b43_pio_tx_suspend_queue(dev->pio.tx_queue_mcast);
805 }
806
807 void b43_pio_tx_resume(struct b43_wldev *dev)
808 {
809         b43_pio_tx_resume_queue(dev->pio.tx_queue_mcast);
810         b43_pio_tx_resume_queue(dev->pio.tx_queue_AC_VO);
811         b43_pio_tx_resume_queue(dev->pio.tx_queue_AC_VI);
812         b43_pio_tx_resume_queue(dev->pio.tx_queue_AC_BE);
813         b43_pio_tx_resume_queue(dev->pio.tx_queue_AC_BK);
814         b43_power_saving_ctl_bits(dev, 0);
815 }