Merge tag 'mlx5-updates-2018-05-17' of git://git.kernel.org/pub/scm/linux/kernel...
[sfrench/cifs-2.6.git] / drivers / net / ethernet / amd / xgbe / xgbe-main.c
1 /*
2  * AMD 10Gb Ethernet driver
3  *
4  * This file is available to you under your choice of the following two
5  * licenses:
6  *
7  * License 1: GPLv2
8  *
9  * Copyright (c) 2014-2016 Advanced Micro Devices, Inc.
10  *
11  * This file is free software; you may copy, redistribute and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation, either version 2 of the License, or (at
14  * your option) any later version.
15  *
16  * This file is distributed in the hope that it will be useful, but
17  * WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
19  * General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
23  *
24  * This file incorporates work covered by the following copyright and
25  * permission notice:
26  *     The Synopsys DWC ETHER XGMAC Software Driver and documentation
27  *     (hereinafter "Software") is an unsupported proprietary work of Synopsys,
28  *     Inc. unless otherwise expressly agreed to in writing between Synopsys
29  *     and you.
30  *
31  *     The Software IS NOT an item of Licensed Software or Licensed Product
32  *     under any End User Software License Agreement or Agreement for Licensed
33  *     Product with Synopsys or any supplement thereto.  Permission is hereby
34  *     granted, free of charge, to any person obtaining a copy of this software
35  *     annotated with this license and the Software, to deal in the Software
36  *     without restriction, including without limitation the rights to use,
37  *     copy, modify, merge, publish, distribute, sublicense, and/or sell copies
38  *     of the Software, and to permit persons to whom the Software is furnished
39  *     to do so, subject to the following conditions:
40  *
41  *     The above copyright notice and this permission notice shall be included
42  *     in all copies or substantial portions of the Software.
43  *
44  *     THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
45  *     BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
46  *     TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A
47  *     PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS
48  *     BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
49  *     CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
50  *     SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
51  *     INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
52  *     CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
53  *     ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
54  *     THE POSSIBILITY OF SUCH DAMAGE.
55  *
56  *
57  * License 2: Modified BSD
58  *
59  * Copyright (c) 2014-2016 Advanced Micro Devices, Inc.
60  * All rights reserved.
61  *
62  * Redistribution and use in source and binary forms, with or without
63  * modification, are permitted provided that the following conditions are met:
64  *     * Redistributions of source code must retain the above copyright
65  *       notice, this list of conditions and the following disclaimer.
66  *     * Redistributions in binary form must reproduce the above copyright
67  *       notice, this list of conditions and the following disclaimer in the
68  *       documentation and/or other materials provided with the distribution.
69  *     * Neither the name of Advanced Micro Devices, Inc. nor the
70  *       names of its contributors may be used to endorse or promote products
71  *       derived from this software without specific prior written permission.
72  *
73  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
74  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
75  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
76  * ARE DISCLAIMED. IN NO EVENT SHALL <COPYRIGHT HOLDER> BE LIABLE FOR ANY
77  * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
78  * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
79  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
80  * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
81  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
82  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
83  *
84  * This file incorporates work covered by the following copyright and
85  * permission notice:
86  *     The Synopsys DWC ETHER XGMAC Software Driver and documentation
87  *     (hereinafter "Software") is an unsupported proprietary work of Synopsys,
88  *     Inc. unless otherwise expressly agreed to in writing between Synopsys
89  *     and you.
90  *
91  *     The Software IS NOT an item of Licensed Software or Licensed Product
92  *     under any End User Software License Agreement or Agreement for Licensed
93  *     Product with Synopsys or any supplement thereto.  Permission is hereby
94  *     granted, free of charge, to any person obtaining a copy of this software
95  *     annotated with this license and the Software, to deal in the Software
96  *     without restriction, including without limitation the rights to use,
97  *     copy, modify, merge, publish, distribute, sublicense, and/or sell copies
98  *     of the Software, and to permit persons to whom the Software is furnished
99  *     to do so, subject to the following conditions:
100  *
101  *     The above copyright notice and this permission notice shall be included
102  *     in all copies or substantial portions of the Software.
103  *
104  *     THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
105  *     BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
106  *     TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A
107  *     PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS
108  *     BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
109  *     CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
110  *     SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
111  *     INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
112  *     CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
113  *     ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
114  *     THE POSSIBILITY OF SUCH DAMAGE.
115  */
116
117 #include <linux/module.h>
118 #include <linux/device.h>
119 #include <linux/spinlock.h>
120 #include <linux/netdevice.h>
121 #include <linux/etherdevice.h>
122 #include <linux/io.h>
123 #include <linux/notifier.h>
124
125 #include "xgbe.h"
126 #include "xgbe-common.h"
127
128 MODULE_AUTHOR("Tom Lendacky <thomas.lendacky@amd.com>");
129 MODULE_LICENSE("Dual BSD/GPL");
130 MODULE_VERSION(XGBE_DRV_VERSION);
131 MODULE_DESCRIPTION(XGBE_DRV_DESC);
132
133 static int debug = -1;
134 module_param(debug, int, 0644);
135 MODULE_PARM_DESC(debug, " Network interface message level setting");
136
137 static const u32 default_msg_level = (NETIF_MSG_LINK | NETIF_MSG_IFDOWN |
138                                       NETIF_MSG_IFUP);
139
140 static void xgbe_default_config(struct xgbe_prv_data *pdata)
141 {
142         DBGPR("-->xgbe_default_config\n");
143
144         pdata->blen = DMA_SBMR_BLEN_64;
145         pdata->pbl = DMA_PBL_128;
146         pdata->aal = 1;
147         pdata->rd_osr_limit = 8;
148         pdata->wr_osr_limit = 8;
149         pdata->tx_sf_mode = MTL_TSF_ENABLE;
150         pdata->tx_threshold = MTL_TX_THRESHOLD_64;
151         pdata->tx_osp_mode = DMA_OSP_ENABLE;
152         pdata->rx_sf_mode = MTL_RSF_DISABLE;
153         pdata->rx_threshold = MTL_RX_THRESHOLD_64;
154         pdata->pause_autoneg = 1;
155         pdata->tx_pause = 1;
156         pdata->rx_pause = 1;
157         pdata->phy_speed = SPEED_UNKNOWN;
158         pdata->power_down = 0;
159
160         DBGPR("<--xgbe_default_config\n");
161 }
162
163 static void xgbe_init_all_fptrs(struct xgbe_prv_data *pdata)
164 {
165         xgbe_init_function_ptrs_dev(&pdata->hw_if);
166         xgbe_init_function_ptrs_phy(&pdata->phy_if);
167         xgbe_init_function_ptrs_i2c(&pdata->i2c_if);
168         xgbe_init_function_ptrs_desc(&pdata->desc_if);
169
170         pdata->vdata->init_function_ptrs_phy_impl(&pdata->phy_if);
171 }
172
173 struct xgbe_prv_data *xgbe_alloc_pdata(struct device *dev)
174 {
175         struct xgbe_prv_data *pdata;
176         struct net_device *netdev;
177
178         netdev = alloc_etherdev_mq(sizeof(struct xgbe_prv_data),
179                                    XGBE_MAX_DMA_CHANNELS);
180         if (!netdev) {
181                 dev_err(dev, "alloc_etherdev_mq failed\n");
182                 return ERR_PTR(-ENOMEM);
183         }
184         SET_NETDEV_DEV(netdev, dev);
185         pdata = netdev_priv(netdev);
186         pdata->netdev = netdev;
187         pdata->dev = dev;
188
189         spin_lock_init(&pdata->lock);
190         spin_lock_init(&pdata->xpcs_lock);
191         mutex_init(&pdata->rss_mutex);
192         spin_lock_init(&pdata->tstamp_lock);
193         mutex_init(&pdata->i2c_mutex);
194         init_completion(&pdata->i2c_complete);
195         init_completion(&pdata->mdio_complete);
196         INIT_LIST_HEAD(&pdata->vxlan_ports);
197
198         pdata->msg_enable = netif_msg_init(debug, default_msg_level);
199
200         set_bit(XGBE_DOWN, &pdata->dev_state);
201         set_bit(XGBE_STOPPED, &pdata->dev_state);
202
203         return pdata;
204 }
205
206 void xgbe_free_pdata(struct xgbe_prv_data *pdata)
207 {
208         struct net_device *netdev = pdata->netdev;
209
210         free_netdev(netdev);
211 }
212
213 void xgbe_set_counts(struct xgbe_prv_data *pdata)
214 {
215         /* Set all the function pointers */
216         xgbe_init_all_fptrs(pdata);
217
218         /* Populate the hardware features */
219         xgbe_get_all_hw_features(pdata);
220
221         /* Set default max values if not provided */
222         if (!pdata->tx_max_channel_count)
223                 pdata->tx_max_channel_count = pdata->hw_feat.tx_ch_cnt;
224         if (!pdata->rx_max_channel_count)
225                 pdata->rx_max_channel_count = pdata->hw_feat.rx_ch_cnt;
226
227         if (!pdata->tx_max_q_count)
228                 pdata->tx_max_q_count = pdata->hw_feat.tx_q_cnt;
229         if (!pdata->rx_max_q_count)
230                 pdata->rx_max_q_count = pdata->hw_feat.rx_q_cnt;
231
232         /* Calculate the number of Tx and Rx rings to be created
233          *  -Tx (DMA) Channels map 1-to-1 to Tx Queues so set
234          *   the number of Tx queues to the number of Tx channels
235          *   enabled
236          *  -Rx (DMA) Channels do not map 1-to-1 so use the actual
237          *   number of Rx queues or maximum allowed
238          */
239         pdata->tx_ring_count = min_t(unsigned int, num_online_cpus(),
240                                      pdata->hw_feat.tx_ch_cnt);
241         pdata->tx_ring_count = min_t(unsigned int, pdata->tx_ring_count,
242                                      pdata->tx_max_channel_count);
243         pdata->tx_ring_count = min_t(unsigned int, pdata->tx_ring_count,
244                                      pdata->tx_max_q_count);
245
246         pdata->tx_q_count = pdata->tx_ring_count;
247
248         pdata->rx_ring_count = min_t(unsigned int, num_online_cpus(),
249                                      pdata->hw_feat.rx_ch_cnt);
250         pdata->rx_ring_count = min_t(unsigned int, pdata->rx_ring_count,
251                                      pdata->rx_max_channel_count);
252
253         pdata->rx_q_count = min_t(unsigned int, pdata->hw_feat.rx_q_cnt,
254                                   pdata->rx_max_q_count);
255
256         if (netif_msg_probe(pdata)) {
257                 dev_dbg(pdata->dev, "TX/RX DMA channel count = %u/%u\n",
258                         pdata->tx_ring_count, pdata->rx_ring_count);
259                 dev_dbg(pdata->dev, "TX/RX hardware queue count = %u/%u\n",
260                         pdata->tx_q_count, pdata->rx_q_count);
261         }
262 }
263
264 int xgbe_config_netdev(struct xgbe_prv_data *pdata)
265 {
266         struct net_device *netdev = pdata->netdev;
267         struct device *dev = pdata->dev;
268         unsigned int i;
269         int ret;
270
271         netdev->irq = pdata->dev_irq;
272         netdev->base_addr = (unsigned long)pdata->xgmac_regs;
273         memcpy(netdev->dev_addr, pdata->mac_addr, netdev->addr_len);
274
275         /* Initialize ECC timestamps */
276         pdata->tx_sec_period = jiffies;
277         pdata->tx_ded_period = jiffies;
278         pdata->rx_sec_period = jiffies;
279         pdata->rx_ded_period = jiffies;
280         pdata->desc_sec_period = jiffies;
281         pdata->desc_ded_period = jiffies;
282
283         /* Issue software reset to device */
284         ret = pdata->hw_if.exit(pdata);
285         if (ret) {
286                 dev_err(dev, "software reset failed\n");
287                 return ret;
288         }
289
290         /* Set default configuration data */
291         xgbe_default_config(pdata);
292
293         /* Set the DMA mask */
294         ret = dma_set_mask_and_coherent(dev,
295                                         DMA_BIT_MASK(pdata->hw_feat.dma_width));
296         if (ret) {
297                 dev_err(dev, "dma_set_mask_and_coherent failed\n");
298                 return ret;
299         }
300
301         /* Set default max values if not provided */
302         if (!pdata->tx_max_fifo_size)
303                 pdata->tx_max_fifo_size = pdata->hw_feat.tx_fifo_size;
304         if (!pdata->rx_max_fifo_size)
305                 pdata->rx_max_fifo_size = pdata->hw_feat.rx_fifo_size;
306
307         /* Set and validate the number of descriptors for a ring */
308         BUILD_BUG_ON_NOT_POWER_OF_2(XGBE_TX_DESC_CNT);
309         pdata->tx_desc_count = XGBE_TX_DESC_CNT;
310
311         BUILD_BUG_ON_NOT_POWER_OF_2(XGBE_RX_DESC_CNT);
312         pdata->rx_desc_count = XGBE_RX_DESC_CNT;
313
314         /* Adjust the number of queues based on interrupts assigned */
315         if (pdata->channel_irq_count) {
316                 pdata->tx_ring_count = min_t(unsigned int, pdata->tx_ring_count,
317                                              pdata->channel_irq_count);
318                 pdata->rx_ring_count = min_t(unsigned int, pdata->rx_ring_count,
319                                              pdata->channel_irq_count);
320
321                 if (netif_msg_probe(pdata))
322                         dev_dbg(pdata->dev,
323                                 "adjusted TX/RX DMA channel count = %u/%u\n",
324                                 pdata->tx_ring_count, pdata->rx_ring_count);
325         }
326
327         /* Set the number of queues */
328         ret = netif_set_real_num_tx_queues(netdev, pdata->tx_ring_count);
329         if (ret) {
330                 dev_err(dev, "error setting real tx queue count\n");
331                 return ret;
332         }
333
334         ret = netif_set_real_num_rx_queues(netdev, pdata->rx_ring_count);
335         if (ret) {
336                 dev_err(dev, "error setting real rx queue count\n");
337                 return ret;
338         }
339
340         /* Initialize RSS hash key and lookup table */
341         netdev_rss_key_fill(pdata->rss_key, sizeof(pdata->rss_key));
342
343         for (i = 0; i < XGBE_RSS_MAX_TABLE_SIZE; i++)
344                 XGMAC_SET_BITS(pdata->rss_table[i], MAC_RSSDR, DMCH,
345                                i % pdata->rx_ring_count);
346
347         XGMAC_SET_BITS(pdata->rss_options, MAC_RSSCR, IP2TE, 1);
348         XGMAC_SET_BITS(pdata->rss_options, MAC_RSSCR, TCP4TE, 1);
349         XGMAC_SET_BITS(pdata->rss_options, MAC_RSSCR, UDP4TE, 1);
350
351         /* Call MDIO/PHY initialization routine */
352         pdata->debugfs_an_cdr_workaround = pdata->vdata->an_cdr_workaround;
353         ret = pdata->phy_if.phy_init(pdata);
354         if (ret)
355                 return ret;
356
357         /* Set device operations */
358         netdev->netdev_ops = xgbe_get_netdev_ops();
359         netdev->ethtool_ops = xgbe_get_ethtool_ops();
360 #ifdef CONFIG_AMD_XGBE_DCB
361         netdev->dcbnl_ops = xgbe_get_dcbnl_ops();
362 #endif
363
364         /* Set device features */
365         netdev->hw_features = NETIF_F_SG |
366                               NETIF_F_IP_CSUM |
367                               NETIF_F_IPV6_CSUM |
368                               NETIF_F_RXCSUM |
369                               NETIF_F_TSO |
370                               NETIF_F_TSO6 |
371                               NETIF_F_GRO |
372                               NETIF_F_HW_VLAN_CTAG_RX |
373                               NETIF_F_HW_VLAN_CTAG_TX |
374                               NETIF_F_HW_VLAN_CTAG_FILTER;
375
376         if (pdata->hw_feat.rss)
377                 netdev->hw_features |= NETIF_F_RXHASH;
378
379         if (pdata->hw_feat.vxn) {
380                 netdev->hw_enc_features = NETIF_F_SG |
381                                           NETIF_F_IP_CSUM |
382                                           NETIF_F_IPV6_CSUM |
383                                           NETIF_F_RXCSUM |
384                                           NETIF_F_TSO |
385                                           NETIF_F_TSO6 |
386                                           NETIF_F_GRO |
387                                           NETIF_F_GSO_UDP_TUNNEL |
388                                           NETIF_F_GSO_UDP_TUNNEL_CSUM |
389                                           NETIF_F_RX_UDP_TUNNEL_PORT;
390
391                 netdev->hw_features |= NETIF_F_GSO_UDP_TUNNEL |
392                                        NETIF_F_GSO_UDP_TUNNEL_CSUM |
393                                        NETIF_F_RX_UDP_TUNNEL_PORT;
394
395                 pdata->vxlan_offloads_set = 1;
396                 pdata->vxlan_features = NETIF_F_GSO_UDP_TUNNEL |
397                                         NETIF_F_GSO_UDP_TUNNEL_CSUM |
398                                         NETIF_F_RX_UDP_TUNNEL_PORT;
399         }
400
401         netdev->vlan_features |= NETIF_F_SG |
402                                  NETIF_F_IP_CSUM |
403                                  NETIF_F_IPV6_CSUM |
404                                  NETIF_F_TSO |
405                                  NETIF_F_TSO6;
406
407         netdev->features |= netdev->hw_features;
408         pdata->netdev_features = netdev->features;
409
410         netdev->priv_flags |= IFF_UNICAST_FLT;
411         netdev->min_mtu = 0;
412         netdev->max_mtu = XGMAC_JUMBO_PACKET_MTU;
413
414         /* Use default watchdog timeout */
415         netdev->watchdog_timeo = 0;
416
417         xgbe_init_rx_coalesce(pdata);
418         xgbe_init_tx_coalesce(pdata);
419
420         netif_carrier_off(netdev);
421         ret = register_netdev(netdev);
422         if (ret) {
423                 dev_err(dev, "net device registration failed\n");
424                 return ret;
425         }
426
427         if (IS_REACHABLE(CONFIG_PTP_1588_CLOCK))
428                 xgbe_ptp_register(pdata);
429
430         xgbe_debugfs_init(pdata);
431
432         netif_dbg(pdata, drv, pdata->netdev, "%u Tx software queues\n",
433                   pdata->tx_ring_count);
434         netif_dbg(pdata, drv, pdata->netdev, "%u Rx software queues\n",
435                   pdata->rx_ring_count);
436
437         return 0;
438 }
439
440 void xgbe_deconfig_netdev(struct xgbe_prv_data *pdata)
441 {
442         struct net_device *netdev = pdata->netdev;
443
444         xgbe_debugfs_exit(pdata);
445
446         if (IS_REACHABLE(CONFIG_PTP_1588_CLOCK))
447                 xgbe_ptp_unregister(pdata);
448
449         unregister_netdev(netdev);
450
451         pdata->phy_if.phy_exit(pdata);
452 }
453
454 static int xgbe_netdev_event(struct notifier_block *nb, unsigned long event,
455                              void *data)
456 {
457         struct net_device *netdev = netdev_notifier_info_to_dev(data);
458         struct xgbe_prv_data *pdata = netdev_priv(netdev);
459
460         if (netdev->netdev_ops != xgbe_get_netdev_ops())
461                 goto out;
462
463         switch (event) {
464         case NETDEV_CHANGENAME:
465                 xgbe_debugfs_rename(pdata);
466                 break;
467
468         default:
469                 break;
470         }
471
472 out:
473         return NOTIFY_DONE;
474 }
475
476 static struct notifier_block xgbe_netdev_notifier = {
477         .notifier_call = xgbe_netdev_event,
478 };
479
480 static int __init xgbe_mod_init(void)
481 {
482         int ret;
483
484         ret = register_netdevice_notifier(&xgbe_netdev_notifier);
485         if (ret)
486                 return ret;
487
488         ret = xgbe_platform_init();
489         if (ret)
490                 return ret;
491
492         ret = xgbe_pci_init();
493         if (ret)
494                 return ret;
495
496         return 0;
497 }
498
499 static void __exit xgbe_mod_exit(void)
500 {
501         xgbe_pci_exit();
502
503         xgbe_platform_exit();
504
505         unregister_netdevice_notifier(&xgbe_netdev_notifier);
506 }
507
508 module_init(xgbe_mod_init);
509 module_exit(xgbe_mod_exit);