Merge tag 'nfsd-4.16' of git://linux-nfs.org/~bfields/linux
[sfrench/cifs-2.6.git] / arch / arm / mach-imx / common.h
1 /*
2  * Copyright 2004-2014 Freescale Semiconductor, Inc. All Rights Reserved.
3  */
4
5 /*
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  */
10
11 #ifndef __ASM_ARCH_MXC_COMMON_H__
12 #define __ASM_ARCH_MXC_COMMON_H__
13
14 #include <linux/reboot.h>
15
16 struct irq_data;
17 struct platform_device;
18 struct pt_regs;
19 struct clk;
20 struct device_node;
21 enum mxc_cpu_pwr_mode;
22 struct of_device_id;
23
24 void mx21_map_io(void);
25 void mx27_map_io(void);
26 void mx31_map_io(void);
27 void mx35_map_io(void);
28 void imx21_init_early(void);
29 void imx27_init_early(void);
30 void imx31_init_early(void);
31 void imx35_init_early(void);
32 void mxc_init_irq(void __iomem *);
33 void mx21_init_irq(void);
34 void mx27_init_irq(void);
35 void mx31_init_irq(void);
36 void mx35_init_irq(void);
37 void imx21_soc_init(void);
38 void imx27_soc_init(void);
39 void imx31_soc_init(void);
40 void imx35_soc_init(void);
41 void epit_timer_init(void __iomem *base, int irq);
42 int mx21_clocks_init(unsigned long lref, unsigned long fref);
43 int mx27_clocks_init(unsigned long fref);
44 int mx31_clocks_init(unsigned long fref);
45 int mx35_clocks_init(void);
46 struct platform_device *mxc_register_gpio(char *name, int id,
47         resource_size_t iobase, resource_size_t iosize, int irq, int irq_high);
48 void mxc_set_cpu_type(unsigned int type);
49 void mxc_restart(enum reboot_mode, const char *);
50 void mxc_arch_reset_init(void __iomem *);
51 void imx1_reset_init(void __iomem *);
52 void imx_set_aips(void __iomem *);
53 void imx_aips_allow_unprivileged_access(const char *compat);
54 int mxc_device_init(void);
55 void imx_set_soc_revision(unsigned int rev);
56 void imx_init_revision_from_anatop(void);
57 struct device *imx_soc_device_init(void);
58 void imx6_enable_rbc(bool enable);
59 void imx_gpc_check_dt(void);
60 void imx_gpc_set_arm_power_in_lpm(bool power_off);
61 void imx_gpc_set_arm_power_up_timing(u32 sw2iso, u32 sw);
62 void imx_gpc_set_arm_power_down_timing(u32 sw2iso, u32 sw);
63 void imx25_pm_init(void);
64 void imx27_pm_init(void);
65
66 enum mxc_cpu_pwr_mode {
67         WAIT_CLOCKED,           /* wfi only */
68         WAIT_UNCLOCKED,         /* WAIT */
69         WAIT_UNCLOCKED_POWER_OFF,       /* WAIT + SRPG */
70         STOP_POWER_ON,          /* just STOP */
71         STOP_POWER_OFF,         /* STOP + SRPG */
72 };
73
74 void imx_enable_cpu(int cpu, bool enable);
75 void imx_set_cpu_jump(int cpu, void *jump_addr);
76 u32 imx_get_cpu_arg(int cpu);
77 void imx_set_cpu_arg(int cpu, u32 arg);
78 #ifdef CONFIG_SMP
79 void v7_secondary_startup(void);
80 void imx_scu_map_io(void);
81 void imx_smp_prepare(void);
82 #else
83 static inline void imx_scu_map_io(void) {}
84 static inline void imx_smp_prepare(void) {}
85 #endif
86 void imx_src_init(void);
87 void imx_gpc_pre_suspend(bool arm_power_off);
88 void imx_gpc_post_resume(void);
89 void imx_gpc_mask_all(void);
90 void imx_gpc_restore_all(void);
91 void imx_gpc_hwirq_mask(unsigned int hwirq);
92 void imx_gpc_hwirq_unmask(unsigned int hwirq);
93 void imx_anatop_init(void);
94 void imx_anatop_pre_suspend(void);
95 void imx_anatop_post_resume(void);
96 int imx6_set_lpm(enum mxc_cpu_pwr_mode mode);
97 void imx6_set_int_mem_clk_lpm(bool enable);
98 void imx6sl_set_wait_clk(bool enter);
99 int imx_mmdc_get_ddr_type(void);
100
101 void imx_cpu_die(unsigned int cpu);
102 int imx_cpu_kill(unsigned int cpu);
103
104 #ifdef CONFIG_SUSPEND
105 void v7_cpu_resume(void);
106 void imx53_suspend(void __iomem *ocram_vbase);
107 extern const u32 imx53_suspend_sz;
108 void imx6_suspend(void __iomem *ocram_vbase);
109 #else
110 static inline void v7_cpu_resume(void) {}
111 static inline void imx53_suspend(void __iomem *ocram_vbase) {}
112 static const u32 imx53_suspend_sz;
113 static inline void imx6_suspend(void __iomem *ocram_vbase) {}
114 #endif
115
116 void imx6_pm_ccm_init(const char *ccm_compat);
117 void imx6q_pm_init(void);
118 void imx6dl_pm_init(void);
119 void imx6sl_pm_init(void);
120 void imx6sx_pm_init(void);
121 void imx6ul_pm_init(void);
122
123 #ifdef CONFIG_PM
124 void imx51_pm_init(void);
125 void imx53_pm_init(void);
126 #else
127 static inline void imx51_pm_init(void) {}
128 static inline void imx53_pm_init(void) {}
129 #endif
130
131 #ifdef CONFIG_NEON
132 int mx51_neon_fixup(void);
133 #else
134 static inline int mx51_neon_fixup(void) { return 0; }
135 #endif
136
137 #ifdef CONFIG_CACHE_L2X0
138 void imx_init_l2cache(void);
139 #else
140 static inline void imx_init_l2cache(void) {}
141 #endif
142
143 extern const struct smp_operations imx_smp_ops;
144 extern const struct smp_operations ls1021a_smp_ops;
145
146 #endif