Merge branch 'for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git/dtor/input
[sfrench/cifs-2.6.git] / Documentation / devicetree / bindings / soc / fsl / cpm_qe / gpio.txt
1 Every GPIO controller node must have #gpio-cells property defined,
2 this information will be used to translate gpio-specifiers.
3
4 On CPM1 devices, all ports are using slightly different register layouts.
5 Ports A, C and D are 16bit ports and Ports B and E are 32bit ports.
6
7 On CPM2 devices, all ports are 32bit ports and use a common register layout.
8
9 Required properties:
10 - compatible : "fsl,cpm1-pario-bank-a", "fsl,cpm1-pario-bank-b",
11   "fsl,cpm1-pario-bank-c", "fsl,cpm1-pario-bank-d",
12   "fsl,cpm1-pario-bank-e", "fsl,cpm2-pario-bank"
13 - #gpio-cells : Should be two. The first cell is the pin number and the
14   second cell is used to specify optional parameters (currently unused).
15 - gpio-controller : Marks the port as GPIO controller.
16 Optional properties:
17 - fsl,cpm1-gpio-irq-mask : For banks having interrupt capability (like port C
18   on CPM1), this item tells which ports have an associated interrupt (ports are
19   listed in the same order as in PCINT register)
20 - interrupts : This property provides the list of interrupt for each GPIO having
21   one as described by the fsl,cpm1-gpio-irq-mask property. There should be as
22   many interrupts as number of ones in the mask property. The first interrupt in
23   the list corresponds to the most significant bit of the mask.
24 - interrupt-parent : Parent for the above interrupt property.
25
26 Example of four SOC GPIO banks defined as gpio-controller nodes:
27
28         CPM1_PIO_A: gpio-controller@950 {
29                 #gpio-cells = <2>;
30                 compatible = "fsl,cpm1-pario-bank-a";
31                 reg = <0x950 0x10>;
32                 gpio-controller;
33         };
34
35         CPM1_PIO_B: gpio-controller@ab8 {
36                 #gpio-cells = <2>;
37                 compatible = "fsl,cpm1-pario-bank-b";
38                 reg = <0xab8 0x10>;
39                 gpio-controller;
40         };
41
42         CPM1_PIO_C: gpio-controller@960 {
43                 #gpio-cells = <2>;
44                 compatible = "fsl,cpm1-pario-bank-c";
45                 reg = <0x960 0x10>;
46                 fsl,cpm1-gpio-irq-mask = <0x0fff>;
47                 interrupts = <1 2 6 9 10 11 14 15 23 24 26 31>;
48                 interrupt-parent = <&CPM_PIC>;
49                 gpio-controller;
50         };
51
52         CPM1_PIO_E: gpio-controller@ac8 {
53                 #gpio-cells = <2>;
54                 compatible = "fsl,cpm1-pario-bank-e";
55                 reg = <0xac8 0x18>;
56                 gpio-controller;
57         };