47eadbf4dcc03f7ee49f6b70ea6542ef3205955e
[sfrench/cifs-2.6.git] / drivers / staging / comedi / drivers / z8536.h
1 /*
2  * Z8536 CIO Internal registers
3  */
4
5 #ifndef _Z8536_H
6 #define _Z8536_H
7
8 /* Master Interrupt Control register */
9 #define Z8536_INT_CTRL_REG              0x00
10 #define Z8536_INT_CTRL_MIE              BIT(7)  /* Master Interrupt Enable */
11 #define Z8536_INT_CTRL_DLC              BIT(6)  /* Disable Lower Chain */
12 #define Z8536_INT_CTRL_NV               BIT(5)  /* No Vector */
13 #define Z8536_INT_CTRL_PA_VIS           BIT(4)  /* Port A Vect Inc Status */
14 #define Z8536_INT_CTRL_PB_VIS           BIT(3)  /* Port B Vect Inc Status */
15 #define Z8536_INT_CTRL_VT_VIS           BIT(2)  /* C/T Vect Inc Status */
16 #define Z8536_INT_CTRL_RJA              BIT(1)  /* Right Justified Addresses */
17 #define Z8536_INT_CTRL_RESET            BIT(0)  /* Reset */
18
19 /* Master Configuration Control register */
20 #define Z8536_CFG_CTRL_REG              0x01
21 #define Z8536_CFG_CTRL_PBE              BIT(7)  /* Port B Enable */
22 #define Z8536_CFG_CTRL_CT1E             BIT(6)  /* C/T 1 Enable */
23 #define Z8536_CFG_CTRL_CT2E             BIT(5)  /* C/T 2 Enable */
24 #define Z8536_CFG_CTRL_PCE_CT3E         BIT(4)  /* Port C & C/T 3 Enable */
25 #define Z8536_CFG_CTRL_PLC              BIT(3)  /* Port A/B Link Control */
26 #define Z8536_CFG_CTRL_PAE              BIT(2)  /* Port A Enable */
27 #define Z8536_CFG_CTRL_LC(x)            (((x) & 0x3) << 0)  /* Link Control */
28 #define Z8536_CFG_CTRL_LC_INDEP         Z8536_CFG_CTRL_LC(0)/* Independent */
29 #define Z8536_CFG_CTRL_LC_GATE          Z8536_CFG_CTRL_LC(1)/* 1 Gates 2 */
30 #define Z8536_CFG_CTRL_LC_TRIG          Z8536_CFG_CTRL_LC(2)/* 1 Triggers 2 */
31 #define Z8536_CFG_CTRL_LC_CLK           Z8536_CFG_CTRL_LC(3)/* 1 Clocks 2 */
32 #define Z8536_CFG_CTRL_LC_MASK          Z8536_CFG_CTRL_LC(3)
33
34 /* Interrupt Vector registers */
35 #define Z8536_PA_INT_VECT_REG           0x02
36 #define Z8536_PB_INT_VECT_REG           0x03
37 #define Z8536_CT_INT_VECT_REG           0x04
38 #define Z8536_CURR_INT_VECT_REG         0x1f
39
40 /* Port A/B & Counter/Timer 1/2/3 Command and Status registers */
41 #define Z8536_PA_CMDSTAT_REG            0x08
42 #define Z8536_PB_CMDSTAT_REG            0x09
43 #define Z8536_CT1_CMDSTAT_REG           0x0a
44 #define Z8536_CT2_CMDSTAT_REG           0x0b
45 #define Z8536_CT3_CMDSTAT_REG           0x0c
46 #define Z8536_CT_CMDSTAT_REG(x)         (0x0a + (x))
47 #define Z8536_CMD(x)                    (((x) & 0x7) << 5)
48 #define Z8536_CMD_NULL                  Z8536_CMD(0)    /* Null Code */
49 #define Z8536_CMD_CLR_IP_IUS            Z8536_CMD(1)    /* Clear IP & IUS */
50 #define Z8536_CMD_SET_IUS               Z8536_CMD(2)    /* Set IUS */
51 #define Z8536_CMD_CLR_IUS               Z8536_CMD(3)    /* Clear IUS */
52 #define Z8536_CMD_SET_IP                Z8536_CMD(4)    /* Set IP */
53 #define Z8536_CMD_CLR_IP                Z8536_CMD(5)    /* Clear IP */
54 #define Z8536_CMD_SET_IE                Z8536_CMD(6)    /* Set IE */
55 #define Z8536_CMD_CLR_IE                Z8536_CMD(7)    /* Clear IE */
56 #define Z8536_CMD_MASK                  Z8536_CMD(7)
57
58 #define Z8536_STAT_IUS                  BIT(7)  /* Interrupt Under Service */
59 #define Z8536_STAT_IE                   BIT(6)  /* Interrupt Enable */
60 #define Z8536_STAT_IP                   BIT(5)  /* Interrupt Pending */
61 #define Z8536_STAT_ERR                  BIT(4)  /* Interrupt Error */
62 #define Z8536_STAT_IE_IP                (Z8536_STAT_IE | Z8536_STAT_IP)
63
64 #define Z8536_PAB_STAT_ORE              BIT(3)  /* Output Register Empty */
65 #define Z8536_PAB_STAT_IRF              BIT(2)  /* Input Register Full */
66 #define Z8536_PAB_STAT_PMF              BIT(1)  /* Pattern Match Flag */
67 #define Z8536_PAB_CMDSTAT_IOE           BIT(0)  /* Interrupt On Error */
68
69 #define Z8536_CT_CMD_RCC                BIT(3)  /* Read Counter Control */
70 #define Z8536_CT_CMDSTAT_GCB            BIT(2)  /* Gate Command Bit */
71 #define Z8536_CT_CMD_TCB                BIT(1)  /* Trigger Command Bit */
72 #define Z8536_CT_STAT_CIP               BIT(0)  /* Count In Progress */
73
74 /* Port Data registers */
75 #define Z8536_PA_DATA_REG               0x0d
76 #define Z8536_PB_DATA_REG               0x0e
77 #define Z8536_PC_DATA_REG               0x0f
78
79 /* Counter/Timer 1/2/3 Current Count registers */
80 #define Z8536_CT1_VAL_MSB_REG           0x10
81 #define Z8536_CT1_VAL_LSB_REG           0x11
82 #define Z8536_CT2_VAL_MSB_REG           0x12
83 #define Z8536_CT2_VAL_LSB_REG           0x13
84 #define Z8536_CT3_VAL_MSB_REG           0x14
85 #define Z8536_CT3_VAL_LSB_REG           0x15
86 #define Z8536_CT_VAL_MSB_REG(x)         (0x10 + ((x) * 2))
87 #define Z8536_CT_VAL_LSB_REG(x)         (0x11 + ((x) * 2))
88
89 /* Counter/Timer 1/2/3 Time Constant registers */
90 #define Z8536_CT1_RELOAD_MSB_REG        0x16
91 #define Z8536_CT1_RELOAD_LSB_REG        0x17
92 #define Z8536_CT2_RELOAD_MSB_REG        0x18
93 #define Z8536_CT2_RELOAD_LSB_REG        0x19
94 #define Z8536_CT3_RELOAD_MSB_REG        0x1a
95 #define Z8536_CT3_RELOAD_LSB_REG        0x1b
96 #define Z8536_CT_RELOAD_MSB_REG(x)      (0x16 + ((x) * 2))
97 #define Z8536_CT_RELOAD_LSB_REG(x)      (0x17 + ((x) * 2))
98
99 /* Counter/Timer 1/2/3 Mode Specification registers */
100 #define Z8536_CT1_MODE_REG              0x1c
101 #define Z8536_CT2_MODE_REG              0x1d
102 #define Z8536_CT3_MODE_REG              0x1e
103 #define Z8536_CT_MODE_REG(x)            (0x1c + (x))
104 #define Z8536_CT_MODE_CSC               BIT(7)  /* Continuous/Single Cycle */
105 #define Z8536_CT_MODE_EOE               BIT(6)  /* External Output Enable */
106 #define Z8536_CT_MODE_ECE               BIT(5)  /* External Count Enable */
107 #define Z8536_CT_MODE_ETE               BIT(4)  /* External Trigger Enable */
108 #define Z8536_CT_MODE_EGE               BIT(3)  /* External Gate Enable */
109 #define Z8536_CT_MODE_REB               BIT(2)  /* Retrigger Enable Bit */
110 #define Z8536_CT_MODE_DCS(x)            (((x) & 0x3) << 0)   /* Duty Cycle */
111 #define Z8536_CT_MODE_DCS_PULSE         Z8536_CT_MODE_DCS(0) /* Pulse */
112 #define Z8536_CT_MODE_DCS_ONESHOT       Z8536_CT_MODE_DCS(1) /* One-Shot */
113 #define Z8536_CT_MODE_DCS_SQRWAVE       Z8536_CT_MODE_DCS(2) /* Square Wave */
114 #define Z8536_CT_MODE_DCS_DO_NOT_USE    Z8536_CT_MODE_DCS(3) /* Do Not Use */
115 #define Z8536_CT_MODE_DCS_MASK          Z8536_CT_MODE_DCS(3)
116
117 /* Port A/B Mode Specification registers */
118 #define Z8536_PA_MODE_REG               0x20
119 #define Z8536_PB_MODE_REG               0x28
120 #define Z8536_PAB_MODE_PTS(x)           (((x) & 0x3) << 6)      /* Port type */
121 #define Z8536_PAB_MODE_PTS_BIT          Z8536_PAB_MODE_PTS(0 << 6)/* Bit */
122 #define Z8536_PAB_MODE_PTS_INPUT        Z8536_PAB_MODE_PTS(1 << 6)/* Input */
123 #define Z8536_PAB_MODE_PTS_OUTPUT       Z8536_PAB_MODE_PTS(2 << 6)/* Output */
124 #define Z8536_PAB_MODE_PTS_BIDIR        Z8536_PAB_MODE_PTS(3 << 6)/* Bidir */
125 #define Z8536_PAB_MODE_PTS_MASK         Z8536_PAB_MODE_PTS(3 << 6)
126 #define Z8536_PAB_MODE_ITB              BIT(5)  /* Interrupt on Two Bytes */
127 #define Z8536_PAB_MODE_SB               BIT(4)  /* Single Buffered mode */
128 #define Z8536_PAB_MODE_IMO              BIT(3)  /* Interrupt on Match Only */
129 #define Z8536_PAB_MODE_PMS(x)           (((x) & 0x3) << 1) /* Pattern Mode */
130 #define Z8536_PAB_MODE_PMS_DISABLE      Z8536_PAB_MODE_PMS(0)/* Disabled */
131 #define Z8536_PAB_MODE_PMS_AND          Z8536_PAB_MODE_PMS(1)/* "AND" */
132 #define Z8536_PAB_MODE_PMS_OR           Z8536_PAB_MODE_PMS(2)/* "OR" */
133 #define Z8536_PAB_MODE_PMS_OR_PEV       Z8536_PAB_MODE_PMS(3)/* "OR-Priority" */
134 #define Z8536_PAB_MODE_PMS_MASK         Z8536_PAB_MODE_PMS(3)
135 #define Z8536_PAB_MODE_LPM              BIT(0)  /* Latch on Pattern Match */
136 #define Z8536_PAB_MODE_DTE              BIT(0)  /* Deskew Timer Enabled */
137
138 /* Port A/B Handshake Specification registers */
139 #define Z8536_PA_HANDSHAKE_REG          0x21
140 #define Z8536_PB_HANDSHAKE_REG          0x29
141 #define Z8536_PAB_HANDSHAKE_HST(x)      (((x) & 0x3) << 6) /* Handshake Type */
142 #define Z8536_PAB_HANDSHAKE_HST_INTER   Z8536_PAB_HANDSHAKE_HST(0)/*Interlock*/
143 #define Z8536_PAB_HANDSHAKE_HST_STROBED Z8536_PAB_HANDSHAKE_HST(1)/* Strobed */
144 #define Z8536_PAB_HANDSHAKE_HST_PULSED  Z8536_PAB_HANDSHAKE_HST(2)/* Pulsed */
145 #define Z8536_PAB_HANDSHAKE_HST_3WIRE   Z8536_PAB_HANDSHAKE_HST(3)/* 3-Wire */
146 #define Z8536_PAB_HANDSHAKE_HST_MASK    Z8536_PAB_HANDSHAKE_HST(3)
147 #define Z8536_PAB_HANDSHAKE_RWS(x)      (((x) & 0x7) << 3)      /* Req/Wait */
148 #define Z8536_PAB_HANDSHAKE_RWS_DISABLE Z8536_PAB_HANDSHAKE_RWS(0)/* Disabled */
149 #define Z8536_PAB_HANDSHAKE_RWS_OUTWAIT Z8536_PAB_HANDSHAKE_RWS(1)/* Out Wait */
150 #define Z8536_PAB_HANDSHAKE_RWS_INWAIT  Z8536_PAB_HANDSHAKE_RWS(3)/* In Wait */
151 #define Z8536_PAB_HANDSHAKE_RWS_SPREQ   Z8536_PAB_HANDSHAKE_RWS(4)/* Special */
152 #define Z8536_PAB_HANDSHAKE_RWS_OUTREQ  Z8536_PAB_HANDSHAKE_RWS(5)/* Out Req */
153 #define Z8536_PAB_HANDSHAKE_RWS_INREQ   Z8536_PAB_HANDSHAKE_RWS(7)/* In Req */
154 #define Z8536_PAB_HANDSHAKE_RWS_MASK    Z8536_PAB_HANDSHAKE_RWS(7)
155 #define Z8536_PAB_HANDSHAKE_DESKEW(x)   ((x) << 0)/* Deskew Time */
156 #define Z8536_PAB_HANDSHAKE_DESKEW_MASK (3 << 0)/* Deskew Time mask */
157
158 /*
159  * Port A/B/C Data Path Polarity registers
160  *
161  *      0 = Non-Inverting
162  *      1 = Inverting
163  */
164 #define Z8536_PA_DPP_REG                0x22
165 #define Z8536_PB_DPP_REG                0x2a
166 #define Z8536_PC_DPP_REG                0x05
167
168 /*
169  * Port A/B/C Data Direction registers
170  *
171  *      0 = Output bit
172  *      1 = Input bit
173  */
174 #define Z8536_PA_DD_REG                 0x23
175 #define Z8536_PB_DD_REG                 0x2b
176 #define Z8536_PC_DD_REG                 0x06
177
178 /*
179  * Port A/B/C Special I/O Control registers
180  *
181  *      0 = Normal Input or Output
182  *      1 = Output with open drain or Input with 1's catcher
183  */
184 #define Z8536_PA_SIO_REG                0x24
185 #define Z8536_PB_SIO_REG                0x2c
186 #define Z8536_PC_SIO_REG                0x07
187
188 /*
189  * Port A/B Pattern Polarity/Transition/Mask registers
190  *
191  *      PM PT PP  Pattern Specification
192  *      -- -- --  -------------------------------------
193  *       0  0  x  Bit masked off
194  *       0  1  x  Any transition
195  *       1  0  0  Zero (low-level)
196  *       1  0  1  One (high-level)
197  *       1  1  0  One-to-zero transition (falling-edge)
198  *       1  1  1  Zero-to-one transition (rising-edge)
199  */
200 #define Z8536_PA_PP_REG                 0x25
201 #define Z8536_PB_PP_REG                 0x2d
202
203 #define Z8536_PA_PT_REG                 0x26
204 #define Z8536_PB_PT_REG                 0x2e
205
206 #define Z8536_PA_PM_REG                 0x27
207 #define Z8536_PB_PM_REG                 0x2f
208
209 #endif  /* _Z8536_H */