License cleanup: add SPDX GPL-2.0 license identifier to files with no license
[sfrench/cifs-2.6.git] / arch / cris / include / arch-v32 / arch / hwregs / iop / asm / iop_fifo_in_extra_defs_asm.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef __iop_fifo_in_extra_defs_asm_h
3 #define __iop_fifo_in_extra_defs_asm_h
4
5 /*
6  * This file is autogenerated from
7  *   file:           ../../inst/io_proc/rtl/iop_fifo_in_extra.r
8  *     id:           <not found>
9  *     last modfied: Mon Apr 11 16:10:08 2005
10  *
11  *   by /n/asic/design/tools/rdesc/src/rdes2c -asm --outfile asm/iop_fifo_in_extra_defs_asm.h ../../inst/io_proc/rtl/iop_fifo_in_extra.r
12  *      id: $Id: iop_fifo_in_extra_defs_asm.h,v 1.1 2005/04/24 18:31:06 starvik Exp $
13  * Any changes here will be lost.
14  *
15  * -*- buffer-read-only: t -*-
16  */
17
18 #ifndef REG_FIELD
19 #define REG_FIELD( scope, reg, field, value ) \
20   REG_FIELD_X_( value, reg_##scope##_##reg##___##field##___lsb )
21 #define REG_FIELD_X_( value, shift ) ((value) << shift)
22 #endif
23
24 #ifndef REG_STATE
25 #define REG_STATE( scope, reg, field, symbolic_value ) \
26   REG_STATE_X_( regk_##scope##_##symbolic_value, reg_##scope##_##reg##___##field##___lsb )
27 #define REG_STATE_X_( k, shift ) (k << shift)
28 #endif
29
30 #ifndef REG_MASK
31 #define REG_MASK( scope, reg, field ) \
32   REG_MASK_X_( reg_##scope##_##reg##___##field##___width, reg_##scope##_##reg##___##field##___lsb )
33 #define REG_MASK_X_( width, lsb ) (((1 << width)-1) << lsb)
34 #endif
35
36 #ifndef REG_LSB
37 #define REG_LSB( scope, reg, field ) reg_##scope##_##reg##___##field##___lsb
38 #endif
39
40 #ifndef REG_BIT
41 #define REG_BIT( scope, reg, field ) reg_##scope##_##reg##___##field##___bit
42 #endif
43
44 #ifndef REG_ADDR
45 #define REG_ADDR( scope, inst, reg ) REG_ADDR_X_(inst, reg_##scope##_##reg##_offset)
46 #define REG_ADDR_X_( inst, offs ) ((inst) + offs)
47 #endif
48
49 #ifndef REG_ADDR_VECT
50 #define REG_ADDR_VECT( scope, inst, reg, index ) \
51          REG_ADDR_VECT_X_(inst, reg_##scope##_##reg##_offset, index, \
52                          STRIDE_##scope##_##reg )
53 #define REG_ADDR_VECT_X_( inst, offs, index, stride ) \
54                           ((inst) + offs + (index) * stride)
55 #endif
56
57 /* Register rw_wr_data, scope iop_fifo_in_extra, type rw */
58 #define reg_iop_fifo_in_extra_rw_wr_data_offset 0
59
60 /* Register r_stat, scope iop_fifo_in_extra, type r */
61 #define reg_iop_fifo_in_extra_r_stat___avail_bytes___lsb 0
62 #define reg_iop_fifo_in_extra_r_stat___avail_bytes___width 4
63 #define reg_iop_fifo_in_extra_r_stat___last___lsb 4
64 #define reg_iop_fifo_in_extra_r_stat___last___width 8
65 #define reg_iop_fifo_in_extra_r_stat___dif_in_en___lsb 12
66 #define reg_iop_fifo_in_extra_r_stat___dif_in_en___width 1
67 #define reg_iop_fifo_in_extra_r_stat___dif_in_en___bit 12
68 #define reg_iop_fifo_in_extra_r_stat___dif_out_en___lsb 13
69 #define reg_iop_fifo_in_extra_r_stat___dif_out_en___width 1
70 #define reg_iop_fifo_in_extra_r_stat___dif_out_en___bit 13
71 #define reg_iop_fifo_in_extra_r_stat_offset 4
72
73 /* Register rw_strb_dif_in, scope iop_fifo_in_extra, type rw */
74 #define reg_iop_fifo_in_extra_rw_strb_dif_in___last___lsb 0
75 #define reg_iop_fifo_in_extra_rw_strb_dif_in___last___width 2
76 #define reg_iop_fifo_in_extra_rw_strb_dif_in_offset 8
77
78 /* Register rw_intr_mask, scope iop_fifo_in_extra, type rw */
79 #define reg_iop_fifo_in_extra_rw_intr_mask___urun___lsb 0
80 #define reg_iop_fifo_in_extra_rw_intr_mask___urun___width 1
81 #define reg_iop_fifo_in_extra_rw_intr_mask___urun___bit 0
82 #define reg_iop_fifo_in_extra_rw_intr_mask___last_data___lsb 1
83 #define reg_iop_fifo_in_extra_rw_intr_mask___last_data___width 1
84 #define reg_iop_fifo_in_extra_rw_intr_mask___last_data___bit 1
85 #define reg_iop_fifo_in_extra_rw_intr_mask___dav___lsb 2
86 #define reg_iop_fifo_in_extra_rw_intr_mask___dav___width 1
87 #define reg_iop_fifo_in_extra_rw_intr_mask___dav___bit 2
88 #define reg_iop_fifo_in_extra_rw_intr_mask___avail___lsb 3
89 #define reg_iop_fifo_in_extra_rw_intr_mask___avail___width 1
90 #define reg_iop_fifo_in_extra_rw_intr_mask___avail___bit 3
91 #define reg_iop_fifo_in_extra_rw_intr_mask___orun___lsb 4
92 #define reg_iop_fifo_in_extra_rw_intr_mask___orun___width 1
93 #define reg_iop_fifo_in_extra_rw_intr_mask___orun___bit 4
94 #define reg_iop_fifo_in_extra_rw_intr_mask_offset 12
95
96 /* Register rw_ack_intr, scope iop_fifo_in_extra, type rw */
97 #define reg_iop_fifo_in_extra_rw_ack_intr___urun___lsb 0
98 #define reg_iop_fifo_in_extra_rw_ack_intr___urun___width 1
99 #define reg_iop_fifo_in_extra_rw_ack_intr___urun___bit 0
100 #define reg_iop_fifo_in_extra_rw_ack_intr___last_data___lsb 1
101 #define reg_iop_fifo_in_extra_rw_ack_intr___last_data___width 1
102 #define reg_iop_fifo_in_extra_rw_ack_intr___last_data___bit 1
103 #define reg_iop_fifo_in_extra_rw_ack_intr___dav___lsb 2
104 #define reg_iop_fifo_in_extra_rw_ack_intr___dav___width 1
105 #define reg_iop_fifo_in_extra_rw_ack_intr___dav___bit 2
106 #define reg_iop_fifo_in_extra_rw_ack_intr___avail___lsb 3
107 #define reg_iop_fifo_in_extra_rw_ack_intr___avail___width 1
108 #define reg_iop_fifo_in_extra_rw_ack_intr___avail___bit 3
109 #define reg_iop_fifo_in_extra_rw_ack_intr___orun___lsb 4
110 #define reg_iop_fifo_in_extra_rw_ack_intr___orun___width 1
111 #define reg_iop_fifo_in_extra_rw_ack_intr___orun___bit 4
112 #define reg_iop_fifo_in_extra_rw_ack_intr_offset 16
113
114 /* Register r_intr, scope iop_fifo_in_extra, type r */
115 #define reg_iop_fifo_in_extra_r_intr___urun___lsb 0
116 #define reg_iop_fifo_in_extra_r_intr___urun___width 1
117 #define reg_iop_fifo_in_extra_r_intr___urun___bit 0
118 #define reg_iop_fifo_in_extra_r_intr___last_data___lsb 1
119 #define reg_iop_fifo_in_extra_r_intr___last_data___width 1
120 #define reg_iop_fifo_in_extra_r_intr___last_data___bit 1
121 #define reg_iop_fifo_in_extra_r_intr___dav___lsb 2
122 #define reg_iop_fifo_in_extra_r_intr___dav___width 1
123 #define reg_iop_fifo_in_extra_r_intr___dav___bit 2
124 #define reg_iop_fifo_in_extra_r_intr___avail___lsb 3
125 #define reg_iop_fifo_in_extra_r_intr___avail___width 1
126 #define reg_iop_fifo_in_extra_r_intr___avail___bit 3
127 #define reg_iop_fifo_in_extra_r_intr___orun___lsb 4
128 #define reg_iop_fifo_in_extra_r_intr___orun___width 1
129 #define reg_iop_fifo_in_extra_r_intr___orun___bit 4
130 #define reg_iop_fifo_in_extra_r_intr_offset 20
131
132 /* Register r_masked_intr, scope iop_fifo_in_extra, type r */
133 #define reg_iop_fifo_in_extra_r_masked_intr___urun___lsb 0
134 #define reg_iop_fifo_in_extra_r_masked_intr___urun___width 1
135 #define reg_iop_fifo_in_extra_r_masked_intr___urun___bit 0
136 #define reg_iop_fifo_in_extra_r_masked_intr___last_data___lsb 1
137 #define reg_iop_fifo_in_extra_r_masked_intr___last_data___width 1
138 #define reg_iop_fifo_in_extra_r_masked_intr___last_data___bit 1
139 #define reg_iop_fifo_in_extra_r_masked_intr___dav___lsb 2
140 #define reg_iop_fifo_in_extra_r_masked_intr___dav___width 1
141 #define reg_iop_fifo_in_extra_r_masked_intr___dav___bit 2
142 #define reg_iop_fifo_in_extra_r_masked_intr___avail___lsb 3
143 #define reg_iop_fifo_in_extra_r_masked_intr___avail___width 1
144 #define reg_iop_fifo_in_extra_r_masked_intr___avail___bit 3
145 #define reg_iop_fifo_in_extra_r_masked_intr___orun___lsb 4
146 #define reg_iop_fifo_in_extra_r_masked_intr___orun___width 1
147 #define reg_iop_fifo_in_extra_r_masked_intr___orun___bit 4
148 #define reg_iop_fifo_in_extra_r_masked_intr_offset 24
149
150
151 /* Constants */
152 #define regk_iop_fifo_in_extra_fifo_in            0x00000002
153 #define regk_iop_fifo_in_extra_no                 0x00000000
154 #define regk_iop_fifo_in_extra_rw_intr_mask_default  0x00000000
155 #define regk_iop_fifo_in_extra_yes                0x00000001
156 #endif /* __iop_fifo_in_extra_defs_asm_h */