License cleanup: add SPDX GPL-2.0 license identifier to files with no license
[sfrench/cifs-2.6.git] / arch / cris / include / arch-v32 / arch / hwregs / iop / asm / iop_fifo_in_defs_asm.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef __iop_fifo_in_defs_asm_h
3 #define __iop_fifo_in_defs_asm_h
4
5 /*
6  * This file is autogenerated from
7  *   file:           ../../inst/io_proc/rtl/iop_fifo_in.r
8  *     id:           <not found>
9  *     last modfied: Mon Apr 11 16:10:07 2005
10  *
11  *   by /n/asic/design/tools/rdesc/src/rdes2c -asm --outfile asm/iop_fifo_in_defs_asm.h ../../inst/io_proc/rtl/iop_fifo_in.r
12  *      id: $Id: iop_fifo_in_defs_asm.h,v 1.5 2005/04/24 18:31:06 starvik Exp $
13  * Any changes here will be lost.
14  *
15  * -*- buffer-read-only: t -*-
16  */
17
18 #ifndef REG_FIELD
19 #define REG_FIELD( scope, reg, field, value ) \
20   REG_FIELD_X_( value, reg_##scope##_##reg##___##field##___lsb )
21 #define REG_FIELD_X_( value, shift ) ((value) << shift)
22 #endif
23
24 #ifndef REG_STATE
25 #define REG_STATE( scope, reg, field, symbolic_value ) \
26   REG_STATE_X_( regk_##scope##_##symbolic_value, reg_##scope##_##reg##___##field##___lsb )
27 #define REG_STATE_X_( k, shift ) (k << shift)
28 #endif
29
30 #ifndef REG_MASK
31 #define REG_MASK( scope, reg, field ) \
32   REG_MASK_X_( reg_##scope##_##reg##___##field##___width, reg_##scope##_##reg##___##field##___lsb )
33 #define REG_MASK_X_( width, lsb ) (((1 << width)-1) << lsb)
34 #endif
35
36 #ifndef REG_LSB
37 #define REG_LSB( scope, reg, field ) reg_##scope##_##reg##___##field##___lsb
38 #endif
39
40 #ifndef REG_BIT
41 #define REG_BIT( scope, reg, field ) reg_##scope##_##reg##___##field##___bit
42 #endif
43
44 #ifndef REG_ADDR
45 #define REG_ADDR( scope, inst, reg ) REG_ADDR_X_(inst, reg_##scope##_##reg##_offset)
46 #define REG_ADDR_X_( inst, offs ) ((inst) + offs)
47 #endif
48
49 #ifndef REG_ADDR_VECT
50 #define REG_ADDR_VECT( scope, inst, reg, index ) \
51          REG_ADDR_VECT_X_(inst, reg_##scope##_##reg##_offset, index, \
52                          STRIDE_##scope##_##reg )
53 #define REG_ADDR_VECT_X_( inst, offs, index, stride ) \
54                           ((inst) + offs + (index) * stride)
55 #endif
56
57 /* Register rw_cfg, scope iop_fifo_in, type rw */
58 #define reg_iop_fifo_in_rw_cfg___avail_lim___lsb 0
59 #define reg_iop_fifo_in_rw_cfg___avail_lim___width 3
60 #define reg_iop_fifo_in_rw_cfg___byte_order___lsb 3
61 #define reg_iop_fifo_in_rw_cfg___byte_order___width 2
62 #define reg_iop_fifo_in_rw_cfg___trig___lsb 5
63 #define reg_iop_fifo_in_rw_cfg___trig___width 2
64 #define reg_iop_fifo_in_rw_cfg___last_dis_dif_in___lsb 7
65 #define reg_iop_fifo_in_rw_cfg___last_dis_dif_in___width 1
66 #define reg_iop_fifo_in_rw_cfg___last_dis_dif_in___bit 7
67 #define reg_iop_fifo_in_rw_cfg___mode___lsb 8
68 #define reg_iop_fifo_in_rw_cfg___mode___width 2
69 #define reg_iop_fifo_in_rw_cfg_offset 0
70
71 /* Register rw_ctrl, scope iop_fifo_in, type rw */
72 #define reg_iop_fifo_in_rw_ctrl___dif_in_en___lsb 0
73 #define reg_iop_fifo_in_rw_ctrl___dif_in_en___width 1
74 #define reg_iop_fifo_in_rw_ctrl___dif_in_en___bit 0
75 #define reg_iop_fifo_in_rw_ctrl___dif_out_en___lsb 1
76 #define reg_iop_fifo_in_rw_ctrl___dif_out_en___width 1
77 #define reg_iop_fifo_in_rw_ctrl___dif_out_en___bit 1
78 #define reg_iop_fifo_in_rw_ctrl_offset 4
79
80 /* Register r_stat, scope iop_fifo_in, type r */
81 #define reg_iop_fifo_in_r_stat___avail_bytes___lsb 0
82 #define reg_iop_fifo_in_r_stat___avail_bytes___width 4
83 #define reg_iop_fifo_in_r_stat___last___lsb 4
84 #define reg_iop_fifo_in_r_stat___last___width 8
85 #define reg_iop_fifo_in_r_stat___dif_in_en___lsb 12
86 #define reg_iop_fifo_in_r_stat___dif_in_en___width 1
87 #define reg_iop_fifo_in_r_stat___dif_in_en___bit 12
88 #define reg_iop_fifo_in_r_stat___dif_out_en___lsb 13
89 #define reg_iop_fifo_in_r_stat___dif_out_en___width 1
90 #define reg_iop_fifo_in_r_stat___dif_out_en___bit 13
91 #define reg_iop_fifo_in_r_stat_offset 8
92
93 /* Register rs_rd1byte, scope iop_fifo_in, type rs */
94 #define reg_iop_fifo_in_rs_rd1byte___data___lsb 0
95 #define reg_iop_fifo_in_rs_rd1byte___data___width 8
96 #define reg_iop_fifo_in_rs_rd1byte_offset 12
97
98 /* Register r_rd1byte, scope iop_fifo_in, type r */
99 #define reg_iop_fifo_in_r_rd1byte___data___lsb 0
100 #define reg_iop_fifo_in_r_rd1byte___data___width 8
101 #define reg_iop_fifo_in_r_rd1byte_offset 16
102
103 /* Register rs_rd2byte, scope iop_fifo_in, type rs */
104 #define reg_iop_fifo_in_rs_rd2byte___data___lsb 0
105 #define reg_iop_fifo_in_rs_rd2byte___data___width 16
106 #define reg_iop_fifo_in_rs_rd2byte_offset 20
107
108 /* Register r_rd2byte, scope iop_fifo_in, type r */
109 #define reg_iop_fifo_in_r_rd2byte___data___lsb 0
110 #define reg_iop_fifo_in_r_rd2byte___data___width 16
111 #define reg_iop_fifo_in_r_rd2byte_offset 24
112
113 /* Register rs_rd3byte, scope iop_fifo_in, type rs */
114 #define reg_iop_fifo_in_rs_rd3byte___data___lsb 0
115 #define reg_iop_fifo_in_rs_rd3byte___data___width 24
116 #define reg_iop_fifo_in_rs_rd3byte_offset 28
117
118 /* Register r_rd3byte, scope iop_fifo_in, type r */
119 #define reg_iop_fifo_in_r_rd3byte___data___lsb 0
120 #define reg_iop_fifo_in_r_rd3byte___data___width 24
121 #define reg_iop_fifo_in_r_rd3byte_offset 32
122
123 /* Register rs_rd4byte, scope iop_fifo_in, type rs */
124 #define reg_iop_fifo_in_rs_rd4byte___data___lsb 0
125 #define reg_iop_fifo_in_rs_rd4byte___data___width 32
126 #define reg_iop_fifo_in_rs_rd4byte_offset 36
127
128 /* Register r_rd4byte, scope iop_fifo_in, type r */
129 #define reg_iop_fifo_in_r_rd4byte___data___lsb 0
130 #define reg_iop_fifo_in_r_rd4byte___data___width 32
131 #define reg_iop_fifo_in_r_rd4byte_offset 40
132
133 /* Register rw_set_last, scope iop_fifo_in, type rw */
134 #define reg_iop_fifo_in_rw_set_last_offset 44
135
136 /* Register rw_strb_dif_in, scope iop_fifo_in, type rw */
137 #define reg_iop_fifo_in_rw_strb_dif_in___last___lsb 0
138 #define reg_iop_fifo_in_rw_strb_dif_in___last___width 2
139 #define reg_iop_fifo_in_rw_strb_dif_in_offset 48
140
141 /* Register rw_intr_mask, scope iop_fifo_in, type rw */
142 #define reg_iop_fifo_in_rw_intr_mask___urun___lsb 0
143 #define reg_iop_fifo_in_rw_intr_mask___urun___width 1
144 #define reg_iop_fifo_in_rw_intr_mask___urun___bit 0
145 #define reg_iop_fifo_in_rw_intr_mask___last_data___lsb 1
146 #define reg_iop_fifo_in_rw_intr_mask___last_data___width 1
147 #define reg_iop_fifo_in_rw_intr_mask___last_data___bit 1
148 #define reg_iop_fifo_in_rw_intr_mask___dav___lsb 2
149 #define reg_iop_fifo_in_rw_intr_mask___dav___width 1
150 #define reg_iop_fifo_in_rw_intr_mask___dav___bit 2
151 #define reg_iop_fifo_in_rw_intr_mask___avail___lsb 3
152 #define reg_iop_fifo_in_rw_intr_mask___avail___width 1
153 #define reg_iop_fifo_in_rw_intr_mask___avail___bit 3
154 #define reg_iop_fifo_in_rw_intr_mask___orun___lsb 4
155 #define reg_iop_fifo_in_rw_intr_mask___orun___width 1
156 #define reg_iop_fifo_in_rw_intr_mask___orun___bit 4
157 #define reg_iop_fifo_in_rw_intr_mask_offset 52
158
159 /* Register rw_ack_intr, scope iop_fifo_in, type rw */
160 #define reg_iop_fifo_in_rw_ack_intr___urun___lsb 0
161 #define reg_iop_fifo_in_rw_ack_intr___urun___width 1
162 #define reg_iop_fifo_in_rw_ack_intr___urun___bit 0
163 #define reg_iop_fifo_in_rw_ack_intr___last_data___lsb 1
164 #define reg_iop_fifo_in_rw_ack_intr___last_data___width 1
165 #define reg_iop_fifo_in_rw_ack_intr___last_data___bit 1
166 #define reg_iop_fifo_in_rw_ack_intr___dav___lsb 2
167 #define reg_iop_fifo_in_rw_ack_intr___dav___width 1
168 #define reg_iop_fifo_in_rw_ack_intr___dav___bit 2
169 #define reg_iop_fifo_in_rw_ack_intr___avail___lsb 3
170 #define reg_iop_fifo_in_rw_ack_intr___avail___width 1
171 #define reg_iop_fifo_in_rw_ack_intr___avail___bit 3
172 #define reg_iop_fifo_in_rw_ack_intr___orun___lsb 4
173 #define reg_iop_fifo_in_rw_ack_intr___orun___width 1
174 #define reg_iop_fifo_in_rw_ack_intr___orun___bit 4
175 #define reg_iop_fifo_in_rw_ack_intr_offset 56
176
177 /* Register r_intr, scope iop_fifo_in, type r */
178 #define reg_iop_fifo_in_r_intr___urun___lsb 0
179 #define reg_iop_fifo_in_r_intr___urun___width 1
180 #define reg_iop_fifo_in_r_intr___urun___bit 0
181 #define reg_iop_fifo_in_r_intr___last_data___lsb 1
182 #define reg_iop_fifo_in_r_intr___last_data___width 1
183 #define reg_iop_fifo_in_r_intr___last_data___bit 1
184 #define reg_iop_fifo_in_r_intr___dav___lsb 2
185 #define reg_iop_fifo_in_r_intr___dav___width 1
186 #define reg_iop_fifo_in_r_intr___dav___bit 2
187 #define reg_iop_fifo_in_r_intr___avail___lsb 3
188 #define reg_iop_fifo_in_r_intr___avail___width 1
189 #define reg_iop_fifo_in_r_intr___avail___bit 3
190 #define reg_iop_fifo_in_r_intr___orun___lsb 4
191 #define reg_iop_fifo_in_r_intr___orun___width 1
192 #define reg_iop_fifo_in_r_intr___orun___bit 4
193 #define reg_iop_fifo_in_r_intr_offset 60
194
195 /* Register r_masked_intr, scope iop_fifo_in, type r */
196 #define reg_iop_fifo_in_r_masked_intr___urun___lsb 0
197 #define reg_iop_fifo_in_r_masked_intr___urun___width 1
198 #define reg_iop_fifo_in_r_masked_intr___urun___bit 0
199 #define reg_iop_fifo_in_r_masked_intr___last_data___lsb 1
200 #define reg_iop_fifo_in_r_masked_intr___last_data___width 1
201 #define reg_iop_fifo_in_r_masked_intr___last_data___bit 1
202 #define reg_iop_fifo_in_r_masked_intr___dav___lsb 2
203 #define reg_iop_fifo_in_r_masked_intr___dav___width 1
204 #define reg_iop_fifo_in_r_masked_intr___dav___bit 2
205 #define reg_iop_fifo_in_r_masked_intr___avail___lsb 3
206 #define reg_iop_fifo_in_r_masked_intr___avail___width 1
207 #define reg_iop_fifo_in_r_masked_intr___avail___bit 3
208 #define reg_iop_fifo_in_r_masked_intr___orun___lsb 4
209 #define reg_iop_fifo_in_r_masked_intr___orun___width 1
210 #define reg_iop_fifo_in_r_masked_intr___orun___bit 4
211 #define reg_iop_fifo_in_r_masked_intr_offset 64
212
213
214 /* Constants */
215 #define regk_iop_fifo_in_dif_in                   0x00000002
216 #define regk_iop_fifo_in_hi                       0x00000000
217 #define regk_iop_fifo_in_neg                      0x00000002
218 #define regk_iop_fifo_in_no                       0x00000000
219 #define regk_iop_fifo_in_order16                  0x00000001
220 #define regk_iop_fifo_in_order24                  0x00000002
221 #define regk_iop_fifo_in_order32                  0x00000003
222 #define regk_iop_fifo_in_order8                   0x00000000
223 #define regk_iop_fifo_in_pos                      0x00000001
224 #define regk_iop_fifo_in_pos_neg                  0x00000003
225 #define regk_iop_fifo_in_rw_cfg_default           0x00000024
226 #define regk_iop_fifo_in_rw_ctrl_default          0x00000000
227 #define regk_iop_fifo_in_rw_intr_mask_default     0x00000000
228 #define regk_iop_fifo_in_rw_set_last_default      0x00000000
229 #define regk_iop_fifo_in_rw_strb_dif_in_default   0x00000000
230 #define regk_iop_fifo_in_size16                   0x00000002
231 #define regk_iop_fifo_in_size24                   0x00000001
232 #define regk_iop_fifo_in_size32                   0x00000000
233 #define regk_iop_fifo_in_size8                    0x00000003
234 #define regk_iop_fifo_in_yes                      0x00000001
235 #endif /* __iop_fifo_in_defs_asm_h */