clk: tegra: dfll: Update kerneldoc
authorThierry Reding <treding@nvidia.com>
Fri, 8 Apr 2016 12:57:09 +0000 (14:57 +0200)
committerThierry Reding <treding@nvidia.com>
Thu, 28 Apr 2016 10:41:52 +0000 (12:41 +0200)
The kerneldoc for struct tegra_dfll_soc_data is stale. Update it to
match the current structure definition.

Signed-off-by: Thierry Reding <treding@nvidia.com>
drivers/clk/tegra/clk-dfll.h

index 2e4c0772a5dc0dcc944059bd07811ad2164b9e12..7e66c07c4d2b7a96d64c2857c992cec75d38ea52 100644 (file)
 
 /**
  * struct tegra_dfll_soc_data - SoC-specific hooks/integration for the DFLL driver
- * @opp_dev: struct device * that holds the OPP table for the DFLL
+ * @dev: struct device * that holds the OPP table for the DFLL
  * @min_millivolts: minimum voltage (in mV) that the DFLL can operate
  * @tune0_low: DFLL tuning register 0 (low voltage range)
  * @tune0_high: DFLL tuning register 0 (high voltage range)
  * @tune1: DFLL tuning register 1
- * @assert_dvco_reset: fn ptr to place the DVCO in reset
- * @deassert_dvco_reset: fn ptr to release the DVCO reset
- * @set_clock_trimmers_high: fn ptr to tune clock trimmers for high voltage
- * @set_clock_trimmers_low: fn ptr to tune clock trimmers for low voltage
+ * @init_clock_trimmers: callback to initialize clock trimmers
+ * @set_clock_trimmers_high: callback to tune clock trimmers for high voltage
+ * @set_clock_trimmers_low: callback to tune clock trimmers for low voltage
  */
 struct tegra_dfll_soc_data {
        struct device *dev;
@@ -40,6 +39,7 @@ struct tegra_dfll_soc_data {
        u32 tune0_low;
        u32 tune0_high;
        u32 tune1;
+
        void (*init_clock_trimmers)(void);
        void (*set_clock_trimmers_high)(void);
        void (*set_clock_trimmers_low)(void);