x86, realmode: Fix no cache bits test in reboot_32.S
authorJarkko Sakkinen <jarkko.sakkinen@intel.com>
Thu, 10 May 2012 07:11:38 +0000 (10:11 +0300)
committerH. Peter Anvin <hpa@linux.intel.com>
Fri, 11 May 2012 02:31:22 +0000 (19:31 -0700)
commit34d0b02e08470c56a411ba6da1f377bc6da02826
tree2f5b6b670fbf61865dbca14390379a93ea093bb3
parent0f6f11eb00830fa691c16084048f53d83c5c3a5d
x86, realmode: Fix no cache bits test in reboot_32.S

Before the new real-mode code infrastructure %edx was
used for testing CD and NW bits with andl in order to
decide whether to flush the processor caches or not.
The value of cr0 was also stored in %eax, which was
later used to set cr0 after masking out lower byte
(except TS bit) in order to enter real-mode.

In the new real-mode code infrastructure we wanted to
keep input parameter in %eax so we are using %edx for
both cr0 cases. This has caused regression since andl
overwrites the value of %edx.

This patch fixes the issue by replacing andl with testl,
which is essentially andl without writing result to the
register.

Special thanks to Paolo Bonzini for noting this and
proposing a fix.

Reported-and-tested-by: Paolo Bonzini <pbonzini@redhat.com>
Signed-off-by: Jarkko Sakkinen <jarkko.sakkinen@intel.com>
Link: http://lkml.kernel.org/r/1336633898-23743-1-git-send-email-jarkko.sakkinen@intel.com
Signed-off-by: H. Peter Anvin <hpa@linux.intel.com>
arch/x86/realmode/rm/reboot_32.S