ARM: 8711/1: V7M: Add support for MPU to M-class
[sfrench/cifs-2.6.git] / arch / arm / mm / pmsa-v7.c
index 484f5aa51090a9c3f3d29a8e83c9818a7cddb0a7..06e2a853cab9aa339adb19c5e800d09d94dce86b 100644 (file)
 
 #include "mm.h"
 
+static unsigned int __initdata mpu_min_region_order;
+static unsigned int __initdata mpu_max_regions;
+
+#ifndef CONFIG_CPU_V7M
+
 #define DRBAR  __ACCESS_CP15(c6, 0, c1, 0)
 #define IRBAR  __ACCESS_CP15(c6, 0, c1, 1)
 #define DRSR   __ACCESS_CP15(c6, 0, c1, 2)
@@ -75,6 +80,56 @@ static inline u32 irbar_read(void)
        return read_sysreg(IRBAR);
 }
 
+#else
+
+static inline void rgnr_write(u32 v)
+{
+       writel_relaxed(v, BASEADDR_V7M_SCB + MPU_RNR);
+}
+
+/* Data-side / unified region attributes */
+
+/* Region access control register */
+static inline void dracr_write(u32 v)
+{
+       u32 rsr = readl_relaxed(BASEADDR_V7M_SCB + MPU_RASR) & GENMASK(15, 0);
+
+       writel_relaxed((v << 16) | rsr, BASEADDR_V7M_SCB + MPU_RASR);
+}
+
+/* Region size register */
+static inline void drsr_write(u32 v)
+{
+       u32 racr = readl_relaxed(BASEADDR_V7M_SCB + MPU_RASR) & GENMASK(31, 16);
+
+       writel_relaxed(v | racr, BASEADDR_V7M_SCB + MPU_RASR);
+}
+
+/* Region base address register */
+static inline void drbar_write(u32 v)
+{
+       writel_relaxed(v, BASEADDR_V7M_SCB + MPU_RBAR);
+}
+
+static inline u32 drbar_read(void)
+{
+       return readl_relaxed(BASEADDR_V7M_SCB + MPU_RBAR);
+}
+
+/* ARMv7-M only supports a unified MPU, so I-side operations are nop */
+
+static inline void iracr_write(u32 v) {}
+static inline void irsr_write(u32 v) {}
+static inline void irbar_write(u32 v) {}
+static inline unsigned long irbar_read(void) {return 0;}
+
+#endif
+
+static int __init mpu_present(void)
+{
+       return ((read_cpuid_ext(CPUID_EXT_MMFR0) & MMFR0_PMSA) == MMFR0_PMSAv7);
+}
+
 /* MPU initialisation functions */
 void __init adjust_lowmem_bounds_mpu(void)
 {
@@ -85,6 +140,9 @@ void __init adjust_lowmem_bounds_mpu(void)
        phys_addr_t mem_start;
        phys_addr_t mem_end;
 
+       if (!mpu_present())
+               return;
+
        for_each_memblock(memory, reg) {
                if (first) {
                        /*
@@ -146,12 +204,7 @@ void __init adjust_lowmem_bounds_mpu(void)
 
 }
 
-static int mpu_present(void)
-{
-       return ((read_cpuid_ext(CPUID_EXT_MMFR0) & MMFR0_PMSA) == MMFR0_PMSAv7);
-}
-
-static int mpu_max_regions(void)
+static int __init __mpu_max_regions(void)
 {
        /*
         * We don't support a different number of I/D side regions so if we
@@ -159,7 +212,8 @@ static int mpu_max_regions(void)
         * whichever side has a smaller number of supported regions.
         */
        u32 dregions, iregions, mpuir;
-       mpuir = read_cpuid(CPUID_MPUIR);
+
+       mpuir = read_cpuid_mputype();
 
        dregions = iregions = (mpuir & MPUIR_DREGION_SZMASK) >> MPUIR_DREGION;
 
@@ -171,15 +225,16 @@ static int mpu_max_regions(void)
        return min(dregions, iregions);
 }
 
-static int mpu_iside_independent(void)
+static int __init mpu_iside_independent(void)
 {
        /* MPUIR.nU specifies whether there is *not* a unified memory map */
-       return read_cpuid(CPUID_MPUIR) & MPUIR_nU;
+       return read_cpuid_mputype() & MPUIR_nU;
 }
 
-static int mpu_min_region_order(void)
+static int __init __mpu_min_region_order(void)
 {
        u32 drbar_result, irbar_result;
+
        /* We've kept a region free for this probing */
        rgnr_write(MPU_PROBE_REGION);
        isb();
@@ -198,22 +253,24 @@ static int mpu_min_region_order(void)
        }
        isb(); /* Ensure that MPU region operations have completed */
        /* Return whichever result is larger */
+
        return __ffs(max(drbar_result, irbar_result));
 }
 
-static int mpu_setup_region(unsigned int number, phys_addr_t start,
+static int __init mpu_setup_region(unsigned int number, phys_addr_t start,
                        unsigned int size_order, unsigned int properties)
 {
        u32 size_data;
 
        /* We kept a region free for probing resolution of MPU regions*/
-       if (number > mpu_max_regions() || number == MPU_PROBE_REGION)
+       if (number > mpu_max_regions
+           || number >= MPU_MAX_REGIONS)
                return -ENOENT;
 
        if (size_order > 32)
                return -ENOMEM;
 
-       if (size_order < mpu_min_region_order())
+       if (size_order < mpu_min_region_order)
                return -ENOMEM;
 
        /* Writing N to bits 5:1 (RSR_SZ)  specifies region size 2^N+1 */
@@ -240,6 +297,9 @@ static int mpu_setup_region(unsigned int number, phys_addr_t start,
        mpu_rgn_info.rgns[number].dracr = properties;
        mpu_rgn_info.rgns[number].drbar = start;
        mpu_rgn_info.rgns[number].drsr = size_data;
+
+       mpu_rgn_info.used++;
+
        return 0;
 }
 
@@ -248,19 +308,40 @@ static int mpu_setup_region(unsigned int number, phys_addr_t start,
 */
 void __init mpu_setup(void)
 {
-       int region_err;
+       int region = 0, err = 0;
+
        if (!mpu_present())
                return;
 
-       region_err = mpu_setup_region(MPU_RAM_REGION, PHYS_OFFSET,
-                                       ilog2(memblock.memory.regions[0].size),
-                                       MPU_AP_PL1RW_PL0RW | MPU_RGN_NORMAL);
-       if (region_err) {
-               panic("MPU region initialization failure! %d", region_err);
+       /* Free-up MPU_PROBE_REGION */
+       mpu_min_region_order = __mpu_min_region_order();
+
+       /* How many regions are supported */
+       mpu_max_regions = __mpu_max_regions();
+
+       /* Now setup MPU (order is important) */
+
+       /* Background */
+       err |= mpu_setup_region(region++, 0, 32,
+                               MPU_ACR_XN | MPU_RGN_STRONGLY_ORDERED | MPU_AP_PL1RW_PL0NA);
+
+       /* RAM */
+       err |= mpu_setup_region(region++, PHYS_OFFSET,
+                               ilog2(memblock.memory.regions[0].size),
+                               MPU_AP_PL1RW_PL0RW | MPU_RGN_NORMAL);
+
+       /* Vectors */
+#ifndef CONFIG_CPU_V7M
+       err |= mpu_setup_region(region++, vectors_base,
+                               ilog2(2 * PAGE_SIZE),
+                               MPU_AP_PL1RW_PL0NA | MPU_RGN_NORMAL);
+#endif
+       if (err) {
+               panic("MPU region initialization failure! %d", err);
        } else {
                pr_info("Using ARMv7 PMSA Compliant MPU. "
-                        "Region independence: %s, Max regions: %d\n",
+                        "Region independence: %s, Used %d of %d regions\n",
                        mpu_iside_independent() ? "Yes" : "No",
-                       mpu_max_regions());
+                       mpu_rgn_info.used, mpu_max_regions);
        }
 }