4e63213a8d55cd43c6b946e81af3d8e8b6babf12
[sfrench/cifs-2.6.git] / sound / soc / intel / skylake / skl-messages.c
1 /*
2  *  skl-message.c - HDA DSP interface for FW registration, Pipe and Module
3  *  configurations
4  *
5  *  Copyright (C) 2015 Intel Corp
6  *  Author:Rafal Redzimski <rafal.f.redzimski@intel.com>
7  *         Jeeja KP <jeeja.kp@intel.com>
8  *  ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License as version 2, as
12  * published by the Free Software Foundation.
13  *
14  * This program is distributed in the hope that it will be useful, but
15  * WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
17  * General Public License for more details.
18  */
19
20 #include <linux/slab.h>
21 #include <linux/pci.h>
22 #include <sound/core.h>
23 #include <sound/pcm.h>
24 #include "skl-sst-dsp.h"
25 #include "cnl-sst-dsp.h"
26 #include "skl-sst-ipc.h"
27 #include "skl.h"
28 #include "../common/sst-dsp.h"
29 #include "../common/sst-dsp-priv.h"
30 #include "skl-topology.h"
31 #include "skl-tplg-interface.h"
32
33 static int skl_alloc_dma_buf(struct device *dev,
34                 struct snd_dma_buffer *dmab, size_t size)
35 {
36         struct hdac_ext_bus *ebus = dev_get_drvdata(dev);
37         struct hdac_bus *bus = ebus_to_hbus(ebus);
38
39         if (!bus)
40                 return -ENODEV;
41
42         return  bus->io_ops->dma_alloc_pages(bus, SNDRV_DMA_TYPE_DEV, size, dmab);
43 }
44
45 static int skl_free_dma_buf(struct device *dev, struct snd_dma_buffer *dmab)
46 {
47         struct hdac_ext_bus *ebus = dev_get_drvdata(dev);
48         struct hdac_bus *bus = ebus_to_hbus(ebus);
49
50         if (!bus)
51                 return -ENODEV;
52
53         bus->io_ops->dma_free_pages(bus, dmab);
54
55         return 0;
56 }
57
58 #define SKL_ASTATE_PARAM_ID     4
59
60 void skl_dsp_set_astate_cfg(struct skl_sst *ctx, u32 cnt, void *data)
61 {
62         struct skl_ipc_large_config_msg msg = {0};
63
64         msg.large_param_id = SKL_ASTATE_PARAM_ID;
65         msg.param_data_size = (cnt * sizeof(struct skl_astate_param) +
66                                 sizeof(cnt));
67
68         skl_ipc_set_large_config(&ctx->ipc, &msg, data);
69 }
70
71 #define NOTIFICATION_PARAM_ID 3
72 #define NOTIFICATION_MASK 0xf
73
74 /* disable notfication for underruns/overruns from firmware module */
75 void skl_dsp_enable_notification(struct skl_sst *ctx, bool enable)
76 {
77         struct notification_mask mask;
78         struct skl_ipc_large_config_msg msg = {0};
79
80         mask.notify = NOTIFICATION_MASK;
81         mask.enable = enable;
82
83         msg.large_param_id = NOTIFICATION_PARAM_ID;
84         msg.param_data_size = sizeof(mask);
85
86         skl_ipc_set_large_config(&ctx->ipc, &msg, (u32 *)&mask);
87 }
88
89 static int skl_dsp_setup_spib(struct device *dev, unsigned int size,
90                                 int stream_tag, int enable)
91 {
92         struct hdac_ext_bus *ebus = dev_get_drvdata(dev);
93         struct hdac_bus *bus = ebus_to_hbus(ebus);
94         struct hdac_stream *stream = snd_hdac_get_stream(bus,
95                         SNDRV_PCM_STREAM_PLAYBACK, stream_tag);
96         struct hdac_ext_stream *estream;
97
98         if (!stream)
99                 return -EINVAL;
100
101         estream = stream_to_hdac_ext_stream(stream);
102         /* enable/disable SPIB for this hdac stream */
103         snd_hdac_ext_stream_spbcap_enable(ebus, enable, stream->index);
104
105         /* set the spib value */
106         snd_hdac_ext_stream_set_spib(ebus, estream, size);
107
108         return 0;
109 }
110
111 static int skl_dsp_prepare(struct device *dev, unsigned int format,
112                         unsigned int size, struct snd_dma_buffer *dmab)
113 {
114         struct hdac_ext_bus *ebus = dev_get_drvdata(dev);
115         struct hdac_bus *bus = ebus_to_hbus(ebus);
116         struct hdac_ext_stream *estream;
117         struct hdac_stream *stream;
118         struct snd_pcm_substream substream;
119         int ret;
120
121         if (!bus)
122                 return -ENODEV;
123
124         memset(&substream, 0, sizeof(substream));
125         substream.stream = SNDRV_PCM_STREAM_PLAYBACK;
126
127         estream = snd_hdac_ext_stream_assign(ebus, &substream,
128                                         HDAC_EXT_STREAM_TYPE_HOST);
129         if (!estream)
130                 return -ENODEV;
131
132         stream = hdac_stream(estream);
133
134         /* assign decouple host dma channel */
135         ret = snd_hdac_dsp_prepare(stream, format, size, dmab);
136         if (ret < 0)
137                 return ret;
138
139         skl_dsp_setup_spib(dev, size, stream->stream_tag, true);
140
141         return stream->stream_tag;
142 }
143
144 static int skl_dsp_trigger(struct device *dev, bool start, int stream_tag)
145 {
146         struct hdac_ext_bus *ebus = dev_get_drvdata(dev);
147         struct hdac_stream *stream;
148         struct hdac_bus *bus = ebus_to_hbus(ebus);
149
150         if (!bus)
151                 return -ENODEV;
152
153         stream = snd_hdac_get_stream(bus,
154                 SNDRV_PCM_STREAM_PLAYBACK, stream_tag);
155         if (!stream)
156                 return -EINVAL;
157
158         snd_hdac_dsp_trigger(stream, start);
159
160         return 0;
161 }
162
163 static int skl_dsp_cleanup(struct device *dev,
164                 struct snd_dma_buffer *dmab, int stream_tag)
165 {
166         struct hdac_ext_bus *ebus = dev_get_drvdata(dev);
167         struct hdac_stream *stream;
168         struct hdac_ext_stream *estream;
169         struct hdac_bus *bus = ebus_to_hbus(ebus);
170
171         if (!bus)
172                 return -ENODEV;
173
174         stream = snd_hdac_get_stream(bus,
175                 SNDRV_PCM_STREAM_PLAYBACK, stream_tag);
176         if (!stream)
177                 return -EINVAL;
178
179         estream = stream_to_hdac_ext_stream(stream);
180         skl_dsp_setup_spib(dev, 0, stream_tag, false);
181         snd_hdac_ext_stream_release(estream, HDAC_EXT_STREAM_TYPE_HOST);
182
183         snd_hdac_dsp_cleanup(stream, dmab);
184
185         return 0;
186 }
187
188 static struct skl_dsp_loader_ops skl_get_loader_ops(void)
189 {
190         struct skl_dsp_loader_ops loader_ops;
191
192         memset(&loader_ops, 0, sizeof(struct skl_dsp_loader_ops));
193
194         loader_ops.alloc_dma_buf = skl_alloc_dma_buf;
195         loader_ops.free_dma_buf = skl_free_dma_buf;
196
197         return loader_ops;
198 };
199
200 static struct skl_dsp_loader_ops bxt_get_loader_ops(void)
201 {
202         struct skl_dsp_loader_ops loader_ops;
203
204         memset(&loader_ops, 0, sizeof(loader_ops));
205
206         loader_ops.alloc_dma_buf = skl_alloc_dma_buf;
207         loader_ops.free_dma_buf = skl_free_dma_buf;
208         loader_ops.prepare = skl_dsp_prepare;
209         loader_ops.trigger = skl_dsp_trigger;
210         loader_ops.cleanup = skl_dsp_cleanup;
211
212         return loader_ops;
213 };
214
215 static const struct skl_dsp_ops dsp_ops[] = {
216         {
217                 .id = 0x9d70,
218                 .num_cores = 2,
219                 .loader_ops = skl_get_loader_ops,
220                 .init = skl_sst_dsp_init,
221                 .init_fw = skl_sst_init_fw,
222                 .cleanup = skl_sst_dsp_cleanup
223         },
224         {
225                 .id = 0x9d71,
226                 .num_cores = 2,
227                 .loader_ops = skl_get_loader_ops,
228                 .init = kbl_sst_dsp_init,
229                 .init_fw = skl_sst_init_fw,
230                 .cleanup = skl_sst_dsp_cleanup
231         },
232         {
233                 .id = 0x5a98,
234                 .num_cores = 2,
235                 .loader_ops = bxt_get_loader_ops,
236                 .init = bxt_sst_dsp_init,
237                 .init_fw = bxt_sst_init_fw,
238                 .cleanup = bxt_sst_dsp_cleanup
239         },
240         {
241                 .id = 0x3198,
242                 .num_cores = 2,
243                 .loader_ops = bxt_get_loader_ops,
244                 .init = bxt_sst_dsp_init,
245                 .init_fw = bxt_sst_init_fw,
246                 .cleanup = bxt_sst_dsp_cleanup
247         },
248         {
249                 .id = 0x9dc8,
250                 .num_cores = 4,
251                 .loader_ops = bxt_get_loader_ops,
252                 .init = cnl_sst_dsp_init,
253                 .init_fw = cnl_sst_init_fw,
254                 .cleanup = cnl_sst_dsp_cleanup
255         },
256 };
257
258 const struct skl_dsp_ops *skl_get_dsp_ops(int pci_id)
259 {
260         int i;
261
262         for (i = 0; i < ARRAY_SIZE(dsp_ops); i++) {
263                 if (dsp_ops[i].id == pci_id)
264                         return &dsp_ops[i];
265         }
266
267         return NULL;
268 }
269
270 int skl_init_dsp(struct skl *skl)
271 {
272         void __iomem *mmio_base;
273         struct hdac_ext_bus *ebus = &skl->ebus;
274         struct hdac_bus *bus = ebus_to_hbus(ebus);
275         struct skl_dsp_loader_ops loader_ops;
276         int irq = bus->irq;
277         const struct skl_dsp_ops *ops;
278         struct skl_dsp_cores *cores;
279         int ret;
280
281         /* enable ppcap interrupt */
282         snd_hdac_ext_bus_ppcap_enable(&skl->ebus, true);
283         snd_hdac_ext_bus_ppcap_int_enable(&skl->ebus, true);
284
285         /* read the BAR of the ADSP MMIO */
286         mmio_base = pci_ioremap_bar(skl->pci, 4);
287         if (mmio_base == NULL) {
288                 dev_err(bus->dev, "ioremap error\n");
289                 return -ENXIO;
290         }
291
292         ops = skl_get_dsp_ops(skl->pci->device);
293         if (!ops) {
294                 ret = -EIO;
295                 goto unmap_mmio;
296         }
297
298         loader_ops = ops->loader_ops();
299         ret = ops->init(bus->dev, mmio_base, irq,
300                                 skl->fw_name, loader_ops,
301                                 &skl->skl_sst);
302
303         if (ret < 0)
304                 goto unmap_mmio;
305
306         skl->skl_sst->dsp_ops = ops;
307         cores = &skl->skl_sst->cores;
308         cores->count = ops->num_cores;
309
310         cores->state = kcalloc(cores->count, sizeof(*cores->state), GFP_KERNEL);
311         if (!cores->state) {
312                 ret = -ENOMEM;
313                 goto unmap_mmio;
314         }
315
316         cores->usage_count = kcalloc(cores->count, sizeof(*cores->usage_count),
317                                      GFP_KERNEL);
318         if (!cores->usage_count) {
319                 ret = -ENOMEM;
320                 goto free_core_state;
321         }
322
323         dev_dbg(bus->dev, "dsp registration status=%d\n", ret);
324
325         return 0;
326
327 free_core_state:
328         kfree(cores->state);
329
330 unmap_mmio:
331         iounmap(mmio_base);
332
333         return ret;
334 }
335
336 int skl_free_dsp(struct skl *skl)
337 {
338         struct hdac_ext_bus *ebus = &skl->ebus;
339         struct hdac_bus *bus = ebus_to_hbus(ebus);
340         struct skl_sst *ctx = skl->skl_sst;
341
342         /* disable  ppcap interrupt */
343         snd_hdac_ext_bus_ppcap_int_enable(&skl->ebus, false);
344
345         ctx->dsp_ops->cleanup(bus->dev, ctx);
346
347         kfree(ctx->cores.state);
348         kfree(ctx->cores.usage_count);
349
350         if (ctx->dsp->addr.lpe)
351                 iounmap(ctx->dsp->addr.lpe);
352
353         return 0;
354 }
355
356 /*
357  * In the case of "suspend_active" i.e, the Audio IP being active
358  * during system suspend, immediately excecute any pending D0i3 work
359  * before suspending. This is needed for the IP to work in low power
360  * mode during system suspend. In the case of normal suspend, cancel
361  * any pending D0i3 work.
362  */
363 int skl_suspend_late_dsp(struct skl *skl)
364 {
365         struct skl_sst *ctx = skl->skl_sst;
366         struct delayed_work *dwork;
367
368         if (!ctx)
369                 return 0;
370
371         dwork = &ctx->d0i3.work;
372
373         if (dwork->work.func) {
374                 if (skl->supend_active)
375                         flush_delayed_work(dwork);
376                 else
377                         cancel_delayed_work_sync(dwork);
378         }
379
380         return 0;
381 }
382
383 int skl_suspend_dsp(struct skl *skl)
384 {
385         struct skl_sst *ctx = skl->skl_sst;
386         int ret;
387
388         /* if ppcap is not supported return 0 */
389         if (!skl->ebus.bus.ppcap)
390                 return 0;
391
392         ret = skl_dsp_sleep(ctx->dsp);
393         if (ret < 0)
394                 return ret;
395
396         /* disable ppcap interrupt */
397         snd_hdac_ext_bus_ppcap_int_enable(&skl->ebus, false);
398         snd_hdac_ext_bus_ppcap_enable(&skl->ebus, false);
399
400         return 0;
401 }
402
403 int skl_resume_dsp(struct skl *skl)
404 {
405         struct skl_sst *ctx = skl->skl_sst;
406         int ret;
407
408         /* if ppcap is not supported return 0 */
409         if (!skl->ebus.bus.ppcap)
410                 return 0;
411
412         /* enable ppcap interrupt */
413         snd_hdac_ext_bus_ppcap_enable(&skl->ebus, true);
414         snd_hdac_ext_bus_ppcap_int_enable(&skl->ebus, true);
415
416         /* check if DSP 1st boot is done */
417         if (skl->skl_sst->is_first_boot == true)
418                 return 0;
419
420         ret = skl_dsp_wake(ctx->dsp);
421         if (ret < 0)
422                 return ret;
423
424         skl_dsp_enable_notification(skl->skl_sst, false);
425
426         if (skl->cfg.astate_cfg != NULL) {
427                 skl_dsp_set_astate_cfg(skl->skl_sst, skl->cfg.astate_cfg->count,
428                                         skl->cfg.astate_cfg);
429         }
430         return ret;
431 }
432
433 enum skl_bitdepth skl_get_bit_depth(int params)
434 {
435         switch (params) {
436         case 8:
437                 return SKL_DEPTH_8BIT;
438
439         case 16:
440                 return SKL_DEPTH_16BIT;
441
442         case 24:
443                 return SKL_DEPTH_24BIT;
444
445         case 32:
446                 return SKL_DEPTH_32BIT;
447
448         default:
449                 return SKL_DEPTH_INVALID;
450
451         }
452 }
453
454 /*
455  * Each module in DSP expects a base module configuration, which consists of
456  * PCM format information, which we calculate in driver and resource values
457  * which are read from widget information passed through topology binary
458  * This is send when we create a module with INIT_INSTANCE IPC msg
459  */
460 static void skl_set_base_module_format(struct skl_sst *ctx,
461                         struct skl_module_cfg *mconfig,
462                         struct skl_base_cfg *base_cfg)
463 {
464         struct skl_module *module = mconfig->module;
465         struct skl_module_res *res = &module->resources[mconfig->res_idx];
466         struct skl_module_iface *fmt = &module->formats[mconfig->fmt_idx];
467         struct skl_module_fmt *format = &fmt->inputs[0].fmt;
468
469         base_cfg->audio_fmt.number_of_channels = format->channels;
470
471         base_cfg->audio_fmt.s_freq = format->s_freq;
472         base_cfg->audio_fmt.bit_depth = format->bit_depth;
473         base_cfg->audio_fmt.valid_bit_depth = format->valid_bit_depth;
474         base_cfg->audio_fmt.ch_cfg = format->ch_cfg;
475
476         dev_dbg(ctx->dev, "bit_depth=%x valid_bd=%x ch_config=%x\n",
477                         format->bit_depth, format->valid_bit_depth,
478                         format->ch_cfg);
479
480         base_cfg->audio_fmt.channel_map = format->ch_map;
481
482         base_cfg->audio_fmt.interleaving = format->interleaving_style;
483
484         base_cfg->cps = res->cps;
485         base_cfg->ibs = res->ibs;
486         base_cfg->obs = res->obs;
487         base_cfg->is_pages = res->is_pages;
488 }
489
490 /*
491  * Copies copier capabilities into copier module and updates copier module
492  * config size.
493  */
494 static void skl_copy_copier_caps(struct skl_module_cfg *mconfig,
495                                 struct skl_cpr_cfg *cpr_mconfig)
496 {
497         if (mconfig->formats_config.caps_size == 0)
498                 return;
499
500         memcpy(cpr_mconfig->gtw_cfg.config_data,
501                         mconfig->formats_config.caps,
502                         mconfig->formats_config.caps_size);
503
504         cpr_mconfig->gtw_cfg.config_length =
505                         (mconfig->formats_config.caps_size) / 4;
506 }
507
508 #define SKL_NON_GATEWAY_CPR_NODE_ID 0xFFFFFFFF
509 /*
510  * Calculate the gatewat settings required for copier module, type of
511  * gateway and index of gateway to use
512  */
513 static u32 skl_get_node_id(struct skl_sst *ctx,
514                         struct skl_module_cfg *mconfig)
515 {
516         union skl_connector_node_id node_id = {0};
517         union skl_ssp_dma_node ssp_node  = {0};
518         struct skl_pipe_params *params = mconfig->pipe->p_params;
519
520         switch (mconfig->dev_type) {
521         case SKL_DEVICE_BT:
522                 node_id.node.dma_type =
523                         (SKL_CONN_SOURCE == mconfig->hw_conn_type) ?
524                         SKL_DMA_I2S_LINK_OUTPUT_CLASS :
525                         SKL_DMA_I2S_LINK_INPUT_CLASS;
526                 node_id.node.vindex = params->host_dma_id +
527                                         (mconfig->vbus_id << 3);
528                 break;
529
530         case SKL_DEVICE_I2S:
531                 node_id.node.dma_type =
532                         (SKL_CONN_SOURCE == mconfig->hw_conn_type) ?
533                         SKL_DMA_I2S_LINK_OUTPUT_CLASS :
534                         SKL_DMA_I2S_LINK_INPUT_CLASS;
535                 ssp_node.dma_node.time_slot_index = mconfig->time_slot;
536                 ssp_node.dma_node.i2s_instance = mconfig->vbus_id;
537                 node_id.node.vindex = ssp_node.val;
538                 break;
539
540         case SKL_DEVICE_DMIC:
541                 node_id.node.dma_type = SKL_DMA_DMIC_LINK_INPUT_CLASS;
542                 node_id.node.vindex = mconfig->vbus_id +
543                                          (mconfig->time_slot);
544                 break;
545
546         case SKL_DEVICE_HDALINK:
547                 node_id.node.dma_type =
548                         (SKL_CONN_SOURCE == mconfig->hw_conn_type) ?
549                         SKL_DMA_HDA_LINK_OUTPUT_CLASS :
550                         SKL_DMA_HDA_LINK_INPUT_CLASS;
551                 node_id.node.vindex = params->link_dma_id;
552                 break;
553
554         case SKL_DEVICE_HDAHOST:
555                 node_id.node.dma_type =
556                         (SKL_CONN_SOURCE == mconfig->hw_conn_type) ?
557                         SKL_DMA_HDA_HOST_OUTPUT_CLASS :
558                         SKL_DMA_HDA_HOST_INPUT_CLASS;
559                 node_id.node.vindex = params->host_dma_id;
560                 break;
561
562         default:
563                 node_id.val = 0xFFFFFFFF;
564                 break;
565         }
566
567         return node_id.val;
568 }
569
570 static void skl_setup_cpr_gateway_cfg(struct skl_sst *ctx,
571                         struct skl_module_cfg *mconfig,
572                         struct skl_cpr_cfg *cpr_mconfig)
573 {
574         u32 dma_io_buf;
575         struct skl_module_res *res;
576         int res_idx = mconfig->res_idx;
577         struct skl *skl = get_skl_ctx(ctx->dev);
578
579         cpr_mconfig->gtw_cfg.node_id = skl_get_node_id(ctx, mconfig);
580
581         if (cpr_mconfig->gtw_cfg.node_id == SKL_NON_GATEWAY_CPR_NODE_ID) {
582                 cpr_mconfig->cpr_feature_mask = 0;
583                 return;
584         }
585
586         if (skl->nr_modules) {
587                 res = &mconfig->module->resources[mconfig->res_idx];
588                 cpr_mconfig->gtw_cfg.dma_buffer_size = res->dma_buffer_size;
589                 goto skip_buf_size_calc;
590         } else {
591                 res = &mconfig->module->resources[res_idx];
592         }
593
594         switch (mconfig->hw_conn_type) {
595         case SKL_CONN_SOURCE:
596                 if (mconfig->dev_type == SKL_DEVICE_HDAHOST)
597                         dma_io_buf =  res->ibs;
598                 else
599                         dma_io_buf =  res->obs;
600                 break;
601
602         case SKL_CONN_SINK:
603                 if (mconfig->dev_type == SKL_DEVICE_HDAHOST)
604                         dma_io_buf =  res->obs;
605                 else
606                         dma_io_buf =  res->ibs;
607                 break;
608
609         default:
610                 dev_warn(ctx->dev, "wrong connection type: %d\n",
611                                 mconfig->hw_conn_type);
612                 return;
613         }
614
615         cpr_mconfig->gtw_cfg.dma_buffer_size =
616                                 mconfig->dma_buffer_size * dma_io_buf;
617
618         /* fallback to 2ms default value */
619         if (!cpr_mconfig->gtw_cfg.dma_buffer_size) {
620                 if (mconfig->hw_conn_type == SKL_CONN_SOURCE)
621                         cpr_mconfig->gtw_cfg.dma_buffer_size = 2 * res->obs;
622                 else
623                         cpr_mconfig->gtw_cfg.dma_buffer_size = 2 * res->ibs;
624         }
625
626 skip_buf_size_calc:
627         cpr_mconfig->cpr_feature_mask = 0;
628         cpr_mconfig->gtw_cfg.config_length  = 0;
629
630         skl_copy_copier_caps(mconfig, cpr_mconfig);
631 }
632
633 #define DMA_CONTROL_ID 5
634 #define DMA_I2S_BLOB_SIZE 21
635
636 int skl_dsp_set_dma_control(struct skl_sst *ctx, u32 *caps,
637                                 u32 caps_size, u32 node_id)
638 {
639         struct skl_dma_control *dma_ctrl;
640         struct skl_ipc_large_config_msg msg = {0};
641         int err = 0;
642
643
644         /*
645          * if blob size zero, then return
646          */
647         if (caps_size == 0)
648                 return 0;
649
650         msg.large_param_id = DMA_CONTROL_ID;
651         msg.param_data_size = sizeof(struct skl_dma_control) + caps_size;
652
653         dma_ctrl = kzalloc(msg.param_data_size, GFP_KERNEL);
654         if (dma_ctrl == NULL)
655                 return -ENOMEM;
656
657         dma_ctrl->node_id = node_id;
658
659         /*
660          * NHLT blob may contain additional configs along with i2s blob.
661          * firmware expects only the i2s blob size as the config_length.
662          * So fix to i2s blob size.
663          * size in dwords.
664          */
665         dma_ctrl->config_length = DMA_I2S_BLOB_SIZE;
666
667         memcpy(dma_ctrl->config_data, caps, caps_size);
668
669         err = skl_ipc_set_large_config(&ctx->ipc, &msg, (u32 *)dma_ctrl);
670
671         kfree(dma_ctrl);
672         return err;
673 }
674
675 static void skl_setup_out_format(struct skl_sst *ctx,
676                         struct skl_module_cfg *mconfig,
677                         struct skl_audio_data_format *out_fmt)
678 {
679         struct skl_module *module = mconfig->module;
680         struct skl_module_iface *fmt = &module->formats[mconfig->fmt_idx];
681         struct skl_module_fmt *format = &fmt->outputs[0].fmt;
682
683         out_fmt->number_of_channels = (u8)format->channels;
684         out_fmt->s_freq = format->s_freq;
685         out_fmt->bit_depth = format->bit_depth;
686         out_fmt->valid_bit_depth = format->valid_bit_depth;
687         out_fmt->ch_cfg = format->ch_cfg;
688
689         out_fmt->channel_map = format->ch_map;
690         out_fmt->interleaving = format->interleaving_style;
691         out_fmt->sample_type = format->sample_type;
692
693         dev_dbg(ctx->dev, "copier out format chan=%d fre=%d bitdepth=%d\n",
694                 out_fmt->number_of_channels, format->s_freq, format->bit_depth);
695 }
696
697 /*
698  * DSP needs SRC module for frequency conversion, SRC takes base module
699  * configuration and the target frequency as extra parameter passed as src
700  * config
701  */
702 static void skl_set_src_format(struct skl_sst *ctx,
703                         struct skl_module_cfg *mconfig,
704                         struct skl_src_module_cfg *src_mconfig)
705 {
706         struct skl_module *module = mconfig->module;
707         struct skl_module_iface *iface = &module->formats[mconfig->fmt_idx];
708         struct skl_module_fmt *fmt = &iface->outputs[0].fmt;
709
710         skl_set_base_module_format(ctx, mconfig,
711                 (struct skl_base_cfg *)src_mconfig);
712
713         src_mconfig->src_cfg = fmt->s_freq;
714 }
715
716 /*
717  * DSP needs updown module to do channel conversion. updown module take base
718  * module configuration and channel configuration
719  * It also take coefficients and now we have defaults applied here
720  */
721 static void skl_set_updown_mixer_format(struct skl_sst *ctx,
722                         struct skl_module_cfg *mconfig,
723                         struct skl_up_down_mixer_cfg *mixer_mconfig)
724 {
725         struct skl_module *module = mconfig->module;
726         struct skl_module_iface *iface = &module->formats[mconfig->fmt_idx];
727         struct skl_module_fmt *fmt = &iface->outputs[0].fmt;
728         int i = 0;
729
730         skl_set_base_module_format(ctx, mconfig,
731                 (struct skl_base_cfg *)mixer_mconfig);
732         mixer_mconfig->out_ch_cfg = fmt->ch_cfg;
733
734         /* Select F/W default coefficient */
735         mixer_mconfig->coeff_sel = 0x0;
736
737         /* User coeff, don't care since we are selecting F/W defaults */
738         for (i = 0; i < UP_DOWN_MIXER_MAX_COEFF; i++)
739                 mixer_mconfig->coeff[i] = 0xDEADBEEF;
740 }
741
742 /*
743  * 'copier' is DSP internal module which copies data from Host DMA (HDA host
744  * dma) or link (hda link, SSP, PDM)
745  * Here we calculate the copier module parameters, like PCM format, output
746  * format, gateway settings
747  * copier_module_config is sent as input buffer with INIT_INSTANCE IPC msg
748  */
749 static void skl_set_copier_format(struct skl_sst *ctx,
750                         struct skl_module_cfg *mconfig,
751                         struct skl_cpr_cfg *cpr_mconfig)
752 {
753         struct skl_audio_data_format *out_fmt = &cpr_mconfig->out_fmt;
754         struct skl_base_cfg *base_cfg = (struct skl_base_cfg *)cpr_mconfig;
755
756         skl_set_base_module_format(ctx, mconfig, base_cfg);
757
758         skl_setup_out_format(ctx, mconfig, out_fmt);
759         skl_setup_cpr_gateway_cfg(ctx, mconfig, cpr_mconfig);
760 }
761
762 /*
763  * Algo module are DSP pre processing modules. Algo module take base module
764  * configuration and params
765  */
766
767 static void skl_set_algo_format(struct skl_sst *ctx,
768                         struct skl_module_cfg *mconfig,
769                         struct skl_algo_cfg *algo_mcfg)
770 {
771         struct skl_base_cfg *base_cfg = (struct skl_base_cfg *)algo_mcfg;
772
773         skl_set_base_module_format(ctx, mconfig, base_cfg);
774
775         if (mconfig->formats_config.caps_size == 0)
776                 return;
777
778         memcpy(algo_mcfg->params,
779                         mconfig->formats_config.caps,
780                         mconfig->formats_config.caps_size);
781
782 }
783
784 /*
785  * Mic select module allows selecting one or many input channels, thus
786  * acting as a demux.
787  *
788  * Mic select module take base module configuration and out-format
789  * configuration
790  */
791 static void skl_set_base_outfmt_format(struct skl_sst *ctx,
792                         struct skl_module_cfg *mconfig,
793                         struct skl_base_outfmt_cfg *base_outfmt_mcfg)
794 {
795         struct skl_audio_data_format *out_fmt = &base_outfmt_mcfg->out_fmt;
796         struct skl_base_cfg *base_cfg =
797                                 (struct skl_base_cfg *)base_outfmt_mcfg;
798
799         skl_set_base_module_format(ctx, mconfig, base_cfg);
800         skl_setup_out_format(ctx, mconfig, out_fmt);
801 }
802
803 static u16 skl_get_module_param_size(struct skl_sst *ctx,
804                         struct skl_module_cfg *mconfig)
805 {
806         u16 param_size;
807
808         switch (mconfig->m_type) {
809         case SKL_MODULE_TYPE_COPIER:
810                 param_size = sizeof(struct skl_cpr_cfg);
811                 param_size += mconfig->formats_config.caps_size;
812                 return param_size;
813
814         case SKL_MODULE_TYPE_SRCINT:
815                 return sizeof(struct skl_src_module_cfg);
816
817         case SKL_MODULE_TYPE_UPDWMIX:
818                 return sizeof(struct skl_up_down_mixer_cfg);
819
820         case SKL_MODULE_TYPE_ALGO:
821                 param_size = sizeof(struct skl_base_cfg);
822                 param_size += mconfig->formats_config.caps_size;
823                 return param_size;
824
825         case SKL_MODULE_TYPE_BASE_OUTFMT:
826         case SKL_MODULE_TYPE_MIC_SELECT:
827         case SKL_MODULE_TYPE_KPB:
828                 return sizeof(struct skl_base_outfmt_cfg);
829
830         default:
831                 /*
832                  * return only base cfg when no specific module type is
833                  * specified
834                  */
835                 return sizeof(struct skl_base_cfg);
836         }
837
838         return 0;
839 }
840
841 /*
842  * DSP firmware supports various modules like copier, SRC, updown etc.
843  * These modules required various parameters to be calculated and sent for
844  * the module initialization to DSP. By default a generic module needs only
845  * base module format configuration
846  */
847
848 static int skl_set_module_format(struct skl_sst *ctx,
849                         struct skl_module_cfg *module_config,
850                         u16 *module_config_size,
851                         void **param_data)
852 {
853         u16 param_size;
854
855         param_size  = skl_get_module_param_size(ctx, module_config);
856
857         *param_data = kzalloc(param_size, GFP_KERNEL);
858         if (NULL == *param_data)
859                 return -ENOMEM;
860
861         *module_config_size = param_size;
862
863         switch (module_config->m_type) {
864         case SKL_MODULE_TYPE_COPIER:
865                 skl_set_copier_format(ctx, module_config, *param_data);
866                 break;
867
868         case SKL_MODULE_TYPE_SRCINT:
869                 skl_set_src_format(ctx, module_config, *param_data);
870                 break;
871
872         case SKL_MODULE_TYPE_UPDWMIX:
873                 skl_set_updown_mixer_format(ctx, module_config, *param_data);
874                 break;
875
876         case SKL_MODULE_TYPE_ALGO:
877                 skl_set_algo_format(ctx, module_config, *param_data);
878                 break;
879
880         case SKL_MODULE_TYPE_BASE_OUTFMT:
881         case SKL_MODULE_TYPE_MIC_SELECT:
882         case SKL_MODULE_TYPE_KPB:
883                 skl_set_base_outfmt_format(ctx, module_config, *param_data);
884                 break;
885
886         default:
887                 skl_set_base_module_format(ctx, module_config, *param_data);
888                 break;
889
890         }
891
892         dev_dbg(ctx->dev, "Module type=%d config size: %d bytes\n",
893                         module_config->id.module_id, param_size);
894         print_hex_dump_debug("Module params:", DUMP_PREFIX_OFFSET, 8, 4,
895                         *param_data, param_size, false);
896         return 0;
897 }
898
899 static int skl_get_queue_index(struct skl_module_pin *mpin,
900                                 struct skl_module_inst_id id, int max)
901 {
902         int i;
903
904         for (i = 0; i < max; i++)  {
905                 if (mpin[i].id.module_id == id.module_id &&
906                         mpin[i].id.instance_id == id.instance_id)
907                         return i;
908         }
909
910         return -EINVAL;
911 }
912
913 /*
914  * Allocates queue for each module.
915  * if dynamic, the pin_index is allocated 0 to max_pin.
916  * In static, the pin_index is fixed based on module_id and instance id
917  */
918 static int skl_alloc_queue(struct skl_module_pin *mpin,
919                         struct skl_module_cfg *tgt_cfg, int max)
920 {
921         int i;
922         struct skl_module_inst_id id = tgt_cfg->id;
923         /*
924          * if pin in dynamic, find first free pin
925          * otherwise find match module and instance id pin as topology will
926          * ensure a unique pin is assigned to this so no need to
927          * allocate/free
928          */
929         for (i = 0; i < max; i++)  {
930                 if (mpin[i].is_dynamic) {
931                         if (!mpin[i].in_use &&
932                                 mpin[i].pin_state == SKL_PIN_UNBIND) {
933
934                                 mpin[i].in_use = true;
935                                 mpin[i].id.module_id = id.module_id;
936                                 mpin[i].id.instance_id = id.instance_id;
937                                 mpin[i].id.pvt_id = id.pvt_id;
938                                 mpin[i].tgt_mcfg = tgt_cfg;
939                                 return i;
940                         }
941                 } else {
942                         if (mpin[i].id.module_id == id.module_id &&
943                                 mpin[i].id.instance_id == id.instance_id &&
944                                 mpin[i].pin_state == SKL_PIN_UNBIND) {
945
946                                 mpin[i].tgt_mcfg = tgt_cfg;
947                                 return i;
948                         }
949                 }
950         }
951
952         return -EINVAL;
953 }
954
955 static void skl_free_queue(struct skl_module_pin *mpin, int q_index)
956 {
957         if (mpin[q_index].is_dynamic) {
958                 mpin[q_index].in_use = false;
959                 mpin[q_index].id.module_id = 0;
960                 mpin[q_index].id.instance_id = 0;
961                 mpin[q_index].id.pvt_id = 0;
962         }
963         mpin[q_index].pin_state = SKL_PIN_UNBIND;
964         mpin[q_index].tgt_mcfg = NULL;
965 }
966
967 /* Module state will be set to unint, if all the out pin state is UNBIND */
968
969 static void skl_clear_module_state(struct skl_module_pin *mpin, int max,
970                                                 struct skl_module_cfg *mcfg)
971 {
972         int i;
973         bool found = false;
974
975         for (i = 0; i < max; i++)  {
976                 if (mpin[i].pin_state == SKL_PIN_UNBIND)
977                         continue;
978                 found = true;
979                 break;
980         }
981
982         if (!found)
983                 mcfg->m_state = SKL_MODULE_INIT_DONE;
984         return;
985 }
986
987 /*
988  * A module needs to be instanataited in DSP. A mdoule is present in a
989  * collection of module referred as a PIPE.
990  * We first calculate the module format, based on module type and then
991  * invoke the DSP by sending IPC INIT_INSTANCE using ipc helper
992  */
993 int skl_init_module(struct skl_sst *ctx,
994                         struct skl_module_cfg *mconfig)
995 {
996         u16 module_config_size = 0;
997         void *param_data = NULL;
998         int ret;
999         struct skl_ipc_init_instance_msg msg;
1000
1001         dev_dbg(ctx->dev, "%s: module_id = %d instance=%d\n", __func__,
1002                  mconfig->id.module_id, mconfig->id.pvt_id);
1003
1004         if (mconfig->pipe->state != SKL_PIPE_CREATED) {
1005                 dev_err(ctx->dev, "Pipe not created state= %d pipe_id= %d\n",
1006                                  mconfig->pipe->state, mconfig->pipe->ppl_id);
1007                 return -EIO;
1008         }
1009
1010         ret = skl_set_module_format(ctx, mconfig,
1011                         &module_config_size, &param_data);
1012         if (ret < 0) {
1013                 dev_err(ctx->dev, "Failed to set module format ret=%d\n", ret);
1014                 return ret;
1015         }
1016
1017         msg.module_id = mconfig->id.module_id;
1018         msg.instance_id = mconfig->id.pvt_id;
1019         msg.ppl_instance_id = mconfig->pipe->ppl_id;
1020         msg.param_data_size = module_config_size;
1021         msg.core_id = mconfig->core_id;
1022         msg.domain = mconfig->domain;
1023
1024         ret = skl_ipc_init_instance(&ctx->ipc, &msg, param_data);
1025         if (ret < 0) {
1026                 dev_err(ctx->dev, "Failed to init instance ret=%d\n", ret);
1027                 kfree(param_data);
1028                 return ret;
1029         }
1030         mconfig->m_state = SKL_MODULE_INIT_DONE;
1031         kfree(param_data);
1032         return ret;
1033 }
1034
1035 static void skl_dump_bind_info(struct skl_sst *ctx, struct skl_module_cfg
1036         *src_module, struct skl_module_cfg *dst_module)
1037 {
1038         dev_dbg(ctx->dev, "%s: src module_id = %d  src_instance=%d\n",
1039                 __func__, src_module->id.module_id, src_module->id.pvt_id);
1040         dev_dbg(ctx->dev, "%s: dst_module=%d dst_instance=%d\n", __func__,
1041                  dst_module->id.module_id, dst_module->id.pvt_id);
1042
1043         dev_dbg(ctx->dev, "src_module state = %d dst module state = %d\n",
1044                 src_module->m_state, dst_module->m_state);
1045 }
1046
1047 /*
1048  * On module freeup, we need to unbind the module with modules
1049  * it is already bind.
1050  * Find the pin allocated and unbind then using bind_unbind IPC
1051  */
1052 int skl_unbind_modules(struct skl_sst *ctx,
1053                         struct skl_module_cfg *src_mcfg,
1054                         struct skl_module_cfg *dst_mcfg)
1055 {
1056         int ret;
1057         struct skl_ipc_bind_unbind_msg msg;
1058         struct skl_module_inst_id src_id = src_mcfg->id;
1059         struct skl_module_inst_id dst_id = dst_mcfg->id;
1060         int in_max = dst_mcfg->module->max_input_pins;
1061         int out_max = src_mcfg->module->max_output_pins;
1062         int src_index, dst_index, src_pin_state, dst_pin_state;
1063
1064         skl_dump_bind_info(ctx, src_mcfg, dst_mcfg);
1065
1066         /* get src queue index */
1067         src_index = skl_get_queue_index(src_mcfg->m_out_pin, dst_id, out_max);
1068         if (src_index < 0)
1069                 return 0;
1070
1071         msg.src_queue = src_index;
1072
1073         /* get dst queue index */
1074         dst_index  = skl_get_queue_index(dst_mcfg->m_in_pin, src_id, in_max);
1075         if (dst_index < 0)
1076                 return 0;
1077
1078         msg.dst_queue = dst_index;
1079
1080         src_pin_state = src_mcfg->m_out_pin[src_index].pin_state;
1081         dst_pin_state = dst_mcfg->m_in_pin[dst_index].pin_state;
1082
1083         if (src_pin_state != SKL_PIN_BIND_DONE ||
1084                 dst_pin_state != SKL_PIN_BIND_DONE)
1085                 return 0;
1086
1087         msg.module_id = src_mcfg->id.module_id;
1088         msg.instance_id = src_mcfg->id.pvt_id;
1089         msg.dst_module_id = dst_mcfg->id.module_id;
1090         msg.dst_instance_id = dst_mcfg->id.pvt_id;
1091         msg.bind = false;
1092
1093         ret = skl_ipc_bind_unbind(&ctx->ipc, &msg);
1094         if (!ret) {
1095                 /* free queue only if unbind is success */
1096                 skl_free_queue(src_mcfg->m_out_pin, src_index);
1097                 skl_free_queue(dst_mcfg->m_in_pin, dst_index);
1098
1099                 /*
1100                  * check only if src module bind state, bind is
1101                  * always from src -> sink
1102                  */
1103                 skl_clear_module_state(src_mcfg->m_out_pin, out_max, src_mcfg);
1104         }
1105
1106         return ret;
1107 }
1108
1109 static void fill_pin_params(struct skl_audio_data_format *pin_fmt,
1110                                 struct skl_module_fmt *format)
1111 {
1112         pin_fmt->number_of_channels = format->channels;
1113         pin_fmt->s_freq = format->s_freq;
1114         pin_fmt->bit_depth = format->bit_depth;
1115         pin_fmt->valid_bit_depth = format->valid_bit_depth;
1116         pin_fmt->ch_cfg = format->ch_cfg;
1117         pin_fmt->sample_type = format->sample_type;
1118         pin_fmt->channel_map = format->ch_map;
1119         pin_fmt->interleaving = format->interleaving_style;
1120 }
1121
1122 #define CPR_SINK_FMT_PARAM_ID 2
1123
1124 /*
1125  * Once a module is instantiated it need to be 'bind' with other modules in
1126  * the pipeline. For binding we need to find the module pins which are bind
1127  * together
1128  * This function finds the pins and then sends bund_unbind IPC message to
1129  * DSP using IPC helper
1130  */
1131 int skl_bind_modules(struct skl_sst *ctx,
1132                         struct skl_module_cfg *src_mcfg,
1133                         struct skl_module_cfg *dst_mcfg)
1134 {
1135         int ret = 0;
1136         struct skl_ipc_bind_unbind_msg msg;
1137         int in_max = dst_mcfg->module->max_input_pins;
1138         int out_max = src_mcfg->module->max_output_pins;
1139         int src_index, dst_index;
1140         struct skl_module_fmt *format;
1141         struct skl_cpr_pin_fmt pin_fmt;
1142         struct skl_module *module;
1143         struct skl_module_iface *fmt;
1144
1145         skl_dump_bind_info(ctx, src_mcfg, dst_mcfg);
1146
1147         if (src_mcfg->m_state < SKL_MODULE_INIT_DONE ||
1148                 dst_mcfg->m_state < SKL_MODULE_INIT_DONE)
1149                 return 0;
1150
1151         src_index = skl_alloc_queue(src_mcfg->m_out_pin, dst_mcfg, out_max);
1152         if (src_index < 0)
1153                 return -EINVAL;
1154
1155         msg.src_queue = src_index;
1156         dst_index = skl_alloc_queue(dst_mcfg->m_in_pin, src_mcfg, in_max);
1157         if (dst_index < 0) {
1158                 skl_free_queue(src_mcfg->m_out_pin, src_index);
1159                 return -EINVAL;
1160         }
1161
1162         /*
1163          * Copier module requires the separate large_config_set_ipc to
1164          * configure the pins other than 0
1165          */
1166         if (src_mcfg->m_type == SKL_MODULE_TYPE_COPIER && src_index > 0) {
1167                 pin_fmt.sink_id = src_index;
1168                 module = src_mcfg->module;
1169                 fmt = &module->formats[src_mcfg->fmt_idx];
1170
1171                 /* Input fmt is same as that of src module input cfg */
1172                 format = &fmt->inputs[0].fmt;
1173                 fill_pin_params(&(pin_fmt.src_fmt), format);
1174
1175                 format = &fmt->outputs[src_index].fmt;
1176                 fill_pin_params(&(pin_fmt.dst_fmt), format);
1177                 ret = skl_set_module_params(ctx, (void *)&pin_fmt,
1178                                         sizeof(struct skl_cpr_pin_fmt),
1179                                         CPR_SINK_FMT_PARAM_ID, src_mcfg);
1180
1181                 if (ret < 0)
1182                         goto out;
1183         }
1184
1185         msg.dst_queue = dst_index;
1186
1187         dev_dbg(ctx->dev, "src queue = %d dst queue =%d\n",
1188                          msg.src_queue, msg.dst_queue);
1189
1190         msg.module_id = src_mcfg->id.module_id;
1191         msg.instance_id = src_mcfg->id.pvt_id;
1192         msg.dst_module_id = dst_mcfg->id.module_id;
1193         msg.dst_instance_id = dst_mcfg->id.pvt_id;
1194         msg.bind = true;
1195
1196         ret = skl_ipc_bind_unbind(&ctx->ipc, &msg);
1197
1198         if (!ret) {
1199                 src_mcfg->m_state = SKL_MODULE_BIND_DONE;
1200                 src_mcfg->m_out_pin[src_index].pin_state = SKL_PIN_BIND_DONE;
1201                 dst_mcfg->m_in_pin[dst_index].pin_state = SKL_PIN_BIND_DONE;
1202                 return ret;
1203         }
1204 out:
1205         /* error case , if IPC fails, clear the queue index */
1206         skl_free_queue(src_mcfg->m_out_pin, src_index);
1207         skl_free_queue(dst_mcfg->m_in_pin, dst_index);
1208
1209         return ret;
1210 }
1211
1212 static int skl_set_pipe_state(struct skl_sst *ctx, struct skl_pipe *pipe,
1213         enum skl_ipc_pipeline_state state)
1214 {
1215         dev_dbg(ctx->dev, "%s: pipe_satate = %d\n", __func__, state);
1216
1217         return skl_ipc_set_pipeline_state(&ctx->ipc, pipe->ppl_id, state);
1218 }
1219
1220 /*
1221  * A pipeline is a collection of modules. Before a module in instantiated a
1222  * pipeline needs to be created for it.
1223  * This function creates pipeline, by sending create pipeline IPC messages
1224  * to FW
1225  */
1226 int skl_create_pipeline(struct skl_sst *ctx, struct skl_pipe *pipe)
1227 {
1228         int ret;
1229
1230         dev_dbg(ctx->dev, "%s: pipe_id = %d\n", __func__, pipe->ppl_id);
1231
1232         ret = skl_ipc_create_pipeline(&ctx->ipc, pipe->memory_pages,
1233                                 pipe->pipe_priority, pipe->ppl_id,
1234                                 pipe->lp_mode);
1235         if (ret < 0) {
1236                 dev_err(ctx->dev, "Failed to create pipeline\n");
1237                 return ret;
1238         }
1239
1240         pipe->state = SKL_PIPE_CREATED;
1241
1242         return 0;
1243 }
1244
1245 /*
1246  * A pipeline needs to be deleted on cleanup. If a pipeline is running, then
1247  * pause the pipeline first and then delete it
1248  * The pipe delete is done by sending delete pipeline IPC. DSP will stop the
1249  * DMA engines and releases resources
1250  */
1251 int skl_delete_pipe(struct skl_sst *ctx, struct skl_pipe *pipe)
1252 {
1253         int ret;
1254
1255         dev_dbg(ctx->dev, "%s: pipe = %d\n", __func__, pipe->ppl_id);
1256
1257         /* If pipe is started, do stop the pipe in FW. */
1258         if (pipe->state >= SKL_PIPE_STARTED) {
1259                 ret = skl_set_pipe_state(ctx, pipe, PPL_PAUSED);
1260                 if (ret < 0) {
1261                         dev_err(ctx->dev, "Failed to stop pipeline\n");
1262                         return ret;
1263                 }
1264
1265                 pipe->state = SKL_PIPE_PAUSED;
1266         }
1267
1268         /* If pipe was not created in FW, do not try to delete it */
1269         if (pipe->state < SKL_PIPE_CREATED)
1270                 return 0;
1271
1272         ret = skl_ipc_delete_pipeline(&ctx->ipc, pipe->ppl_id);
1273         if (ret < 0) {
1274                 dev_err(ctx->dev, "Failed to delete pipeline\n");
1275                 return ret;
1276         }
1277
1278         pipe->state = SKL_PIPE_INVALID;
1279
1280         return ret;
1281 }
1282
1283 /*
1284  * A pipeline is also a scheduling entity in DSP which can be run, stopped
1285  * For processing data the pipe need to be run by sending IPC set pipe state
1286  * to DSP
1287  */
1288 int skl_run_pipe(struct skl_sst *ctx, struct skl_pipe *pipe)
1289 {
1290         int ret;
1291
1292         dev_dbg(ctx->dev, "%s: pipe = %d\n", __func__, pipe->ppl_id);
1293
1294         /* If pipe was not created in FW, do not try to pause or delete */
1295         if (pipe->state < SKL_PIPE_CREATED)
1296                 return 0;
1297
1298         /* Pipe has to be paused before it is started */
1299         ret = skl_set_pipe_state(ctx, pipe, PPL_PAUSED);
1300         if (ret < 0) {
1301                 dev_err(ctx->dev, "Failed to pause pipe\n");
1302                 return ret;
1303         }
1304
1305         pipe->state = SKL_PIPE_PAUSED;
1306
1307         ret = skl_set_pipe_state(ctx, pipe, PPL_RUNNING);
1308         if (ret < 0) {
1309                 dev_err(ctx->dev, "Failed to start pipe\n");
1310                 return ret;
1311         }
1312
1313         pipe->state = SKL_PIPE_STARTED;
1314
1315         return 0;
1316 }
1317
1318 /*
1319  * Stop the pipeline by sending set pipe state IPC
1320  * DSP doesnt implement stop so we always send pause message
1321  */
1322 int skl_stop_pipe(struct skl_sst *ctx, struct skl_pipe *pipe)
1323 {
1324         int ret;
1325
1326         dev_dbg(ctx->dev, "In %s pipe=%d\n", __func__, pipe->ppl_id);
1327
1328         /* If pipe was not created in FW, do not try to pause or delete */
1329         if (pipe->state < SKL_PIPE_PAUSED)
1330                 return 0;
1331
1332         ret = skl_set_pipe_state(ctx, pipe, PPL_PAUSED);
1333         if (ret < 0) {
1334                 dev_dbg(ctx->dev, "Failed to stop pipe\n");
1335                 return ret;
1336         }
1337
1338         pipe->state = SKL_PIPE_PAUSED;
1339
1340         return 0;
1341 }
1342
1343 /*
1344  * Reset the pipeline by sending set pipe state IPC this will reset the DMA
1345  * from the DSP side
1346  */
1347 int skl_reset_pipe(struct skl_sst *ctx, struct skl_pipe *pipe)
1348 {
1349         int ret;
1350
1351         /* If pipe was not created in FW, do not try to pause or delete */
1352         if (pipe->state < SKL_PIPE_PAUSED)
1353                 return 0;
1354
1355         ret = skl_set_pipe_state(ctx, pipe, PPL_RESET);
1356         if (ret < 0) {
1357                 dev_dbg(ctx->dev, "Failed to reset pipe ret=%d\n", ret);
1358                 return ret;
1359         }
1360
1361         pipe->state = SKL_PIPE_RESET;
1362
1363         return 0;
1364 }
1365
1366 /* Algo parameter set helper function */
1367 int skl_set_module_params(struct skl_sst *ctx, u32 *params, int size,
1368                                 u32 param_id, struct skl_module_cfg *mcfg)
1369 {
1370         struct skl_ipc_large_config_msg msg;
1371
1372         msg.module_id = mcfg->id.module_id;
1373         msg.instance_id = mcfg->id.pvt_id;
1374         msg.param_data_size = size;
1375         msg.large_param_id = param_id;
1376
1377         return skl_ipc_set_large_config(&ctx->ipc, &msg, params);
1378 }
1379
1380 int skl_get_module_params(struct skl_sst *ctx, u32 *params, int size,
1381                           u32 param_id, struct skl_module_cfg *mcfg)
1382 {
1383         struct skl_ipc_large_config_msg msg;
1384
1385         msg.module_id = mcfg->id.module_id;
1386         msg.instance_id = mcfg->id.pvt_id;
1387         msg.param_data_size = size;
1388         msg.large_param_id = param_id;
1389
1390         return skl_ipc_get_large_config(&ctx->ipc, &msg, params);
1391 }