5bac7f53b4f9383866fc6f05e3a21f9599fc07d1
[sfrench/cifs-2.6.git] / include / linux / mlx5 / driver.h
1 /*
2  * Copyright (c) 2013-2015, Mellanox Technologies. All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef MLX5_DRIVER_H
34 #define MLX5_DRIVER_H
35
36 #include <linux/kernel.h>
37 #include <linux/completion.h>
38 #include <linux/pci.h>
39 #include <linux/spinlock_types.h>
40 #include <linux/semaphore.h>
41 #include <linux/slab.h>
42 #include <linux/vmalloc.h>
43 #include <linux/radix-tree.h>
44 #include <linux/workqueue.h>
45 #include <linux/mempool.h>
46 #include <linux/interrupt.h>
47 #include <linux/idr.h>
48
49 #include <linux/mlx5/device.h>
50 #include <linux/mlx5/doorbell.h>
51 #include <linux/mlx5/srq.h>
52
53 enum {
54         MLX5_BOARD_ID_LEN = 64,
55         MLX5_MAX_NAME_LEN = 16,
56 };
57
58 enum {
59         /* one minute for the sake of bringup. Generally, commands must always
60          * complete and we may need to increase this timeout value
61          */
62         MLX5_CMD_TIMEOUT_MSEC   = 60 * 1000,
63         MLX5_CMD_WQ_MAX_NAME    = 32,
64 };
65
66 enum {
67         CMD_OWNER_SW            = 0x0,
68         CMD_OWNER_HW            = 0x1,
69         CMD_STATUS_SUCCESS      = 0,
70 };
71
72 enum mlx5_sqp_t {
73         MLX5_SQP_SMI            = 0,
74         MLX5_SQP_GSI            = 1,
75         MLX5_SQP_IEEE_1588      = 2,
76         MLX5_SQP_SNIFFER        = 3,
77         MLX5_SQP_SYNC_UMR       = 4,
78 };
79
80 enum {
81         MLX5_MAX_PORTS  = 2,
82 };
83
84 enum {
85         MLX5_EQ_VEC_PAGES        = 0,
86         MLX5_EQ_VEC_CMD          = 1,
87         MLX5_EQ_VEC_ASYNC        = 2,
88         MLX5_EQ_VEC_PFAULT       = 3,
89         MLX5_EQ_VEC_COMP_BASE,
90 };
91
92 enum {
93         MLX5_MAX_IRQ_NAME       = 32
94 };
95
96 enum {
97         MLX5_ATOMIC_MODE_IB_COMP        = 1 << 16,
98         MLX5_ATOMIC_MODE_CX             = 2 << 16,
99         MLX5_ATOMIC_MODE_8B             = 3 << 16,
100         MLX5_ATOMIC_MODE_16B            = 4 << 16,
101         MLX5_ATOMIC_MODE_32B            = 5 << 16,
102         MLX5_ATOMIC_MODE_64B            = 6 << 16,
103         MLX5_ATOMIC_MODE_128B           = 7 << 16,
104         MLX5_ATOMIC_MODE_256B           = 8 << 16,
105 };
106
107 enum {
108         MLX5_REG_QETCR           = 0x4005,
109         MLX5_REG_QTCT            = 0x400a,
110         MLX5_REG_DCBX_PARAM      = 0x4020,
111         MLX5_REG_DCBX_APP        = 0x4021,
112         MLX5_REG_FPGA_CAP        = 0x4022,
113         MLX5_REG_FPGA_CTRL       = 0x4023,
114         MLX5_REG_FPGA_ACCESS_REG = 0x4024,
115         MLX5_REG_PCAP            = 0x5001,
116         MLX5_REG_PMTU            = 0x5003,
117         MLX5_REG_PTYS            = 0x5004,
118         MLX5_REG_PAOS            = 0x5006,
119         MLX5_REG_PFCC            = 0x5007,
120         MLX5_REG_PPCNT           = 0x5008,
121         MLX5_REG_PMAOS           = 0x5012,
122         MLX5_REG_PUDE            = 0x5009,
123         MLX5_REG_PMPE            = 0x5010,
124         MLX5_REG_PELC            = 0x500e,
125         MLX5_REG_PVLC            = 0x500f,
126         MLX5_REG_PCMR            = 0x5041,
127         MLX5_REG_PMLP            = 0x5002,
128         MLX5_REG_PCAM            = 0x507f,
129         MLX5_REG_NODE_DESC       = 0x6001,
130         MLX5_REG_HOST_ENDIANNESS = 0x7004,
131         MLX5_REG_MCIA            = 0x9014,
132         MLX5_REG_MLCR            = 0x902b,
133         MLX5_REG_MPCNT           = 0x9051,
134         MLX5_REG_MTPPS           = 0x9053,
135         MLX5_REG_MTPPSE          = 0x9054,
136         MLX5_REG_MCQI            = 0x9061,
137         MLX5_REG_MCC             = 0x9062,
138         MLX5_REG_MCDA            = 0x9063,
139         MLX5_REG_MCAM            = 0x907f,
140 };
141
142 enum mlx5_dcbx_oper_mode {
143         MLX5E_DCBX_PARAM_VER_OPER_HOST  = 0x0,
144         MLX5E_DCBX_PARAM_VER_OPER_AUTO  = 0x3,
145 };
146
147 enum {
148         MLX5_ATOMIC_OPS_CMP_SWAP        = 1 << 0,
149         MLX5_ATOMIC_OPS_FETCH_ADD       = 1 << 1,
150 };
151
152 enum mlx5_page_fault_resume_flags {
153         MLX5_PAGE_FAULT_RESUME_REQUESTOR = 1 << 0,
154         MLX5_PAGE_FAULT_RESUME_WRITE     = 1 << 1,
155         MLX5_PAGE_FAULT_RESUME_RDMA      = 1 << 2,
156         MLX5_PAGE_FAULT_RESUME_ERROR     = 1 << 7,
157 };
158
159 enum dbg_rsc_type {
160         MLX5_DBG_RSC_QP,
161         MLX5_DBG_RSC_EQ,
162         MLX5_DBG_RSC_CQ,
163 };
164
165 struct mlx5_field_desc {
166         struct dentry          *dent;
167         int                     i;
168 };
169
170 struct mlx5_rsc_debug {
171         struct mlx5_core_dev   *dev;
172         void                   *object;
173         enum dbg_rsc_type       type;
174         struct dentry          *root;
175         struct mlx5_field_desc  fields[0];
176 };
177
178 enum mlx5_dev_event {
179         MLX5_DEV_EVENT_SYS_ERROR,
180         MLX5_DEV_EVENT_PORT_UP,
181         MLX5_DEV_EVENT_PORT_DOWN,
182         MLX5_DEV_EVENT_PORT_INITIALIZED,
183         MLX5_DEV_EVENT_LID_CHANGE,
184         MLX5_DEV_EVENT_PKEY_CHANGE,
185         MLX5_DEV_EVENT_GUID_CHANGE,
186         MLX5_DEV_EVENT_CLIENT_REREG,
187         MLX5_DEV_EVENT_PPS,
188 };
189
190 enum mlx5_port_status {
191         MLX5_PORT_UP        = 1,
192         MLX5_PORT_DOWN      = 2,
193 };
194
195 enum mlx5_eq_type {
196         MLX5_EQ_TYPE_COMP,
197         MLX5_EQ_TYPE_ASYNC,
198 #ifdef CONFIG_INFINIBAND_ON_DEMAND_PAGING
199         MLX5_EQ_TYPE_PF,
200 #endif
201 };
202
203 struct mlx5_bfreg_info {
204         u32                    *sys_pages;
205         int                     num_low_latency_bfregs;
206         unsigned int           *count;
207
208         /*
209          * protect bfreg allocation data structs
210          */
211         struct mutex            lock;
212         u32                     ver;
213         bool                    lib_uar_4k;
214         u32                     num_sys_pages;
215 };
216
217 struct mlx5_cmd_first {
218         __be32          data[4];
219 };
220
221 struct mlx5_cmd_msg {
222         struct list_head                list;
223         struct cmd_msg_cache           *parent;
224         u32                             len;
225         struct mlx5_cmd_first           first;
226         struct mlx5_cmd_mailbox        *next;
227 };
228
229 struct mlx5_cmd_debug {
230         struct dentry          *dbg_root;
231         struct dentry          *dbg_in;
232         struct dentry          *dbg_out;
233         struct dentry          *dbg_outlen;
234         struct dentry          *dbg_status;
235         struct dentry          *dbg_run;
236         void                   *in_msg;
237         void                   *out_msg;
238         u8                      status;
239         u16                     inlen;
240         u16                     outlen;
241 };
242
243 struct cmd_msg_cache {
244         /* protect block chain allocations
245          */
246         spinlock_t              lock;
247         struct list_head        head;
248         unsigned int            max_inbox_size;
249         unsigned int            num_ent;
250 };
251
252 enum {
253         MLX5_NUM_COMMAND_CACHES = 5,
254 };
255
256 struct mlx5_cmd_stats {
257         u64             sum;
258         u64             n;
259         struct dentry  *root;
260         struct dentry  *avg;
261         struct dentry  *count;
262         /* protect command average calculations */
263         spinlock_t      lock;
264 };
265
266 struct mlx5_cmd {
267         void           *cmd_alloc_buf;
268         dma_addr_t      alloc_dma;
269         int             alloc_size;
270         void           *cmd_buf;
271         dma_addr_t      dma;
272         u16             cmdif_rev;
273         u8              log_sz;
274         u8              log_stride;
275         int             max_reg_cmds;
276         int             events;
277         u32 __iomem    *vector;
278
279         /* protect command queue allocations
280          */
281         spinlock_t      alloc_lock;
282
283         /* protect token allocations
284          */
285         spinlock_t      token_lock;
286         u8              token;
287         unsigned long   bitmask;
288         char            wq_name[MLX5_CMD_WQ_MAX_NAME];
289         struct workqueue_struct *wq;
290         struct semaphore sem;
291         struct semaphore pages_sem;
292         int     mode;
293         struct mlx5_cmd_work_ent *ent_arr[MLX5_MAX_COMMANDS];
294         struct pci_pool *pool;
295         struct mlx5_cmd_debug dbg;
296         struct cmd_msg_cache cache[MLX5_NUM_COMMAND_CACHES];
297         int checksum_disabled;
298         struct mlx5_cmd_stats stats[MLX5_CMD_OP_MAX];
299 };
300
301 struct mlx5_port_caps {
302         int     gid_table_len;
303         int     pkey_table_len;
304         u8      ext_port_cap;
305         bool    has_smi;
306 };
307
308 struct mlx5_cmd_mailbox {
309         void           *buf;
310         dma_addr_t      dma;
311         struct mlx5_cmd_mailbox *next;
312 };
313
314 struct mlx5_buf_list {
315         void                   *buf;
316         dma_addr_t              map;
317 };
318
319 struct mlx5_buf {
320         struct mlx5_buf_list    direct;
321         int                     npages;
322         int                     size;
323         u8                      page_shift;
324 };
325
326 struct mlx5_frag_buf {
327         struct mlx5_buf_list    *frags;
328         int                     npages;
329         int                     size;
330         u8                      page_shift;
331 };
332
333 struct mlx5_eq_tasklet {
334         struct list_head list;
335         struct list_head process_list;
336         struct tasklet_struct task;
337         /* lock on completion tasklet list */
338         spinlock_t lock;
339 };
340
341 struct mlx5_eq_pagefault {
342         struct work_struct       work;
343         /* Pagefaults lock */
344         spinlock_t               lock;
345         struct workqueue_struct *wq;
346         mempool_t               *pool;
347 };
348
349 struct mlx5_eq {
350         struct mlx5_core_dev   *dev;
351         __be32 __iomem         *doorbell;
352         u32                     cons_index;
353         struct mlx5_buf         buf;
354         int                     size;
355         unsigned int            irqn;
356         u8                      eqn;
357         int                     nent;
358         u64                     mask;
359         struct list_head        list;
360         int                     index;
361         struct mlx5_rsc_debug   *dbg;
362         enum mlx5_eq_type       type;
363         union {
364                 struct mlx5_eq_tasklet   tasklet_ctx;
365 #ifdef CONFIG_INFINIBAND_ON_DEMAND_PAGING
366                 struct mlx5_eq_pagefault pf_ctx;
367 #endif
368         };
369 };
370
371 struct mlx5_core_psv {
372         u32     psv_idx;
373         struct psv_layout {
374                 u32     pd;
375                 u16     syndrome;
376                 u16     reserved;
377                 u16     bg;
378                 u16     app_tag;
379                 u32     ref_tag;
380         } psv;
381 };
382
383 struct mlx5_core_sig_ctx {
384         struct mlx5_core_psv    psv_memory;
385         struct mlx5_core_psv    psv_wire;
386         struct ib_sig_err       err_item;
387         bool                    sig_status_checked;
388         bool                    sig_err_exists;
389         u32                     sigerr_count;
390 };
391
392 enum {
393         MLX5_MKEY_MR = 1,
394         MLX5_MKEY_MW,
395 };
396
397 struct mlx5_core_mkey {
398         u64                     iova;
399         u64                     size;
400         u32                     key;
401         u32                     pd;
402         u32                     type;
403 };
404
405 #define MLX5_24BIT_MASK         ((1 << 24) - 1)
406
407 enum mlx5_res_type {
408         MLX5_RES_QP     = MLX5_EVENT_QUEUE_TYPE_QP,
409         MLX5_RES_RQ     = MLX5_EVENT_QUEUE_TYPE_RQ,
410         MLX5_RES_SQ     = MLX5_EVENT_QUEUE_TYPE_SQ,
411         MLX5_RES_SRQ    = 3,
412         MLX5_RES_XSRQ   = 4,
413 };
414
415 struct mlx5_core_rsc_common {
416         enum mlx5_res_type      res;
417         atomic_t                refcount;
418         struct completion       free;
419 };
420
421 struct mlx5_core_srq {
422         struct mlx5_core_rsc_common     common; /* must be first */
423         u32             srqn;
424         int             max;
425         int             max_gs;
426         int             max_avail_gather;
427         int             wqe_shift;
428         void (*event)   (struct mlx5_core_srq *, enum mlx5_event);
429
430         atomic_t                refcount;
431         struct completion       free;
432 };
433
434 struct mlx5_eq_table {
435         void __iomem           *update_ci;
436         void __iomem           *update_arm_ci;
437         struct list_head        comp_eqs_list;
438         struct mlx5_eq          pages_eq;
439         struct mlx5_eq          async_eq;
440         struct mlx5_eq          cmd_eq;
441 #ifdef CONFIG_INFINIBAND_ON_DEMAND_PAGING
442         struct mlx5_eq          pfault_eq;
443 #endif
444         int                     num_comp_vectors;
445         /* protect EQs list
446          */
447         spinlock_t              lock;
448 };
449
450 struct mlx5_uars_page {
451         void __iomem           *map;
452         bool                    wc;
453         u32                     index;
454         struct list_head        list;
455         unsigned int            bfregs;
456         unsigned long          *reg_bitmap; /* for non fast path bf regs */
457         unsigned long          *fp_bitmap;
458         unsigned int            reg_avail;
459         unsigned int            fp_avail;
460         struct kref             ref_count;
461         struct mlx5_core_dev   *mdev;
462 };
463
464 struct mlx5_bfreg_head {
465         /* protect blue flame registers allocations */
466         struct mutex            lock;
467         struct list_head        list;
468 };
469
470 struct mlx5_bfreg_data {
471         struct mlx5_bfreg_head  reg_head;
472         struct mlx5_bfreg_head  wc_head;
473 };
474
475 struct mlx5_sq_bfreg {
476         void __iomem           *map;
477         struct mlx5_uars_page  *up;
478         bool                    wc;
479         u32                     index;
480         unsigned int            offset;
481 };
482
483 struct mlx5_core_health {
484         struct health_buffer __iomem   *health;
485         __be32 __iomem                 *health_counter;
486         struct timer_list               timer;
487         u32                             prev;
488         int                             miss_counter;
489         bool                            sick;
490         /* wq spinlock to synchronize draining */
491         spinlock_t                      wq_lock;
492         struct workqueue_struct        *wq;
493         unsigned long                   flags;
494         struct work_struct              work;
495         struct delayed_work             recover_work;
496 };
497
498 struct mlx5_cq_table {
499         /* protect radix tree
500          */
501         spinlock_t              lock;
502         struct radix_tree_root  tree;
503 };
504
505 struct mlx5_qp_table {
506         /* protect radix tree
507          */
508         spinlock_t              lock;
509         struct radix_tree_root  tree;
510 };
511
512 struct mlx5_srq_table {
513         /* protect radix tree
514          */
515         spinlock_t              lock;
516         struct radix_tree_root  tree;
517 };
518
519 struct mlx5_mkey_table {
520         /* protect radix tree
521          */
522         rwlock_t                lock;
523         struct radix_tree_root  tree;
524 };
525
526 struct mlx5_vf_context {
527         int     enabled;
528 };
529
530 struct mlx5_core_sriov {
531         struct mlx5_vf_context  *vfs_ctx;
532         int                     num_vfs;
533         int                     enabled_vfs;
534 };
535
536 struct mlx5_irq_info {
537         cpumask_var_t mask;
538         char name[MLX5_MAX_IRQ_NAME];
539 };
540
541 struct mlx5_fc_stats {
542         struct rb_root counters;
543         struct list_head addlist;
544         /* protect addlist add/splice operations */
545         spinlock_t addlist_lock;
546
547         struct workqueue_struct *wq;
548         struct delayed_work work;
549         unsigned long next_query;
550         unsigned long sampling_interval; /* jiffies */
551 };
552
553 struct mlx5_eswitch;
554 struct mlx5_lag;
555 struct mlx5_pagefault;
556
557 struct mlx5_rl_entry {
558         u32                     rate;
559         u16                     index;
560         u16                     refcount;
561 };
562
563 struct mlx5_rl_table {
564         /* protect rate limit table */
565         struct mutex            rl_lock;
566         u16                     max_size;
567         u32                     max_rate;
568         u32                     min_rate;
569         struct mlx5_rl_entry   *rl_entry;
570 };
571
572 enum port_module_event_status_type {
573         MLX5_MODULE_STATUS_PLUGGED   = 0x1,
574         MLX5_MODULE_STATUS_UNPLUGGED = 0x2,
575         MLX5_MODULE_STATUS_ERROR     = 0x3,
576         MLX5_MODULE_STATUS_NUM       = 0x3,
577 };
578
579 enum  port_module_event_error_type {
580         MLX5_MODULE_EVENT_ERROR_POWER_BUDGET_EXCEEDED,
581         MLX5_MODULE_EVENT_ERROR_LONG_RANGE_FOR_NON_MLNX_CABLE_MODULE,
582         MLX5_MODULE_EVENT_ERROR_BUS_STUCK,
583         MLX5_MODULE_EVENT_ERROR_NO_EEPROM_RETRY_TIMEOUT,
584         MLX5_MODULE_EVENT_ERROR_ENFORCE_PART_NUMBER_LIST,
585         MLX5_MODULE_EVENT_ERROR_UNKNOWN_IDENTIFIER,
586         MLX5_MODULE_EVENT_ERROR_HIGH_TEMPERATURE,
587         MLX5_MODULE_EVENT_ERROR_BAD_CABLE,
588         MLX5_MODULE_EVENT_ERROR_UNKNOWN,
589         MLX5_MODULE_EVENT_ERROR_NUM,
590 };
591
592 struct mlx5_port_module_event_stats {
593         u64 status_counters[MLX5_MODULE_STATUS_NUM];
594         u64 error_counters[MLX5_MODULE_EVENT_ERROR_NUM];
595 };
596
597 struct mlx5_priv {
598         char                    name[MLX5_MAX_NAME_LEN];
599         struct mlx5_eq_table    eq_table;
600         struct mlx5_irq_info    *irq_info;
601
602         /* pages stuff */
603         struct workqueue_struct *pg_wq;
604         struct rb_root          page_root;
605         int                     fw_pages;
606         atomic_t                reg_pages;
607         struct list_head        free_list;
608         int                     vfs_pages;
609
610         struct mlx5_core_health health;
611
612         struct mlx5_srq_table   srq_table;
613
614         /* start: qp staff */
615         struct mlx5_qp_table    qp_table;
616         struct dentry          *qp_debugfs;
617         struct dentry          *eq_debugfs;
618         struct dentry          *cq_debugfs;
619         struct dentry          *cmdif_debugfs;
620         /* end: qp staff */
621
622         /* start: cq staff */
623         struct mlx5_cq_table    cq_table;
624         /* end: cq staff */
625
626         /* start: mkey staff */
627         struct mlx5_mkey_table  mkey_table;
628         /* end: mkey staff */
629
630         /* start: alloc staff */
631         /* protect buffer alocation according to numa node */
632         struct mutex            alloc_mutex;
633         int                     numa_node;
634
635         struct mutex            pgdir_mutex;
636         struct list_head        pgdir_list;
637         /* end: alloc staff */
638         struct dentry          *dbg_root;
639
640         /* protect mkey key part */
641         spinlock_t              mkey_lock;
642         u8                      mkey_key;
643
644         struct list_head        dev_list;
645         struct list_head        ctx_list;
646         spinlock_t              ctx_lock;
647
648         struct mlx5_flow_steering *steering;
649         struct mlx5_eswitch     *eswitch;
650         struct mlx5_core_sriov  sriov;
651         struct mlx5_lag         *lag;
652         unsigned long           pci_dev_data;
653         struct mlx5_fc_stats            fc_stats;
654         struct mlx5_rl_table            rl_table;
655
656         struct mlx5_port_module_event_stats  pme_stats;
657
658 #ifdef CONFIG_INFINIBAND_ON_DEMAND_PAGING
659         void                  (*pfault)(struct mlx5_core_dev *dev,
660                                         void *context,
661                                         struct mlx5_pagefault *pfault);
662         void                   *pfault_ctx;
663         struct srcu_struct      pfault_srcu;
664 #endif
665         struct mlx5_bfreg_data          bfregs;
666         struct mlx5_uars_page          *uar;
667 };
668
669 enum mlx5_device_state {
670         MLX5_DEVICE_STATE_UP,
671         MLX5_DEVICE_STATE_INTERNAL_ERROR,
672 };
673
674 enum mlx5_interface_state {
675         MLX5_INTERFACE_STATE_DOWN = BIT(0),
676         MLX5_INTERFACE_STATE_UP = BIT(1),
677         MLX5_INTERFACE_STATE_SHUTDOWN = BIT(2),
678 };
679
680 enum mlx5_pci_status {
681         MLX5_PCI_STATUS_DISABLED,
682         MLX5_PCI_STATUS_ENABLED,
683 };
684
685 enum mlx5_pagefault_type_flags {
686         MLX5_PFAULT_REQUESTOR = 1 << 0,
687         MLX5_PFAULT_WRITE     = 1 << 1,
688         MLX5_PFAULT_RDMA      = 1 << 2,
689 };
690
691 /* Contains the details of a pagefault. */
692 struct mlx5_pagefault {
693         u32                     bytes_committed;
694         u32                     token;
695         u8                      event_subtype;
696         u8                      type;
697         union {
698                 /* Initiator or send message responder pagefault details. */
699                 struct {
700                         /* Received packet size, only valid for responders. */
701                         u32     packet_size;
702                         /*
703                          * Number of resource holding WQE, depends on type.
704                          */
705                         u32     wq_num;
706                         /*
707                          * WQE index. Refers to either the send queue or
708                          * receive queue, according to event_subtype.
709                          */
710                         u16     wqe_index;
711                 } wqe;
712                 /* RDMA responder pagefault details */
713                 struct {
714                         u32     r_key;
715                         /*
716                          * Received packet size, minimal size page fault
717                          * resolution required for forward progress.
718                          */
719                         u32     packet_size;
720                         u32     rdma_op_len;
721                         u64     rdma_va;
722                 } rdma;
723         };
724
725         struct mlx5_eq         *eq;
726         struct work_struct      work;
727 };
728
729 struct mlx5_td {
730         struct list_head tirs_list;
731         u32              tdn;
732 };
733
734 struct mlx5e_resources {
735         u32                        pdn;
736         struct mlx5_td             td;
737         struct mlx5_core_mkey      mkey;
738         struct mlx5_sq_bfreg       bfreg;
739 };
740
741 #define MLX5_MAX_RESERVED_GIDS 8
742
743 struct mlx5_rsvd_gids {
744         unsigned int start;
745         unsigned int count;
746         struct ida ida;
747 };
748
749 struct mlx5_core_dev {
750         struct pci_dev         *pdev;
751         /* sync pci state */
752         struct mutex            pci_status_mutex;
753         enum mlx5_pci_status    pci_status;
754         u8                      rev_id;
755         char                    board_id[MLX5_BOARD_ID_LEN];
756         struct mlx5_cmd         cmd;
757         struct mlx5_port_caps   port_caps[MLX5_MAX_PORTS];
758         struct {
759                 u32 hca_cur[MLX5_CAP_NUM][MLX5_UN_SZ_DW(hca_cap_union)];
760                 u32 hca_max[MLX5_CAP_NUM][MLX5_UN_SZ_DW(hca_cap_union)];
761                 u32 pcam[MLX5_ST_SZ_DW(pcam_reg)];
762                 u32 mcam[MLX5_ST_SZ_DW(mcam_reg)];
763         } caps;
764         phys_addr_t             iseg_base;
765         struct mlx5_init_seg __iomem *iseg;
766         enum mlx5_device_state  state;
767         /* sync interface state */
768         struct mutex            intf_state_mutex;
769         unsigned long           intf_state;
770         void                    (*event) (struct mlx5_core_dev *dev,
771                                           enum mlx5_dev_event event,
772                                           unsigned long param);
773         struct mlx5_priv        priv;
774         struct mlx5_profile     *profile;
775         atomic_t                num_qps;
776         u32                     issi;
777         struct mlx5e_resources  mlx5e_res;
778         struct {
779                 struct mlx5_rsvd_gids   reserved_gids;
780                 atomic_t                roce_en;
781         } roce;
782 #ifdef CONFIG_MLX5_FPGA
783         struct mlx5_fpga_device *fpga;
784 #endif
785 #ifdef CONFIG_RFS_ACCEL
786         struct cpu_rmap         *rmap;
787 #endif
788 };
789
790 struct mlx5_db {
791         __be32                  *db;
792         union {
793                 struct mlx5_db_pgdir            *pgdir;
794                 struct mlx5_ib_user_db_page     *user_page;
795         }                       u;
796         dma_addr_t              dma;
797         int                     index;
798 };
799
800 enum {
801         MLX5_COMP_EQ_SIZE = 1024,
802 };
803
804 enum {
805         MLX5_PTYS_IB = 1 << 0,
806         MLX5_PTYS_EN = 1 << 2,
807 };
808
809 typedef void (*mlx5_cmd_cbk_t)(int status, void *context);
810
811 enum {
812         MLX5_CMD_ENT_STATE_PENDING_COMP,
813 };
814
815 struct mlx5_cmd_work_ent {
816         unsigned long           state;
817         struct mlx5_cmd_msg    *in;
818         struct mlx5_cmd_msg    *out;
819         void                   *uout;
820         int                     uout_size;
821         mlx5_cmd_cbk_t          callback;
822         struct delayed_work     cb_timeout_work;
823         void                   *context;
824         int                     idx;
825         struct completion       done;
826         struct mlx5_cmd        *cmd;
827         struct work_struct      work;
828         struct mlx5_cmd_layout *lay;
829         int                     ret;
830         int                     page_queue;
831         u8                      status;
832         u8                      token;
833         u64                     ts1;
834         u64                     ts2;
835         u16                     op;
836         bool                    polling;
837 };
838
839 struct mlx5_pas {
840         u64     pa;
841         u8      log_sz;
842 };
843
844 enum port_state_policy {
845         MLX5_POLICY_DOWN        = 0,
846         MLX5_POLICY_UP          = 1,
847         MLX5_POLICY_FOLLOW      = 2,
848         MLX5_POLICY_INVALID     = 0xffffffff
849 };
850
851 enum phy_port_state {
852         MLX5_AAA_111
853 };
854
855 struct mlx5_hca_vport_context {
856         u32                     field_select;
857         bool                    sm_virt_aware;
858         bool                    has_smi;
859         bool                    has_raw;
860         enum port_state_policy  policy;
861         enum phy_port_state     phys_state;
862         enum ib_port_state      vport_state;
863         u8                      port_physical_state;
864         u64                     sys_image_guid;
865         u64                     port_guid;
866         u64                     node_guid;
867         u32                     cap_mask1;
868         u32                     cap_mask1_perm;
869         u32                     cap_mask2;
870         u32                     cap_mask2_perm;
871         u16                     lid;
872         u8                      init_type_reply; /* bitmask: see ib spec 14.2.5.6 InitTypeReply */
873         u8                      lmc;
874         u8                      subnet_timeout;
875         u16                     sm_lid;
876         u8                      sm_sl;
877         u16                     qkey_violation_counter;
878         u16                     pkey_violation_counter;
879         bool                    grh_required;
880 };
881
882 static inline void *mlx5_buf_offset(struct mlx5_buf *buf, int offset)
883 {
884                 return buf->direct.buf + offset;
885 }
886
887 extern struct workqueue_struct *mlx5_core_wq;
888
889 #define STRUCT_FIELD(header, field) \
890         .struct_offset_bytes = offsetof(struct ib_unpacked_ ## header, field),      \
891         .struct_size_bytes   = sizeof((struct ib_unpacked_ ## header *)0)->field
892
893 static inline struct mlx5_core_dev *pci2mlx5_core_dev(struct pci_dev *pdev)
894 {
895         return pci_get_drvdata(pdev);
896 }
897
898 extern struct dentry *mlx5_debugfs_root;
899
900 static inline u16 fw_rev_maj(struct mlx5_core_dev *dev)
901 {
902         return ioread32be(&dev->iseg->fw_rev) & 0xffff;
903 }
904
905 static inline u16 fw_rev_min(struct mlx5_core_dev *dev)
906 {
907         return ioread32be(&dev->iseg->fw_rev) >> 16;
908 }
909
910 static inline u16 fw_rev_sub(struct mlx5_core_dev *dev)
911 {
912         return ioread32be(&dev->iseg->cmdif_rev_fw_sub) & 0xffff;
913 }
914
915 static inline u16 cmdif_rev(struct mlx5_core_dev *dev)
916 {
917         return ioread32be(&dev->iseg->cmdif_rev_fw_sub) >> 16;
918 }
919
920 static inline u32 mlx5_base_mkey(const u32 key)
921 {
922         return key & 0xffffff00u;
923 }
924
925 int mlx5_cmd_init(struct mlx5_core_dev *dev);
926 void mlx5_cmd_cleanup(struct mlx5_core_dev *dev);
927 void mlx5_cmd_use_events(struct mlx5_core_dev *dev);
928 void mlx5_cmd_use_polling(struct mlx5_core_dev *dev);
929
930 int mlx5_cmd_exec(struct mlx5_core_dev *dev, void *in, int in_size, void *out,
931                   int out_size);
932 int mlx5_cmd_exec_cb(struct mlx5_core_dev *dev, void *in, int in_size,
933                      void *out, int out_size, mlx5_cmd_cbk_t callback,
934                      void *context);
935 int mlx5_cmd_exec_polling(struct mlx5_core_dev *dev, void *in, int in_size,
936                           void *out, int out_size);
937 void mlx5_cmd_mbox_status(void *out, u8 *status, u32 *syndrome);
938
939 int mlx5_core_get_caps(struct mlx5_core_dev *dev, enum mlx5_cap_type cap_type);
940 int mlx5_cmd_alloc_uar(struct mlx5_core_dev *dev, u32 *uarn);
941 int mlx5_cmd_free_uar(struct mlx5_core_dev *dev, u32 uarn);
942 void mlx5_health_cleanup(struct mlx5_core_dev *dev);
943 int mlx5_health_init(struct mlx5_core_dev *dev);
944 void mlx5_start_health_poll(struct mlx5_core_dev *dev);
945 void mlx5_stop_health_poll(struct mlx5_core_dev *dev);
946 void mlx5_drain_health_wq(struct mlx5_core_dev *dev);
947 void mlx5_trigger_health_work(struct mlx5_core_dev *dev);
948 void mlx5_drain_health_recovery(struct mlx5_core_dev *dev);
949 int mlx5_buf_alloc_node(struct mlx5_core_dev *dev, int size,
950                         struct mlx5_buf *buf, int node);
951 int mlx5_buf_alloc(struct mlx5_core_dev *dev, int size, struct mlx5_buf *buf);
952 void mlx5_buf_free(struct mlx5_core_dev *dev, struct mlx5_buf *buf);
953 int mlx5_frag_buf_alloc_node(struct mlx5_core_dev *dev, int size,
954                              struct mlx5_frag_buf *buf, int node);
955 void mlx5_frag_buf_free(struct mlx5_core_dev *dev, struct mlx5_frag_buf *buf);
956 struct mlx5_cmd_mailbox *mlx5_alloc_cmd_mailbox_chain(struct mlx5_core_dev *dev,
957                                                       gfp_t flags, int npages);
958 void mlx5_free_cmd_mailbox_chain(struct mlx5_core_dev *dev,
959                                  struct mlx5_cmd_mailbox *head);
960 int mlx5_core_create_srq(struct mlx5_core_dev *dev, struct mlx5_core_srq *srq,
961                          struct mlx5_srq_attr *in);
962 int mlx5_core_destroy_srq(struct mlx5_core_dev *dev, struct mlx5_core_srq *srq);
963 int mlx5_core_query_srq(struct mlx5_core_dev *dev, struct mlx5_core_srq *srq,
964                         struct mlx5_srq_attr *out);
965 int mlx5_core_arm_srq(struct mlx5_core_dev *dev, struct mlx5_core_srq *srq,
966                       u16 lwm, int is_srq);
967 void mlx5_init_mkey_table(struct mlx5_core_dev *dev);
968 void mlx5_cleanup_mkey_table(struct mlx5_core_dev *dev);
969 int mlx5_core_create_mkey_cb(struct mlx5_core_dev *dev,
970                              struct mlx5_core_mkey *mkey,
971                              u32 *in, int inlen,
972                              u32 *out, int outlen,
973                              mlx5_cmd_cbk_t callback, void *context);
974 int mlx5_core_create_mkey(struct mlx5_core_dev *dev,
975                           struct mlx5_core_mkey *mkey,
976                           u32 *in, int inlen);
977 int mlx5_core_destroy_mkey(struct mlx5_core_dev *dev,
978                            struct mlx5_core_mkey *mkey);
979 int mlx5_core_query_mkey(struct mlx5_core_dev *dev, struct mlx5_core_mkey *mkey,
980                          u32 *out, int outlen);
981 int mlx5_core_dump_fill_mkey(struct mlx5_core_dev *dev, struct mlx5_core_mkey *_mkey,
982                              u32 *mkey);
983 int mlx5_core_alloc_pd(struct mlx5_core_dev *dev, u32 *pdn);
984 int mlx5_core_dealloc_pd(struct mlx5_core_dev *dev, u32 pdn);
985 int mlx5_core_mad_ifc(struct mlx5_core_dev *dev, const void *inb, void *outb,
986                       u16 opmod, u8 port);
987 void mlx5_pagealloc_init(struct mlx5_core_dev *dev);
988 void mlx5_pagealloc_cleanup(struct mlx5_core_dev *dev);
989 int mlx5_pagealloc_start(struct mlx5_core_dev *dev);
990 void mlx5_pagealloc_stop(struct mlx5_core_dev *dev);
991 void mlx5_core_req_pages_handler(struct mlx5_core_dev *dev, u16 func_id,
992                                  s32 npages);
993 int mlx5_satisfy_startup_pages(struct mlx5_core_dev *dev, int boot);
994 int mlx5_reclaim_startup_pages(struct mlx5_core_dev *dev);
995 void mlx5_register_debugfs(void);
996 void mlx5_unregister_debugfs(void);
997 int mlx5_eq_init(struct mlx5_core_dev *dev);
998 void mlx5_eq_cleanup(struct mlx5_core_dev *dev);
999 void mlx5_fill_page_array(struct mlx5_buf *buf, __be64 *pas);
1000 void mlx5_fill_page_frag_array(struct mlx5_frag_buf *frag_buf, __be64 *pas);
1001 void mlx5_cq_completion(struct mlx5_core_dev *dev, u32 cqn);
1002 void mlx5_rsc_event(struct mlx5_core_dev *dev, u32 rsn, int event_type);
1003 void mlx5_srq_event(struct mlx5_core_dev *dev, u32 srqn, int event_type);
1004 struct mlx5_core_srq *mlx5_core_get_srq(struct mlx5_core_dev *dev, u32 srqn);
1005 void mlx5_cmd_comp_handler(struct mlx5_core_dev *dev, u64 vec, bool forced);
1006 void mlx5_cq_event(struct mlx5_core_dev *dev, u32 cqn, int event_type);
1007 int mlx5_create_map_eq(struct mlx5_core_dev *dev, struct mlx5_eq *eq, u8 vecidx,
1008                        int nent, u64 mask, const char *name,
1009                        enum mlx5_eq_type type);
1010 int mlx5_destroy_unmap_eq(struct mlx5_core_dev *dev, struct mlx5_eq *eq);
1011 int mlx5_start_eqs(struct mlx5_core_dev *dev);
1012 int mlx5_stop_eqs(struct mlx5_core_dev *dev);
1013 int mlx5_vector2eqn(struct mlx5_core_dev *dev, int vector, int *eqn,
1014                     unsigned int *irqn);
1015 int mlx5_core_attach_mcg(struct mlx5_core_dev *dev, union ib_gid *mgid, u32 qpn);
1016 int mlx5_core_detach_mcg(struct mlx5_core_dev *dev, union ib_gid *mgid, u32 qpn);
1017
1018 int mlx5_qp_debugfs_init(struct mlx5_core_dev *dev);
1019 void mlx5_qp_debugfs_cleanup(struct mlx5_core_dev *dev);
1020 int mlx5_core_access_reg(struct mlx5_core_dev *dev, void *data_in,
1021                          int size_in, void *data_out, int size_out,
1022                          u16 reg_num, int arg, int write);
1023
1024 int mlx5_debug_eq_add(struct mlx5_core_dev *dev, struct mlx5_eq *eq);
1025 void mlx5_debug_eq_remove(struct mlx5_core_dev *dev, struct mlx5_eq *eq);
1026 int mlx5_core_eq_query(struct mlx5_core_dev *dev, struct mlx5_eq *eq,
1027                        u32 *out, int outlen);
1028 int mlx5_eq_debugfs_init(struct mlx5_core_dev *dev);
1029 void mlx5_eq_debugfs_cleanup(struct mlx5_core_dev *dev);
1030 int mlx5_cq_debugfs_init(struct mlx5_core_dev *dev);
1031 void mlx5_cq_debugfs_cleanup(struct mlx5_core_dev *dev);
1032 int mlx5_db_alloc(struct mlx5_core_dev *dev, struct mlx5_db *db);
1033 int mlx5_db_alloc_node(struct mlx5_core_dev *dev, struct mlx5_db *db,
1034                        int node);
1035 void mlx5_db_free(struct mlx5_core_dev *dev, struct mlx5_db *db);
1036
1037 const char *mlx5_command_str(int command);
1038 int mlx5_cmdif_debugfs_init(struct mlx5_core_dev *dev);
1039 void mlx5_cmdif_debugfs_cleanup(struct mlx5_core_dev *dev);
1040 int mlx5_core_create_psv(struct mlx5_core_dev *dev, u32 pdn,
1041                          int npsvs, u32 *sig_index);
1042 int mlx5_core_destroy_psv(struct mlx5_core_dev *dev, int psv_num);
1043 void mlx5_core_put_rsc(struct mlx5_core_rsc_common *common);
1044 int mlx5_query_odp_caps(struct mlx5_core_dev *dev,
1045                         struct mlx5_odp_caps *odp_caps);
1046 int mlx5_core_query_ib_ppcnt(struct mlx5_core_dev *dev,
1047                              u8 port_num, void *out, size_t sz);
1048 #ifdef CONFIG_INFINIBAND_ON_DEMAND_PAGING
1049 int mlx5_core_page_fault_resume(struct mlx5_core_dev *dev, u32 token,
1050                                 u32 wq_num, u8 type, int error);
1051 #endif
1052
1053 int mlx5_init_rl_table(struct mlx5_core_dev *dev);
1054 void mlx5_cleanup_rl_table(struct mlx5_core_dev *dev);
1055 int mlx5_rl_add_rate(struct mlx5_core_dev *dev, u32 rate, u16 *index);
1056 void mlx5_rl_remove_rate(struct mlx5_core_dev *dev, u32 rate);
1057 bool mlx5_rl_is_in_range(struct mlx5_core_dev *dev, u32 rate);
1058 int mlx5_alloc_bfreg(struct mlx5_core_dev *mdev, struct mlx5_sq_bfreg *bfreg,
1059                      bool map_wc, bool fast_path);
1060 void mlx5_free_bfreg(struct mlx5_core_dev *mdev, struct mlx5_sq_bfreg *bfreg);
1061
1062 unsigned int mlx5_core_reserved_gids_count(struct mlx5_core_dev *dev);
1063 int mlx5_core_roce_gid_set(struct mlx5_core_dev *dev, unsigned int index,
1064                            u8 roce_version, u8 roce_l3_type, const u8 *gid,
1065                            const u8 *mac, bool vlan, u16 vlan_id);
1066
1067 static inline int fw_initializing(struct mlx5_core_dev *dev)
1068 {
1069         return ioread32be(&dev->iseg->initializing) >> 31;
1070 }
1071
1072 static inline u32 mlx5_mkey_to_idx(u32 mkey)
1073 {
1074         return mkey >> 8;
1075 }
1076
1077 static inline u32 mlx5_idx_to_mkey(u32 mkey_idx)
1078 {
1079         return mkey_idx << 8;
1080 }
1081
1082 static inline u8 mlx5_mkey_variant(u32 mkey)
1083 {
1084         return mkey & 0xff;
1085 }
1086
1087 enum {
1088         MLX5_PROF_MASK_QP_SIZE          = (u64)1 << 0,
1089         MLX5_PROF_MASK_MR_CACHE         = (u64)1 << 1,
1090 };
1091
1092 enum {
1093         MAX_UMR_CACHE_ENTRY = 20,
1094         MLX5_IMR_MTT_CACHE_ENTRY,
1095         MLX5_IMR_KSM_CACHE_ENTRY,
1096         MAX_MR_CACHE_ENTRIES
1097 };
1098
1099 enum {
1100         MLX5_INTERFACE_PROTOCOL_IB  = 0,
1101         MLX5_INTERFACE_PROTOCOL_ETH = 1,
1102 };
1103
1104 struct mlx5_interface {
1105         void *                  (*add)(struct mlx5_core_dev *dev);
1106         void                    (*remove)(struct mlx5_core_dev *dev, void *context);
1107         int                     (*attach)(struct mlx5_core_dev *dev, void *context);
1108         void                    (*detach)(struct mlx5_core_dev *dev, void *context);
1109         void                    (*event)(struct mlx5_core_dev *dev, void *context,
1110                                          enum mlx5_dev_event event, unsigned long param);
1111         void                    (*pfault)(struct mlx5_core_dev *dev,
1112                                           void *context,
1113                                           struct mlx5_pagefault *pfault);
1114         void *                  (*get_dev)(void *context);
1115         int                     protocol;
1116         struct list_head        list;
1117 };
1118
1119 void *mlx5_get_protocol_dev(struct mlx5_core_dev *mdev, int protocol);
1120 int mlx5_register_interface(struct mlx5_interface *intf);
1121 void mlx5_unregister_interface(struct mlx5_interface *intf);
1122 int mlx5_core_query_vendor_id(struct mlx5_core_dev *mdev, u32 *vendor_id);
1123
1124 int mlx5_cmd_create_vport_lag(struct mlx5_core_dev *dev);
1125 int mlx5_cmd_destroy_vport_lag(struct mlx5_core_dev *dev);
1126 bool mlx5_lag_is_active(struct mlx5_core_dev *dev);
1127 struct net_device *mlx5_lag_get_roce_netdev(struct mlx5_core_dev *dev);
1128 struct mlx5_uars_page *mlx5_get_uars_page(struct mlx5_core_dev *mdev);
1129 void mlx5_put_uars_page(struct mlx5_core_dev *mdev, struct mlx5_uars_page *up);
1130
1131 #ifndef CONFIG_MLX5_CORE_IPOIB
1132 static inline
1133 struct net_device *mlx5_rdma_netdev_alloc(struct mlx5_core_dev *mdev,
1134                                           struct ib_device *ibdev,
1135                                           const char *name,
1136                                           void (*setup)(struct net_device *))
1137 {
1138         return ERR_PTR(-EOPNOTSUPP);
1139 }
1140
1141 static inline void mlx5_rdma_netdev_free(struct net_device *netdev) {}
1142 #else
1143 struct net_device *mlx5_rdma_netdev_alloc(struct mlx5_core_dev *mdev,
1144                                           struct ib_device *ibdev,
1145                                           const char *name,
1146                                           void (*setup)(struct net_device *));
1147 void mlx5_rdma_netdev_free(struct net_device *netdev);
1148 #endif /* CONFIG_MLX5_CORE_IPOIB */
1149
1150 struct mlx5_profile {
1151         u64     mask;
1152         u8      log_max_qp;
1153         struct {
1154                 int     size;
1155                 int     limit;
1156         } mr_cache[MAX_MR_CACHE_ENTRIES];
1157 };
1158
1159 enum {
1160         MLX5_PCI_DEV_IS_VF              = 1 << 0,
1161 };
1162
1163 static inline int mlx5_core_is_pf(struct mlx5_core_dev *dev)
1164 {
1165         return !(dev->priv.pci_dev_data & MLX5_PCI_DEV_IS_VF);
1166 }
1167
1168 static inline int mlx5_get_gid_table_len(u16 param)
1169 {
1170         if (param > 4) {
1171                 pr_warn("gid table length is zero\n");
1172                 return 0;
1173         }
1174
1175         return 8 * (1 << param);
1176 }
1177
1178 static inline bool mlx5_rl_is_supported(struct mlx5_core_dev *dev)
1179 {
1180         return !!(dev->priv.rl_table.max_size);
1181 }
1182
1183 enum {
1184         MLX5_TRIGGERED_CMD_COMP = (u64)1 << 32,
1185 };
1186
1187 #endif /* MLX5_DRIVER_H */