Merge branches 'misc', 'sa1100-for-next' and 'spectre' into for-linus
[sfrench/cifs-2.6.git] / include / linux / mfd / tmio.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef MFD_TMIO_H
3 #define MFD_TMIO_H
4
5 #include <linux/device.h>
6 #include <linux/fb.h>
7 #include <linux/io.h>
8 #include <linux/jiffies.h>
9 #include <linux/mmc/card.h>
10 #include <linux/platform_device.h>
11 #include <linux/pm_runtime.h>
12
13 #define tmio_ioread8(addr) readb(addr)
14 #define tmio_ioread16(addr) readw(addr)
15 #define tmio_ioread16_rep(r, b, l) readsw(r, b, l)
16 #define tmio_ioread32(addr) \
17         (((u32)readw((addr))) | (((u32)readw((addr) + 2)) << 16))
18
19 #define tmio_iowrite8(val, addr) writeb((val), (addr))
20 #define tmio_iowrite16(val, addr) writew((val), (addr))
21 #define tmio_iowrite16_rep(r, b, l) writesw(r, b, l)
22 #define tmio_iowrite32(val, addr) \
23         do { \
24                 writew((val),       (addr)); \
25                 writew((val) >> 16, (addr) + 2); \
26         } while (0)
27
28 #define sd_config_write8(base, shift, reg, val) \
29         tmio_iowrite8((val), (base) + ((reg) << (shift)))
30 #define sd_config_write16(base, shift, reg, val) \
31         tmio_iowrite16((val), (base) + ((reg) << (shift)))
32 #define sd_config_write32(base, shift, reg, val) \
33         do { \
34                 tmio_iowrite16((val), (base) + ((reg) << (shift)));   \
35                 tmio_iowrite16((val) >> 16, (base) + ((reg + 2) << (shift))); \
36         } while (0)
37
38 /* tmio MMC platform flags */
39 /*
40  * Some controllers can support a 2-byte block size when the bus width
41  * is configured in 4-bit mode.
42  */
43 #define TMIO_MMC_BLKSZ_2BYTES           BIT(1)
44 /*
45  * Some controllers can support SDIO IRQ signalling.
46  */
47 #define TMIO_MMC_SDIO_IRQ               BIT(2)
48
49 /* Some features are only available or tested on R-Car Gen2 or later */
50 #define TMIO_MMC_MIN_RCAR2              BIT(3)
51
52 /*
53  * Some controllers require waiting for the SD bus to become
54  * idle before writing to some registers.
55  */
56 #define TMIO_MMC_HAS_IDLE_WAIT          BIT(4)
57 /*
58  * A GPIO is used for card hotplug detection. We need an extra flag for this,
59  * because 0 is a valid GPIO number too, and requiring users to specify
60  * cd_gpio < 0 to disable GPIO hotplug would break backwards compatibility.
61  */
62 #define TMIO_MMC_USE_GPIO_CD            BIT(5)
63
64 /*
65  * Some controllers have CMD12 automatically
66  * issue/non-issue register
67  */
68 #define TMIO_MMC_HAVE_CMD12_CTRL        BIT(7)
69
70 /* Controller has some SDIO status bits which must be 1 */
71 #define TMIO_MMC_SDIO_STATUS_SETBITS    BIT(8)
72
73 /*
74  * Some controllers have a 32-bit wide data port register
75  */
76 #define TMIO_MMC_32BIT_DATA_PORT        BIT(9)
77
78 /*
79  * Some controllers allows to set SDx actual clock
80  */
81 #define TMIO_MMC_CLK_ACTUAL             BIT(10)
82
83 /* Some controllers have a CBSY bit */
84 #define TMIO_MMC_HAVE_CBSY              BIT(11)
85
86 /* Some controllers that support HS400 use use 4 taps while others use 8. */
87 #define TMIO_MMC_HAVE_4TAP_HS400        BIT(13)
88
89 int tmio_core_mmc_enable(void __iomem *cnf, int shift, unsigned long base);
90 int tmio_core_mmc_resume(void __iomem *cnf, int shift, unsigned long base);
91 void tmio_core_mmc_pwr(void __iomem *cnf, int shift, int state);
92 void tmio_core_mmc_clk_div(void __iomem *cnf, int shift, int state);
93
94 struct dma_chan;
95
96 /*
97  * data for the MMC controller
98  */
99 struct tmio_mmc_data {
100         void                            *chan_priv_tx;
101         void                            *chan_priv_rx;
102         unsigned int                    hclk;
103         unsigned long                   capabilities;
104         unsigned long                   capabilities2;
105         unsigned long                   flags;
106         u32                             ocr_mask;       /* available voltages */
107         unsigned int                    cd_gpio;
108         int                             alignment_shift;
109         dma_addr_t                      dma_rx_offset;
110         unsigned int                    max_blk_count;
111         unsigned short                  max_segs;
112         void (*set_pwr)(struct platform_device *host, int state);
113         void (*set_clk_div)(struct platform_device *host, int state);
114 };
115
116 /*
117  * data for the NAND controller
118  */
119 struct tmio_nand_data {
120         struct nand_bbt_descr   *badblock_pattern;
121         struct mtd_partition    *partition;
122         unsigned int            num_partitions;
123         const char *const       *part_parsers;
124 };
125
126 #define FBIO_TMIO_ACC_WRITE     0x7C639300
127 #define FBIO_TMIO_ACC_SYNC      0x7C639301
128
129 struct tmio_fb_data {
130         int                     (*lcd_set_power)(struct platform_device *fb_dev,
131                                                  bool on);
132         int                     (*lcd_mode)(struct platform_device *fb_dev,
133                                             const struct fb_videomode *mode);
134         int                     num_modes;
135         struct fb_videomode     *modes;
136
137         /* in mm: size of screen */
138         int                     height;
139         int                     width;
140 };
141
142 #endif