1e2c0d839528b5cd7ae9253bf4a36f616df11958
[sfrench/cifs-2.6.git] / include / asm-x86 / pgtable_32.h
1 #ifndef _I386_PGTABLE_H
2 #define _I386_PGTABLE_H
3
4
5 /*
6  * The Linux memory management assumes a three-level page table setup. On
7  * the i386, we use that, but "fold" the mid level into the top-level page
8  * table, so that we physically have the same two-level page table as the
9  * i386 mmu expects.
10  *
11  * This file contains the functions and defines necessary to modify and use
12  * the i386 page table tree.
13  */
14 #ifndef __ASSEMBLY__
15 #include <asm/processor.h>
16 #include <asm/fixmap.h>
17 #include <linux/threads.h>
18 #include <asm/paravirt.h>
19
20 #include <linux/bitops.h>
21 #include <linux/slab.h>
22 #include <linux/list.h>
23 #include <linux/spinlock.h>
24
25 struct mm_struct;
26 struct vm_area_struct;
27
28 extern pgd_t swapper_pg_dir[1024];
29
30 static inline void pgtable_cache_init(void) { }
31 static inline void check_pgt_cache(void) { }
32 void paging_init(void);
33
34
35 /*
36  * The Linux x86 paging architecture is 'compile-time dual-mode', it
37  * implements both the traditional 2-level x86 page tables and the
38  * newer 3-level PAE-mode page tables.
39  */
40 #ifdef CONFIG_X86_PAE
41 # include <asm/pgtable-3level-defs.h>
42 # define PMD_SIZE       (1UL << PMD_SHIFT)
43 # define PMD_MASK       (~(PMD_SIZE-1))
44 #else
45 # include <asm/pgtable-2level-defs.h>
46 #endif
47
48 #define PGDIR_SIZE      (1UL << PGDIR_SHIFT)
49 #define PGDIR_MASK      (~(PGDIR_SIZE-1))
50
51 #define USER_PGD_PTRS (PAGE_OFFSET >> PGDIR_SHIFT)
52 #define KERNEL_PGD_PTRS (PTRS_PER_PGD-USER_PGD_PTRS)
53
54 /* Just any arbitrary offset to the start of the vmalloc VM area: the
55  * current 8MB value just means that there will be a 8MB "hole" after the
56  * physical memory until the kernel virtual memory starts.  That means that
57  * any out-of-bounds memory accesses will hopefully be caught.
58  * The vmalloc() routines leaves a hole of 4kB between each vmalloced
59  * area for the same reason. ;)
60  */
61 #define VMALLOC_OFFSET  (8*1024*1024)
62 #define VMALLOC_START   (((unsigned long) high_memory + \
63                         2*VMALLOC_OFFSET-1) & ~(VMALLOC_OFFSET-1))
64 #ifdef CONFIG_X86_PAE
65 #define LAST_PKMAP 512
66 #else
67 #define LAST_PKMAP 1024
68 #endif
69
70 #define PKMAP_BASE ((FIXADDR_BOOT_START - PAGE_SIZE*(LAST_PKMAP + 1)) & PMD_MASK)
71
72 #ifdef CONFIG_HIGHMEM
73 # define VMALLOC_END    (PKMAP_BASE-2*PAGE_SIZE)
74 #else
75 # define VMALLOC_END    (FIXADDR_START-2*PAGE_SIZE)
76 #endif
77
78 /*
79  * Define this if things work differently on an i386 and an i486:
80  * it will (on an i486) warn about kernel memory accesses that are
81  * done without a 'access_ok(VERIFY_WRITE,..)'
82  */
83 #undef TEST_ACCESS_OK
84
85 /* The boot page tables (all created as a single array) */
86 extern unsigned long pg0[];
87
88 #define pte_present(x)  ((x).pte_low & (_PAGE_PRESENT | _PAGE_PROTNONE))
89
90 /* To avoid harmful races, pmd_none(x) should check only the lower when PAE */
91 #define pmd_none(x)     (!(unsigned long)pmd_val(x))
92 #define pmd_present(x)  (pmd_val(x) & _PAGE_PRESENT)
93
94 extern int pmd_bad(pmd_t pmd);
95
96 #define pmd_bad_v1(x)   ((pmd_val(x) & (~PAGE_MASK & ~_PAGE_USER)) != _KERNPG_TABLE)
97 #define pmd_bad_v2(x)   ((pmd_val(x) \
98                           & ~(PAGE_MASK | _PAGE_USER | _PAGE_PSE | _PAGE_NX)) \
99                          != _KERNPG_TABLE)
100
101
102 #define pages_to_mb(x) ((x) >> (20-PAGE_SHIFT))
103
104 #ifdef CONFIG_X86_PAE
105 # include <asm/pgtable-3level.h>
106 #else
107 # include <asm/pgtable-2level.h>
108 #endif
109
110 /*
111  * clone_pgd_range(pgd_t *dst, pgd_t *src, int count);
112  *
113  *  dst - pointer to pgd range anwhere on a pgd page
114  *  src - ""
115  *  count - the number of pgds to copy.
116  *
117  * dst and src can be on the same page, but the range must not overlap,
118  * and must not cross a page boundary.
119  */
120 static inline void clone_pgd_range(pgd_t *dst, pgd_t *src, int count)
121 {
122        memcpy(dst, src, count * sizeof(pgd_t));
123 }
124
125 /*
126  * Macro to mark a page protection value as "uncacheable".  On processors which do not support
127  * it, this is a no-op.
128  */
129 #define pgprot_noncached(prot)  ((boot_cpu_data.x86 > 3)                                          \
130                                  ? (__pgprot(pgprot_val(prot) | _PAGE_PCD | _PAGE_PWT)) : (prot))
131
132 /*
133  * Conversion functions: convert a page and protection to a page entry,
134  * and a page entry and page directory to the page they refer to.
135  */
136
137 #define mk_pte(page, pgprot)    pfn_pte(page_to_pfn(page), (pgprot))
138
139 /*
140  * the pgd page can be thought of an array like this: pgd_t[PTRS_PER_PGD]
141  *
142  * this macro returns the index of the entry in the pgd page which would
143  * control the given virtual address
144  */
145 #define pgd_index(address) (((address) >> PGDIR_SHIFT) & (PTRS_PER_PGD-1))
146 #define pgd_index_k(addr) pgd_index(addr)
147
148 /*
149  * pgd_offset() returns a (pgd_t *)
150  * pgd_index() is used get the offset into the pgd page's array of pgd_t's;
151  */
152 #define pgd_offset(mm, address) ((mm)->pgd+pgd_index(address))
153
154 /*
155  * a shortcut which implies the use of the kernel's pgd, instead
156  * of a process's
157  */
158 #define pgd_offset_k(address) pgd_offset(&init_mm, address)
159
160 static inline int pud_large(pud_t pud) { return 0; }
161
162 /*
163  * the pmd page can be thought of an array like this: pmd_t[PTRS_PER_PMD]
164  *
165  * this macro returns the index of the entry in the pmd page which would
166  * control the given virtual address
167  */
168 #define pmd_index(address) \
169                 (((address) >> PMD_SHIFT) & (PTRS_PER_PMD-1))
170
171 /*
172  * the pte page can be thought of an array like this: pte_t[PTRS_PER_PTE]
173  *
174  * this macro returns the index of the entry in the pte page which would
175  * control the given virtual address
176  */
177 #define pte_index(address) \
178                 (((address) >> PAGE_SHIFT) & (PTRS_PER_PTE - 1))
179 #define pte_offset_kernel(dir, address) \
180         ((pte_t *) pmd_page_vaddr(*(dir)) +  pte_index(address))
181
182 #define pmd_page(pmd) (pfn_to_page(pmd_val(pmd) >> PAGE_SHIFT))
183
184 #define pmd_page_vaddr(pmd) \
185                 ((unsigned long) __va(pmd_val(pmd) & PAGE_MASK))
186
187 #if defined(CONFIG_HIGHPTE)
188 #define pte_offset_map(dir, address) \
189         ((pte_t *)kmap_atomic_pte(pmd_page(*(dir)),KM_PTE0) + pte_index(address))
190 #define pte_offset_map_nested(dir, address) \
191         ((pte_t *)kmap_atomic_pte(pmd_page(*(dir)),KM_PTE1) + pte_index(address))
192 #define pte_unmap(pte) kunmap_atomic(pte, KM_PTE0)
193 #define pte_unmap_nested(pte) kunmap_atomic(pte, KM_PTE1)
194 #else
195 #define pte_offset_map(dir, address) \
196         ((pte_t *)page_address(pmd_page(*(dir))) + pte_index(address))
197 #define pte_offset_map_nested(dir, address) pte_offset_map(dir, address)
198 #define pte_unmap(pte) do { } while (0)
199 #define pte_unmap_nested(pte) do { } while (0)
200 #endif
201
202 /* Clear a kernel PTE and flush it from the TLB */
203 #define kpte_clear_flush(ptep, vaddr)                                   \
204 do {                                                                    \
205         pte_clear(&init_mm, vaddr, ptep);                               \
206         __flush_tlb_one(vaddr);                                         \
207 } while (0)
208
209 /*
210  * The i386 doesn't have any external MMU info: the kernel page
211  * tables contain all the necessary information.
212  */
213 #define update_mmu_cache(vma,address,pte) do { } while (0)
214
215 void native_pagetable_setup_start(pgd_t *base);
216 void native_pagetable_setup_done(pgd_t *base);
217
218 #ifndef CONFIG_PARAVIRT
219 static inline void paravirt_pagetable_setup_start(pgd_t *base)
220 {
221         native_pagetable_setup_start(base);
222 }
223
224 static inline void paravirt_pagetable_setup_done(pgd_t *base)
225 {
226         native_pagetable_setup_done(base);
227 }
228 #endif  /* !CONFIG_PARAVIRT */
229
230 #endif /* !__ASSEMBLY__ */
231
232 /*
233  * kern_addr_valid() is (1) for FLATMEM and (0) for
234  * SPARSEMEM and DISCONTIGMEM
235  */
236 #ifdef CONFIG_FLATMEM
237 #define kern_addr_valid(addr)   (1)
238 #else
239 #define kern_addr_valid(kaddr)  (0)
240 #endif
241
242 #define io_remap_pfn_range(vma, vaddr, pfn, size, prot)         \
243                 remap_pfn_range(vma, vaddr, pfn, size, prot)
244
245 #endif /* _I386_PGTABLE_H */