Merge branch 'post-2.6.15' of git://brick.kernel.dk/data/git/linux-2.6-block
[sfrench/cifs-2.6.git] / drivers / scsi / libata-core.c
1 /*
2  *  libata-core.c - helper library for ATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.  All rights reserved.
9  *  Copyright 2003-2004 Jeff Garzik
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Hardware documentation available from http://www.t13.org/ and
31  *  http://www.sata-io.org/
32  *
33  */
34
35 #include <linux/config.h>
36 #include <linux/kernel.h>
37 #include <linux/module.h>
38 #include <linux/pci.h>
39 #include <linux/init.h>
40 #include <linux/list.h>
41 #include <linux/mm.h>
42 #include <linux/highmem.h>
43 #include <linux/spinlock.h>
44 #include <linux/blkdev.h>
45 #include <linux/delay.h>
46 #include <linux/timer.h>
47 #include <linux/interrupt.h>
48 #include <linux/completion.h>
49 #include <linux/suspend.h>
50 #include <linux/workqueue.h>
51 #include <linux/jiffies.h>
52 #include <linux/scatterlist.h>
53 #include <scsi/scsi.h>
54 #include "scsi_priv.h"
55 #include <scsi/scsi_cmnd.h>
56 #include <scsi/scsi_host.h>
57 #include <linux/libata.h>
58 #include <asm/io.h>
59 #include <asm/semaphore.h>
60 #include <asm/byteorder.h>
61
62 #include "libata.h"
63
64 static unsigned int ata_busy_sleep (struct ata_port *ap,
65                                     unsigned long tmout_pat,
66                                     unsigned long tmout);
67 static void ata_dev_reread_id(struct ata_port *ap, struct ata_device *dev);
68 static void ata_dev_init_params(struct ata_port *ap, struct ata_device *dev);
69 static void ata_set_mode(struct ata_port *ap);
70 static void ata_dev_set_xfermode(struct ata_port *ap, struct ata_device *dev);
71 static unsigned int ata_get_mode_mask(const struct ata_port *ap, int shift);
72 static int fgb(u32 bitmap);
73 static int ata_choose_xfer_mode(const struct ata_port *ap,
74                                 u8 *xfer_mode_out,
75                                 unsigned int *xfer_shift_out);
76 static void __ata_qc_complete(struct ata_queued_cmd *qc);
77
78 static unsigned int ata_unique_id = 1;
79 static struct workqueue_struct *ata_wq;
80
81 int atapi_enabled = 0;
82 module_param(atapi_enabled, int, 0444);
83 MODULE_PARM_DESC(atapi_enabled, "Enable discovery of ATAPI devices (0=off, 1=on)");
84
85 MODULE_AUTHOR("Jeff Garzik");
86 MODULE_DESCRIPTION("Library module for ATA devices");
87 MODULE_LICENSE("GPL");
88 MODULE_VERSION(DRV_VERSION);
89
90 /**
91  *      ata_tf_load_pio - send taskfile registers to host controller
92  *      @ap: Port to which output is sent
93  *      @tf: ATA taskfile register set
94  *
95  *      Outputs ATA taskfile to standard ATA host controller.
96  *
97  *      LOCKING:
98  *      Inherited from caller.
99  */
100
101 static void ata_tf_load_pio(struct ata_port *ap, const struct ata_taskfile *tf)
102 {
103         struct ata_ioports *ioaddr = &ap->ioaddr;
104         unsigned int is_addr = tf->flags & ATA_TFLAG_ISADDR;
105
106         if (tf->ctl != ap->last_ctl) {
107                 outb(tf->ctl, ioaddr->ctl_addr);
108                 ap->last_ctl = tf->ctl;
109                 ata_wait_idle(ap);
110         }
111
112         if (is_addr && (tf->flags & ATA_TFLAG_LBA48)) {
113                 outb(tf->hob_feature, ioaddr->feature_addr);
114                 outb(tf->hob_nsect, ioaddr->nsect_addr);
115                 outb(tf->hob_lbal, ioaddr->lbal_addr);
116                 outb(tf->hob_lbam, ioaddr->lbam_addr);
117                 outb(tf->hob_lbah, ioaddr->lbah_addr);
118                 VPRINTK("hob: feat 0x%X nsect 0x%X, lba 0x%X 0x%X 0x%X\n",
119                         tf->hob_feature,
120                         tf->hob_nsect,
121                         tf->hob_lbal,
122                         tf->hob_lbam,
123                         tf->hob_lbah);
124         }
125
126         if (is_addr) {
127                 outb(tf->feature, ioaddr->feature_addr);
128                 outb(tf->nsect, ioaddr->nsect_addr);
129                 outb(tf->lbal, ioaddr->lbal_addr);
130                 outb(tf->lbam, ioaddr->lbam_addr);
131                 outb(tf->lbah, ioaddr->lbah_addr);
132                 VPRINTK("feat 0x%X nsect 0x%X lba 0x%X 0x%X 0x%X\n",
133                         tf->feature,
134                         tf->nsect,
135                         tf->lbal,
136                         tf->lbam,
137                         tf->lbah);
138         }
139
140         if (tf->flags & ATA_TFLAG_DEVICE) {
141                 outb(tf->device, ioaddr->device_addr);
142                 VPRINTK("device 0x%X\n", tf->device);
143         }
144
145         ata_wait_idle(ap);
146 }
147
148 /**
149  *      ata_tf_load_mmio - send taskfile registers to host controller
150  *      @ap: Port to which output is sent
151  *      @tf: ATA taskfile register set
152  *
153  *      Outputs ATA taskfile to standard ATA host controller using MMIO.
154  *
155  *      LOCKING:
156  *      Inherited from caller.
157  */
158
159 static void ata_tf_load_mmio(struct ata_port *ap, const struct ata_taskfile *tf)
160 {
161         struct ata_ioports *ioaddr = &ap->ioaddr;
162         unsigned int is_addr = tf->flags & ATA_TFLAG_ISADDR;
163
164         if (tf->ctl != ap->last_ctl) {
165                 writeb(tf->ctl, (void __iomem *) ap->ioaddr.ctl_addr);
166                 ap->last_ctl = tf->ctl;
167                 ata_wait_idle(ap);
168         }
169
170         if (is_addr && (tf->flags & ATA_TFLAG_LBA48)) {
171                 writeb(tf->hob_feature, (void __iomem *) ioaddr->feature_addr);
172                 writeb(tf->hob_nsect, (void __iomem *) ioaddr->nsect_addr);
173                 writeb(tf->hob_lbal, (void __iomem *) ioaddr->lbal_addr);
174                 writeb(tf->hob_lbam, (void __iomem *) ioaddr->lbam_addr);
175                 writeb(tf->hob_lbah, (void __iomem *) ioaddr->lbah_addr);
176                 VPRINTK("hob: feat 0x%X nsect 0x%X, lba 0x%X 0x%X 0x%X\n",
177                         tf->hob_feature,
178                         tf->hob_nsect,
179                         tf->hob_lbal,
180                         tf->hob_lbam,
181                         tf->hob_lbah);
182         }
183
184         if (is_addr) {
185                 writeb(tf->feature, (void __iomem *) ioaddr->feature_addr);
186                 writeb(tf->nsect, (void __iomem *) ioaddr->nsect_addr);
187                 writeb(tf->lbal, (void __iomem *) ioaddr->lbal_addr);
188                 writeb(tf->lbam, (void __iomem *) ioaddr->lbam_addr);
189                 writeb(tf->lbah, (void __iomem *) ioaddr->lbah_addr);
190                 VPRINTK("feat 0x%X nsect 0x%X lba 0x%X 0x%X 0x%X\n",
191                         tf->feature,
192                         tf->nsect,
193                         tf->lbal,
194                         tf->lbam,
195                         tf->lbah);
196         }
197
198         if (tf->flags & ATA_TFLAG_DEVICE) {
199                 writeb(tf->device, (void __iomem *) ioaddr->device_addr);
200                 VPRINTK("device 0x%X\n", tf->device);
201         }
202
203         ata_wait_idle(ap);
204 }
205
206
207 /**
208  *      ata_tf_load - send taskfile registers to host controller
209  *      @ap: Port to which output is sent
210  *      @tf: ATA taskfile register set
211  *
212  *      Outputs ATA taskfile to standard ATA host controller using MMIO
213  *      or PIO as indicated by the ATA_FLAG_MMIO flag.
214  *      Writes the control, feature, nsect, lbal, lbam, and lbah registers.
215  *      Optionally (ATA_TFLAG_LBA48) writes hob_feature, hob_nsect,
216  *      hob_lbal, hob_lbam, and hob_lbah.
217  *
218  *      This function waits for idle (!BUSY and !DRQ) after writing
219  *      registers.  If the control register has a new value, this
220  *      function also waits for idle after writing control and before
221  *      writing the remaining registers.
222  *
223  *      May be used as the tf_load() entry in ata_port_operations.
224  *
225  *      LOCKING:
226  *      Inherited from caller.
227  */
228 void ata_tf_load(struct ata_port *ap, const struct ata_taskfile *tf)
229 {
230         if (ap->flags & ATA_FLAG_MMIO)
231                 ata_tf_load_mmio(ap, tf);
232         else
233                 ata_tf_load_pio(ap, tf);
234 }
235
236 /**
237  *      ata_exec_command_pio - issue ATA command to host controller
238  *      @ap: port to which command is being issued
239  *      @tf: ATA taskfile register set
240  *
241  *      Issues PIO write to ATA command register, with proper
242  *      synchronization with interrupt handler / other threads.
243  *
244  *      LOCKING:
245  *      spin_lock_irqsave(host_set lock)
246  */
247
248 static void ata_exec_command_pio(struct ata_port *ap, const struct ata_taskfile *tf)
249 {
250         DPRINTK("ata%u: cmd 0x%X\n", ap->id, tf->command);
251
252         outb(tf->command, ap->ioaddr.command_addr);
253         ata_pause(ap);
254 }
255
256
257 /**
258  *      ata_exec_command_mmio - issue ATA command to host controller
259  *      @ap: port to which command is being issued
260  *      @tf: ATA taskfile register set
261  *
262  *      Issues MMIO write to ATA command register, with proper
263  *      synchronization with interrupt handler / other threads.
264  *
265  *      LOCKING:
266  *      spin_lock_irqsave(host_set lock)
267  */
268
269 static void ata_exec_command_mmio(struct ata_port *ap, const struct ata_taskfile *tf)
270 {
271         DPRINTK("ata%u: cmd 0x%X\n", ap->id, tf->command);
272
273         writeb(tf->command, (void __iomem *) ap->ioaddr.command_addr);
274         ata_pause(ap);
275 }
276
277
278 /**
279  *      ata_exec_command - issue ATA command to host controller
280  *      @ap: port to which command is being issued
281  *      @tf: ATA taskfile register set
282  *
283  *      Issues PIO/MMIO write to ATA command register, with proper
284  *      synchronization with interrupt handler / other threads.
285  *
286  *      LOCKING:
287  *      spin_lock_irqsave(host_set lock)
288  */
289 void ata_exec_command(struct ata_port *ap, const struct ata_taskfile *tf)
290 {
291         if (ap->flags & ATA_FLAG_MMIO)
292                 ata_exec_command_mmio(ap, tf);
293         else
294                 ata_exec_command_pio(ap, tf);
295 }
296
297 /**
298  *      ata_tf_to_host - issue ATA taskfile to host controller
299  *      @ap: port to which command is being issued
300  *      @tf: ATA taskfile register set
301  *
302  *      Issues ATA taskfile register set to ATA host controller,
303  *      with proper synchronization with interrupt handler and
304  *      other threads.
305  *
306  *      LOCKING:
307  *      spin_lock_irqsave(host_set lock)
308  */
309
310 static inline void ata_tf_to_host(struct ata_port *ap,
311                                   const struct ata_taskfile *tf)
312 {
313         ap->ops->tf_load(ap, tf);
314         ap->ops->exec_command(ap, tf);
315 }
316
317 /**
318  *      ata_tf_read_pio - input device's ATA taskfile shadow registers
319  *      @ap: Port from which input is read
320  *      @tf: ATA taskfile register set for storing input
321  *
322  *      Reads ATA taskfile registers for currently-selected device
323  *      into @tf.
324  *
325  *      LOCKING:
326  *      Inherited from caller.
327  */
328
329 static void ata_tf_read_pio(struct ata_port *ap, struct ata_taskfile *tf)
330 {
331         struct ata_ioports *ioaddr = &ap->ioaddr;
332
333         tf->command = ata_check_status(ap);
334         tf->feature = inb(ioaddr->error_addr);
335         tf->nsect = inb(ioaddr->nsect_addr);
336         tf->lbal = inb(ioaddr->lbal_addr);
337         tf->lbam = inb(ioaddr->lbam_addr);
338         tf->lbah = inb(ioaddr->lbah_addr);
339         tf->device = inb(ioaddr->device_addr);
340
341         if (tf->flags & ATA_TFLAG_LBA48) {
342                 outb(tf->ctl | ATA_HOB, ioaddr->ctl_addr);
343                 tf->hob_feature = inb(ioaddr->error_addr);
344                 tf->hob_nsect = inb(ioaddr->nsect_addr);
345                 tf->hob_lbal = inb(ioaddr->lbal_addr);
346                 tf->hob_lbam = inb(ioaddr->lbam_addr);
347                 tf->hob_lbah = inb(ioaddr->lbah_addr);
348         }
349 }
350
351 /**
352  *      ata_tf_read_mmio - input device's ATA taskfile shadow registers
353  *      @ap: Port from which input is read
354  *      @tf: ATA taskfile register set for storing input
355  *
356  *      Reads ATA taskfile registers for currently-selected device
357  *      into @tf via MMIO.
358  *
359  *      LOCKING:
360  *      Inherited from caller.
361  */
362
363 static void ata_tf_read_mmio(struct ata_port *ap, struct ata_taskfile *tf)
364 {
365         struct ata_ioports *ioaddr = &ap->ioaddr;
366
367         tf->command = ata_check_status(ap);
368         tf->feature = readb((void __iomem *)ioaddr->error_addr);
369         tf->nsect = readb((void __iomem *)ioaddr->nsect_addr);
370         tf->lbal = readb((void __iomem *)ioaddr->lbal_addr);
371         tf->lbam = readb((void __iomem *)ioaddr->lbam_addr);
372         tf->lbah = readb((void __iomem *)ioaddr->lbah_addr);
373         tf->device = readb((void __iomem *)ioaddr->device_addr);
374
375         if (tf->flags & ATA_TFLAG_LBA48) {
376                 writeb(tf->ctl | ATA_HOB, (void __iomem *) ap->ioaddr.ctl_addr);
377                 tf->hob_feature = readb((void __iomem *)ioaddr->error_addr);
378                 tf->hob_nsect = readb((void __iomem *)ioaddr->nsect_addr);
379                 tf->hob_lbal = readb((void __iomem *)ioaddr->lbal_addr);
380                 tf->hob_lbam = readb((void __iomem *)ioaddr->lbam_addr);
381                 tf->hob_lbah = readb((void __iomem *)ioaddr->lbah_addr);
382         }
383 }
384
385
386 /**
387  *      ata_tf_read - input device's ATA taskfile shadow registers
388  *      @ap: Port from which input is read
389  *      @tf: ATA taskfile register set for storing input
390  *
391  *      Reads ATA taskfile registers for currently-selected device
392  *      into @tf.
393  *
394  *      Reads nsect, lbal, lbam, lbah, and device.  If ATA_TFLAG_LBA48
395  *      is set, also reads the hob registers.
396  *
397  *      May be used as the tf_read() entry in ata_port_operations.
398  *
399  *      LOCKING:
400  *      Inherited from caller.
401  */
402 void ata_tf_read(struct ata_port *ap, struct ata_taskfile *tf)
403 {
404         if (ap->flags & ATA_FLAG_MMIO)
405                 ata_tf_read_mmio(ap, tf);
406         else
407                 ata_tf_read_pio(ap, tf);
408 }
409
410 /**
411  *      ata_check_status_pio - Read device status reg & clear interrupt
412  *      @ap: port where the device is
413  *
414  *      Reads ATA taskfile status register for currently-selected device
415  *      and return its value. This also clears pending interrupts
416  *      from this device
417  *
418  *      LOCKING:
419  *      Inherited from caller.
420  */
421 static u8 ata_check_status_pio(struct ata_port *ap)
422 {
423         return inb(ap->ioaddr.status_addr);
424 }
425
426 /**
427  *      ata_check_status_mmio - Read device status reg & clear interrupt
428  *      @ap: port where the device is
429  *
430  *      Reads ATA taskfile status register for currently-selected device
431  *      via MMIO and return its value. This also clears pending interrupts
432  *      from this device
433  *
434  *      LOCKING:
435  *      Inherited from caller.
436  */
437 static u8 ata_check_status_mmio(struct ata_port *ap)
438 {
439         return readb((void __iomem *) ap->ioaddr.status_addr);
440 }
441
442
443 /**
444  *      ata_check_status - Read device status reg & clear interrupt
445  *      @ap: port where the device is
446  *
447  *      Reads ATA taskfile status register for currently-selected device
448  *      and return its value. This also clears pending interrupts
449  *      from this device
450  *
451  *      May be used as the check_status() entry in ata_port_operations.
452  *
453  *      LOCKING:
454  *      Inherited from caller.
455  */
456 u8 ata_check_status(struct ata_port *ap)
457 {
458         if (ap->flags & ATA_FLAG_MMIO)
459                 return ata_check_status_mmio(ap);
460         return ata_check_status_pio(ap);
461 }
462
463
464 /**
465  *      ata_altstatus - Read device alternate status reg
466  *      @ap: port where the device is
467  *
468  *      Reads ATA taskfile alternate status register for
469  *      currently-selected device and return its value.
470  *
471  *      Note: may NOT be used as the check_altstatus() entry in
472  *      ata_port_operations.
473  *
474  *      LOCKING:
475  *      Inherited from caller.
476  */
477 u8 ata_altstatus(struct ata_port *ap)
478 {
479         if (ap->ops->check_altstatus)
480                 return ap->ops->check_altstatus(ap);
481
482         if (ap->flags & ATA_FLAG_MMIO)
483                 return readb((void __iomem *)ap->ioaddr.altstatus_addr);
484         return inb(ap->ioaddr.altstatus_addr);
485 }
486
487
488 /**
489  *      ata_tf_to_fis - Convert ATA taskfile to SATA FIS structure
490  *      @tf: Taskfile to convert
491  *      @fis: Buffer into which data will output
492  *      @pmp: Port multiplier port
493  *
494  *      Converts a standard ATA taskfile to a Serial ATA
495  *      FIS structure (Register - Host to Device).
496  *
497  *      LOCKING:
498  *      Inherited from caller.
499  */
500
501 void ata_tf_to_fis(const struct ata_taskfile *tf, u8 *fis, u8 pmp)
502 {
503         fis[0] = 0x27;  /* Register - Host to Device FIS */
504         fis[1] = (pmp & 0xf) | (1 << 7); /* Port multiplier number,
505                                             bit 7 indicates Command FIS */
506         fis[2] = tf->command;
507         fis[3] = tf->feature;
508
509         fis[4] = tf->lbal;
510         fis[5] = tf->lbam;
511         fis[6] = tf->lbah;
512         fis[7] = tf->device;
513
514         fis[8] = tf->hob_lbal;
515         fis[9] = tf->hob_lbam;
516         fis[10] = tf->hob_lbah;
517         fis[11] = tf->hob_feature;
518
519         fis[12] = tf->nsect;
520         fis[13] = tf->hob_nsect;
521         fis[14] = 0;
522         fis[15] = tf->ctl;
523
524         fis[16] = 0;
525         fis[17] = 0;
526         fis[18] = 0;
527         fis[19] = 0;
528 }
529
530 /**
531  *      ata_tf_from_fis - Convert SATA FIS to ATA taskfile
532  *      @fis: Buffer from which data will be input
533  *      @tf: Taskfile to output
534  *
535  *      Converts a serial ATA FIS structure to a standard ATA taskfile.
536  *
537  *      LOCKING:
538  *      Inherited from caller.
539  */
540
541 void ata_tf_from_fis(const u8 *fis, struct ata_taskfile *tf)
542 {
543         tf->command     = fis[2];       /* status */
544         tf->feature     = fis[3];       /* error */
545
546         tf->lbal        = fis[4];
547         tf->lbam        = fis[5];
548         tf->lbah        = fis[6];
549         tf->device      = fis[7];
550
551         tf->hob_lbal    = fis[8];
552         tf->hob_lbam    = fis[9];
553         tf->hob_lbah    = fis[10];
554
555         tf->nsect       = fis[12];
556         tf->hob_nsect   = fis[13];
557 }
558
559 static const u8 ata_rw_cmds[] = {
560         /* pio multi */
561         ATA_CMD_READ_MULTI,
562         ATA_CMD_WRITE_MULTI,
563         ATA_CMD_READ_MULTI_EXT,
564         ATA_CMD_WRITE_MULTI_EXT,
565         0,
566         0,
567         0,
568         ATA_CMD_WRITE_MULTI_FUA_EXT,
569         /* pio */
570         ATA_CMD_PIO_READ,
571         ATA_CMD_PIO_WRITE,
572         ATA_CMD_PIO_READ_EXT,
573         ATA_CMD_PIO_WRITE_EXT,
574         0,
575         0,
576         0,
577         0,
578         /* dma */
579         ATA_CMD_READ,
580         ATA_CMD_WRITE,
581         ATA_CMD_READ_EXT,
582         ATA_CMD_WRITE_EXT,
583         0,
584         0,
585         0,
586         ATA_CMD_WRITE_FUA_EXT
587 };
588
589 /**
590  *      ata_rwcmd_protocol - set taskfile r/w commands and protocol
591  *      @qc: command to examine and configure
592  *
593  *      Examine the device configuration and tf->flags to calculate 
594  *      the proper read/write commands and protocol to use.
595  *
596  *      LOCKING:
597  *      caller.
598  */
599 int ata_rwcmd_protocol(struct ata_queued_cmd *qc)
600 {
601         struct ata_taskfile *tf = &qc->tf;
602         struct ata_device *dev = qc->dev;
603         u8 cmd;
604
605         int index, fua, lba48, write;
606  
607         fua = (tf->flags & ATA_TFLAG_FUA) ? 4 : 0;
608         lba48 = (tf->flags & ATA_TFLAG_LBA48) ? 2 : 0;
609         write = (tf->flags & ATA_TFLAG_WRITE) ? 1 : 0;
610
611         if (dev->flags & ATA_DFLAG_PIO) {
612                 tf->protocol = ATA_PROT_PIO;
613                 index = dev->multi_count ? 0 : 8;
614         } else {
615                 tf->protocol = ATA_PROT_DMA;
616                 index = 16;
617         }
618
619         cmd = ata_rw_cmds[index + fua + lba48 + write];
620         if (cmd) {
621                 tf->command = cmd;
622                 return 0;
623         }
624         return -1;
625 }
626
627 static const char * const xfer_mode_str[] = {
628         "UDMA/16",
629         "UDMA/25",
630         "UDMA/33",
631         "UDMA/44",
632         "UDMA/66",
633         "UDMA/100",
634         "UDMA/133",
635         "UDMA7",
636         "MWDMA0",
637         "MWDMA1",
638         "MWDMA2",
639         "PIO0",
640         "PIO1",
641         "PIO2",
642         "PIO3",
643         "PIO4",
644 };
645
646 /**
647  *      ata_udma_string - convert UDMA bit offset to string
648  *      @mask: mask of bits supported; only highest bit counts.
649  *
650  *      Determine string which represents the highest speed
651  *      (highest bit in @udma_mask).
652  *
653  *      LOCKING:
654  *      None.
655  *
656  *      RETURNS:
657  *      Constant C string representing highest speed listed in
658  *      @udma_mask, or the constant C string "<n/a>".
659  */
660
661 static const char *ata_mode_string(unsigned int mask)
662 {
663         int i;
664
665         for (i = 7; i >= 0; i--)
666                 if (mask & (1 << i))
667                         goto out;
668         for (i = ATA_SHIFT_MWDMA + 2; i >= ATA_SHIFT_MWDMA; i--)
669                 if (mask & (1 << i))
670                         goto out;
671         for (i = ATA_SHIFT_PIO + 4; i >= ATA_SHIFT_PIO; i--)
672                 if (mask & (1 << i))
673                         goto out;
674
675         return "<n/a>";
676
677 out:
678         return xfer_mode_str[i];
679 }
680
681 /**
682  *      ata_pio_devchk - PATA device presence detection
683  *      @ap: ATA channel to examine
684  *      @device: Device to examine (starting at zero)
685  *
686  *      This technique was originally described in
687  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
688  *      later found its way into the ATA/ATAPI spec.
689  *
690  *      Write a pattern to the ATA shadow registers,
691  *      and if a device is present, it will respond by
692  *      correctly storing and echoing back the
693  *      ATA shadow register contents.
694  *
695  *      LOCKING:
696  *      caller.
697  */
698
699 static unsigned int ata_pio_devchk(struct ata_port *ap,
700                                    unsigned int device)
701 {
702         struct ata_ioports *ioaddr = &ap->ioaddr;
703         u8 nsect, lbal;
704
705         ap->ops->dev_select(ap, device);
706
707         outb(0x55, ioaddr->nsect_addr);
708         outb(0xaa, ioaddr->lbal_addr);
709
710         outb(0xaa, ioaddr->nsect_addr);
711         outb(0x55, ioaddr->lbal_addr);
712
713         outb(0x55, ioaddr->nsect_addr);
714         outb(0xaa, ioaddr->lbal_addr);
715
716         nsect = inb(ioaddr->nsect_addr);
717         lbal = inb(ioaddr->lbal_addr);
718
719         if ((nsect == 0x55) && (lbal == 0xaa))
720                 return 1;       /* we found a device */
721
722         return 0;               /* nothing found */
723 }
724
725 /**
726  *      ata_mmio_devchk - PATA device presence detection
727  *      @ap: ATA channel to examine
728  *      @device: Device to examine (starting at zero)
729  *
730  *      This technique was originally described in
731  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
732  *      later found its way into the ATA/ATAPI spec.
733  *
734  *      Write a pattern to the ATA shadow registers,
735  *      and if a device is present, it will respond by
736  *      correctly storing and echoing back the
737  *      ATA shadow register contents.
738  *
739  *      LOCKING:
740  *      caller.
741  */
742
743 static unsigned int ata_mmio_devchk(struct ata_port *ap,
744                                     unsigned int device)
745 {
746         struct ata_ioports *ioaddr = &ap->ioaddr;
747         u8 nsect, lbal;
748
749         ap->ops->dev_select(ap, device);
750
751         writeb(0x55, (void __iomem *) ioaddr->nsect_addr);
752         writeb(0xaa, (void __iomem *) ioaddr->lbal_addr);
753
754         writeb(0xaa, (void __iomem *) ioaddr->nsect_addr);
755         writeb(0x55, (void __iomem *) ioaddr->lbal_addr);
756
757         writeb(0x55, (void __iomem *) ioaddr->nsect_addr);
758         writeb(0xaa, (void __iomem *) ioaddr->lbal_addr);
759
760         nsect = readb((void __iomem *) ioaddr->nsect_addr);
761         lbal = readb((void __iomem *) ioaddr->lbal_addr);
762
763         if ((nsect == 0x55) && (lbal == 0xaa))
764                 return 1;       /* we found a device */
765
766         return 0;               /* nothing found */
767 }
768
769 /**
770  *      ata_devchk - PATA device presence detection
771  *      @ap: ATA channel to examine
772  *      @device: Device to examine (starting at zero)
773  *
774  *      Dispatch ATA device presence detection, depending
775  *      on whether we are using PIO or MMIO to talk to the
776  *      ATA shadow registers.
777  *
778  *      LOCKING:
779  *      caller.
780  */
781
782 static unsigned int ata_devchk(struct ata_port *ap,
783                                     unsigned int device)
784 {
785         if (ap->flags & ATA_FLAG_MMIO)
786                 return ata_mmio_devchk(ap, device);
787         return ata_pio_devchk(ap, device);
788 }
789
790 /**
791  *      ata_dev_classify - determine device type based on ATA-spec signature
792  *      @tf: ATA taskfile register set for device to be identified
793  *
794  *      Determine from taskfile register contents whether a device is
795  *      ATA or ATAPI, as per "Signature and persistence" section
796  *      of ATA/PI spec (volume 1, sect 5.14).
797  *
798  *      LOCKING:
799  *      None.
800  *
801  *      RETURNS:
802  *      Device type, %ATA_DEV_ATA, %ATA_DEV_ATAPI, or %ATA_DEV_UNKNOWN
803  *      the event of failure.
804  */
805
806 unsigned int ata_dev_classify(const struct ata_taskfile *tf)
807 {
808         /* Apple's open source Darwin code hints that some devices only
809          * put a proper signature into the LBA mid/high registers,
810          * So, we only check those.  It's sufficient for uniqueness.
811          */
812
813         if (((tf->lbam == 0) && (tf->lbah == 0)) ||
814             ((tf->lbam == 0x3c) && (tf->lbah == 0xc3))) {
815                 DPRINTK("found ATA device by sig\n");
816                 return ATA_DEV_ATA;
817         }
818
819         if (((tf->lbam == 0x14) && (tf->lbah == 0xeb)) ||
820             ((tf->lbam == 0x69) && (tf->lbah == 0x96))) {
821                 DPRINTK("found ATAPI device by sig\n");
822                 return ATA_DEV_ATAPI;
823         }
824
825         DPRINTK("unknown device\n");
826         return ATA_DEV_UNKNOWN;
827 }
828
829 /**
830  *      ata_dev_try_classify - Parse returned ATA device signature
831  *      @ap: ATA channel to examine
832  *      @device: Device to examine (starting at zero)
833  *
834  *      After an event -- SRST, E.D.D., or SATA COMRESET -- occurs,
835  *      an ATA/ATAPI-defined set of values is placed in the ATA
836  *      shadow registers, indicating the results of device detection
837  *      and diagnostics.
838  *
839  *      Select the ATA device, and read the values from the ATA shadow
840  *      registers.  Then parse according to the Error register value,
841  *      and the spec-defined values examined by ata_dev_classify().
842  *
843  *      LOCKING:
844  *      caller.
845  */
846
847 static u8 ata_dev_try_classify(struct ata_port *ap, unsigned int device)
848 {
849         struct ata_device *dev = &ap->device[device];
850         struct ata_taskfile tf;
851         unsigned int class;
852         u8 err;
853
854         ap->ops->dev_select(ap, device);
855
856         memset(&tf, 0, sizeof(tf));
857
858         ap->ops->tf_read(ap, &tf);
859         err = tf.feature;
860
861         dev->class = ATA_DEV_NONE;
862
863         /* see if device passed diags */
864         if (err == 1)
865                 /* do nothing */ ;
866         else if ((device == 0) && (err == 0x81))
867                 /* do nothing */ ;
868         else
869                 return err;
870
871         /* determine if device if ATA or ATAPI */
872         class = ata_dev_classify(&tf);
873         if (class == ATA_DEV_UNKNOWN)
874                 return err;
875         if ((class == ATA_DEV_ATA) && (ata_chk_status(ap) == 0))
876                 return err;
877
878         dev->class = class;
879
880         return err;
881 }
882
883 /**
884  *      ata_dev_id_string - Convert IDENTIFY DEVICE page into string
885  *      @id: IDENTIFY DEVICE results we will examine
886  *      @s: string into which data is output
887  *      @ofs: offset into identify device page
888  *      @len: length of string to return. must be an even number.
889  *
890  *      The strings in the IDENTIFY DEVICE page are broken up into
891  *      16-bit chunks.  Run through the string, and output each
892  *      8-bit chunk linearly, regardless of platform.
893  *
894  *      LOCKING:
895  *      caller.
896  */
897
898 void ata_dev_id_string(const u16 *id, unsigned char *s,
899                        unsigned int ofs, unsigned int len)
900 {
901         unsigned int c;
902
903         while (len > 0) {
904                 c = id[ofs] >> 8;
905                 *s = c;
906                 s++;
907
908                 c = id[ofs] & 0xff;
909                 *s = c;
910                 s++;
911
912                 ofs++;
913                 len -= 2;
914         }
915 }
916
917
918 /**
919  *      ata_noop_dev_select - Select device 0/1 on ATA bus
920  *      @ap: ATA channel to manipulate
921  *      @device: ATA device (numbered from zero) to select
922  *
923  *      This function performs no actual function.
924  *
925  *      May be used as the dev_select() entry in ata_port_operations.
926  *
927  *      LOCKING:
928  *      caller.
929  */
930 void ata_noop_dev_select (struct ata_port *ap, unsigned int device)
931 {
932 }
933
934
935 /**
936  *      ata_std_dev_select - Select device 0/1 on ATA bus
937  *      @ap: ATA channel to manipulate
938  *      @device: ATA device (numbered from zero) to select
939  *
940  *      Use the method defined in the ATA specification to
941  *      make either device 0, or device 1, active on the
942  *      ATA channel.  Works with both PIO and MMIO.
943  *
944  *      May be used as the dev_select() entry in ata_port_operations.
945  *
946  *      LOCKING:
947  *      caller.
948  */
949
950 void ata_std_dev_select (struct ata_port *ap, unsigned int device)
951 {
952         u8 tmp;
953
954         if (device == 0)
955                 tmp = ATA_DEVICE_OBS;
956         else
957                 tmp = ATA_DEVICE_OBS | ATA_DEV1;
958
959         if (ap->flags & ATA_FLAG_MMIO) {
960                 writeb(tmp, (void __iomem *) ap->ioaddr.device_addr);
961         } else {
962                 outb(tmp, ap->ioaddr.device_addr);
963         }
964         ata_pause(ap);          /* needed; also flushes, for mmio */
965 }
966
967 /**
968  *      ata_dev_select - Select device 0/1 on ATA bus
969  *      @ap: ATA channel to manipulate
970  *      @device: ATA device (numbered from zero) to select
971  *      @wait: non-zero to wait for Status register BSY bit to clear
972  *      @can_sleep: non-zero if context allows sleeping
973  *
974  *      Use the method defined in the ATA specification to
975  *      make either device 0, or device 1, active on the
976  *      ATA channel.
977  *
978  *      This is a high-level version of ata_std_dev_select(),
979  *      which additionally provides the services of inserting
980  *      the proper pauses and status polling, where needed.
981  *
982  *      LOCKING:
983  *      caller.
984  */
985
986 void ata_dev_select(struct ata_port *ap, unsigned int device,
987                            unsigned int wait, unsigned int can_sleep)
988 {
989         VPRINTK("ENTER, ata%u: device %u, wait %u\n",
990                 ap->id, device, wait);
991
992         if (wait)
993                 ata_wait_idle(ap);
994
995         ap->ops->dev_select(ap, device);
996
997         if (wait) {
998                 if (can_sleep && ap->device[device].class == ATA_DEV_ATAPI)
999                         msleep(150);
1000                 ata_wait_idle(ap);
1001         }
1002 }
1003
1004 /**
1005  *      ata_dump_id - IDENTIFY DEVICE info debugging output
1006  *      @dev: Device whose IDENTIFY DEVICE page we will dump
1007  *
1008  *      Dump selected 16-bit words from a detected device's
1009  *      IDENTIFY PAGE page.
1010  *
1011  *      LOCKING:
1012  *      caller.
1013  */
1014
1015 static inline void ata_dump_id(const struct ata_device *dev)
1016 {
1017         DPRINTK("49==0x%04x  "
1018                 "53==0x%04x  "
1019                 "63==0x%04x  "
1020                 "64==0x%04x  "
1021                 "75==0x%04x  \n",
1022                 dev->id[49],
1023                 dev->id[53],
1024                 dev->id[63],
1025                 dev->id[64],
1026                 dev->id[75]);
1027         DPRINTK("80==0x%04x  "
1028                 "81==0x%04x  "
1029                 "82==0x%04x  "
1030                 "83==0x%04x  "
1031                 "84==0x%04x  \n",
1032                 dev->id[80],
1033                 dev->id[81],
1034                 dev->id[82],
1035                 dev->id[83],
1036                 dev->id[84]);
1037         DPRINTK("88==0x%04x  "
1038                 "93==0x%04x\n",
1039                 dev->id[88],
1040                 dev->id[93]);
1041 }
1042
1043 /*
1044  *      Compute the PIO modes available for this device. This is not as
1045  *      trivial as it seems if we must consider early devices correctly.
1046  *
1047  *      FIXME: pre IDE drive timing (do we care ?). 
1048  */
1049
1050 static unsigned int ata_pio_modes(const struct ata_device *adev)
1051 {
1052         u16 modes;
1053
1054         /* Usual case. Word 53 indicates word 88 is valid */
1055         if (adev->id[ATA_ID_FIELD_VALID] & (1 << 2)) {
1056                 modes = adev->id[ATA_ID_PIO_MODES] & 0x03;
1057                 modes <<= 3;
1058                 modes |= 0x7;
1059                 return modes;
1060         }
1061
1062         /* If word 88 isn't valid then Word 51 holds the PIO timing number
1063            for the maximum. Turn it into a mask and return it */
1064         modes = (2 << (adev->id[ATA_ID_OLD_PIO_MODES] & 0xFF)) - 1 ;
1065         return modes;
1066 }
1067
1068 struct ata_exec_internal_arg {
1069         unsigned int err_mask;
1070         struct ata_taskfile *tf;
1071         struct completion *waiting;
1072 };
1073
1074 int ata_qc_complete_internal(struct ata_queued_cmd *qc)
1075 {
1076         struct ata_exec_internal_arg *arg = qc->private_data;
1077         struct completion *waiting = arg->waiting;
1078
1079         if (!(qc->err_mask & ~AC_ERR_DEV))
1080                 qc->ap->ops->tf_read(qc->ap, arg->tf);
1081         arg->err_mask = qc->err_mask;
1082         arg->waiting = NULL;
1083         complete(waiting);
1084
1085         return 0;
1086 }
1087
1088 /**
1089  *      ata_exec_internal - execute libata internal command
1090  *      @ap: Port to which the command is sent
1091  *      @dev: Device to which the command is sent
1092  *      @tf: Taskfile registers for the command and the result
1093  *      @dma_dir: Data tranfer direction of the command
1094  *      @buf: Data buffer of the command
1095  *      @buflen: Length of data buffer
1096  *
1097  *      Executes libata internal command with timeout.  @tf contains
1098  *      command on entry and result on return.  Timeout and error
1099  *      conditions are reported via return value.  No recovery action
1100  *      is taken after a command times out.  It's caller's duty to
1101  *      clean up after timeout.
1102  *
1103  *      LOCKING:
1104  *      None.  Should be called with kernel context, might sleep.
1105  */
1106
1107 static unsigned
1108 ata_exec_internal(struct ata_port *ap, struct ata_device *dev,
1109                   struct ata_taskfile *tf,
1110                   int dma_dir, void *buf, unsigned int buflen)
1111 {
1112         u8 command = tf->command;
1113         struct ata_queued_cmd *qc;
1114         DECLARE_COMPLETION(wait);
1115         unsigned long flags;
1116         struct ata_exec_internal_arg arg;
1117
1118         spin_lock_irqsave(&ap->host_set->lock, flags);
1119
1120         qc = ata_qc_new_init(ap, dev);
1121         BUG_ON(qc == NULL);
1122
1123         qc->tf = *tf;
1124         qc->dma_dir = dma_dir;
1125         if (dma_dir != DMA_NONE) {
1126                 ata_sg_init_one(qc, buf, buflen);
1127                 qc->nsect = buflen / ATA_SECT_SIZE;
1128         }
1129
1130         arg.waiting = &wait;
1131         arg.tf = tf;
1132         qc->private_data = &arg;
1133         qc->complete_fn = ata_qc_complete_internal;
1134
1135         if (ata_qc_issue(qc))
1136                 goto issue_fail;
1137
1138         spin_unlock_irqrestore(&ap->host_set->lock, flags);
1139
1140         if (!wait_for_completion_timeout(&wait, ATA_TMOUT_INTERNAL)) {
1141                 spin_lock_irqsave(&ap->host_set->lock, flags);
1142
1143                 /* We're racing with irq here.  If we lose, the
1144                  * following test prevents us from completing the qc
1145                  * again.  If completion irq occurs after here but
1146                  * before the caller cleans up, it will result in a
1147                  * spurious interrupt.  We can live with that.
1148                  */
1149                 if (arg.waiting) {
1150                         qc->err_mask = AC_ERR_OTHER;
1151                         ata_qc_complete(qc);
1152                         printk(KERN_WARNING "ata%u: qc timeout (cmd 0x%x)\n",
1153                                ap->id, command);
1154                 }
1155
1156                 spin_unlock_irqrestore(&ap->host_set->lock, flags);
1157         }
1158
1159         return arg.err_mask;
1160
1161  issue_fail:
1162         ata_qc_free(qc);
1163         spin_unlock_irqrestore(&ap->host_set->lock, flags);
1164         return AC_ERR_OTHER;
1165 }
1166
1167 /**
1168  *      ata_dev_identify - obtain IDENTIFY x DEVICE page
1169  *      @ap: port on which device we wish to probe resides
1170  *      @device: device bus address, starting at zero
1171  *
1172  *      Following bus reset, we issue the IDENTIFY [PACKET] DEVICE
1173  *      command, and read back the 512-byte device information page.
1174  *      The device information page is fed to us via the standard
1175  *      PIO-IN protocol, but we hand-code it here. (TODO: investigate
1176  *      using standard PIO-IN paths)
1177  *
1178  *      After reading the device information page, we use several
1179  *      bits of information from it to initialize data structures
1180  *      that will be used during the lifetime of the ata_device.
1181  *      Other data from the info page is used to disqualify certain
1182  *      older ATA devices we do not wish to support.
1183  *
1184  *      LOCKING:
1185  *      Inherited from caller.  Some functions called by this function
1186  *      obtain the host_set lock.
1187  */
1188
1189 static void ata_dev_identify(struct ata_port *ap, unsigned int device)
1190 {
1191         struct ata_device *dev = &ap->device[device];
1192         unsigned int major_version;
1193         u16 tmp;
1194         unsigned long xfer_modes;
1195         unsigned int using_edd;
1196         struct ata_taskfile tf;
1197         unsigned int err_mask;
1198         int rc;
1199
1200         if (!ata_dev_present(dev)) {
1201                 DPRINTK("ENTER/EXIT (host %u, dev %u) -- nodev\n",
1202                         ap->id, device);
1203                 return;
1204         }
1205
1206         if (ap->flags & (ATA_FLAG_SRST | ATA_FLAG_SATA_RESET))
1207                 using_edd = 0;
1208         else
1209                 using_edd = 1;
1210
1211         DPRINTK("ENTER, host %u, dev %u\n", ap->id, device);
1212
1213         assert (dev->class == ATA_DEV_ATA || dev->class == ATA_DEV_ATAPI ||
1214                 dev->class == ATA_DEV_NONE);
1215
1216         ata_dev_select(ap, device, 1, 1); /* select device 0/1 */
1217
1218 retry:
1219         ata_tf_init(ap, &tf, device);
1220
1221         if (dev->class == ATA_DEV_ATA) {
1222                 tf.command = ATA_CMD_ID_ATA;
1223                 DPRINTK("do ATA identify\n");
1224         } else {
1225                 tf.command = ATA_CMD_ID_ATAPI;
1226                 DPRINTK("do ATAPI identify\n");
1227         }
1228
1229         tf.protocol = ATA_PROT_PIO;
1230
1231         err_mask = ata_exec_internal(ap, dev, &tf, DMA_FROM_DEVICE,
1232                                      dev->id, sizeof(dev->id));
1233
1234         if (err_mask) {
1235                 if (err_mask & ~AC_ERR_DEV)
1236                         goto err_out;
1237
1238                 /*
1239                  * arg!  EDD works for all test cases, but seems to return
1240                  * the ATA signature for some ATAPI devices.  Until the
1241                  * reason for this is found and fixed, we fix up the mess
1242                  * here.  If IDENTIFY DEVICE returns command aborted
1243                  * (as ATAPI devices do), then we issue an
1244                  * IDENTIFY PACKET DEVICE.
1245                  *
1246                  * ATA software reset (SRST, the default) does not appear
1247                  * to have this problem.
1248                  */
1249                 if ((using_edd) && (dev->class == ATA_DEV_ATA)) {
1250                         u8 err = tf.feature;
1251                         if (err & ATA_ABORTED) {
1252                                 dev->class = ATA_DEV_ATAPI;
1253                                 goto retry;
1254                         }
1255                 }
1256                 goto err_out;
1257         }
1258
1259         swap_buf_le16(dev->id, ATA_ID_WORDS);
1260
1261         /* print device capabilities */
1262         printk(KERN_DEBUG "ata%u: dev %u cfg "
1263                "49:%04x 82:%04x 83:%04x 84:%04x 85:%04x 86:%04x 87:%04x 88:%04x\n",
1264                ap->id, device, dev->id[49],
1265                dev->id[82], dev->id[83], dev->id[84],
1266                dev->id[85], dev->id[86], dev->id[87],
1267                dev->id[88]);
1268
1269         /*
1270          * common ATA, ATAPI feature tests
1271          */
1272
1273         /* we require DMA support (bits 8 of word 49) */
1274         if (!ata_id_has_dma(dev->id)) {
1275                 printk(KERN_DEBUG "ata%u: no dma\n", ap->id);
1276                 goto err_out_nosup;
1277         }
1278
1279         /* quick-n-dirty find max transfer mode; for printk only */
1280         xfer_modes = dev->id[ATA_ID_UDMA_MODES];
1281         if (!xfer_modes)
1282                 xfer_modes = (dev->id[ATA_ID_MWDMA_MODES]) << ATA_SHIFT_MWDMA;
1283         if (!xfer_modes)
1284                 xfer_modes = ata_pio_modes(dev);
1285
1286         ata_dump_id(dev);
1287
1288         /* ATA-specific feature tests */
1289         if (dev->class == ATA_DEV_ATA) {
1290                 if (!ata_id_is_ata(dev->id))    /* sanity check */
1291                         goto err_out_nosup;
1292
1293                 /* get major version */
1294                 tmp = dev->id[ATA_ID_MAJOR_VER];
1295                 for (major_version = 14; major_version >= 1; major_version--)
1296                         if (tmp & (1 << major_version))
1297                                 break;
1298
1299                 /*
1300                  * The exact sequence expected by certain pre-ATA4 drives is:
1301                  * SRST RESET
1302                  * IDENTIFY
1303                  * INITIALIZE DEVICE PARAMETERS
1304                  * anything else..
1305                  * Some drives were very specific about that exact sequence.
1306                  */
1307                 if (major_version < 4 || (!ata_id_has_lba(dev->id))) {
1308                         ata_dev_init_params(ap, dev);
1309
1310                         /* current CHS translation info (id[53-58]) might be
1311                          * changed. reread the identify device info.
1312                          */
1313                         ata_dev_reread_id(ap, dev);
1314                 }
1315
1316                 if (ata_id_has_lba(dev->id)) {
1317                         dev->flags |= ATA_DFLAG_LBA;
1318
1319                         if (ata_id_has_lba48(dev->id)) {
1320                                 dev->flags |= ATA_DFLAG_LBA48;
1321                                 dev->n_sectors = ata_id_u64(dev->id, 100);
1322                         } else {
1323                                 dev->n_sectors = ata_id_u32(dev->id, 60);
1324                         }
1325
1326                         /* print device info to dmesg */
1327                         printk(KERN_INFO "ata%u: dev %u ATA-%d, max %s, %Lu sectors:%s\n",
1328                                ap->id, device,
1329                                major_version,
1330                                ata_mode_string(xfer_modes),
1331                                (unsigned long long)dev->n_sectors,
1332                                dev->flags & ATA_DFLAG_LBA48 ? " LBA48" : " LBA");
1333                 } else { 
1334                         /* CHS */
1335
1336                         /* Default translation */
1337                         dev->cylinders  = dev->id[1];
1338                         dev->heads      = dev->id[3];
1339                         dev->sectors    = dev->id[6];
1340                         dev->n_sectors  = dev->cylinders * dev->heads * dev->sectors;
1341
1342                         if (ata_id_current_chs_valid(dev->id)) {
1343                                 /* Current CHS translation is valid. */
1344                                 dev->cylinders = dev->id[54];
1345                                 dev->heads     = dev->id[55];
1346                                 dev->sectors   = dev->id[56];
1347                                 
1348                                 dev->n_sectors = ata_id_u32(dev->id, 57);
1349                         }
1350
1351                         /* print device info to dmesg */
1352                         printk(KERN_INFO "ata%u: dev %u ATA-%d, max %s, %Lu sectors: CHS %d/%d/%d\n",
1353                                ap->id, device,
1354                                major_version,
1355                                ata_mode_string(xfer_modes),
1356                                (unsigned long long)dev->n_sectors,
1357                                (int)dev->cylinders, (int)dev->heads, (int)dev->sectors);
1358
1359                 }
1360
1361                 ap->host->max_cmd_len = 16;
1362         }
1363
1364         /* ATAPI-specific feature tests */
1365         else if (dev->class == ATA_DEV_ATAPI) {
1366                 if (ata_id_is_ata(dev->id))             /* sanity check */
1367                         goto err_out_nosup;
1368
1369                 rc = atapi_cdb_len(dev->id);
1370                 if ((rc < 12) || (rc > ATAPI_CDB_LEN)) {
1371                         printk(KERN_WARNING "ata%u: unsupported CDB len\n", ap->id);
1372                         goto err_out_nosup;
1373                 }
1374                 ap->cdb_len = (unsigned int) rc;
1375                 ap->host->max_cmd_len = (unsigned char) ap->cdb_len;
1376
1377                 /* print device info to dmesg */
1378                 printk(KERN_INFO "ata%u: dev %u ATAPI, max %s\n",
1379                        ap->id, device,
1380                        ata_mode_string(xfer_modes));
1381         }
1382
1383         DPRINTK("EXIT, drv_stat = 0x%x\n", ata_chk_status(ap));
1384         return;
1385
1386 err_out_nosup:
1387         printk(KERN_WARNING "ata%u: dev %u not supported, ignoring\n",
1388                ap->id, device);
1389 err_out:
1390         dev->class++;   /* converts ATA_DEV_xxx into ATA_DEV_xxx_UNSUP */
1391         DPRINTK("EXIT, err\n");
1392 }
1393
1394
1395 static inline u8 ata_dev_knobble(const struct ata_port *ap)
1396 {
1397         return ((ap->cbl == ATA_CBL_SATA) && (!ata_id_is_sata(ap->device->id)));
1398 }
1399
1400 /**
1401  *      ata_dev_config - Run device specific handlers and check for
1402  *                       SATA->PATA bridges
1403  *      @ap: Bus
1404  *      @i:  Device
1405  *
1406  *      LOCKING:
1407  */
1408
1409 void ata_dev_config(struct ata_port *ap, unsigned int i)
1410 {
1411         /* limit bridge transfers to udma5, 200 sectors */
1412         if (ata_dev_knobble(ap)) {
1413                 printk(KERN_INFO "ata%u(%u): applying bridge limits\n",
1414                         ap->id, ap->device->devno);
1415                 ap->udma_mask &= ATA_UDMA5;
1416                 ap->host->max_sectors = ATA_MAX_SECTORS;
1417                 ap->host->hostt->max_sectors = ATA_MAX_SECTORS;
1418                 ap->device->flags |= ATA_DFLAG_LOCK_SECTORS;
1419         }
1420
1421         if (ap->ops->dev_config)
1422                 ap->ops->dev_config(ap, &ap->device[i]);
1423 }
1424
1425 /**
1426  *      ata_bus_probe - Reset and probe ATA bus
1427  *      @ap: Bus to probe
1428  *
1429  *      Master ATA bus probing function.  Initiates a hardware-dependent
1430  *      bus reset, then attempts to identify any devices found on
1431  *      the bus.
1432  *
1433  *      LOCKING:
1434  *      PCI/etc. bus probe sem.
1435  *
1436  *      RETURNS:
1437  *      Zero on success, non-zero on error.
1438  */
1439
1440 static int ata_bus_probe(struct ata_port *ap)
1441 {
1442         unsigned int i, found = 0;
1443
1444         ap->ops->phy_reset(ap);
1445         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1446                 goto err_out;
1447
1448         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1449                 ata_dev_identify(ap, i);
1450                 if (ata_dev_present(&ap->device[i])) {
1451                         found = 1;
1452                         ata_dev_config(ap,i);
1453                 }
1454         }
1455
1456         if ((!found) || (ap->flags & ATA_FLAG_PORT_DISABLED))
1457                 goto err_out_disable;
1458
1459         ata_set_mode(ap);
1460         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1461                 goto err_out_disable;
1462
1463         return 0;
1464
1465 err_out_disable:
1466         ap->ops->port_disable(ap);
1467 err_out:
1468         return -1;
1469 }
1470
1471 /**
1472  *      ata_port_probe - Mark port as enabled
1473  *      @ap: Port for which we indicate enablement
1474  *
1475  *      Modify @ap data structure such that the system
1476  *      thinks that the entire port is enabled.
1477  *
1478  *      LOCKING: host_set lock, or some other form of
1479  *      serialization.
1480  */
1481
1482 void ata_port_probe(struct ata_port *ap)
1483 {
1484         ap->flags &= ~ATA_FLAG_PORT_DISABLED;
1485 }
1486
1487 /**
1488  *      __sata_phy_reset - Wake/reset a low-level SATA PHY
1489  *      @ap: SATA port associated with target SATA PHY.
1490  *
1491  *      This function issues commands to standard SATA Sxxx
1492  *      PHY registers, to wake up the phy (and device), and
1493  *      clear any reset condition.
1494  *
1495  *      LOCKING:
1496  *      PCI/etc. bus probe sem.
1497  *
1498  */
1499 void __sata_phy_reset(struct ata_port *ap)
1500 {
1501         u32 sstatus;
1502         unsigned long timeout = jiffies + (HZ * 5);
1503
1504         if (ap->flags & ATA_FLAG_SATA_RESET) {
1505                 /* issue phy wake/reset */
1506                 scr_write_flush(ap, SCR_CONTROL, 0x301);
1507                 /* Couldn't find anything in SATA I/II specs, but
1508                  * AHCI-1.1 10.4.2 says at least 1 ms. */
1509                 mdelay(1);
1510         }
1511         scr_write_flush(ap, SCR_CONTROL, 0x300); /* phy wake/clear reset */
1512
1513         /* wait for phy to become ready, if necessary */
1514         do {
1515                 msleep(200);
1516                 sstatus = scr_read(ap, SCR_STATUS);
1517                 if ((sstatus & 0xf) != 1)
1518                         break;
1519         } while (time_before(jiffies, timeout));
1520
1521         /* TODO: phy layer with polling, timeouts, etc. */
1522         sstatus = scr_read(ap, SCR_STATUS);
1523         if (sata_dev_present(ap)) {
1524                 const char *speed;
1525                 u32 tmp;
1526
1527                 tmp = (sstatus >> 4) & 0xf;
1528                 if (tmp & (1 << 0))
1529                         speed = "1.5";
1530                 else if (tmp & (1 << 1))
1531                         speed = "3.0";
1532                 else
1533                         speed = "<unknown>";
1534                 printk(KERN_INFO "ata%u: SATA link up %s Gbps (SStatus %X)\n",
1535                        ap->id, speed, sstatus);
1536                 ata_port_probe(ap);
1537         } else {
1538                 printk(KERN_INFO "ata%u: SATA link down (SStatus %X)\n",
1539                        ap->id, sstatus);
1540                 ata_port_disable(ap);
1541         }
1542
1543         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1544                 return;
1545
1546         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
1547                 ata_port_disable(ap);
1548                 return;
1549         }
1550
1551         ap->cbl = ATA_CBL_SATA;
1552 }
1553
1554 /**
1555  *      sata_phy_reset - Reset SATA bus.
1556  *      @ap: SATA port associated with target SATA PHY.
1557  *
1558  *      This function resets the SATA bus, and then probes
1559  *      the bus for devices.
1560  *
1561  *      LOCKING:
1562  *      PCI/etc. bus probe sem.
1563  *
1564  */
1565 void sata_phy_reset(struct ata_port *ap)
1566 {
1567         __sata_phy_reset(ap);
1568         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1569                 return;
1570         ata_bus_reset(ap);
1571 }
1572
1573 /**
1574  *      ata_port_disable - Disable port.
1575  *      @ap: Port to be disabled.
1576  *
1577  *      Modify @ap data structure such that the system
1578  *      thinks that the entire port is disabled, and should
1579  *      never attempt to probe or communicate with devices
1580  *      on this port.
1581  *
1582  *      LOCKING: host_set lock, or some other form of
1583  *      serialization.
1584  */
1585
1586 void ata_port_disable(struct ata_port *ap)
1587 {
1588         ap->device[0].class = ATA_DEV_NONE;
1589         ap->device[1].class = ATA_DEV_NONE;
1590         ap->flags |= ATA_FLAG_PORT_DISABLED;
1591 }
1592
1593 /*
1594  * This mode timing computation functionality is ported over from
1595  * drivers/ide/ide-timing.h and was originally written by Vojtech Pavlik
1596  */
1597 /*
1598  * PIO 0-5, MWDMA 0-2 and UDMA 0-6 timings (in nanoseconds).
1599  * These were taken from ATA/ATAPI-6 standard, rev 0a, except
1600  * for PIO 5, which is a nonstandard extension and UDMA6, which
1601  * is currently supported only by Maxtor drives. 
1602  */
1603
1604 static const struct ata_timing ata_timing[] = {
1605
1606         { XFER_UDMA_6,     0,   0,   0,   0,   0,   0,   0,  15 },
1607         { XFER_UDMA_5,     0,   0,   0,   0,   0,   0,   0,  20 },
1608         { XFER_UDMA_4,     0,   0,   0,   0,   0,   0,   0,  30 },
1609         { XFER_UDMA_3,     0,   0,   0,   0,   0,   0,   0,  45 },
1610
1611         { XFER_UDMA_2,     0,   0,   0,   0,   0,   0,   0,  60 },
1612         { XFER_UDMA_1,     0,   0,   0,   0,   0,   0,   0,  80 },
1613         { XFER_UDMA_0,     0,   0,   0,   0,   0,   0,   0, 120 },
1614
1615 /*      { XFER_UDMA_SLOW,  0,   0,   0,   0,   0,   0,   0, 150 }, */
1616                                           
1617         { XFER_MW_DMA_2,  25,   0,   0,   0,  70,  25, 120,   0 },
1618         { XFER_MW_DMA_1,  45,   0,   0,   0,  80,  50, 150,   0 },
1619         { XFER_MW_DMA_0,  60,   0,   0,   0, 215, 215, 480,   0 },
1620                                           
1621         { XFER_SW_DMA_2,  60,   0,   0,   0, 120, 120, 240,   0 },
1622         { XFER_SW_DMA_1,  90,   0,   0,   0, 240, 240, 480,   0 },
1623         { XFER_SW_DMA_0, 120,   0,   0,   0, 480, 480, 960,   0 },
1624
1625 /*      { XFER_PIO_5,     20,  50,  30, 100,  50,  30, 100,   0 }, */
1626         { XFER_PIO_4,     25,  70,  25, 120,  70,  25, 120,   0 },
1627         { XFER_PIO_3,     30,  80,  70, 180,  80,  70, 180,   0 },
1628
1629         { XFER_PIO_2,     30, 290,  40, 330, 100,  90, 240,   0 },
1630         { XFER_PIO_1,     50, 290,  93, 383, 125, 100, 383,   0 },
1631         { XFER_PIO_0,     70, 290, 240, 600, 165, 150, 600,   0 },
1632
1633 /*      { XFER_PIO_SLOW, 120, 290, 240, 960, 290, 240, 960,   0 }, */
1634
1635         { 0xFF }
1636 };
1637
1638 #define ENOUGH(v,unit)          (((v)-1)/(unit)+1)
1639 #define EZ(v,unit)              ((v)?ENOUGH(v,unit):0)
1640
1641 static void ata_timing_quantize(const struct ata_timing *t, struct ata_timing *q, int T, int UT)
1642 {
1643         q->setup   = EZ(t->setup   * 1000,  T);
1644         q->act8b   = EZ(t->act8b   * 1000,  T);
1645         q->rec8b   = EZ(t->rec8b   * 1000,  T);
1646         q->cyc8b   = EZ(t->cyc8b   * 1000,  T);
1647         q->active  = EZ(t->active  * 1000,  T);
1648         q->recover = EZ(t->recover * 1000,  T);
1649         q->cycle   = EZ(t->cycle   * 1000,  T);
1650         q->udma    = EZ(t->udma    * 1000, UT);
1651 }
1652
1653 void ata_timing_merge(const struct ata_timing *a, const struct ata_timing *b,
1654                       struct ata_timing *m, unsigned int what)
1655 {
1656         if (what & ATA_TIMING_SETUP  ) m->setup   = max(a->setup,   b->setup);
1657         if (what & ATA_TIMING_ACT8B  ) m->act8b   = max(a->act8b,   b->act8b);
1658         if (what & ATA_TIMING_REC8B  ) m->rec8b   = max(a->rec8b,   b->rec8b);
1659         if (what & ATA_TIMING_CYC8B  ) m->cyc8b   = max(a->cyc8b,   b->cyc8b);
1660         if (what & ATA_TIMING_ACTIVE ) m->active  = max(a->active,  b->active);
1661         if (what & ATA_TIMING_RECOVER) m->recover = max(a->recover, b->recover);
1662         if (what & ATA_TIMING_CYCLE  ) m->cycle   = max(a->cycle,   b->cycle);
1663         if (what & ATA_TIMING_UDMA   ) m->udma    = max(a->udma,    b->udma);
1664 }
1665
1666 static const struct ata_timing* ata_timing_find_mode(unsigned short speed)
1667 {
1668         const struct ata_timing *t;
1669
1670         for (t = ata_timing; t->mode != speed; t++)
1671                 if (t->mode == 0xFF)
1672                         return NULL;
1673         return t; 
1674 }
1675
1676 int ata_timing_compute(struct ata_device *adev, unsigned short speed,
1677                        struct ata_timing *t, int T, int UT)
1678 {
1679         const struct ata_timing *s;
1680         struct ata_timing p;
1681
1682         /*
1683          * Find the mode. 
1684          */
1685
1686         if (!(s = ata_timing_find_mode(speed)))
1687                 return -EINVAL;
1688
1689         memcpy(t, s, sizeof(*s));
1690
1691         /*
1692          * If the drive is an EIDE drive, it can tell us it needs extended
1693          * PIO/MW_DMA cycle timing.
1694          */
1695
1696         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE drive */
1697                 memset(&p, 0, sizeof(p));
1698                 if(speed >= XFER_PIO_0 && speed <= XFER_SW_DMA_0) {
1699                         if (speed <= XFER_PIO_2) p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO];
1700                                             else p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO_IORDY];
1701                 } else if(speed >= XFER_MW_DMA_0 && speed <= XFER_MW_DMA_2) {
1702                         p.cycle = adev->id[ATA_ID_EIDE_DMA_MIN];
1703                 }
1704                 ata_timing_merge(&p, t, t, ATA_TIMING_CYCLE | ATA_TIMING_CYC8B);
1705         }
1706
1707         /*
1708          * Convert the timing to bus clock counts.
1709          */
1710
1711         ata_timing_quantize(t, t, T, UT);
1712
1713         /*
1714          * Even in DMA/UDMA modes we still use PIO access for IDENTIFY, S.M.A.R.T
1715          * and some other commands. We have to ensure that the DMA cycle timing is
1716          * slower/equal than the fastest PIO timing.
1717          */
1718
1719         if (speed > XFER_PIO_4) {
1720                 ata_timing_compute(adev, adev->pio_mode, &p, T, UT);
1721                 ata_timing_merge(&p, t, t, ATA_TIMING_ALL);
1722         }
1723
1724         /*
1725          * Lenghten active & recovery time so that cycle time is correct.
1726          */
1727
1728         if (t->act8b + t->rec8b < t->cyc8b) {
1729                 t->act8b += (t->cyc8b - (t->act8b + t->rec8b)) / 2;
1730                 t->rec8b = t->cyc8b - t->act8b;
1731         }
1732
1733         if (t->active + t->recover < t->cycle) {
1734                 t->active += (t->cycle - (t->active + t->recover)) / 2;
1735                 t->recover = t->cycle - t->active;
1736         }
1737
1738         return 0;
1739 }
1740
1741 static const struct {
1742         unsigned int shift;
1743         u8 base;
1744 } xfer_mode_classes[] = {
1745         { ATA_SHIFT_UDMA,       XFER_UDMA_0 },
1746         { ATA_SHIFT_MWDMA,      XFER_MW_DMA_0 },
1747         { ATA_SHIFT_PIO,        XFER_PIO_0 },
1748 };
1749
1750 static inline u8 base_from_shift(unsigned int shift)
1751 {
1752         int i;
1753
1754         for (i = 0; i < ARRAY_SIZE(xfer_mode_classes); i++)
1755                 if (xfer_mode_classes[i].shift == shift)
1756                         return xfer_mode_classes[i].base;
1757
1758         return 0xff;
1759 }
1760
1761 static void ata_dev_set_mode(struct ata_port *ap, struct ata_device *dev)
1762 {
1763         int ofs, idx;
1764         u8 base;
1765
1766         if (!ata_dev_present(dev) || (ap->flags & ATA_FLAG_PORT_DISABLED))
1767                 return;
1768
1769         if (dev->xfer_shift == ATA_SHIFT_PIO)
1770                 dev->flags |= ATA_DFLAG_PIO;
1771
1772         ata_dev_set_xfermode(ap, dev);
1773
1774         base = base_from_shift(dev->xfer_shift);
1775         ofs = dev->xfer_mode - base;
1776         idx = ofs + dev->xfer_shift;
1777         WARN_ON(idx >= ARRAY_SIZE(xfer_mode_str));
1778
1779         DPRINTK("idx=%d xfer_shift=%u, xfer_mode=0x%x, base=0x%x, offset=%d\n",
1780                 idx, dev->xfer_shift, (int)dev->xfer_mode, (int)base, ofs);
1781
1782         printk(KERN_INFO "ata%u: dev %u configured for %s\n",
1783                 ap->id, dev->devno, xfer_mode_str[idx]);
1784 }
1785
1786 static int ata_host_set_pio(struct ata_port *ap)
1787 {
1788         unsigned int mask;
1789         int x, i;
1790         u8 base, xfer_mode;
1791
1792         mask = ata_get_mode_mask(ap, ATA_SHIFT_PIO);
1793         x = fgb(mask);
1794         if (x < 0) {
1795                 printk(KERN_WARNING "ata%u: no PIO support\n", ap->id);
1796                 return -1;
1797         }
1798
1799         base = base_from_shift(ATA_SHIFT_PIO);
1800         xfer_mode = base + x;
1801
1802         DPRINTK("base 0x%x xfer_mode 0x%x mask 0x%x x %d\n",
1803                 (int)base, (int)xfer_mode, mask, x);
1804
1805         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1806                 struct ata_device *dev = &ap->device[i];
1807                 if (ata_dev_present(dev)) {
1808                         dev->pio_mode = xfer_mode;
1809                         dev->xfer_mode = xfer_mode;
1810                         dev->xfer_shift = ATA_SHIFT_PIO;
1811                         if (ap->ops->set_piomode)
1812                                 ap->ops->set_piomode(ap, dev);
1813                 }
1814         }
1815
1816         return 0;
1817 }
1818
1819 static void ata_host_set_dma(struct ata_port *ap, u8 xfer_mode,
1820                             unsigned int xfer_shift)
1821 {
1822         int i;
1823
1824         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1825                 struct ata_device *dev = &ap->device[i];
1826                 if (ata_dev_present(dev)) {
1827                         dev->dma_mode = xfer_mode;
1828                         dev->xfer_mode = xfer_mode;
1829                         dev->xfer_shift = xfer_shift;
1830                         if (ap->ops->set_dmamode)
1831                                 ap->ops->set_dmamode(ap, dev);
1832                 }
1833         }
1834 }
1835
1836 /**
1837  *      ata_set_mode - Program timings and issue SET FEATURES - XFER
1838  *      @ap: port on which timings will be programmed
1839  *
1840  *      Set ATA device disk transfer mode (PIO3, UDMA6, etc.).
1841  *
1842  *      LOCKING:
1843  *      PCI/etc. bus probe sem.
1844  *
1845  */
1846 static void ata_set_mode(struct ata_port *ap)
1847 {
1848         unsigned int xfer_shift;
1849         u8 xfer_mode;
1850         int rc;
1851
1852         /* step 1: always set host PIO timings */
1853         rc = ata_host_set_pio(ap);
1854         if (rc)
1855                 goto err_out;
1856
1857         /* step 2: choose the best data xfer mode */
1858         xfer_mode = xfer_shift = 0;
1859         rc = ata_choose_xfer_mode(ap, &xfer_mode, &xfer_shift);
1860         if (rc)
1861                 goto err_out;
1862
1863         /* step 3: if that xfer mode isn't PIO, set host DMA timings */
1864         if (xfer_shift != ATA_SHIFT_PIO)
1865                 ata_host_set_dma(ap, xfer_mode, xfer_shift);
1866
1867         /* step 4: update devices' xfer mode */
1868         ata_dev_set_mode(ap, &ap->device[0]);
1869         ata_dev_set_mode(ap, &ap->device[1]);
1870
1871         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1872                 return;
1873
1874         if (ap->ops->post_set_mode)
1875                 ap->ops->post_set_mode(ap);
1876
1877         return;
1878
1879 err_out:
1880         ata_port_disable(ap);
1881 }
1882
1883 /**
1884  *      ata_busy_sleep - sleep until BSY clears, or timeout
1885  *      @ap: port containing status register to be polled
1886  *      @tmout_pat: impatience timeout
1887  *      @tmout: overall timeout
1888  *
1889  *      Sleep until ATA Status register bit BSY clears,
1890  *      or a timeout occurs.
1891  *
1892  *      LOCKING: None.
1893  *
1894  */
1895
1896 static unsigned int ata_busy_sleep (struct ata_port *ap,
1897                                     unsigned long tmout_pat,
1898                                     unsigned long tmout)
1899 {
1900         unsigned long timer_start, timeout;
1901         u8 status;
1902
1903         status = ata_busy_wait(ap, ATA_BUSY, 300);
1904         timer_start = jiffies;
1905         timeout = timer_start + tmout_pat;
1906         while ((status & ATA_BUSY) && (time_before(jiffies, timeout))) {
1907                 msleep(50);
1908                 status = ata_busy_wait(ap, ATA_BUSY, 3);
1909         }
1910
1911         if (status & ATA_BUSY)
1912                 printk(KERN_WARNING "ata%u is slow to respond, "
1913                        "please be patient\n", ap->id);
1914
1915         timeout = timer_start + tmout;
1916         while ((status & ATA_BUSY) && (time_before(jiffies, timeout))) {
1917                 msleep(50);
1918                 status = ata_chk_status(ap);
1919         }
1920
1921         if (status & ATA_BUSY) {
1922                 printk(KERN_ERR "ata%u failed to respond (%lu secs)\n",
1923                        ap->id, tmout / HZ);
1924                 return 1;
1925         }
1926
1927         return 0;
1928 }
1929
1930 static void ata_bus_post_reset(struct ata_port *ap, unsigned int devmask)
1931 {
1932         struct ata_ioports *ioaddr = &ap->ioaddr;
1933         unsigned int dev0 = devmask & (1 << 0);
1934         unsigned int dev1 = devmask & (1 << 1);
1935         unsigned long timeout;
1936
1937         /* if device 0 was found in ata_devchk, wait for its
1938          * BSY bit to clear
1939          */
1940         if (dev0)
1941                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
1942
1943         /* if device 1 was found in ata_devchk, wait for
1944          * register access, then wait for BSY to clear
1945          */
1946         timeout = jiffies + ATA_TMOUT_BOOT;
1947         while (dev1) {
1948                 u8 nsect, lbal;
1949
1950                 ap->ops->dev_select(ap, 1);
1951                 if (ap->flags & ATA_FLAG_MMIO) {
1952                         nsect = readb((void __iomem *) ioaddr->nsect_addr);
1953                         lbal = readb((void __iomem *) ioaddr->lbal_addr);
1954                 } else {
1955                         nsect = inb(ioaddr->nsect_addr);
1956                         lbal = inb(ioaddr->lbal_addr);
1957                 }
1958                 if ((nsect == 1) && (lbal == 1))
1959                         break;
1960                 if (time_after(jiffies, timeout)) {
1961                         dev1 = 0;
1962                         break;
1963                 }
1964                 msleep(50);     /* give drive a breather */
1965         }
1966         if (dev1)
1967                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
1968
1969         /* is all this really necessary? */
1970         ap->ops->dev_select(ap, 0);
1971         if (dev1)
1972                 ap->ops->dev_select(ap, 1);
1973         if (dev0)
1974                 ap->ops->dev_select(ap, 0);
1975 }
1976
1977 /**
1978  *      ata_bus_edd - Issue EXECUTE DEVICE DIAGNOSTIC command.
1979  *      @ap: Port to reset and probe
1980  *
1981  *      Use the EXECUTE DEVICE DIAGNOSTIC command to reset and
1982  *      probe the bus.  Not often used these days.
1983  *
1984  *      LOCKING:
1985  *      PCI/etc. bus probe sem.
1986  *      Obtains host_set lock.
1987  *
1988  */
1989
1990 static unsigned int ata_bus_edd(struct ata_port *ap)
1991 {
1992         struct ata_taskfile tf;
1993         unsigned long flags;
1994
1995         /* set up execute-device-diag (bus reset) taskfile */
1996         /* also, take interrupts to a known state (disabled) */
1997         DPRINTK("execute-device-diag\n");
1998         ata_tf_init(ap, &tf, 0);
1999         tf.ctl |= ATA_NIEN;
2000         tf.command = ATA_CMD_EDD;
2001         tf.protocol = ATA_PROT_NODATA;
2002
2003         /* do bus reset */
2004         spin_lock_irqsave(&ap->host_set->lock, flags);
2005         ata_tf_to_host(ap, &tf);
2006         spin_unlock_irqrestore(&ap->host_set->lock, flags);
2007
2008         /* spec says at least 2ms.  but who knows with those
2009          * crazy ATAPI devices...
2010          */
2011         msleep(150);
2012
2013         return ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
2014 }
2015
2016 static unsigned int ata_bus_softreset(struct ata_port *ap,
2017                                       unsigned int devmask)
2018 {
2019         struct ata_ioports *ioaddr = &ap->ioaddr;
2020
2021         DPRINTK("ata%u: bus reset via SRST\n", ap->id);
2022
2023         /* software reset.  causes dev0 to be selected */
2024         if (ap->flags & ATA_FLAG_MMIO) {
2025                 writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
2026                 udelay(20);     /* FIXME: flush */
2027                 writeb(ap->ctl | ATA_SRST, (void __iomem *) ioaddr->ctl_addr);
2028                 udelay(20);     /* FIXME: flush */
2029                 writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
2030         } else {
2031                 outb(ap->ctl, ioaddr->ctl_addr);
2032                 udelay(10);
2033                 outb(ap->ctl | ATA_SRST, ioaddr->ctl_addr);
2034                 udelay(10);
2035                 outb(ap->ctl, ioaddr->ctl_addr);
2036         }
2037
2038         /* spec mandates ">= 2ms" before checking status.
2039          * We wait 150ms, because that was the magic delay used for
2040          * ATAPI devices in Hale Landis's ATADRVR, for the period of time
2041          * between when the ATA command register is written, and then
2042          * status is checked.  Because waiting for "a while" before
2043          * checking status is fine, post SRST, we perform this magic
2044          * delay here as well.
2045          */
2046         msleep(150);
2047
2048         ata_bus_post_reset(ap, devmask);
2049
2050         return 0;
2051 }
2052
2053 /**
2054  *      ata_bus_reset - reset host port and associated ATA channel
2055  *      @ap: port to reset
2056  *
2057  *      This is typically the first time we actually start issuing
2058  *      commands to the ATA channel.  We wait for BSY to clear, then
2059  *      issue EXECUTE DEVICE DIAGNOSTIC command, polling for its
2060  *      result.  Determine what devices, if any, are on the channel
2061  *      by looking at the device 0/1 error register.  Look at the signature
2062  *      stored in each device's taskfile registers, to determine if
2063  *      the device is ATA or ATAPI.
2064  *
2065  *      LOCKING:
2066  *      PCI/etc. bus probe sem.
2067  *      Obtains host_set lock.
2068  *
2069  *      SIDE EFFECTS:
2070  *      Sets ATA_FLAG_PORT_DISABLED if bus reset fails.
2071  */
2072
2073 void ata_bus_reset(struct ata_port *ap)
2074 {
2075         struct ata_ioports *ioaddr = &ap->ioaddr;
2076         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
2077         u8 err;
2078         unsigned int dev0, dev1 = 0, rc = 0, devmask = 0;
2079
2080         DPRINTK("ENTER, host %u, port %u\n", ap->id, ap->port_no);
2081
2082         /* determine if device 0/1 are present */
2083         if (ap->flags & ATA_FLAG_SATA_RESET)
2084                 dev0 = 1;
2085         else {
2086                 dev0 = ata_devchk(ap, 0);
2087                 if (slave_possible)
2088                         dev1 = ata_devchk(ap, 1);
2089         }
2090
2091         if (dev0)
2092                 devmask |= (1 << 0);
2093         if (dev1)
2094                 devmask |= (1 << 1);
2095
2096         /* select device 0 again */
2097         ap->ops->dev_select(ap, 0);
2098
2099         /* issue bus reset */
2100         if (ap->flags & ATA_FLAG_SRST)
2101                 rc = ata_bus_softreset(ap, devmask);
2102         else if ((ap->flags & ATA_FLAG_SATA_RESET) == 0) {
2103                 /* set up device control */
2104                 if (ap->flags & ATA_FLAG_MMIO)
2105                         writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
2106                 else
2107                         outb(ap->ctl, ioaddr->ctl_addr);
2108                 rc = ata_bus_edd(ap);
2109         }
2110
2111         if (rc)
2112                 goto err_out;
2113
2114         /*
2115          * determine by signature whether we have ATA or ATAPI devices
2116          */
2117         err = ata_dev_try_classify(ap, 0);
2118         if ((slave_possible) && (err != 0x81))
2119                 ata_dev_try_classify(ap, 1);
2120
2121         /* re-enable interrupts */
2122         if (ap->ioaddr.ctl_addr)        /* FIXME: hack. create a hook instead */
2123                 ata_irq_on(ap);
2124
2125         /* is double-select really necessary? */
2126         if (ap->device[1].class != ATA_DEV_NONE)
2127                 ap->ops->dev_select(ap, 1);
2128         if (ap->device[0].class != ATA_DEV_NONE)
2129                 ap->ops->dev_select(ap, 0);
2130
2131         /* if no devices were detected, disable this port */
2132         if ((ap->device[0].class == ATA_DEV_NONE) &&
2133             (ap->device[1].class == ATA_DEV_NONE))
2134                 goto err_out;
2135
2136         if (ap->flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST)) {
2137                 /* set up device control for ATA_FLAG_SATA_RESET */
2138                 if (ap->flags & ATA_FLAG_MMIO)
2139                         writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
2140                 else
2141                         outb(ap->ctl, ioaddr->ctl_addr);
2142         }
2143
2144         DPRINTK("EXIT\n");
2145         return;
2146
2147 err_out:
2148         printk(KERN_ERR "ata%u: disabling port\n", ap->id);
2149         ap->ops->port_disable(ap);
2150
2151         DPRINTK("EXIT\n");
2152 }
2153
2154 static void ata_pr_blacklisted(const struct ata_port *ap,
2155                                const struct ata_device *dev)
2156 {
2157         printk(KERN_WARNING "ata%u: dev %u is on DMA blacklist, disabling DMA\n",
2158                 ap->id, dev->devno);
2159 }
2160
2161 static const char * const ata_dma_blacklist [] = {
2162         "WDC AC11000H",
2163         "WDC AC22100H",
2164         "WDC AC32500H",
2165         "WDC AC33100H",
2166         "WDC AC31600H",
2167         "WDC AC32100H",
2168         "WDC AC23200L",
2169         "Compaq CRD-8241B",
2170         "CRD-8400B",
2171         "CRD-8480B",
2172         "CRD-8482B",
2173         "CRD-84",
2174         "SanDisk SDP3B",
2175         "SanDisk SDP3B-64",
2176         "SANYO CD-ROM CRD",
2177         "HITACHI CDR-8",
2178         "HITACHI CDR-8335",
2179         "HITACHI CDR-8435",
2180         "Toshiba CD-ROM XM-6202B",
2181         "TOSHIBA CD-ROM XM-1702BC",
2182         "CD-532E-A",
2183         "E-IDE CD-ROM CR-840",
2184         "CD-ROM Drive/F5A",
2185         "WPI CDD-820",
2186         "SAMSUNG CD-ROM SC-148C",
2187         "SAMSUNG CD-ROM SC",
2188         "SanDisk SDP3B-64",
2189         "ATAPI CD-ROM DRIVE 40X MAXIMUM",
2190         "_NEC DV5800A",
2191 };
2192
2193 static int ata_dma_blacklisted(const struct ata_device *dev)
2194 {
2195         unsigned char model_num[40];
2196         char *s;
2197         unsigned int len;
2198         int i;
2199
2200         ata_dev_id_string(dev->id, model_num, ATA_ID_PROD_OFS,
2201                           sizeof(model_num));
2202         s = &model_num[0];
2203         len = strnlen(s, sizeof(model_num));
2204
2205         /* ATAPI specifies that empty space is blank-filled; remove blanks */
2206         while ((len > 0) && (s[len - 1] == ' ')) {
2207                 len--;
2208                 s[len] = 0;
2209         }
2210
2211         for (i = 0; i < ARRAY_SIZE(ata_dma_blacklist); i++)
2212                 if (!strncmp(ata_dma_blacklist[i], s, len))
2213                         return 1;
2214
2215         return 0;
2216 }
2217
2218 static unsigned int ata_get_mode_mask(const struct ata_port *ap, int shift)
2219 {
2220         const struct ata_device *master, *slave;
2221         unsigned int mask;
2222
2223         master = &ap->device[0];
2224         slave = &ap->device[1];
2225
2226         assert (ata_dev_present(master) || ata_dev_present(slave));
2227
2228         if (shift == ATA_SHIFT_UDMA) {
2229                 mask = ap->udma_mask;
2230                 if (ata_dev_present(master)) {
2231                         mask &= (master->id[ATA_ID_UDMA_MODES] & 0xff);
2232                         if (ata_dma_blacklisted(master)) {
2233                                 mask = 0;
2234                                 ata_pr_blacklisted(ap, master);
2235                         }
2236                 }
2237                 if (ata_dev_present(slave)) {
2238                         mask &= (slave->id[ATA_ID_UDMA_MODES] & 0xff);
2239                         if (ata_dma_blacklisted(slave)) {
2240                                 mask = 0;
2241                                 ata_pr_blacklisted(ap, slave);
2242                         }
2243                 }
2244         }
2245         else if (shift == ATA_SHIFT_MWDMA) {
2246                 mask = ap->mwdma_mask;
2247                 if (ata_dev_present(master)) {
2248                         mask &= (master->id[ATA_ID_MWDMA_MODES] & 0x07);
2249                         if (ata_dma_blacklisted(master)) {
2250                                 mask = 0;
2251                                 ata_pr_blacklisted(ap, master);
2252                         }
2253                 }
2254                 if (ata_dev_present(slave)) {
2255                         mask &= (slave->id[ATA_ID_MWDMA_MODES] & 0x07);
2256                         if (ata_dma_blacklisted(slave)) {
2257                                 mask = 0;
2258                                 ata_pr_blacklisted(ap, slave);
2259                         }
2260                 }
2261         }
2262         else if (shift == ATA_SHIFT_PIO) {
2263                 mask = ap->pio_mask;
2264                 if (ata_dev_present(master)) {
2265                         /* spec doesn't return explicit support for
2266                          * PIO0-2, so we fake it
2267                          */
2268                         u16 tmp_mode = master->id[ATA_ID_PIO_MODES] & 0x03;
2269                         tmp_mode <<= 3;
2270                         tmp_mode |= 0x7;
2271                         mask &= tmp_mode;
2272                 }
2273                 if (ata_dev_present(slave)) {
2274                         /* spec doesn't return explicit support for
2275                          * PIO0-2, so we fake it
2276                          */
2277                         u16 tmp_mode = slave->id[ATA_ID_PIO_MODES] & 0x03;
2278                         tmp_mode <<= 3;
2279                         tmp_mode |= 0x7;
2280                         mask &= tmp_mode;
2281                 }
2282         }
2283         else {
2284                 mask = 0xffffffff; /* shut up compiler warning */
2285                 BUG();
2286         }
2287
2288         return mask;
2289 }
2290
2291 /* find greatest bit */
2292 static int fgb(u32 bitmap)
2293 {
2294         unsigned int i;
2295         int x = -1;
2296
2297         for (i = 0; i < 32; i++)
2298                 if (bitmap & (1 << i))
2299                         x = i;
2300
2301         return x;
2302 }
2303
2304 /**
2305  *      ata_choose_xfer_mode - attempt to find best transfer mode
2306  *      @ap: Port for which an xfer mode will be selected
2307  *      @xfer_mode_out: (output) SET FEATURES - XFER MODE code
2308  *      @xfer_shift_out: (output) bit shift that selects this mode
2309  *
2310  *      Based on host and device capabilities, determine the
2311  *      maximum transfer mode that is amenable to all.
2312  *
2313  *      LOCKING:
2314  *      PCI/etc. bus probe sem.
2315  *
2316  *      RETURNS:
2317  *      Zero on success, negative on error.
2318  */
2319
2320 static int ata_choose_xfer_mode(const struct ata_port *ap,
2321                                 u8 *xfer_mode_out,
2322                                 unsigned int *xfer_shift_out)
2323 {
2324         unsigned int mask, shift;
2325         int x, i;
2326
2327         for (i = 0; i < ARRAY_SIZE(xfer_mode_classes); i++) {
2328                 shift = xfer_mode_classes[i].shift;
2329                 mask = ata_get_mode_mask(ap, shift);
2330
2331                 x = fgb(mask);
2332                 if (x >= 0) {
2333                         *xfer_mode_out = xfer_mode_classes[i].base + x;
2334                         *xfer_shift_out = shift;
2335                         return 0;
2336                 }
2337         }
2338
2339         return -1;
2340 }
2341
2342 /**
2343  *      ata_dev_set_xfermode - Issue SET FEATURES - XFER MODE command
2344  *      @ap: Port associated with device @dev
2345  *      @dev: Device to which command will be sent
2346  *
2347  *      Issue SET FEATURES - XFER MODE command to device @dev
2348  *      on port @ap.
2349  *
2350  *      LOCKING:
2351  *      PCI/etc. bus probe sem.
2352  */
2353
2354 static void ata_dev_set_xfermode(struct ata_port *ap, struct ata_device *dev)
2355 {
2356         struct ata_taskfile tf;
2357
2358         /* set up set-features taskfile */
2359         DPRINTK("set features - xfer mode\n");
2360
2361         ata_tf_init(ap, &tf, dev->devno);
2362         tf.command = ATA_CMD_SET_FEATURES;
2363         tf.feature = SETFEATURES_XFER;
2364         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
2365         tf.protocol = ATA_PROT_NODATA;
2366         tf.nsect = dev->xfer_mode;
2367
2368         if (ata_exec_internal(ap, dev, &tf, DMA_NONE, NULL, 0)) {
2369                 printk(KERN_ERR "ata%u: failed to set xfermode, disabled\n",
2370                        ap->id);
2371                 ata_port_disable(ap);
2372         }
2373
2374         DPRINTK("EXIT\n");
2375 }
2376
2377 /**
2378  *      ata_dev_reread_id - Reread the device identify device info
2379  *      @ap: port where the device is
2380  *      @dev: device to reread the identify device info
2381  *
2382  *      LOCKING:
2383  */
2384
2385 static void ata_dev_reread_id(struct ata_port *ap, struct ata_device *dev)
2386 {
2387         struct ata_taskfile tf;
2388
2389         ata_tf_init(ap, &tf, dev->devno);
2390
2391         if (dev->class == ATA_DEV_ATA) {
2392                 tf.command = ATA_CMD_ID_ATA;
2393                 DPRINTK("do ATA identify\n");
2394         } else {
2395                 tf.command = ATA_CMD_ID_ATAPI;
2396                 DPRINTK("do ATAPI identify\n");
2397         }
2398
2399         tf.flags |= ATA_TFLAG_DEVICE;
2400         tf.protocol = ATA_PROT_PIO;
2401
2402         if (ata_exec_internal(ap, dev, &tf, DMA_FROM_DEVICE,
2403                               dev->id, sizeof(dev->id)))
2404                 goto err_out;
2405
2406         swap_buf_le16(dev->id, ATA_ID_WORDS);
2407
2408         ata_dump_id(dev);
2409
2410         DPRINTK("EXIT\n");
2411
2412         return;
2413 err_out:
2414         printk(KERN_ERR "ata%u: failed to reread ID, disabled\n", ap->id);
2415         ata_port_disable(ap);
2416 }
2417
2418 /**
2419  *      ata_dev_init_params - Issue INIT DEV PARAMS command
2420  *      @ap: Port associated with device @dev
2421  *      @dev: Device to which command will be sent
2422  *
2423  *      LOCKING:
2424  */
2425
2426 static void ata_dev_init_params(struct ata_port *ap, struct ata_device *dev)
2427 {
2428         struct ata_taskfile tf;
2429         u16 sectors = dev->id[6];
2430         u16 heads   = dev->id[3];
2431
2432         /* Number of sectors per track 1-255. Number of heads 1-16 */
2433         if (sectors < 1 || sectors > 255 || heads < 1 || heads > 16)
2434                 return;
2435
2436         /* set up init dev params taskfile */
2437         DPRINTK("init dev params \n");
2438
2439         ata_tf_init(ap, &tf, dev->devno);
2440         tf.command = ATA_CMD_INIT_DEV_PARAMS;
2441         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
2442         tf.protocol = ATA_PROT_NODATA;
2443         tf.nsect = sectors;
2444         tf.device |= (heads - 1) & 0x0f; /* max head = num. of heads - 1 */
2445
2446         if (ata_exec_internal(ap, dev, &tf, DMA_NONE, NULL, 0)) {
2447                 printk(KERN_ERR "ata%u: failed to init parameters, disabled\n",
2448                        ap->id);
2449                 ata_port_disable(ap);
2450         }
2451
2452         DPRINTK("EXIT\n");
2453 }
2454
2455 /**
2456  *      ata_sg_clean - Unmap DMA memory associated with command
2457  *      @qc: Command containing DMA memory to be released
2458  *
2459  *      Unmap all mapped DMA memory associated with this command.
2460  *
2461  *      LOCKING:
2462  *      spin_lock_irqsave(host_set lock)
2463  */
2464
2465 static void ata_sg_clean(struct ata_queued_cmd *qc)
2466 {
2467         struct ata_port *ap = qc->ap;
2468         struct scatterlist *sg = qc->__sg;
2469         int dir = qc->dma_dir;
2470         void *pad_buf = NULL;
2471
2472         assert(qc->flags & ATA_QCFLAG_DMAMAP);
2473         assert(sg != NULL);
2474
2475         if (qc->flags & ATA_QCFLAG_SINGLE)
2476                 assert(qc->n_elem == 1);
2477
2478         VPRINTK("unmapping %u sg elements\n", qc->n_elem);
2479
2480         /* if we padded the buffer out to 32-bit bound, and data
2481          * xfer direction is from-device, we must copy from the
2482          * pad buffer back into the supplied buffer
2483          */
2484         if (qc->pad_len && !(qc->tf.flags & ATA_TFLAG_WRITE))
2485                 pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
2486
2487         if (qc->flags & ATA_QCFLAG_SG) {
2488                 if (qc->n_elem)
2489                         dma_unmap_sg(ap->host_set->dev, sg, qc->n_elem, dir);
2490                 /* restore last sg */
2491                 sg[qc->orig_n_elem - 1].length += qc->pad_len;
2492                 if (pad_buf) {
2493                         struct scatterlist *psg = &qc->pad_sgent;
2494                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
2495                         memcpy(addr + psg->offset, pad_buf, qc->pad_len);
2496                         kunmap_atomic(addr, KM_IRQ0);
2497                 }
2498         } else {
2499                 if (sg_dma_len(&sg[0]) > 0)
2500                         dma_unmap_single(ap->host_set->dev,
2501                                 sg_dma_address(&sg[0]), sg_dma_len(&sg[0]),
2502                                 dir);
2503                 /* restore sg */
2504                 sg->length += qc->pad_len;
2505                 if (pad_buf)
2506                         memcpy(qc->buf_virt + sg->length - qc->pad_len,
2507                                pad_buf, qc->pad_len);
2508         }
2509
2510         qc->flags &= ~ATA_QCFLAG_DMAMAP;
2511         qc->__sg = NULL;
2512 }
2513
2514 /**
2515  *      ata_fill_sg - Fill PCI IDE PRD table
2516  *      @qc: Metadata associated with taskfile to be transferred
2517  *
2518  *      Fill PCI IDE PRD (scatter-gather) table with segments
2519  *      associated with the current disk command.
2520  *
2521  *      LOCKING:
2522  *      spin_lock_irqsave(host_set lock)
2523  *
2524  */
2525 static void ata_fill_sg(struct ata_queued_cmd *qc)
2526 {
2527         struct ata_port *ap = qc->ap;
2528         struct scatterlist *sg;
2529         unsigned int idx;
2530
2531         assert(qc->__sg != NULL);
2532         assert(qc->n_elem > 0);
2533
2534         idx = 0;
2535         ata_for_each_sg(sg, qc) {
2536                 u32 addr, offset;
2537                 u32 sg_len, len;
2538
2539                 /* determine if physical DMA addr spans 64K boundary.
2540                  * Note h/w doesn't support 64-bit, so we unconditionally
2541                  * truncate dma_addr_t to u32.
2542                  */
2543                 addr = (u32) sg_dma_address(sg);
2544                 sg_len = sg_dma_len(sg);
2545
2546                 while (sg_len) {
2547                         offset = addr & 0xffff;
2548                         len = sg_len;
2549                         if ((offset + sg_len) > 0x10000)
2550                                 len = 0x10000 - offset;
2551
2552                         ap->prd[idx].addr = cpu_to_le32(addr);
2553                         ap->prd[idx].flags_len = cpu_to_le32(len & 0xffff);
2554                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
2555
2556                         idx++;
2557                         sg_len -= len;
2558                         addr += len;
2559                 }
2560         }
2561
2562         if (idx)
2563                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
2564 }
2565 /**
2566  *      ata_check_atapi_dma - Check whether ATAPI DMA can be supported
2567  *      @qc: Metadata associated with taskfile to check
2568  *
2569  *      Allow low-level driver to filter ATA PACKET commands, returning
2570  *      a status indicating whether or not it is OK to use DMA for the
2571  *      supplied PACKET command.
2572  *
2573  *      LOCKING:
2574  *      spin_lock_irqsave(host_set lock)
2575  *
2576  *      RETURNS: 0 when ATAPI DMA can be used
2577  *               nonzero otherwise
2578  */
2579 int ata_check_atapi_dma(struct ata_queued_cmd *qc)
2580 {
2581         struct ata_port *ap = qc->ap;
2582         int rc = 0; /* Assume ATAPI DMA is OK by default */
2583
2584         if (ap->ops->check_atapi_dma)
2585                 rc = ap->ops->check_atapi_dma(qc);
2586
2587         return rc;
2588 }
2589 /**
2590  *      ata_qc_prep - Prepare taskfile for submission
2591  *      @qc: Metadata associated with taskfile to be prepared
2592  *
2593  *      Prepare ATA taskfile for submission.
2594  *
2595  *      LOCKING:
2596  *      spin_lock_irqsave(host_set lock)
2597  */
2598 void ata_qc_prep(struct ata_queued_cmd *qc)
2599 {
2600         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
2601                 return;
2602
2603         ata_fill_sg(qc);
2604 }
2605
2606 /**
2607  *      ata_sg_init_one - Associate command with memory buffer
2608  *      @qc: Command to be associated
2609  *      @buf: Memory buffer
2610  *      @buflen: Length of memory buffer, in bytes.
2611  *
2612  *      Initialize the data-related elements of queued_cmd @qc
2613  *      to point to a single memory buffer, @buf of byte length @buflen.
2614  *
2615  *      LOCKING:
2616  *      spin_lock_irqsave(host_set lock)
2617  */
2618
2619 void ata_sg_init_one(struct ata_queued_cmd *qc, void *buf, unsigned int buflen)
2620 {
2621         struct scatterlist *sg;
2622
2623         qc->flags |= ATA_QCFLAG_SINGLE;
2624
2625         memset(&qc->sgent, 0, sizeof(qc->sgent));
2626         qc->__sg = &qc->sgent;
2627         qc->n_elem = 1;
2628         qc->orig_n_elem = 1;
2629         qc->buf_virt = buf;
2630
2631         sg = qc->__sg;
2632         sg_init_one(sg, buf, buflen);
2633 }
2634
2635 /**
2636  *      ata_sg_init - Associate command with scatter-gather table.
2637  *      @qc: Command to be associated
2638  *      @sg: Scatter-gather table.
2639  *      @n_elem: Number of elements in s/g table.
2640  *
2641  *      Initialize the data-related elements of queued_cmd @qc
2642  *      to point to a scatter-gather table @sg, containing @n_elem
2643  *      elements.
2644  *
2645  *      LOCKING:
2646  *      spin_lock_irqsave(host_set lock)
2647  */
2648
2649 void ata_sg_init(struct ata_queued_cmd *qc, struct scatterlist *sg,
2650                  unsigned int n_elem)
2651 {
2652         qc->flags |= ATA_QCFLAG_SG;
2653         qc->__sg = sg;
2654         qc->n_elem = n_elem;
2655         qc->orig_n_elem = n_elem;
2656 }
2657
2658 /**
2659  *      ata_sg_setup_one - DMA-map the memory buffer associated with a command.
2660  *      @qc: Command with memory buffer to be mapped.
2661  *
2662  *      DMA-map the memory buffer associated with queued_cmd @qc.
2663  *
2664  *      LOCKING:
2665  *      spin_lock_irqsave(host_set lock)
2666  *
2667  *      RETURNS:
2668  *      Zero on success, negative on error.
2669  */
2670
2671 static int ata_sg_setup_one(struct ata_queued_cmd *qc)
2672 {
2673         struct ata_port *ap = qc->ap;
2674         int dir = qc->dma_dir;
2675         struct scatterlist *sg = qc->__sg;
2676         dma_addr_t dma_address;
2677
2678         /* we must lengthen transfers to end on a 32-bit boundary */
2679         qc->pad_len = sg->length & 3;
2680         if (qc->pad_len) {
2681                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
2682                 struct scatterlist *psg = &qc->pad_sgent;
2683
2684                 assert(qc->dev->class == ATA_DEV_ATAPI);
2685
2686                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
2687
2688                 if (qc->tf.flags & ATA_TFLAG_WRITE)
2689                         memcpy(pad_buf, qc->buf_virt + sg->length - qc->pad_len,
2690                                qc->pad_len);
2691
2692                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
2693                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
2694                 /* trim sg */
2695                 sg->length -= qc->pad_len;
2696
2697                 DPRINTK("padding done, sg->length=%u pad_len=%u\n",
2698                         sg->length, qc->pad_len);
2699         }
2700
2701         if (!sg->length) {
2702                 sg_dma_address(sg) = 0;
2703                 goto skip_map;
2704         }
2705
2706         dma_address = dma_map_single(ap->host_set->dev, qc->buf_virt,
2707                                      sg->length, dir);
2708         if (dma_mapping_error(dma_address)) {
2709                 /* restore sg */
2710                 sg->length += qc->pad_len;
2711                 return -1;
2712         }
2713
2714         sg_dma_address(sg) = dma_address;
2715 skip_map:
2716         sg_dma_len(sg) = sg->length;
2717
2718         DPRINTK("mapped buffer of %d bytes for %s\n", sg_dma_len(sg),
2719                 qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
2720
2721         return 0;
2722 }
2723
2724 /**
2725  *      ata_sg_setup - DMA-map the scatter-gather table associated with a command.
2726  *      @qc: Command with scatter-gather table to be mapped.
2727  *
2728  *      DMA-map the scatter-gather table associated with queued_cmd @qc.
2729  *
2730  *      LOCKING:
2731  *      spin_lock_irqsave(host_set lock)
2732  *
2733  *      RETURNS:
2734  *      Zero on success, negative on error.
2735  *
2736  */
2737
2738 static int ata_sg_setup(struct ata_queued_cmd *qc)
2739 {
2740         struct ata_port *ap = qc->ap;
2741         struct scatterlist *sg = qc->__sg;
2742         struct scatterlist *lsg = &sg[qc->n_elem - 1];
2743         int n_elem, pre_n_elem, dir, trim_sg = 0;
2744
2745         VPRINTK("ENTER, ata%u\n", ap->id);
2746         assert(qc->flags & ATA_QCFLAG_SG);
2747
2748         /* we must lengthen transfers to end on a 32-bit boundary */
2749         qc->pad_len = lsg->length & 3;
2750         if (qc->pad_len) {
2751                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
2752                 struct scatterlist *psg = &qc->pad_sgent;
2753                 unsigned int offset;
2754
2755                 assert(qc->dev->class == ATA_DEV_ATAPI);
2756
2757                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
2758
2759                 /*
2760                  * psg->page/offset are used to copy to-be-written
2761                  * data in this function or read data in ata_sg_clean.
2762                  */
2763                 offset = lsg->offset + lsg->length - qc->pad_len;
2764                 psg->page = nth_page(lsg->page, offset >> PAGE_SHIFT);
2765                 psg->offset = offset_in_page(offset);
2766
2767                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
2768                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
2769                         memcpy(pad_buf, addr + psg->offset, qc->pad_len);
2770                         kunmap_atomic(addr, KM_IRQ0);
2771                 }
2772
2773                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
2774                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
2775                 /* trim last sg */
2776                 lsg->length -= qc->pad_len;
2777                 if (lsg->length == 0)
2778                         trim_sg = 1;
2779
2780                 DPRINTK("padding done, sg[%d].length=%u pad_len=%u\n",
2781                         qc->n_elem - 1, lsg->length, qc->pad_len);
2782         }
2783
2784         pre_n_elem = qc->n_elem;
2785         if (trim_sg && pre_n_elem)
2786                 pre_n_elem--;
2787
2788         if (!pre_n_elem) {
2789                 n_elem = 0;
2790                 goto skip_map;
2791         }
2792
2793         dir = qc->dma_dir;
2794         n_elem = dma_map_sg(ap->host_set->dev, sg, pre_n_elem, dir);
2795         if (n_elem < 1) {
2796                 /* restore last sg */
2797                 lsg->length += qc->pad_len;
2798                 return -1;
2799         }
2800
2801         DPRINTK("%d sg elements mapped\n", n_elem);
2802
2803 skip_map:
2804         qc->n_elem = n_elem;
2805
2806         return 0;
2807 }
2808
2809 /**
2810  *      ata_poll_qc_complete - turn irq back on and finish qc
2811  *      @qc: Command to complete
2812  *      @err_mask: ATA status register content
2813  *
2814  *      LOCKING:
2815  *      None.  (grabs host lock)
2816  */
2817
2818 void ata_poll_qc_complete(struct ata_queued_cmd *qc)
2819 {
2820         struct ata_port *ap = qc->ap;
2821         unsigned long flags;
2822
2823         spin_lock_irqsave(&ap->host_set->lock, flags);
2824         ap->flags &= ~ATA_FLAG_NOINTR;
2825         ata_irq_on(ap);
2826         ata_qc_complete(qc);
2827         spin_unlock_irqrestore(&ap->host_set->lock, flags);
2828 }
2829
2830 /**
2831  *      ata_pio_poll -
2832  *      @ap: the target ata_port
2833  *
2834  *      LOCKING:
2835  *      None.  (executing in kernel thread context)
2836  *
2837  *      RETURNS:
2838  *      timeout value to use
2839  */
2840
2841 static unsigned long ata_pio_poll(struct ata_port *ap)
2842 {
2843         struct ata_queued_cmd *qc;
2844         u8 status;
2845         unsigned int poll_state = HSM_ST_UNKNOWN;
2846         unsigned int reg_state = HSM_ST_UNKNOWN;
2847
2848         qc = ata_qc_from_tag(ap, ap->active_tag);
2849         assert(qc != NULL);
2850
2851         switch (ap->hsm_task_state) {
2852         case HSM_ST:
2853         case HSM_ST_POLL:
2854                 poll_state = HSM_ST_POLL;
2855                 reg_state = HSM_ST;
2856                 break;
2857         case HSM_ST_LAST:
2858         case HSM_ST_LAST_POLL:
2859                 poll_state = HSM_ST_LAST_POLL;
2860                 reg_state = HSM_ST_LAST;
2861                 break;
2862         default:
2863                 BUG();
2864                 break;
2865         }
2866
2867         status = ata_chk_status(ap);
2868         if (status & ATA_BUSY) {
2869                 if (time_after(jiffies, ap->pio_task_timeout)) {
2870                         qc->err_mask |= AC_ERR_ATA_BUS;
2871                         ap->hsm_task_state = HSM_ST_TMOUT;
2872                         return 0;
2873                 }
2874                 ap->hsm_task_state = poll_state;
2875                 return ATA_SHORT_PAUSE;
2876         }
2877
2878         ap->hsm_task_state = reg_state;
2879         return 0;
2880 }
2881
2882 /**
2883  *      ata_pio_complete - check if drive is busy or idle
2884  *      @ap: the target ata_port
2885  *
2886  *      LOCKING:
2887  *      None.  (executing in kernel thread context)
2888  *
2889  *      RETURNS:
2890  *      Non-zero if qc completed, zero otherwise.
2891  */
2892
2893 static int ata_pio_complete (struct ata_port *ap)
2894 {
2895         struct ata_queued_cmd *qc;
2896         u8 drv_stat;
2897
2898         /*
2899          * This is purely heuristic.  This is a fast path.  Sometimes when
2900          * we enter, BSY will be cleared in a chk-status or two.  If not,
2901          * the drive is probably seeking or something.  Snooze for a couple
2902          * msecs, then chk-status again.  If still busy, fall back to
2903          * HSM_ST_POLL state.
2904          */
2905         drv_stat = ata_busy_wait(ap, ATA_BUSY, 10);
2906         if (drv_stat & ATA_BUSY) {
2907                 msleep(2);
2908                 drv_stat = ata_busy_wait(ap, ATA_BUSY, 10);
2909                 if (drv_stat & ATA_BUSY) {
2910                         ap->hsm_task_state = HSM_ST_LAST_POLL;
2911                         ap->pio_task_timeout = jiffies + ATA_TMOUT_PIO;
2912                         return 0;
2913                 }
2914         }
2915
2916         qc = ata_qc_from_tag(ap, ap->active_tag);
2917         assert(qc != NULL);
2918
2919         drv_stat = ata_wait_idle(ap);
2920         if (!ata_ok(drv_stat)) {
2921                 qc->err_mask |= __ac_err_mask(drv_stat);
2922                 ap->hsm_task_state = HSM_ST_ERR;
2923                 return 0;
2924         }
2925
2926         ap->hsm_task_state = HSM_ST_IDLE;
2927
2928         assert(qc->err_mask == 0);
2929         ata_poll_qc_complete(qc);
2930
2931         /* another command may start at this point */
2932
2933         return 1;
2934 }
2935
2936
2937 /**
2938  *      swap_buf_le16 - swap halves of 16-words in place
2939  *      @buf:  Buffer to swap
2940  *      @buf_words:  Number of 16-bit words in buffer.
2941  *
2942  *      Swap halves of 16-bit words if needed to convert from
2943  *      little-endian byte order to native cpu byte order, or
2944  *      vice-versa.
2945  *
2946  *      LOCKING:
2947  *      Inherited from caller.
2948  */
2949 void swap_buf_le16(u16 *buf, unsigned int buf_words)
2950 {
2951 #ifdef __BIG_ENDIAN
2952         unsigned int i;
2953
2954         for (i = 0; i < buf_words; i++)
2955                 buf[i] = le16_to_cpu(buf[i]);
2956 #endif /* __BIG_ENDIAN */
2957 }
2958
2959 /**
2960  *      ata_mmio_data_xfer - Transfer data by MMIO
2961  *      @ap: port to read/write
2962  *      @buf: data buffer
2963  *      @buflen: buffer length
2964  *      @write_data: read/write
2965  *
2966  *      Transfer data from/to the device data register by MMIO.
2967  *
2968  *      LOCKING:
2969  *      Inherited from caller.
2970  */
2971
2972 static void ata_mmio_data_xfer(struct ata_port *ap, unsigned char *buf,
2973                                unsigned int buflen, int write_data)
2974 {
2975         unsigned int i;
2976         unsigned int words = buflen >> 1;
2977         u16 *buf16 = (u16 *) buf;
2978         void __iomem *mmio = (void __iomem *)ap->ioaddr.data_addr;
2979
2980         /* Transfer multiple of 2 bytes */
2981         if (write_data) {
2982                 for (i = 0; i < words; i++)
2983                         writew(le16_to_cpu(buf16[i]), mmio);
2984         } else {
2985                 for (i = 0; i < words; i++)
2986                         buf16[i] = cpu_to_le16(readw(mmio));
2987         }
2988
2989         /* Transfer trailing 1 byte, if any. */
2990         if (unlikely(buflen & 0x01)) {
2991                 u16 align_buf[1] = { 0 };
2992                 unsigned char *trailing_buf = buf + buflen - 1;
2993
2994                 if (write_data) {
2995                         memcpy(align_buf, trailing_buf, 1);
2996                         writew(le16_to_cpu(align_buf[0]), mmio);
2997                 } else {
2998                         align_buf[0] = cpu_to_le16(readw(mmio));
2999                         memcpy(trailing_buf, align_buf, 1);
3000                 }
3001         }
3002 }
3003
3004 /**
3005  *      ata_pio_data_xfer - Transfer data by PIO
3006  *      @ap: port to read/write
3007  *      @buf: data buffer
3008  *      @buflen: buffer length
3009  *      @write_data: read/write
3010  *
3011  *      Transfer data from/to the device data register by PIO.
3012  *
3013  *      LOCKING:
3014  *      Inherited from caller.
3015  */
3016
3017 static void ata_pio_data_xfer(struct ata_port *ap, unsigned char *buf,
3018                               unsigned int buflen, int write_data)
3019 {
3020         unsigned int words = buflen >> 1;
3021
3022         /* Transfer multiple of 2 bytes */
3023         if (write_data)
3024                 outsw(ap->ioaddr.data_addr, buf, words);
3025         else
3026                 insw(ap->ioaddr.data_addr, buf, words);
3027
3028         /* Transfer trailing 1 byte, if any. */
3029         if (unlikely(buflen & 0x01)) {
3030                 u16 align_buf[1] = { 0 };
3031                 unsigned char *trailing_buf = buf + buflen - 1;
3032
3033                 if (write_data) {
3034                         memcpy(align_buf, trailing_buf, 1);
3035                         outw(le16_to_cpu(align_buf[0]), ap->ioaddr.data_addr);
3036                 } else {
3037                         align_buf[0] = cpu_to_le16(inw(ap->ioaddr.data_addr));
3038                         memcpy(trailing_buf, align_buf, 1);
3039                 }
3040         }
3041 }
3042
3043 /**
3044  *      ata_data_xfer - Transfer data from/to the data register.
3045  *      @ap: port to read/write
3046  *      @buf: data buffer
3047  *      @buflen: buffer length
3048  *      @do_write: read/write
3049  *
3050  *      Transfer data from/to the device data register.
3051  *
3052  *      LOCKING:
3053  *      Inherited from caller.
3054  */
3055
3056 static void ata_data_xfer(struct ata_port *ap, unsigned char *buf,
3057                           unsigned int buflen, int do_write)
3058 {
3059         if (ap->flags & ATA_FLAG_MMIO)
3060                 ata_mmio_data_xfer(ap, buf, buflen, do_write);
3061         else
3062                 ata_pio_data_xfer(ap, buf, buflen, do_write);
3063 }
3064
3065 /**
3066  *      ata_pio_sector - Transfer ATA_SECT_SIZE (512 bytes) of data.
3067  *      @qc: Command on going
3068  *
3069  *      Transfer ATA_SECT_SIZE of data from/to the ATA device.
3070  *
3071  *      LOCKING:
3072  *      Inherited from caller.
3073  */
3074
3075 static void ata_pio_sector(struct ata_queued_cmd *qc)
3076 {
3077         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
3078         struct scatterlist *sg = qc->__sg;
3079         struct ata_port *ap = qc->ap;
3080         struct page *page;
3081         unsigned int offset;
3082         unsigned char *buf;
3083
3084         if (qc->cursect == (qc->nsect - 1))
3085                 ap->hsm_task_state = HSM_ST_LAST;
3086
3087         page = sg[qc->cursg].page;
3088         offset = sg[qc->cursg].offset + qc->cursg_ofs * ATA_SECT_SIZE;
3089
3090         /* get the current page and offset */
3091         page = nth_page(page, (offset >> PAGE_SHIFT));
3092         offset %= PAGE_SIZE;
3093
3094         buf = kmap(page) + offset;
3095
3096         qc->cursect++;
3097         qc->cursg_ofs++;
3098
3099         if ((qc->cursg_ofs * ATA_SECT_SIZE) == (&sg[qc->cursg])->length) {
3100                 qc->cursg++;
3101                 qc->cursg_ofs = 0;
3102         }
3103
3104         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
3105
3106         /* do the actual data transfer */
3107         do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
3108         ata_data_xfer(ap, buf, ATA_SECT_SIZE, do_write);
3109
3110         kunmap(page);
3111 }
3112
3113 /**
3114  *      __atapi_pio_bytes - Transfer data from/to the ATAPI device.
3115  *      @qc: Command on going
3116  *      @bytes: number of bytes
3117  *
3118  *      Transfer Transfer data from/to the ATAPI device.
3119  *
3120  *      LOCKING:
3121  *      Inherited from caller.
3122  *
3123  */
3124
3125 static void __atapi_pio_bytes(struct ata_queued_cmd *qc, unsigned int bytes)
3126 {
3127         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
3128         struct scatterlist *sg = qc->__sg;
3129         struct ata_port *ap = qc->ap;
3130         struct page *page;
3131         unsigned char *buf;
3132         unsigned int offset, count;
3133
3134         if (qc->curbytes + bytes >= qc->nbytes)
3135                 ap->hsm_task_state = HSM_ST_LAST;
3136
3137 next_sg:
3138         if (unlikely(qc->cursg >= qc->n_elem)) {
3139                 /*
3140                  * The end of qc->sg is reached and the device expects
3141                  * more data to transfer. In order not to overrun qc->sg
3142                  * and fulfill length specified in the byte count register,
3143                  *    - for read case, discard trailing data from the device
3144                  *    - for write case, padding zero data to the device
3145                  */
3146                 u16 pad_buf[1] = { 0 };
3147                 unsigned int words = bytes >> 1;
3148                 unsigned int i;
3149
3150                 if (words) /* warning if bytes > 1 */
3151                         printk(KERN_WARNING "ata%u: %u bytes trailing data\n",
3152                                ap->id, bytes);
3153
3154                 for (i = 0; i < words; i++)
3155                         ata_data_xfer(ap, (unsigned char*)pad_buf, 2, do_write);
3156
3157                 ap->hsm_task_state = HSM_ST_LAST;
3158                 return;
3159         }
3160
3161         sg = &qc->__sg[qc->cursg];
3162
3163         page = sg->page;
3164         offset = sg->offset + qc->cursg_ofs;
3165
3166         /* get the current page and offset */
3167         page = nth_page(page, (offset >> PAGE_SHIFT));
3168         offset %= PAGE_SIZE;
3169
3170         /* don't overrun current sg */
3171         count = min(sg->length - qc->cursg_ofs, bytes);
3172
3173         /* don't cross page boundaries */
3174         count = min(count, (unsigned int)PAGE_SIZE - offset);
3175
3176         buf = kmap(page) + offset;
3177
3178         bytes -= count;
3179         qc->curbytes += count;
3180         qc->cursg_ofs += count;
3181
3182         if (qc->cursg_ofs == sg->length) {
3183                 qc->cursg++;
3184                 qc->cursg_ofs = 0;
3185         }
3186
3187         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
3188
3189         /* do the actual data transfer */
3190         ata_data_xfer(ap, buf, count, do_write);
3191
3192         kunmap(page);
3193
3194         if (bytes)
3195                 goto next_sg;
3196 }
3197
3198 /**
3199  *      atapi_pio_bytes - Transfer data from/to the ATAPI device.
3200  *      @qc: Command on going
3201  *
3202  *      Transfer Transfer data from/to the ATAPI device.
3203  *
3204  *      LOCKING:
3205  *      Inherited from caller.
3206  */
3207
3208 static void atapi_pio_bytes(struct ata_queued_cmd *qc)
3209 {
3210         struct ata_port *ap = qc->ap;
3211         struct ata_device *dev = qc->dev;
3212         unsigned int ireason, bc_lo, bc_hi, bytes;
3213         int i_write, do_write = (qc->tf.flags & ATA_TFLAG_WRITE) ? 1 : 0;
3214
3215         ap->ops->tf_read(ap, &qc->tf);
3216         ireason = qc->tf.nsect;
3217         bc_lo = qc->tf.lbam;
3218         bc_hi = qc->tf.lbah;
3219         bytes = (bc_hi << 8) | bc_lo;
3220
3221         /* shall be cleared to zero, indicating xfer of data */
3222         if (ireason & (1 << 0))
3223                 goto err_out;
3224
3225         /* make sure transfer direction matches expected */
3226         i_write = ((ireason & (1 << 1)) == 0) ? 1 : 0;
3227         if (do_write != i_write)
3228                 goto err_out;
3229
3230         __atapi_pio_bytes(qc, bytes);
3231
3232         return;
3233
3234 err_out:
3235         printk(KERN_INFO "ata%u: dev %u: ATAPI check failed\n",
3236               ap->id, dev->devno);
3237         qc->err_mask |= AC_ERR_ATA_BUS;
3238         ap->hsm_task_state = HSM_ST_ERR;
3239 }
3240
3241 /**
3242  *      ata_pio_block - start PIO on a block
3243  *      @ap: the target ata_port
3244  *
3245  *      LOCKING:
3246  *      None.  (executing in kernel thread context)
3247  */
3248
3249 static void ata_pio_block(struct ata_port *ap)
3250 {
3251         struct ata_queued_cmd *qc;
3252         u8 status;
3253
3254         /*
3255          * This is purely heuristic.  This is a fast path.
3256          * Sometimes when we enter, BSY will be cleared in
3257          * a chk-status or two.  If not, the drive is probably seeking
3258          * or something.  Snooze for a couple msecs, then
3259          * chk-status again.  If still busy, fall back to
3260          * HSM_ST_POLL state.
3261          */
3262         status = ata_busy_wait(ap, ATA_BUSY, 5);
3263         if (status & ATA_BUSY) {
3264                 msleep(2);
3265                 status = ata_busy_wait(ap, ATA_BUSY, 10);
3266                 if (status & ATA_BUSY) {
3267                         ap->hsm_task_state = HSM_ST_POLL;
3268                         ap->pio_task_timeout = jiffies + ATA_TMOUT_PIO;
3269                         return;
3270                 }
3271         }
3272
3273         qc = ata_qc_from_tag(ap, ap->active_tag);
3274         assert(qc != NULL);
3275
3276         /* check error */
3277         if (status & (ATA_ERR | ATA_DF)) {
3278                 qc->err_mask |= AC_ERR_DEV;
3279                 ap->hsm_task_state = HSM_ST_ERR;
3280                 return;
3281         }
3282
3283         /* transfer data if any */
3284         if (is_atapi_taskfile(&qc->tf)) {
3285                 /* DRQ=0 means no more data to transfer */
3286                 if ((status & ATA_DRQ) == 0) {
3287                         ap->hsm_task_state = HSM_ST_LAST;
3288                         return;
3289                 }
3290
3291                 atapi_pio_bytes(qc);
3292         } else {
3293                 /* handle BSY=0, DRQ=0 as error */
3294                 if ((status & ATA_DRQ) == 0) {
3295                         qc->err_mask |= AC_ERR_ATA_BUS;
3296                         ap->hsm_task_state = HSM_ST_ERR;
3297                         return;
3298                 }
3299
3300                 ata_pio_sector(qc);
3301         }