PCI: export SMBIOS provided firmware instance and label to sysfs
[sfrench/cifs-2.6.git] / drivers / pci / pci.h
1 #ifndef DRIVERS_PCI_H
2 #define DRIVERS_PCI_H
3
4 #include <linux/workqueue.h>
5
6 #define PCI_CFG_SPACE_SIZE      256
7 #define PCI_CFG_SPACE_EXP_SIZE  4096
8
9 /* Functions internal to the PCI core code */
10
11 extern int pci_uevent(struct device *dev, struct kobj_uevent_env *env);
12 extern int pci_create_sysfs_dev_files(struct pci_dev *pdev);
13 extern void pci_remove_sysfs_dev_files(struct pci_dev *pdev);
14 #ifndef CONFIG_DMI
15 static inline void pci_create_firmware_label_files(struct pci_dev *pdev)
16 { return 0; }
17 static inline void pci_remove_firmware_label_files(struct pci_dev *pdev)
18 { return 0; }
19 #else
20 extern void pci_create_firmware_label_files(struct pci_dev *pdev);
21 extern void pci_remove_firmware_label_files(struct pci_dev *pdev);
22 #endif
23 extern void pci_cleanup_rom(struct pci_dev *dev);
24 #ifdef HAVE_PCI_MMAP
25 extern int pci_mmap_fits(struct pci_dev *pdev, int resno,
26                          struct vm_area_struct *vma);
27 #endif
28 int pci_probe_reset_function(struct pci_dev *dev);
29
30 /**
31  * struct pci_platform_pm_ops - Firmware PM callbacks
32  *
33  * @is_manageable: returns 'true' if given device is power manageable by the
34  *                 platform firmware
35  *
36  * @set_state: invokes the platform firmware to set the device's power state
37  *
38  * @choose_state: returns PCI power state of given device preferred by the
39  *                platform; to be used during system-wide transitions from a
40  *                sleeping state to the working state and vice versa
41  *
42  * @can_wakeup: returns 'true' if given device is capable of waking up the
43  *              system from a sleeping state
44  *
45  * @sleep_wake: enables/disables the system wake up capability of given device
46  *
47  * @run_wake: enables/disables the platform to generate run-time wake-up events
48  *              for given device (the device's wake-up capability has to be
49  *              enabled by @sleep_wake for this feature to work)
50  *
51  * If given platform is generally capable of power managing PCI devices, all of
52  * these callbacks are mandatory.
53  */
54 struct pci_platform_pm_ops {
55         bool (*is_manageable)(struct pci_dev *dev);
56         int (*set_state)(struct pci_dev *dev, pci_power_t state);
57         pci_power_t (*choose_state)(struct pci_dev *dev);
58         bool (*can_wakeup)(struct pci_dev *dev);
59         int (*sleep_wake)(struct pci_dev *dev, bool enable);
60         int (*run_wake)(struct pci_dev *dev, bool enable);
61 };
62
63 extern int pci_set_platform_pm(struct pci_platform_pm_ops *ops);
64 extern void pci_update_current_state(struct pci_dev *dev, pci_power_t state);
65 extern void pci_disable_enabled_device(struct pci_dev *dev);
66 extern bool pci_check_pme_status(struct pci_dev *dev);
67 extern int pci_finish_runtime_suspend(struct pci_dev *dev);
68 extern int __pci_pme_wakeup(struct pci_dev *dev, void *ign);
69 extern void pci_pme_wakeup_bus(struct pci_bus *bus);
70 extern void pci_pm_init(struct pci_dev *dev);
71 extern void platform_pci_wakeup_init(struct pci_dev *dev);
72 extern void pci_allocate_cap_save_buffers(struct pci_dev *dev);
73
74 static inline bool pci_is_bridge(struct pci_dev *pci_dev)
75 {
76         return !!(pci_dev->subordinate);
77 }
78
79 extern int pci_user_read_config_byte(struct pci_dev *dev, int where, u8 *val);
80 extern int pci_user_read_config_word(struct pci_dev *dev, int where, u16 *val);
81 extern int pci_user_read_config_dword(struct pci_dev *dev, int where, u32 *val);
82 extern int pci_user_write_config_byte(struct pci_dev *dev, int where, u8 val);
83 extern int pci_user_write_config_word(struct pci_dev *dev, int where, u16 val);
84 extern int pci_user_write_config_dword(struct pci_dev *dev, int where, u32 val);
85
86 struct pci_vpd_ops {
87         ssize_t (*read)(struct pci_dev *dev, loff_t pos, size_t count, void *buf);
88         ssize_t (*write)(struct pci_dev *dev, loff_t pos, size_t count, const void *buf);
89         void (*release)(struct pci_dev *dev);
90 };
91
92 struct pci_vpd {
93         unsigned int len;
94         const struct pci_vpd_ops *ops;
95         struct bin_attribute *attr; /* descriptor for sysfs VPD entry */
96 };
97
98 extern int pci_vpd_pci22_init(struct pci_dev *dev);
99 static inline void pci_vpd_release(struct pci_dev *dev)
100 {
101         if (dev->vpd)
102                 dev->vpd->ops->release(dev);
103 }
104
105 /* PCI /proc functions */
106 #ifdef CONFIG_PROC_FS
107 extern int pci_proc_attach_device(struct pci_dev *dev);
108 extern int pci_proc_detach_device(struct pci_dev *dev);
109 extern int pci_proc_detach_bus(struct pci_bus *bus);
110 #else
111 static inline int pci_proc_attach_device(struct pci_dev *dev) { return 0; }
112 static inline int pci_proc_detach_device(struct pci_dev *dev) { return 0; }
113 static inline int pci_proc_detach_bus(struct pci_bus *bus) { return 0; }
114 #endif
115
116 /* Functions for PCI Hotplug drivers to use */
117 extern unsigned int pci_do_scan_bus(struct pci_bus *bus);
118
119 #ifdef HAVE_PCI_LEGACY
120 extern void pci_create_legacy_files(struct pci_bus *bus);
121 extern void pci_remove_legacy_files(struct pci_bus *bus);
122 #else
123 static inline void pci_create_legacy_files(struct pci_bus *bus) { return; }
124 static inline void pci_remove_legacy_files(struct pci_bus *bus) { return; }
125 #endif
126
127 /* Lock for read/write access to pci device and bus lists */
128 extern struct rw_semaphore pci_bus_sem;
129
130 extern unsigned int pci_pm_d3_delay;
131
132 #ifdef CONFIG_PCI_MSI
133 void pci_no_msi(void);
134 extern void pci_msi_init_pci_dev(struct pci_dev *dev);
135 #else
136 static inline void pci_no_msi(void) { }
137 static inline void pci_msi_init_pci_dev(struct pci_dev *dev) { }
138 #endif
139
140 #ifdef CONFIG_PCIEAER
141 void pci_no_aer(void);
142 #else
143 static inline void pci_no_aer(void) { }
144 #endif
145
146 static inline int pci_no_d1d2(struct pci_dev *dev)
147 {
148         unsigned int parent_dstates = 0;
149
150         if (dev->bus->self)
151                 parent_dstates = dev->bus->self->no_d1d2;
152         return (dev->no_d1d2 || parent_dstates);
153
154 }
155 extern struct device_attribute pci_dev_attrs[];
156 extern struct device_attribute dev_attr_cpuaffinity;
157 extern struct device_attribute dev_attr_cpulistaffinity;
158 #ifdef CONFIG_HOTPLUG
159 extern struct bus_attribute pci_bus_attrs[];
160 #else
161 #define pci_bus_attrs   NULL
162 #endif
163
164
165 /**
166  * pci_match_one_device - Tell if a PCI device structure has a matching
167  *                        PCI device id structure
168  * @id: single PCI device id structure to match
169  * @dev: the PCI device structure to match against
170  *
171  * Returns the matching pci_device_id structure or %NULL if there is no match.
172  */
173 static inline const struct pci_device_id *
174 pci_match_one_device(const struct pci_device_id *id, const struct pci_dev *dev)
175 {
176         if ((id->vendor == PCI_ANY_ID || id->vendor == dev->vendor) &&
177             (id->device == PCI_ANY_ID || id->device == dev->device) &&
178             (id->subvendor == PCI_ANY_ID || id->subvendor == dev->subsystem_vendor) &&
179             (id->subdevice == PCI_ANY_ID || id->subdevice == dev->subsystem_device) &&
180             !((id->class ^ dev->class) & id->class_mask))
181                 return id;
182         return NULL;
183 }
184
185 struct pci_dev *pci_find_upstream_pcie_bridge(struct pci_dev *pdev);
186
187 /* PCI slot sysfs helper code */
188 #define to_pci_slot(s) container_of(s, struct pci_slot, kobj)
189
190 extern struct kset *pci_slots_kset;
191
192 struct pci_slot_attribute {
193         struct attribute attr;
194         ssize_t (*show)(struct pci_slot *, char *);
195         ssize_t (*store)(struct pci_slot *, const char *, size_t);
196 };
197 #define to_pci_slot_attr(s) container_of(s, struct pci_slot_attribute, attr)
198
199 enum pci_bar_type {
200         pci_bar_unknown,        /* Standard PCI BAR probe */
201         pci_bar_io,             /* An io port BAR */
202         pci_bar_mem32,          /* A 32-bit memory BAR */
203         pci_bar_mem64,          /* A 64-bit memory BAR */
204 };
205
206 extern int pci_setup_device(struct pci_dev *dev);
207 extern int __pci_read_base(struct pci_dev *dev, enum pci_bar_type type,
208                                 struct resource *res, unsigned int reg);
209 extern int pci_resource_bar(struct pci_dev *dev, int resno,
210                             enum pci_bar_type *type);
211 extern int pci_bus_add_child(struct pci_bus *bus);
212 extern void pci_enable_ari(struct pci_dev *dev);
213 /**
214  * pci_ari_enabled - query ARI forwarding status
215  * @bus: the PCI bus
216  *
217  * Returns 1 if ARI forwarding is enabled, or 0 if not enabled;
218  */
219 static inline int pci_ari_enabled(struct pci_bus *bus)
220 {
221         return bus->self && bus->self->ari_enabled;
222 }
223
224 #ifdef CONFIG_PCI_QUIRKS
225 extern int pci_is_reassigndev(struct pci_dev *dev);
226 resource_size_t pci_specified_resource_alignment(struct pci_dev *dev);
227 extern void pci_disable_bridge_window(struct pci_dev *dev);
228 #endif
229
230 /* Single Root I/O Virtualization */
231 struct pci_sriov {
232         int pos;                /* capability position */
233         int nres;               /* number of resources */
234         u32 cap;                /* SR-IOV Capabilities */
235         u16 ctrl;               /* SR-IOV Control */
236         u16 total;              /* total VFs associated with the PF */
237         u16 initial;            /* initial VFs associated with the PF */
238         u16 nr_virtfn;          /* number of VFs available */
239         u16 offset;             /* first VF Routing ID offset */
240         u16 stride;             /* following VF stride */
241         u32 pgsz;               /* page size for BAR alignment */
242         u8 link;                /* Function Dependency Link */
243         struct pci_dev *dev;    /* lowest numbered PF */
244         struct pci_dev *self;   /* this PF */
245         struct mutex lock;      /* lock for VF bus */
246         struct work_struct mtask; /* VF Migration task */
247         u8 __iomem *mstate;     /* VF Migration State Array */
248 };
249
250 /* Address Translation Service */
251 struct pci_ats {
252         int pos;        /* capability position */
253         int stu;        /* Smallest Translation Unit */
254         int qdep;       /* Invalidate Queue Depth */
255         int ref_cnt;    /* Physical Function reference count */
256         unsigned int is_enabled:1;      /* Enable bit is set */
257 };
258
259 #ifdef CONFIG_PCI_IOV
260 extern int pci_iov_init(struct pci_dev *dev);
261 extern void pci_iov_release(struct pci_dev *dev);
262 extern int pci_iov_resource_bar(struct pci_dev *dev, int resno,
263                                 enum pci_bar_type *type);
264 extern int pci_sriov_resource_alignment(struct pci_dev *dev, int resno);
265 extern void pci_restore_iov_state(struct pci_dev *dev);
266 extern int pci_iov_bus_range(struct pci_bus *bus);
267
268 extern int pci_enable_ats(struct pci_dev *dev, int ps);
269 extern void pci_disable_ats(struct pci_dev *dev);
270 extern int pci_ats_queue_depth(struct pci_dev *dev);
271 /**
272  * pci_ats_enabled - query the ATS status
273  * @dev: the PCI device
274  *
275  * Returns 1 if ATS capability is enabled, or 0 if not.
276  */
277 static inline int pci_ats_enabled(struct pci_dev *dev)
278 {
279         return dev->ats && dev->ats->is_enabled;
280 }
281 #else
282 static inline int pci_iov_init(struct pci_dev *dev)
283 {
284         return -ENODEV;
285 }
286 static inline void pci_iov_release(struct pci_dev *dev)
287
288 {
289 }
290 static inline int pci_iov_resource_bar(struct pci_dev *dev, int resno,
291                                        enum pci_bar_type *type)
292 {
293         return 0;
294 }
295 static inline void pci_restore_iov_state(struct pci_dev *dev)
296 {
297 }
298 static inline int pci_iov_bus_range(struct pci_bus *bus)
299 {
300         return 0;
301 }
302
303 static inline int pci_enable_ats(struct pci_dev *dev, int ps)
304 {
305         return -ENODEV;
306 }
307 static inline void pci_disable_ats(struct pci_dev *dev)
308 {
309 }
310 static inline int pci_ats_queue_depth(struct pci_dev *dev)
311 {
312         return -ENODEV;
313 }
314 static inline int pci_ats_enabled(struct pci_dev *dev)
315 {
316         return 0;
317 }
318 #endif /* CONFIG_PCI_IOV */
319
320 static inline int pci_resource_alignment(struct pci_dev *dev,
321                                          struct resource *res)
322 {
323 #ifdef CONFIG_PCI_IOV
324         int resno = res - dev->resource;
325
326         if (resno >= PCI_IOV_RESOURCES && resno <= PCI_IOV_RESOURCE_END)
327                 return pci_sriov_resource_alignment(dev, resno);
328 #endif
329         return resource_alignment(res);
330 }
331
332 extern void pci_enable_acs(struct pci_dev *dev);
333
334 struct pci_dev_reset_methods {
335         u16 vendor;
336         u16 device;
337         int (*reset)(struct pci_dev *dev, int probe);
338 };
339
340 #ifdef CONFIG_PCI_QUIRKS
341 extern int pci_dev_specific_reset(struct pci_dev *dev, int probe);
342 #else
343 static inline int pci_dev_specific_reset(struct pci_dev *dev, int probe)
344 {
345         return -ENOTTY;
346 }
347 #endif
348
349 #endif /* DRIVERS_PCI_H */