1698a322a7c461374eefbbca235a5064345d1ff4
[sfrench/cifs-2.6.git] / drivers / net / ethernet / mellanox / mlx5 / core / eswitch.h
1 /*
2  * Copyright (c) 2015, Mellanox Technologies, Ltd.  All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef __MLX5_ESWITCH_H__
34 #define __MLX5_ESWITCH_H__
35
36 #include <linux/if_ether.h>
37 #include <linux/if_link.h>
38 #include <net/devlink.h>
39 #include <linux/mlx5/device.h>
40 #include <linux/mlx5/eswitch.h>
41 #include <linux/mlx5/fs.h>
42 #include "lib/mpfs.h"
43
44 #ifdef CONFIG_MLX5_ESWITCH
45
46 #define MLX5_MAX_UC_PER_VPORT(dev) \
47         (1 << MLX5_CAP_GEN(dev, log_max_current_uc_list))
48
49 #define MLX5_MAX_MC_PER_VPORT(dev) \
50         (1 << MLX5_CAP_GEN(dev, log_max_current_mc_list))
51
52 #define FDB_UPLINK_VPORT 0xffff
53
54 #define MLX5_MIN_BW_SHARE 1
55
56 #define MLX5_RATE_TO_BW_SHARE(rate, divider, limit) \
57         min_t(u32, max_t(u32, (rate) / (divider), MLX5_MIN_BW_SHARE), limit)
58
59 #define mlx5_esw_has_fwd_fdb(dev) \
60         MLX5_CAP_ESW_FLOWTABLE(dev, fdb_multi_path_to_table)
61
62 #define FDB_MAX_CHAIN 3
63 #define FDB_MAX_PRIO 16
64
65 struct vport_ingress {
66         struct mlx5_flow_table *acl;
67         struct mlx5_flow_group *allow_untagged_spoofchk_grp;
68         struct mlx5_flow_group *allow_spoofchk_only_grp;
69         struct mlx5_flow_group *allow_untagged_only_grp;
70         struct mlx5_flow_group *drop_grp;
71         struct mlx5_flow_handle  *allow_rule;
72         struct mlx5_flow_handle  *drop_rule;
73         struct mlx5_fc           *drop_counter;
74 };
75
76 struct vport_egress {
77         struct mlx5_flow_table *acl;
78         struct mlx5_flow_group *allowed_vlans_grp;
79         struct mlx5_flow_group *drop_grp;
80         struct mlx5_flow_handle  *allowed_vlan;
81         struct mlx5_flow_handle  *drop_rule;
82         struct mlx5_fc           *drop_counter;
83 };
84
85 struct mlx5_vport_drop_stats {
86         u64 rx_dropped;
87         u64 tx_dropped;
88 };
89
90 struct mlx5_vport_info {
91         u8                      mac[ETH_ALEN];
92         u16                     vlan;
93         u8                      qos;
94         u64                     node_guid;
95         int                     link_state;
96         u32                     min_rate;
97         u32                     max_rate;
98         bool                    spoofchk;
99         bool                    trusted;
100 };
101
102 struct mlx5_vport {
103         struct mlx5_core_dev    *dev;
104         int                     vport;
105         struct hlist_head       uc_list[MLX5_L2_ADDR_HASH_SIZE];
106         struct hlist_head       mc_list[MLX5_L2_ADDR_HASH_SIZE];
107         struct mlx5_flow_handle *promisc_rule;
108         struct mlx5_flow_handle *allmulti_rule;
109         struct work_struct      vport_change_handler;
110
111         struct vport_ingress    ingress;
112         struct vport_egress     egress;
113
114         struct mlx5_vport_info  info;
115
116         struct {
117                 bool            enabled;
118                 u32             esw_tsar_ix;
119                 u32             bw_share;
120         } qos;
121
122         bool                    enabled;
123         u16                     enabled_events;
124 };
125
126 struct mlx5_eswitch_fdb {
127         union {
128                 struct legacy_fdb {
129                         struct mlx5_flow_table *fdb;
130                         struct mlx5_flow_group *addr_grp;
131                         struct mlx5_flow_group *allmulti_grp;
132                         struct mlx5_flow_group *promisc_grp;
133                 } legacy;
134
135                 struct offloads_fdb {
136                         struct mlx5_flow_table *fast_fdb;
137                         struct mlx5_flow_table *fwd_fdb;
138                         struct mlx5_flow_table *slow_fdb;
139                         struct mlx5_flow_group *send_to_vport_grp;
140                         struct mlx5_flow_group *miss_grp;
141                         struct mlx5_flow_handle *miss_rule_uni;
142                         struct mlx5_flow_handle *miss_rule_multi;
143                         int vlan_push_pop_refcount;
144                 } offloads;
145         };
146 };
147
148 struct mlx5_esw_offload {
149         struct mlx5_flow_table *ft_offloads;
150         struct mlx5_flow_group *vport_rx_group;
151         struct mlx5_eswitch_rep *vport_reps;
152         DECLARE_HASHTABLE(encap_tbl, 8);
153         DECLARE_HASHTABLE(mod_hdr_tbl, 8);
154         u8 inline_mode;
155         u64 num_flows;
156         u8 encap;
157 };
158
159 /* E-Switch MC FDB table hash node */
160 struct esw_mc_addr { /* SRIOV only */
161         struct l2addr_node     node;
162         struct mlx5_flow_handle *uplink_rule; /* Forward to uplink rule */
163         u32                    refcnt;
164 };
165
166 struct mlx5_eswitch {
167         struct mlx5_core_dev    *dev;
168         struct mlx5_eswitch_fdb fdb_table;
169         struct hlist_head       mc_table[MLX5_L2_ADDR_HASH_SIZE];
170         struct workqueue_struct *work_queue;
171         struct mlx5_vport       *vports;
172         int                     total_vports;
173         int                     enabled_vports;
174         /* Synchronize between vport change events
175          * and async SRIOV admin state changes
176          */
177         struct mutex            state_lock;
178         struct esw_mc_addr      mc_promisc;
179
180         struct {
181                 bool            enabled;
182                 u32             root_tsar_id;
183         } qos;
184
185         struct mlx5_esw_offload offloads;
186         int                     mode;
187 };
188
189 void esw_offloads_cleanup(struct mlx5_eswitch *esw, int nvports);
190 int esw_offloads_init(struct mlx5_eswitch *esw, int nvports);
191 void esw_offloads_cleanup_reps(struct mlx5_eswitch *esw);
192 int esw_offloads_init_reps(struct mlx5_eswitch *esw);
193
194 /* E-Switch API */
195 int mlx5_eswitch_init(struct mlx5_core_dev *dev);
196 void mlx5_eswitch_cleanup(struct mlx5_eswitch *esw);
197 void mlx5_eswitch_vport_event(struct mlx5_eswitch *esw, struct mlx5_eqe *eqe);
198 int mlx5_eswitch_enable_sriov(struct mlx5_eswitch *esw, int nvfs, int mode);
199 void mlx5_eswitch_disable_sriov(struct mlx5_eswitch *esw);
200 int mlx5_eswitch_set_vport_mac(struct mlx5_eswitch *esw,
201                                int vport, u8 mac[ETH_ALEN]);
202 int mlx5_eswitch_set_vport_state(struct mlx5_eswitch *esw,
203                                  int vport, int link_state);
204 int mlx5_eswitch_set_vport_vlan(struct mlx5_eswitch *esw,
205                                 int vport, u16 vlan, u8 qos);
206 int mlx5_eswitch_set_vport_spoofchk(struct mlx5_eswitch *esw,
207                                     int vport, bool spoofchk);
208 int mlx5_eswitch_set_vport_trust(struct mlx5_eswitch *esw,
209                                  int vport_num, bool setting);
210 int mlx5_eswitch_set_vport_rate(struct mlx5_eswitch *esw, int vport,
211                                 u32 max_rate, u32 min_rate);
212 int mlx5_eswitch_get_vport_config(struct mlx5_eswitch *esw,
213                                   int vport, struct ifla_vf_info *ivi);
214 int mlx5_eswitch_get_vport_stats(struct mlx5_eswitch *esw,
215                                  int vport,
216                                  struct ifla_vf_stats *vf_stats);
217 void mlx5_eswitch_del_send_to_vport_rule(struct mlx5_flow_handle *rule);
218
219 struct mlx5_flow_spec;
220 struct mlx5_esw_flow_attr;
221
222 struct mlx5_flow_handle *
223 mlx5_eswitch_add_offloaded_rule(struct mlx5_eswitch *esw,
224                                 struct mlx5_flow_spec *spec,
225                                 struct mlx5_esw_flow_attr *attr);
226 struct mlx5_flow_handle *
227 mlx5_eswitch_add_fwd_rule(struct mlx5_eswitch *esw,
228                           struct mlx5_flow_spec *spec,
229                           struct mlx5_esw_flow_attr *attr);
230 void
231 mlx5_eswitch_del_offloaded_rule(struct mlx5_eswitch *esw,
232                                 struct mlx5_flow_handle *rule,
233                                 struct mlx5_esw_flow_attr *attr);
234
235 struct mlx5_flow_handle *
236 mlx5_eswitch_create_vport_rx_rule(struct mlx5_eswitch *esw, int vport,
237                                   struct mlx5_flow_destination *dest);
238
239 enum {
240         SET_VLAN_STRIP  = BIT(0),
241         SET_VLAN_INSERT = BIT(1)
242 };
243
244 enum mlx5_flow_match_level {
245         MLX5_MATCH_NONE = MLX5_INLINE_MODE_NONE,
246         MLX5_MATCH_L2   = MLX5_INLINE_MODE_L2,
247         MLX5_MATCH_L3   = MLX5_INLINE_MODE_IP,
248         MLX5_MATCH_L4   = MLX5_INLINE_MODE_TCP_UDP,
249 };
250
251 /* current maximum for flow based vport multicasting */
252 #define MLX5_MAX_FLOW_FWD_VPORTS 2
253
254 struct mlx5_esw_flow_attr {
255         struct mlx5_eswitch_rep *in_rep;
256         struct mlx5_eswitch_rep *out_rep[MLX5_MAX_FLOW_FWD_VPORTS];
257         struct mlx5_core_dev    *out_mdev[MLX5_MAX_FLOW_FWD_VPORTS];
258         struct mlx5_core_dev    *in_mdev;
259
260         int mirror_count;
261         int out_count;
262
263         int     action;
264         __be16  vlan_proto[MLX5_FS_VLAN_DEPTH];
265         u16     vlan_vid[MLX5_FS_VLAN_DEPTH];
266         u8      vlan_prio[MLX5_FS_VLAN_DEPTH];
267         u8      total_vlan;
268         bool    vlan_handled;
269         u32     encap_id;
270         u32     mod_hdr_id;
271         u8      match_level;
272         struct mlx5_fc *counter;
273         struct mlx5e_tc_flow_parse_attr *parse_attr;
274 };
275
276 int mlx5_devlink_eswitch_mode_set(struct devlink *devlink, u16 mode,
277                                   struct netlink_ext_ack *extack);
278 int mlx5_devlink_eswitch_mode_get(struct devlink *devlink, u16 *mode);
279 int mlx5_devlink_eswitch_inline_mode_set(struct devlink *devlink, u8 mode,
280                                          struct netlink_ext_ack *extack);
281 int mlx5_devlink_eswitch_inline_mode_get(struct devlink *devlink, u8 *mode);
282 int mlx5_eswitch_inline_mode_get(struct mlx5_eswitch *esw, int nvfs, u8 *mode);
283 int mlx5_devlink_eswitch_encap_mode_set(struct devlink *devlink, u8 encap,
284                                         struct netlink_ext_ack *extack);
285 int mlx5_devlink_eswitch_encap_mode_get(struct devlink *devlink, u8 *encap);
286 void *mlx5_eswitch_get_uplink_priv(struct mlx5_eswitch *esw, u8 rep_type);
287
288 int mlx5_eswitch_add_vlan_action(struct mlx5_eswitch *esw,
289                                  struct mlx5_esw_flow_attr *attr);
290 int mlx5_eswitch_del_vlan_action(struct mlx5_eswitch *esw,
291                                  struct mlx5_esw_flow_attr *attr);
292 int __mlx5_eswitch_set_vport_vlan(struct mlx5_eswitch *esw,
293                                   int vport, u16 vlan, u8 qos, u8 set_flags);
294
295 static inline bool mlx5_eswitch_vlan_actions_supported(struct mlx5_core_dev *dev,
296                                                        u8 vlan_depth)
297 {
298         bool ret = MLX5_CAP_ESW_FLOWTABLE_FDB(dev, pop_vlan) &&
299                    MLX5_CAP_ESW_FLOWTABLE_FDB(dev, push_vlan);
300
301         if (vlan_depth == 1)
302                 return ret;
303
304         return  ret && MLX5_CAP_ESW_FLOWTABLE_FDB(dev, pop_vlan_2) &&
305                 MLX5_CAP_ESW_FLOWTABLE_FDB(dev, push_vlan_2);
306 }
307
308 #define MLX5_DEBUG_ESWITCH_MASK BIT(3)
309
310 #define esw_info(dev, format, ...)                              \
311         pr_info("(%s): E-Switch: " format, (dev)->priv.name, ##__VA_ARGS__)
312
313 #define esw_warn(dev, format, ...)                              \
314         pr_warn("(%s): E-Switch: " format, (dev)->priv.name, ##__VA_ARGS__)
315
316 #define esw_debug(dev, format, ...)                             \
317         mlx5_core_dbg_mask(dev, MLX5_DEBUG_ESWITCH_MASK, format, ##__VA_ARGS__)
318 #else  /* CONFIG_MLX5_ESWITCH */
319 /* eswitch API stubs */
320 static inline int  mlx5_eswitch_init(struct mlx5_core_dev *dev) { return 0; }
321 static inline void mlx5_eswitch_cleanup(struct mlx5_eswitch *esw) {}
322 static inline void mlx5_eswitch_vport_event(struct mlx5_eswitch *esw, struct mlx5_eqe *eqe) {}
323 static inline int  mlx5_eswitch_enable_sriov(struct mlx5_eswitch *esw, int nvfs, int mode) { return 0; }
324 static inline void mlx5_eswitch_disable_sriov(struct mlx5_eswitch *esw) {}
325
326 #define FDB_MAX_CHAIN 1
327 #define FDB_MAX_PRIO 1
328
329 #endif /* CONFIG_MLX5_ESWITCH */
330
331 #endif /* __MLX5_ESWITCH_H__ */