ec7784189dc28432fdca5f407d3416a25a64f32d
[sfrench/cifs-2.6.git] / drivers / net / ethernet / mellanox / mlx5 / core / en_stats.c
1 /*
2  * Copyright (c) 2017, Mellanox Technologies, Ltd.  All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #include "en.h"
34 #include "en_accel/ipsec.h"
35 #include "en_accel/tls.h"
36
37 static const struct counter_desc sw_stats_desc[] = {
38         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_packets) },
39         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_bytes) },
40         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_packets) },
41         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_bytes) },
42         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_tso_packets) },
43         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_tso_bytes) },
44         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_tso_inner_packets) },
45         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_tso_inner_bytes) },
46         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_added_vlan_packets) },
47
48 #ifdef CONFIG_MLX5_EN_TLS
49         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_tls_ooo) },
50         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_tls_resync_bytes) },
51 #endif
52
53         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_lro_packets) },
54         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_lro_bytes) },
55         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_removed_vlan_packets) },
56         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_csum_unnecessary) },
57         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_csum_none) },
58         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_csum_complete) },
59         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_csum_unnecessary_inner) },
60         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_xdp_drop) },
61         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_xdp_tx) },
62         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_xdp_tx_cqe) },
63         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_xdp_tx_full) },
64         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_csum_none) },
65         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_csum_partial) },
66         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_csum_partial_inner) },
67         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_queue_stopped) },
68         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_queue_dropped) },
69         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_xmit_more) },
70         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_recover) },
71         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_cqes) },
72         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_queue_wake) },
73         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_udp_seg_rem) },
74         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, tx_cqe_err) },
75         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_wqe_err) },
76         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_mpwqe_filler) },
77         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_buff_alloc_err) },
78         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_cqe_compress_blks) },
79         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_cqe_compress_pkts) },
80         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_page_reuse) },
81         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_cache_reuse) },
82         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_cache_full) },
83         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_cache_empty) },
84         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_cache_busy) },
85         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, rx_cache_waive) },
86         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, ch_poll) },
87         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, ch_arm) },
88         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, ch_aff_change) },
89         { MLX5E_DECLARE_STAT(struct mlx5e_sw_stats, ch_eq_rearm) },
90 };
91
92 #define NUM_SW_COUNTERS                 ARRAY_SIZE(sw_stats_desc)
93
94 static int mlx5e_grp_sw_get_num_stats(struct mlx5e_priv *priv)
95 {
96         return NUM_SW_COUNTERS;
97 }
98
99 static int mlx5e_grp_sw_fill_strings(struct mlx5e_priv *priv, u8 *data, int idx)
100 {
101         int i;
102
103         for (i = 0; i < NUM_SW_COUNTERS; i++)
104                 strcpy(data + (idx++) * ETH_GSTRING_LEN, sw_stats_desc[i].format);
105         return idx;
106 }
107
108 static int mlx5e_grp_sw_fill_stats(struct mlx5e_priv *priv, u64 *data, int idx)
109 {
110         int i;
111
112         for (i = 0; i < NUM_SW_COUNTERS; i++)
113                 data[idx++] = MLX5E_READ_CTR64_CPU(&priv->stats.sw, sw_stats_desc, i);
114         return idx;
115 }
116
117 void mlx5e_grp_sw_update_stats(struct mlx5e_priv *priv)
118 {
119         struct mlx5e_sw_stats temp, *s = &temp;
120         int i;
121
122         memset(s, 0, sizeof(*s));
123
124         for (i = 0; i < priv->profile->max_nch(priv->mdev); i++) {
125                 struct mlx5e_channel_stats *channel_stats =
126                         &priv->channel_stats[i];
127                 struct mlx5e_rq_stats *rq_stats = &channel_stats->rq;
128                 struct mlx5e_ch_stats *ch_stats = &channel_stats->ch;
129                 int j;
130
131                 s->rx_packets   += rq_stats->packets;
132                 s->rx_bytes     += rq_stats->bytes;
133                 s->rx_lro_packets += rq_stats->lro_packets;
134                 s->rx_lro_bytes += rq_stats->lro_bytes;
135                 s->rx_removed_vlan_packets += rq_stats->removed_vlan_packets;
136                 s->rx_csum_none += rq_stats->csum_none;
137                 s->rx_csum_complete += rq_stats->csum_complete;
138                 s->rx_csum_unnecessary += rq_stats->csum_unnecessary;
139                 s->rx_csum_unnecessary_inner += rq_stats->csum_unnecessary_inner;
140                 s->rx_xdp_drop += rq_stats->xdp_drop;
141                 s->rx_xdp_tx += rq_stats->xdp_tx;
142                 s->rx_xdp_tx_cqe  += rq_stats->xdp_tx_cqe;
143                 s->rx_xdp_tx_full += rq_stats->xdp_tx_full;
144                 s->rx_wqe_err   += rq_stats->wqe_err;
145                 s->rx_mpwqe_filler += rq_stats->mpwqe_filler;
146                 s->rx_buff_alloc_err += rq_stats->buff_alloc_err;
147                 s->rx_cqe_compress_blks += rq_stats->cqe_compress_blks;
148                 s->rx_cqe_compress_pkts += rq_stats->cqe_compress_pkts;
149                 s->rx_page_reuse  += rq_stats->page_reuse;
150                 s->rx_cache_reuse += rq_stats->cache_reuse;
151                 s->rx_cache_full  += rq_stats->cache_full;
152                 s->rx_cache_empty += rq_stats->cache_empty;
153                 s->rx_cache_busy  += rq_stats->cache_busy;
154                 s->rx_cache_waive += rq_stats->cache_waive;
155                 s->ch_poll        += ch_stats->poll;
156                 s->ch_arm         += ch_stats->arm;
157                 s->ch_aff_change  += ch_stats->aff_change;
158                 s->ch_eq_rearm += ch_stats->eq_rearm;
159
160                 for (j = 0; j < priv->max_opened_tc; j++) {
161                         struct mlx5e_sq_stats *sq_stats = &channel_stats->sq[j];
162
163                         s->tx_packets           += sq_stats->packets;
164                         s->tx_bytes             += sq_stats->bytes;
165                         s->tx_tso_packets       += sq_stats->tso_packets;
166                         s->tx_tso_bytes         += sq_stats->tso_bytes;
167                         s->tx_tso_inner_packets += sq_stats->tso_inner_packets;
168                         s->tx_tso_inner_bytes   += sq_stats->tso_inner_bytes;
169                         s->tx_added_vlan_packets += sq_stats->added_vlan_packets;
170                         s->tx_queue_stopped     += sq_stats->stopped;
171                         s->tx_queue_wake        += sq_stats->wake;
172                         s->tx_udp_seg_rem       += sq_stats->udp_seg_rem;
173                         s->tx_queue_dropped     += sq_stats->dropped;
174                         s->tx_cqe_err           += sq_stats->cqe_err;
175                         s->tx_recover           += sq_stats->recover;
176                         s->tx_xmit_more         += sq_stats->xmit_more;
177                         s->tx_csum_partial_inner += sq_stats->csum_partial_inner;
178                         s->tx_csum_none         += sq_stats->csum_none;
179                         s->tx_csum_partial      += sq_stats->csum_partial;
180 #ifdef CONFIG_MLX5_EN_TLS
181                         s->tx_tls_ooo           += sq_stats->tls_ooo;
182                         s->tx_tls_resync_bytes  += sq_stats->tls_resync_bytes;
183 #endif
184                         s->tx_cqes              += sq_stats->cqes;
185                 }
186         }
187
188         memcpy(&priv->stats.sw, s, sizeof(*s));
189 }
190
191 static const struct counter_desc q_stats_desc[] = {
192         { MLX5E_DECLARE_STAT(struct mlx5e_qcounter_stats, rx_out_of_buffer) },
193 };
194
195 static const struct counter_desc drop_rq_stats_desc[] = {
196         { MLX5E_DECLARE_STAT(struct mlx5e_qcounter_stats, rx_if_down_packets) },
197 };
198
199 #define NUM_Q_COUNTERS                  ARRAY_SIZE(q_stats_desc)
200 #define NUM_DROP_RQ_COUNTERS            ARRAY_SIZE(drop_rq_stats_desc)
201
202 static int mlx5e_grp_q_get_num_stats(struct mlx5e_priv *priv)
203 {
204         int num_stats = 0;
205
206         if (priv->q_counter)
207                 num_stats += NUM_Q_COUNTERS;
208
209         if (priv->drop_rq_q_counter)
210                 num_stats += NUM_DROP_RQ_COUNTERS;
211
212         return num_stats;
213 }
214
215 static int mlx5e_grp_q_fill_strings(struct mlx5e_priv *priv, u8 *data, int idx)
216 {
217         int i;
218
219         for (i = 0; i < NUM_Q_COUNTERS && priv->q_counter; i++)
220                 strcpy(data + (idx++) * ETH_GSTRING_LEN,
221                        q_stats_desc[i].format);
222
223         for (i = 0; i < NUM_DROP_RQ_COUNTERS && priv->drop_rq_q_counter; i++)
224                 strcpy(data + (idx++) * ETH_GSTRING_LEN,
225                        drop_rq_stats_desc[i].format);
226
227         return idx;
228 }
229
230 static int mlx5e_grp_q_fill_stats(struct mlx5e_priv *priv, u64 *data, int idx)
231 {
232         int i;
233
234         for (i = 0; i < NUM_Q_COUNTERS && priv->q_counter; i++)
235                 data[idx++] = MLX5E_READ_CTR32_CPU(&priv->stats.qcnt,
236                                                    q_stats_desc, i);
237         for (i = 0; i < NUM_DROP_RQ_COUNTERS && priv->drop_rq_q_counter; i++)
238                 data[idx++] = MLX5E_READ_CTR32_CPU(&priv->stats.qcnt,
239                                                    drop_rq_stats_desc, i);
240         return idx;
241 }
242
243 static void mlx5e_grp_q_update_stats(struct mlx5e_priv *priv)
244 {
245         struct mlx5e_qcounter_stats *qcnt = &priv->stats.qcnt;
246         u32 out[MLX5_ST_SZ_DW(query_q_counter_out)];
247
248         if (priv->q_counter &&
249             !mlx5_core_query_q_counter(priv->mdev, priv->q_counter, 0, out,
250                                        sizeof(out)))
251                 qcnt->rx_out_of_buffer = MLX5_GET(query_q_counter_out,
252                                                   out, out_of_buffer);
253         if (priv->drop_rq_q_counter &&
254             !mlx5_core_query_q_counter(priv->mdev, priv->drop_rq_q_counter, 0,
255                                        out, sizeof(out)))
256                 qcnt->rx_if_down_packets = MLX5_GET(query_q_counter_out, out,
257                                                     out_of_buffer);
258 }
259
260 #define VNIC_ENV_OFF(c) MLX5_BYTE_OFF(query_vnic_env_out, c)
261 static const struct counter_desc vnic_env_stats_desc[] = {
262         { "rx_steer_missed_packets",
263                 VNIC_ENV_OFF(vport_env.nic_receive_steering_discard) },
264 };
265
266 #define NUM_VNIC_ENV_COUNTERS           ARRAY_SIZE(vnic_env_stats_desc)
267
268 static int mlx5e_grp_vnic_env_get_num_stats(struct mlx5e_priv *priv)
269 {
270         return MLX5_CAP_GEN(priv->mdev, nic_receive_steering_discard) ?
271                 NUM_VNIC_ENV_COUNTERS : 0;
272 }
273
274 static int mlx5e_grp_vnic_env_fill_strings(struct mlx5e_priv *priv, u8 *data,
275                                            int idx)
276 {
277         int i;
278
279         if (!MLX5_CAP_GEN(priv->mdev, nic_receive_steering_discard))
280                 return idx;
281
282         for (i = 0; i < NUM_VNIC_ENV_COUNTERS; i++)
283                 strcpy(data + (idx++) * ETH_GSTRING_LEN,
284                        vnic_env_stats_desc[i].format);
285         return idx;
286 }
287
288 static int mlx5e_grp_vnic_env_fill_stats(struct mlx5e_priv *priv, u64 *data,
289                                          int idx)
290 {
291         int i;
292
293         if (!MLX5_CAP_GEN(priv->mdev, nic_receive_steering_discard))
294                 return idx;
295
296         for (i = 0; i < NUM_VNIC_ENV_COUNTERS; i++)
297                 data[idx++] = MLX5E_READ_CTR64_BE(priv->stats.vnic.query_vnic_env_out,
298                                                   vnic_env_stats_desc, i);
299         return idx;
300 }
301
302 static void mlx5e_grp_vnic_env_update_stats(struct mlx5e_priv *priv)
303 {
304         u32 *out = (u32 *)priv->stats.vnic.query_vnic_env_out;
305         int outlen = MLX5_ST_SZ_BYTES(query_vnic_env_out);
306         u32 in[MLX5_ST_SZ_DW(query_vnic_env_in)] = {0};
307         struct mlx5_core_dev *mdev = priv->mdev;
308
309         if (!MLX5_CAP_GEN(priv->mdev, nic_receive_steering_discard))
310                 return;
311
312         MLX5_SET(query_vnic_env_in, in, opcode,
313                  MLX5_CMD_OP_QUERY_VNIC_ENV);
314         MLX5_SET(query_vnic_env_in, in, op_mod, 0);
315         MLX5_SET(query_vnic_env_in, in, other_vport, 0);
316         mlx5_cmd_exec(mdev, in, sizeof(in), out, outlen);
317 }
318
319 #define VPORT_COUNTER_OFF(c) MLX5_BYTE_OFF(query_vport_counter_out, c)
320 static const struct counter_desc vport_stats_desc[] = {
321         { "rx_vport_unicast_packets",
322                 VPORT_COUNTER_OFF(received_eth_unicast.packets) },
323         { "rx_vport_unicast_bytes",
324                 VPORT_COUNTER_OFF(received_eth_unicast.octets) },
325         { "tx_vport_unicast_packets",
326                 VPORT_COUNTER_OFF(transmitted_eth_unicast.packets) },
327         { "tx_vport_unicast_bytes",
328                 VPORT_COUNTER_OFF(transmitted_eth_unicast.octets) },
329         { "rx_vport_multicast_packets",
330                 VPORT_COUNTER_OFF(received_eth_multicast.packets) },
331         { "rx_vport_multicast_bytes",
332                 VPORT_COUNTER_OFF(received_eth_multicast.octets) },
333         { "tx_vport_multicast_packets",
334                 VPORT_COUNTER_OFF(transmitted_eth_multicast.packets) },
335         { "tx_vport_multicast_bytes",
336                 VPORT_COUNTER_OFF(transmitted_eth_multicast.octets) },
337         { "rx_vport_broadcast_packets",
338                 VPORT_COUNTER_OFF(received_eth_broadcast.packets) },
339         { "rx_vport_broadcast_bytes",
340                 VPORT_COUNTER_OFF(received_eth_broadcast.octets) },
341         { "tx_vport_broadcast_packets",
342                 VPORT_COUNTER_OFF(transmitted_eth_broadcast.packets) },
343         { "tx_vport_broadcast_bytes",
344                 VPORT_COUNTER_OFF(transmitted_eth_broadcast.octets) },
345         { "rx_vport_rdma_unicast_packets",
346                 VPORT_COUNTER_OFF(received_ib_unicast.packets) },
347         { "rx_vport_rdma_unicast_bytes",
348                 VPORT_COUNTER_OFF(received_ib_unicast.octets) },
349         { "tx_vport_rdma_unicast_packets",
350                 VPORT_COUNTER_OFF(transmitted_ib_unicast.packets) },
351         { "tx_vport_rdma_unicast_bytes",
352                 VPORT_COUNTER_OFF(transmitted_ib_unicast.octets) },
353         { "rx_vport_rdma_multicast_packets",
354                 VPORT_COUNTER_OFF(received_ib_multicast.packets) },
355         { "rx_vport_rdma_multicast_bytes",
356                 VPORT_COUNTER_OFF(received_ib_multicast.octets) },
357         { "tx_vport_rdma_multicast_packets",
358                 VPORT_COUNTER_OFF(transmitted_ib_multicast.packets) },
359         { "tx_vport_rdma_multicast_bytes",
360                 VPORT_COUNTER_OFF(transmitted_ib_multicast.octets) },
361 };
362
363 #define NUM_VPORT_COUNTERS              ARRAY_SIZE(vport_stats_desc)
364
365 static int mlx5e_grp_vport_get_num_stats(struct mlx5e_priv *priv)
366 {
367         return NUM_VPORT_COUNTERS;
368 }
369
370 static int mlx5e_grp_vport_fill_strings(struct mlx5e_priv *priv, u8 *data,
371                                         int idx)
372 {
373         int i;
374
375         for (i = 0; i < NUM_VPORT_COUNTERS; i++)
376                 strcpy(data + (idx++) * ETH_GSTRING_LEN, vport_stats_desc[i].format);
377         return idx;
378 }
379
380 static int mlx5e_grp_vport_fill_stats(struct mlx5e_priv *priv, u64 *data,
381                                       int idx)
382 {
383         int i;
384
385         for (i = 0; i < NUM_VPORT_COUNTERS; i++)
386                 data[idx++] = MLX5E_READ_CTR64_BE(priv->stats.vport.query_vport_out,
387                                                   vport_stats_desc, i);
388         return idx;
389 }
390
391 static void mlx5e_grp_vport_update_stats(struct mlx5e_priv *priv)
392 {
393         int outlen = MLX5_ST_SZ_BYTES(query_vport_counter_out);
394         u32 *out = (u32 *)priv->stats.vport.query_vport_out;
395         u32 in[MLX5_ST_SZ_DW(query_vport_counter_in)] = {0};
396         struct mlx5_core_dev *mdev = priv->mdev;
397
398         MLX5_SET(query_vport_counter_in, in, opcode, MLX5_CMD_OP_QUERY_VPORT_COUNTER);
399         MLX5_SET(query_vport_counter_in, in, op_mod, 0);
400         MLX5_SET(query_vport_counter_in, in, other_vport, 0);
401         mlx5_cmd_exec(mdev, in, sizeof(in), out, outlen);
402 }
403
404 #define PPORT_802_3_OFF(c) \
405         MLX5_BYTE_OFF(ppcnt_reg, \
406                       counter_set.eth_802_3_cntrs_grp_data_layout.c##_high)
407 static const struct counter_desc pport_802_3_stats_desc[] = {
408         { "tx_packets_phy", PPORT_802_3_OFF(a_frames_transmitted_ok) },
409         { "rx_packets_phy", PPORT_802_3_OFF(a_frames_received_ok) },
410         { "rx_crc_errors_phy", PPORT_802_3_OFF(a_frame_check_sequence_errors) },
411         { "tx_bytes_phy", PPORT_802_3_OFF(a_octets_transmitted_ok) },
412         { "rx_bytes_phy", PPORT_802_3_OFF(a_octets_received_ok) },
413         { "tx_multicast_phy", PPORT_802_3_OFF(a_multicast_frames_xmitted_ok) },
414         { "tx_broadcast_phy", PPORT_802_3_OFF(a_broadcast_frames_xmitted_ok) },
415         { "rx_multicast_phy", PPORT_802_3_OFF(a_multicast_frames_received_ok) },
416         { "rx_broadcast_phy", PPORT_802_3_OFF(a_broadcast_frames_received_ok) },
417         { "rx_in_range_len_errors_phy", PPORT_802_3_OFF(a_in_range_length_errors) },
418         { "rx_out_of_range_len_phy", PPORT_802_3_OFF(a_out_of_range_length_field) },
419         { "rx_oversize_pkts_phy", PPORT_802_3_OFF(a_frame_too_long_errors) },
420         { "rx_symbol_err_phy", PPORT_802_3_OFF(a_symbol_error_during_carrier) },
421         { "tx_mac_control_phy", PPORT_802_3_OFF(a_mac_control_frames_transmitted) },
422         { "rx_mac_control_phy", PPORT_802_3_OFF(a_mac_control_frames_received) },
423         { "rx_unsupported_op_phy", PPORT_802_3_OFF(a_unsupported_opcodes_received) },
424         { "rx_pause_ctrl_phy", PPORT_802_3_OFF(a_pause_mac_ctrl_frames_received) },
425         { "tx_pause_ctrl_phy", PPORT_802_3_OFF(a_pause_mac_ctrl_frames_transmitted) },
426 };
427
428 #define NUM_PPORT_802_3_COUNTERS        ARRAY_SIZE(pport_802_3_stats_desc)
429
430 static int mlx5e_grp_802_3_get_num_stats(struct mlx5e_priv *priv)
431 {
432         return NUM_PPORT_802_3_COUNTERS;
433 }
434
435 static int mlx5e_grp_802_3_fill_strings(struct mlx5e_priv *priv, u8 *data,
436                                         int idx)
437 {
438         int i;
439
440         for (i = 0; i < NUM_PPORT_802_3_COUNTERS; i++)
441                 strcpy(data + (idx++) * ETH_GSTRING_LEN, pport_802_3_stats_desc[i].format);
442         return idx;
443 }
444
445 static int mlx5e_grp_802_3_fill_stats(struct mlx5e_priv *priv, u64 *data,
446                                       int idx)
447 {
448         int i;
449
450         for (i = 0; i < NUM_PPORT_802_3_COUNTERS; i++)
451                 data[idx++] = MLX5E_READ_CTR64_BE(&priv->stats.pport.IEEE_802_3_counters,
452                                                   pport_802_3_stats_desc, i);
453         return idx;
454 }
455
456 static void mlx5e_grp_802_3_update_stats(struct mlx5e_priv *priv)
457 {
458         struct mlx5e_pport_stats *pstats = &priv->stats.pport;
459         struct mlx5_core_dev *mdev = priv->mdev;
460         u32 in[MLX5_ST_SZ_DW(ppcnt_reg)] = {0};
461         int sz = MLX5_ST_SZ_BYTES(ppcnt_reg);
462         void *out;
463
464         MLX5_SET(ppcnt_reg, in, local_port, 1);
465         out = pstats->IEEE_802_3_counters;
466         MLX5_SET(ppcnt_reg, in, grp, MLX5_IEEE_802_3_COUNTERS_GROUP);
467         mlx5_core_access_reg(mdev, in, sz, out, sz, MLX5_REG_PPCNT, 0, 0);
468 }
469
470 #define PPORT_2863_OFF(c) \
471         MLX5_BYTE_OFF(ppcnt_reg, \
472                       counter_set.eth_2863_cntrs_grp_data_layout.c##_high)
473 static const struct counter_desc pport_2863_stats_desc[] = {
474         { "rx_discards_phy", PPORT_2863_OFF(if_in_discards) },
475         { "tx_discards_phy", PPORT_2863_OFF(if_out_discards) },
476         { "tx_errors_phy", PPORT_2863_OFF(if_out_errors) },
477 };
478
479 #define NUM_PPORT_2863_COUNTERS         ARRAY_SIZE(pport_2863_stats_desc)
480
481 static int mlx5e_grp_2863_get_num_stats(struct mlx5e_priv *priv)
482 {
483         return NUM_PPORT_2863_COUNTERS;
484 }
485
486 static int mlx5e_grp_2863_fill_strings(struct mlx5e_priv *priv, u8 *data,
487                                        int idx)
488 {
489         int i;
490
491         for (i = 0; i < NUM_PPORT_2863_COUNTERS; i++)
492                 strcpy(data + (idx++) * ETH_GSTRING_LEN, pport_2863_stats_desc[i].format);
493         return idx;
494 }
495
496 static int mlx5e_grp_2863_fill_stats(struct mlx5e_priv *priv, u64 *data,
497                                      int idx)
498 {
499         int i;
500
501         for (i = 0; i < NUM_PPORT_2863_COUNTERS; i++)
502                 data[idx++] = MLX5E_READ_CTR64_BE(&priv->stats.pport.RFC_2863_counters,
503                                                   pport_2863_stats_desc, i);
504         return idx;
505 }
506
507 static void mlx5e_grp_2863_update_stats(struct mlx5e_priv *priv)
508 {
509         struct mlx5e_pport_stats *pstats = &priv->stats.pport;
510         struct mlx5_core_dev *mdev = priv->mdev;
511         u32 in[MLX5_ST_SZ_DW(ppcnt_reg)] = {0};
512         int sz = MLX5_ST_SZ_BYTES(ppcnt_reg);
513         void *out;
514
515         MLX5_SET(ppcnt_reg, in, local_port, 1);
516         out = pstats->RFC_2863_counters;
517         MLX5_SET(ppcnt_reg, in, grp, MLX5_RFC_2863_COUNTERS_GROUP);
518         mlx5_core_access_reg(mdev, in, sz, out, sz, MLX5_REG_PPCNT, 0, 0);
519 }
520
521 #define PPORT_2819_OFF(c) \
522         MLX5_BYTE_OFF(ppcnt_reg, \
523                       counter_set.eth_2819_cntrs_grp_data_layout.c##_high)
524 static const struct counter_desc pport_2819_stats_desc[] = {
525         { "rx_undersize_pkts_phy", PPORT_2819_OFF(ether_stats_undersize_pkts) },
526         { "rx_fragments_phy", PPORT_2819_OFF(ether_stats_fragments) },
527         { "rx_jabbers_phy", PPORT_2819_OFF(ether_stats_jabbers) },
528         { "rx_64_bytes_phy", PPORT_2819_OFF(ether_stats_pkts64octets) },
529         { "rx_65_to_127_bytes_phy", PPORT_2819_OFF(ether_stats_pkts65to127octets) },
530         { "rx_128_to_255_bytes_phy", PPORT_2819_OFF(ether_stats_pkts128to255octets) },
531         { "rx_256_to_511_bytes_phy", PPORT_2819_OFF(ether_stats_pkts256to511octets) },
532         { "rx_512_to_1023_bytes_phy", PPORT_2819_OFF(ether_stats_pkts512to1023octets) },
533         { "rx_1024_to_1518_bytes_phy", PPORT_2819_OFF(ether_stats_pkts1024to1518octets) },
534         { "rx_1519_to_2047_bytes_phy", PPORT_2819_OFF(ether_stats_pkts1519to2047octets) },
535         { "rx_2048_to_4095_bytes_phy", PPORT_2819_OFF(ether_stats_pkts2048to4095octets) },
536         { "rx_4096_to_8191_bytes_phy", PPORT_2819_OFF(ether_stats_pkts4096to8191octets) },
537         { "rx_8192_to_10239_bytes_phy", PPORT_2819_OFF(ether_stats_pkts8192to10239octets) },
538 };
539
540 #define NUM_PPORT_2819_COUNTERS         ARRAY_SIZE(pport_2819_stats_desc)
541
542 static int mlx5e_grp_2819_get_num_stats(struct mlx5e_priv *priv)
543 {
544         return NUM_PPORT_2819_COUNTERS;
545 }
546
547 static int mlx5e_grp_2819_fill_strings(struct mlx5e_priv *priv, u8 *data,
548                                        int idx)
549 {
550         int i;
551
552         for (i = 0; i < NUM_PPORT_2819_COUNTERS; i++)
553                 strcpy(data + (idx++) * ETH_GSTRING_LEN, pport_2819_stats_desc[i].format);
554         return idx;
555 }
556
557 static int mlx5e_grp_2819_fill_stats(struct mlx5e_priv *priv, u64 *data,
558                                      int idx)
559 {
560         int i;
561
562         for (i = 0; i < NUM_PPORT_2819_COUNTERS; i++)
563                 data[idx++] = MLX5E_READ_CTR64_BE(&priv->stats.pport.RFC_2819_counters,
564                                                   pport_2819_stats_desc, i);
565         return idx;
566 }
567
568 static void mlx5e_grp_2819_update_stats(struct mlx5e_priv *priv)
569 {
570         struct mlx5e_pport_stats *pstats = &priv->stats.pport;
571         struct mlx5_core_dev *mdev = priv->mdev;
572         u32 in[MLX5_ST_SZ_DW(ppcnt_reg)] = {0};
573         int sz = MLX5_ST_SZ_BYTES(ppcnt_reg);
574         void *out;
575
576         MLX5_SET(ppcnt_reg, in, local_port, 1);
577         out = pstats->RFC_2819_counters;
578         MLX5_SET(ppcnt_reg, in, grp, MLX5_RFC_2819_COUNTERS_GROUP);
579         mlx5_core_access_reg(mdev, in, sz, out, sz, MLX5_REG_PPCNT, 0, 0);
580 }
581
582 #define PPORT_PHY_STATISTICAL_OFF(c) \
583         MLX5_BYTE_OFF(ppcnt_reg, \
584                       counter_set.phys_layer_statistical_cntrs.c##_high)
585 static const struct counter_desc pport_phy_statistical_stats_desc[] = {
586         { "rx_pcs_symbol_err_phy", PPORT_PHY_STATISTICAL_OFF(phy_symbol_errors) },
587         { "rx_corrected_bits_phy", PPORT_PHY_STATISTICAL_OFF(phy_corrected_bits) },
588 };
589
590 #define NUM_PPORT_PHY_STATISTICAL_COUNTERS ARRAY_SIZE(pport_phy_statistical_stats_desc)
591
592 static int mlx5e_grp_phy_get_num_stats(struct mlx5e_priv *priv)
593 {
594         /* "1" for link_down_events special counter */
595         return MLX5_CAP_PCAM_FEATURE((priv)->mdev, ppcnt_statistical_group) ?
596                 NUM_PPORT_PHY_STATISTICAL_COUNTERS + 1 : 1;
597 }
598
599 static int mlx5e_grp_phy_fill_strings(struct mlx5e_priv *priv, u8 *data,
600                                       int idx)
601 {
602         int i;
603
604         strcpy(data + (idx++) * ETH_GSTRING_LEN, "link_down_events_phy");
605
606         if (!MLX5_CAP_PCAM_FEATURE((priv)->mdev, ppcnt_statistical_group))
607                 return idx;
608
609         for (i = 0; i < NUM_PPORT_PHY_STATISTICAL_COUNTERS; i++)
610                 strcpy(data + (idx++) * ETH_GSTRING_LEN,
611                        pport_phy_statistical_stats_desc[i].format);
612         return idx;
613 }
614
615 static int mlx5e_grp_phy_fill_stats(struct mlx5e_priv *priv, u64 *data, int idx)
616 {
617         int i;
618
619         /* link_down_events_phy has special handling since it is not stored in __be64 format */
620         data[idx++] = MLX5_GET(ppcnt_reg, priv->stats.pport.phy_counters,
621                                counter_set.phys_layer_cntrs.link_down_events);
622
623         if (!MLX5_CAP_PCAM_FEATURE((priv)->mdev, ppcnt_statistical_group))
624                 return idx;
625
626         for (i = 0; i < NUM_PPORT_PHY_STATISTICAL_COUNTERS; i++)
627                 data[idx++] =
628                         MLX5E_READ_CTR64_BE(&priv->stats.pport.phy_statistical_counters,
629                                             pport_phy_statistical_stats_desc, i);
630         return idx;
631 }
632
633 static void mlx5e_grp_phy_update_stats(struct mlx5e_priv *priv)
634 {
635         struct mlx5e_pport_stats *pstats = &priv->stats.pport;
636         struct mlx5_core_dev *mdev = priv->mdev;
637         u32 in[MLX5_ST_SZ_DW(ppcnt_reg)] = {0};
638         int sz = MLX5_ST_SZ_BYTES(ppcnt_reg);
639         void *out;
640
641         MLX5_SET(ppcnt_reg, in, local_port, 1);
642         out = pstats->phy_counters;
643         MLX5_SET(ppcnt_reg, in, grp, MLX5_PHYSICAL_LAYER_COUNTERS_GROUP);
644         mlx5_core_access_reg(mdev, in, sz, out, sz, MLX5_REG_PPCNT, 0, 0);
645
646         if (!MLX5_CAP_PCAM_FEATURE(mdev, ppcnt_statistical_group))
647                 return;
648
649         out = pstats->phy_statistical_counters;
650         MLX5_SET(ppcnt_reg, in, grp, MLX5_PHYSICAL_LAYER_STATISTICAL_GROUP);
651         mlx5_core_access_reg(mdev, in, sz, out, sz, MLX5_REG_PPCNT, 0, 0);
652 }
653
654 #define PPORT_ETH_EXT_OFF(c) \
655         MLX5_BYTE_OFF(ppcnt_reg, \
656                       counter_set.eth_extended_cntrs_grp_data_layout.c##_high)
657 static const struct counter_desc pport_eth_ext_stats_desc[] = {
658         { "rx_buffer_passed_thres_phy", PPORT_ETH_EXT_OFF(rx_buffer_almost_full) },
659 };
660
661 #define NUM_PPORT_ETH_EXT_COUNTERS      ARRAY_SIZE(pport_eth_ext_stats_desc)
662
663 static int mlx5e_grp_eth_ext_get_num_stats(struct mlx5e_priv *priv)
664 {
665         if (MLX5_CAP_PCAM_FEATURE((priv)->mdev, rx_buffer_fullness_counters))
666                 return NUM_PPORT_ETH_EXT_COUNTERS;
667
668         return 0;
669 }
670
671 static int mlx5e_grp_eth_ext_fill_strings(struct mlx5e_priv *priv, u8 *data,
672                                           int idx)
673 {
674         int i;
675
676         if (MLX5_CAP_PCAM_FEATURE((priv)->mdev, rx_buffer_fullness_counters))
677                 for (i = 0; i < NUM_PPORT_ETH_EXT_COUNTERS; i++)
678                         strcpy(data + (idx++) * ETH_GSTRING_LEN,
679                                pport_eth_ext_stats_desc[i].format);
680         return idx;
681 }
682
683 static int mlx5e_grp_eth_ext_fill_stats(struct mlx5e_priv *priv, u64 *data,
684                                         int idx)
685 {
686         int i;
687
688         if (MLX5_CAP_PCAM_FEATURE((priv)->mdev, rx_buffer_fullness_counters))
689                 for (i = 0; i < NUM_PPORT_ETH_EXT_COUNTERS; i++)
690                         data[idx++] =
691                                 MLX5E_READ_CTR64_BE(&priv->stats.pport.eth_ext_counters,
692                                                     pport_eth_ext_stats_desc, i);
693         return idx;
694 }
695
696 static void mlx5e_grp_eth_ext_update_stats(struct mlx5e_priv *priv)
697 {
698         struct mlx5e_pport_stats *pstats = &priv->stats.pport;
699         struct mlx5_core_dev *mdev = priv->mdev;
700         u32 in[MLX5_ST_SZ_DW(ppcnt_reg)] = {0};
701         int sz = MLX5_ST_SZ_BYTES(ppcnt_reg);
702         void *out;
703
704         if (!MLX5_CAP_PCAM_FEATURE(mdev, rx_buffer_fullness_counters))
705                 return;
706
707         MLX5_SET(ppcnt_reg, in, local_port, 1);
708         out = pstats->eth_ext_counters;
709         MLX5_SET(ppcnt_reg, in, grp, MLX5_ETHERNET_EXTENDED_COUNTERS_GROUP);
710         mlx5_core_access_reg(mdev, in, sz, out, sz, MLX5_REG_PPCNT, 0, 0);
711 }
712
713 #define PCIE_PERF_OFF(c) \
714         MLX5_BYTE_OFF(mpcnt_reg, counter_set.pcie_perf_cntrs_grp_data_layout.c)
715 static const struct counter_desc pcie_perf_stats_desc[] = {
716         { "rx_pci_signal_integrity", PCIE_PERF_OFF(rx_errors) },
717         { "tx_pci_signal_integrity", PCIE_PERF_OFF(tx_errors) },
718 };
719
720 #define PCIE_PERF_OFF64(c) \
721         MLX5_BYTE_OFF(mpcnt_reg, counter_set.pcie_perf_cntrs_grp_data_layout.c##_high)
722 static const struct counter_desc pcie_perf_stats_desc64[] = {
723         { "outbound_pci_buffer_overflow", PCIE_PERF_OFF64(tx_overflow_buffer_pkt) },
724 };
725
726 static const struct counter_desc pcie_perf_stall_stats_desc[] = {
727         { "outbound_pci_stalled_rd", PCIE_PERF_OFF(outbound_stalled_reads) },
728         { "outbound_pci_stalled_wr", PCIE_PERF_OFF(outbound_stalled_writes) },
729         { "outbound_pci_stalled_rd_events", PCIE_PERF_OFF(outbound_stalled_reads_events) },
730         { "outbound_pci_stalled_wr_events", PCIE_PERF_OFF(outbound_stalled_writes_events) },
731 };
732
733 #define NUM_PCIE_PERF_COUNTERS          ARRAY_SIZE(pcie_perf_stats_desc)
734 #define NUM_PCIE_PERF_COUNTERS64        ARRAY_SIZE(pcie_perf_stats_desc64)
735 #define NUM_PCIE_PERF_STALL_COUNTERS    ARRAY_SIZE(pcie_perf_stall_stats_desc)
736
737 static int mlx5e_grp_pcie_get_num_stats(struct mlx5e_priv *priv)
738 {
739         int num_stats = 0;
740
741         if (MLX5_CAP_MCAM_FEATURE((priv)->mdev, pcie_performance_group))
742                 num_stats += NUM_PCIE_PERF_COUNTERS;
743
744         if (MLX5_CAP_MCAM_FEATURE((priv)->mdev, tx_overflow_buffer_pkt))
745                 num_stats += NUM_PCIE_PERF_COUNTERS64;
746
747         if (MLX5_CAP_MCAM_FEATURE((priv)->mdev, pcie_outbound_stalled))
748                 num_stats += NUM_PCIE_PERF_STALL_COUNTERS;
749
750         return num_stats;
751 }
752
753 static int mlx5e_grp_pcie_fill_strings(struct mlx5e_priv *priv, u8 *data,
754                                        int idx)
755 {
756         int i;
757
758         if (MLX5_CAP_MCAM_FEATURE((priv)->mdev, pcie_performance_group))
759                 for (i = 0; i < NUM_PCIE_PERF_COUNTERS; i++)
760                         strcpy(data + (idx++) * ETH_GSTRING_LEN,
761                                pcie_perf_stats_desc[i].format);
762
763         if (MLX5_CAP_MCAM_FEATURE((priv)->mdev, tx_overflow_buffer_pkt))
764                 for (i = 0; i < NUM_PCIE_PERF_COUNTERS64; i++)
765                         strcpy(data + (idx++) * ETH_GSTRING_LEN,
766                                pcie_perf_stats_desc64[i].format);
767
768         if (MLX5_CAP_MCAM_FEATURE((priv)->mdev, pcie_outbound_stalled))
769                 for (i = 0; i < NUM_PCIE_PERF_STALL_COUNTERS; i++)
770                         strcpy(data + (idx++) * ETH_GSTRING_LEN,
771                                pcie_perf_stall_stats_desc[i].format);
772         return idx;
773 }
774
775 static int mlx5e_grp_pcie_fill_stats(struct mlx5e_priv *priv, u64 *data,
776                                      int idx)
777 {
778         int i;
779
780         if (MLX5_CAP_MCAM_FEATURE((priv)->mdev, pcie_performance_group))
781                 for (i = 0; i < NUM_PCIE_PERF_COUNTERS; i++)
782                         data[idx++] =
783                                 MLX5E_READ_CTR32_BE(&priv->stats.pcie.pcie_perf_counters,
784                                                     pcie_perf_stats_desc, i);
785
786         if (MLX5_CAP_MCAM_FEATURE((priv)->mdev, tx_overflow_buffer_pkt))
787                 for (i = 0; i < NUM_PCIE_PERF_COUNTERS64; i++)
788                         data[idx++] =
789                                 MLX5E_READ_CTR64_BE(&priv->stats.pcie.pcie_perf_counters,
790                                                     pcie_perf_stats_desc64, i);
791
792         if (MLX5_CAP_MCAM_FEATURE((priv)->mdev, pcie_outbound_stalled))
793                 for (i = 0; i < NUM_PCIE_PERF_STALL_COUNTERS; i++)
794                         data[idx++] =
795                                 MLX5E_READ_CTR32_BE(&priv->stats.pcie.pcie_perf_counters,
796                                                     pcie_perf_stall_stats_desc, i);
797         return idx;
798 }
799
800 static void mlx5e_grp_pcie_update_stats(struct mlx5e_priv *priv)
801 {
802         struct mlx5e_pcie_stats *pcie_stats = &priv->stats.pcie;
803         struct mlx5_core_dev *mdev = priv->mdev;
804         u32 in[MLX5_ST_SZ_DW(mpcnt_reg)] = {0};
805         int sz = MLX5_ST_SZ_BYTES(mpcnt_reg);
806         void *out;
807
808         if (!MLX5_CAP_MCAM_FEATURE(mdev, pcie_performance_group))
809                 return;
810
811         out = pcie_stats->pcie_perf_counters;
812         MLX5_SET(mpcnt_reg, in, grp, MLX5_PCIE_PERFORMANCE_COUNTERS_GROUP);
813         mlx5_core_access_reg(mdev, in, sz, out, sz, MLX5_REG_MPCNT, 0, 0);
814 }
815
816 #define PPORT_PER_PRIO_OFF(c) \
817         MLX5_BYTE_OFF(ppcnt_reg, \
818                       counter_set.eth_per_prio_grp_data_layout.c##_high)
819 static const struct counter_desc pport_per_prio_traffic_stats_desc[] = {
820         { "rx_prio%d_bytes", PPORT_PER_PRIO_OFF(rx_octets) },
821         { "rx_prio%d_packets", PPORT_PER_PRIO_OFF(rx_frames) },
822         { "tx_prio%d_bytes", PPORT_PER_PRIO_OFF(tx_octets) },
823         { "tx_prio%d_packets", PPORT_PER_PRIO_OFF(tx_frames) },
824 };
825
826 #define NUM_PPORT_PER_PRIO_TRAFFIC_COUNTERS     ARRAY_SIZE(pport_per_prio_traffic_stats_desc)
827
828 static int mlx5e_grp_per_prio_traffic_get_num_stats(struct mlx5e_priv *priv)
829 {
830         return NUM_PPORT_PER_PRIO_TRAFFIC_COUNTERS * NUM_PPORT_PRIO;
831 }
832
833 static int mlx5e_grp_per_prio_traffic_fill_strings(struct mlx5e_priv *priv,
834                                                    u8 *data,
835                                                    int idx)
836 {
837         int i, prio;
838
839         for (prio = 0; prio < NUM_PPORT_PRIO; prio++) {
840                 for (i = 0; i < NUM_PPORT_PER_PRIO_TRAFFIC_COUNTERS; i++)
841                         sprintf(data + (idx++) * ETH_GSTRING_LEN,
842                                 pport_per_prio_traffic_stats_desc[i].format, prio);
843         }
844
845         return idx;
846 }
847
848 static int mlx5e_grp_per_prio_traffic_fill_stats(struct mlx5e_priv *priv,
849                                                  u64 *data,
850                                                  int idx)
851 {
852         int i, prio;
853
854         for (prio = 0; prio < NUM_PPORT_PRIO; prio++) {
855                 for (i = 0; i < NUM_PPORT_PER_PRIO_TRAFFIC_COUNTERS; i++)
856                         data[idx++] =
857                                 MLX5E_READ_CTR64_BE(&priv->stats.pport.per_prio_counters[prio],
858                                                     pport_per_prio_traffic_stats_desc, i);
859         }
860
861         return idx;
862 }
863
864 static const struct counter_desc pport_per_prio_pfc_stats_desc[] = {
865         /* %s is "global" or "prio{i}" */
866         { "rx_%s_pause", PPORT_PER_PRIO_OFF(rx_pause) },
867         { "rx_%s_pause_duration", PPORT_PER_PRIO_OFF(rx_pause_duration) },
868         { "tx_%s_pause", PPORT_PER_PRIO_OFF(tx_pause) },
869         { "tx_%s_pause_duration", PPORT_PER_PRIO_OFF(tx_pause_duration) },
870         { "rx_%s_pause_transition", PPORT_PER_PRIO_OFF(rx_pause_transition) },
871 };
872
873 static const struct counter_desc pport_pfc_stall_stats_desc[] = {
874         { "tx_pause_storm_warning_events ", PPORT_PER_PRIO_OFF(device_stall_minor_watermark_cnt) },
875         { "tx_pause_storm_error_events", PPORT_PER_PRIO_OFF(device_stall_critical_watermark_cnt) },
876 };
877
878 #define NUM_PPORT_PER_PRIO_PFC_COUNTERS         ARRAY_SIZE(pport_per_prio_pfc_stats_desc)
879 #define NUM_PPORT_PFC_STALL_COUNTERS(priv)      (ARRAY_SIZE(pport_pfc_stall_stats_desc) * \
880                                                  MLX5_CAP_PCAM_FEATURE((priv)->mdev, pfcc_mask) * \
881                                                  MLX5_CAP_DEBUG((priv)->mdev, stall_detect))
882
883 static unsigned long mlx5e_query_pfc_combined(struct mlx5e_priv *priv)
884 {
885         struct mlx5_core_dev *mdev = priv->mdev;
886         u8 pfc_en_tx;
887         u8 pfc_en_rx;
888         int err;
889
890         if (MLX5_CAP_GEN(mdev, port_type) != MLX5_CAP_PORT_TYPE_ETH)
891                 return 0;
892
893         err = mlx5_query_port_pfc(mdev, &pfc_en_tx, &pfc_en_rx);
894
895         return err ? 0 : pfc_en_tx | pfc_en_rx;
896 }
897
898 static bool mlx5e_query_global_pause_combined(struct mlx5e_priv *priv)
899 {
900         struct mlx5_core_dev *mdev = priv->mdev;
901         u32 rx_pause;
902         u32 tx_pause;
903         int err;
904
905         if (MLX5_CAP_GEN(mdev, port_type) != MLX5_CAP_PORT_TYPE_ETH)
906                 return false;
907
908         err = mlx5_query_port_pause(mdev, &rx_pause, &tx_pause);
909
910         return err ? false : rx_pause | tx_pause;
911 }
912
913 static int mlx5e_grp_per_prio_pfc_get_num_stats(struct mlx5e_priv *priv)
914 {
915         return (mlx5e_query_global_pause_combined(priv) +
916                 hweight8(mlx5e_query_pfc_combined(priv))) *
917                 NUM_PPORT_PER_PRIO_PFC_COUNTERS +
918                 NUM_PPORT_PFC_STALL_COUNTERS(priv);
919 }
920
921 static int mlx5e_grp_per_prio_pfc_fill_strings(struct mlx5e_priv *priv,
922                                                u8 *data,
923                                                int idx)
924 {
925         unsigned long pfc_combined;
926         int i, prio;
927
928         pfc_combined = mlx5e_query_pfc_combined(priv);
929         for_each_set_bit(prio, &pfc_combined, NUM_PPORT_PRIO) {
930                 for (i = 0; i < NUM_PPORT_PER_PRIO_PFC_COUNTERS; i++) {
931                         char pfc_string[ETH_GSTRING_LEN];
932
933                         snprintf(pfc_string, sizeof(pfc_string), "prio%d", prio);
934                         sprintf(data + (idx++) * ETH_GSTRING_LEN,
935                                 pport_per_prio_pfc_stats_desc[i].format, pfc_string);
936                 }
937         }
938
939         if (mlx5e_query_global_pause_combined(priv)) {
940                 for (i = 0; i < NUM_PPORT_PER_PRIO_PFC_COUNTERS; i++) {
941                         sprintf(data + (idx++) * ETH_GSTRING_LEN,
942                                 pport_per_prio_pfc_stats_desc[i].format, "global");
943                 }
944         }
945
946         for (i = 0; i < NUM_PPORT_PFC_STALL_COUNTERS(priv); i++)
947                 strcpy(data + (idx++) * ETH_GSTRING_LEN,
948                        pport_pfc_stall_stats_desc[i].format);
949
950         return idx;
951 }
952
953 static int mlx5e_grp_per_prio_pfc_fill_stats(struct mlx5e_priv *priv,
954                                              u64 *data,
955                                              int idx)
956 {
957         unsigned long pfc_combined;
958         int i, prio;
959
960         pfc_combined = mlx5e_query_pfc_combined(priv);
961         for_each_set_bit(prio, &pfc_combined, NUM_PPORT_PRIO) {
962                 for (i = 0; i < NUM_PPORT_PER_PRIO_PFC_COUNTERS; i++) {
963                         data[idx++] =
964                                 MLX5E_READ_CTR64_BE(&priv->stats.pport.per_prio_counters[prio],
965                                                     pport_per_prio_pfc_stats_desc, i);
966                 }
967         }
968
969         if (mlx5e_query_global_pause_combined(priv)) {
970                 for (i = 0; i < NUM_PPORT_PER_PRIO_PFC_COUNTERS; i++) {
971                         data[idx++] =
972                                 MLX5E_READ_CTR64_BE(&priv->stats.pport.per_prio_counters[0],
973                                                     pport_per_prio_pfc_stats_desc, i);
974                 }
975         }
976
977         for (i = 0; i < NUM_PPORT_PFC_STALL_COUNTERS(priv); i++)
978                 data[idx++] = MLX5E_READ_CTR64_BE(&priv->stats.pport.per_prio_counters[0],
979                                                   pport_pfc_stall_stats_desc, i);
980
981         return idx;
982 }
983
984 static int mlx5e_grp_per_prio_get_num_stats(struct mlx5e_priv *priv)
985 {
986         return mlx5e_grp_per_prio_traffic_get_num_stats(priv) +
987                 mlx5e_grp_per_prio_pfc_get_num_stats(priv);
988 }
989
990 static int mlx5e_grp_per_prio_fill_strings(struct mlx5e_priv *priv, u8 *data,
991                                            int idx)
992 {
993         idx = mlx5e_grp_per_prio_traffic_fill_strings(priv, data, idx);
994         idx = mlx5e_grp_per_prio_pfc_fill_strings(priv, data, idx);
995         return idx;
996 }
997
998 static int mlx5e_grp_per_prio_fill_stats(struct mlx5e_priv *priv, u64 *data,
999                                          int idx)
1000 {
1001         idx = mlx5e_grp_per_prio_traffic_fill_stats(priv, data, idx);
1002         idx = mlx5e_grp_per_prio_pfc_fill_stats(priv, data, idx);
1003         return idx;
1004 }
1005
1006 static void mlx5e_grp_per_prio_update_stats(struct mlx5e_priv *priv)
1007 {
1008         struct mlx5e_pport_stats *pstats = &priv->stats.pport;
1009         struct mlx5_core_dev *mdev = priv->mdev;
1010         u32 in[MLX5_ST_SZ_DW(ppcnt_reg)] = {0};
1011         int sz = MLX5_ST_SZ_BYTES(ppcnt_reg);
1012         int prio;
1013         void *out;
1014
1015         MLX5_SET(ppcnt_reg, in, local_port, 1);
1016         MLX5_SET(ppcnt_reg, in, grp, MLX5_PER_PRIORITY_COUNTERS_GROUP);
1017         for (prio = 0; prio < NUM_PPORT_PRIO; prio++) {
1018                 out = pstats->per_prio_counters[prio];
1019                 MLX5_SET(ppcnt_reg, in, prio_tc, prio);
1020                 mlx5_core_access_reg(mdev, in, sz, out, sz,
1021                                      MLX5_REG_PPCNT, 0, 0);
1022         }
1023 }
1024
1025 static const struct counter_desc mlx5e_pme_status_desc[] = {
1026         { "module_unplug", 8 },
1027 };
1028
1029 static const struct counter_desc mlx5e_pme_error_desc[] = {
1030         { "module_bus_stuck", 16 },       /* bus stuck (I2C or data shorted) */
1031         { "module_high_temp", 48 },       /* high temperature */
1032         { "module_bad_shorted", 56 },    /* bad or shorted cable/module */
1033 };
1034
1035 #define NUM_PME_STATUS_STATS            ARRAY_SIZE(mlx5e_pme_status_desc)
1036 #define NUM_PME_ERR_STATS               ARRAY_SIZE(mlx5e_pme_error_desc)
1037
1038 static int mlx5e_grp_pme_get_num_stats(struct mlx5e_priv *priv)
1039 {
1040         return NUM_PME_STATUS_STATS + NUM_PME_ERR_STATS;
1041 }
1042
1043 static int mlx5e_grp_pme_fill_strings(struct mlx5e_priv *priv, u8 *data,
1044                                       int idx)
1045 {
1046         int i;
1047
1048         for (i = 0; i < NUM_PME_STATUS_STATS; i++)
1049                 strcpy(data + (idx++) * ETH_GSTRING_LEN, mlx5e_pme_status_desc[i].format);
1050
1051         for (i = 0; i < NUM_PME_ERR_STATS; i++)
1052                 strcpy(data + (idx++) * ETH_GSTRING_LEN, mlx5e_pme_error_desc[i].format);
1053
1054         return idx;
1055 }
1056
1057 static int mlx5e_grp_pme_fill_stats(struct mlx5e_priv *priv, u64 *data,
1058                                     int idx)
1059 {
1060         struct mlx5_priv *mlx5_priv = &priv->mdev->priv;
1061         int i;
1062
1063         for (i = 0; i < NUM_PME_STATUS_STATS; i++)
1064                 data[idx++] = MLX5E_READ_CTR64_CPU(mlx5_priv->pme_stats.status_counters,
1065                                                    mlx5e_pme_status_desc, i);
1066
1067         for (i = 0; i < NUM_PME_ERR_STATS; i++)
1068                 data[idx++] = MLX5E_READ_CTR64_CPU(mlx5_priv->pme_stats.error_counters,
1069                                                    mlx5e_pme_error_desc, i);
1070
1071         return idx;
1072 }
1073
1074 static int mlx5e_grp_ipsec_get_num_stats(struct mlx5e_priv *priv)
1075 {
1076         return mlx5e_ipsec_get_count(priv);
1077 }
1078
1079 static int mlx5e_grp_ipsec_fill_strings(struct mlx5e_priv *priv, u8 *data,
1080                                         int idx)
1081 {
1082         return idx + mlx5e_ipsec_get_strings(priv,
1083                                              data + idx * ETH_GSTRING_LEN);
1084 }
1085
1086 static int mlx5e_grp_ipsec_fill_stats(struct mlx5e_priv *priv, u64 *data,
1087                                       int idx)
1088 {
1089         return idx + mlx5e_ipsec_get_stats(priv, data + idx);
1090 }
1091
1092 static void mlx5e_grp_ipsec_update_stats(struct mlx5e_priv *priv)
1093 {
1094         mlx5e_ipsec_update_stats(priv);
1095 }
1096
1097 static int mlx5e_grp_tls_get_num_stats(struct mlx5e_priv *priv)
1098 {
1099         return mlx5e_tls_get_count(priv);
1100 }
1101
1102 static int mlx5e_grp_tls_fill_strings(struct mlx5e_priv *priv, u8 *data,
1103                                       int idx)
1104 {
1105         return idx + mlx5e_tls_get_strings(priv, data + idx * ETH_GSTRING_LEN);
1106 }
1107
1108 static int mlx5e_grp_tls_fill_stats(struct mlx5e_priv *priv, u64 *data, int idx)
1109 {
1110         return idx + mlx5e_tls_get_stats(priv, data + idx);
1111 }
1112
1113 static const struct counter_desc rq_stats_desc[] = {
1114         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, packets) },
1115         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, bytes) },
1116         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, csum_complete) },
1117         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, csum_unnecessary) },
1118         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, csum_unnecessary_inner) },
1119         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, csum_none) },
1120         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, xdp_drop) },
1121         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, xdp_tx) },
1122         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, xdp_tx_cqe) },
1123         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, xdp_tx_full) },
1124         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, lro_packets) },
1125         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, lro_bytes) },
1126         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, removed_vlan_packets) },
1127         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, wqe_err) },
1128         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, mpwqe_filler) },
1129         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, buff_alloc_err) },
1130         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, cqe_compress_blks) },
1131         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, cqe_compress_pkts) },
1132         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, page_reuse) },
1133         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, cache_reuse) },
1134         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, cache_full) },
1135         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, cache_empty) },
1136         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, cache_busy) },
1137         { MLX5E_DECLARE_RX_STAT(struct mlx5e_rq_stats, cache_waive) },
1138 };
1139
1140 static const struct counter_desc sq_stats_desc[] = {
1141         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, packets) },
1142         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, bytes) },
1143         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, tso_packets) },
1144         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, tso_bytes) },
1145         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, tso_inner_packets) },
1146         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, tso_inner_bytes) },
1147         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, csum_partial) },
1148         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, csum_partial_inner) },
1149         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, added_vlan_packets) },
1150         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, nop) },
1151         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, csum_none) },
1152         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, stopped) },
1153         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, dropped) },
1154         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, xmit_more) },
1155         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, recover) },
1156         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, cqes) },
1157         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, wake) },
1158         { MLX5E_DECLARE_TX_STAT(struct mlx5e_sq_stats, cqe_err) },
1159 };
1160
1161 static const struct counter_desc ch_stats_desc[] = {
1162         { MLX5E_DECLARE_CH_STAT(struct mlx5e_ch_stats, poll) },
1163         { MLX5E_DECLARE_CH_STAT(struct mlx5e_ch_stats, arm) },
1164         { MLX5E_DECLARE_CH_STAT(struct mlx5e_ch_stats, aff_change) },
1165         { MLX5E_DECLARE_CH_STAT(struct mlx5e_ch_stats, eq_rearm) },
1166 };
1167
1168 #define NUM_RQ_STATS                    ARRAY_SIZE(rq_stats_desc)
1169 #define NUM_SQ_STATS                    ARRAY_SIZE(sq_stats_desc)
1170 #define NUM_CH_STATS                    ARRAY_SIZE(ch_stats_desc)
1171
1172 static int mlx5e_grp_channels_get_num_stats(struct mlx5e_priv *priv)
1173 {
1174         int max_nch = priv->profile->max_nch(priv->mdev);
1175
1176         return (NUM_RQ_STATS * max_nch) +
1177                (NUM_CH_STATS * max_nch) +
1178                (NUM_SQ_STATS * max_nch * priv->max_opened_tc);
1179 }
1180
1181 static int mlx5e_grp_channels_fill_strings(struct mlx5e_priv *priv, u8 *data,
1182                                            int idx)
1183 {
1184         int max_nch = priv->profile->max_nch(priv->mdev);
1185         int i, j, tc;
1186
1187         for (i = 0; i < max_nch; i++)
1188                 for (j = 0; j < NUM_CH_STATS; j++)
1189                         sprintf(data + (idx++) * ETH_GSTRING_LEN,
1190                                 ch_stats_desc[j].format, i);
1191
1192         for (i = 0; i < max_nch; i++)
1193                 for (j = 0; j < NUM_RQ_STATS; j++)
1194                         sprintf(data + (idx++) * ETH_GSTRING_LEN, rq_stats_desc[j].format, i);
1195
1196         for (tc = 0; tc < priv->max_opened_tc; tc++)
1197                 for (i = 0; i < max_nch; i++)
1198                         for (j = 0; j < NUM_SQ_STATS; j++)
1199                                 sprintf(data + (idx++) * ETH_GSTRING_LEN,
1200                                         sq_stats_desc[j].format,
1201                                         priv->channel_tc2txq[i][tc]);
1202
1203         return idx;
1204 }
1205
1206 static int mlx5e_grp_channels_fill_stats(struct mlx5e_priv *priv, u64 *data,
1207                                          int idx)
1208 {
1209         int max_nch = priv->profile->max_nch(priv->mdev);
1210         int i, j, tc;
1211
1212         for (i = 0; i < max_nch; i++)
1213                 for (j = 0; j < NUM_CH_STATS; j++)
1214                         data[idx++] =
1215                                 MLX5E_READ_CTR64_CPU(&priv->channel_stats[i].ch,
1216                                                      ch_stats_desc, j);
1217
1218         for (i = 0; i < max_nch; i++)
1219                 for (j = 0; j < NUM_RQ_STATS; j++)
1220                         data[idx++] =
1221                                 MLX5E_READ_CTR64_CPU(&priv->channel_stats[i].rq,
1222                                                      rq_stats_desc, j);
1223
1224         for (tc = 0; tc < priv->max_opened_tc; tc++)
1225                 for (i = 0; i < max_nch; i++)
1226                         for (j = 0; j < NUM_SQ_STATS; j++)
1227                                 data[idx++] =
1228                                         MLX5E_READ_CTR64_CPU(&priv->channel_stats[i].sq[tc],
1229                                                              sq_stats_desc, j);
1230
1231         return idx;
1232 }
1233
1234 /* The stats groups order is opposite to the update_stats() order calls */
1235 const struct mlx5e_stats_grp mlx5e_stats_grps[] = {
1236         {
1237                 .get_num_stats = mlx5e_grp_sw_get_num_stats,
1238                 .fill_strings = mlx5e_grp_sw_fill_strings,
1239                 .fill_stats = mlx5e_grp_sw_fill_stats,
1240                 .update_stats = mlx5e_grp_sw_update_stats,
1241         },
1242         {
1243                 .get_num_stats = mlx5e_grp_q_get_num_stats,
1244                 .fill_strings = mlx5e_grp_q_fill_strings,
1245                 .fill_stats = mlx5e_grp_q_fill_stats,
1246                 .update_stats_mask = MLX5E_NDO_UPDATE_STATS,
1247                 .update_stats = mlx5e_grp_q_update_stats,
1248         },
1249         {
1250                 .get_num_stats = mlx5e_grp_vnic_env_get_num_stats,
1251                 .fill_strings = mlx5e_grp_vnic_env_fill_strings,
1252                 .fill_stats = mlx5e_grp_vnic_env_fill_stats,
1253                 .update_stats = mlx5e_grp_vnic_env_update_stats,
1254         },
1255         {
1256                 .get_num_stats = mlx5e_grp_vport_get_num_stats,
1257                 .fill_strings = mlx5e_grp_vport_fill_strings,
1258                 .fill_stats = mlx5e_grp_vport_fill_stats,
1259                 .update_stats_mask = MLX5E_NDO_UPDATE_STATS,
1260                 .update_stats = mlx5e_grp_vport_update_stats,
1261         },
1262         {
1263                 .get_num_stats = mlx5e_grp_802_3_get_num_stats,
1264                 .fill_strings = mlx5e_grp_802_3_fill_strings,
1265                 .fill_stats = mlx5e_grp_802_3_fill_stats,
1266                 .update_stats_mask = MLX5E_NDO_UPDATE_STATS,
1267                 .update_stats = mlx5e_grp_802_3_update_stats,
1268         },
1269         {
1270                 .get_num_stats = mlx5e_grp_2863_get_num_stats,
1271                 .fill_strings = mlx5e_grp_2863_fill_strings,
1272                 .fill_stats = mlx5e_grp_2863_fill_stats,
1273                 .update_stats = mlx5e_grp_2863_update_stats,
1274         },
1275         {
1276                 .get_num_stats = mlx5e_grp_2819_get_num_stats,
1277                 .fill_strings = mlx5e_grp_2819_fill_strings,
1278                 .fill_stats = mlx5e_grp_2819_fill_stats,
1279                 .update_stats = mlx5e_grp_2819_update_stats,
1280         },
1281         {
1282                 .get_num_stats = mlx5e_grp_phy_get_num_stats,
1283                 .fill_strings = mlx5e_grp_phy_fill_strings,
1284                 .fill_stats = mlx5e_grp_phy_fill_stats,
1285                 .update_stats = mlx5e_grp_phy_update_stats,
1286         },
1287         {
1288                 .get_num_stats = mlx5e_grp_eth_ext_get_num_stats,
1289                 .fill_strings = mlx5e_grp_eth_ext_fill_strings,
1290                 .fill_stats = mlx5e_grp_eth_ext_fill_stats,
1291                 .update_stats = mlx5e_grp_eth_ext_update_stats,
1292         },
1293         {
1294                 .get_num_stats = mlx5e_grp_pcie_get_num_stats,
1295                 .fill_strings = mlx5e_grp_pcie_fill_strings,
1296                 .fill_stats = mlx5e_grp_pcie_fill_stats,
1297                 .update_stats = mlx5e_grp_pcie_update_stats,
1298         },
1299         {
1300                 .get_num_stats = mlx5e_grp_per_prio_get_num_stats,
1301                 .fill_strings = mlx5e_grp_per_prio_fill_strings,
1302                 .fill_stats = mlx5e_grp_per_prio_fill_stats,
1303                 .update_stats = mlx5e_grp_per_prio_update_stats,
1304         },
1305         {
1306                 .get_num_stats = mlx5e_grp_pme_get_num_stats,
1307                 .fill_strings = mlx5e_grp_pme_fill_strings,
1308                 .fill_stats = mlx5e_grp_pme_fill_stats,
1309         },
1310         {
1311                 .get_num_stats = mlx5e_grp_ipsec_get_num_stats,
1312                 .fill_strings = mlx5e_grp_ipsec_fill_strings,
1313                 .fill_stats = mlx5e_grp_ipsec_fill_stats,
1314                 .update_stats = mlx5e_grp_ipsec_update_stats,
1315         },
1316         {
1317                 .get_num_stats = mlx5e_grp_tls_get_num_stats,
1318                 .fill_strings = mlx5e_grp_tls_fill_strings,
1319                 .fill_stats = mlx5e_grp_tls_fill_stats,
1320         },
1321         {
1322                 .get_num_stats = mlx5e_grp_channels_get_num_stats,
1323                 .fill_strings = mlx5e_grp_channels_fill_strings,
1324                 .fill_stats = mlx5e_grp_channels_fill_stats,
1325         }
1326 };
1327
1328 const int mlx5e_num_stats_grps = ARRAY_SIZE(mlx5e_stats_grps);