Merge tag 'led_fixes_for_4-12-rc3' of git://git.kernel.org/pub/scm/linux/kernel/git...
[sfrench/cifs-2.6.git] / drivers / net / ethernet / mellanox / mlx5 / core / en.h
1 /*
2  * Copyright (c) 2015-2016, Mellanox Technologies. All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32 #ifndef __MLX5_EN_H__
33 #define __MLX5_EN_H__
34
35 #include <linux/if_vlan.h>
36 #include <linux/etherdevice.h>
37 #include <linux/timecounter.h>
38 #include <linux/net_tstamp.h>
39 #include <linux/ptp_clock_kernel.h>
40 #include <linux/crash_dump.h>
41 #include <linux/mlx5/driver.h>
42 #include <linux/mlx5/qp.h>
43 #include <linux/mlx5/cq.h>
44 #include <linux/mlx5/port.h>
45 #include <linux/mlx5/vport.h>
46 #include <linux/mlx5/transobj.h>
47 #include <linux/rhashtable.h>
48 #include <net/switchdev.h>
49 #include "wq.h"
50 #include "mlx5_core.h"
51 #include "en_stats.h"
52
53 #define MLX5_SET_CFG(p, f, v) MLX5_SET(create_flow_group_in, p, f, v)
54
55 #define MLX5E_HW2SW_MTU(hwmtu) ((hwmtu) - (ETH_HLEN + VLAN_HLEN + ETH_FCS_LEN))
56 #define MLX5E_SW2HW_MTU(swmtu) ((swmtu) + (ETH_HLEN + VLAN_HLEN + ETH_FCS_LEN))
57
58 #define MLX5E_MAX_NUM_TC        8
59
60 #define MLX5E_PARAMS_MINIMUM_LOG_SQ_SIZE                0x6
61 #define MLX5E_PARAMS_DEFAULT_LOG_SQ_SIZE                0xa
62 #define MLX5E_PARAMS_MAXIMUM_LOG_SQ_SIZE                0xd
63
64 #define MLX5E_PARAMS_MINIMUM_LOG_RQ_SIZE                0x1
65 #define MLX5E_PARAMS_DEFAULT_LOG_RQ_SIZE                0xa
66 #define MLX5E_PARAMS_MAXIMUM_LOG_RQ_SIZE                0xd
67
68 #define MLX5E_PARAMS_MINIMUM_LOG_RQ_SIZE_MPW            0x1
69 #define MLX5E_PARAMS_DEFAULT_LOG_RQ_SIZE_MPW            0x3
70 #define MLX5E_PARAMS_MAXIMUM_LOG_RQ_SIZE_MPW            0x6
71
72 #define MLX5_RX_HEADROOM NET_SKB_PAD
73
74 #define MLX5_MPWRQ_MIN_LOG_STRIDE_SZ(mdev) \
75         (6 + MLX5_CAP_GEN(mdev, cache_line_128byte)) /* HW restriction */
76 #define MLX5_MPWRQ_LOG_STRIDE_SZ(mdev, req) \
77         max_t(u32, MLX5_MPWRQ_MIN_LOG_STRIDE_SZ(mdev), req)
78 #define MLX5_MPWRQ_DEF_LOG_STRIDE_SZ(mdev)       MLX5_MPWRQ_LOG_STRIDE_SZ(mdev, 6)
79 #define MLX5_MPWRQ_CQE_CMPRS_LOG_STRIDE_SZ(mdev) MLX5_MPWRQ_LOG_STRIDE_SZ(mdev, 8)
80
81 #define MLX5_MPWRQ_LOG_WQE_SZ                   18
82 #define MLX5_MPWRQ_WQE_PAGE_ORDER  (MLX5_MPWRQ_LOG_WQE_SZ - PAGE_SHIFT > 0 ? \
83                                     MLX5_MPWRQ_LOG_WQE_SZ - PAGE_SHIFT : 0)
84 #define MLX5_MPWRQ_PAGES_PER_WQE                BIT(MLX5_MPWRQ_WQE_PAGE_ORDER)
85 #define MLX5_MPWRQ_STRIDES_PER_PAGE             (MLX5_MPWRQ_NUM_STRIDES >> \
86                                                  MLX5_MPWRQ_WQE_PAGE_ORDER)
87
88 #define MLX5_MTT_OCTW(npages) (ALIGN(npages, 8) / 2)
89 #define MLX5E_REQUIRED_MTTS(wqes)               \
90         (wqes * ALIGN(MLX5_MPWRQ_PAGES_PER_WQE, 8))
91 #define MLX5E_VALID_NUM_MTTS(num_mtts) (MLX5_MTT_OCTW(num_mtts) - 1 <= U16_MAX)
92
93 #define MLX5_UMR_ALIGN                          (2048)
94 #define MLX5_MPWRQ_SMALL_PACKET_THRESHOLD       (256)
95
96 #define MLX5E_PARAMS_DEFAULT_LRO_WQE_SZ                 (64 * 1024)
97 #define MLX5E_DEFAULT_LRO_TIMEOUT                       32
98 #define MLX5E_LRO_TIMEOUT_ARR_SIZE                      4
99
100 #define MLX5E_PARAMS_DEFAULT_RX_CQ_MODERATION_USEC      0x10
101 #define MLX5E_PARAMS_DEFAULT_RX_CQ_MODERATION_USEC_FROM_CQE 0x3
102 #define MLX5E_PARAMS_DEFAULT_RX_CQ_MODERATION_PKTS      0x20
103 #define MLX5E_PARAMS_DEFAULT_TX_CQ_MODERATION_USEC      0x10
104 #define MLX5E_PARAMS_DEFAULT_TX_CQ_MODERATION_PKTS      0x20
105 #define MLX5E_PARAMS_DEFAULT_MIN_RX_WQES                0x80
106 #define MLX5E_PARAMS_DEFAULT_MIN_RX_WQES_MPW            0x2
107
108 #define MLX5E_LOG_INDIR_RQT_SIZE       0x7
109 #define MLX5E_INDIR_RQT_SIZE           BIT(MLX5E_LOG_INDIR_RQT_SIZE)
110 #define MLX5E_MIN_NUM_CHANNELS         0x1
111 #define MLX5E_MAX_NUM_CHANNELS         (MLX5E_INDIR_RQT_SIZE >> 1)
112 #define MLX5E_MAX_NUM_SQS              (MLX5E_MAX_NUM_CHANNELS * MLX5E_MAX_NUM_TC)
113 #define MLX5E_TX_CQ_POLL_BUDGET        128
114 #define MLX5E_UPDATE_STATS_INTERVAL    200 /* msecs */
115
116 #define MLX5E_ICOSQ_MAX_WQEBBS \
117         (DIV_ROUND_UP(sizeof(struct mlx5e_umr_wqe), MLX5_SEND_WQE_BB))
118
119 #define MLX5E_XDP_MIN_INLINE (ETH_HLEN + VLAN_HLEN)
120 #define MLX5E_XDP_TX_DS_COUNT \
121         ((sizeof(struct mlx5e_tx_wqe) / MLX5_SEND_WQE_DS) + 1 /* SG DS */)
122
123 #define MLX5E_NUM_MAIN_GROUPS 9
124
125 static inline u16 mlx5_min_rx_wqes(int wq_type, u32 wq_size)
126 {
127         switch (wq_type) {
128         case MLX5_WQ_TYPE_LINKED_LIST_STRIDING_RQ:
129                 return min_t(u16, MLX5E_PARAMS_DEFAULT_MIN_RX_WQES_MPW,
130                              wq_size / 2);
131         default:
132                 return min_t(u16, MLX5E_PARAMS_DEFAULT_MIN_RX_WQES,
133                              wq_size / 2);
134         }
135 }
136
137 static inline int mlx5_min_log_rq_size(int wq_type)
138 {
139         switch (wq_type) {
140         case MLX5_WQ_TYPE_LINKED_LIST_STRIDING_RQ:
141                 return MLX5E_PARAMS_MINIMUM_LOG_RQ_SIZE_MPW;
142         default:
143                 return MLX5E_PARAMS_MINIMUM_LOG_RQ_SIZE;
144         }
145 }
146
147 static inline int mlx5_max_log_rq_size(int wq_type)
148 {
149         switch (wq_type) {
150         case MLX5_WQ_TYPE_LINKED_LIST_STRIDING_RQ:
151                 return MLX5E_PARAMS_MAXIMUM_LOG_RQ_SIZE_MPW;
152         default:
153                 return MLX5E_PARAMS_MAXIMUM_LOG_RQ_SIZE;
154         }
155 }
156
157 static inline int mlx5e_get_max_num_channels(struct mlx5_core_dev *mdev)
158 {
159         return is_kdump_kernel() ?
160                 MLX5E_MIN_NUM_CHANNELS :
161                 min_t(int, mdev->priv.eq_table.num_comp_vectors,
162                       MLX5E_MAX_NUM_CHANNELS);
163 }
164
165 struct mlx5e_tx_wqe {
166         struct mlx5_wqe_ctrl_seg ctrl;
167         struct mlx5_wqe_eth_seg  eth;
168 };
169
170 struct mlx5e_rx_wqe {
171         struct mlx5_wqe_srq_next_seg  next;
172         struct mlx5_wqe_data_seg      data;
173 };
174
175 struct mlx5e_umr_wqe {
176         struct mlx5_wqe_ctrl_seg       ctrl;
177         struct mlx5_wqe_umr_ctrl_seg   uctrl;
178         struct mlx5_mkey_seg           mkc;
179         struct mlx5_wqe_data_seg       data;
180 };
181
182 extern const char mlx5e_self_tests[][ETH_GSTRING_LEN];
183
184 static const char mlx5e_priv_flags[][ETH_GSTRING_LEN] = {
185         "rx_cqe_moder",
186         "rx_cqe_compress",
187 };
188
189 enum mlx5e_priv_flag {
190         MLX5E_PFLAG_RX_CQE_BASED_MODER = (1 << 0),
191         MLX5E_PFLAG_RX_CQE_COMPRESS = (1 << 1),
192 };
193
194 #define MLX5E_SET_PFLAG(params, pflag, enable)                  \
195         do {                                                    \
196                 if (enable)                                     \
197                         (params)->pflags |= (pflag);            \
198                 else                                            \
199                         (params)->pflags &= ~(pflag);           \
200         } while (0)
201
202 #define MLX5E_GET_PFLAG(params, pflag) (!!((params)->pflags & (pflag)))
203
204 #ifdef CONFIG_MLX5_CORE_EN_DCB
205 #define MLX5E_MAX_BW_ALLOC 100 /* Max percentage of BW allocation */
206 #endif
207
208 struct mlx5e_cq_moder {
209         u16 usec;
210         u16 pkts;
211 };
212
213 struct mlx5e_params {
214         u8  log_sq_size;
215         u8  rq_wq_type;
216         u8  mpwqe_log_stride_sz;
217         u8  mpwqe_log_num_strides;
218         u8  log_rq_size;
219         u16 num_channels;
220         u8  num_tc;
221         u8  rx_cq_period_mode;
222         bool rx_cqe_compress_def;
223         struct mlx5e_cq_moder rx_cq_moderation;
224         struct mlx5e_cq_moder tx_cq_moderation;
225         bool lro_en;
226         u32 lro_wqe_sz;
227         u16 tx_max_inline;
228         u8  tx_min_inline_mode;
229         u8  rss_hfunc;
230         u8  toeplitz_hash_key[40];
231         u32 indirection_rqt[MLX5E_INDIR_RQT_SIZE];
232         bool vlan_strip_disable;
233         bool scatter_fcs_en;
234         bool rx_am_enabled;
235         u32 lro_timeout;
236         u32 pflags;
237         struct bpf_prog *xdp_prog;
238 };
239
240 #ifdef CONFIG_MLX5_CORE_EN_DCB
241 struct mlx5e_cee_config {
242         /* bw pct for priority group */
243         u8                         pg_bw_pct[CEE_DCBX_MAX_PGS];
244         u8                         prio_to_pg_map[CEE_DCBX_MAX_PRIO];
245         bool                       pfc_setting[CEE_DCBX_MAX_PRIO];
246         bool                       pfc_enable;
247 };
248
249 enum {
250         MLX5_DCB_CHG_RESET,
251         MLX5_DCB_NO_CHG,
252         MLX5_DCB_CHG_NO_RESET,
253 };
254
255 struct mlx5e_dcbx {
256         enum mlx5_dcbx_oper_mode   mode;
257         struct mlx5e_cee_config    cee_cfg; /* pending configuration */
258
259         /* The only setting that cannot be read from FW */
260         u8                         tc_tsa[IEEE_8021QAZ_MAX_TCS];
261 };
262 #endif
263
264 struct mlx5e_tstamp {
265         rwlock_t                   lock;
266         struct cyclecounter        cycles;
267         struct timecounter         clock;
268         struct hwtstamp_config     hwtstamp_config;
269         u32                        nominal_c_mult;
270         unsigned long              overflow_period;
271         struct delayed_work        overflow_work;
272         struct mlx5_core_dev      *mdev;
273         struct ptp_clock          *ptp;
274         struct ptp_clock_info      ptp_info;
275         u8                        *pps_pin_caps;
276 };
277
278 enum {
279         MLX5E_RQ_STATE_ENABLED,
280         MLX5E_RQ_STATE_UMR_WQE_IN_PROGRESS,
281         MLX5E_RQ_STATE_AM,
282 };
283
284 struct mlx5e_cq {
285         /* data path - accessed per cqe */
286         struct mlx5_cqwq           wq;
287
288         /* data path - accessed per napi poll */
289         u16                        event_ctr;
290         struct napi_struct        *napi;
291         struct mlx5_core_cq        mcq;
292         struct mlx5e_channel      *channel;
293
294         /* cqe decompression */
295         struct mlx5_cqe64          title;
296         struct mlx5_mini_cqe8      mini_arr[MLX5_MINI_CQE_ARRAY_SIZE];
297         u8                         mini_arr_idx;
298         u16                        decmprs_left;
299         u16                        decmprs_wqe_counter;
300
301         /* control */
302         struct mlx5_core_dev      *mdev;
303         struct mlx5_frag_wq_ctrl   wq_ctrl;
304 } ____cacheline_aligned_in_smp;
305
306 struct mlx5e_tx_wqe_info {
307         struct sk_buff *skb;
308         u32 num_bytes;
309         u8  num_wqebbs;
310         u8  num_dma;
311 };
312
313 enum mlx5e_dma_map_type {
314         MLX5E_DMA_MAP_SINGLE,
315         MLX5E_DMA_MAP_PAGE
316 };
317
318 struct mlx5e_sq_dma {
319         dma_addr_t              addr;
320         u32                     size;
321         enum mlx5e_dma_map_type type;
322 };
323
324 enum {
325         MLX5E_SQ_STATE_ENABLED,
326 };
327
328 struct mlx5e_sq_wqe_info {
329         u8  opcode;
330         u8  num_wqebbs;
331 };
332
333 struct mlx5e_txqsq {
334         /* data path */
335
336         /* dirtied @completion */
337         u16                        cc;
338         u32                        dma_fifo_cc;
339
340         /* dirtied @xmit */
341         u16                        pc ____cacheline_aligned_in_smp;
342         u32                        dma_fifo_pc;
343         struct mlx5e_sq_stats      stats;
344
345         struct mlx5e_cq            cq;
346
347         /* write@xmit, read@completion */
348         struct {
349                 struct mlx5e_sq_dma       *dma_fifo;
350                 struct mlx5e_tx_wqe_info  *wqe_info;
351         } db;
352
353         /* read only */
354         struct mlx5_wq_cyc         wq;
355         u32                        dma_fifo_mask;
356         void __iomem              *uar_map;
357         struct netdev_queue       *txq;
358         u32                        sqn;
359         u16                        max_inline;
360         u8                         min_inline_mode;
361         u16                        edge;
362         struct device             *pdev;
363         struct mlx5e_tstamp       *tstamp;
364         __be32                     mkey_be;
365         unsigned long              state;
366
367         /* control path */
368         struct mlx5_wq_ctrl        wq_ctrl;
369         struct mlx5e_channel      *channel;
370         int                        txq_ix;
371         u32                        rate_limit;
372 } ____cacheline_aligned_in_smp;
373
374 struct mlx5e_xdpsq {
375         /* data path */
376
377         /* dirtied @rx completion */
378         u16                        cc;
379         u16                        pc;
380
381         struct mlx5e_cq            cq;
382
383         /* write@xmit, read@completion */
384         struct {
385                 struct mlx5e_dma_info     *di;
386                 bool                       doorbell;
387         } db;
388
389         /* read only */
390         struct mlx5_wq_cyc         wq;
391         void __iomem              *uar_map;
392         u32                        sqn;
393         struct device             *pdev;
394         __be32                     mkey_be;
395         u8                         min_inline_mode;
396         unsigned long              state;
397
398         /* control path */
399         struct mlx5_wq_ctrl        wq_ctrl;
400         struct mlx5e_channel      *channel;
401 } ____cacheline_aligned_in_smp;
402
403 struct mlx5e_icosq {
404         /* data path */
405
406         /* dirtied @completion */
407         u16                        cc;
408
409         /* dirtied @xmit */
410         u16                        pc ____cacheline_aligned_in_smp;
411         u32                        dma_fifo_pc;
412         u16                        prev_cc;
413
414         struct mlx5e_cq            cq;
415
416         /* write@xmit, read@completion */
417         struct {
418                 struct mlx5e_sq_wqe_info *ico_wqe;
419         } db;
420
421         /* read only */
422         struct mlx5_wq_cyc         wq;
423         void __iomem              *uar_map;
424         u32                        sqn;
425         u16                        edge;
426         struct device             *pdev;
427         __be32                     mkey_be;
428         unsigned long              state;
429
430         /* control path */
431         struct mlx5_wq_ctrl        wq_ctrl;
432         struct mlx5e_channel      *channel;
433 } ____cacheline_aligned_in_smp;
434
435 static inline bool
436 mlx5e_wqc_has_room_for(struct mlx5_wq_cyc *wq, u16 cc, u16 pc, u16 n)
437 {
438         return (((wq->sz_m1 & (cc - pc)) >= n) || (cc == pc));
439 }
440
441 struct mlx5e_dma_info {
442         struct page     *page;
443         dma_addr_t      addr;
444 };
445
446 struct mlx5e_umr_dma_info {
447         __be64                *mtt;
448         dma_addr_t             mtt_addr;
449         struct mlx5e_dma_info  dma_info[MLX5_MPWRQ_PAGES_PER_WQE];
450         struct mlx5e_umr_wqe   wqe;
451 };
452
453 struct mlx5e_mpw_info {
454         struct mlx5e_umr_dma_info umr;
455         u16 consumed_strides;
456         u16 skbs_frags[MLX5_MPWRQ_PAGES_PER_WQE];
457 };
458
459 struct mlx5e_rx_am_stats {
460         int ppms; /* packets per msec */
461         int epms; /* events per msec */
462 };
463
464 struct mlx5e_rx_am_sample {
465         ktime_t         time;
466         unsigned int    pkt_ctr;
467         u16             event_ctr;
468 };
469
470 struct mlx5e_rx_am { /* Adaptive Moderation */
471         u8                                      state;
472         struct mlx5e_rx_am_stats                prev_stats;
473         struct mlx5e_rx_am_sample               start_sample;
474         struct work_struct                      work;
475         u8                                      profile_ix;
476         u8                                      mode;
477         u8                                      tune_state;
478         u8                                      steps_right;
479         u8                                      steps_left;
480         u8                                      tired;
481 };
482
483 /* a single cache unit is capable to serve one napi call (for non-striding rq)
484  * or a MPWQE (for striding rq).
485  */
486 #define MLX5E_CACHE_UNIT        (MLX5_MPWRQ_PAGES_PER_WQE > NAPI_POLL_WEIGHT ? \
487                                  MLX5_MPWRQ_PAGES_PER_WQE : NAPI_POLL_WEIGHT)
488 #define MLX5E_CACHE_SIZE        (2 * roundup_pow_of_two(MLX5E_CACHE_UNIT))
489 struct mlx5e_page_cache {
490         u32 head;
491         u32 tail;
492         struct mlx5e_dma_info page_cache[MLX5E_CACHE_SIZE];
493 };
494
495 struct mlx5e_rq;
496 typedef void (*mlx5e_fp_handle_rx_cqe)(struct mlx5e_rq*, struct mlx5_cqe64*);
497 typedef int (*mlx5e_fp_alloc_wqe)(struct mlx5e_rq*, struct mlx5e_rx_wqe*, u16);
498 typedef void (*mlx5e_fp_dealloc_wqe)(struct mlx5e_rq*, u16);
499
500 struct mlx5e_rq {
501         /* data path */
502         struct mlx5_wq_ll      wq;
503
504         union {
505                 struct mlx5e_dma_info *dma_info;
506                 struct {
507                         struct mlx5e_mpw_info *info;
508                         void                  *mtt_no_align;
509                 } mpwqe;
510         };
511         struct {
512                 u8             page_order;
513                 u32            wqe_sz;    /* wqe data buffer size */
514                 u8             map_dir;   /* dma map direction */
515         } buff;
516         __be32                 mkey_be;
517
518         struct device         *pdev;
519         struct net_device     *netdev;
520         struct mlx5e_tstamp   *tstamp;
521         struct mlx5e_rq_stats  stats;
522         struct mlx5e_cq        cq;
523         struct mlx5e_page_cache page_cache;
524
525         mlx5e_fp_handle_rx_cqe handle_rx_cqe;
526         mlx5e_fp_alloc_wqe     alloc_wqe;
527         mlx5e_fp_dealloc_wqe   dealloc_wqe;
528
529         unsigned long          state;
530         int                    ix;
531         u16                    rx_headroom;
532
533         struct mlx5e_rx_am     am; /* Adaptive Moderation */
534
535         /* XDP */
536         struct bpf_prog       *xdp_prog;
537         struct mlx5e_xdpsq     xdpsq;
538
539         /* control */
540         struct mlx5_wq_ctrl    wq_ctrl;
541         u8                     wq_type;
542         u32                    mpwqe_stride_sz;
543         u32                    mpwqe_num_strides;
544         u32                    rqn;
545         struct mlx5e_channel  *channel;
546         struct mlx5_core_dev  *mdev;
547         struct mlx5_core_mkey  umr_mkey;
548 } ____cacheline_aligned_in_smp;
549
550 enum channel_flags {
551         MLX5E_CHANNEL_NAPI_SCHED = 1,
552 };
553
554 struct mlx5e_channel {
555         /* data path */
556         struct mlx5e_rq            rq;
557         struct mlx5e_txqsq         sq[MLX5E_MAX_NUM_TC];
558         struct mlx5e_icosq         icosq;   /* internal control operations */
559         bool                       xdp;
560         struct napi_struct         napi;
561         struct device             *pdev;
562         struct net_device         *netdev;
563         __be32                     mkey_be;
564         u8                         num_tc;
565         unsigned long              flags;
566
567         /* control */
568         struct mlx5e_priv         *priv;
569         struct mlx5_core_dev      *mdev;
570         struct mlx5e_tstamp       *tstamp;
571         int                        ix;
572         int                        cpu;
573 };
574
575 struct mlx5e_channels {
576         struct mlx5e_channel **c;
577         unsigned int           num;
578         struct mlx5e_params    params;
579 };
580
581 enum mlx5e_traffic_types {
582         MLX5E_TT_IPV4_TCP,
583         MLX5E_TT_IPV6_TCP,
584         MLX5E_TT_IPV4_UDP,
585         MLX5E_TT_IPV6_UDP,
586         MLX5E_TT_IPV4_IPSEC_AH,
587         MLX5E_TT_IPV6_IPSEC_AH,
588         MLX5E_TT_IPV4_IPSEC_ESP,
589         MLX5E_TT_IPV6_IPSEC_ESP,
590         MLX5E_TT_IPV4,
591         MLX5E_TT_IPV6,
592         MLX5E_TT_ANY,
593         MLX5E_NUM_TT,
594         MLX5E_NUM_INDIR_TIRS = MLX5E_TT_ANY,
595 };
596
597 enum {
598         MLX5E_STATE_ASYNC_EVENTS_ENABLED,
599         MLX5E_STATE_OPENED,
600         MLX5E_STATE_DESTROYING,
601 };
602
603 struct mlx5e_vxlan_db {
604         spinlock_t                      lock; /* protect vxlan table */
605         struct radix_tree_root          tree;
606 };
607
608 struct mlx5e_l2_rule {
609         u8  addr[ETH_ALEN + 2];
610         struct mlx5_flow_handle *rule;
611 };
612
613 struct mlx5e_flow_table {
614         int num_groups;
615         struct mlx5_flow_table *t;
616         struct mlx5_flow_group **g;
617 };
618
619 #define MLX5E_L2_ADDR_HASH_SIZE BIT(BITS_PER_BYTE)
620
621 struct mlx5e_tc_table {
622         struct mlx5_flow_table          *t;
623
624         struct rhashtable_params        ht_params;
625         struct rhashtable               ht;
626 };
627
628 struct mlx5e_vlan_table {
629         struct mlx5e_flow_table         ft;
630         unsigned long active_vlans[BITS_TO_LONGS(VLAN_N_VID)];
631         struct mlx5_flow_handle *active_vlans_rule[VLAN_N_VID];
632         struct mlx5_flow_handle *untagged_rule;
633         struct mlx5_flow_handle *any_cvlan_rule;
634         struct mlx5_flow_handle *any_svlan_rule;
635         bool                    filter_disabled;
636 };
637
638 struct mlx5e_l2_table {
639         struct mlx5e_flow_table    ft;
640         struct hlist_head          netdev_uc[MLX5E_L2_ADDR_HASH_SIZE];
641         struct hlist_head          netdev_mc[MLX5E_L2_ADDR_HASH_SIZE];
642         struct mlx5e_l2_rule       broadcast;
643         struct mlx5e_l2_rule       allmulti;
644         struct mlx5e_l2_rule       promisc;
645         bool                       broadcast_enabled;
646         bool                       allmulti_enabled;
647         bool                       promisc_enabled;
648 };
649
650 /* L3/L4 traffic type classifier */
651 struct mlx5e_ttc_table {
652         struct mlx5e_flow_table  ft;
653         struct mlx5_flow_handle  *rules[MLX5E_NUM_TT];
654 };
655
656 #define ARFS_HASH_SHIFT BITS_PER_BYTE
657 #define ARFS_HASH_SIZE BIT(BITS_PER_BYTE)
658 struct arfs_table {
659         struct mlx5e_flow_table  ft;
660         struct mlx5_flow_handle  *default_rule;
661         struct hlist_head        rules_hash[ARFS_HASH_SIZE];
662 };
663
664 enum  arfs_type {
665         ARFS_IPV4_TCP,
666         ARFS_IPV6_TCP,
667         ARFS_IPV4_UDP,
668         ARFS_IPV6_UDP,
669         ARFS_NUM_TYPES,
670 };
671
672 struct mlx5e_arfs_tables {
673         struct arfs_table arfs_tables[ARFS_NUM_TYPES];
674         /* Protect aRFS rules list */
675         spinlock_t                     arfs_lock;
676         struct list_head               rules;
677         int                            last_filter_id;
678         struct workqueue_struct        *wq;
679 };
680
681 /* NIC prio FTS */
682 enum {
683         MLX5E_VLAN_FT_LEVEL = 0,
684         MLX5E_L2_FT_LEVEL,
685         MLX5E_TTC_FT_LEVEL,
686         MLX5E_ARFS_FT_LEVEL
687 };
688
689 struct mlx5e_ethtool_table {
690         struct mlx5_flow_table *ft;
691         int                    num_rules;
692 };
693
694 #define ETHTOOL_NUM_L3_L4_FTS 7
695 #define ETHTOOL_NUM_L2_FTS 4
696
697 struct mlx5e_ethtool_steering {
698         struct mlx5e_ethtool_table      l3_l4_ft[ETHTOOL_NUM_L3_L4_FTS];
699         struct mlx5e_ethtool_table      l2_ft[ETHTOOL_NUM_L2_FTS];
700         struct list_head                rules;
701         int                             tot_num_rules;
702 };
703
704 struct mlx5e_flow_steering {
705         struct mlx5_flow_namespace      *ns;
706         struct mlx5e_ethtool_steering   ethtool;
707         struct mlx5e_tc_table           tc;
708         struct mlx5e_vlan_table         vlan;
709         struct mlx5e_l2_table           l2;
710         struct mlx5e_ttc_table          ttc;
711         struct mlx5e_arfs_tables        arfs;
712 };
713
714 struct mlx5e_rqt {
715         u32              rqtn;
716         bool             enabled;
717 };
718
719 struct mlx5e_tir {
720         u32               tirn;
721         struct mlx5e_rqt  rqt;
722         struct list_head  list;
723 };
724
725 enum {
726         MLX5E_TC_PRIO = 0,
727         MLX5E_NIC_PRIO
728 };
729
730 struct mlx5e_priv {
731         /* priv data path fields - start */
732         struct mlx5e_txqsq *txq2sq[MLX5E_MAX_NUM_CHANNELS * MLX5E_MAX_NUM_TC];
733         int channel_tc2txq[MLX5E_MAX_NUM_CHANNELS][MLX5E_MAX_NUM_TC];
734         /* priv data path fields - end */
735
736         unsigned long              state;
737         struct mutex               state_lock; /* Protects Interface state */
738         struct mlx5e_rq            drop_rq;
739
740         struct mlx5e_channels      channels;
741         u32                        tisn[MLX5E_MAX_NUM_TC];
742         struct mlx5e_rqt           indir_rqt;
743         struct mlx5e_tir           indir_tir[MLX5E_NUM_INDIR_TIRS];
744         struct mlx5e_tir           direct_tir[MLX5E_MAX_NUM_CHANNELS];
745         u32                        tx_rates[MLX5E_MAX_NUM_SQS];
746
747         struct mlx5e_flow_steering fs;
748         struct mlx5e_vxlan_db      vxlan;
749
750         struct workqueue_struct    *wq;
751         struct work_struct         update_carrier_work;
752         struct work_struct         set_rx_mode_work;
753         struct work_struct         tx_timeout_work;
754         struct delayed_work        update_stats_work;
755
756         struct mlx5_core_dev      *mdev;
757         struct net_device         *netdev;
758         struct mlx5e_stats         stats;
759         struct mlx5e_tstamp        tstamp;
760         u16 q_counter;
761 #ifdef CONFIG_MLX5_CORE_EN_DCB
762         struct mlx5e_dcbx          dcbx;
763 #endif
764
765         const struct mlx5e_profile *profile;
766         void                      *ppriv;
767 };
768
769 struct mlx5e_profile {
770         void    (*init)(struct mlx5_core_dev *mdev,
771                         struct net_device *netdev,
772                         const struct mlx5e_profile *profile, void *ppriv);
773         void    (*cleanup)(struct mlx5e_priv *priv);
774         int     (*init_rx)(struct mlx5e_priv *priv);
775         void    (*cleanup_rx)(struct mlx5e_priv *priv);
776         int     (*init_tx)(struct mlx5e_priv *priv);
777         void    (*cleanup_tx)(struct mlx5e_priv *priv);
778         void    (*enable)(struct mlx5e_priv *priv);
779         void    (*disable)(struct mlx5e_priv *priv);
780         void    (*update_stats)(struct mlx5e_priv *priv);
781         int     (*max_nch)(struct mlx5_core_dev *mdev);
782         struct {
783                 mlx5e_fp_handle_rx_cqe handle_rx_cqe;
784                 mlx5e_fp_handle_rx_cqe handle_rx_cqe_mpwqe;
785         } rx_handlers;
786         int     max_tc;
787 };
788
789 void mlx5e_build_ptys2ethtool_map(void);
790
791 u16 mlx5e_select_queue(struct net_device *dev, struct sk_buff *skb,
792                        void *accel_priv, select_queue_fallback_t fallback);
793 netdev_tx_t mlx5e_xmit(struct sk_buff *skb, struct net_device *dev);
794
795 void mlx5e_completion_event(struct mlx5_core_cq *mcq);
796 void mlx5e_cq_error_event(struct mlx5_core_cq *mcq, enum mlx5_event event);
797 int mlx5e_napi_poll(struct napi_struct *napi, int budget);
798 bool mlx5e_poll_tx_cq(struct mlx5e_cq *cq, int napi_budget);
799 int mlx5e_poll_rx_cq(struct mlx5e_cq *cq, int budget);
800 bool mlx5e_poll_xdpsq_cq(struct mlx5e_cq *cq);
801 void mlx5e_free_txqsq_descs(struct mlx5e_txqsq *sq);
802 void mlx5e_free_xdpsq_descs(struct mlx5e_xdpsq *sq);
803
804 void mlx5e_page_release(struct mlx5e_rq *rq, struct mlx5e_dma_info *dma_info,
805                         bool recycle);
806 void mlx5e_handle_rx_cqe(struct mlx5e_rq *rq, struct mlx5_cqe64 *cqe);
807 void mlx5e_handle_rx_cqe_mpwrq(struct mlx5e_rq *rq, struct mlx5_cqe64 *cqe);
808 bool mlx5e_post_rx_wqes(struct mlx5e_rq *rq);
809 int mlx5e_alloc_rx_wqe(struct mlx5e_rq *rq, struct mlx5e_rx_wqe *wqe, u16 ix);
810 int mlx5e_alloc_rx_mpwqe(struct mlx5e_rq *rq, struct mlx5e_rx_wqe *wqe, u16 ix);
811 void mlx5e_dealloc_rx_wqe(struct mlx5e_rq *rq, u16 ix);
812 void mlx5e_dealloc_rx_mpwqe(struct mlx5e_rq *rq, u16 ix);
813 void mlx5e_post_rx_mpwqe(struct mlx5e_rq *rq);
814 void mlx5e_free_rx_mpwqe(struct mlx5e_rq *rq, struct mlx5e_mpw_info *wi);
815 struct mlx5_cqe64 *mlx5e_get_cqe(struct mlx5e_cq *cq);
816
817 void mlx5e_rx_am(struct mlx5e_rq *rq);
818 void mlx5e_rx_am_work(struct work_struct *work);
819 struct mlx5e_cq_moder mlx5e_am_get_def_profile(u8 rx_cq_period_mode);
820
821 void mlx5e_update_stats(struct mlx5e_priv *priv);
822
823 int mlx5e_create_flow_steering(struct mlx5e_priv *priv);
824 void mlx5e_destroy_flow_steering(struct mlx5e_priv *priv);
825 void mlx5e_init_l2_addr(struct mlx5e_priv *priv);
826 void mlx5e_destroy_flow_table(struct mlx5e_flow_table *ft);
827 int mlx5e_self_test_num(struct mlx5e_priv *priv);
828 void mlx5e_self_test(struct net_device *ndev, struct ethtool_test *etest,
829                      u64 *buf);
830 int mlx5e_ethtool_get_flow(struct mlx5e_priv *priv, struct ethtool_rxnfc *info,
831                            int location);
832 int mlx5e_ethtool_get_all_flows(struct mlx5e_priv *priv,
833                                 struct ethtool_rxnfc *info, u32 *rule_locs);
834 int mlx5e_ethtool_flow_replace(struct mlx5e_priv *priv,
835                                struct ethtool_rx_flow_spec *fs);
836 int mlx5e_ethtool_flow_remove(struct mlx5e_priv *priv,
837                               int location);
838 void mlx5e_ethtool_init_steering(struct mlx5e_priv *priv);
839 void mlx5e_ethtool_cleanup_steering(struct mlx5e_priv *priv);
840 void mlx5e_set_rx_mode_work(struct work_struct *work);
841
842 void mlx5e_fill_hwstamp(struct mlx5e_tstamp *clock, u64 timestamp,
843                         struct skb_shared_hwtstamps *hwts);
844 void mlx5e_timestamp_init(struct mlx5e_priv *priv);
845 void mlx5e_timestamp_cleanup(struct mlx5e_priv *priv);
846 void mlx5e_pps_event_handler(struct mlx5e_priv *priv,
847                              struct ptp_clock_event *event);
848 int mlx5e_hwstamp_set(struct net_device *dev, struct ifreq *ifr);
849 int mlx5e_hwstamp_get(struct net_device *dev, struct ifreq *ifr);
850 int mlx5e_modify_rx_cqe_compression_locked(struct mlx5e_priv *priv, bool val);
851
852 int mlx5e_vlan_rx_add_vid(struct net_device *dev, __always_unused __be16 proto,
853                           u16 vid);
854 int mlx5e_vlan_rx_kill_vid(struct net_device *dev, __always_unused __be16 proto,
855                            u16 vid);
856 void mlx5e_enable_vlan_filter(struct mlx5e_priv *priv);
857 void mlx5e_disable_vlan_filter(struct mlx5e_priv *priv);
858
859 struct mlx5e_redirect_rqt_param {
860         bool is_rss;
861         union {
862                 u32 rqn; /* Direct RQN (Non-RSS) */
863                 struct {
864                         u8 hfunc;
865                         struct mlx5e_channels *channels;
866                 } rss; /* RSS data */
867         };
868 };
869
870 int mlx5e_redirect_rqt(struct mlx5e_priv *priv, u32 rqtn, int sz,
871                        struct mlx5e_redirect_rqt_param rrp);
872 void mlx5e_build_indir_tir_ctx_hash(struct mlx5e_params *params,
873                                     enum mlx5e_traffic_types tt,
874                                     void *tirc);
875
876 int mlx5e_open_locked(struct net_device *netdev);
877 int mlx5e_close_locked(struct net_device *netdev);
878
879 int mlx5e_open_channels(struct mlx5e_priv *priv,
880                         struct mlx5e_channels *chs);
881 void mlx5e_close_channels(struct mlx5e_channels *chs);
882
883 /* Function pointer to be used to modify WH settings while
884  * switching channels
885  */
886 typedef int (*mlx5e_fp_hw_modify)(struct mlx5e_priv *priv);
887 void mlx5e_switch_priv_channels(struct mlx5e_priv *priv,
888                                 struct mlx5e_channels *new_chs,
889                                 mlx5e_fp_hw_modify hw_modify);
890 void mlx5e_activate_priv_channels(struct mlx5e_priv *priv);
891 void mlx5e_deactivate_priv_channels(struct mlx5e_priv *priv);
892
893 void mlx5e_build_default_indir_rqt(struct mlx5_core_dev *mdev,
894                                    u32 *indirection_rqt, int len,
895                                    int num_channels);
896 int mlx5e_get_max_linkspeed(struct mlx5_core_dev *mdev, u32 *speed);
897
898 void mlx5e_set_rx_cq_mode_params(struct mlx5e_params *params,
899                                  u8 cq_period_mode);
900 void mlx5e_set_rq_type_params(struct mlx5_core_dev *mdev,
901                               struct mlx5e_params *params, u8 rq_type);
902
903 static inline
904 struct mlx5e_tx_wqe *mlx5e_post_nop(struct mlx5_wq_cyc *wq, u32 sqn, u16 *pc)
905 {
906         u16                         pi   = *pc & wq->sz_m1;
907         struct mlx5e_tx_wqe        *wqe  = mlx5_wq_cyc_get_wqe(wq, pi);
908         struct mlx5_wqe_ctrl_seg   *cseg = &wqe->ctrl;
909
910         memset(cseg, 0, sizeof(*cseg));
911
912         cseg->opmod_idx_opcode = cpu_to_be32((*pc << 8) | MLX5_OPCODE_NOP);
913         cseg->qpn_ds           = cpu_to_be32((sqn << 8) | 0x01);
914
915         (*pc)++;
916
917         return wqe;
918 }
919
920 static inline
921 void mlx5e_notify_hw(struct mlx5_wq_cyc *wq, u16 pc,
922                      void __iomem *uar_map,
923                      struct mlx5_wqe_ctrl_seg *ctrl)
924 {
925         ctrl->fm_ce_se = MLX5_WQE_CTRL_CQ_UPDATE;
926         /* ensure wqe is visible to device before updating doorbell record */
927         dma_wmb();
928
929         *wq->db = cpu_to_be32(pc);
930
931         /* ensure doorbell record is visible to device before ringing the
932          * doorbell
933          */
934         wmb();
935
936         mlx5_write64((__be32 *)ctrl, uar_map, NULL);
937 }
938
939 static inline void mlx5e_cq_arm(struct mlx5e_cq *cq)
940 {
941         struct mlx5_core_cq *mcq;
942
943         mcq = &cq->mcq;
944         mlx5_cq_arm(mcq, MLX5_CQ_DB_REQ_NOT, mcq->uar->map, cq->wq.cc);
945 }
946
947 static inline u32 mlx5e_get_wqe_mtt_offset(struct mlx5e_rq *rq, u16 wqe_ix)
948 {
949         return wqe_ix * ALIGN(MLX5_MPWRQ_PAGES_PER_WQE, 8);
950 }
951
952 extern const struct ethtool_ops mlx5e_ethtool_ops;
953 #ifdef CONFIG_MLX5_CORE_EN_DCB
954 extern const struct dcbnl_rtnl_ops mlx5e_dcbnl_ops;
955 int mlx5e_dcbnl_ieee_setets_core(struct mlx5e_priv *priv, struct ieee_ets *ets);
956 void mlx5e_dcbnl_initialize(struct mlx5e_priv *priv);
957 #endif
958
959 #ifndef CONFIG_RFS_ACCEL
960 static inline int mlx5e_arfs_create_tables(struct mlx5e_priv *priv)
961 {
962         return 0;
963 }
964
965 static inline void mlx5e_arfs_destroy_tables(struct mlx5e_priv *priv) {}
966
967 static inline int mlx5e_arfs_enable(struct mlx5e_priv *priv)
968 {
969         return -EOPNOTSUPP;
970 }
971
972 static inline int mlx5e_arfs_disable(struct mlx5e_priv *priv)
973 {
974         return -EOPNOTSUPP;
975 }
976 #else
977 int mlx5e_arfs_create_tables(struct mlx5e_priv *priv);
978 void mlx5e_arfs_destroy_tables(struct mlx5e_priv *priv);
979 int mlx5e_arfs_enable(struct mlx5e_priv *priv);
980 int mlx5e_arfs_disable(struct mlx5e_priv *priv);
981 int mlx5e_rx_flow_steer(struct net_device *dev, const struct sk_buff *skb,
982                         u16 rxq_index, u32 flow_id);
983 #endif
984
985 u16 mlx5e_get_max_inline_cap(struct mlx5_core_dev *mdev);
986 int mlx5e_create_tir(struct mlx5_core_dev *mdev,
987                      struct mlx5e_tir *tir, u32 *in, int inlen);
988 void mlx5e_destroy_tir(struct mlx5_core_dev *mdev,
989                        struct mlx5e_tir *tir);
990 int mlx5e_create_mdev_resources(struct mlx5_core_dev *mdev);
991 void mlx5e_destroy_mdev_resources(struct mlx5_core_dev *mdev);
992 int mlx5e_refresh_tirs(struct mlx5e_priv *priv, bool enable_uc_lb);
993
994 /* common netdev helpers */
995 int mlx5e_create_indirect_rqt(struct mlx5e_priv *priv);
996
997 int mlx5e_create_indirect_tirs(struct mlx5e_priv *priv);
998 void mlx5e_destroy_indirect_tirs(struct mlx5e_priv *priv);
999
1000 int mlx5e_create_direct_rqts(struct mlx5e_priv *priv);
1001 void mlx5e_destroy_direct_rqts(struct mlx5e_priv *priv);
1002 int mlx5e_create_direct_tirs(struct mlx5e_priv *priv);
1003 void mlx5e_destroy_direct_tirs(struct mlx5e_priv *priv);
1004 void mlx5e_destroy_rqt(struct mlx5e_priv *priv, struct mlx5e_rqt *rqt);
1005
1006 int mlx5e_create_ttc_table(struct mlx5e_priv *priv);
1007 void mlx5e_destroy_ttc_table(struct mlx5e_priv *priv);
1008
1009 int mlx5e_create_tis(struct mlx5_core_dev *mdev, int tc,
1010                      u32 underlay_qpn, u32 *tisn);
1011 void mlx5e_destroy_tis(struct mlx5_core_dev *mdev, u32 tisn);
1012
1013 int mlx5e_create_tises(struct mlx5e_priv *priv);
1014 void mlx5e_cleanup_nic_tx(struct mlx5e_priv *priv);
1015 int mlx5e_close(struct net_device *netdev);
1016 int mlx5e_open(struct net_device *netdev);
1017 void mlx5e_update_stats_work(struct work_struct *work);
1018 u32 mlx5e_choose_lro_timeout(struct mlx5_core_dev *mdev, u32 wanted_timeout);
1019
1020 /* mlx5e generic netdev management API */
1021 struct net_device*
1022 mlx5e_create_netdev(struct mlx5_core_dev *mdev, const struct mlx5e_profile *profile,
1023                     void *ppriv);
1024 int mlx5e_attach_netdev(struct mlx5e_priv *priv);
1025 void mlx5e_detach_netdev(struct mlx5e_priv *priv);
1026 void mlx5e_destroy_netdev(struct mlx5e_priv *priv);
1027 void mlx5e_build_nic_params(struct mlx5_core_dev *mdev,
1028                             struct mlx5e_params *params,
1029                             u16 max_channels);
1030
1031 #endif /* __MLX5_EN_H__ */