Pull vector-domain into release branch
[sfrench/cifs-2.6.git] / drivers / kvm / x86_emulate.c
1 /******************************************************************************
2  * x86_emulate.c
3  *
4  * Generic x86 (32-bit and 64-bit) instruction decoder and emulator.
5  *
6  * Copyright (c) 2005 Keir Fraser
7  *
8  * Linux coding style, mod r/m decoder, segment base fixes, real-mode
9  * privieged instructions:
10  *
11  * Copyright (C) 2006 Qumranet
12  *
13  *   Avi Kivity <avi@qumranet.com>
14  *   Yaniv Kamay <yaniv@qumranet.com>
15  *
16  * This work is licensed under the terms of the GNU GPL, version 2.  See
17  * the COPYING file in the top-level directory.
18  *
19  * From: xen-unstable 10676:af9809f51f81a3c43f276f00c81a52ef558afda4
20  */
21
22 #ifndef __KERNEL__
23 #include <stdio.h>
24 #include <stdint.h>
25 #include <public/xen.h>
26 #define DPRINTF(_f, _a ...) printf( _f , ## _a )
27 #else
28 #include "kvm.h"
29 #define DPRINTF(x...) do {} while (0)
30 #endif
31 #include "x86_emulate.h"
32 #include <linux/module.h>
33
34 /*
35  * Opcode effective-address decode tables.
36  * Note that we only emulate instructions that have at least one memory
37  * operand (excluding implicit stack references). We assume that stack
38  * references and instruction fetches will never occur in special memory
39  * areas that require emulation. So, for example, 'mov <imm>,<reg>' need
40  * not be handled.
41  */
42
43 /* Operand sizes: 8-bit operands or specified/overridden size. */
44 #define ByteOp      (1<<0)      /* 8-bit operands. */
45 /* Destination operand type. */
46 #define ImplicitOps (1<<1)      /* Implicit in opcode. No generic decode. */
47 #define DstReg      (2<<1)      /* Register operand. */
48 #define DstMem      (3<<1)      /* Memory operand. */
49 #define DstMask     (3<<1)
50 /* Source operand type. */
51 #define SrcNone     (0<<3)      /* No source operand. */
52 #define SrcImplicit (0<<3)      /* Source operand is implicit in the opcode. */
53 #define SrcReg      (1<<3)      /* Register operand. */
54 #define SrcMem      (2<<3)      /* Memory operand. */
55 #define SrcMem16    (3<<3)      /* Memory operand (16-bit). */
56 #define SrcMem32    (4<<3)      /* Memory operand (32-bit). */
57 #define SrcImm      (5<<3)      /* Immediate operand. */
58 #define SrcImmByte  (6<<3)      /* 8-bit sign-extended immediate operand. */
59 #define SrcMask     (7<<3)
60 /* Generic ModRM decode. */
61 #define ModRM       (1<<6)
62 /* Destination is only written; never read. */
63 #define Mov         (1<<7)
64 #define BitOp       (1<<8)
65
66 static u8 opcode_table[256] = {
67         /* 0x00 - 0x07 */
68         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
69         ByteOp | DstReg | SrcMem | ModRM, DstReg | SrcMem | ModRM,
70         0, 0, 0, 0,
71         /* 0x08 - 0x0F */
72         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
73         ByteOp | DstReg | SrcMem | ModRM, DstReg | SrcMem | ModRM,
74         0, 0, 0, 0,
75         /* 0x10 - 0x17 */
76         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
77         ByteOp | DstReg | SrcMem | ModRM, DstReg | SrcMem | ModRM,
78         0, 0, 0, 0,
79         /* 0x18 - 0x1F */
80         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
81         ByteOp | DstReg | SrcMem | ModRM, DstReg | SrcMem | ModRM,
82         0, 0, 0, 0,
83         /* 0x20 - 0x27 */
84         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
85         ByteOp | DstReg | SrcMem | ModRM, DstReg | SrcMem | ModRM,
86         0, 0, 0, 0,
87         /* 0x28 - 0x2F */
88         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
89         ByteOp | DstReg | SrcMem | ModRM, DstReg | SrcMem | ModRM,
90         0, 0, 0, 0,
91         /* 0x30 - 0x37 */
92         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
93         ByteOp | DstReg | SrcMem | ModRM, DstReg | SrcMem | ModRM,
94         0, 0, 0, 0,
95         /* 0x38 - 0x3F */
96         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
97         ByteOp | DstReg | SrcMem | ModRM, DstReg | SrcMem | ModRM,
98         0, 0, 0, 0,
99         /* 0x40 - 0x4F */
100         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
101         /* 0x50 - 0x57 */
102         0, 0, 0, 0, 0, 0, 0, 0,
103         /* 0x58 - 0x5F */
104         ImplicitOps, ImplicitOps, ImplicitOps, ImplicitOps,
105         ImplicitOps, ImplicitOps, ImplicitOps, ImplicitOps,
106         /* 0x60 - 0x6F */
107         0, 0, 0, DstReg | SrcMem32 | ModRM | Mov /* movsxd (x86/64) */ ,
108         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
109         /* 0x70 - 0x7F */
110         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
111         /* 0x80 - 0x87 */
112         ByteOp | DstMem | SrcImm | ModRM, DstMem | SrcImm | ModRM,
113         ByteOp | DstMem | SrcImm | ModRM, DstMem | SrcImmByte | ModRM,
114         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
115         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM,
116         /* 0x88 - 0x8F */
117         ByteOp | DstMem | SrcReg | ModRM | Mov, DstMem | SrcReg | ModRM | Mov,
118         ByteOp | DstReg | SrcMem | ModRM | Mov, DstReg | SrcMem | ModRM | Mov,
119         0, 0, 0, DstMem | SrcNone | ModRM | Mov,
120         /* 0x90 - 0x9F */
121         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
122         /* 0xA0 - 0xA7 */
123         ByteOp | DstReg | SrcMem | Mov, DstReg | SrcMem | Mov,
124         ByteOp | DstMem | SrcReg | Mov, DstMem | SrcReg | Mov,
125         ByteOp | ImplicitOps | Mov, ImplicitOps | Mov,
126         ByteOp | ImplicitOps, ImplicitOps,
127         /* 0xA8 - 0xAF */
128         0, 0, ByteOp | ImplicitOps | Mov, ImplicitOps | Mov,
129         ByteOp | ImplicitOps | Mov, ImplicitOps | Mov,
130         ByteOp | ImplicitOps, ImplicitOps,
131         /* 0xB0 - 0xBF */
132         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
133         /* 0xC0 - 0xC7 */
134         ByteOp | DstMem | SrcImm | ModRM, DstMem | SrcImmByte | ModRM,
135         0, ImplicitOps, 0, 0,
136         ByteOp | DstMem | SrcImm | ModRM | Mov, DstMem | SrcImm | ModRM | Mov,
137         /* 0xC8 - 0xCF */
138         0, 0, 0, 0, 0, 0, 0, 0,
139         /* 0xD0 - 0xD7 */
140         ByteOp | DstMem | SrcImplicit | ModRM, DstMem | SrcImplicit | ModRM,
141         ByteOp | DstMem | SrcImplicit | ModRM, DstMem | SrcImplicit | ModRM,
142         0, 0, 0, 0,
143         /* 0xD8 - 0xDF */
144         0, 0, 0, 0, 0, 0, 0, 0,
145         /* 0xE0 - 0xEF */
146         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
147         /* 0xF0 - 0xF7 */
148         0, 0, 0, 0,
149         ImplicitOps, 0,
150         ByteOp | DstMem | SrcNone | ModRM, DstMem | SrcNone | ModRM,
151         /* 0xF8 - 0xFF */
152         0, 0, 0, 0,
153         0, 0, ByteOp | DstMem | SrcNone | ModRM, DstMem | SrcNone | ModRM
154 };
155
156 static u16 twobyte_table[256] = {
157         /* 0x00 - 0x0F */
158         0, SrcMem | ModRM | DstReg, 0, 0, 0, 0, ImplicitOps, 0,
159         0, ImplicitOps, 0, 0, 0, ImplicitOps | ModRM, 0, 0,
160         /* 0x10 - 0x1F */
161         0, 0, 0, 0, 0, 0, 0, 0, ImplicitOps | ModRM, 0, 0, 0, 0, 0, 0, 0,
162         /* 0x20 - 0x2F */
163         ModRM | ImplicitOps, ModRM, ModRM | ImplicitOps, ModRM, 0, 0, 0, 0,
164         0, 0, 0, 0, 0, 0, 0, 0,
165         /* 0x30 - 0x3F */
166         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
167         /* 0x40 - 0x47 */
168         DstReg | SrcMem | ModRM | Mov, DstReg | SrcMem | ModRM | Mov,
169         DstReg | SrcMem | ModRM | Mov, DstReg | SrcMem | ModRM | Mov,
170         DstReg | SrcMem | ModRM | Mov, DstReg | SrcMem | ModRM | Mov,
171         DstReg | SrcMem | ModRM | Mov, DstReg | SrcMem | ModRM | Mov,
172         /* 0x48 - 0x4F */
173         DstReg | SrcMem | ModRM | Mov, DstReg | SrcMem | ModRM | Mov,
174         DstReg | SrcMem | ModRM | Mov, DstReg | SrcMem | ModRM | Mov,
175         DstReg | SrcMem | ModRM | Mov, DstReg | SrcMem | ModRM | Mov,
176         DstReg | SrcMem | ModRM | Mov, DstReg | SrcMem | ModRM | Mov,
177         /* 0x50 - 0x5F */
178         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
179         /* 0x60 - 0x6F */
180         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
181         /* 0x70 - 0x7F */
182         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
183         /* 0x80 - 0x8F */
184         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
185         /* 0x90 - 0x9F */
186         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
187         /* 0xA0 - 0xA7 */
188         0, 0, 0, DstMem | SrcReg | ModRM | BitOp, 0, 0, 0, 0,
189         /* 0xA8 - 0xAF */
190         0, 0, 0, DstMem | SrcReg | ModRM | BitOp, 0, 0, 0, 0,
191         /* 0xB0 - 0xB7 */
192         ByteOp | DstMem | SrcReg | ModRM, DstMem | SrcReg | ModRM, 0,
193             DstMem | SrcReg | ModRM | BitOp,
194         0, 0, ByteOp | DstReg | SrcMem | ModRM | Mov,
195             DstReg | SrcMem16 | ModRM | Mov,
196         /* 0xB8 - 0xBF */
197         0, 0, DstMem | SrcImmByte | ModRM, DstMem | SrcReg | ModRM | BitOp,
198         0, 0, ByteOp | DstReg | SrcMem | ModRM | Mov,
199             DstReg | SrcMem16 | ModRM | Mov,
200         /* 0xC0 - 0xCF */
201         0, 0, 0, 0, 0, 0, 0, ImplicitOps | ModRM, 0, 0, 0, 0, 0, 0, 0, 0,
202         /* 0xD0 - 0xDF */
203         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
204         /* 0xE0 - 0xEF */
205         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
206         /* 0xF0 - 0xFF */
207         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0
208 };
209
210 /*
211  * Tell the emulator that of the Group 7 instructions (sgdt, lidt, etc.) we
212  * are interested only in invlpg and not in any of the rest.
213  *
214  * invlpg is a special instruction in that the data it references may not
215  * be mapped.
216  */
217 void kvm_emulator_want_group7_invlpg(void)
218 {
219         twobyte_table[1] &= ~SrcMem;
220 }
221 EXPORT_SYMBOL_GPL(kvm_emulator_want_group7_invlpg);
222
223 /* Type, address-of, and value of an instruction's operand. */
224 struct operand {
225         enum { OP_REG, OP_MEM, OP_IMM } type;
226         unsigned int bytes;
227         unsigned long val, orig_val, *ptr;
228 };
229
230 /* EFLAGS bit definitions. */
231 #define EFLG_OF (1<<11)
232 #define EFLG_DF (1<<10)
233 #define EFLG_SF (1<<7)
234 #define EFLG_ZF (1<<6)
235 #define EFLG_AF (1<<4)
236 #define EFLG_PF (1<<2)
237 #define EFLG_CF (1<<0)
238
239 /*
240  * Instruction emulation:
241  * Most instructions are emulated directly via a fragment of inline assembly
242  * code. This allows us to save/restore EFLAGS and thus very easily pick up
243  * any modified flags.
244  */
245
246 #if defined(CONFIG_X86_64)
247 #define _LO32 "k"               /* force 32-bit operand */
248 #define _STK  "%%rsp"           /* stack pointer */
249 #elif defined(__i386__)
250 #define _LO32 ""                /* force 32-bit operand */
251 #define _STK  "%%esp"           /* stack pointer */
252 #endif
253
254 /*
255  * These EFLAGS bits are restored from saved value during emulation, and
256  * any changes are written back to the saved value after emulation.
257  */
258 #define EFLAGS_MASK (EFLG_OF|EFLG_SF|EFLG_ZF|EFLG_AF|EFLG_PF|EFLG_CF)
259
260 /* Before executing instruction: restore necessary bits in EFLAGS. */
261 #define _PRE_EFLAGS(_sav, _msk, _tmp) \
262         /* EFLAGS = (_sav & _msk) | (EFLAGS & ~_msk); */        \
263         "push %"_sav"; "                                        \
264         "movl %"_msk",%"_LO32 _tmp"; "                          \
265         "andl %"_LO32 _tmp",("_STK"); "                         \
266         "pushf; "                                               \
267         "notl %"_LO32 _tmp"; "                                  \
268         "andl %"_LO32 _tmp",("_STK"); "                         \
269         "pop  %"_tmp"; "                                        \
270         "orl  %"_LO32 _tmp",("_STK"); "                         \
271         "popf; "                                                \
272         /* _sav &= ~msk; */                                     \
273         "movl %"_msk",%"_LO32 _tmp"; "                          \
274         "notl %"_LO32 _tmp"; "                                  \
275         "andl %"_LO32 _tmp",%"_sav"; "
276
277 /* After executing instruction: write-back necessary bits in EFLAGS. */
278 #define _POST_EFLAGS(_sav, _msk, _tmp) \
279         /* _sav |= EFLAGS & _msk; */            \
280         "pushf; "                               \
281         "pop  %"_tmp"; "                        \
282         "andl %"_msk",%"_LO32 _tmp"; "          \
283         "orl  %"_LO32 _tmp",%"_sav"; "
284
285 /* Raw emulation: instruction has two explicit operands. */
286 #define __emulate_2op_nobyte(_op,_src,_dst,_eflags,_wx,_wy,_lx,_ly,_qx,_qy) \
287         do {                                                                \
288                 unsigned long _tmp;                                         \
289                                                                             \
290                 switch ((_dst).bytes) {                                     \
291                 case 2:                                                     \
292                         __asm__ __volatile__ (                              \
293                                 _PRE_EFLAGS("0","4","2")                    \
294                                 _op"w %"_wx"3,%1; "                         \
295                                 _POST_EFLAGS("0","4","2")                   \
296                                 : "=m" (_eflags), "=m" ((_dst).val),        \
297                                   "=&r" (_tmp)                              \
298                                 : _wy ((_src).val), "i" (EFLAGS_MASK) );    \
299                         break;                                              \
300                 case 4:                                                     \
301                         __asm__ __volatile__ (                              \
302                                 _PRE_EFLAGS("0","4","2")                    \
303                                 _op"l %"_lx"3,%1; "                         \
304                                 _POST_EFLAGS("0","4","2")                   \
305                                 : "=m" (_eflags), "=m" ((_dst).val),        \
306                                   "=&r" (_tmp)                              \
307                                 : _ly ((_src).val), "i" (EFLAGS_MASK) );    \
308                         break;                                              \
309                 case 8:                                                     \
310                         __emulate_2op_8byte(_op, _src, _dst,                \
311                                             _eflags, _qx, _qy);             \
312                         break;                                              \
313                 }                                                           \
314         } while (0)
315
316 #define __emulate_2op(_op,_src,_dst,_eflags,_bx,_by,_wx,_wy,_lx,_ly,_qx,_qy) \
317         do {                                                                 \
318                 unsigned long _tmp;                                          \
319                 switch ( (_dst).bytes )                                      \
320                 {                                                            \
321                 case 1:                                                      \
322                         __asm__ __volatile__ (                               \
323                                 _PRE_EFLAGS("0","4","2")                     \
324                                 _op"b %"_bx"3,%1; "                          \
325                                 _POST_EFLAGS("0","4","2")                    \
326                                 : "=m" (_eflags), "=m" ((_dst).val),         \
327                                   "=&r" (_tmp)                               \
328                                 : _by ((_src).val), "i" (EFLAGS_MASK) );     \
329                         break;                                               \
330                 default:                                                     \
331                         __emulate_2op_nobyte(_op, _src, _dst, _eflags,       \
332                                              _wx, _wy, _lx, _ly, _qx, _qy);  \
333                         break;                                               \
334                 }                                                            \
335         } while (0)
336
337 /* Source operand is byte-sized and may be restricted to just %cl. */
338 #define emulate_2op_SrcB(_op, _src, _dst, _eflags)                      \
339         __emulate_2op(_op, _src, _dst, _eflags,                         \
340                       "b", "c", "b", "c", "b", "c", "b", "c")
341
342 /* Source operand is byte, word, long or quad sized. */
343 #define emulate_2op_SrcV(_op, _src, _dst, _eflags)                      \
344         __emulate_2op(_op, _src, _dst, _eflags,                         \
345                       "b", "q", "w", "r", _LO32, "r", "", "r")
346
347 /* Source operand is word, long or quad sized. */
348 #define emulate_2op_SrcV_nobyte(_op, _src, _dst, _eflags)               \
349         __emulate_2op_nobyte(_op, _src, _dst, _eflags,                  \
350                              "w", "r", _LO32, "r", "", "r")
351
352 /* Instruction has only one explicit operand (no source operand). */
353 #define emulate_1op(_op, _dst, _eflags)                                    \
354         do {                                                            \
355                 unsigned long _tmp;                                     \
356                                                                         \
357                 switch ( (_dst).bytes )                                 \
358                 {                                                       \
359                 case 1:                                                 \
360                         __asm__ __volatile__ (                          \
361                                 _PRE_EFLAGS("0","3","2")                \
362                                 _op"b %1; "                             \
363                                 _POST_EFLAGS("0","3","2")               \
364                                 : "=m" (_eflags), "=m" ((_dst).val),    \
365                                   "=&r" (_tmp)                          \
366                                 : "i" (EFLAGS_MASK) );                  \
367                         break;                                          \
368                 case 2:                                                 \
369                         __asm__ __volatile__ (                          \
370                                 _PRE_EFLAGS("0","3","2")                \
371                                 _op"w %1; "                             \
372                                 _POST_EFLAGS("0","3","2")               \
373                                 : "=m" (_eflags), "=m" ((_dst).val),    \
374                                   "=&r" (_tmp)                          \
375                                 : "i" (EFLAGS_MASK) );                  \
376                         break;                                          \
377                 case 4:                                                 \
378                         __asm__ __volatile__ (                          \
379                                 _PRE_EFLAGS("0","3","2")                \
380                                 _op"l %1; "                             \
381                                 _POST_EFLAGS("0","3","2")               \
382                                 : "=m" (_eflags), "=m" ((_dst).val),    \
383                                   "=&r" (_tmp)                          \
384                                 : "i" (EFLAGS_MASK) );                  \
385                         break;                                          \
386                 case 8:                                                 \
387                         __emulate_1op_8byte(_op, _dst, _eflags);        \
388                         break;                                          \
389                 }                                                       \
390         } while (0)
391
392 /* Emulate an instruction with quadword operands (x86/64 only). */
393 #if defined(CONFIG_X86_64)
394 #define __emulate_2op_8byte(_op, _src, _dst, _eflags, _qx, _qy)           \
395         do {                                                              \
396                 __asm__ __volatile__ (                                    \
397                         _PRE_EFLAGS("0","4","2")                          \
398                         _op"q %"_qx"3,%1; "                               \
399                         _POST_EFLAGS("0","4","2")                         \
400                         : "=m" (_eflags), "=m" ((_dst).val), "=&r" (_tmp) \
401                         : _qy ((_src).val), "i" (EFLAGS_MASK) );          \
402         } while (0)
403
404 #define __emulate_1op_8byte(_op, _dst, _eflags)                           \
405         do {                                                              \
406                 __asm__ __volatile__ (                                    \
407                         _PRE_EFLAGS("0","3","2")                          \
408                         _op"q %1; "                                       \
409                         _POST_EFLAGS("0","3","2")                         \
410                         : "=m" (_eflags), "=m" ((_dst).val), "=&r" (_tmp) \
411                         : "i" (EFLAGS_MASK) );                            \
412         } while (0)
413
414 #elif defined(__i386__)
415 #define __emulate_2op_8byte(_op, _src, _dst, _eflags, _qx, _qy)
416 #define __emulate_1op_8byte(_op, _dst, _eflags)
417 #endif                          /* __i386__ */
418
419 /* Fetch next part of the instruction being emulated. */
420 #define insn_fetch(_type, _size, _eip)                                  \
421 ({      unsigned long _x;                                               \
422         rc = ops->read_std((unsigned long)(_eip) + ctxt->cs_base, &_x,  \
423                                                   (_size), ctxt);       \
424         if ( rc != 0 )                                                  \
425                 goto done;                                              \
426         (_eip) += (_size);                                              \
427         (_type)_x;                                                      \
428 })
429
430 /* Access/update address held in a register, based on addressing mode. */
431 #define register_address(base, reg)                                     \
432         ((base) + ((ad_bytes == sizeof(unsigned long)) ? (reg) :        \
433                    ((reg) & ((1UL << (ad_bytes << 3)) - 1))))
434
435 #define register_address_increment(reg, inc)                            \
436         do {                                                            \
437                 /* signed type ensures sign extension to long */        \
438                 int _inc = (inc);                                       \
439                 if ( ad_bytes == sizeof(unsigned long) )                \
440                         (reg) += _inc;                                  \
441                 else                                                    \
442                         (reg) = ((reg) & ~((1UL << (ad_bytes << 3)) - 1)) | \
443                            (((reg) + _inc) & ((1UL << (ad_bytes << 3)) - 1)); \
444         } while (0)
445
446 void *decode_register(u8 modrm_reg, unsigned long *regs,
447                       int highbyte_regs)
448 {
449         void *p;
450
451         p = &regs[modrm_reg];
452         if (highbyte_regs && modrm_reg >= 4 && modrm_reg < 8)
453                 p = (unsigned char *)&regs[modrm_reg & 3] + 1;
454         return p;
455 }
456
457 static int read_descriptor(struct x86_emulate_ctxt *ctxt,
458                            struct x86_emulate_ops *ops,
459                            void *ptr,
460                            u16 *size, unsigned long *address, int op_bytes)
461 {
462         int rc;
463
464         if (op_bytes == 2)
465                 op_bytes = 3;
466         *address = 0;
467         rc = ops->read_std((unsigned long)ptr, (unsigned long *)size, 2, ctxt);
468         if (rc)
469                 return rc;
470         rc = ops->read_std((unsigned long)ptr + 2, address, op_bytes, ctxt);
471         return rc;
472 }
473
474 int
475 x86_emulate_memop(struct x86_emulate_ctxt *ctxt, struct x86_emulate_ops *ops)
476 {
477         unsigned d;
478         u8 b, sib, twobyte = 0, rex_prefix = 0;
479         u8 modrm, modrm_mod = 0, modrm_reg = 0, modrm_rm = 0;
480         unsigned long *override_base = NULL;
481         unsigned int op_bytes, ad_bytes, lock_prefix = 0, rep_prefix = 0, i;
482         int rc = 0;
483         struct operand src, dst;
484         unsigned long cr2 = ctxt->cr2;
485         int mode = ctxt->mode;
486         unsigned long modrm_ea;
487         int use_modrm_ea, index_reg = 0, base_reg = 0, scale, rip_relative = 0;
488         int no_wb = 0;
489
490         /* Shadow copy of register state. Committed on successful emulation. */
491         unsigned long _regs[NR_VCPU_REGS];
492         unsigned long _eip = ctxt->vcpu->rip, _eflags = ctxt->eflags;
493         unsigned long modrm_val = 0;
494
495         memcpy(_regs, ctxt->vcpu->regs, sizeof _regs);
496
497         switch (mode) {
498         case X86EMUL_MODE_REAL:
499         case X86EMUL_MODE_PROT16:
500                 op_bytes = ad_bytes = 2;
501                 break;
502         case X86EMUL_MODE_PROT32:
503                 op_bytes = ad_bytes = 4;
504                 break;
505 #ifdef CONFIG_X86_64
506         case X86EMUL_MODE_PROT64:
507                 op_bytes = 4;
508                 ad_bytes = 8;
509                 break;
510 #endif
511         default:
512                 return -1;
513         }
514
515         /* Legacy prefixes. */
516         for (i = 0; i < 8; i++) {
517                 switch (b = insn_fetch(u8, 1, _eip)) {
518                 case 0x66:      /* operand-size override */
519                         op_bytes ^= 6;  /* switch between 2/4 bytes */
520                         break;
521                 case 0x67:      /* address-size override */
522                         if (mode == X86EMUL_MODE_PROT64)
523                                 ad_bytes ^= 12; /* switch between 4/8 bytes */
524                         else
525                                 ad_bytes ^= 6;  /* switch between 2/4 bytes */
526                         break;
527                 case 0x2e:      /* CS override */
528                         override_base = &ctxt->cs_base;
529                         break;
530                 case 0x3e:      /* DS override */
531                         override_base = &ctxt->ds_base;
532                         break;
533                 case 0x26:      /* ES override */
534                         override_base = &ctxt->es_base;
535                         break;
536                 case 0x64:      /* FS override */
537                         override_base = &ctxt->fs_base;
538                         break;
539                 case 0x65:      /* GS override */
540                         override_base = &ctxt->gs_base;
541                         break;
542                 case 0x36:      /* SS override */
543                         override_base = &ctxt->ss_base;
544                         break;
545                 case 0xf0:      /* LOCK */
546                         lock_prefix = 1;
547                         break;
548                 case 0xf3:      /* REP/REPE/REPZ */
549                         rep_prefix = 1;
550                         break;
551                 case 0xf2:      /* REPNE/REPNZ */
552                         break;
553                 default:
554                         goto done_prefixes;
555                 }
556         }
557
558 done_prefixes:
559
560         /* REX prefix. */
561         if ((mode == X86EMUL_MODE_PROT64) && ((b & 0xf0) == 0x40)) {
562                 rex_prefix = b;
563                 if (b & 8)
564                         op_bytes = 8;   /* REX.W */
565                 modrm_reg = (b & 4) << 1;       /* REX.R */
566                 index_reg = (b & 2) << 2; /* REX.X */
567                 modrm_rm = base_reg = (b & 1) << 3; /* REG.B */
568                 b = insn_fetch(u8, 1, _eip);
569         }
570
571         /* Opcode byte(s). */
572         d = opcode_table[b];
573         if (d == 0) {
574                 /* Two-byte opcode? */
575                 if (b == 0x0f) {
576                         twobyte = 1;
577                         b = insn_fetch(u8, 1, _eip);
578                         d = twobyte_table[b];
579                 }
580
581                 /* Unrecognised? */
582                 if (d == 0)
583                         goto cannot_emulate;
584         }
585
586         /* ModRM and SIB bytes. */
587         if (d & ModRM) {
588                 modrm = insn_fetch(u8, 1, _eip);
589                 modrm_mod |= (modrm & 0xc0) >> 6;
590                 modrm_reg |= (modrm & 0x38) >> 3;
591                 modrm_rm |= (modrm & 0x07);
592                 modrm_ea = 0;
593                 use_modrm_ea = 1;
594
595                 if (modrm_mod == 3) {
596                         modrm_val = *(unsigned long *)
597                                 decode_register(modrm_rm, _regs, d & ByteOp);
598                         goto modrm_done;
599                 }
600
601                 if (ad_bytes == 2) {
602                         unsigned bx = _regs[VCPU_REGS_RBX];
603                         unsigned bp = _regs[VCPU_REGS_RBP];
604                         unsigned si = _regs[VCPU_REGS_RSI];
605                         unsigned di = _regs[VCPU_REGS_RDI];
606
607                         /* 16-bit ModR/M decode. */
608                         switch (modrm_mod) {
609                         case 0:
610                                 if (modrm_rm == 6)
611                                         modrm_ea += insn_fetch(u16, 2, _eip);
612                                 break;
613                         case 1:
614                                 modrm_ea += insn_fetch(s8, 1, _eip);
615                                 break;
616                         case 2:
617                                 modrm_ea += insn_fetch(u16, 2, _eip);
618                                 break;
619                         }
620                         switch (modrm_rm) {
621                         case 0:
622                                 modrm_ea += bx + si;
623                                 break;
624                         case 1:
625                                 modrm_ea += bx + di;
626                                 break;
627                         case 2:
628                                 modrm_ea += bp + si;
629                                 break;
630                         case 3:
631                                 modrm_ea += bp + di;
632                                 break;
633                         case 4:
634                                 modrm_ea += si;
635                                 break;
636                         case 5:
637                                 modrm_ea += di;
638                                 break;
639                         case 6:
640                                 if (modrm_mod != 0)
641                                         modrm_ea += bp;
642                                 break;
643                         case 7:
644                                 modrm_ea += bx;
645                                 break;
646                         }
647                         if (modrm_rm == 2 || modrm_rm == 3 ||
648                             (modrm_rm == 6 && modrm_mod != 0))
649                                 if (!override_base)
650                                         override_base = &ctxt->ss_base;
651                         modrm_ea = (u16)modrm_ea;
652                 } else {
653                         /* 32/64-bit ModR/M decode. */
654                         switch (modrm_rm) {
655                         case 4:
656                         case 12:
657                                 sib = insn_fetch(u8, 1, _eip);
658                                 index_reg |= (sib >> 3) & 7;
659                                 base_reg |= sib & 7;
660                                 scale = sib >> 6;
661
662                                 switch (base_reg) {
663                                 case 5:
664                                         if (modrm_mod != 0)
665                                                 modrm_ea += _regs[base_reg];
666                                         else
667                                                 modrm_ea += insn_fetch(s32, 4, _eip);
668                                         break;
669                                 default:
670                                         modrm_ea += _regs[base_reg];
671                                 }
672                                 switch (index_reg) {
673                                 case 4:
674                                         break;
675                                 default:
676                                         modrm_ea += _regs[index_reg] << scale;
677
678                                 }
679                                 break;
680                         case 5:
681                                 if (modrm_mod != 0)
682                                         modrm_ea += _regs[modrm_rm];
683                                 else if (mode == X86EMUL_MODE_PROT64)
684                                         rip_relative = 1;
685                                 break;
686                         default:
687                                 modrm_ea += _regs[modrm_rm];
688                                 break;
689                         }
690                         switch (modrm_mod) {
691                         case 0:
692                                 if (modrm_rm == 5)
693                                         modrm_ea += insn_fetch(s32, 4, _eip);
694                                 break;
695                         case 1:
696                                 modrm_ea += insn_fetch(s8, 1, _eip);
697                                 break;
698                         case 2:
699                                 modrm_ea += insn_fetch(s32, 4, _eip);
700                                 break;
701                         }
702                 }
703                 if (!override_base)
704                         override_base = &ctxt->ds_base;
705                 if (mode == X86EMUL_MODE_PROT64 &&
706                     override_base != &ctxt->fs_base &&
707                     override_base != &ctxt->gs_base)
708                         override_base = NULL;
709
710                 if (override_base)
711                         modrm_ea += *override_base;
712
713                 if (rip_relative) {
714                         modrm_ea += _eip;
715                         switch (d & SrcMask) {
716                         case SrcImmByte:
717                                 modrm_ea += 1;
718                                 break;
719                         case SrcImm:
720                                 if (d & ByteOp)
721                                         modrm_ea += 1;
722                                 else
723                                         if (op_bytes == 8)
724                                                 modrm_ea += 4;
725                                         else
726                                                 modrm_ea += op_bytes;
727                         }
728                 }
729                 if (ad_bytes != 8)
730                         modrm_ea = (u32)modrm_ea;
731                 cr2 = modrm_ea;
732         modrm_done:
733                 ;
734         }
735
736         /*
737          * Decode and fetch the source operand: register, memory
738          * or immediate.
739          */
740         switch (d & SrcMask) {
741         case SrcNone:
742                 break;
743         case SrcReg:
744                 src.type = OP_REG;
745                 if (d & ByteOp) {
746                         src.ptr = decode_register(modrm_reg, _regs,
747                                                   (rex_prefix == 0));
748                         src.val = src.orig_val = *(u8 *) src.ptr;
749                         src.bytes = 1;
750                 } else {
751                         src.ptr = decode_register(modrm_reg, _regs, 0);
752                         switch ((src.bytes = op_bytes)) {
753                         case 2:
754                                 src.val = src.orig_val = *(u16 *) src.ptr;
755                                 break;
756                         case 4:
757                                 src.val = src.orig_val = *(u32 *) src.ptr;
758                                 break;
759                         case 8:
760                                 src.val = src.orig_val = *(u64 *) src.ptr;
761                                 break;
762                         }
763                 }
764                 break;
765         case SrcMem16:
766                 src.bytes = 2;
767                 goto srcmem_common;
768         case SrcMem32:
769                 src.bytes = 4;
770                 goto srcmem_common;
771         case SrcMem:
772                 src.bytes = (d & ByteOp) ? 1 : op_bytes;
773               srcmem_common:
774                 src.type = OP_MEM;
775                 src.ptr = (unsigned long *)cr2;
776                 if ((rc = ops->read_emulated((unsigned long)src.ptr,
777                                              &src.val, src.bytes, ctxt)) != 0)
778                         goto done;
779                 src.orig_val = src.val;
780                 break;
781         case SrcImm:
782                 src.type = OP_IMM;
783                 src.ptr = (unsigned long *)_eip;
784                 src.bytes = (d & ByteOp) ? 1 : op_bytes;
785                 if (src.bytes == 8)
786                         src.bytes = 4;
787                 /* NB. Immediates are sign-extended as necessary. */
788                 switch (src.bytes) {
789                 case 1:
790                         src.val = insn_fetch(s8, 1, _eip);
791                         break;
792                 case 2:
793                         src.val = insn_fetch(s16, 2, _eip);
794                         break;
795                 case 4:
796                         src.val = insn_fetch(s32, 4, _eip);
797                         break;
798                 }
799                 break;
800         case SrcImmByte:
801                 src.type = OP_IMM;
802                 src.ptr = (unsigned long *)_eip;
803                 src.bytes = 1;
804                 src.val = insn_fetch(s8, 1, _eip);
805                 break;
806         }
807
808         /* Decode and fetch the destination operand: register or memory. */
809         switch (d & DstMask) {
810         case ImplicitOps:
811                 /* Special instructions do their own operand decoding. */
812                 goto special_insn;
813         case DstReg:
814                 dst.type = OP_REG;
815                 if ((d & ByteOp)
816                     && !(twobyte_table && (b == 0xb6 || b == 0xb7))) {
817                         dst.ptr = decode_register(modrm_reg, _regs,
818                                                   (rex_prefix == 0));
819                         dst.val = *(u8 *) dst.ptr;
820                         dst.bytes = 1;
821                 } else {
822                         dst.ptr = decode_register(modrm_reg, _regs, 0);
823                         switch ((dst.bytes = op_bytes)) {
824                         case 2:
825                                 dst.val = *(u16 *)dst.ptr;
826                                 break;
827                         case 4:
828                                 dst.val = *(u32 *)dst.ptr;
829                                 break;
830                         case 8:
831                                 dst.val = *(u64 *)dst.ptr;
832                                 break;
833                         }
834                 }
835                 break;
836         case DstMem:
837                 dst.type = OP_MEM;
838                 dst.ptr = (unsigned long *)cr2;
839                 dst.bytes = (d & ByteOp) ? 1 : op_bytes;
840                 if (d & BitOp) {
841                         unsigned long mask = ~(dst.bytes * 8 - 1);
842
843                         dst.ptr = (void *)dst.ptr + (src.val & mask) / 8;
844                 }
845                 if (!(d & Mov) && /* optimisation - avoid slow emulated read */
846                     ((rc = ops->read_emulated((unsigned long)dst.ptr,
847                                               &dst.val, dst.bytes, ctxt)) != 0))
848                         goto done;
849                 break;
850         }
851         dst.orig_val = dst.val;
852
853         if (twobyte)
854                 goto twobyte_insn;
855
856         switch (b) {
857         case 0x00 ... 0x05:
858               add:              /* add */
859                 emulate_2op_SrcV("add", src, dst, _eflags);
860                 break;
861         case 0x08 ... 0x0d:
862               or:               /* or */
863                 emulate_2op_SrcV("or", src, dst, _eflags);
864                 break;
865         case 0x10 ... 0x15:
866               adc:              /* adc */
867                 emulate_2op_SrcV("adc", src, dst, _eflags);
868                 break;
869         case 0x18 ... 0x1d:
870               sbb:              /* sbb */
871                 emulate_2op_SrcV("sbb", src, dst, _eflags);
872                 break;
873         case 0x20 ... 0x25:
874               and:              /* and */
875                 emulate_2op_SrcV("and", src, dst, _eflags);
876                 break;
877         case 0x28 ... 0x2d:
878               sub:              /* sub */
879                 emulate_2op_SrcV("sub", src, dst, _eflags);
880                 break;
881         case 0x30 ... 0x35:
882               xor:              /* xor */
883                 emulate_2op_SrcV("xor", src, dst, _eflags);
884                 break;
885         case 0x38 ... 0x3d:
886               cmp:              /* cmp */
887                 emulate_2op_SrcV("cmp", src, dst, _eflags);
888                 break;
889         case 0x63:              /* movsxd */
890                 if (mode != X86EMUL_MODE_PROT64)
891                         goto cannot_emulate;
892                 dst.val = (s32) src.val;
893                 break;
894         case 0x80 ... 0x83:     /* Grp1 */
895                 switch (modrm_reg) {
896                 case 0:
897                         goto add;
898                 case 1:
899                         goto or;
900                 case 2:
901                         goto adc;
902                 case 3:
903                         goto sbb;
904                 case 4:
905                         goto and;
906                 case 5:
907                         goto sub;
908                 case 6:
909                         goto xor;
910                 case 7:
911                         goto cmp;
912                 }
913                 break;
914         case 0x84 ... 0x85:
915               test:             /* test */
916                 emulate_2op_SrcV("test", src, dst, _eflags);
917                 break;
918         case 0x86 ... 0x87:     /* xchg */
919                 /* Write back the register source. */
920                 switch (dst.bytes) {
921                 case 1:
922                         *(u8 *) src.ptr = (u8) dst.val;
923                         break;
924                 case 2:
925                         *(u16 *) src.ptr = (u16) dst.val;
926                         break;
927                 case 4:
928                         *src.ptr = (u32) dst.val;
929                         break;  /* 64b reg: zero-extend */
930                 case 8:
931                         *src.ptr = dst.val;
932                         break;
933                 }
934                 /*
935                  * Write back the memory destination with implicit LOCK
936                  * prefix.
937                  */
938                 dst.val = src.val;
939                 lock_prefix = 1;
940                 break;
941         case 0xa0 ... 0xa1:     /* mov */
942                 dst.ptr = (unsigned long *)&_regs[VCPU_REGS_RAX];
943                 dst.val = src.val;
944                 _eip += ad_bytes;       /* skip src displacement */
945                 break;
946         case 0xa2 ... 0xa3:     /* mov */
947                 dst.val = (unsigned long)_regs[VCPU_REGS_RAX];
948                 _eip += ad_bytes;       /* skip dst displacement */
949                 break;
950         case 0x88 ... 0x8b:     /* mov */
951         case 0xc6 ... 0xc7:     /* mov (sole member of Grp11) */
952                 dst.val = src.val;
953                 break;
954         case 0x8f:              /* pop (sole member of Grp1a) */
955                 /* 64-bit mode: POP always pops a 64-bit operand. */
956                 if (mode == X86EMUL_MODE_PROT64)
957                         dst.bytes = 8;
958                 if ((rc = ops->read_std(register_address(ctxt->ss_base,
959                                                          _regs[VCPU_REGS_RSP]),
960                                         &dst.val, dst.bytes, ctxt)) != 0)
961                         goto done;
962                 register_address_increment(_regs[VCPU_REGS_RSP], dst.bytes);
963                 break;
964         case 0xc0 ... 0xc1:
965               grp2:             /* Grp2 */
966                 switch (modrm_reg) {
967                 case 0: /* rol */
968                         emulate_2op_SrcB("rol", src, dst, _eflags);
969                         break;
970                 case 1: /* ror */
971                         emulate_2op_SrcB("ror", src, dst, _eflags);
972                         break;
973                 case 2: /* rcl */
974                         emulate_2op_SrcB("rcl", src, dst, _eflags);
975                         break;
976                 case 3: /* rcr */
977                         emulate_2op_SrcB("rcr", src, dst, _eflags);
978                         break;
979                 case 4: /* sal/shl */
980                 case 6: /* sal/shl */
981                         emulate_2op_SrcB("sal", src, dst, _eflags);
982                         break;
983                 case 5: /* shr */
984                         emulate_2op_SrcB("shr", src, dst, _eflags);
985                         break;
986                 case 7: /* sar */
987                         emulate_2op_SrcB("sar", src, dst, _eflags);
988                         break;
989                 }
990                 break;
991         case 0xd0 ... 0xd1:     /* Grp2 */
992                 src.val = 1;
993                 goto grp2;
994         case 0xd2 ... 0xd3:     /* Grp2 */
995                 src.val = _regs[VCPU_REGS_RCX];
996                 goto grp2;
997         case 0xf6 ... 0xf7:     /* Grp3 */
998                 switch (modrm_reg) {
999                 case 0 ... 1:   /* test */
1000                         /*
1001                          * Special case in Grp3: test has an immediate
1002                          * source operand.
1003                          */
1004                         src.type = OP_IMM;
1005                         src.ptr = (unsigned long *)_eip;
1006                         src.bytes = (d & ByteOp) ? 1 : op_bytes;
1007                         if (src.bytes == 8)
1008                                 src.bytes = 4;
1009                         switch (src.bytes) {
1010                         case 1:
1011                                 src.val = insn_fetch(s8, 1, _eip);
1012                                 break;
1013                         case 2:
1014                                 src.val = insn_fetch(s16, 2, _eip);
1015                                 break;
1016                         case 4:
1017                                 src.val = insn_fetch(s32, 4, _eip);
1018                                 break;
1019                         }
1020                         goto test;
1021                 case 2: /* not */
1022                         dst.val = ~dst.val;
1023                         break;
1024                 case 3: /* neg */
1025                         emulate_1op("neg", dst, _eflags);
1026                         break;
1027                 default:
1028                         goto cannot_emulate;
1029                 }
1030                 break;
1031         case 0xfe ... 0xff:     /* Grp4/Grp5 */
1032                 switch (modrm_reg) {
1033                 case 0: /* inc */
1034                         emulate_1op("inc", dst, _eflags);
1035                         break;
1036                 case 1: /* dec */
1037                         emulate_1op("dec", dst, _eflags);
1038                         break;
1039                 case 6: /* push */
1040                         /* 64-bit mode: PUSH always pushes a 64-bit operand. */
1041                         if (mode == X86EMUL_MODE_PROT64) {
1042                                 dst.bytes = 8;
1043                                 if ((rc = ops->read_std((unsigned long)dst.ptr,
1044                                                         &dst.val, 8,
1045                                                         ctxt)) != 0)
1046                                         goto done;
1047                         }
1048                         register_address_increment(_regs[VCPU_REGS_RSP],
1049                                                    -dst.bytes);
1050                         if ((rc = ops->write_std(
1051                                      register_address(ctxt->ss_base,
1052                                                       _regs[VCPU_REGS_RSP]),
1053                                      &dst.val, dst.bytes, ctxt)) != 0)
1054                                 goto done;
1055                         no_wb = 1;
1056                         break;
1057                 default:
1058                         goto cannot_emulate;
1059                 }
1060                 break;
1061         }
1062
1063 writeback:
1064         if (!no_wb) {
1065                 switch (dst.type) {
1066                 case OP_REG:
1067                         /* The 4-byte case *is* correct: in 64-bit mode we zero-extend. */
1068                         switch (dst.bytes) {
1069                         case 1:
1070                                 *(u8 *)dst.ptr = (u8)dst.val;
1071                                 break;
1072                         case 2:
1073                                 *(u16 *)dst.ptr = (u16)dst.val;
1074                                 break;
1075                         case 4:
1076                                 *dst.ptr = (u32)dst.val;
1077                                 break;  /* 64b: zero-ext */
1078                         case 8:
1079                                 *dst.ptr = dst.val;
1080                                 break;
1081                         }
1082                         break;
1083                 case OP_MEM:
1084                         if (lock_prefix)
1085                                 rc = ops->cmpxchg_emulated((unsigned long)dst.
1086                                                            ptr, &dst.orig_val,
1087                                                            &dst.val, dst.bytes,
1088                                                            ctxt);
1089                         else
1090                                 rc = ops->write_emulated((unsigned long)dst.ptr,
1091                                                          &dst.val, dst.bytes,
1092                                                          ctxt);
1093                         if (rc != 0)
1094                                 goto done;
1095                 default:
1096                         break;
1097                 }
1098         }
1099
1100         /* Commit shadow register state. */
1101         memcpy(ctxt->vcpu->regs, _regs, sizeof _regs);
1102         ctxt->eflags = _eflags;
1103         ctxt->vcpu->rip = _eip;
1104
1105 done:
1106         return (rc == X86EMUL_UNHANDLEABLE) ? -1 : 0;
1107
1108 special_insn:
1109         if (twobyte)
1110                 goto twobyte_special_insn;
1111         if (rep_prefix) {
1112                 if (_regs[VCPU_REGS_RCX] == 0) {
1113                         ctxt->vcpu->rip = _eip;
1114                         goto done;
1115                 }
1116                 _regs[VCPU_REGS_RCX]--;
1117                 _eip = ctxt->vcpu->rip;
1118         }
1119         switch (b) {
1120         case 0xa4 ... 0xa5:     /* movs */
1121                 dst.type = OP_MEM;
1122                 dst.bytes = (d & ByteOp) ? 1 : op_bytes;
1123                 dst.ptr = (unsigned long *)register_address(ctxt->es_base,
1124                                                         _regs[VCPU_REGS_RDI]);
1125                 if ((rc = ops->read_emulated(register_address(
1126                       override_base ? *override_base : ctxt->ds_base,
1127                       _regs[VCPU_REGS_RSI]), &dst.val, dst.bytes, ctxt)) != 0)
1128                         goto done;
1129                 register_address_increment(_regs[VCPU_REGS_RSI],
1130                              (_eflags & EFLG_DF) ? -dst.bytes : dst.bytes);
1131                 register_address_increment(_regs[VCPU_REGS_RDI],
1132                              (_eflags & EFLG_DF) ? -dst.bytes : dst.bytes);
1133                 break;
1134         case 0xa6 ... 0xa7:     /* cmps */
1135                 DPRINTF("Urk! I don't handle CMPS.\n");
1136                 goto cannot_emulate;
1137         case 0xaa ... 0xab:     /* stos */
1138                 dst.type = OP_MEM;
1139                 dst.bytes = (d & ByteOp) ? 1 : op_bytes;
1140                 dst.ptr = (unsigned long *)cr2;
1141                 dst.val = _regs[VCPU_REGS_RAX];
1142                 register_address_increment(_regs[VCPU_REGS_RDI],
1143                              (_eflags & EFLG_DF) ? -dst.bytes : dst.bytes);
1144                 break;
1145         case 0xac ... 0xad:     /* lods */
1146                 dst.type = OP_REG;
1147                 dst.bytes = (d & ByteOp) ? 1 : op_bytes;
1148                 dst.ptr = (unsigned long *)&_regs[VCPU_REGS_RAX];
1149                 if ((rc = ops->read_emulated(cr2, &dst.val, dst.bytes, ctxt)) != 0)
1150                         goto done;
1151                 register_address_increment(_regs[VCPU_REGS_RSI],
1152                            (_eflags & EFLG_DF) ? -dst.bytes : dst.bytes);
1153                 break;
1154         case 0xae ... 0xaf:     /* scas */
1155                 DPRINTF("Urk! I don't handle SCAS.\n");
1156                 goto cannot_emulate;
1157         case 0xf4:              /* hlt */
1158                 ctxt->vcpu->halt_request = 1;
1159                 goto done;
1160         case 0xc3: /* ret */
1161                 dst.ptr = &_eip;
1162                 goto pop_instruction;
1163         case 0x58 ... 0x5f: /* pop reg */
1164                 dst.ptr = (unsigned long *)&_regs[b & 0x7];
1165
1166 pop_instruction:
1167                 if ((rc = ops->read_std(register_address(ctxt->ss_base,
1168                         _regs[VCPU_REGS_RSP]), dst.ptr, op_bytes, ctxt)) != 0)
1169                         goto done;
1170
1171                 register_address_increment(_regs[VCPU_REGS_RSP], op_bytes);
1172                 no_wb = 1; /* Disable writeback. */
1173                 break;
1174         }
1175         goto writeback;
1176
1177 twobyte_insn:
1178         switch (b) {
1179         case 0x01: /* lgdt, lidt, lmsw */
1180                 switch (modrm_reg) {
1181                         u16 size;
1182                         unsigned long address;
1183
1184                 case 2: /* lgdt */
1185                         rc = read_descriptor(ctxt, ops, src.ptr,
1186                                              &size, &address, op_bytes);
1187                         if (rc)
1188                                 goto done;
1189                         realmode_lgdt(ctxt->vcpu, size, address);
1190                         break;
1191                 case 3: /* lidt */
1192                         rc = read_descriptor(ctxt, ops, src.ptr,
1193                                              &size, &address, op_bytes);
1194                         if (rc)
1195                                 goto done;
1196                         realmode_lidt(ctxt->vcpu, size, address);
1197                         break;
1198                 case 4: /* smsw */
1199                         if (modrm_mod != 3)
1200                                 goto cannot_emulate;
1201                         *(u16 *)&_regs[modrm_rm]
1202                                 = realmode_get_cr(ctxt->vcpu, 0);
1203                         break;
1204                 case 6: /* lmsw */
1205                         if (modrm_mod != 3)
1206                                 goto cannot_emulate;
1207                         realmode_lmsw(ctxt->vcpu, (u16)modrm_val, &_eflags);
1208                         break;
1209                 case 7: /* invlpg*/
1210                         emulate_invlpg(ctxt->vcpu, cr2);
1211                         break;
1212                 default:
1213                         goto cannot_emulate;
1214                 }
1215                 break;
1216         case 0x21: /* mov from dr to reg */
1217                 if (modrm_mod != 3)
1218                         goto cannot_emulate;
1219                 rc = emulator_get_dr(ctxt, modrm_reg, &_regs[modrm_rm]);
1220                 break;
1221         case 0x23: /* mov from reg to dr */
1222                 if (modrm_mod != 3)
1223                         goto cannot_emulate;
1224                 rc = emulator_set_dr(ctxt, modrm_reg, _regs[modrm_rm]);
1225                 break;
1226         case 0x40 ... 0x4f:     /* cmov */
1227                 dst.val = dst.orig_val = src.val;
1228                 d &= ~Mov;      /* default to no move */
1229                 /*
1230                  * First, assume we're decoding an even cmov opcode
1231                  * (lsb == 0).
1232                  */
1233                 switch ((b & 15) >> 1) {
1234                 case 0: /* cmovo */
1235                         d |= (_eflags & EFLG_OF) ? Mov : 0;
1236                         break;
1237                 case 1: /* cmovb/cmovc/cmovnae */
1238                         d |= (_eflags & EFLG_CF) ? Mov : 0;
1239                         break;
1240                 case 2: /* cmovz/cmove */
1241                         d |= (_eflags & EFLG_ZF) ? Mov : 0;
1242                         break;
1243                 case 3: /* cmovbe/cmovna */
1244                         d |= (_eflags & (EFLG_CF | EFLG_ZF)) ? Mov : 0;
1245                         break;
1246                 case 4: /* cmovs */
1247                         d |= (_eflags & EFLG_SF) ? Mov : 0;
1248                         break;
1249                 case 5: /* cmovp/cmovpe */
1250                         d |= (_eflags & EFLG_PF) ? Mov : 0;
1251                         break;
1252                 case 7: /* cmovle/cmovng */
1253                         d |= (_eflags & EFLG_ZF) ? Mov : 0;
1254                         /* fall through */
1255                 case 6: /* cmovl/cmovnge */
1256                         d |= (!(_eflags & EFLG_SF) !=
1257                               !(_eflags & EFLG_OF)) ? Mov : 0;
1258                         break;
1259                 }
1260                 /* Odd cmov opcodes (lsb == 1) have inverted sense. */
1261                 d ^= (b & 1) ? Mov : 0;
1262                 break;
1263         case 0xb0 ... 0xb1:     /* cmpxchg */
1264                 /*
1265                  * Save real source value, then compare EAX against
1266                  * destination.
1267                  */
1268                 src.orig_val = src.val;
1269                 src.val = _regs[VCPU_REGS_RAX];
1270                 emulate_2op_SrcV("cmp", src, dst, _eflags);
1271                 /* Always write back. The question is: where to? */
1272                 d |= Mov;
1273                 if (_eflags & EFLG_ZF) {
1274                         /* Success: write back to memory. */
1275                         dst.val = src.orig_val;
1276                 } else {
1277                         /* Failure: write the value we saw to EAX. */
1278                         dst.type = OP_REG;
1279                         dst.ptr = (unsigned long *)&_regs[VCPU_REGS_RAX];
1280                 }
1281                 break;
1282         case 0xa3:
1283               bt:               /* bt */
1284                 src.val &= (dst.bytes << 3) - 1; /* only subword offset */
1285                 emulate_2op_SrcV_nobyte("bt", src, dst, _eflags);
1286                 break;
1287         case 0xb3:
1288               btr:              /* btr */
1289                 src.val &= (dst.bytes << 3) - 1; /* only subword offset */
1290                 emulate_2op_SrcV_nobyte("btr", src, dst, _eflags);
1291                 break;
1292         case 0xab:
1293               bts:              /* bts */
1294                 src.val &= (dst.bytes << 3) - 1; /* only subword offset */
1295                 emulate_2op_SrcV_nobyte("bts", src, dst, _eflags);
1296                 break;
1297         case 0xb6 ... 0xb7:     /* movzx */
1298                 dst.bytes = op_bytes;
1299                 dst.val = (d & ByteOp) ? (u8) src.val : (u16) src.val;
1300                 break;
1301         case 0xbb:
1302               btc:              /* btc */
1303                 src.val &= (dst.bytes << 3) - 1; /* only subword offset */
1304                 emulate_2op_SrcV_nobyte("btc", src, dst, _eflags);
1305                 break;
1306         case 0xba:              /* Grp8 */
1307                 switch (modrm_reg & 3) {
1308                 case 0:
1309                         goto bt;
1310                 case 1:
1311                         goto bts;
1312                 case 2:
1313                         goto btr;
1314                 case 3:
1315                         goto btc;
1316                 }
1317                 break;
1318         case 0xbe ... 0xbf:     /* movsx */
1319                 dst.bytes = op_bytes;
1320                 dst.val = (d & ByteOp) ? (s8) src.val : (s16) src.val;
1321                 break;
1322         }
1323         goto writeback;
1324
1325 twobyte_special_insn:
1326         /* Disable writeback. */
1327         no_wb = 1;
1328         switch (b) {
1329         case 0x09:              /* wbinvd */
1330                 break;
1331         case 0x0d:              /* GrpP (prefetch) */
1332         case 0x18:              /* Grp16 (prefetch/nop) */
1333                 break;
1334         case 0x06:
1335                 emulate_clts(ctxt->vcpu);
1336                 break;
1337         case 0x20: /* mov cr, reg */
1338                 if (modrm_mod != 3)
1339                         goto cannot_emulate;
1340                 _regs[modrm_rm] = realmode_get_cr(ctxt->vcpu, modrm_reg);
1341                 break;
1342         case 0x22: /* mov reg, cr */
1343                 if (modrm_mod != 3)
1344                         goto cannot_emulate;
1345                 realmode_set_cr(ctxt->vcpu, modrm_reg, modrm_val, &_eflags);
1346                 break;
1347         case 0xc7:              /* Grp9 (cmpxchg8b) */
1348                 {
1349                         u64 old, new;
1350                         if ((rc = ops->read_emulated(cr2, &old, 8, ctxt)) != 0)
1351                                 goto done;
1352                         if (((u32) (old >> 0) != (u32) _regs[VCPU_REGS_RAX]) ||
1353                             ((u32) (old >> 32) != (u32) _regs[VCPU_REGS_RDX])) {
1354                                 _regs[VCPU_REGS_RAX] = (u32) (old >> 0);
1355                                 _regs[VCPU_REGS_RDX] = (u32) (old >> 32);
1356                                 _eflags &= ~EFLG_ZF;
1357                         } else {
1358                                 new = ((u64)_regs[VCPU_REGS_RCX] << 32)
1359                                         | (u32) _regs[VCPU_REGS_RBX];
1360                                 if ((rc = ops->cmpxchg_emulated(cr2, &old,
1361                                                           &new, 8, ctxt)) != 0)
1362                                         goto done;
1363                                 _eflags |= EFLG_ZF;
1364                         }
1365                         break;
1366                 }
1367         }
1368         goto writeback;
1369
1370 cannot_emulate:
1371         DPRINTF("Cannot emulate %02x\n", b);
1372         return -1;
1373 }
1374
1375 #ifdef __XEN__
1376
1377 #include <asm/mm.h>
1378 #include <asm/uaccess.h>
1379
1380 int
1381 x86_emulate_read_std(unsigned long addr,
1382                      unsigned long *val,
1383                      unsigned int bytes, struct x86_emulate_ctxt *ctxt)
1384 {
1385         unsigned int rc;
1386
1387         *val = 0;
1388
1389         if ((rc = copy_from_user((void *)val, (void *)addr, bytes)) != 0) {
1390                 propagate_page_fault(addr + bytes - rc, 0);     /* read fault */
1391                 return X86EMUL_PROPAGATE_FAULT;
1392         }
1393
1394         return X86EMUL_CONTINUE;
1395 }
1396
1397 int
1398 x86_emulate_write_std(unsigned long addr,
1399                       unsigned long val,
1400                       unsigned int bytes, struct x86_emulate_ctxt *ctxt)
1401 {
1402         unsigned int rc;
1403
1404         if ((rc = copy_to_user((void *)addr, (void *)&val, bytes)) != 0) {
1405                 propagate_page_fault(addr + bytes - rc, PGERR_write_access);
1406                 return X86EMUL_PROPAGATE_FAULT;
1407         }
1408
1409         return X86EMUL_CONTINUE;
1410 }
1411
1412 #endif