c41f945283abecf9e137db727c424321c9638144
[sfrench/cifs-2.6.git] / drivers / gpu / drm / i915 / i915_reg.h
1 /* Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
2  * All Rights Reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the
6  * "Software"), to deal in the Software without restriction, including
7  * without limitation the rights to use, copy, modify, merge, publish,
8  * distribute, sub license, and/or sell copies of the Software, and to
9  * permit persons to whom the Software is furnished to do so, subject to
10  * the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the
13  * next paragraph) shall be included in all copies or substantial portions
14  * of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
17  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
18  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
19  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
20  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
21  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
22  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #ifndef _I915_REG_H_
26 #define _I915_REG_H_
27
28 /*
29  * The Bridge device's PCI config space has information about the
30  * fb aperture size and the amount of pre-reserved memory.
31  */
32 #define INTEL_GMCH_CTRL         0x52
33 #define INTEL_GMCH_VGA_DISABLE  (1 << 1)
34 #define INTEL_GMCH_ENABLED      0x4
35 #define INTEL_GMCH_MEM_MASK     0x1
36 #define INTEL_GMCH_MEM_64M      0x1
37 #define INTEL_GMCH_MEM_128M     0
38
39 #define INTEL_GMCH_GMS_MASK             (0xf << 4)
40 #define INTEL_855_GMCH_GMS_DISABLED     (0x0 << 4)
41 #define INTEL_855_GMCH_GMS_STOLEN_1M    (0x1 << 4)
42 #define INTEL_855_GMCH_GMS_STOLEN_4M    (0x2 << 4)
43 #define INTEL_855_GMCH_GMS_STOLEN_8M    (0x3 << 4)
44 #define INTEL_855_GMCH_GMS_STOLEN_16M   (0x4 << 4)
45 #define INTEL_855_GMCH_GMS_STOLEN_32M   (0x5 << 4)
46
47 #define INTEL_915G_GMCH_GMS_STOLEN_48M  (0x6 << 4)
48 #define INTEL_915G_GMCH_GMS_STOLEN_64M  (0x7 << 4)
49 #define INTEL_GMCH_GMS_STOLEN_128M      (0x8 << 4)
50 #define INTEL_GMCH_GMS_STOLEN_256M      (0x9 << 4)
51 #define INTEL_GMCH_GMS_STOLEN_96M       (0xa << 4)
52 #define INTEL_GMCH_GMS_STOLEN_160M      (0xb << 4)
53 #define INTEL_GMCH_GMS_STOLEN_224M      (0xc << 4)
54 #define INTEL_GMCH_GMS_STOLEN_352M      (0xd << 4)
55
56 #define SNB_GMCH_CTRL   0x50
57 #define SNB_GMCH_GMS_STOLEN_MASK        0xF8
58 #define SNB_GMCH_GMS_STOLEN_32M         (1 << 3)
59 #define SNB_GMCH_GMS_STOLEN_64M         (2 << 3)
60 #define SNB_GMCH_GMS_STOLEN_96M         (3 << 3)
61 #define SNB_GMCH_GMS_STOLEN_128M        (4 << 3)
62 #define SNB_GMCH_GMS_STOLEN_160M        (5 << 3)
63 #define SNB_GMCH_GMS_STOLEN_192M        (6 << 3)
64 #define SNB_GMCH_GMS_STOLEN_224M        (7 << 3)
65 #define SNB_GMCH_GMS_STOLEN_256M        (8 << 3)
66 #define SNB_GMCH_GMS_STOLEN_288M        (9 << 3)
67 #define SNB_GMCH_GMS_STOLEN_320M        (0xa << 3)
68 #define SNB_GMCH_GMS_STOLEN_352M        (0xb << 3)
69 #define SNB_GMCH_GMS_STOLEN_384M        (0xc << 3)
70 #define SNB_GMCH_GMS_STOLEN_416M        (0xd << 3)
71 #define SNB_GMCH_GMS_STOLEN_448M        (0xe << 3)
72 #define SNB_GMCH_GMS_STOLEN_480M        (0xf << 3)
73 #define SNB_GMCH_GMS_STOLEN_512M        (0x10 << 3)
74
75 /* PCI config space */
76
77 #define HPLLCC  0xc0 /* 855 only */
78 #define   GC_CLOCK_CONTROL_MASK         (0xf << 0)
79 #define   GC_CLOCK_133_200              (0 << 0)
80 #define   GC_CLOCK_100_200              (1 << 0)
81 #define   GC_CLOCK_100_133              (2 << 0)
82 #define   GC_CLOCK_166_250              (3 << 0)
83 #define GCFGC2  0xda
84 #define GCFGC   0xf0 /* 915+ only */
85 #define   GC_LOW_FREQUENCY_ENABLE       (1 << 7)
86 #define   GC_DISPLAY_CLOCK_190_200_MHZ  (0 << 4)
87 #define   GC_DISPLAY_CLOCK_333_MHZ      (4 << 4)
88 #define   GC_DISPLAY_CLOCK_MASK         (7 << 4)
89 #define   GM45_GC_RENDER_CLOCK_MASK     (0xf << 0)
90 #define   GM45_GC_RENDER_CLOCK_266_MHZ  (8 << 0)
91 #define   GM45_GC_RENDER_CLOCK_320_MHZ  (9 << 0)
92 #define   GM45_GC_RENDER_CLOCK_400_MHZ  (0xb << 0)
93 #define   GM45_GC_RENDER_CLOCK_533_MHZ  (0xc << 0)
94 #define   I965_GC_RENDER_CLOCK_MASK     (0xf << 0)
95 #define   I965_GC_RENDER_CLOCK_267_MHZ  (2 << 0)
96 #define   I965_GC_RENDER_CLOCK_333_MHZ  (3 << 0)
97 #define   I965_GC_RENDER_CLOCK_444_MHZ  (4 << 0)
98 #define   I965_GC_RENDER_CLOCK_533_MHZ  (5 << 0)
99 #define   I945_GC_RENDER_CLOCK_MASK     (7 << 0)
100 #define   I945_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
101 #define   I945_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
102 #define   I945_GC_RENDER_CLOCK_250_MHZ  (3 << 0)
103 #define   I945_GC_RENDER_CLOCK_400_MHZ  (5 << 0)
104 #define   I915_GC_RENDER_CLOCK_MASK     (7 << 0)
105 #define   I915_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
106 #define   I915_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
107 #define   I915_GC_RENDER_CLOCK_333_MHZ  (4 << 0)
108 #define LBB     0xf4
109 #define GDRST 0xc0
110 #define  GDRST_FULL     (0<<2)
111 #define  GDRST_RENDER   (1<<2)
112 #define  GDRST_MEDIA    (3<<2)
113
114 /* VGA stuff */
115
116 #define VGA_ST01_MDA 0x3ba
117 #define VGA_ST01_CGA 0x3da
118
119 #define VGA_MSR_WRITE 0x3c2
120 #define VGA_MSR_READ 0x3cc
121 #define   VGA_MSR_MEM_EN (1<<1)
122 #define   VGA_MSR_CGA_MODE (1<<0)
123
124 #define VGA_SR_INDEX 0x3c4
125 #define VGA_SR_DATA 0x3c5
126
127 #define VGA_AR_INDEX 0x3c0
128 #define   VGA_AR_VID_EN (1<<5)
129 #define VGA_AR_DATA_WRITE 0x3c0
130 #define VGA_AR_DATA_READ 0x3c1
131
132 #define VGA_GR_INDEX 0x3ce
133 #define VGA_GR_DATA 0x3cf
134 /* GR05 */
135 #define   VGA_GR_MEM_READ_MODE_SHIFT 3
136 #define     VGA_GR_MEM_READ_MODE_PLANE 1
137 /* GR06 */
138 #define   VGA_GR_MEM_MODE_MASK 0xc
139 #define   VGA_GR_MEM_MODE_SHIFT 2
140 #define   VGA_GR_MEM_A0000_AFFFF 0
141 #define   VGA_GR_MEM_A0000_BFFFF 1
142 #define   VGA_GR_MEM_B0000_B7FFF 2
143 #define   VGA_GR_MEM_B0000_BFFFF 3
144
145 #define VGA_DACMASK 0x3c6
146 #define VGA_DACRX 0x3c7
147 #define VGA_DACWX 0x3c8
148 #define VGA_DACDATA 0x3c9
149
150 #define VGA_CR_INDEX_MDA 0x3b4
151 #define VGA_CR_DATA_MDA 0x3b5
152 #define VGA_CR_INDEX_CGA 0x3d4
153 #define VGA_CR_DATA_CGA 0x3d5
154
155 /*
156  * Memory interface instructions used by the kernel
157  */
158 #define MI_INSTR(opcode, flags) (((opcode) << 23) | (flags))
159
160 #define MI_NOOP                 MI_INSTR(0, 0)
161 #define MI_USER_INTERRUPT       MI_INSTR(0x02, 0)
162 #define MI_WAIT_FOR_EVENT       MI_INSTR(0x03, 0)
163 #define   MI_WAIT_FOR_OVERLAY_FLIP      (1<<16)
164 #define   MI_WAIT_FOR_PLANE_B_FLIP      (1<<6)
165 #define   MI_WAIT_FOR_PLANE_A_FLIP      (1<<2)
166 #define   MI_WAIT_FOR_PLANE_A_SCANLINES (1<<1)
167 #define MI_FLUSH                MI_INSTR(0x04, 0)
168 #define   MI_READ_FLUSH         (1 << 0)
169 #define   MI_EXE_FLUSH          (1 << 1)
170 #define   MI_NO_WRITE_FLUSH     (1 << 2)
171 #define   MI_SCENE_COUNT        (1 << 3) /* just increment scene count */
172 #define   MI_END_SCENE          (1 << 4) /* flush binner and incr scene count */
173 #define MI_BATCH_BUFFER_END     MI_INSTR(0x0a, 0)
174 #define MI_REPORT_HEAD          MI_INSTR(0x07, 0)
175 #define MI_OVERLAY_FLIP         MI_INSTR(0x11,0)
176 #define   MI_OVERLAY_CONTINUE   (0x0<<21)
177 #define   MI_OVERLAY_ON         (0x1<<21)
178 #define   MI_OVERLAY_OFF        (0x2<<21)
179 #define MI_LOAD_SCAN_LINES_INCL MI_INSTR(0x12, 0)
180 #define MI_DISPLAY_FLIP         MI_INSTR(0x14, 2)
181 #define MI_DISPLAY_FLIP_I915    MI_INSTR(0x14, 1)
182 #define   MI_DISPLAY_FLIP_PLANE(n) ((n) << 20)
183 #define MI_STORE_DWORD_IMM      MI_INSTR(0x20, 1)
184 #define   MI_MEM_VIRTUAL        (1 << 22) /* 965+ only */
185 #define MI_STORE_DWORD_INDEX    MI_INSTR(0x21, 1)
186 #define   MI_STORE_DWORD_INDEX_SHIFT 2
187 #define MI_LOAD_REGISTER_IMM    MI_INSTR(0x22, 1)
188 #define MI_BATCH_BUFFER         MI_INSTR(0x30, 1)
189 #define   MI_BATCH_NON_SECURE   (1)
190 #define   MI_BATCH_NON_SECURE_I965 (1<<8)
191 #define MI_BATCH_BUFFER_START   MI_INSTR(0x31, 0)
192
193 /*
194  * 3D instructions used by the kernel
195  */
196 #define GFX_INSTR(opcode, flags) ((0x3 << 29) | ((opcode) << 24) | (flags))
197
198 #define GFX_OP_RASTER_RULES    ((0x3<<29)|(0x7<<24))
199 #define GFX_OP_SCISSOR         ((0x3<<29)|(0x1c<<24)|(0x10<<19))
200 #define   SC_UPDATE_SCISSOR       (0x1<<1)
201 #define   SC_ENABLE_MASK          (0x1<<0)
202 #define   SC_ENABLE               (0x1<<0)
203 #define GFX_OP_LOAD_INDIRECT   ((0x3<<29)|(0x1d<<24)|(0x7<<16))
204 #define GFX_OP_SCISSOR_INFO    ((0x3<<29)|(0x1d<<24)|(0x81<<16)|(0x1))
205 #define   SCI_YMIN_MASK      (0xffff<<16)
206 #define   SCI_XMIN_MASK      (0xffff<<0)
207 #define   SCI_YMAX_MASK      (0xffff<<16)
208 #define   SCI_XMAX_MASK      (0xffff<<0)
209 #define GFX_OP_SCISSOR_ENABLE    ((0x3<<29)|(0x1c<<24)|(0x10<<19))
210 #define GFX_OP_SCISSOR_RECT      ((0x3<<29)|(0x1d<<24)|(0x81<<16)|1)
211 #define GFX_OP_COLOR_FACTOR      ((0x3<<29)|(0x1d<<24)|(0x1<<16)|0x0)
212 #define GFX_OP_STIPPLE           ((0x3<<29)|(0x1d<<24)|(0x83<<16))
213 #define GFX_OP_MAP_INFO          ((0x3<<29)|(0x1d<<24)|0x4)
214 #define GFX_OP_DESTBUFFER_VARS   ((0x3<<29)|(0x1d<<24)|(0x85<<16)|0x0)
215 #define GFX_OP_DESTBUFFER_INFO   ((0x3<<29)|(0x1d<<24)|(0x8e<<16)|1)
216 #define GFX_OP_DRAWRECT_INFO     ((0x3<<29)|(0x1d<<24)|(0x80<<16)|(0x3))
217 #define GFX_OP_DRAWRECT_INFO_I965  ((0x7900<<16)|0x2)
218 #define SRC_COPY_BLT_CMD                ((2<<29)|(0x43<<22)|4)
219 #define XY_SRC_COPY_BLT_CMD             ((2<<29)|(0x53<<22)|6)
220 #define XY_MONO_SRC_COPY_IMM_BLT        ((2<<29)|(0x71<<22)|5)
221 #define XY_SRC_COPY_BLT_WRITE_ALPHA     (1<<21)
222 #define XY_SRC_COPY_BLT_WRITE_RGB       (1<<20)
223 #define   BLT_DEPTH_8                   (0<<24)
224 #define   BLT_DEPTH_16_565              (1<<24)
225 #define   BLT_DEPTH_16_1555             (2<<24)
226 #define   BLT_DEPTH_32                  (3<<24)
227 #define   BLT_ROP_GXCOPY                (0xcc<<16)
228 #define XY_SRC_COPY_BLT_SRC_TILED       (1<<15) /* 965+ only */
229 #define XY_SRC_COPY_BLT_DST_TILED       (1<<11) /* 965+ only */
230 #define CMD_OP_DISPLAYBUFFER_INFO ((0x0<<29)|(0x14<<23)|2)
231 #define   ASYNC_FLIP                (1<<22)
232 #define   DISPLAY_PLANE_A           (0<<20)
233 #define   DISPLAY_PLANE_B           (1<<20)
234 #define GFX_OP_PIPE_CONTROL     ((0x3<<29)|(0x3<<27)|(0x2<<24)|2)
235 #define   PIPE_CONTROL_QW_WRITE (1<<14)
236 #define   PIPE_CONTROL_DEPTH_STALL (1<<13)
237 #define   PIPE_CONTROL_WC_FLUSH (1<<12)
238 #define   PIPE_CONTROL_IS_FLUSH (1<<11) /* MBZ on Ironlake */
239 #define   PIPE_CONTROL_TC_FLUSH (1<<10) /* GM45+ only */
240 #define   PIPE_CONTROL_ISP_DIS  (1<<9)
241 #define   PIPE_CONTROL_NOTIFY   (1<<8)
242 #define   PIPE_CONTROL_GLOBAL_GTT (1<<2) /* in addr dword */
243 #define   PIPE_CONTROL_STALL_EN (1<<1) /* in addr word, Ironlake+ only */
244
245 /*
246  * Fence registers
247  */
248 #define FENCE_REG_830_0                 0x2000
249 #define FENCE_REG_945_8                 0x3000
250 #define   I830_FENCE_START_MASK         0x07f80000
251 #define   I830_FENCE_TILING_Y_SHIFT     12
252 #define   I830_FENCE_SIZE_BITS(size)    ((ffs((size) >> 19) - 1) << 8)
253 #define   I830_FENCE_PITCH_SHIFT        4
254 #define   I830_FENCE_REG_VALID          (1<<0)
255 #define   I915_FENCE_MAX_PITCH_VAL      4
256 #define   I830_FENCE_MAX_PITCH_VAL      6
257 #define   I830_FENCE_MAX_SIZE_VAL       (1<<8)
258
259 #define   I915_FENCE_START_MASK         0x0ff00000
260 #define   I915_FENCE_SIZE_BITS(size)    ((ffs((size) >> 20) - 1) << 8)
261
262 #define FENCE_REG_965_0                 0x03000
263 #define   I965_FENCE_PITCH_SHIFT        2
264 #define   I965_FENCE_TILING_Y_SHIFT     1
265 #define   I965_FENCE_REG_VALID          (1<<0)
266 #define   I965_FENCE_MAX_PITCH_VAL      0x0400
267
268 #define FENCE_REG_SANDYBRIDGE_0         0x100000
269 #define   SANDYBRIDGE_FENCE_PITCH_SHIFT 32
270
271 /*
272  * Instruction and interrupt control regs
273  */
274 #define PGTBL_ER        0x02024
275 #define PRB0_TAIL       0x02030
276 #define PRB0_HEAD       0x02034
277 #define PRB0_START      0x02038
278 #define PRB0_CTL        0x0203c
279 #define   TAIL_ADDR             0x001FFFF8
280 #define   HEAD_WRAP_COUNT       0xFFE00000
281 #define   HEAD_WRAP_ONE         0x00200000
282 #define   HEAD_ADDR             0x001FFFFC
283 #define   RING_NR_PAGES         0x001FF000
284 #define   RING_REPORT_MASK      0x00000006
285 #define   RING_REPORT_64K       0x00000002
286 #define   RING_REPORT_128K      0x00000004
287 #define   RING_NO_REPORT        0x00000000
288 #define   RING_VALID_MASK       0x00000001
289 #define   RING_VALID            0x00000001
290 #define   RING_INVALID          0x00000000
291 #define PRB1_TAIL       0x02040 /* 915+ only */
292 #define PRB1_HEAD       0x02044 /* 915+ only */
293 #define PRB1_START      0x02048 /* 915+ only */
294 #define PRB1_CTL        0x0204c /* 915+ only */
295 #define IPEIR_I965      0x02064
296 #define IPEHR_I965      0x02068
297 #define INSTDONE_I965   0x0206c
298 #define INSTPS          0x02070 /* 965+ only */
299 #define INSTDONE1       0x0207c /* 965+ only */
300 #define ACTHD_I965      0x02074
301 #define HWS_PGA         0x02080
302 #define HWS_PGA_GEN6    0x04080
303 #define HWS_ADDRESS_MASK        0xfffff000
304 #define HWS_START_ADDRESS_SHIFT 4
305 #define PWRCTXA         0x2088 /* 965GM+ only */
306 #define   PWRCTX_EN     (1<<0)
307 #define IPEIR           0x02088
308 #define IPEHR           0x0208c
309 #define INSTDONE        0x02090
310 #define NOPID           0x02094
311 #define HWSTAM          0x02098
312
313 #define MI_MODE         0x0209c
314 # define VS_TIMER_DISPATCH                              (1 << 6)
315
316 #define SCPD0           0x0209c /* 915+ only */
317 #define IER             0x020a0
318 #define IIR             0x020a4
319 #define IMR             0x020a8
320 #define ISR             0x020ac
321 #define   I915_PIPE_CONTROL_NOTIFY_INTERRUPT            (1<<18)
322 #define   I915_DISPLAY_PORT_INTERRUPT                   (1<<17)
323 #define   I915_RENDER_COMMAND_PARSER_ERROR_INTERRUPT    (1<<15)
324 #define   I915_GMCH_THERMAL_SENSOR_EVENT_INTERRUPT      (1<<14) /* p-state */
325 #define   I915_HWB_OOM_INTERRUPT                        (1<<13)
326 #define   I915_SYNC_STATUS_INTERRUPT                    (1<<12)
327 #define   I915_DISPLAY_PLANE_A_FLIP_PENDING_INTERRUPT   (1<<11)
328 #define   I915_DISPLAY_PLANE_B_FLIP_PENDING_INTERRUPT   (1<<10)
329 #define   I915_OVERLAY_PLANE_FLIP_PENDING_INTERRUPT     (1<<9)
330 #define   I915_DISPLAY_PLANE_C_FLIP_PENDING_INTERRUPT   (1<<8)
331 #define   I915_DISPLAY_PIPE_A_VBLANK_INTERRUPT          (1<<7)
332 #define   I915_DISPLAY_PIPE_A_EVENT_INTERRUPT           (1<<6)
333 #define   I915_DISPLAY_PIPE_B_VBLANK_INTERRUPT          (1<<5)
334 #define   I915_DISPLAY_PIPE_B_EVENT_INTERRUPT           (1<<4)
335 #define   I915_DEBUG_INTERRUPT                          (1<<2)
336 #define   I915_USER_INTERRUPT                           (1<<1)
337 #define   I915_ASLE_INTERRUPT                           (1<<0)
338 #define   I915_BSD_USER_INTERRUPT                      (1<<25)
339 #define EIR             0x020b0
340 #define EMR             0x020b4
341 #define ESR             0x020b8
342 #define   GM45_ERROR_PAGE_TABLE                         (1<<5)
343 #define   GM45_ERROR_MEM_PRIV                           (1<<4)
344 #define   I915_ERROR_PAGE_TABLE                         (1<<4)
345 #define   GM45_ERROR_CP_PRIV                            (1<<3)
346 #define   I915_ERROR_MEMORY_REFRESH                     (1<<1)
347 #define   I915_ERROR_INSTRUCTION                        (1<<0)
348 #define INSTPM          0x020c0
349 #define   INSTPM_SELF_EN (1<<12) /* 915GM only */
350 #define ACTHD           0x020c8
351 #define FW_BLC          0x020d8
352 #define FW_BLC2         0x020dc
353 #define FW_BLC_SELF     0x020e0 /* 915+ only */
354 #define   FW_BLC_SELF_EN_MASK      (1<<31)
355 #define   FW_BLC_SELF_FIFO_MASK    (1<<16) /* 945 only */
356 #define   FW_BLC_SELF_EN           (1<<15) /* 945 only */
357 #define MM_BURST_LENGTH     0x00700000
358 #define MM_FIFO_WATERMARK   0x0001F000
359 #define LM_BURST_LENGTH     0x00000700
360 #define LM_FIFO_WATERMARK   0x0000001F
361 #define MI_ARB_STATE    0x020e4 /* 915+ only */
362 #define CACHE_MODE_0    0x02120 /* 915+ only */
363 #define   CM0_MASK_SHIFT          16
364 #define   CM0_IZ_OPT_DISABLE      (1<<6)
365 #define   CM0_ZR_OPT_DISABLE      (1<<5)
366 #define   CM0_DEPTH_EVICT_DISABLE (1<<4)
367 #define   CM0_COLOR_EVICT_DISABLE (1<<3)
368 #define   CM0_DEPTH_WRITE_DISABLE (1<<1)
369 #define   CM0_RC_OP_FLUSH_DISABLE (1<<0)
370 #define BB_ADDR         0x02140 /* 8 bytes */
371 #define GFX_FLSH_CNTL   0x02170 /* 915+ only */
372 #define ECOSKPD         0x021d0
373 #define   ECO_GATING_CX_ONLY    (1<<3)
374 #define   ECO_FLIP_DONE         (1<<0)
375
376 /* GEN6 interrupt control */
377 #define GEN6_RENDER_HWSTAM      0x2098
378 #define GEN6_RENDER_IMR         0x20a8
379 #define   GEN6_RENDER_CONTEXT_SWITCH_INTERRUPT          (1 << 8)
380 #define   GEN6_RENDER_PPGTT_PAGE_FAULT                  (1 << 7)
381 #define   GEN6_RENDER TIMEOUT_COUNTER_EXPIRED           (1 << 6)
382 #define   GEN6_RENDER_L3_PARITY_ERROR                   (1 << 5)
383 #define   GEN6_RENDER_PIPE_CONTROL_NOTIFY_INTERRUPT     (1 << 4)
384 #define   GEN6_RENDER_COMMAND_PARSER_MASTER_ERROR       (1 << 3)
385 #define   GEN6_RENDER_SYNC_STATUS                       (1 << 2)
386 #define   GEN6_RENDER_DEBUG_INTERRUPT                   (1 << 1)
387 #define   GEN6_RENDER_USER_INTERRUPT                    (1 << 0)
388
389 #define GEN6_BLITTER_HWSTAM     0x22098
390 #define GEN6_BLITTER_IMR        0x220a8
391 #define   GEN6_BLITTER_MI_FLUSH_DW_NOTIFY_INTERRUPT     (1 << 26)
392 #define   GEN6_BLITTER_COMMAND_PARSER_MASTER_ERROR      (1 << 25)
393 #define   GEN6_BLITTER_SYNC_STATUS                      (1 << 24)
394 #define   GEN6_BLITTER_USER_INTERRUPT                   (1 << 22)
395 /*
396  * BSD (bit stream decoder instruction and interrupt control register defines
397  * (G4X and Ironlake only)
398  */
399
400 #define BSD_RING_TAIL          0x04030
401 #define BSD_RING_HEAD          0x04034
402 #define BSD_RING_START         0x04038
403 #define BSD_RING_CTL           0x0403c
404 #define BSD_RING_ACTHD         0x04074
405 #define BSD_HWS_PGA            0x04080
406
407 /*
408  * Framebuffer compression (915+ only)
409  */
410
411 #define FBC_CFB_BASE            0x03200 /* 4k page aligned */
412 #define FBC_LL_BASE             0x03204 /* 4k page aligned */
413 #define FBC_CONTROL             0x03208
414 #define   FBC_CTL_EN            (1<<31)
415 #define   FBC_CTL_PERIODIC      (1<<30)
416 #define   FBC_CTL_INTERVAL_SHIFT (16)
417 #define   FBC_CTL_UNCOMPRESSIBLE (1<<14)
418 #define   FBC_CTL_C3_IDLE       (1<<13)
419 #define   FBC_CTL_STRIDE_SHIFT  (5)
420 #define   FBC_CTL_FENCENO       (1<<0)
421 #define FBC_COMMAND             0x0320c
422 #define   FBC_CMD_COMPRESS      (1<<0)
423 #define FBC_STATUS              0x03210
424 #define   FBC_STAT_COMPRESSING  (1<<31)
425 #define   FBC_STAT_COMPRESSED   (1<<30)
426 #define   FBC_STAT_MODIFIED     (1<<29)
427 #define   FBC_STAT_CURRENT_LINE (1<<0)
428 #define FBC_CONTROL2            0x03214
429 #define   FBC_CTL_FENCE_DBL     (0<<4)
430 #define   FBC_CTL_IDLE_IMM      (0<<2)
431 #define   FBC_CTL_IDLE_FULL     (1<<2)
432 #define   FBC_CTL_IDLE_LINE     (2<<2)
433 #define   FBC_CTL_IDLE_DEBUG    (3<<2)
434 #define   FBC_CTL_CPU_FENCE     (1<<1)
435 #define   FBC_CTL_PLANEA        (0<<0)
436 #define   FBC_CTL_PLANEB        (1<<0)
437 #define FBC_FENCE_OFF           0x0321b
438 #define FBC_TAG                 0x03300
439
440 #define FBC_LL_SIZE             (1536)
441
442 /* Framebuffer compression for GM45+ */
443 #define DPFC_CB_BASE            0x3200
444 #define DPFC_CONTROL            0x3208
445 #define   DPFC_CTL_EN           (1<<31)
446 #define   DPFC_CTL_PLANEA       (0<<30)
447 #define   DPFC_CTL_PLANEB       (1<<30)
448 #define   DPFC_CTL_FENCE_EN     (1<<29)
449 #define   DPFC_SR_EN            (1<<10)
450 #define   DPFC_CTL_LIMIT_1X     (0<<6)
451 #define   DPFC_CTL_LIMIT_2X     (1<<6)
452 #define   DPFC_CTL_LIMIT_4X     (2<<6)
453 #define DPFC_RECOMP_CTL         0x320c
454 #define   DPFC_RECOMP_STALL_EN  (1<<27)
455 #define   DPFC_RECOMP_STALL_WM_SHIFT (16)
456 #define   DPFC_RECOMP_STALL_WM_MASK (0x07ff0000)
457 #define   DPFC_RECOMP_TIMER_COUNT_SHIFT (0)
458 #define   DPFC_RECOMP_TIMER_COUNT_MASK (0x0000003f)
459 #define DPFC_STATUS             0x3210
460 #define   DPFC_INVAL_SEG_SHIFT  (16)
461 #define   DPFC_INVAL_SEG_MASK   (0x07ff0000)
462 #define   DPFC_COMP_SEG_SHIFT   (0)
463 #define   DPFC_COMP_SEG_MASK    (0x000003ff)
464 #define DPFC_STATUS2            0x3214
465 #define DPFC_FENCE_YOFF         0x3218
466 #define DPFC_CHICKEN            0x3224
467 #define   DPFC_HT_MODIFY        (1<<31)
468
469 /*
470  * GPIO regs
471  */
472 #define GPIOA                   0x5010
473 #define GPIOB                   0x5014
474 #define GPIOC                   0x5018
475 #define GPIOD                   0x501c
476 #define GPIOE                   0x5020
477 #define GPIOF                   0x5024
478 #define GPIOG                   0x5028
479 #define GPIOH                   0x502c
480 # define GPIO_CLOCK_DIR_MASK            (1 << 0)
481 # define GPIO_CLOCK_DIR_IN              (0 << 1)
482 # define GPIO_CLOCK_DIR_OUT             (1 << 1)
483 # define GPIO_CLOCK_VAL_MASK            (1 << 2)
484 # define GPIO_CLOCK_VAL_OUT             (1 << 3)
485 # define GPIO_CLOCK_VAL_IN              (1 << 4)
486 # define GPIO_CLOCK_PULLUP_DISABLE      (1 << 5)
487 # define GPIO_DATA_DIR_MASK             (1 << 8)
488 # define GPIO_DATA_DIR_IN               (0 << 9)
489 # define GPIO_DATA_DIR_OUT              (1 << 9)
490 # define GPIO_DATA_VAL_MASK             (1 << 10)
491 # define GPIO_DATA_VAL_OUT              (1 << 11)
492 # define GPIO_DATA_VAL_IN               (1 << 12)
493 # define GPIO_DATA_PULLUP_DISABLE       (1 << 13)
494
495 #define GMBUS0                  0x5100
496 #define GMBUS1                  0x5104
497 #define GMBUS2                  0x5108
498 #define GMBUS3                  0x510c
499 #define GMBUS4                  0x5110
500 #define GMBUS5                  0x5120
501
502 /*
503  * Clock control & power management
504  */
505
506 #define VGA0    0x6000
507 #define VGA1    0x6004
508 #define VGA_PD  0x6010
509 #define   VGA0_PD_P2_DIV_4      (1 << 7)
510 #define   VGA0_PD_P1_DIV_2      (1 << 5)
511 #define   VGA0_PD_P1_SHIFT      0
512 #define   VGA0_PD_P1_MASK       (0x1f << 0)
513 #define   VGA1_PD_P2_DIV_4      (1 << 15)
514 #define   VGA1_PD_P1_DIV_2      (1 << 13)
515 #define   VGA1_PD_P1_SHIFT      8
516 #define   VGA1_PD_P1_MASK       (0x1f << 8)
517 #define DPLL_A  0x06014
518 #define DPLL_B  0x06018
519 #define   DPLL_VCO_ENABLE               (1 << 31)
520 #define   DPLL_DVO_HIGH_SPEED           (1 << 30)
521 #define   DPLL_SYNCLOCK_ENABLE          (1 << 29)
522 #define   DPLL_VGA_MODE_DIS             (1 << 28)
523 #define   DPLLB_MODE_DAC_SERIAL         (1 << 26) /* i915 */
524 #define   DPLLB_MODE_LVDS               (2 << 26) /* i915 */
525 #define   DPLL_MODE_MASK                (3 << 26)
526 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_10 (0 << 24) /* i915 */
527 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_5 (1 << 24) /* i915 */
528 #define   DPLLB_LVDS_P2_CLOCK_DIV_14    (0 << 24) /* i915 */
529 #define   DPLLB_LVDS_P2_CLOCK_DIV_7     (1 << 24) /* i915 */
530 #define   DPLL_P2_CLOCK_DIV_MASK        0x03000000 /* i915 */
531 #define   DPLL_FPA01_P1_POST_DIV_MASK   0x00ff0000 /* i915 */
532 #define   DPLL_FPA01_P1_POST_DIV_MASK_PINEVIEW  0x00ff8000 /* Pineview */
533
534 #define I915_FIFO_UNDERRUN_STATUS               (1UL<<31)
535 #define I915_CRC_ERROR_ENABLE                   (1UL<<29)
536 #define I915_CRC_DONE_ENABLE                    (1UL<<28)
537 #define I915_GMBUS_EVENT_ENABLE                 (1UL<<27)
538 #define I915_VSYNC_INTERRUPT_ENABLE             (1UL<<25)
539 #define I915_DISPLAY_LINE_COMPARE_ENABLE        (1UL<<24)
540 #define I915_DPST_EVENT_ENABLE                  (1UL<<23)
541 #define I915_LEGACY_BLC_EVENT_ENABLE            (1UL<<22)
542 #define I915_ODD_FIELD_INTERRUPT_ENABLE         (1UL<<21)
543 #define I915_EVEN_FIELD_INTERRUPT_ENABLE        (1UL<<20)
544 #define I915_START_VBLANK_INTERRUPT_ENABLE      (1UL<<18)       /* 965 or later */
545 #define I915_VBLANK_INTERRUPT_ENABLE            (1UL<<17)
546 #define I915_OVERLAY_UPDATED_ENABLE             (1UL<<16)
547 #define I915_CRC_ERROR_INTERRUPT_STATUS         (1UL<<13)
548 #define I915_CRC_DONE_INTERRUPT_STATUS          (1UL<<12)
549 #define I915_GMBUS_INTERRUPT_STATUS             (1UL<<11)
550 #define I915_VSYNC_INTERRUPT_STATUS             (1UL<<9)
551 #define I915_DISPLAY_LINE_COMPARE_STATUS        (1UL<<8)
552 #define I915_DPST_EVENT_STATUS                  (1UL<<7)
553 #define I915_LEGACY_BLC_EVENT_STATUS            (1UL<<6)
554 #define I915_ODD_FIELD_INTERRUPT_STATUS         (1UL<<5)
555 #define I915_EVEN_FIELD_INTERRUPT_STATUS        (1UL<<4)
556 #define I915_START_VBLANK_INTERRUPT_STATUS      (1UL<<2)        /* 965 or later */
557 #define I915_VBLANK_INTERRUPT_STATUS            (1UL<<1)
558 #define I915_OVERLAY_UPDATED_STATUS             (1UL<<0)
559
560 #define SRX_INDEX               0x3c4
561 #define SRX_DATA                0x3c5
562 #define SR01                    1
563 #define SR01_SCREEN_OFF         (1<<5)
564
565 #define PPCR                    0x61204
566 #define PPCR_ON                 (1<<0)
567
568 #define DVOB                    0x61140
569 #define DVOB_ON                 (1<<31)
570 #define DVOC                    0x61160
571 #define DVOC_ON                 (1<<31)
572 #define LVDS                    0x61180
573 #define LVDS_ON                 (1<<31)
574
575 #define ADPA                    0x61100
576 #define ADPA_DPMS_MASK          (~(3<<10))
577 #define ADPA_DPMS_ON            (0<<10)
578 #define ADPA_DPMS_SUSPEND       (1<<10)
579 #define ADPA_DPMS_STANDBY       (2<<10)
580 #define ADPA_DPMS_OFF           (3<<10)
581
582 #define RING_TAIL               0x00
583 #define TAIL_ADDR               0x001FFFF8
584 #define RING_HEAD               0x04
585 #define HEAD_WRAP_COUNT         0xFFE00000
586 #define HEAD_WRAP_ONE           0x00200000
587 #define HEAD_ADDR               0x001FFFFC
588 #define RING_START              0x08
589 #define START_ADDR              0xFFFFF000
590 #define RING_LEN                0x0C
591 #define RING_NR_PAGES           0x001FF000
592 #define RING_REPORT_MASK        0x00000006
593 #define RING_REPORT_64K         0x00000002
594 #define RING_REPORT_128K        0x00000004
595 #define RING_NO_REPORT          0x00000000
596 #define RING_VALID_MASK         0x00000001
597 #define RING_VALID              0x00000001
598 #define RING_INVALID            0x00000000
599
600 /* Scratch pad debug 0 reg:
601  */
602 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830      0x001f0000
603 /*
604  * The i830 generation, in LVDS mode, defines P1 as the bit number set within
605  * this field (only one bit may be set).
606  */
607 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830_LVDS 0x003f0000
608 #define   DPLL_FPA01_P1_POST_DIV_SHIFT  16
609 #define   DPLL_FPA01_P1_POST_DIV_SHIFT_PINEVIEW 15
610 /* i830, required in DVO non-gang */
611 #define   PLL_P2_DIVIDE_BY_4            (1 << 23)
612 #define   PLL_P1_DIVIDE_BY_TWO          (1 << 21) /* i830 */
613 #define   PLL_REF_INPUT_DREFCLK         (0 << 13)
614 #define   PLL_REF_INPUT_TVCLKINA        (1 << 13) /* i830 */
615 #define   PLL_REF_INPUT_TVCLKINBC       (2 << 13) /* SDVO TVCLKIN */
616 #define   PLLB_REF_INPUT_SPREADSPECTRUMIN (3 << 13)
617 #define   PLL_REF_INPUT_MASK            (3 << 13)
618 #define   PLL_LOAD_PULSE_PHASE_SHIFT            9
619 /* Ironlake */
620 # define PLL_REF_SDVO_HDMI_MULTIPLIER_SHIFT     9
621 # define PLL_REF_SDVO_HDMI_MULTIPLIER_MASK      (7 << 9)
622 # define PLL_REF_SDVO_HDMI_MULTIPLIER(x)        (((x)-1) << 9)
623 # define DPLL_FPA1_P1_POST_DIV_SHIFT            0
624 # define DPLL_FPA1_P1_POST_DIV_MASK             0xff
625
626 /*
627  * Parallel to Serial Load Pulse phase selection.
628  * Selects the phase for the 10X DPLL clock for the PCIe
629  * digital display port. The range is 4 to 13; 10 or more
630  * is just a flip delay. The default is 6
631  */
632 #define   PLL_LOAD_PULSE_PHASE_MASK             (0xf << PLL_LOAD_PULSE_PHASE_SHIFT)
633 #define   DISPLAY_RATE_SELECT_FPA1              (1 << 8)
634 /*
635  * SDVO multiplier for 945G/GM. Not used on 965.
636  */
637 #define   SDVO_MULTIPLIER_MASK                  0x000000ff
638 #define   SDVO_MULTIPLIER_SHIFT_HIRES           4
639 #define   SDVO_MULTIPLIER_SHIFT_VGA             0
640 #define DPLL_A_MD 0x0601c /* 965+ only */
641 /*
642  * UDI pixel divider, controlling how many pixels are stuffed into a packet.
643  *
644  * Value is pixels minus 1.  Must be set to 1 pixel for SDVO.
645  */
646 #define   DPLL_MD_UDI_DIVIDER_MASK              0x3f000000
647 #define   DPLL_MD_UDI_DIVIDER_SHIFT             24
648 /* UDI pixel divider for VGA, same as DPLL_MD_UDI_DIVIDER_MASK. */
649 #define   DPLL_MD_VGA_UDI_DIVIDER_MASK          0x003f0000
650 #define   DPLL_MD_VGA_UDI_DIVIDER_SHIFT         16
651 /*
652  * SDVO/UDI pixel multiplier.
653  *
654  * SDVO requires that the bus clock rate be between 1 and 2 Ghz, and the bus
655  * clock rate is 10 times the DPLL clock.  At low resolution/refresh rate
656  * modes, the bus rate would be below the limits, so SDVO allows for stuffing
657  * dummy bytes in the datastream at an increased clock rate, with both sides of
658  * the link knowing how many bytes are fill.
659  *
660  * So, for a mode with a dotclock of 65Mhz, we would want to double the clock
661  * rate to 130Mhz to get a bus rate of 1.30Ghz.  The DPLL clock rate would be
662  * set to 130Mhz, and the SDVO multiplier set to 2x in this register and
663  * through an SDVO command.
664  *
665  * This register field has values of multiplication factor minus 1, with
666  * a maximum multiplier of 5 for SDVO.
667  */
668 #define   DPLL_MD_UDI_MULTIPLIER_MASK           0x00003f00
669 #define   DPLL_MD_UDI_MULTIPLIER_SHIFT          8
670 /*
671  * SDVO/UDI pixel multiplier for VGA, same as DPLL_MD_UDI_MULTIPLIER_MASK.
672  * This best be set to the default value (3) or the CRT won't work. No,
673  * I don't entirely understand what this does...
674  */
675 #define   DPLL_MD_VGA_UDI_MULTIPLIER_MASK       0x0000003f
676 #define   DPLL_MD_VGA_UDI_MULTIPLIER_SHIFT      0
677 #define DPLL_B_MD 0x06020 /* 965+ only */
678 #define FPA0    0x06040
679 #define FPA1    0x06044
680 #define FPB0    0x06048
681 #define FPB1    0x0604c
682 #define   FP_N_DIV_MASK         0x003f0000
683 #define   FP_N_PINEVIEW_DIV_MASK        0x00ff0000
684 #define   FP_N_DIV_SHIFT                16
685 #define   FP_M1_DIV_MASK        0x00003f00
686 #define   FP_M1_DIV_SHIFT                8
687 #define   FP_M2_DIV_MASK        0x0000003f
688 #define   FP_M2_PINEVIEW_DIV_MASK       0x000000ff
689 #define   FP_M2_DIV_SHIFT                0
690 #define DPLL_TEST       0x606c
691 #define   DPLLB_TEST_SDVO_DIV_1         (0 << 22)
692 #define   DPLLB_TEST_SDVO_DIV_2         (1 << 22)
693 #define   DPLLB_TEST_SDVO_DIV_4         (2 << 22)
694 #define   DPLLB_TEST_SDVO_DIV_MASK      (3 << 22)
695 #define   DPLLB_TEST_N_BYPASS           (1 << 19)
696 #define   DPLLB_TEST_M_BYPASS           (1 << 18)
697 #define   DPLLB_INPUT_BUFFER_ENABLE     (1 << 16)
698 #define   DPLLA_TEST_N_BYPASS           (1 << 3)
699 #define   DPLLA_TEST_M_BYPASS           (1 << 2)
700 #define   DPLLA_INPUT_BUFFER_ENABLE     (1 << 0)
701 #define D_STATE         0x6104
702 #define  DSTATE_PLL_D3_OFF                      (1<<3)
703 #define  DSTATE_GFX_CLOCK_GATING                (1<<1)
704 #define  DSTATE_DOT_CLOCK_GATING                (1<<0)
705 #define DSPCLK_GATE_D           0x6200
706 # define DPUNIT_B_CLOCK_GATE_DISABLE            (1 << 30) /* 965 */
707 # define VSUNIT_CLOCK_GATE_DISABLE              (1 << 29) /* 965 */
708 # define VRHUNIT_CLOCK_GATE_DISABLE             (1 << 28) /* 965 */
709 # define VRDUNIT_CLOCK_GATE_DISABLE             (1 << 27) /* 965 */
710 # define AUDUNIT_CLOCK_GATE_DISABLE             (1 << 26) /* 965 */
711 # define DPUNIT_A_CLOCK_GATE_DISABLE            (1 << 25) /* 965 */
712 # define DPCUNIT_CLOCK_GATE_DISABLE             (1 << 24) /* 965 */
713 # define TVRUNIT_CLOCK_GATE_DISABLE             (1 << 23) /* 915-945 */
714 # define TVCUNIT_CLOCK_GATE_DISABLE             (1 << 22) /* 915-945 */
715 # define TVFUNIT_CLOCK_GATE_DISABLE             (1 << 21) /* 915-945 */
716 # define TVEUNIT_CLOCK_GATE_DISABLE             (1 << 20) /* 915-945 */
717 # define DVSUNIT_CLOCK_GATE_DISABLE             (1 << 19) /* 915-945 */
718 # define DSSUNIT_CLOCK_GATE_DISABLE             (1 << 18) /* 915-945 */
719 # define DDBUNIT_CLOCK_GATE_DISABLE             (1 << 17) /* 915-945 */
720 # define DPRUNIT_CLOCK_GATE_DISABLE             (1 << 16) /* 915-945 */
721 # define DPFUNIT_CLOCK_GATE_DISABLE             (1 << 15) /* 915-945 */
722 # define DPBMUNIT_CLOCK_GATE_DISABLE            (1 << 14) /* 915-945 */
723 # define DPLSUNIT_CLOCK_GATE_DISABLE            (1 << 13) /* 915-945 */
724 # define DPLUNIT_CLOCK_GATE_DISABLE             (1 << 12) /* 915-945 */
725 # define DPOUNIT_CLOCK_GATE_DISABLE             (1 << 11)
726 # define DPBUNIT_CLOCK_GATE_DISABLE             (1 << 10)
727 # define DCUNIT_CLOCK_GATE_DISABLE              (1 << 9)
728 # define DPUNIT_CLOCK_GATE_DISABLE              (1 << 8)
729 # define VRUNIT_CLOCK_GATE_DISABLE              (1 << 7) /* 915+: reserved */
730 # define OVHUNIT_CLOCK_GATE_DISABLE             (1 << 6) /* 830-865 */
731 # define DPIOUNIT_CLOCK_GATE_DISABLE            (1 << 6) /* 915-945 */
732 # define OVFUNIT_CLOCK_GATE_DISABLE             (1 << 5)
733 # define OVBUNIT_CLOCK_GATE_DISABLE             (1 << 4)
734 /**
735  * This bit must be set on the 830 to prevent hangs when turning off the
736  * overlay scaler.
737  */
738 # define OVRUNIT_CLOCK_GATE_DISABLE             (1 << 3)
739 # define OVCUNIT_CLOCK_GATE_DISABLE             (1 << 2)
740 # define OVUUNIT_CLOCK_GATE_DISABLE             (1 << 1)
741 # define ZVUNIT_CLOCK_GATE_DISABLE              (1 << 0) /* 830 */
742 # define OVLUNIT_CLOCK_GATE_DISABLE             (1 << 0) /* 845,865 */
743
744 #define RENCLK_GATE_D1          0x6204
745 # define BLITTER_CLOCK_GATE_DISABLE             (1 << 13) /* 945GM only */
746 # define MPEG_CLOCK_GATE_DISABLE                (1 << 12) /* 945GM only */
747 # define PC_FE_CLOCK_GATE_DISABLE               (1 << 11)
748 # define PC_BE_CLOCK_GATE_DISABLE               (1 << 10)
749 # define WINDOWER_CLOCK_GATE_DISABLE            (1 << 9)
750 # define INTERPOLATOR_CLOCK_GATE_DISABLE        (1 << 8)
751 # define COLOR_CALCULATOR_CLOCK_GATE_DISABLE    (1 << 7)
752 # define MOTION_COMP_CLOCK_GATE_DISABLE         (1 << 6)
753 # define MAG_CLOCK_GATE_DISABLE                 (1 << 5)
754 /** This bit must be unset on 855,865 */
755 # define MECI_CLOCK_GATE_DISABLE                (1 << 4)
756 # define DCMP_CLOCK_GATE_DISABLE                (1 << 3)
757 # define MEC_CLOCK_GATE_DISABLE                 (1 << 2)
758 # define MECO_CLOCK_GATE_DISABLE                (1 << 1)
759 /** This bit must be set on 855,865. */
760 # define SV_CLOCK_GATE_DISABLE                  (1 << 0)
761 # define I915_MPEG_CLOCK_GATE_DISABLE           (1 << 16)
762 # define I915_VLD_IP_PR_CLOCK_GATE_DISABLE      (1 << 15)
763 # define I915_MOTION_COMP_CLOCK_GATE_DISABLE    (1 << 14)
764 # define I915_BD_BF_CLOCK_GATE_DISABLE          (1 << 13)
765 # define I915_SF_SE_CLOCK_GATE_DISABLE          (1 << 12)
766 # define I915_WM_CLOCK_GATE_DISABLE             (1 << 11)
767 # define I915_IZ_CLOCK_GATE_DISABLE             (1 << 10)
768 # define I915_PI_CLOCK_GATE_DISABLE             (1 << 9)
769 # define I915_DI_CLOCK_GATE_DISABLE             (1 << 8)
770 # define I915_SH_SV_CLOCK_GATE_DISABLE          (1 << 7)
771 # define I915_PL_DG_QC_FT_CLOCK_GATE_DISABLE    (1 << 6)
772 # define I915_SC_CLOCK_GATE_DISABLE             (1 << 5)
773 # define I915_FL_CLOCK_GATE_DISABLE             (1 << 4)
774 # define I915_DM_CLOCK_GATE_DISABLE             (1 << 3)
775 # define I915_PS_CLOCK_GATE_DISABLE             (1 << 2)
776 # define I915_CC_CLOCK_GATE_DISABLE             (1 << 1)
777 # define I915_BY_CLOCK_GATE_DISABLE             (1 << 0)
778
779 # define I965_RCZ_CLOCK_GATE_DISABLE            (1 << 30)
780 /** This bit must always be set on 965G/965GM */
781 # define I965_RCC_CLOCK_GATE_DISABLE            (1 << 29)
782 # define I965_RCPB_CLOCK_GATE_DISABLE           (1 << 28)
783 # define I965_DAP_CLOCK_GATE_DISABLE            (1 << 27)
784 # define I965_ROC_CLOCK_GATE_DISABLE            (1 << 26)
785 # define I965_GW_CLOCK_GATE_DISABLE             (1 << 25)
786 # define I965_TD_CLOCK_GATE_DISABLE             (1 << 24)
787 /** This bit must always be set on 965G */
788 # define I965_ISC_CLOCK_GATE_DISABLE            (1 << 23)
789 # define I965_IC_CLOCK_GATE_DISABLE             (1 << 22)
790 # define I965_EU_CLOCK_GATE_DISABLE             (1 << 21)
791 # define I965_IF_CLOCK_GATE_DISABLE             (1 << 20)
792 # define I965_TC_CLOCK_GATE_DISABLE             (1 << 19)
793 # define I965_SO_CLOCK_GATE_DISABLE             (1 << 17)
794 # define I965_FBC_CLOCK_GATE_DISABLE            (1 << 16)
795 # define I965_MARI_CLOCK_GATE_DISABLE           (1 << 15)
796 # define I965_MASF_CLOCK_GATE_DISABLE           (1 << 14)
797 # define I965_MAWB_CLOCK_GATE_DISABLE           (1 << 13)
798 # define I965_EM_CLOCK_GATE_DISABLE             (1 << 12)
799 # define I965_UC_CLOCK_GATE_DISABLE             (1 << 11)
800 # define I965_SI_CLOCK_GATE_DISABLE             (1 << 6)
801 # define I965_MT_CLOCK_GATE_DISABLE             (1 << 5)
802 # define I965_PL_CLOCK_GATE_DISABLE             (1 << 4)
803 # define I965_DG_CLOCK_GATE_DISABLE             (1 << 3)
804 # define I965_QC_CLOCK_GATE_DISABLE             (1 << 2)
805 # define I965_FT_CLOCK_GATE_DISABLE             (1 << 1)
806 # define I965_DM_CLOCK_GATE_DISABLE             (1 << 0)
807
808 #define RENCLK_GATE_D2          0x6208
809 #define VF_UNIT_CLOCK_GATE_DISABLE              (1 << 9)
810 #define GS_UNIT_CLOCK_GATE_DISABLE              (1 << 7)
811 #define CL_UNIT_CLOCK_GATE_DISABLE              (1 << 6)
812 #define RAMCLK_GATE_D           0x6210          /* CRL only */
813 #define DEUC                    0x6214          /* CRL only */
814
815 /*
816  * Palette regs
817  */
818
819 #define PALETTE_A               0x0a000
820 #define PALETTE_B               0x0a800
821
822 /* MCH MMIO space */
823
824 /*
825  * MCHBAR mirror.
826  *
827  * This mirrors the MCHBAR MMIO space whose location is determined by
828  * device 0 function 0's pci config register 0x44 or 0x48 and matches it in
829  * every way.  It is not accessible from the CP register read instructions.
830  *
831  */
832 #define MCHBAR_MIRROR_BASE      0x10000
833
834 /** 915-945 and GM965 MCH register controlling DRAM channel access */
835 #define DCC                     0x10200
836 #define DCC_ADDRESSING_MODE_SINGLE_CHANNEL              (0 << 0)
837 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_ASYMMETRIC     (1 << 0)
838 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_INTERLEAVED    (2 << 0)
839 #define DCC_ADDRESSING_MODE_MASK                        (3 << 0)
840 #define DCC_CHANNEL_XOR_DISABLE                         (1 << 10)
841 #define DCC_CHANNEL_XOR_BIT_17                          (1 << 9)
842
843 /** Pineview MCH register contains DDR3 setting */
844 #define CSHRDDR3CTL            0x101a8
845 #define CSHRDDR3CTL_DDR3       (1 << 2)
846
847 /** 965 MCH register controlling DRAM channel configuration */
848 #define C0DRB3                  0x10206
849 #define C1DRB3                  0x10606
850
851 /* Clocking configuration register */
852 #define CLKCFG                  0x10c00
853 #define CLKCFG_FSB_400                                  (5 << 0)        /* hrawclk 100 */
854 #define CLKCFG_FSB_533                                  (1 << 0)        /* hrawclk 133 */
855 #define CLKCFG_FSB_667                                  (3 << 0)        /* hrawclk 166 */
856 #define CLKCFG_FSB_800                                  (2 << 0)        /* hrawclk 200 */
857 #define CLKCFG_FSB_1067                                 (6 << 0)        /* hrawclk 266 */
858 #define CLKCFG_FSB_1333                                 (7 << 0)        /* hrawclk 333 */
859 /* Note, below two are guess */
860 #define CLKCFG_FSB_1600                                 (4 << 0)        /* hrawclk 400 */
861 #define CLKCFG_FSB_1600_ALT                             (0 << 0)        /* hrawclk 400 */
862 #define CLKCFG_FSB_MASK                                 (7 << 0)
863 #define CLKCFG_MEM_533                                  (1 << 4)
864 #define CLKCFG_MEM_667                                  (2 << 4)
865 #define CLKCFG_MEM_800                                  (3 << 4)
866 #define CLKCFG_MEM_MASK                                 (7 << 4)
867
868 #define TR1                     0x11006
869 #define TSFS                    0x11020
870 #define   TSFS_SLOPE_MASK       0x0000ff00
871 #define   TSFS_SLOPE_SHIFT      8
872 #define   TSFS_INTR_MASK        0x000000ff
873
874 #define CRSTANDVID              0x11100
875 #define PXVFREQ_BASE            0x11110 /* P[0-15]VIDFREQ (0x1114c) (Ironlake) */
876 #define   PXVFREQ_PX_MASK       0x7f000000
877 #define   PXVFREQ_PX_SHIFT      24
878 #define VIDFREQ_BASE            0x11110
879 #define VIDFREQ1                0x11110 /* VIDFREQ1-4 (0x1111c) (Cantiga) */
880 #define VIDFREQ2                0x11114
881 #define VIDFREQ3                0x11118
882 #define VIDFREQ4                0x1111c
883 #define   VIDFREQ_P0_MASK       0x1f000000
884 #define   VIDFREQ_P0_SHIFT      24
885 #define   VIDFREQ_P0_CSCLK_MASK 0x00f00000
886 #define   VIDFREQ_P0_CSCLK_SHIFT 20
887 #define   VIDFREQ_P0_CRCLK_MASK 0x000f0000
888 #define   VIDFREQ_P0_CRCLK_SHIFT 16
889 #define   VIDFREQ_P1_MASK       0x00001f00
890 #define   VIDFREQ_P1_SHIFT      8
891 #define   VIDFREQ_P1_CSCLK_MASK 0x000000f0
892 #define   VIDFREQ_P1_CSCLK_SHIFT 4
893 #define   VIDFREQ_P1_CRCLK_MASK 0x0000000f
894 #define INTTOEXT_BASE_ILK       0x11300
895 #define INTTOEXT_BASE           0x11120 /* INTTOEXT1-8 (0x1113c) */
896 #define   INTTOEXT_MAP3_SHIFT   24
897 #define   INTTOEXT_MAP3_MASK    (0x1f << INTTOEXT_MAP3_SHIFT)
898 #define   INTTOEXT_MAP2_SHIFT   16
899 #define   INTTOEXT_MAP2_MASK    (0x1f << INTTOEXT_MAP2_SHIFT)
900 #define   INTTOEXT_MAP1_SHIFT   8
901 #define   INTTOEXT_MAP1_MASK    (0x1f << INTTOEXT_MAP1_SHIFT)
902 #define   INTTOEXT_MAP0_SHIFT   0
903 #define   INTTOEXT_MAP0_MASK    (0x1f << INTTOEXT_MAP0_SHIFT)
904 #define MEMSWCTL                0x11170 /* Ironlake only */
905 #define   MEMCTL_CMD_MASK       0xe000
906 #define   MEMCTL_CMD_SHIFT      13
907 #define   MEMCTL_CMD_RCLK_OFF   0
908 #define   MEMCTL_CMD_RCLK_ON    1
909 #define   MEMCTL_CMD_CHFREQ     2
910 #define   MEMCTL_CMD_CHVID      3
911 #define   MEMCTL_CMD_VMMOFF     4
912 #define   MEMCTL_CMD_VMMON      5
913 #define   MEMCTL_CMD_STS        (1<<12) /* write 1 triggers command, clears
914                                            when command complete */
915 #define   MEMCTL_FREQ_MASK      0x0f00 /* jitter, from 0-15 */
916 #define   MEMCTL_FREQ_SHIFT     8
917 #define   MEMCTL_SFCAVM         (1<<7)
918 #define   MEMCTL_TGT_VID_MASK   0x007f
919 #define MEMIHYST                0x1117c
920 #define MEMINTREN               0x11180 /* 16 bits */
921 #define   MEMINT_RSEXIT_EN      (1<<8)
922 #define   MEMINT_CX_SUPR_EN     (1<<7)
923 #define   MEMINT_CONT_BUSY_EN   (1<<6)
924 #define   MEMINT_AVG_BUSY_EN    (1<<5)
925 #define   MEMINT_EVAL_CHG_EN    (1<<4)
926 #define   MEMINT_MON_IDLE_EN    (1<<3)
927 #define   MEMINT_UP_EVAL_EN     (1<<2)
928 #define   MEMINT_DOWN_EVAL_EN   (1<<1)
929 #define   MEMINT_SW_CMD_EN      (1<<0)
930 #define MEMINTRSTR              0x11182 /* 16 bits */
931 #define   MEM_RSEXIT_MASK       0xc000
932 #define   MEM_RSEXIT_SHIFT      14
933 #define   MEM_CONT_BUSY_MASK    0x3000
934 #define   MEM_CONT_BUSY_SHIFT   12
935 #define   MEM_AVG_BUSY_MASK     0x0c00
936 #define   MEM_AVG_BUSY_SHIFT    10
937 #define   MEM_EVAL_CHG_MASK     0x0300
938 #define   MEM_EVAL_BUSY_SHIFT   8
939 #define   MEM_MON_IDLE_MASK     0x00c0
940 #define   MEM_MON_IDLE_SHIFT    6
941 #define   MEM_UP_EVAL_MASK      0x0030
942 #define   MEM_UP_EVAL_SHIFT     4
943 #define   MEM_DOWN_EVAL_MASK    0x000c
944 #define   MEM_DOWN_EVAL_SHIFT   2
945 #define   MEM_SW_CMD_MASK       0x0003
946 #define   MEM_INT_STEER_GFX     0
947 #define   MEM_INT_STEER_CMR     1
948 #define   MEM_INT_STEER_SMI     2
949 #define   MEM_INT_STEER_SCI     3
950 #define MEMINTRSTS              0x11184
951 #define   MEMINT_RSEXIT         (1<<7)
952 #define   MEMINT_CONT_BUSY      (1<<6)
953 #define   MEMINT_AVG_BUSY       (1<<5)
954 #define   MEMINT_EVAL_CHG       (1<<4)
955 #define   MEMINT_MON_IDLE       (1<<3)
956 #define   MEMINT_UP_EVAL        (1<<2)
957 #define   MEMINT_DOWN_EVAL      (1<<1)
958 #define   MEMINT_SW_CMD         (1<<0)
959 #define MEMMODECTL              0x11190
960 #define   MEMMODE_BOOST_EN      (1<<31)
961 #define   MEMMODE_BOOST_FREQ_MASK 0x0f000000 /* jitter for boost, 0-15 */
962 #define   MEMMODE_BOOST_FREQ_SHIFT 24
963 #define   MEMMODE_IDLE_MODE_MASK 0x00030000
964 #define   MEMMODE_IDLE_MODE_SHIFT 16
965 #define   MEMMODE_IDLE_MODE_EVAL 0
966 #define   MEMMODE_IDLE_MODE_CONT 1
967 #define   MEMMODE_HWIDLE_EN     (1<<15)
968 #define   MEMMODE_SWMODE_EN     (1<<14)
969 #define   MEMMODE_RCLK_GATE     (1<<13)
970 #define   MEMMODE_HW_UPDATE     (1<<12)
971 #define   MEMMODE_FSTART_MASK   0x00000f00 /* starting jitter, 0-15 */
972 #define   MEMMODE_FSTART_SHIFT  8
973 #define   MEMMODE_FMAX_MASK     0x000000f0 /* max jitter, 0-15 */
974 #define   MEMMODE_FMAX_SHIFT    4
975 #define   MEMMODE_FMIN_MASK     0x0000000f /* min jitter, 0-15 */
976 #define RCBMAXAVG               0x1119c
977 #define MEMSWCTL2               0x1119e /* Cantiga only */
978 #define   SWMEMCMD_RENDER_OFF   (0 << 13)
979 #define   SWMEMCMD_RENDER_ON    (1 << 13)
980 #define   SWMEMCMD_SWFREQ       (2 << 13)
981 #define   SWMEMCMD_TARVID       (3 << 13)
982 #define   SWMEMCMD_VRM_OFF      (4 << 13)
983 #define   SWMEMCMD_VRM_ON       (5 << 13)
984 #define   CMDSTS                (1<<12)
985 #define   SFCAVM                (1<<11)
986 #define   SWFREQ_MASK           0x0380 /* P0-7 */
987 #define   SWFREQ_SHIFT          7
988 #define   TARVID_MASK           0x001f
989 #define MEMSTAT_CTG             0x111a0
990 #define RCBMINAVG               0x111a0
991 #define RCUPEI                  0x111b0
992 #define RCDNEI                  0x111b4
993 #define MCHBAR_RENDER_STANDBY           0x111b8
994 #define   RCX_SW_EXIT           (1<<23)
995 #define   RSX_STATUS_MASK       0x00700000
996 #define VIDCTL                  0x111c0
997 #define VIDSTS                  0x111c8
998 #define VIDSTART                0x111cc /* 8 bits */
999 #define MEMSTAT_ILK                     0x111f8
1000 #define   MEMSTAT_VID_MASK      0x7f00
1001 #define   MEMSTAT_VID_SHIFT     8
1002 #define   MEMSTAT_PSTATE_MASK   0x00f8
1003 #define   MEMSTAT_PSTATE_SHIFT  3
1004 #define   MEMSTAT_MON_ACTV      (1<<2)
1005 #define   MEMSTAT_SRC_CTL_MASK  0x0003
1006 #define   MEMSTAT_SRC_CTL_CORE  0
1007 #define   MEMSTAT_SRC_CTL_TRB   1
1008 #define   MEMSTAT_SRC_CTL_THM   2
1009 #define   MEMSTAT_SRC_CTL_STDBY 3
1010 #define RCPREVBSYTUPAVG         0x113b8
1011 #define RCPREVBSYTDNAVG         0x113bc
1012 #define SDEW                    0x1124c
1013 #define CSIEW0                  0x11250
1014 #define CSIEW1                  0x11254
1015 #define CSIEW2                  0x11258
1016 #define PEW                     0x1125c
1017 #define DEW                     0x11270
1018 #define MCHAFE                  0x112c0
1019 #define CSIEC                   0x112e0
1020 #define DMIEC                   0x112e4
1021 #define DDREC                   0x112e8
1022 #define PEG0EC                  0x112ec
1023 #define PEG1EC                  0x112f0
1024 #define GFXEC                   0x112f4
1025 #define RPPREVBSYTUPAVG         0x113b8
1026 #define RPPREVBSYTDNAVG         0x113bc
1027 #define ECR                     0x11600
1028 #define   ECR_GPFE              (1<<31)
1029 #define   ECR_IMONE             (1<<30)
1030 #define   ECR_CAP_MASK          0x0000001f /* Event range, 0-31 */
1031 #define OGW0                    0x11608
1032 #define OGW1                    0x1160c
1033 #define EG0                     0x11610
1034 #define EG1                     0x11614
1035 #define EG2                     0x11618
1036 #define EG3                     0x1161c
1037 #define EG4                     0x11620
1038 #define EG5                     0x11624
1039 #define EG6                     0x11628
1040 #define EG7                     0x1162c
1041 #define PXW                     0x11664
1042 #define PXWL                    0x11680
1043 #define LCFUSE02                0x116c0
1044 #define   LCFUSE_HIV_MASK       0x000000ff
1045 #define CSIPLL0                 0x12c10
1046 #define DDRMPLL1                0X12c20
1047 #define PEG_BAND_GAP_DATA       0x14d68
1048
1049 /*
1050  * Overlay regs
1051  */
1052
1053 #define OVADD                   0x30000
1054 #define DOVSTA                  0x30008
1055 #define OC_BUF                  (0x3<<20)
1056 #define OGAMC5                  0x30010
1057 #define OGAMC4                  0x30014
1058 #define OGAMC3                  0x30018
1059 #define OGAMC2                  0x3001c
1060 #define OGAMC1                  0x30020
1061 #define OGAMC0                  0x30024
1062
1063 /*
1064  * Display engine regs
1065  */
1066
1067 /* Pipe A timing regs */
1068 #define HTOTAL_A        0x60000
1069 #define HBLANK_A        0x60004
1070 #define HSYNC_A         0x60008
1071 #define VTOTAL_A        0x6000c
1072 #define VBLANK_A        0x60010
1073 #define VSYNC_A         0x60014
1074 #define PIPEASRC        0x6001c
1075 #define BCLRPAT_A       0x60020
1076
1077 /* Pipe B timing regs */
1078 #define HTOTAL_B        0x61000
1079 #define HBLANK_B        0x61004
1080 #define HSYNC_B         0x61008
1081 #define VTOTAL_B        0x6100c
1082 #define VBLANK_B        0x61010
1083 #define VSYNC_B         0x61014
1084 #define PIPEBSRC        0x6101c
1085 #define BCLRPAT_B       0x61020
1086
1087 /* VGA port control */
1088 #define ADPA                    0x61100
1089 #define   ADPA_DAC_ENABLE       (1<<31)
1090 #define   ADPA_DAC_DISABLE      0
1091 #define   ADPA_PIPE_SELECT_MASK (1<<30)
1092 #define   ADPA_PIPE_A_SELECT    0
1093 #define   ADPA_PIPE_B_SELECT    (1<<30)
1094 #define   ADPA_USE_VGA_HVPOLARITY (1<<15)
1095 #define   ADPA_SETS_HVPOLARITY  0
1096 #define   ADPA_VSYNC_CNTL_DISABLE (1<<11)
1097 #define   ADPA_VSYNC_CNTL_ENABLE 0
1098 #define   ADPA_HSYNC_CNTL_DISABLE (1<<10)
1099 #define   ADPA_HSYNC_CNTL_ENABLE 0
1100 #define   ADPA_VSYNC_ACTIVE_HIGH (1<<4)
1101 #define   ADPA_VSYNC_ACTIVE_LOW 0
1102 #define   ADPA_HSYNC_ACTIVE_HIGH (1<<3)
1103 #define   ADPA_HSYNC_ACTIVE_LOW 0
1104 #define   ADPA_DPMS_MASK        (~(3<<10))
1105 #define   ADPA_DPMS_ON          (0<<10)
1106 #define   ADPA_DPMS_SUSPEND     (1<<10)
1107 #define   ADPA_DPMS_STANDBY     (2<<10)
1108 #define   ADPA_DPMS_OFF         (3<<10)
1109
1110 /* Hotplug control (945+ only) */
1111 #define PORT_HOTPLUG_EN         0x61110
1112 #define   HDMIB_HOTPLUG_INT_EN                  (1 << 29)
1113 #define   DPB_HOTPLUG_INT_EN                    (1 << 29)
1114 #define   HDMIC_HOTPLUG_INT_EN                  (1 << 28)
1115 #define   DPC_HOTPLUG_INT_EN                    (1 << 28)
1116 #define   HDMID_HOTPLUG_INT_EN                  (1 << 27)
1117 #define   DPD_HOTPLUG_INT_EN                    (1 << 27)
1118 #define   SDVOB_HOTPLUG_INT_EN                  (1 << 26)
1119 #define   SDVOC_HOTPLUG_INT_EN                  (1 << 25)
1120 #define   TV_HOTPLUG_INT_EN                     (1 << 18)
1121 #define   CRT_HOTPLUG_INT_EN                    (1 << 9)
1122 #define   CRT_HOTPLUG_FORCE_DETECT              (1 << 3)
1123 #define CRT_HOTPLUG_ACTIVATION_PERIOD_32        (0 << 8)
1124 /* must use period 64 on GM45 according to docs */
1125 #define CRT_HOTPLUG_ACTIVATION_PERIOD_64        (1 << 8)
1126 #define CRT_HOTPLUG_DAC_ON_TIME_2M              (0 << 7)
1127 #define CRT_HOTPLUG_DAC_ON_TIME_4M              (1 << 7)
1128 #define CRT_HOTPLUG_VOLTAGE_COMPARE_40          (0 << 5)
1129 #define CRT_HOTPLUG_VOLTAGE_COMPARE_50          (1 << 5)
1130 #define CRT_HOTPLUG_VOLTAGE_COMPARE_60          (2 << 5)
1131 #define CRT_HOTPLUG_VOLTAGE_COMPARE_70          (3 << 5)
1132 #define CRT_HOTPLUG_VOLTAGE_COMPARE_MASK        (3 << 5)
1133 #define CRT_HOTPLUG_DETECT_DELAY_1G             (0 << 4)
1134 #define CRT_HOTPLUG_DETECT_DELAY_2G             (1 << 4)
1135 #define CRT_HOTPLUG_DETECT_VOLTAGE_325MV        (0 << 2)
1136 #define CRT_HOTPLUG_DETECT_VOLTAGE_475MV        (1 << 2)
1137
1138 #define PORT_HOTPLUG_STAT       0x61114
1139 #define   HDMIB_HOTPLUG_INT_STATUS              (1 << 29)
1140 #define   DPB_HOTPLUG_INT_STATUS                (1 << 29)
1141 #define   HDMIC_HOTPLUG_INT_STATUS              (1 << 28)
1142 #define   DPC_HOTPLUG_INT_STATUS                (1 << 28)
1143 #define   HDMID_HOTPLUG_INT_STATUS              (1 << 27)
1144 #define   DPD_HOTPLUG_INT_STATUS                (1 << 27)
1145 #define   CRT_HOTPLUG_INT_STATUS                (1 << 11)
1146 #define   TV_HOTPLUG_INT_STATUS                 (1 << 10)
1147 #define   CRT_HOTPLUG_MONITOR_MASK              (3 << 8)
1148 #define   CRT_HOTPLUG_MONITOR_COLOR             (3 << 8)
1149 #define   CRT_HOTPLUG_MONITOR_MONO              (2 << 8)
1150 #define   CRT_HOTPLUG_MONITOR_NONE              (0 << 8)
1151 #define   SDVOC_HOTPLUG_INT_STATUS              (1 << 7)
1152 #define   SDVOB_HOTPLUG_INT_STATUS              (1 << 6)
1153
1154 /* SDVO port control */
1155 #define SDVOB                   0x61140
1156 #define SDVOC                   0x61160
1157 #define   SDVO_ENABLE           (1 << 31)
1158 #define   SDVO_PIPE_B_SELECT    (1 << 30)
1159 #define   SDVO_STALL_SELECT     (1 << 29)
1160 #define   SDVO_INTERRUPT_ENABLE (1 << 26)
1161 /**
1162  * 915G/GM SDVO pixel multiplier.
1163  *
1164  * Programmed value is multiplier - 1, up to 5x.
1165  *
1166  * \sa DPLL_MD_UDI_MULTIPLIER_MASK
1167  */
1168 #define   SDVO_PORT_MULTIPLY_MASK       (7 << 23)
1169 #define   SDVO_PORT_MULTIPLY_SHIFT              23
1170 #define   SDVO_PHASE_SELECT_MASK        (15 << 19)
1171 #define   SDVO_PHASE_SELECT_DEFAULT     (6 << 19)
1172 #define   SDVO_CLOCK_OUTPUT_INVERT      (1 << 18)
1173 #define   SDVOC_GANG_MODE               (1 << 16)
1174 #define   SDVO_ENCODING_SDVO            (0x0 << 10)
1175 #define   SDVO_ENCODING_HDMI            (0x2 << 10)
1176 /** Requird for HDMI operation */
1177 #define   SDVO_NULL_PACKETS_DURING_VSYNC (1 << 9)
1178 #define   SDVO_BORDER_ENABLE            (1 << 7)
1179 #define   SDVO_AUDIO_ENABLE             (1 << 6)
1180 /** New with 965, default is to be set */
1181 #define   SDVO_VSYNC_ACTIVE_HIGH        (1 << 4)
1182 /** New with 965, default is to be set */
1183 #define   SDVO_HSYNC_ACTIVE_HIGH        (1 << 3)
1184 #define   SDVOB_PCIE_CONCURRENCY        (1 << 3)
1185 #define   SDVO_DETECTED                 (1 << 2)
1186 /* Bits to be preserved when writing */
1187 #define   SDVOB_PRESERVE_MASK ((1 << 17) | (1 << 16) | (1 << 14) | (1 << 26))
1188 #define   SDVOC_PRESERVE_MASK ((1 << 17) | (1 << 26))
1189
1190 /* DVO port control */
1191 #define DVOA                    0x61120
1192 #define DVOB                    0x61140
1193 #define DVOC                    0x61160
1194 #define   DVO_ENABLE                    (1 << 31)
1195 #define   DVO_PIPE_B_SELECT             (1 << 30)
1196 #define   DVO_PIPE_STALL_UNUSED         (0 << 28)
1197 #define   DVO_PIPE_STALL                (1 << 28)
1198 #define   DVO_PIPE_STALL_TV             (2 << 28)
1199 #define   DVO_PIPE_STALL_MASK           (3 << 28)
1200 #define   DVO_USE_VGA_SYNC              (1 << 15)
1201 #define   DVO_DATA_ORDER_I740           (0 << 14)
1202 #define   DVO_DATA_ORDER_FP             (1 << 14)
1203 #define   DVO_VSYNC_DISABLE             (1 << 11)
1204 #define   DVO_HSYNC_DISABLE             (1 << 10)
1205 #define   DVO_VSYNC_TRISTATE            (1 << 9)
1206 #define   DVO_HSYNC_TRISTATE            (1 << 8)
1207 #define   DVO_BORDER_ENABLE             (1 << 7)
1208 #define   DVO_DATA_ORDER_GBRG           (1 << 6)
1209 #define   DVO_DATA_ORDER_RGGB           (0 << 6)
1210 #define   DVO_DATA_ORDER_GBRG_ERRATA    (0 << 6)
1211 #define   DVO_DATA_ORDER_RGGB_ERRATA    (1 << 6)
1212 #define   DVO_VSYNC_ACTIVE_HIGH         (1 << 4)
1213 #define   DVO_HSYNC_ACTIVE_HIGH         (1 << 3)
1214 #define   DVO_BLANK_ACTIVE_HIGH         (1 << 2)
1215 #define   DVO_OUTPUT_CSTATE_PIXELS      (1 << 1)        /* SDG only */
1216 #define   DVO_OUTPUT_SOURCE_SIZE_PIXELS (1 << 0)        /* SDG only */
1217 #define   DVO_PRESERVE_MASK             (0x7<<24)
1218 #define DVOA_SRCDIM             0x61124
1219 #define DVOB_SRCDIM             0x61144
1220 #define DVOC_SRCDIM             0x61164
1221 #define   DVO_SRCDIM_HORIZONTAL_SHIFT   12
1222 #define   DVO_SRCDIM_VERTICAL_SHIFT     0
1223
1224 /* LVDS port control */
1225 #define LVDS                    0x61180
1226 /*
1227  * Enables the LVDS port.  This bit must be set before DPLLs are enabled, as
1228  * the DPLL semantics change when the LVDS is assigned to that pipe.
1229  */
1230 #define   LVDS_PORT_EN                  (1 << 31)
1231 /* Selects pipe B for LVDS data.  Must be set on pre-965. */
1232 #define   LVDS_PIPEB_SELECT             (1 << 30)
1233 /* LVDS dithering flag on 965/g4x platform */
1234 #define   LVDS_ENABLE_DITHER            (1 << 25)
1235 /* Enable border for unscaled (or aspect-scaled) display */
1236 #define   LVDS_BORDER_ENABLE            (1 << 15)
1237 /*
1238  * Enables the A0-A2 data pairs and CLKA, containing 18 bits of color data per
1239  * pixel.
1240  */
1241 #define   LVDS_A0A2_CLKA_POWER_MASK     (3 << 8)
1242 #define   LVDS_A0A2_CLKA_POWER_DOWN     (0 << 8)
1243 #define   LVDS_A0A2_CLKA_POWER_UP       (3 << 8)
1244 /*
1245  * Controls the A3 data pair, which contains the additional LSBs for 24 bit
1246  * mode.  Only enabled if LVDS_A0A2_CLKA_POWER_UP also indicates it should be
1247  * on.
1248  */
1249 #define   LVDS_A3_POWER_MASK            (3 << 6)
1250 #define   LVDS_A3_POWER_DOWN            (0 << 6)
1251 #define   LVDS_A3_POWER_UP              (3 << 6)
1252 /*
1253  * Controls the CLKB pair.  This should only be set when LVDS_B0B3_POWER_UP
1254  * is set.
1255  */
1256 #define   LVDS_CLKB_POWER_MASK          (3 << 4)
1257 #define   LVDS_CLKB_POWER_DOWN          (0 << 4)
1258 #define   LVDS_CLKB_POWER_UP            (3 << 4)
1259 /*
1260  * Controls the B0-B3 data pairs.  This must be set to match the DPLL p2
1261  * setting for whether we are in dual-channel mode.  The B3 pair will
1262  * additionally only be powered up when LVDS_A3_POWER_UP is set.
1263  */
1264 #define   LVDS_B0B3_POWER_MASK          (3 << 2)
1265 #define   LVDS_B0B3_POWER_DOWN          (0 << 2)
1266 #define   LVDS_B0B3_POWER_UP            (3 << 2)
1267
1268 /* Panel power sequencing */
1269 #define PP_STATUS       0x61200
1270 #define   PP_ON         (1 << 31)
1271 /*
1272  * Indicates that all dependencies of the panel are on:
1273  *
1274  * - PLL enabled
1275  * - pipe enabled
1276  * - LVDS/DVOB/DVOC on
1277  */
1278 #define   PP_READY              (1 << 30)
1279 #define   PP_SEQUENCE_NONE      (0 << 28)
1280 #define   PP_SEQUENCE_ON        (1 << 28)
1281 #define   PP_SEQUENCE_OFF       (2 << 28)
1282 #define   PP_SEQUENCE_MASK      0x30000000
1283 #define PP_CONTROL      0x61204
1284 #define   POWER_TARGET_ON       (1 << 0)
1285 #define PP_ON_DELAYS    0x61208
1286 #define PP_OFF_DELAYS   0x6120c
1287 #define PP_DIVISOR      0x61210
1288
1289 /* Panel fitting */
1290 #define PFIT_CONTROL    0x61230
1291 #define   PFIT_ENABLE           (1 << 31)
1292 #define   PFIT_PIPE_MASK        (3 << 29)
1293 #define   PFIT_PIPE_SHIFT       29
1294 #define   VERT_INTERP_DISABLE   (0 << 10)
1295 #define   VERT_INTERP_BILINEAR  (1 << 10)
1296 #define   VERT_INTERP_MASK      (3 << 10)
1297 #define   VERT_AUTO_SCALE       (1 << 9)
1298 #define   HORIZ_INTERP_DISABLE  (0 << 6)
1299 #define   HORIZ_INTERP_BILINEAR (1 << 6)
1300 #define   HORIZ_INTERP_MASK     (3 << 6)
1301 #define   HORIZ_AUTO_SCALE      (1 << 5)
1302 #define   PANEL_8TO6_DITHER_ENABLE (1 << 3)
1303 #define   PFIT_FILTER_FUZZY     (0 << 24)
1304 #define   PFIT_SCALING_AUTO     (0 << 26)
1305 #define   PFIT_SCALING_PROGRAMMED (1 << 26)
1306 #define   PFIT_SCALING_PILLAR   (2 << 26)
1307 #define   PFIT_SCALING_LETTER   (3 << 26)
1308 #define PFIT_PGM_RATIOS 0x61234
1309 #define   PFIT_VERT_SCALE_MASK                  0xfff00000
1310 #define   PFIT_HORIZ_SCALE_MASK                 0x0000fff0
1311 /* Pre-965 */
1312 #define         PFIT_VERT_SCALE_SHIFT           20
1313 #define         PFIT_VERT_SCALE_MASK            0xfff00000
1314 #define         PFIT_HORIZ_SCALE_SHIFT          4
1315 #define         PFIT_HORIZ_SCALE_MASK           0x0000fff0
1316 /* 965+ */
1317 #define         PFIT_VERT_SCALE_SHIFT_965       16
1318 #define         PFIT_VERT_SCALE_MASK_965        0x1fff0000
1319 #define         PFIT_HORIZ_SCALE_SHIFT_965      0
1320 #define         PFIT_HORIZ_SCALE_MASK_965       0x00001fff
1321
1322 #define PFIT_AUTO_RATIOS 0x61238
1323
1324 /* Backlight control */
1325 #define BLC_PWM_CTL             0x61254
1326 #define   BACKLIGHT_MODULATION_FREQ_SHIFT               (17)
1327 #define BLC_PWM_CTL2            0x61250 /* 965+ only */
1328 #define   BLM_COMBINATION_MODE (1 << 30)
1329 /*
1330  * This is the most significant 15 bits of the number of backlight cycles in a
1331  * complete cycle of the modulated backlight control.
1332  *
1333  * The actual value is this field multiplied by two.
1334  */
1335 #define   BACKLIGHT_MODULATION_FREQ_MASK                (0x7fff << 17)
1336 #define   BLM_LEGACY_MODE                               (1 << 16)
1337 /*
1338  * This is the number of cycles out of the backlight modulation cycle for which
1339  * the backlight is on.
1340  *
1341  * This field must be no greater than the number of cycles in the complete
1342  * backlight modulation cycle.
1343  */
1344 #define   BACKLIGHT_DUTY_CYCLE_SHIFT            (0)
1345 #define   BACKLIGHT_DUTY_CYCLE_MASK             (0xffff)
1346
1347 #define BLC_HIST_CTL            0x61260
1348
1349 /* TV port control */
1350 #define TV_CTL                  0x68000
1351 /** Enables the TV encoder */
1352 # define TV_ENC_ENABLE                  (1 << 31)
1353 /** Sources the TV encoder input from pipe B instead of A. */
1354 # define TV_ENC_PIPEB_SELECT            (1 << 30)
1355 /** Outputs composite video (DAC A only) */
1356 # define TV_ENC_OUTPUT_COMPOSITE        (0 << 28)
1357 /** Outputs SVideo video (DAC B/C) */
1358 # define TV_ENC_OUTPUT_SVIDEO           (1 << 28)
1359 /** Outputs Component video (DAC A/B/C) */
1360 # define TV_ENC_OUTPUT_COMPONENT        (2 << 28)
1361 /** Outputs Composite and SVideo (DAC A/B/C) */
1362 # define TV_ENC_OUTPUT_SVIDEO_COMPOSITE (3 << 28)
1363 # define TV_TRILEVEL_SYNC               (1 << 21)
1364 /** Enables slow sync generation (945GM only) */
1365 # define TV_SLOW_SYNC                   (1 << 20)
1366 /** Selects 4x oversampling for 480i and 576p */
1367 # define TV_OVERSAMPLE_4X               (0 << 18)
1368 /** Selects 2x oversampling for 720p and 1080i */
1369 # define TV_OVERSAMPLE_2X               (1 << 18)
1370 /** Selects no oversampling for 1080p */
1371 # define TV_OVERSAMPLE_NONE             (2 << 18)
1372 /** Selects 8x oversampling */
1373 # define TV_OVERSAMPLE_8X               (3 << 18)
1374 /** Selects progressive mode rather than interlaced */
1375 # define TV_PROGRESSIVE                 (1 << 17)
1376 /** Sets the colorburst to PAL mode.  Required for non-M PAL modes. */
1377 # define TV_PAL_BURST                   (1 << 16)
1378 /** Field for setting delay of Y compared to C */
1379 # define TV_YC_SKEW_MASK                (7 << 12)
1380 /** Enables a fix for 480p/576p standard definition modes on the 915GM only */
1381 # define TV_ENC_SDP_FIX                 (1 << 11)
1382 /**
1383  * Enables a fix for the 915GM only.
1384  *
1385  * Not sure what it does.
1386  */
1387 # define TV_ENC_C0_FIX                  (1 << 10)
1388 /** Bits that must be preserved by software */
1389 # define TV_CTL_SAVE                    ((1 << 11) | (3 << 9) | (7 << 6) | 0xf)
1390 # define TV_FUSE_STATE_MASK             (3 << 4)
1391 /** Read-only state that reports all features enabled */
1392 # define TV_FUSE_STATE_ENABLED          (0 << 4)
1393 /** Read-only state that reports that Macrovision is disabled in hardware*/
1394 # define TV_FUSE_STATE_NO_MACROVISION   (1 << 4)
1395 /** Read-only state that reports that TV-out is disabled in hardware. */
1396 # define TV_FUSE_STATE_DISABLED         (2 << 4)
1397 /** Normal operation */
1398 # define TV_TEST_MODE_NORMAL            (0 << 0)
1399 /** Encoder test pattern 1 - combo pattern */
1400 # define TV_TEST_MODE_PATTERN_1         (1 << 0)
1401 /** Encoder test pattern 2 - full screen vertical 75% color bars */
1402 # define TV_TEST_MODE_PATTERN_2         (2 << 0)
1403 /** Encoder test pattern 3 - full screen horizontal 75% color bars */
1404 # define TV_TEST_MODE_PATTERN_3         (3 << 0)
1405 /** Encoder test pattern 4 - random noise */
1406 # define TV_TEST_MODE_PATTERN_4         (4 << 0)
1407 /** Encoder test pattern 5 - linear color ramps */
1408 # define TV_TEST_MODE_PATTERN_5         (5 << 0)
1409 /**
1410  * This test mode forces the DACs to 50% of full output.
1411  *
1412  * This is used for load detection in combination with TVDAC_SENSE_MASK
1413  */
1414 # define TV_TEST_MODE_MONITOR_DETECT    (7 << 0)
1415 # define TV_TEST_MODE_MASK              (7 << 0)
1416
1417 #define TV_DAC                  0x68004
1418 /**
1419  * Reports that DAC state change logic has reported change (RO).
1420  *
1421  * This gets cleared when TV_DAC_STATE_EN is cleared
1422 */
1423 # define TVDAC_STATE_CHG                (1 << 31)
1424 # define TVDAC_SENSE_MASK               (7 << 28)
1425 /** Reports that DAC A voltage is above the detect threshold */
1426 # define TVDAC_A_SENSE                  (1 << 30)
1427 /** Reports that DAC B voltage is above the detect threshold */
1428 # define TVDAC_B_SENSE                  (1 << 29)
1429 /** Reports that DAC C voltage is above the detect threshold */
1430 # define TVDAC_C_SENSE                  (1 << 28)
1431 /**
1432  * Enables DAC state detection logic, for load-based TV detection.
1433  *
1434  * The PLL of the chosen pipe (in TV_CTL) must be running, and the encoder set
1435  * to off, for load detection to work.
1436  */
1437 # define TVDAC_STATE_CHG_EN             (1 << 27)
1438 /** Sets the DAC A sense value to high */
1439 # define TVDAC_A_SENSE_CTL              (1 << 26)
1440 /** Sets the DAC B sense value to high */
1441 # define TVDAC_B_SENSE_CTL              (1 << 25)
1442 /** Sets the DAC C sense value to high */
1443 # define TVDAC_C_SENSE_CTL              (1 << 24)
1444 /** Overrides the ENC_ENABLE and DAC voltage levels */
1445 # define DAC_CTL_OVERRIDE               (1 << 7)
1446 /** Sets the slew rate.  Must be preserved in software */
1447 # define ENC_TVDAC_SLEW_FAST            (1 << 6)
1448 # define DAC_A_1_3_V                    (0 << 4)
1449 # define DAC_A_1_1_V                    (1 << 4)
1450 # define DAC_A_0_7_V                    (2 << 4)
1451 # define DAC_A_MASK                     (3 << 4)
1452 # define DAC_B_1_3_V                    (0 << 2)
1453 # define DAC_B_1_1_V                    (1 << 2)
1454 # define DAC_B_0_7_V                    (2 << 2)
1455 # define DAC_B_MASK                     (3 << 2)
1456 # define DAC_C_1_3_V                    (0 << 0)
1457 # define DAC_C_1_1_V                    (1 << 0)
1458 # define DAC_C_0_7_V                    (2 << 0)
1459 # define DAC_C_MASK                     (3 << 0)
1460
1461 /**
1462  * CSC coefficients are stored in a floating point format with 9 bits of
1463  * mantissa and 2 or 3 bits of exponent.  The exponent is represented as 2**-n,
1464  * where 2-bit exponents are unsigned n, and 3-bit exponents are signed n with
1465  * -1 (0x3) being the only legal negative value.
1466  */
1467 #define TV_CSC_Y                0x68010
1468 # define TV_RY_MASK                     0x07ff0000
1469 # define TV_RY_SHIFT                    16
1470 # define TV_GY_MASK                     0x00000fff
1471 # define TV_GY_SHIFT                    0
1472
1473 #define TV_CSC_Y2               0x68014
1474 # define TV_BY_MASK                     0x07ff0000
1475 # define TV_BY_SHIFT                    16
1476 /**
1477  * Y attenuation for component video.
1478  *
1479  * Stored in 1.9 fixed point.
1480  */
1481 # define TV_AY_MASK                     0x000003ff
1482 # define TV_AY_SHIFT                    0
1483
1484 #define TV_CSC_U                0x68018
1485 # define TV_RU_MASK                     0x07ff0000
1486 # define TV_RU_SHIFT                    16
1487 # define TV_GU_MASK                     0x000007ff
1488 # define TV_GU_SHIFT                    0
1489
1490 #define TV_CSC_U2               0x6801c
1491 # define TV_BU_MASK                     0x07ff0000
1492 # define TV_BU_SHIFT                    16
1493 /**
1494  * U attenuation for component video.
1495  *
1496  * Stored in 1.9 fixed point.
1497  */
1498 # define TV_AU_MASK                     0x000003ff
1499 # define TV_AU_SHIFT                    0
1500
1501 #define TV_CSC_V                0x68020
1502 # define TV_RV_MASK                     0x0fff0000
1503 # define TV_RV_SHIFT                    16
1504 # define TV_GV_MASK                     0x000007ff
1505 # define TV_GV_SHIFT                    0
1506
1507 #define TV_CSC_V2               0x68024
1508 # define TV_BV_MASK                     0x07ff0000
1509 # define TV_BV_SHIFT                    16
1510 /**
1511  * V attenuation for component video.
1512  *
1513  * Stored in 1.9 fixed point.
1514  */
1515 # define TV_AV_MASK                     0x000007ff
1516 # define TV_AV_SHIFT                    0
1517
1518 #define TV_CLR_KNOBS            0x68028
1519 /** 2s-complement brightness adjustment */
1520 # define TV_BRIGHTNESS_MASK             0xff000000
1521 # define TV_BRIGHTNESS_SHIFT            24
1522 /** Contrast adjustment, as a 2.6 unsigned floating point number */
1523 # define TV_CONTRAST_MASK               0x00ff0000
1524 # define TV_CONTRAST_SHIFT              16
1525 /** Saturation adjustment, as a 2.6 unsigned floating point number */
1526 # define TV_SATURATION_MASK             0x0000ff00
1527 # define TV_SATURATION_SHIFT            8
1528 /** Hue adjustment, as an integer phase angle in degrees */
1529 # define TV_HUE_MASK                    0x000000ff
1530 # define TV_HUE_SHIFT                   0
1531
1532 #define TV_CLR_LEVEL            0x6802c
1533 /** Controls the DAC level for black */
1534 # define TV_BLACK_LEVEL_MASK            0x01ff0000
1535 # define TV_BLACK_LEVEL_SHIFT           16
1536 /** Controls the DAC level for blanking */
1537 # define TV_BLANK_LEVEL_MASK            0x000001ff
1538 # define TV_BLANK_LEVEL_SHIFT           0
1539
1540 #define TV_H_CTL_1              0x68030
1541 /** Number of pixels in the hsync. */
1542 # define TV_HSYNC_END_MASK              0x1fff0000
1543 # define TV_HSYNC_END_SHIFT             16
1544 /** Total number of pixels minus one in the line (display and blanking). */
1545 # define TV_HTOTAL_MASK                 0x00001fff
1546 # define TV_HTOTAL_SHIFT                0
1547
1548 #define TV_H_CTL_2              0x68034
1549 /** Enables the colorburst (needed for non-component color) */
1550 # define TV_BURST_ENA                   (1 << 31)
1551 /** Offset of the colorburst from the start of hsync, in pixels minus one. */
1552 # define TV_HBURST_START_SHIFT          16
1553 # define TV_HBURST_START_MASK           0x1fff0000
1554 /** Length of the colorburst */
1555 # define TV_HBURST_LEN_SHIFT            0
1556 # define TV_HBURST_LEN_MASK             0x0001fff
1557
1558 #define TV_H_CTL_3              0x68038
1559 /** End of hblank, measured in pixels minus one from start of hsync */
1560 # define TV_HBLANK_END_SHIFT            16
1561 # define TV_HBLANK_END_MASK             0x1fff0000
1562 /** Start of hblank, measured in pixels minus one from start of hsync */
1563 # define TV_HBLANK_START_SHIFT          0
1564 # define TV_HBLANK_START_MASK           0x0001fff
1565
1566 #define TV_V_CTL_1              0x6803c
1567 /** XXX */
1568 # define TV_NBR_END_SHIFT               16
1569 # define TV_NBR_END_MASK                0x07ff0000
1570 /** XXX */
1571 # define TV_VI_END_F1_SHIFT             8
1572 # define TV_VI_END_F1_MASK              0x00003f00
1573 /** XXX */
1574 # define TV_VI_END_F2_SHIFT             0
1575 # define TV_VI_END_F2_MASK              0x0000003f
1576
1577 #define TV_V_CTL_2              0x68040
1578 /** Length of vsync, in half lines */
1579 # define TV_VSYNC_LEN_MASK              0x07ff0000
1580 # define TV_VSYNC_LEN_SHIFT             16
1581 /** Offset of the start of vsync in field 1, measured in one less than the
1582  * number of half lines.
1583  */
1584 # define TV_VSYNC_START_F1_MASK         0x00007f00
1585 # define TV_VSYNC_START_F1_SHIFT        8
1586 /**
1587  * Offset of the start of vsync in field 2, measured in one less than the
1588  * number of half lines.
1589  */
1590 # define TV_VSYNC_START_F2_MASK         0x0000007f
1591 # define TV_VSYNC_START_F2_SHIFT        0
1592
1593 #define TV_V_CTL_3              0x68044
1594 /** Enables generation of the equalization signal */
1595 # define TV_EQUAL_ENA                   (1 << 31)
1596 /** Length of vsync, in half lines */
1597 # define TV_VEQ_LEN_MASK                0x007f0000
1598 # define TV_VEQ_LEN_SHIFT               16
1599 /** Offset of the start of equalization in field 1, measured in one less than
1600  * the number of half lines.
1601  */
1602 # define TV_VEQ_START_F1_MASK           0x0007f00
1603 # define TV_VEQ_START_F1_SHIFT          8
1604 /**
1605  * Offset of the start of equalization in field 2, measured in one less than
1606  * the number of half lines.
1607  */
1608 # define TV_VEQ_START_F2_MASK           0x000007f
1609 # define TV_VEQ_START_F2_SHIFT          0
1610
1611 #define TV_V_CTL_4              0x68048
1612 /**
1613  * Offset to start of vertical colorburst, measured in one less than the
1614  * number of lines from vertical start.
1615  */
1616 # define TV_VBURST_START_F1_MASK        0x003f0000
1617 # define TV_VBURST_START_F1_SHIFT       16
1618 /**
1619  * Offset to the end of vertical colorburst, measured in one less than the
1620  * number of lines from the start of NBR.
1621  */
1622 # define TV_VBURST_END_F1_MASK          0x000000ff
1623 # define TV_VBURST_END_F1_SHIFT         0
1624
1625 #define TV_V_CTL_5              0x6804c
1626 /**
1627  * Offset to start of vertical colorburst, measured in one less than the
1628  * number of lines from vertical start.
1629  */
1630 # define TV_VBURST_START_F2_MASK        0x003f0000
1631 # define TV_VBURST_START_F2_SHIFT       16
1632 /**
1633  * Offset to the end of vertical colorburst, measured in one less than the
1634  * number of lines from the start of NBR.
1635  */
1636 # define TV_VBURST_END_F2_MASK          0x000000ff
1637 # define TV_VBURST_END_F2_SHIFT         0
1638
1639 #define TV_V_CTL_6              0x68050
1640 /**
1641  * Offset to start of vertical colorburst, measured in one less than the
1642  * number of lines from vertical start.
1643  */
1644 # define TV_VBURST_START_F3_MASK        0x003f0000
1645 # define TV_VBURST_START_F3_SHIFT       16
1646 /**
1647  * Offset to the end of vertical colorburst, measured in one less than the
1648  * number of lines from the start of NBR.
1649  */
1650 # define TV_VBURST_END_F3_MASK          0x000000ff
1651 # define TV_VBURST_END_F3_SHIFT         0
1652
1653 #define TV_V_CTL_7              0x68054
1654 /**
1655  * Offset to start of vertical colorburst, measured in one less than the
1656  * number of lines from vertical start.
1657  */
1658 # define TV_VBURST_START_F4_MASK        0x003f0000
1659 # define TV_VBURST_START_F4_SHIFT       16
1660 /**
1661  * Offset to the end of vertical colorburst, measured in one less than the
1662  * number of lines from the start of NBR.
1663  */
1664 # define TV_VBURST_END_F4_MASK          0x000000ff
1665 # define TV_VBURST_END_F4_SHIFT         0
1666
1667 #define TV_SC_CTL_1             0x68060
1668 /** Turns on the first subcarrier phase generation DDA */
1669 # define TV_SC_DDA1_EN                  (1 << 31)
1670 /** Turns on the first subcarrier phase generation DDA */
1671 # define TV_SC_DDA2_EN                  (1 << 30)
1672 /** Turns on the first subcarrier phase generation DDA */
1673 # define TV_SC_DDA3_EN                  (1 << 29)
1674 /** Sets the subcarrier DDA to reset frequency every other field */
1675 # define TV_SC_RESET_EVERY_2            (0 << 24)
1676 /** Sets the subcarrier DDA to reset frequency every fourth field */
1677 # define TV_SC_RESET_EVERY_4            (1 << 24)
1678 /** Sets the subcarrier DDA to reset frequency every eighth field */
1679 # define TV_SC_RESET_EVERY_8            (2 << 24)
1680 /** Sets the subcarrier DDA to never reset the frequency */
1681 # define TV_SC_RESET_NEVER              (3 << 24)
1682 /** Sets the peak amplitude of the colorburst.*/
1683 # define TV_BURST_LEVEL_MASK            0x00ff0000
1684 # define TV_BURST_LEVEL_SHIFT           16
1685 /** Sets the increment of the first subcarrier phase generation DDA */
1686 # define TV_SCDDA1_INC_MASK             0x00000fff
1687 # define TV_SCDDA1_INC_SHIFT            0
1688
1689 #define TV_SC_CTL_2             0x68064
1690 /** Sets the rollover for the second subcarrier phase generation DDA */
1691 # define TV_SCDDA2_SIZE_MASK            0x7fff0000
1692 # define TV_SCDDA2_SIZE_SHIFT           16
1693 /** Sets the increent of the second subcarrier phase generation DDA */
1694 # define TV_SCDDA2_INC_MASK             0x00007fff
1695 # define TV_SCDDA2_INC_SHIFT            0
1696
1697 #define TV_SC_CTL_3             0x68068
1698 /** Sets the rollover for the third subcarrier phase generation DDA */
1699 # define TV_SCDDA3_SIZE_MASK            0x7fff0000
1700 # define TV_SCDDA3_SIZE_SHIFT           16
1701 /** Sets the increent of the third subcarrier phase generation DDA */
1702 # define TV_SCDDA3_INC_MASK             0x00007fff
1703 # define TV_SCDDA3_INC_SHIFT            0
1704
1705 #define TV_WIN_POS              0x68070
1706 /** X coordinate of the display from the start of horizontal active */
1707 # define TV_XPOS_MASK                   0x1fff0000
1708 # define TV_XPOS_SHIFT                  16
1709 /** Y coordinate of the display from the start of vertical active (NBR) */
1710 # define TV_YPOS_MASK                   0x00000fff
1711 # define TV_YPOS_SHIFT                  0
1712
1713 #define TV_WIN_SIZE             0x68074
1714 /** Horizontal size of the display window, measured in pixels*/
1715 # define TV_XSIZE_MASK                  0x1fff0000
1716 # define TV_XSIZE_SHIFT                 16
1717 /**
1718  * Vertical size of the display window, measured in pixels.
1719  *
1720  * Must be even for interlaced modes.
1721  */
1722 # define TV_YSIZE_MASK                  0x00000fff
1723 # define TV_YSIZE_SHIFT                 0
1724
1725 #define TV_FILTER_CTL_1         0x68080
1726 /**
1727  * Enables automatic scaling calculation.
1728  *
1729  * If set, the rest of the registers are ignored, and the calculated values can
1730  * be read back from the register.
1731  */
1732 # define TV_AUTO_SCALE                  (1 << 31)
1733 /**
1734  * Disables the vertical filter.
1735  *
1736  * This is required on modes more than 1024 pixels wide */
1737 # define TV_V_FILTER_BYPASS             (1 << 29)
1738 /** Enables adaptive vertical filtering */
1739 # define TV_VADAPT                      (1 << 28)
1740 # define TV_VADAPT_MODE_MASK            (3 << 26)
1741 /** Selects the least adaptive vertical filtering mode */
1742 # define TV_VADAPT_MODE_LEAST           (0 << 26)
1743 /** Selects the moderately adaptive vertical filtering mode */
1744 # define TV_VADAPT_MODE_MODERATE        (1 << 26)
1745 /** Selects the most adaptive vertical filtering mode */
1746 # define TV_VADAPT_MODE_MOST            (3 << 26)
1747 /**
1748  * Sets the horizontal scaling factor.
1749  *
1750  * This should be the fractional part of the horizontal scaling factor divided
1751  * by the oversampling rate.  TV_HSCALE should be less than 1, and set to:
1752  *
1753  * (src width - 1) / ((oversample * dest width) - 1)
1754  */
1755 # define TV_HSCALE_FRAC_MASK            0x00003fff
1756 # define TV_HSCALE_FRAC_SHIFT           0
1757
1758 #define TV_FILTER_CTL_2         0x68084
1759 /**
1760  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
1761  *
1762  * TV_VSCALE should be (src height - 1) / ((interlace * dest height) - 1)
1763  */
1764 # define TV_VSCALE_INT_MASK             0x00038000
1765 # define TV_VSCALE_INT_SHIFT            15
1766 /**
1767  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
1768  *
1769  * \sa TV_VSCALE_INT_MASK
1770  */
1771 # define TV_VSCALE_FRAC_MASK            0x00007fff
1772 # define TV_VSCALE_FRAC_SHIFT           0
1773
1774 #define TV_FILTER_CTL_3         0x68088
1775 /**
1776  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
1777  *
1778  * TV_VSCALE should be (src height - 1) / (1/4 * (dest height - 1))
1779  *
1780  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
1781  */
1782 # define TV_VSCALE_IP_INT_MASK          0x00038000
1783 # define TV_VSCALE_IP_INT_SHIFT         15
1784 /**
1785  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
1786  *
1787  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
1788  *
1789  * \sa TV_VSCALE_IP_INT_MASK
1790  */
1791 # define TV_VSCALE_IP_FRAC_MASK         0x00007fff
1792 # define TV_VSCALE_IP_FRAC_SHIFT                0
1793
1794 #define TV_CC_CONTROL           0x68090
1795 # define TV_CC_ENABLE                   (1 << 31)
1796 /**
1797  * Specifies which field to send the CC data in.
1798  *
1799  * CC data is usually sent in field 0.
1800  */
1801 # define TV_CC_FID_MASK                 (1 << 27)
1802 # define TV_CC_FID_SHIFT                27
1803 /** Sets the horizontal position of the CC data.  Usually 135. */
1804 # define TV_CC_HOFF_MASK                0x03ff0000
1805 # define TV_CC_HOFF_SHIFT               16
1806 /** Sets the vertical position of the CC data.  Usually 21 */
1807 # define TV_CC_LINE_MASK                0x0000003f
1808 # define TV_CC_LINE_SHIFT               0
1809
1810 #define TV_CC_DATA              0x68094
1811 # define TV_CC_RDY                      (1 << 31)
1812 /** Second word of CC data to be transmitted. */
1813 # define TV_CC_DATA_2_MASK              0x007f0000
1814 # define TV_CC_DATA_2_SHIFT             16
1815 /** First word of CC data to be transmitted. */
1816 # define TV_CC_DATA_1_MASK              0x0000007f
1817 # define TV_CC_DATA_1_SHIFT             0
1818
1819 #define TV_H_LUMA_0             0x68100
1820 #define TV_H_LUMA_59            0x681ec
1821 #define TV_H_CHROMA_0           0x68200
1822 #define TV_H_CHROMA_59          0x682ec
1823 #define TV_V_LUMA_0             0x68300
1824 #define TV_V_LUMA_42            0x683a8
1825 #define TV_V_CHROMA_0           0x68400
1826 #define TV_V_CHROMA_42          0x684a8
1827
1828 /* Display Port */
1829 #define DP_A                            0x64000 /* eDP */
1830 #define DP_B                            0x64100
1831 #define DP_C                            0x64200
1832 #define DP_D                            0x64300
1833
1834 #define   DP_PORT_EN                    (1 << 31)
1835 #define   DP_PIPEB_SELECT               (1 << 30)
1836
1837 /* Link training mode - select a suitable mode for each stage */
1838 #define   DP_LINK_TRAIN_PAT_1           (0 << 28)
1839 #define   DP_LINK_TRAIN_PAT_2           (1 << 28)
1840 #define   DP_LINK_TRAIN_PAT_IDLE        (2 << 28)
1841 #define   DP_LINK_TRAIN_OFF             (3 << 28)
1842 #define   DP_LINK_TRAIN_MASK            (3 << 28)
1843 #define   DP_LINK_TRAIN_SHIFT           28
1844
1845 /* CPT Link training mode */
1846 #define   DP_LINK_TRAIN_PAT_1_CPT       (0 << 8)
1847 #define   DP_LINK_TRAIN_PAT_2_CPT       (1 << 8)
1848 #define   DP_LINK_TRAIN_PAT_IDLE_CPT    (2 << 8)
1849 #define   DP_LINK_TRAIN_OFF_CPT         (3 << 8)
1850 #define   DP_LINK_TRAIN_MASK_CPT        (7 << 8)
1851 #define   DP_LINK_TRAIN_SHIFT_CPT       8
1852
1853 /* Signal voltages. These are mostly controlled by the other end */
1854 #define   DP_VOLTAGE_0_4                (0 << 25)
1855 #define   DP_VOLTAGE_0_6                (1 << 25)
1856 #define   DP_VOLTAGE_0_8                (2 << 25)
1857 #define   DP_VOLTAGE_1_2                (3 << 25)
1858 #define   DP_VOLTAGE_MASK               (7 << 25)
1859 #define   DP_VOLTAGE_SHIFT              25
1860
1861 /* Signal pre-emphasis levels, like voltages, the other end tells us what
1862  * they want
1863  */
1864 #define   DP_PRE_EMPHASIS_0             (0 << 22)
1865 #define   DP_PRE_EMPHASIS_3_5           (1 << 22)
1866 #define   DP_PRE_EMPHASIS_6             (2 << 22)
1867 #define   DP_PRE_EMPHASIS_9_5           (3 << 22)
1868 #define   DP_PRE_EMPHASIS_MASK          (7 << 22)
1869 #define   DP_PRE_EMPHASIS_SHIFT         22
1870
1871 /* How many wires to use. I guess 3 was too hard */
1872 #define   DP_PORT_WIDTH_1               (0 << 19)
1873 #define   DP_PORT_WIDTH_2               (1 << 19)
1874 #define   DP_PORT_WIDTH_4               (3 << 19)
1875 #define   DP_PORT_WIDTH_MASK            (7 << 19)
1876
1877 /* Mystic DPCD version 1.1 special mode */
1878 #define   DP_ENHANCED_FRAMING           (1 << 18)
1879
1880 /* eDP */
1881 #define   DP_PLL_FREQ_270MHZ            (0 << 16)
1882 #define   DP_PLL_FREQ_160MHZ            (1 << 16)
1883 #define   DP_PLL_FREQ_MASK              (3 << 16)
1884
1885 /** locked once port is enabled */
1886 #define   DP_PORT_REVERSAL              (1 << 15)
1887
1888 /* eDP */
1889 #define   DP_PLL_ENABLE                 (1 << 14)
1890
1891 /** sends the clock on lane 15 of the PEG for debug */
1892 #define   DP_CLOCK_OUTPUT_ENABLE        (1 << 13)
1893
1894 #define   DP_SCRAMBLING_DISABLE         (1 << 12)
1895 #define   DP_SCRAMBLING_DISABLE_IRONLAKE        (1 << 7)
1896
1897 /** limit RGB values to avoid confusing TVs */
1898 #define   DP_COLOR_RANGE_16_235         (1 << 8)
1899
1900 /** Turn on the audio link */
1901 #define   DP_AUDIO_OUTPUT_ENABLE        (1 << 6)
1902
1903 /** vs and hs sync polarity */
1904 #define   DP_SYNC_VS_HIGH               (1 << 4)
1905 #define   DP_SYNC_HS_HIGH               (1 << 3)
1906
1907 /** A fantasy */
1908 #define   DP_DETECTED                   (1 << 2)
1909
1910 /** The aux channel provides a way to talk to the
1911  * signal sink for DDC etc. Max packet size supported
1912  * is 20 bytes in each direction, hence the 5 fixed
1913  * data registers
1914  */
1915 #define DPA_AUX_CH_CTL                  0x64010
1916 #define DPA_AUX_CH_DATA1                0x64014
1917 #define DPA_AUX_CH_DATA2                0x64018
1918 #define DPA_AUX_CH_DATA3                0x6401c
1919 #define DPA_AUX_CH_DATA4                0x64020
1920 #define DPA_AUX_CH_DATA5                0x64024
1921
1922 #define DPB_AUX_CH_CTL                  0x64110
1923 #define DPB_AUX_CH_DATA1                0x64114
1924 #define DPB_AUX_CH_DATA2                0x64118
1925 #define DPB_AUX_CH_DATA3                0x6411c
1926 #define DPB_AUX_CH_DATA4                0x64120
1927 #define DPB_AUX_CH_DATA5                0x64124
1928
1929 #define DPC_AUX_CH_CTL                  0x64210
1930 #define DPC_AUX_CH_DATA1                0x64214
1931 #define DPC_AUX_CH_DATA2                0x64218
1932 #define DPC_AUX_CH_DATA3                0x6421c
1933 #define DPC_AUX_CH_DATA4                0x64220
1934 #define DPC_AUX_CH_DATA5                0x64224
1935
1936 #define DPD_AUX_CH_CTL                  0x64310
1937 #define DPD_AUX_CH_DATA1                0x64314
1938 #define DPD_AUX_CH_DATA2                0x64318
1939 #define DPD_AUX_CH_DATA3                0x6431c
1940 #define DPD_AUX_CH_DATA4                0x64320
1941 #define DPD_AUX_CH_DATA5                0x64324
1942
1943 #define   DP_AUX_CH_CTL_SEND_BUSY           (1 << 31)
1944 #define   DP_AUX_CH_CTL_DONE                (1 << 30)
1945 #define   DP_AUX_CH_CTL_INTERRUPT           (1 << 29)
1946 #define   DP_AUX_CH_CTL_TIME_OUT_ERROR      (1 << 28)
1947 #define   DP_AUX_CH_CTL_TIME_OUT_400us      (0 << 26)
1948 #define   DP_AUX_CH_CTL_TIME_OUT_600us      (1 << 26)
1949 #define   DP_AUX_CH_CTL_TIME_OUT_800us      (2 << 26)
1950 #define   DP_AUX_CH_CTL_TIME_OUT_1600us     (3 << 26)
1951 #define   DP_AUX_CH_CTL_TIME_OUT_MASK       (3 << 26)
1952 #define   DP_AUX_CH_CTL_RECEIVE_ERROR       (1 << 25)
1953 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_MASK    (0x1f << 20)
1954 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_SHIFT   20
1955 #define   DP_AUX_CH_CTL_PRECHARGE_2US_MASK   (0xf << 16)
1956 #define   DP_AUX_CH_CTL_PRECHARGE_2US_SHIFT  16
1957 #define   DP_AUX_CH_CTL_AUX_AKSV_SELECT     (1 << 15)
1958 #define   DP_AUX_CH_CTL_MANCHESTER_TEST     (1 << 14)
1959 #define   DP_AUX_CH_CTL_SYNC_TEST           (1 << 13)
1960 #define   DP_AUX_CH_CTL_DEGLITCH_TEST       (1 << 12)
1961 #define   DP_AUX_CH_CTL_PRECHARGE_TEST      (1 << 11)
1962 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_MASK    (0x7ff)
1963 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_SHIFT   0
1964
1965 /*
1966  * Computing GMCH M and N values for the Display Port link
1967  *
1968  * GMCH M/N = dot clock * bytes per pixel / ls_clk * # of lanes
1969  *
1970  * ls_clk (we assume) is the DP link clock (1.62 or 2.7 GHz)
1971  *
1972  * The GMCH value is used internally
1973  *
1974  * bytes_per_pixel is the number of bytes coming out of the plane,
1975  * which is after the LUTs, so we want the bytes for our color format.
1976  * For our current usage, this is always 3, one byte for R, G and B.
1977  */
1978 #define PIPEA_GMCH_DATA_M                       0x70050
1979 #define PIPEB_GMCH_DATA_M                       0x71050
1980
1981 /* Transfer unit size for display port - 1, default is 0x3f (for TU size 64) */
1982 #define   PIPE_GMCH_DATA_M_TU_SIZE_MASK         (0x3f << 25)
1983 #define   PIPE_GMCH_DATA_M_TU_SIZE_SHIFT        25
1984
1985 #define   PIPE_GMCH_DATA_M_MASK                 (0xffffff)
1986
1987 #define PIPEA_GMCH_DATA_N                       0x70054
1988 #define PIPEB_GMCH_DATA_N                       0x71054
1989 #define   PIPE_GMCH_DATA_N_MASK                 (0xffffff)
1990
1991 /*
1992  * Computing Link M and N values for the Display Port link
1993  *
1994  * Link M / N = pixel_clock / ls_clk
1995  *
1996  * (the DP spec calls pixel_clock the 'strm_clk')
1997  *
1998  * The Link value is transmitted in the Main Stream
1999  * Attributes and VB-ID.
2000  */
2001
2002 #define PIPEA_DP_LINK_M                         0x70060
2003 #define PIPEB_DP_LINK_M                         0x71060
2004 #define   PIPEA_DP_LINK_M_MASK                  (0xffffff)
2005
2006 #define PIPEA_DP_LINK_N                         0x70064
2007 #define PIPEB_DP_LINK_N                         0x71064
2008 #define   PIPEA_DP_LINK_N_MASK                  (0xffffff)
2009
2010 /* Display & cursor control */
2011
2012 /* dithering flag on Ironlake */
2013 #define PIPE_ENABLE_DITHER              (1 << 4)
2014 #define PIPE_DITHER_TYPE_MASK           (3 << 2)
2015 #define PIPE_DITHER_TYPE_SPATIAL        (0 << 2)
2016 #define PIPE_DITHER_TYPE_ST01           (1 << 2)
2017 /* Pipe A */
2018 #define PIPEADSL                0x70000
2019 #define PIPEACONF               0x70008
2020 #define   PIPEACONF_ENABLE      (1<<31)
2021 #define   PIPEACONF_DISABLE     0
2022 #define   PIPEACONF_DOUBLE_WIDE (1<<30)
2023 #define   I965_PIPECONF_ACTIVE  (1<<30)
2024 #define   PIPEACONF_SINGLE_WIDE 0
2025 #define   PIPEACONF_PIPE_UNLOCKED 0
2026 #define   PIPEACONF_PIPE_LOCKED (1<<25)
2027 #define   PIPEACONF_PALETTE     0
2028 #define   PIPEACONF_GAMMA               (1<<24)
2029 #define   PIPECONF_FORCE_BORDER (1<<25)
2030 #define   PIPECONF_PROGRESSIVE  (0 << 21)
2031 #define   PIPECONF_INTERLACE_W_FIELD_INDICATION (6 << 21)
2032 #define   PIPECONF_INTERLACE_FIELD_0_ONLY               (7 << 21)
2033 #define   PIPECONF_CXSR_DOWNCLOCK       (1<<16)
2034 #define PIPEASTAT               0x70024
2035 #define   PIPE_FIFO_UNDERRUN_STATUS             (1UL<<31)
2036 #define   PIPE_CRC_ERROR_ENABLE                 (1UL<<29)
2037 #define   PIPE_CRC_DONE_ENABLE                  (1UL<<28)
2038 #define   PIPE_GMBUS_EVENT_ENABLE               (1UL<<27)
2039 #define   PIPE_HOTPLUG_INTERRUPT_ENABLE         (1UL<<26)
2040 #define   PIPE_VSYNC_INTERRUPT_ENABLE           (1UL<<25)
2041 #define   PIPE_DISPLAY_LINE_COMPARE_ENABLE      (1UL<<24)
2042 #define   PIPE_DPST_EVENT_ENABLE                (1UL<<23)
2043 #define   PIPE_LEGACY_BLC_EVENT_ENABLE          (1UL<<22)
2044 #define   PIPE_ODD_FIELD_INTERRUPT_ENABLE       (1UL<<21)
2045 #define   PIPE_EVEN_FIELD_INTERRUPT_ENABLE      (1UL<<20)
2046 #define   PIPE_HOTPLUG_TV_INTERRUPT_ENABLE      (1UL<<18) /* pre-965 */
2047 #define   PIPE_START_VBLANK_INTERRUPT_ENABLE    (1UL<<18) /* 965 or later */
2048 #define   PIPE_VBLANK_INTERRUPT_ENABLE          (1UL<<17)
2049 #define   PIPE_OVERLAY_UPDATED_ENABLE           (1UL<<16)
2050 #define   PIPE_CRC_ERROR_INTERRUPT_STATUS       (1UL<<13)
2051 #define   PIPE_CRC_DONE_INTERRUPT_STATUS        (1UL<<12)
2052 #define   PIPE_GMBUS_INTERRUPT_STATUS           (1UL<<11)
2053 #define   PIPE_HOTPLUG_INTERRUPT_STATUS         (1UL<<10)
2054 #define   PIPE_VSYNC_INTERRUPT_STATUS           (1UL<<9)
2055 #define   PIPE_DISPLAY_LINE_COMPARE_STATUS      (1UL<<8)
2056 #define   PIPE_DPST_EVENT_STATUS                (1UL<<7)
2057 #define   PIPE_LEGACY_BLC_EVENT_STATUS          (1UL<<6)
2058 #define   PIPE_ODD_FIELD_INTERRUPT_STATUS       (1UL<<5)
2059 #define   PIPE_EVEN_FIELD_INTERRUPT_STATUS      (1UL<<4)
2060 #define   PIPE_HOTPLUG_TV_INTERRUPT_STATUS      (1UL<<2) /* pre-965 */
2061 #define   PIPE_START_VBLANK_INTERRUPT_STATUS    (1UL<<2) /* 965 or later */
2062 #define   PIPE_VBLANK_INTERRUPT_STATUS          (1UL<<1)
2063 #define   PIPE_OVERLAY_UPDATED_STATUS           (1UL<<0)
2064 #define   PIPE_BPC_MASK                         (7 << 5) /* Ironlake */
2065 #define   PIPE_8BPC                             (0 << 5)
2066 #define   PIPE_10BPC                            (1 << 5)
2067 #define   PIPE_6BPC                             (2 << 5)
2068 #define   PIPE_12BPC                            (3 << 5)
2069
2070 #define DSPARB                  0x70030
2071 #define   DSPARB_CSTART_MASK    (0x7f << 7)
2072 #define   DSPARB_CSTART_SHIFT   7
2073 #define   DSPARB_BSTART_MASK    (0x7f)
2074 #define   DSPARB_BSTART_SHIFT   0
2075 #define   DSPARB_BEND_SHIFT     9 /* on 855 */
2076 #define   DSPARB_AEND_SHIFT     0
2077
2078 #define DSPFW1                  0x70034
2079 #define   DSPFW_SR_SHIFT        23
2080 #define   DSPFW_SR_MASK         (0x1ff<<23)
2081 #define   DSPFW_CURSORB_SHIFT   16
2082 #define   DSPFW_CURSORB_MASK    (0x3f<<16)
2083 #define   DSPFW_PLANEB_SHIFT    8
2084 #define   DSPFW_PLANEB_MASK     (0x7f<<8)
2085 #define   DSPFW_PLANEA_MASK     (0x7f)
2086 #define DSPFW2                  0x70038
2087 #define   DSPFW_CURSORA_MASK    0x00003f00
2088 #define   DSPFW_CURSORA_SHIFT   8
2089 #define   DSPFW_PLANEC_MASK     (0x7f)
2090 #define DSPFW3                  0x7003c
2091 #define   DSPFW_HPLL_SR_EN      (1<<31)
2092 #define   DSPFW_CURSOR_SR_SHIFT 24
2093 #define   PINEVIEW_SELF_REFRESH_EN      (1<<30)
2094 #define   DSPFW_CURSOR_SR_MASK          (0x3f<<24)
2095 #define   DSPFW_HPLL_CURSOR_SHIFT       16
2096 #define   DSPFW_HPLL_CURSOR_MASK        (0x3f<<16)
2097 #define   DSPFW_HPLL_SR_MASK            (0x1ff)
2098
2099 /* FIFO watermark sizes etc */
2100 #define G4X_FIFO_LINE_SIZE      64
2101 #define I915_FIFO_LINE_SIZE     64
2102 #define I830_FIFO_LINE_SIZE     32
2103
2104 #define G4X_FIFO_SIZE           127
2105 #define I945_FIFO_SIZE          127 /* 945 & 965 */
2106 #define I915_FIFO_SIZE          95
2107 #define I855GM_FIFO_SIZE        127 /* In cachelines */
2108 #define I830_FIFO_SIZE          95
2109
2110 #define G4X_MAX_WM              0x3f
2111 #define I915_MAX_WM             0x3f
2112
2113 #define PINEVIEW_DISPLAY_FIFO   512 /* in 64byte unit */
2114 #define PINEVIEW_FIFO_LINE_SIZE 64
2115 #define PINEVIEW_MAX_WM         0x1ff
2116 #define PINEVIEW_DFT_WM         0x3f
2117 #define PINEVIEW_DFT_HPLLOFF_WM 0
2118 #define PINEVIEW_GUARD_WM               10
2119 #define PINEVIEW_CURSOR_FIFO            64
2120 #define PINEVIEW_CURSOR_MAX_WM  0x3f
2121 #define PINEVIEW_CURSOR_DFT_WM  0
2122 #define PINEVIEW_CURSOR_GUARD_WM        5
2123
2124
2125 /* define the Watermark register on Ironlake */
2126 #define WM0_PIPEA_ILK           0x45100
2127 #define  WM0_PIPE_PLANE_MASK    (0x7f<<16)
2128 #define  WM0_PIPE_PLANE_SHIFT   16
2129 #define  WM0_PIPE_SPRITE_MASK   (0x3f<<8)
2130 #define  WM0_PIPE_SPRITE_SHIFT  8
2131 #define  WM0_PIPE_CURSOR_MASK   (0x1f)
2132
2133 #define WM0_PIPEB_ILK           0x45104
2134 #define WM1_LP_ILK              0x45108
2135 #define  WM1_LP_SR_EN           (1<<31)
2136 #define  WM1_LP_LATENCY_SHIFT   24
2137 #define  WM1_LP_LATENCY_MASK    (0x7f<<24)
2138 #define  WM1_LP_SR_MASK         (0x1ff<<8)
2139 #define  WM1_LP_SR_SHIFT        8
2140 #define  WM1_LP_CURSOR_MASK     (0x3f)
2141
2142 /* Memory latency timer register */
2143 #define MLTR_ILK                0x11222
2144 /* the unit of memory self-refresh latency time is 0.5us */
2145 #define  ILK_SRLT_MASK          0x3f
2146
2147 /* define the fifo size on Ironlake */
2148 #define ILK_DISPLAY_FIFO        128
2149 #define ILK_DISPLAY_MAXWM       64
2150 #define ILK_DISPLAY_DFTWM       8
2151
2152 #define ILK_DISPLAY_SR_FIFO     512
2153 #define ILK_DISPLAY_MAX_SRWM    0x1ff
2154 #define ILK_DISPLAY_DFT_SRWM    0x3f
2155 #define ILK_CURSOR_SR_FIFO      64
2156 #define ILK_CURSOR_MAX_SRWM     0x3f
2157 #define ILK_CURSOR_DFT_SRWM     8
2158
2159 #define ILK_FIFO_LINE_SIZE      64
2160
2161 /*
2162  * The two pipe frame counter registers are not synchronized, so
2163  * reading a stable value is somewhat tricky. The following code
2164  * should work:
2165  *
2166  *  do {
2167  *    high1 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
2168  *             PIPE_FRAME_HIGH_SHIFT;
2169  *    low1 =  ((INREG(PIPEAFRAMEPIXEL) & PIPE_FRAME_LOW_MASK) >>
2170  *             PIPE_FRAME_LOW_SHIFT);
2171  *    high2 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
2172  *             PIPE_FRAME_HIGH_SHIFT);
2173  *  } while (high1 != high2);
2174  *  frame = (high1 << 8) | low1;
2175  */
2176 #define PIPEAFRAMEHIGH          0x70040
2177 #define   PIPE_FRAME_HIGH_MASK    0x0000ffff
2178 #define   PIPE_FRAME_HIGH_SHIFT   0
2179 #define PIPEAFRAMEPIXEL         0x70044
2180 #define   PIPE_FRAME_LOW_MASK     0xff000000
2181 #define   PIPE_FRAME_LOW_SHIFT    24
2182 #define   PIPE_PIXEL_MASK         0x00ffffff
2183 #define   PIPE_PIXEL_SHIFT        0
2184 /* GM45+ just has to be different */
2185 #define PIPEA_FRMCOUNT_GM45     0x70040
2186 #define PIPEA_FLIPCOUNT_GM45    0x70044
2187
2188 /* Cursor A & B regs */
2189 #define CURACNTR                0x70080
2190 /* Old style CUR*CNTR flags (desktop 8xx) */
2191 #define   CURSOR_ENABLE         0x80000000
2192 #define   CURSOR_GAMMA_ENABLE   0x40000000
2193 #define   CURSOR_STRIDE_MASK    0x30000000
2194 #define   CURSOR_FORMAT_SHIFT   24
2195 #define   CURSOR_FORMAT_MASK    (0x07 << CURSOR_FORMAT_SHIFT)
2196 #define   CURSOR_FORMAT_2C      (0x00 << CURSOR_FORMAT_SHIFT)
2197 #define   CURSOR_FORMAT_3C      (0x01 << CURSOR_FORMAT_SHIFT)
2198 #define   CURSOR_FORMAT_4C      (0x02 << CURSOR_FORMAT_SHIFT)
2199 #define   CURSOR_FORMAT_ARGB    (0x04 << CURSOR_FORMAT_SHIFT)
2200 #define   CURSOR_FORMAT_XRGB    (0x05 << CURSOR_FORMAT_SHIFT)
2201 /* New style CUR*CNTR flags */
2202 #define   CURSOR_MODE           0x27
2203 #define   CURSOR_MODE_DISABLE   0x00
2204 #define   CURSOR_MODE_64_32B_AX 0x07
2205 #define   CURSOR_MODE_64_ARGB_AX ((1 << 5) | CURSOR_MODE_64_32B_AX)
2206 #define   MCURSOR_PIPE_SELECT   (1 << 28)
2207 #define   MCURSOR_PIPE_A        0x00
2208 #define   MCURSOR_PIPE_B        (1 << 28)
2209 #define   MCURSOR_GAMMA_ENABLE  (1 << 26)
2210 #define CURABASE                0x70084
2211 #define CURAPOS                 0x70088
2212 #define   CURSOR_POS_MASK       0x007FF
2213 #define   CURSOR_POS_SIGN       0x8000
2214 #define   CURSOR_X_SHIFT        0
2215 #define   CURSOR_Y_SHIFT        16
2216 #define CURSIZE                 0x700a0
2217 #define CURBCNTR                0x700c0
2218 #define CURBBASE                0x700c4
2219 #define CURBPOS                 0x700c8
2220
2221 /* Display A control */
2222 #define DSPACNTR                0x70180
2223 #define   DISPLAY_PLANE_ENABLE                  (1<<31)
2224 #define   DISPLAY_PLANE_DISABLE                 0
2225 #define   DISPPLANE_GAMMA_ENABLE                (1<<30)
2226 #define   DISPPLANE_GAMMA_DISABLE               0
2227 #define   DISPPLANE_PIXFORMAT_MASK              (0xf<<26)
2228 #define   DISPPLANE_8BPP                        (0x2<<26)
2229 #define   DISPPLANE_15_16BPP                    (0x4<<26)
2230 #define   DISPPLANE_16BPP                       (0x5<<26)
2231 #define   DISPPLANE_32BPP_NO_ALPHA              (0x6<<26)
2232 #define   DISPPLANE_32BPP                       (0x7<<26)
2233 #define   DISPPLANE_32BPP_30BIT_NO_ALPHA        (0xa<<26)
2234 #define   DISPPLANE_STEREO_ENABLE               (1<<25)
2235 #define   DISPPLANE_STEREO_DISABLE              0
2236 #define   DISPPLANE_SEL_PIPE_MASK               (1<<24)
2237 #define   DISPPLANE_SEL_PIPE_A                  0
2238 #define   DISPPLANE_SEL_PIPE_B                  (1<<24)
2239 #define   DISPPLANE_SRC_KEY_ENABLE              (1<<22)
2240 #define   DISPPLANE_SRC_KEY_DISABLE             0
2241 #define   DISPPLANE_LINE_DOUBLE                 (1<<20)
2242 #define   DISPPLANE_NO_LINE_DOUBLE              0
2243 #define   DISPPLANE_STEREO_POLARITY_FIRST       0
2244 #define   DISPPLANE_STEREO_POLARITY_SECOND      (1<<18)
2245 #define   DISPPLANE_TRICKLE_FEED_DISABLE        (1<<14) /* Ironlake */
2246 #define   DISPPLANE_TILED                       (1<<10)
2247 #define DSPAADDR                0x70184
2248 #define DSPASTRIDE              0x70188
2249 #define DSPAPOS                 0x7018C /* reserved */
2250 #define DSPASIZE                0x70190
2251 #define DSPASURF                0x7019C /* 965+ only */
2252 #define DSPATILEOFF             0x701A4 /* 965+ only */
2253
2254 /* VBIOS flags */
2255 #define SWF00                   0x71410
2256 #define SWF01                   0x71414
2257 #define SWF02                   0x71418
2258 #define SWF03                   0x7141c
2259 #define SWF04                   0x71420
2260 #define SWF05                   0x71424
2261 #define SWF06                   0x71428
2262 #define SWF10                   0x70410
2263 #define SWF11                   0x70414
2264 #define SWF14                   0x71420
2265 #define SWF30                   0x72414
2266 #define SWF31                   0x72418
2267 #define SWF32                   0x7241c
2268
2269 /* Pipe B */
2270 #define PIPEBDSL                0x71000
2271 #define PIPEBCONF               0x71008
2272 #define PIPEBSTAT               0x71024
2273 #define PIPEBFRAMEHIGH          0x71040
2274 #define PIPEBFRAMEPIXEL         0x71044
2275 #define PIPEB_FRMCOUNT_GM45     0x71040
2276 #define PIPEB_FLIPCOUNT_GM45    0x71044
2277
2278
2279 /* Display B control */
2280 #define DSPBCNTR                0x71180
2281 #define   DISPPLANE_ALPHA_TRANS_ENABLE          (1<<15)
2282 #define   DISPPLANE_ALPHA_TRANS_DISABLE         0
2283 #define   DISPPLANE_SPRITE_ABOVE_DISPLAY        0
2284 #define   DISPPLANE_SPRITE_ABOVE_OVERLAY        (1)
2285 #define DSPBADDR                0x71184
2286 #define DSPBSTRIDE              0x71188
2287 #define DSPBPOS                 0x7118C
2288 #define DSPBSIZE                0x71190
2289 #define DSPBSURF                0x7119C
2290 #define DSPBTILEOFF             0x711A4
2291
2292 /* VBIOS regs */
2293 #define VGACNTRL                0x71400
2294 # define VGA_DISP_DISABLE                       (1 << 31)
2295 # define VGA_2X_MODE                            (1 << 30)
2296 # define VGA_PIPE_B_SELECT                      (1 << 29)
2297
2298 /* Ironlake */
2299
2300 #define CPU_VGACNTRL    0x41000
2301
2302 #define DIGITAL_PORT_HOTPLUG_CNTRL      0x44030
2303 #define  DIGITAL_PORTA_HOTPLUG_ENABLE           (1 << 4)
2304 #define  DIGITAL_PORTA_SHORT_PULSE_2MS          (0 << 2)
2305 #define  DIGITAL_PORTA_SHORT_PULSE_4_5MS        (1 << 2)
2306 #define  DIGITAL_PORTA_SHORT_PULSE_6MS          (2 << 2)
2307 #define  DIGITAL_PORTA_SHORT_PULSE_100MS        (3 << 2)
2308 #define  DIGITAL_PORTA_NO_DETECT                (0 << 0)
2309 #define  DIGITAL_PORTA_LONG_PULSE_DETECT_MASK   (1 << 1)
2310 #define  DIGITAL_PORTA_SHORT_PULSE_DETECT_MASK  (1 << 0)
2311
2312 /* refresh rate hardware control */
2313 #define RR_HW_CTL       0x45300
2314 #define  RR_HW_LOW_POWER_FRAMES_MASK    0xff
2315 #define  RR_HW_HIGH_POWER_FRAMES_MASK   0xff00
2316
2317 #define FDI_PLL_BIOS_0  0x46000
2318 #define FDI_PLL_BIOS_1  0x46004
2319 #define FDI_PLL_BIOS_2  0x46008
2320 #define DISPLAY_PORT_PLL_BIOS_0         0x4600c
2321 #define DISPLAY_PORT_PLL_BIOS_1         0x46010
2322 #define DISPLAY_PORT_PLL_BIOS_2         0x46014
2323
2324 #define PCH_DSPCLK_GATE_D       0x42020
2325 # define DPFDUNIT_CLOCK_GATE_DISABLE            (1 << 7)
2326 # define DPARBUNIT_CLOCK_GATE_DISABLE           (1 << 5)
2327
2328 #define PCH_3DCGDIS0            0x46020
2329 # define MARIUNIT_CLOCK_GATE_DISABLE            (1 << 18)
2330 # define SVSMUNIT_CLOCK_GATE_DISABLE            (1 << 1)
2331
2332 #define FDI_PLL_FREQ_CTL        0x46030
2333 #define  FDI_PLL_FREQ_CHANGE_REQUEST    (1<<24)
2334 #define  FDI_PLL_FREQ_LOCK_LIMIT_MASK   0xfff00
2335 #define  FDI_PLL_FREQ_DISABLE_COUNT_LIMIT_MASK  0xff
2336
2337
2338 #define PIPEA_DATA_M1           0x60030
2339 #define  TU_SIZE(x)             (((x)-1) << 25) /* default size 64 */
2340 #define  TU_SIZE_MASK           0x7e000000
2341 #define  PIPEA_DATA_M1_OFFSET   0
2342 #define PIPEA_DATA_N1           0x60034
2343 #define  PIPEA_DATA_N1_OFFSET   0
2344
2345 #define PIPEA_DATA_M2           0x60038
2346 #define  PIPEA_DATA_M2_OFFSET   0
2347 #define PIPEA_DATA_N2           0x6003c
2348 #define  PIPEA_DATA_N2_OFFSET   0
2349
2350 #define PIPEA_LINK_M1           0x60040
2351 #define  PIPEA_LINK_M1_OFFSET   0
2352 #define PIPEA_LINK_N1           0x60044
2353 #define  PIPEA_LINK_N1_OFFSET   0
2354
2355 #define PIPEA_LINK_M2           0x60048
2356 #define  PIPEA_LINK_M2_OFFSET   0
2357 #define PIPEA_LINK_N2           0x6004c
2358 #define  PIPEA_LINK_N2_OFFSET   0
2359
2360 /* PIPEB timing regs are same start from 0x61000 */
2361
2362 #define PIPEB_DATA_M1           0x61030
2363 #define  PIPEB_DATA_M1_OFFSET   0
2364 #define PIPEB_DATA_N1           0x61034
2365 #define  PIPEB_DATA_N1_OFFSET   0
2366
2367 #define PIPEB_DATA_M2           0x61038
2368 #define  PIPEB_DATA_M2_OFFSET   0
2369 #define PIPEB_DATA_N2           0x6103c
2370 #define  PIPEB_DATA_N2_OFFSET   0
2371
2372 #define PIPEB_LINK_M1           0x61040
2373 #define  PIPEB_LINK_M1_OFFSET   0
2374 #define PIPEB_LINK_N1           0x61044
2375 #define  PIPEB_LINK_N1_OFFSET   0
2376
2377 #define PIPEB_LINK_M2           0x61048
2378 #define  PIPEB_LINK_M2_OFFSET   0
2379 #define PIPEB_LINK_N2           0x6104c
2380 #define  PIPEB_LINK_N2_OFFSET   0
2381
2382 /* CPU panel fitter */
2383 #define PFA_CTL_1               0x68080
2384 #define PFB_CTL_1               0x68880
2385 #define  PF_ENABLE              (1<<31)
2386 #define  PF_FILTER_MASK         (3<<23)
2387 #define  PF_FILTER_PROGRAMMED   (0<<23)
2388 #define  PF_FILTER_MED_3x3      (1<<23)
2389 #define  PF_FILTER_EDGE_ENHANCE (2<<23)
2390 #define  PF_FILTER_EDGE_SOFTEN  (3<<23)
2391 #define PFA_WIN_SZ              0x68074
2392 #define PFB_WIN_SZ              0x68874
2393 #define PFA_WIN_POS             0x68070
2394 #define PFB_WIN_POS             0x68870
2395
2396 /* legacy palette */
2397 #define LGC_PALETTE_A           0x4a000
2398 #define LGC_PALETTE_B           0x4a800
2399
2400 /* interrupts */
2401 #define DE_MASTER_IRQ_CONTROL   (1 << 31)
2402 #define DE_SPRITEB_FLIP_DONE    (1 << 29)
2403 #define DE_SPRITEA_FLIP_DONE    (1 << 28)
2404 #define DE_PLANEB_FLIP_DONE     (1 << 27)
2405 #define DE_PLANEA_FLIP_DONE     (1 << 26)
2406 #define DE_PCU_EVENT            (1 << 25)
2407 #define DE_GTT_FAULT            (1 << 24)
2408 #define DE_POISON               (1 << 23)
2409 #define DE_PERFORM_COUNTER      (1 << 22)
2410 #define DE_PCH_EVENT            (1 << 21)
2411 #define DE_AUX_CHANNEL_A        (1 << 20)
2412 #define DE_DP_A_HOTPLUG         (1 << 19)
2413 #define DE_GSE                  (1 << 18)
2414 #define DE_PIPEB_VBLANK         (1 << 15)
2415 #define DE_PIPEB_EVEN_FIELD     (1 << 14)
2416 #define DE_PIPEB_ODD_FIELD      (1 << 13)
2417 #define DE_PIPEB_LINE_COMPARE   (1 << 12)
2418 #define DE_PIPEB_VSYNC          (1 << 11)
2419 #define DE_PIPEB_FIFO_UNDERRUN  (1 << 8)
2420 #define DE_PIPEA_VBLANK         (1 << 7)
2421 #define DE_PIPEA_EVEN_FIELD     (1 << 6)
2422 #define DE_PIPEA_ODD_FIELD      (1 << 5)
2423 #define DE_PIPEA_LINE_COMPARE   (1 << 4)
2424 #define DE_PIPEA_VSYNC          (1 << 3)
2425 #define DE_PIPEA_FIFO_UNDERRUN  (1 << 0)
2426
2427 #define DEISR   0x44000
2428 #define DEIMR   0x44004
2429 #define DEIIR   0x44008
2430 #define DEIER   0x4400c
2431
2432 /* GT interrupt */
2433 #define GT_PIPE_NOTIFY          (1 << 4)
2434 #define GT_SYNC_STATUS          (1 << 2)
2435 #define GT_USER_INTERRUPT       (1 << 0)
2436 #define GT_BSD_USER_INTERRUPT   (1 << 5)
2437
2438
2439 #define GTISR   0x44010
2440 #define GTIMR   0x44014
2441 #define GTIIR   0x44018
2442 #define GTIER   0x4401c
2443
2444 #define ILK_DISPLAY_CHICKEN2    0x42004
2445 #define  ILK_DPARB_GATE (1<<22)
2446 #define  ILK_VSDPFD_FULL        (1<<21)
2447 #define ILK_DSPCLK_GATE         0x42020
2448 #define  ILK_DPARB_CLK_GATE     (1<<5)
2449
2450 #define DISP_ARB_CTL    0x45000
2451 #define  DISP_TILE_SURFACE_SWIZZLING    (1<<13)
2452 #define  DISP_FBC_WM_DIS                (1<<15)
2453
2454 /* PCH */
2455
2456 /* south display engine interrupt */
2457 #define SDE_CRT_HOTPLUG         (1 << 11)
2458 #define SDE_PORTD_HOTPLUG       (1 << 10)
2459 #define SDE_PORTC_HOTPLUG       (1 << 9)
2460 #define SDE_PORTB_HOTPLUG       (1 << 8)
2461 #define SDE_SDVOB_HOTPLUG       (1 << 6)
2462 #define SDE_HOTPLUG_MASK        (0xf << 8)
2463 /* CPT */
2464 #define SDE_CRT_HOTPLUG_CPT     (1 << 19)
2465 #define SDE_PORTD_HOTPLUG_CPT   (1 << 23)
2466 #define SDE_PORTC_HOTPLUG_CPT   (1 << 22)
2467 #define SDE_PORTB_HOTPLUG_CPT   (1 << 21)
2468
2469 #define SDEISR  0xc4000
2470 #define SDEIMR  0xc4004
2471 #define SDEIIR  0xc4008
2472 #define SDEIER  0xc400c
2473
2474 /* digital port hotplug */
2475 #define PCH_PORT_HOTPLUG        0xc4030
2476 #define PORTD_HOTPLUG_ENABLE            (1 << 20)
2477 #define PORTD_PULSE_DURATION_2ms        (0)
2478 #define PORTD_PULSE_DURATION_4_5ms      (1 << 18)
2479 #define PORTD_PULSE_DURATION_6ms        (2 << 18)
2480 #define PORTD_PULSE_DURATION_100ms      (3 << 18)
2481 #define PORTD_HOTPLUG_NO_DETECT         (0)
2482 #define PORTD_HOTPLUG_SHORT_DETECT      (1 << 16)
2483 #define PORTD_HOTPLUG_LONG_DETECT       (1 << 17)
2484 #define PORTC_HOTPLUG_ENABLE            (1 << 12)
2485 #define PORTC_PULSE_DURATION_2ms        (0)
2486 #define PORTC_PULSE_DURATION_4_5ms      (1 << 10)
2487 #define PORTC_PULSE_DURATION_6ms        (2 << 10)
2488 #define PORTC_PULSE_DURATION_100ms      (3 << 10)
2489 #define PORTC_HOTPLUG_NO_DETECT         (0)
2490 #define PORTC_HOTPLUG_SHORT_DETECT      (1 << 8)
2491 #define PORTC_HOTPLUG_LONG_DETECT       (1 << 9)
2492 #define PORTB_HOTPLUG_ENABLE            (1 << 4)
2493 #define PORTB_PULSE_DURATION_2ms        (0)
2494 #define PORTB_PULSE_DURATION_4_5ms      (1 << 2)
2495 #define PORTB_PULSE_DURATION_6ms        (2 << 2)
2496 #define PORTB_PULSE_DURATION_100ms      (3 << 2)
2497 #define PORTB_HOTPLUG_NO_DETECT         (0)
2498 #define PORTB_HOTPLUG_SHORT_DETECT      (1 << 0)
2499 #define PORTB_HOTPLUG_LONG_DETECT       (1 << 1)
2500
2501 #define PCH_GPIOA               0xc5010
2502 #define PCH_GPIOB               0xc5014
2503 #define PCH_GPIOC               0xc5018
2504 #define PCH_GPIOD               0xc501c
2505 #define PCH_GPIOE               0xc5020
2506 #define PCH_GPIOF               0xc5024
2507
2508 #define PCH_GMBUS0              0xc5100
2509 #define PCH_GMBUS1              0xc5104
2510 #define PCH_GMBUS2              0xc5108
2511 #define PCH_GMBUS3              0xc510c
2512 #define PCH_GMBUS4              0xc5110
2513 #define PCH_GMBUS5              0xc5120
2514
2515 #define PCH_DPLL_A              0xc6014
2516 #define PCH_DPLL_B              0xc6018
2517
2518 #define PCH_FPA0                0xc6040
2519 #define PCH_FPA1                0xc6044
2520 #define PCH_FPB0                0xc6048
2521 #define PCH_FPB1                0xc604c
2522
2523 #define PCH_DPLL_TEST           0xc606c
2524
2525 #define PCH_DREF_CONTROL        0xC6200
2526 #define  DREF_CONTROL_MASK      0x7fc3
2527 #define  DREF_CPU_SOURCE_OUTPUT_DISABLE         (0<<13)
2528 #define  DREF_CPU_SOURCE_OUTPUT_DOWNSPREAD      (2<<13)
2529 #define  DREF_CPU_SOURCE_OUTPUT_NONSPREAD       (3<<13)
2530 #define  DREF_CPU_SOURCE_OUTPUT_MASK            (3<<13)
2531 #define  DREF_SSC_SOURCE_DISABLE                (0<<11)
2532 #define  DREF_SSC_SOURCE_ENABLE                 (2<<11)
2533 #define  DREF_SSC_SOURCE_MASK                   (3<<11)
2534 #define  DREF_NONSPREAD_SOURCE_DISABLE          (0<<9)
2535 #define  DREF_NONSPREAD_CK505_ENABLE            (1<<9)
2536 #define  DREF_NONSPREAD_SOURCE_ENABLE           (2<<9)
2537 #define  DREF_NONSPREAD_SOURCE_MASK             (3<<9)
2538 #define  DREF_SUPERSPREAD_SOURCE_DISABLE        (0<<7)
2539 #define  DREF_SUPERSPREAD_SOURCE_ENABLE         (2<<7)
2540 #define  DREF_SSC4_DOWNSPREAD                   (0<<6)
2541 #define  DREF_SSC4_CENTERSPREAD                 (1<<6)
2542 #define  DREF_SSC1_DISABLE                      (0<<1)
2543 #define  DREF_SSC1_ENABLE                       (1<<1)
2544 #define  DREF_SSC4_DISABLE                      (0)
2545 #define  DREF_SSC4_ENABLE                       (1)
2546
2547 #define PCH_RAWCLK_FREQ         0xc6204
2548 #define  FDL_TP1_TIMER_SHIFT    12
2549 #define  FDL_TP1_TIMER_MASK     (3<<12)
2550 #define  FDL_TP2_TIMER_SHIFT    10
2551 #define  FDL_TP2_TIMER_MASK     (3<<10)
2552 #define  RAWCLK_FREQ_MASK       0x3ff
2553
2554 #define PCH_DPLL_TMR_CFG        0xc6208
2555
2556 #define PCH_SSC4_PARMS          0xc6210
2557 #define PCH_SSC4_AUX_PARMS      0xc6214
2558
2559 #define PCH_DPLL_SEL            0xc7000
2560 #define  TRANSA_DPLL_ENABLE     (1<<3)
2561 #define  TRANSA_DPLLB_SEL       (1<<0)
2562 #define  TRANSA_DPLLA_SEL       0
2563 #define  TRANSB_DPLL_ENABLE     (1<<7)
2564 #define  TRANSB_DPLLB_SEL       (1<<4)
2565 #define  TRANSB_DPLLA_SEL       (0)
2566 #define  TRANSC_DPLL_ENABLE     (1<<11)
2567 #define  TRANSC_DPLLB_SEL       (1<<8)
2568 #define  TRANSC_DPLLA_SEL       (0)
2569
2570 /* transcoder */
2571
2572 #define TRANS_HTOTAL_A          0xe0000
2573 #define  TRANS_HTOTAL_SHIFT     16
2574 #define  TRANS_HACTIVE_SHIFT    0
2575 #define TRANS_HBLANK_A          0xe0004
2576 #define  TRANS_HBLANK_END_SHIFT 16
2577 #define  TRANS_HBLANK_START_SHIFT 0
2578 #define TRANS_HSYNC_A           0xe0008
2579 #define  TRANS_HSYNC_END_SHIFT  16
2580 #define  TRANS_HSYNC_START_SHIFT 0
2581 #define TRANS_VTOTAL_A          0xe000c
2582 #define  TRANS_VTOTAL_SHIFT     16
2583 #define  TRANS_VACTIVE_SHIFT    0
2584 #define TRANS_VBLANK_A          0xe0010
2585 #define  TRANS_VBLANK_END_SHIFT 16
2586 #define  TRANS_VBLANK_START_SHIFT 0
2587 #define TRANS_VSYNC_A           0xe0014
2588 #define  TRANS_VSYNC_END_SHIFT  16
2589 #define  TRANS_VSYNC_START_SHIFT 0
2590
2591 #define TRANSA_DATA_M1          0xe0030
2592 #define TRANSA_DATA_N1          0xe0034
2593 #define TRANSA_DATA_M2          0xe0038
2594 #define TRANSA_DATA_N2          0xe003c
2595 #define TRANSA_DP_LINK_M1       0xe0040
2596 #define TRANSA_DP_LINK_N1       0xe0044
2597 #define TRANSA_DP_LINK_M2       0xe0048
2598 #define TRANSA_DP_LINK_N2       0xe004c
2599
2600 #define TRANS_HTOTAL_B          0xe1000
2601 #define TRANS_HBLANK_B          0xe1004
2602 #define TRANS_HSYNC_B           0xe1008
2603 #define TRANS_VTOTAL_B          0xe100c
2604 #define TRANS_VBLANK_B          0xe1010
2605 #define TRANS_VSYNC_B           0xe1014
2606
2607 #define TRANSB_DATA_M1          0xe1030
2608 #define TRANSB_DATA_N1          0xe1034
2609 #define TRANSB_DATA_M2          0xe1038
2610 #define TRANSB_DATA_N2          0xe103c
2611 #define TRANSB_DP_LINK_M1       0xe1040
2612 #define TRANSB_DP_LINK_N1       0xe1044
2613 #define TRANSB_DP_LINK_M2       0xe1048
2614 #define TRANSB_DP_LINK_N2       0xe104c
2615
2616 #define TRANSACONF              0xf0008
2617 #define TRANSBCONF              0xf1008
2618 #define  TRANS_DISABLE          (0<<31)
2619 #define  TRANS_ENABLE           (1<<31)
2620 #define  TRANS_STATE_MASK       (1<<30)
2621 #define  TRANS_STATE_DISABLE    (0<<30)
2622 #define  TRANS_STATE_ENABLE     (1<<30)
2623 #define  TRANS_FSYNC_DELAY_HB1  (0<<27)
2624 #define  TRANS_FSYNC_DELAY_HB2  (1<<27)
2625 #define  TRANS_FSYNC_DELAY_HB3  (2<<27)
2626 #define  TRANS_FSYNC_DELAY_HB4  (3<<27)
2627 #define  TRANS_DP_AUDIO_ONLY    (1<<26)
2628 #define  TRANS_DP_VIDEO_AUDIO   (0<<26)
2629 #define  TRANS_PROGRESSIVE      (0<<21)
2630 #define  TRANS_8BPC             (0<<5)
2631 #define  TRANS_10BPC            (1<<5)
2632 #define  TRANS_6BPC             (2<<5)
2633 #define  TRANS_12BPC            (3<<5)
2634
2635 #define FDI_RXA_CHICKEN         0xc200c
2636 #define FDI_RXB_CHICKEN         0xc2010
2637 #define  FDI_RX_PHASE_SYNC_POINTER_ENABLE       (1)
2638
2639 /* CPU: FDI_TX */
2640 #define FDI_TXA_CTL             0x60100
2641 #define FDI_TXB_CTL             0x61100
2642 #define  FDI_TX_DISABLE         (0<<31)
2643 #define  FDI_TX_ENABLE          (1<<31)
2644 #define  FDI_LINK_TRAIN_PATTERN_1       (0<<28)
2645 #define  FDI_LINK_TRAIN_PATTERN_2       (1<<28)
2646 #define  FDI_LINK_TRAIN_PATTERN_IDLE    (2<<28)
2647 #define  FDI_LINK_TRAIN_NONE            (3<<28)
2648 #define  FDI_LINK_TRAIN_VOLTAGE_0_4V    (0<<25)
2649 #define  FDI_LINK_TRAIN_VOLTAGE_0_6V    (1<<25)
2650 #define  FDI_LINK_TRAIN_VOLTAGE_0_8V    (2<<25)
2651 #define  FDI_LINK_TRAIN_VOLTAGE_1_2V    (3<<25)
2652 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_NONE (0<<22)
2653 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_1_5X (1<<22)
2654 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_2X   (2<<22)
2655 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_3X   (3<<22)
2656 /* ILK always use 400mV 0dB for voltage swing and pre-emphasis level.
2657    SNB has different settings. */
2658 /* SNB A-stepping */
2659 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
2660 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
2661 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
2662 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
2663 /* SNB B-stepping */
2664 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_B         (0x0<<22)
2665 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a<<22)
2666 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39<<22)
2667 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_B         (0x38<<22)
2668 #define  FDI_LINK_TRAIN_VOL_EMP_MASK            (0x3f<<22)
2669 #define  FDI_DP_PORT_WIDTH_X1           (0<<19)
2670 #define  FDI_DP_PORT_WIDTH_X2           (1<<19)
2671 #define  FDI_DP_PORT_WIDTH_X3           (2<<19)
2672 #define  FDI_DP_PORT_WIDTH_X4           (3<<19)
2673 #define  FDI_TX_ENHANCE_FRAME_ENABLE    (1<<18)
2674 /* Ironlake: hardwired to 1 */
2675 #define  FDI_TX_PLL_ENABLE              (1<<14)
2676 /* both Tx and Rx */
2677 #define  FDI_SCRAMBLING_ENABLE          (0<<7)
2678 #define  FDI_SCRAMBLING_DISABLE         (1<<7)
2679
2680 /* FDI_RX, FDI_X is hard-wired to Transcoder_X */
2681 #define FDI_RXA_CTL             0xf000c
2682 #define FDI_RXB_CTL             0xf100c
2683 #define  FDI_RX_ENABLE          (1<<31)
2684 #define  FDI_RX_DISABLE         (0<<31)
2685 /* train, dp width same as FDI_TX */
2686 #define  FDI_DP_PORT_WIDTH_X8           (7<<19)
2687 #define  FDI_8BPC                       (0<<16)
2688 #define  FDI_10BPC                      (1<<16)
2689 #define  FDI_6BPC                       (2<<16)
2690 #define  FDI_12BPC                      (3<<16)
2691 #define  FDI_LINK_REVERSE_OVERWRITE     (1<<15)
2692 #define  FDI_DMI_LINK_REVERSE_MASK      (1<<14)
2693 #define  FDI_RX_PLL_ENABLE              (1<<13)
2694 #define  FDI_FS_ERR_CORRECT_ENABLE      (1<<11)
2695 #define  FDI_FE_ERR_CORRECT_ENABLE      (1<<10)
2696 #define  FDI_FS_ERR_REPORT_ENABLE       (1<<9)
2697 #define  FDI_FE_ERR_REPORT_ENABLE       (1<<8)
2698 #define  FDI_RX_ENHANCE_FRAME_ENABLE    (1<<6)
2699 #define  FDI_SEL_RAWCLK                 (0<<4)
2700 #define  FDI_SEL_PCDCLK                 (1<<4)
2701 /* CPT */
2702 #define  FDI_AUTO_TRAINING                      (1<<10)
2703 #define  FDI_LINK_TRAIN_PATTERN_1_CPT           (0<<8)
2704 #define  FDI_LINK_TRAIN_PATTERN_2_CPT           (1<<8)
2705 #define  FDI_LINK_TRAIN_PATTERN_IDLE_CPT        (2<<8)
2706 #define  FDI_LINK_TRAIN_NORMAL_CPT              (3<<8)
2707 #define  FDI_LINK_TRAIN_PATTERN_MASK_CPT        (3<<8)
2708
2709 #define FDI_RXA_MISC            0xf0010
2710 #define FDI_RXB_MISC            0xf1010
2711 #define FDI_RXA_TUSIZE1         0xf0030
2712 #define FDI_RXA_TUSIZE2         0xf0038
2713 #define FDI_RXB_TUSIZE1         0xf1030
2714 #define FDI_RXB_TUSIZE2         0xf1038
2715
2716 /* FDI_RX interrupt register format */
2717 #define FDI_RX_INTER_LANE_ALIGN         (1<<10)
2718 #define FDI_RX_SYMBOL_LOCK              (1<<9) /* train 2 */
2719 #define FDI_RX_BIT_LOCK                 (1<<8) /* train 1 */
2720 #define FDI_RX_TRAIN_PATTERN_2_FAIL     (1<<7)
2721 #define FDI_RX_FS_CODE_ERR              (1<<6)
2722 #define FDI_RX_FE_CODE_ERR              (1<<5)
2723 #define FDI_RX_SYMBOL_ERR_RATE_ABOVE    (1<<4)
2724 #define FDI_RX_HDCP_LINK_FAIL           (1<<3)
2725 #define FDI_RX_PIXEL_FIFO_OVERFLOW      (1<<2)
2726 #define FDI_RX_CROSS_CLOCK_OVERFLOW     (1<<1)
2727 #define FDI_RX_SYMBOL_QUEUE_OVERFLOW    (1<<0)
2728
2729 #define FDI_RXA_IIR             0xf0014
2730 #define FDI_RXA_IMR             0xf0018
2731 #define FDI_RXB_IIR             0xf1014
2732 #define FDI_RXB_IMR             0xf1018
2733
2734 #define FDI_PLL_CTL_1           0xfe000
2735 #define FDI_PLL_CTL_2           0xfe004
2736
2737 /* CRT */
2738 #define PCH_ADPA                0xe1100
2739 #define  ADPA_TRANS_SELECT_MASK (1<<30)
2740 #define  ADPA_TRANS_A_SELECT    0
2741 #define  ADPA_TRANS_B_SELECT    (1<<30)
2742 #define  ADPA_CRT_HOTPLUG_MASK  0x03ff0000 /* bit 25-16 */
2743 #define  ADPA_CRT_HOTPLUG_MONITOR_NONE  (0<<24)
2744 #define  ADPA_CRT_HOTPLUG_MONITOR_MASK  (3<<24)
2745 #define  ADPA_CRT_HOTPLUG_MONITOR_COLOR (3<<24)
2746 #define  ADPA_CRT_HOTPLUG_MONITOR_MONO  (2<<24)
2747 #define  ADPA_CRT_HOTPLUG_ENABLE        (1<<23)
2748 #define  ADPA_CRT_HOTPLUG_PERIOD_64     (0<<22)
2749 #define  ADPA_CRT_HOTPLUG_PERIOD_128    (1<<22)
2750 #define  ADPA_CRT_HOTPLUG_WARMUP_5MS    (0<<21)
2751 #define  ADPA_CRT_HOTPLUG_WARMUP_10MS   (1<<21)
2752 #define  ADPA_CRT_HOTPLUG_SAMPLE_2S     (0<<20)
2753 #define  ADPA_CRT_HOTPLUG_SAMPLE_4S     (1<<20)
2754 #define  ADPA_CRT_HOTPLUG_VOLTAGE_40    (0<<18)
2755 #define  ADPA_CRT_HOTPLUG_VOLTAGE_50    (1<<18)
2756 #define  ADPA_CRT_HOTPLUG_VOLTAGE_60    (2<<18)
2757 #define  ADPA_CRT_HOTPLUG_VOLTAGE_70    (3<<18)
2758 #define  ADPA_CRT_HOTPLUG_VOLREF_325MV  (0<<17)
2759 #define  ADPA_CRT_HOTPLUG_VOLREF_475MV  (1<<17)
2760 #define  ADPA_CRT_HOTPLUG_FORCE_TRIGGER (1<<16)
2761
2762 /* or SDVOB */
2763 #define HDMIB   0xe1140
2764 #define  PORT_ENABLE    (1 << 31)
2765 #define  TRANSCODER_A   (0)
2766 #define  TRANSCODER_B   (1 << 30)
2767 #define  COLOR_FORMAT_8bpc      (0)
2768 #define  COLOR_FORMAT_12bpc     (3 << 26)
2769 #define  SDVOB_HOTPLUG_ENABLE   (1 << 23)
2770 #define  SDVO_ENCODING          (0)
2771 #define  TMDS_ENCODING          (2 << 10)
2772 #define  NULL_PACKET_VSYNC_ENABLE       (1 << 9)
2773 /* CPT */
2774 #define  HDMI_MODE_SELECT       (1 << 9)
2775 #define  DVI_MODE_SELECT        (0)
2776 #define  SDVOB_BORDER_ENABLE    (1 << 7)
2777 #define  AUDIO_ENABLE           (1 << 6)
2778 #define  VSYNC_ACTIVE_HIGH      (1 << 4)
2779 #define  HSYNC_ACTIVE_HIGH      (1 << 3)
2780 #define  PORT_DETECTED          (1 << 2)
2781
2782 /* PCH SDVOB multiplex with HDMIB */
2783 #define PCH_SDVOB       HDMIB
2784
2785 #define HDMIC   0xe1150
2786 #define HDMID   0xe1160
2787
2788 #define PCH_LVDS        0xe1180
2789 #define  LVDS_DETECTED  (1 << 1)
2790
2791 #define BLC_PWM_CPU_CTL2        0x48250
2792 #define  PWM_ENABLE             (1 << 31)
2793 #define  PWM_PIPE_A             (0 << 29)
2794 #define  PWM_PIPE_B             (1 << 29)
2795 #define BLC_PWM_CPU_CTL         0x48254
2796
2797 #define BLC_PWM_PCH_CTL1        0xc8250
2798 #define  PWM_PCH_ENABLE         (1 << 31)
2799 #define  PWM_POLARITY_ACTIVE_LOW        (1 << 29)
2800 #define  PWM_POLARITY_ACTIVE_HIGH       (0 << 29)
2801 #define  PWM_POLARITY_ACTIVE_LOW2       (1 << 28)
2802 #define  PWM_POLARITY_ACTIVE_HIGH2      (0 << 28)
2803
2804 #define BLC_PWM_PCH_CTL2        0xc8254
2805
2806 #define PCH_PP_STATUS           0xc7200
2807 #define PCH_PP_CONTROL          0xc7204
2808 #define  PANEL_UNLOCK_REGS      (0xabcd << 16)
2809 #define  EDP_FORCE_VDD          (1 << 3)
2810 #define  EDP_BLC_ENABLE         (1 << 2)
2811 #define  PANEL_POWER_RESET      (1 << 1)
2812 #define  PANEL_POWER_OFF        (0 << 0)
2813 #define  PANEL_POWER_ON         (1 << 0)
2814 #define PCH_PP_ON_DELAYS        0xc7208
2815 #define  EDP_PANEL              (1 << 30)
2816 #define PCH_PP_OFF_DELAYS       0xc720c
2817 #define PCH_PP_DIVISOR          0xc7210
2818
2819 #define PCH_DP_B                0xe4100
2820 #define PCH_DPB_AUX_CH_CTL      0xe4110
2821 #define PCH_DPB_AUX_CH_DATA1    0xe4114
2822 #define PCH_DPB_AUX_CH_DATA2    0xe4118
2823 #define PCH_DPB_AUX_CH_DATA3    0xe411c
2824 #define PCH_DPB_AUX_CH_DATA4    0xe4120
2825 #define PCH_DPB_AUX_CH_DATA5    0xe4124
2826
2827 #define PCH_DP_C                0xe4200
2828 #define PCH_DPC_AUX_CH_CTL      0xe4210
2829 #define PCH_DPC_AUX_CH_DATA1    0xe4214
2830 #define PCH_DPC_AUX_CH_DATA2    0xe4218
2831 #define PCH_DPC_AUX_CH_DATA3    0xe421c
2832 #define PCH_DPC_AUX_CH_DATA4    0xe4220
2833 #define PCH_DPC_AUX_CH_DATA5    0xe4224
2834
2835 #define PCH_DP_D                0xe4300
2836 #define PCH_DPD_AUX_CH_CTL      0xe4310
2837 #define PCH_DPD_AUX_CH_DATA1    0xe4314
2838 #define PCH_DPD_AUX_CH_DATA2    0xe4318
2839 #define PCH_DPD_AUX_CH_DATA3    0xe431c
2840 #define PCH_DPD_AUX_CH_DATA4    0xe4320
2841 #define PCH_DPD_AUX_CH_DATA5    0xe4324
2842
2843 /* CPT */
2844 #define  PORT_TRANS_A_SEL_CPT   0
2845 #define  PORT_TRANS_B_SEL_CPT   (1<<29)
2846 #define  PORT_TRANS_C_SEL_CPT   (2<<29)
2847 #define  PORT_TRANS_SEL_MASK    (3<<29)
2848
2849 #define TRANS_DP_CTL_A          0xe0300
2850 #define TRANS_DP_CTL_B          0xe1300
2851 #define TRANS_DP_CTL_C          0xe2300
2852 #define  TRANS_DP_OUTPUT_ENABLE (1<<31)
2853 #define  TRANS_DP_PORT_SEL_B    (0<<29)
2854 #define  TRANS_DP_PORT_SEL_C    (1<<29)
2855 #define  TRANS_DP_PORT_SEL_D    (2<<29)
2856 #define  TRANS_DP_PORT_SEL_MASK (3<<29)
2857 #define  TRANS_DP_AUDIO_ONLY    (1<<26)
2858 #define  TRANS_DP_ENH_FRAMING   (1<<18)
2859 #define  TRANS_DP_8BPC          (0<<9)
2860 #define  TRANS_DP_10BPC         (1<<9)
2861 #define  TRANS_DP_6BPC          (2<<9)
2862 #define  TRANS_DP_12BPC         (3<<9)
2863 #define  TRANS_DP_VSYNC_ACTIVE_HIGH     (1<<4)
2864 #define  TRANS_DP_VSYNC_ACTIVE_LOW      0
2865 #define  TRANS_DP_HSYNC_ACTIVE_HIGH     (1<<3)
2866 #define  TRANS_DP_HSYNC_ACTIVE_LOW      0
2867
2868 /* SNB eDP training params */
2869 /* SNB A-stepping */
2870 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
2871 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
2872 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
2873 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
2874 /* SNB B-stepping */
2875 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_B         (0x0<<22)
2876 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a<<22)
2877 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39<<22)
2878 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_B         (0x38<<22)
2879 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_SNB        (0x3f<<22)
2880
2881 #endif /* _I915_REG_H_ */