Merge tag 'perf-urgent-for-mingo-4.14-20170928' of git://git.kernel.org/pub/scm/linux...
[sfrench/cifs-2.6.git] / drivers / gpu / drm / i915 / i915_gem_execbuffer.c
1 /*
2  * Copyright © 2008,2010 Intel Corporation
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
21  * IN THE SOFTWARE.
22  *
23  * Authors:
24  *    Eric Anholt <eric@anholt.net>
25  *    Chris Wilson <chris@chris-wilson.co.uk>
26  *
27  */
28
29 #include <linux/dma_remapping.h>
30 #include <linux/reservation.h>
31 #include <linux/sync_file.h>
32 #include <linux/uaccess.h>
33
34 #include <drm/drmP.h>
35 #include <drm/drm_syncobj.h>
36 #include <drm/i915_drm.h>
37
38 #include "i915_drv.h"
39 #include "i915_gem_clflush.h"
40 #include "i915_trace.h"
41 #include "intel_drv.h"
42 #include "intel_frontbuffer.h"
43
44 enum {
45         FORCE_CPU_RELOC = 1,
46         FORCE_GTT_RELOC,
47         FORCE_GPU_RELOC,
48 #define DBG_FORCE_RELOC 0 /* choose one of the above! */
49 };
50
51 #define __EXEC_OBJECT_HAS_REF           BIT(31)
52 #define __EXEC_OBJECT_HAS_PIN           BIT(30)
53 #define __EXEC_OBJECT_HAS_FENCE         BIT(29)
54 #define __EXEC_OBJECT_NEEDS_MAP         BIT(28)
55 #define __EXEC_OBJECT_NEEDS_BIAS        BIT(27)
56 #define __EXEC_OBJECT_INTERNAL_FLAGS    (~0u << 27) /* all of the above */
57 #define __EXEC_OBJECT_RESERVED (__EXEC_OBJECT_HAS_PIN | __EXEC_OBJECT_HAS_FENCE)
58
59 #define __EXEC_HAS_RELOC        BIT(31)
60 #define __EXEC_VALIDATED        BIT(30)
61 #define UPDATE                  PIN_OFFSET_FIXED
62
63 #define BATCH_OFFSET_BIAS (256*1024)
64
65 #define __I915_EXEC_ILLEGAL_FLAGS \
66         (__I915_EXEC_UNKNOWN_FLAGS | I915_EXEC_CONSTANTS_MASK)
67
68 /**
69  * DOC: User command execution
70  *
71  * Userspace submits commands to be executed on the GPU as an instruction
72  * stream within a GEM object we call a batchbuffer. This instructions may
73  * refer to other GEM objects containing auxiliary state such as kernels,
74  * samplers, render targets and even secondary batchbuffers. Userspace does
75  * not know where in the GPU memory these objects reside and so before the
76  * batchbuffer is passed to the GPU for execution, those addresses in the
77  * batchbuffer and auxiliary objects are updated. This is known as relocation,
78  * or patching. To try and avoid having to relocate each object on the next
79  * execution, userspace is told the location of those objects in this pass,
80  * but this remains just a hint as the kernel may choose a new location for
81  * any object in the future.
82  *
83  * Processing an execbuf ioctl is conceptually split up into a few phases.
84  *
85  * 1. Validation - Ensure all the pointers, handles and flags are valid.
86  * 2. Reservation - Assign GPU address space for every object
87  * 3. Relocation - Update any addresses to point to the final locations
88  * 4. Serialisation - Order the request with respect to its dependencies
89  * 5. Construction - Construct a request to execute the batchbuffer
90  * 6. Submission (at some point in the future execution)
91  *
92  * Reserving resources for the execbuf is the most complicated phase. We
93  * neither want to have to migrate the object in the address space, nor do
94  * we want to have to update any relocations pointing to this object. Ideally,
95  * we want to leave the object where it is and for all the existing relocations
96  * to match. If the object is given a new address, or if userspace thinks the
97  * object is elsewhere, we have to parse all the relocation entries and update
98  * the addresses. Userspace can set the I915_EXEC_NORELOC flag to hint that
99  * all the target addresses in all of its objects match the value in the
100  * relocation entries and that they all match the presumed offsets given by the
101  * list of execbuffer objects. Using this knowledge, we know that if we haven't
102  * moved any buffers, all the relocation entries are valid and we can skip
103  * the update. (If userspace is wrong, the likely outcome is an impromptu GPU
104  * hang.) The requirement for using I915_EXEC_NO_RELOC are:
105  *
106  *      The addresses written in the objects must match the corresponding
107  *      reloc.presumed_offset which in turn must match the corresponding
108  *      execobject.offset.
109  *
110  *      Any render targets written to in the batch must be flagged with
111  *      EXEC_OBJECT_WRITE.
112  *
113  *      To avoid stalling, execobject.offset should match the current
114  *      address of that object within the active context.
115  *
116  * The reservation is done is multiple phases. First we try and keep any
117  * object already bound in its current location - so as long as meets the
118  * constraints imposed by the new execbuffer. Any object left unbound after the
119  * first pass is then fitted into any available idle space. If an object does
120  * not fit, all objects are removed from the reservation and the process rerun
121  * after sorting the objects into a priority order (more difficult to fit
122  * objects are tried first). Failing that, the entire VM is cleared and we try
123  * to fit the execbuf once last time before concluding that it simply will not
124  * fit.
125  *
126  * A small complication to all of this is that we allow userspace not only to
127  * specify an alignment and a size for the object in the address space, but
128  * we also allow userspace to specify the exact offset. This objects are
129  * simpler to place (the location is known a priori) all we have to do is make
130  * sure the space is available.
131  *
132  * Once all the objects are in place, patching up the buried pointers to point
133  * to the final locations is a fairly simple job of walking over the relocation
134  * entry arrays, looking up the right address and rewriting the value into
135  * the object. Simple! ... The relocation entries are stored in user memory
136  * and so to access them we have to copy them into a local buffer. That copy
137  * has to avoid taking any pagefaults as they may lead back to a GEM object
138  * requiring the struct_mutex (i.e. recursive deadlock). So once again we split
139  * the relocation into multiple passes. First we try to do everything within an
140  * atomic context (avoid the pagefaults) which requires that we never wait. If
141  * we detect that we may wait, or if we need to fault, then we have to fallback
142  * to a slower path. The slowpath has to drop the mutex. (Can you hear alarm
143  * bells yet?) Dropping the mutex means that we lose all the state we have
144  * built up so far for the execbuf and we must reset any global data. However,
145  * we do leave the objects pinned in their final locations - which is a
146  * potential issue for concurrent execbufs. Once we have left the mutex, we can
147  * allocate and copy all the relocation entries into a large array at our
148  * leisure, reacquire the mutex, reclaim all the objects and other state and
149  * then proceed to update any incorrect addresses with the objects.
150  *
151  * As we process the relocation entries, we maintain a record of whether the
152  * object is being written to. Using NORELOC, we expect userspace to provide
153  * this information instead. We also check whether we can skip the relocation
154  * by comparing the expected value inside the relocation entry with the target's
155  * final address. If they differ, we have to map the current object and rewrite
156  * the 4 or 8 byte pointer within.
157  *
158  * Serialising an execbuf is quite simple according to the rules of the GEM
159  * ABI. Execution within each context is ordered by the order of submission.
160  * Writes to any GEM object are in order of submission and are exclusive. Reads
161  * from a GEM object are unordered with respect to other reads, but ordered by
162  * writes. A write submitted after a read cannot occur before the read, and
163  * similarly any read submitted after a write cannot occur before the write.
164  * Writes are ordered between engines such that only one write occurs at any
165  * time (completing any reads beforehand) - using semaphores where available
166  * and CPU serialisation otherwise. Other GEM access obey the same rules, any
167  * write (either via mmaps using set-domain, or via pwrite) must flush all GPU
168  * reads before starting, and any read (either using set-domain or pread) must
169  * flush all GPU writes before starting. (Note we only employ a barrier before,
170  * we currently rely on userspace not concurrently starting a new execution
171  * whilst reading or writing to an object. This may be an advantage or not
172  * depending on how much you trust userspace not to shoot themselves in the
173  * foot.) Serialisation may just result in the request being inserted into
174  * a DAG awaiting its turn, but most simple is to wait on the CPU until
175  * all dependencies are resolved.
176  *
177  * After all of that, is just a matter of closing the request and handing it to
178  * the hardware (well, leaving it in a queue to be executed). However, we also
179  * offer the ability for batchbuffers to be run with elevated privileges so
180  * that they access otherwise hidden registers. (Used to adjust L3 cache etc.)
181  * Before any batch is given extra privileges we first must check that it
182  * contains no nefarious instructions, we check that each instruction is from
183  * our whitelist and all registers are also from an allowed list. We first
184  * copy the user's batchbuffer to a shadow (so that the user doesn't have
185  * access to it, either by the CPU or GPU as we scan it) and then parse each
186  * instruction. If everything is ok, we set a flag telling the hardware to run
187  * the batchbuffer in trusted mode, otherwise the ioctl is rejected.
188  */
189
190 struct i915_execbuffer {
191         struct drm_i915_private *i915; /** i915 backpointer */
192         struct drm_file *file; /** per-file lookup tables and limits */
193         struct drm_i915_gem_execbuffer2 *args; /** ioctl parameters */
194         struct drm_i915_gem_exec_object2 *exec; /** ioctl execobj[] */
195         struct i915_vma **vma;
196         unsigned int *flags;
197
198         struct intel_engine_cs *engine; /** engine to queue the request to */
199         struct i915_gem_context *ctx; /** context for building the request */
200         struct i915_address_space *vm; /** GTT and vma for the request */
201
202         struct drm_i915_gem_request *request; /** our request to build */
203         struct i915_vma *batch; /** identity of the batch obj/vma */
204
205         /** actual size of execobj[] as we may extend it for the cmdparser */
206         unsigned int buffer_count;
207
208         /** list of vma not yet bound during reservation phase */
209         struct list_head unbound;
210
211         /** list of vma that have execobj.relocation_count */
212         struct list_head relocs;
213
214         /**
215          * Track the most recently used object for relocations, as we
216          * frequently have to perform multiple relocations within the same
217          * obj/page
218          */
219         struct reloc_cache {
220                 struct drm_mm_node node; /** temporary GTT binding */
221                 unsigned long vaddr; /** Current kmap address */
222                 unsigned long page; /** Currently mapped page index */
223                 unsigned int gen; /** Cached value of INTEL_GEN */
224                 bool use_64bit_reloc : 1;
225                 bool has_llc : 1;
226                 bool has_fence : 1;
227                 bool needs_unfenced : 1;
228
229                 struct drm_i915_gem_request *rq;
230                 u32 *rq_cmd;
231                 unsigned int rq_size;
232         } reloc_cache;
233
234         u64 invalid_flags; /** Set of execobj.flags that are invalid */
235         u32 context_flags; /** Set of execobj.flags to insert from the ctx */
236
237         u32 batch_start_offset; /** Location within object of batch */
238         u32 batch_len; /** Length of batch within object */
239         u32 batch_flags; /** Flags composed for emit_bb_start() */
240
241         /**
242          * Indicate either the size of the hastable used to resolve
243          * relocation handles, or if negative that we are using a direct
244          * index into the execobj[].
245          */
246         int lut_size;
247         struct hlist_head *buckets; /** ht for relocation handles */
248 };
249
250 #define exec_entry(EB, VMA) (&(EB)->exec[(VMA)->exec_flags - (EB)->flags])
251
252 /*
253  * Used to convert any address to canonical form.
254  * Starting from gen8, some commands (e.g. STATE_BASE_ADDRESS,
255  * MI_LOAD_REGISTER_MEM and others, see Broadwell PRM Vol2a) require the
256  * addresses to be in a canonical form:
257  * "GraphicsAddress[63:48] are ignored by the HW and assumed to be in correct
258  * canonical form [63:48] == [47]."
259  */
260 #define GEN8_HIGH_ADDRESS_BIT 47
261 static inline u64 gen8_canonical_addr(u64 address)
262 {
263         return sign_extend64(address, GEN8_HIGH_ADDRESS_BIT);
264 }
265
266 static inline u64 gen8_noncanonical_addr(u64 address)
267 {
268         return address & GENMASK_ULL(GEN8_HIGH_ADDRESS_BIT, 0);
269 }
270
271 static int eb_create(struct i915_execbuffer *eb)
272 {
273         if (!(eb->args->flags & I915_EXEC_HANDLE_LUT)) {
274                 unsigned int size = 1 + ilog2(eb->buffer_count);
275
276                 /*
277                  * Without a 1:1 association between relocation handles and
278                  * the execobject[] index, we instead create a hashtable.
279                  * We size it dynamically based on available memory, starting
280                  * first with 1:1 assocative hash and scaling back until
281                  * the allocation succeeds.
282                  *
283                  * Later on we use a positive lut_size to indicate we are
284                  * using this hashtable, and a negative value to indicate a
285                  * direct lookup.
286                  */
287                 do {
288                         gfp_t flags;
289
290                         /* While we can still reduce the allocation size, don't
291                          * raise a warning and allow the allocation to fail.
292                          * On the last pass though, we want to try as hard
293                          * as possible to perform the allocation and warn
294                          * if it fails.
295                          */
296                         flags = GFP_KERNEL;
297                         if (size > 1)
298                                 flags |= __GFP_NORETRY | __GFP_NOWARN;
299
300                         eb->buckets = kzalloc(sizeof(struct hlist_head) << size,
301                                               flags);
302                         if (eb->buckets)
303                                 break;
304                 } while (--size);
305
306                 if (unlikely(!size))
307                         return -ENOMEM;
308
309                 eb->lut_size = size;
310         } else {
311                 eb->lut_size = -eb->buffer_count;
312         }
313
314         return 0;
315 }
316
317 static bool
318 eb_vma_misplaced(const struct drm_i915_gem_exec_object2 *entry,
319                  const struct i915_vma *vma,
320                  unsigned int flags)
321 {
322         if (vma->node.size < entry->pad_to_size)
323                 return true;
324
325         if (entry->alignment && !IS_ALIGNED(vma->node.start, entry->alignment))
326                 return true;
327
328         if (flags & EXEC_OBJECT_PINNED &&
329             vma->node.start != entry->offset)
330                 return true;
331
332         if (flags & __EXEC_OBJECT_NEEDS_BIAS &&
333             vma->node.start < BATCH_OFFSET_BIAS)
334                 return true;
335
336         if (!(flags & EXEC_OBJECT_SUPPORTS_48B_ADDRESS) &&
337             (vma->node.start + vma->node.size - 1) >> 32)
338                 return true;
339
340         return false;
341 }
342
343 static inline bool
344 eb_pin_vma(struct i915_execbuffer *eb,
345            const struct drm_i915_gem_exec_object2 *entry,
346            struct i915_vma *vma)
347 {
348         unsigned int exec_flags = *vma->exec_flags;
349         u64 pin_flags;
350
351         if (vma->node.size)
352                 pin_flags = vma->node.start;
353         else
354                 pin_flags = entry->offset & PIN_OFFSET_MASK;
355
356         pin_flags |= PIN_USER | PIN_NOEVICT | PIN_OFFSET_FIXED;
357         if (unlikely(exec_flags & EXEC_OBJECT_NEEDS_GTT))
358                 pin_flags |= PIN_GLOBAL;
359
360         if (unlikely(i915_vma_pin(vma, 0, 0, pin_flags)))
361                 return false;
362
363         if (unlikely(exec_flags & EXEC_OBJECT_NEEDS_FENCE)) {
364                 if (unlikely(i915_vma_get_fence(vma))) {
365                         i915_vma_unpin(vma);
366                         return false;
367                 }
368
369                 if (i915_vma_pin_fence(vma))
370                         exec_flags |= __EXEC_OBJECT_HAS_FENCE;
371         }
372
373         *vma->exec_flags = exec_flags | __EXEC_OBJECT_HAS_PIN;
374         return !eb_vma_misplaced(entry, vma, exec_flags);
375 }
376
377 static inline void __eb_unreserve_vma(struct i915_vma *vma, unsigned int flags)
378 {
379         GEM_BUG_ON(!(flags & __EXEC_OBJECT_HAS_PIN));
380
381         if (unlikely(flags & __EXEC_OBJECT_HAS_FENCE))
382                 i915_vma_unpin_fence(vma);
383
384         __i915_vma_unpin(vma);
385 }
386
387 static inline void
388 eb_unreserve_vma(struct i915_vma *vma, unsigned int *flags)
389 {
390         if (!(*flags & __EXEC_OBJECT_HAS_PIN))
391                 return;
392
393         __eb_unreserve_vma(vma, *flags);
394         *flags &= ~__EXEC_OBJECT_RESERVED;
395 }
396
397 static int
398 eb_validate_vma(struct i915_execbuffer *eb,
399                 struct drm_i915_gem_exec_object2 *entry,
400                 struct i915_vma *vma)
401 {
402         if (unlikely(entry->flags & eb->invalid_flags))
403                 return -EINVAL;
404
405         if (unlikely(entry->alignment && !is_power_of_2(entry->alignment)))
406                 return -EINVAL;
407
408         /*
409          * Offset can be used as input (EXEC_OBJECT_PINNED), reject
410          * any non-page-aligned or non-canonical addresses.
411          */
412         if (unlikely(entry->flags & EXEC_OBJECT_PINNED &&
413                      entry->offset != gen8_canonical_addr(entry->offset & PAGE_MASK)))
414                 return -EINVAL;
415
416         /* pad_to_size was once a reserved field, so sanitize it */
417         if (entry->flags & EXEC_OBJECT_PAD_TO_SIZE) {
418                 if (unlikely(offset_in_page(entry->pad_to_size)))
419                         return -EINVAL;
420         } else {
421                 entry->pad_to_size = 0;
422         }
423
424         if (unlikely(vma->exec_flags)) {
425                 DRM_DEBUG("Object [handle %d, index %d] appears more than once in object list\n",
426                           entry->handle, (int)(entry - eb->exec));
427                 return -EINVAL;
428         }
429
430         /*
431          * From drm_mm perspective address space is continuous,
432          * so from this point we're always using non-canonical
433          * form internally.
434          */
435         entry->offset = gen8_noncanonical_addr(entry->offset);
436
437         if (!eb->reloc_cache.has_fence) {
438                 entry->flags &= ~EXEC_OBJECT_NEEDS_FENCE;
439         } else {
440                 if ((entry->flags & EXEC_OBJECT_NEEDS_FENCE ||
441                      eb->reloc_cache.needs_unfenced) &&
442                     i915_gem_object_is_tiled(vma->obj))
443                         entry->flags |= EXEC_OBJECT_NEEDS_GTT | __EXEC_OBJECT_NEEDS_MAP;
444         }
445
446         if (!(entry->flags & EXEC_OBJECT_PINNED))
447                 entry->flags |= eb->context_flags;
448
449         return 0;
450 }
451
452 static int
453 eb_add_vma(struct i915_execbuffer *eb, unsigned int i, struct i915_vma *vma)
454 {
455         struct drm_i915_gem_exec_object2 *entry = &eb->exec[i];
456         int err;
457
458         GEM_BUG_ON(i915_vma_is_closed(vma));
459
460         if (!(eb->args->flags & __EXEC_VALIDATED)) {
461                 err = eb_validate_vma(eb, entry, vma);
462                 if (unlikely(err))
463                         return err;
464         }
465
466         if (eb->lut_size > 0) {
467                 vma->exec_handle = entry->handle;
468                 hlist_add_head(&vma->exec_node,
469                                &eb->buckets[hash_32(entry->handle,
470                                                     eb->lut_size)]);
471         }
472
473         if (entry->relocation_count)
474                 list_add_tail(&vma->reloc_link, &eb->relocs);
475
476         /*
477          * Stash a pointer from the vma to execobj, so we can query its flags,
478          * size, alignment etc as provided by the user. Also we stash a pointer
479          * to the vma inside the execobj so that we can use a direct lookup
480          * to find the right target VMA when doing relocations.
481          */
482         eb->vma[i] = vma;
483         eb->flags[i] = entry->flags;
484         vma->exec_flags = &eb->flags[i];
485
486         err = 0;
487         if (eb_pin_vma(eb, entry, vma)) {
488                 if (entry->offset != vma->node.start) {
489                         entry->offset = vma->node.start | UPDATE;
490                         eb->args->flags |= __EXEC_HAS_RELOC;
491                 }
492         } else {
493                 eb_unreserve_vma(vma, vma->exec_flags);
494
495                 list_add_tail(&vma->exec_link, &eb->unbound);
496                 if (drm_mm_node_allocated(&vma->node))
497                         err = i915_vma_unbind(vma);
498         }
499         return err;
500 }
501
502 static inline int use_cpu_reloc(const struct reloc_cache *cache,
503                                 const struct drm_i915_gem_object *obj)
504 {
505         if (!i915_gem_object_has_struct_page(obj))
506                 return false;
507
508         if (DBG_FORCE_RELOC == FORCE_CPU_RELOC)
509                 return true;
510
511         if (DBG_FORCE_RELOC == FORCE_GTT_RELOC)
512                 return false;
513
514         return (cache->has_llc ||
515                 obj->cache_dirty ||
516                 obj->cache_level != I915_CACHE_NONE);
517 }
518
519 static int eb_reserve_vma(const struct i915_execbuffer *eb,
520                           struct i915_vma *vma)
521 {
522         struct drm_i915_gem_exec_object2 *entry = exec_entry(eb, vma);
523         unsigned int exec_flags = *vma->exec_flags;
524         u64 pin_flags;
525         int err;
526
527         pin_flags = PIN_USER | PIN_NONBLOCK;
528         if (exec_flags & EXEC_OBJECT_NEEDS_GTT)
529                 pin_flags |= PIN_GLOBAL;
530
531         /*
532          * Wa32bitGeneralStateOffset & Wa32bitInstructionBaseOffset,
533          * limit address to the first 4GBs for unflagged objects.
534          */
535         if (!(exec_flags & EXEC_OBJECT_SUPPORTS_48B_ADDRESS))
536                 pin_flags |= PIN_ZONE_4G;
537
538         if (exec_flags & __EXEC_OBJECT_NEEDS_MAP)
539                 pin_flags |= PIN_MAPPABLE;
540
541         if (exec_flags & EXEC_OBJECT_PINNED) {
542                 pin_flags |= entry->offset | PIN_OFFSET_FIXED;
543                 pin_flags &= ~PIN_NONBLOCK; /* force overlapping checks */
544         } else if (exec_flags & __EXEC_OBJECT_NEEDS_BIAS) {
545                 pin_flags |= BATCH_OFFSET_BIAS | PIN_OFFSET_BIAS;
546         }
547
548         err = i915_vma_pin(vma,
549                            entry->pad_to_size, entry->alignment,
550                            pin_flags);
551         if (err)
552                 return err;
553
554         if (entry->offset != vma->node.start) {
555                 entry->offset = vma->node.start | UPDATE;
556                 eb->args->flags |= __EXEC_HAS_RELOC;
557         }
558
559         if (unlikely(exec_flags & EXEC_OBJECT_NEEDS_FENCE)) {
560                 err = i915_vma_get_fence(vma);
561                 if (unlikely(err)) {
562                         i915_vma_unpin(vma);
563                         return err;
564                 }
565
566                 if (i915_vma_pin_fence(vma))
567                         exec_flags |= __EXEC_OBJECT_HAS_FENCE;
568         }
569
570         *vma->exec_flags = exec_flags | __EXEC_OBJECT_HAS_PIN;
571         GEM_BUG_ON(eb_vma_misplaced(entry, vma, exec_flags));
572
573         return 0;
574 }
575
576 static int eb_reserve(struct i915_execbuffer *eb)
577 {
578         const unsigned int count = eb->buffer_count;
579         struct list_head last;
580         struct i915_vma *vma;
581         unsigned int i, pass;
582         int err;
583
584         /*
585          * Attempt to pin all of the buffers into the GTT.
586          * This is done in 3 phases:
587          *
588          * 1a. Unbind all objects that do not match the GTT constraints for
589          *     the execbuffer (fenceable, mappable, alignment etc).
590          * 1b. Increment pin count for already bound objects.
591          * 2.  Bind new objects.
592          * 3.  Decrement pin count.
593          *
594          * This avoid unnecessary unbinding of later objects in order to make
595          * room for the earlier objects *unless* we need to defragment.
596          */
597
598         pass = 0;
599         err = 0;
600         do {
601                 list_for_each_entry(vma, &eb->unbound, exec_link) {
602                         err = eb_reserve_vma(eb, vma);
603                         if (err)
604                                 break;
605                 }
606                 if (err != -ENOSPC)
607                         return err;
608
609                 /* Resort *all* the objects into priority order */
610                 INIT_LIST_HEAD(&eb->unbound);
611                 INIT_LIST_HEAD(&last);
612                 for (i = 0; i < count; i++) {
613                         unsigned int flags = eb->flags[i];
614                         struct i915_vma *vma = eb->vma[i];
615
616                         if (flags & EXEC_OBJECT_PINNED &&
617                             flags & __EXEC_OBJECT_HAS_PIN)
618                                 continue;
619
620                         eb_unreserve_vma(vma, &eb->flags[i]);
621
622                         if (flags & EXEC_OBJECT_PINNED)
623                                 list_add(&vma->exec_link, &eb->unbound);
624                         else if (flags & __EXEC_OBJECT_NEEDS_MAP)
625                                 list_add_tail(&vma->exec_link, &eb->unbound);
626                         else
627                                 list_add_tail(&vma->exec_link, &last);
628                 }
629                 list_splice_tail(&last, &eb->unbound);
630
631                 switch (pass++) {
632                 case 0:
633                         break;
634
635                 case 1:
636                         /* Too fragmented, unbind everything and retry */
637                         err = i915_gem_evict_vm(eb->vm);
638                         if (err)
639                                 return err;
640                         break;
641
642                 default:
643                         return -ENOSPC;
644                 }
645         } while (1);
646 }
647
648 static unsigned int eb_batch_index(const struct i915_execbuffer *eb)
649 {
650         if (eb->args->flags & I915_EXEC_BATCH_FIRST)
651                 return 0;
652         else
653                 return eb->buffer_count - 1;
654 }
655
656 static int eb_select_context(struct i915_execbuffer *eb)
657 {
658         struct i915_gem_context *ctx;
659
660         ctx = i915_gem_context_lookup(eb->file->driver_priv, eb->args->rsvd1);
661         if (unlikely(!ctx))
662                 return -ENOENT;
663
664         eb->ctx = ctx;
665         eb->vm = ctx->ppgtt ? &ctx->ppgtt->base : &eb->i915->ggtt.base;
666
667         eb->context_flags = 0;
668         if (ctx->flags & CONTEXT_NO_ZEROMAP)
669                 eb->context_flags |= __EXEC_OBJECT_NEEDS_BIAS;
670
671         return 0;
672 }
673
674 static int eb_lookup_vmas(struct i915_execbuffer *eb)
675 {
676         struct radix_tree_root *handles_vma = &eb->ctx->handles_vma;
677         struct drm_i915_gem_object *uninitialized_var(obj);
678         unsigned int i;
679         int err;
680
681         if (unlikely(i915_gem_context_is_closed(eb->ctx)))
682                 return -ENOENT;
683
684         if (unlikely(i915_gem_context_is_banned(eb->ctx)))
685                 return -EIO;
686
687         INIT_LIST_HEAD(&eb->relocs);
688         INIT_LIST_HEAD(&eb->unbound);
689
690         for (i = 0; i < eb->buffer_count; i++) {
691                 u32 handle = eb->exec[i].handle;
692                 struct i915_lut_handle *lut;
693                 struct i915_vma *vma;
694
695                 vma = radix_tree_lookup(handles_vma, handle);
696                 if (likely(vma))
697                         goto add_vma;
698
699                 obj = i915_gem_object_lookup(eb->file, handle);
700                 if (unlikely(!obj)) {
701                         err = -ENOENT;
702                         goto err_vma;
703                 }
704
705                 vma = i915_vma_instance(obj, eb->vm, NULL);
706                 if (unlikely(IS_ERR(vma))) {
707                         err = PTR_ERR(vma);
708                         goto err_obj;
709                 }
710
711                 lut = kmem_cache_alloc(eb->i915->luts, GFP_KERNEL);
712                 if (unlikely(!lut)) {
713                         err = -ENOMEM;
714                         goto err_obj;
715                 }
716
717                 err = radix_tree_insert(handles_vma, handle, vma);
718                 if (unlikely(err)) {
719                         kfree(lut);
720                         goto err_obj;
721                 }
722
723                 vma->open_count++;
724                 list_add(&lut->obj_link, &obj->lut_list);
725                 list_add(&lut->ctx_link, &eb->ctx->handles_list);
726                 lut->ctx = eb->ctx;
727                 lut->handle = handle;
728
729                 /* transfer ref to ctx */
730                 obj = NULL;
731
732 add_vma:
733                 err = eb_add_vma(eb, i, vma);
734                 if (unlikely(err))
735                         goto err_obj;
736
737                 GEM_BUG_ON(vma != eb->vma[i]);
738                 GEM_BUG_ON(vma->exec_flags != &eb->flags[i]);
739         }
740
741         /* take note of the batch buffer before we might reorder the lists */
742         i = eb_batch_index(eb);
743         eb->batch = eb->vma[i];
744         GEM_BUG_ON(eb->batch->exec_flags != &eb->flags[i]);
745
746         /*
747          * SNA is doing fancy tricks with compressing batch buffers, which leads
748          * to negative relocation deltas. Usually that works out ok since the
749          * relocate address is still positive, except when the batch is placed
750          * very low in the GTT. Ensure this doesn't happen.
751          *
752          * Note that actual hangs have only been observed on gen7, but for
753          * paranoia do it everywhere.
754          */
755         if (!(eb->flags[i] & EXEC_OBJECT_PINNED))
756                 eb->flags[i] |= __EXEC_OBJECT_NEEDS_BIAS;
757         if (eb->reloc_cache.has_fence)
758                 eb->flags[i] |= EXEC_OBJECT_NEEDS_FENCE;
759
760         eb->args->flags |= __EXEC_VALIDATED;
761         return eb_reserve(eb);
762
763 err_obj:
764         if (obj)
765                 i915_gem_object_put(obj);
766 err_vma:
767         eb->vma[i] = NULL;
768         return err;
769 }
770
771 static struct i915_vma *
772 eb_get_vma(const struct i915_execbuffer *eb, unsigned long handle)
773 {
774         if (eb->lut_size < 0) {
775                 if (handle >= -eb->lut_size)
776                         return NULL;
777                 return eb->vma[handle];
778         } else {
779                 struct hlist_head *head;
780                 struct i915_vma *vma;
781
782                 head = &eb->buckets[hash_32(handle, eb->lut_size)];
783                 hlist_for_each_entry(vma, head, exec_node) {
784                         if (vma->exec_handle == handle)
785                                 return vma;
786                 }
787                 return NULL;
788         }
789 }
790
791 static void eb_release_vmas(const struct i915_execbuffer *eb)
792 {
793         const unsigned int count = eb->buffer_count;
794         unsigned int i;
795
796         for (i = 0; i < count; i++) {
797                 struct i915_vma *vma = eb->vma[i];
798                 unsigned int flags = eb->flags[i];
799
800                 if (!vma)
801                         break;
802
803                 GEM_BUG_ON(vma->exec_flags != &eb->flags[i]);
804                 vma->exec_flags = NULL;
805                 eb->vma[i] = NULL;
806
807                 if (flags & __EXEC_OBJECT_HAS_PIN)
808                         __eb_unreserve_vma(vma, flags);
809
810                 if (flags & __EXEC_OBJECT_HAS_REF)
811                         i915_vma_put(vma);
812         }
813 }
814
815 static void eb_reset_vmas(const struct i915_execbuffer *eb)
816 {
817         eb_release_vmas(eb);
818         if (eb->lut_size > 0)
819                 memset(eb->buckets, 0,
820                        sizeof(struct hlist_head) << eb->lut_size);
821 }
822
823 static void eb_destroy(const struct i915_execbuffer *eb)
824 {
825         GEM_BUG_ON(eb->reloc_cache.rq);
826
827         if (eb->lut_size > 0)
828                 kfree(eb->buckets);
829 }
830
831 static inline u64
832 relocation_target(const struct drm_i915_gem_relocation_entry *reloc,
833                   const struct i915_vma *target)
834 {
835         return gen8_canonical_addr((int)reloc->delta + target->node.start);
836 }
837
838 static void reloc_cache_init(struct reloc_cache *cache,
839                              struct drm_i915_private *i915)
840 {
841         cache->page = -1;
842         cache->vaddr = 0;
843         /* Must be a variable in the struct to allow GCC to unroll. */
844         cache->gen = INTEL_GEN(i915);
845         cache->has_llc = HAS_LLC(i915);
846         cache->use_64bit_reloc = HAS_64BIT_RELOC(i915);
847         cache->has_fence = cache->gen < 4;
848         cache->needs_unfenced = INTEL_INFO(i915)->unfenced_needs_alignment;
849         cache->node.allocated = false;
850         cache->rq = NULL;
851         cache->rq_size = 0;
852 }
853
854 static inline void *unmask_page(unsigned long p)
855 {
856         return (void *)(uintptr_t)(p & PAGE_MASK);
857 }
858
859 static inline unsigned int unmask_flags(unsigned long p)
860 {
861         return p & ~PAGE_MASK;
862 }
863
864 #define KMAP 0x4 /* after CLFLUSH_FLAGS */
865
866 static inline struct i915_ggtt *cache_to_ggtt(struct reloc_cache *cache)
867 {
868         struct drm_i915_private *i915 =
869                 container_of(cache, struct i915_execbuffer, reloc_cache)->i915;
870         return &i915->ggtt;
871 }
872
873 static void reloc_gpu_flush(struct reloc_cache *cache)
874 {
875         GEM_BUG_ON(cache->rq_size >= cache->rq->batch->obj->base.size / sizeof(u32));
876         cache->rq_cmd[cache->rq_size] = MI_BATCH_BUFFER_END;
877         i915_gem_object_unpin_map(cache->rq->batch->obj);
878         i915_gem_chipset_flush(cache->rq->i915);
879
880         __i915_add_request(cache->rq, true);
881         cache->rq = NULL;
882 }
883
884 static void reloc_cache_reset(struct reloc_cache *cache)
885 {
886         void *vaddr;
887
888         if (cache->rq)
889                 reloc_gpu_flush(cache);
890
891         if (!cache->vaddr)
892                 return;
893
894         vaddr = unmask_page(cache->vaddr);
895         if (cache->vaddr & KMAP) {
896                 if (cache->vaddr & CLFLUSH_AFTER)
897                         mb();
898
899                 kunmap_atomic(vaddr);
900                 i915_gem_obj_finish_shmem_access((struct drm_i915_gem_object *)cache->node.mm);
901         } else {
902                 wmb();
903                 io_mapping_unmap_atomic((void __iomem *)vaddr);
904                 if (cache->node.allocated) {
905                         struct i915_ggtt *ggtt = cache_to_ggtt(cache);
906
907                         ggtt->base.clear_range(&ggtt->base,
908                                                cache->node.start,
909                                                cache->node.size);
910                         drm_mm_remove_node(&cache->node);
911                 } else {
912                         i915_vma_unpin((struct i915_vma *)cache->node.mm);
913                 }
914         }
915
916         cache->vaddr = 0;
917         cache->page = -1;
918 }
919
920 static void *reloc_kmap(struct drm_i915_gem_object *obj,
921                         struct reloc_cache *cache,
922                         unsigned long page)
923 {
924         void *vaddr;
925
926         if (cache->vaddr) {
927                 kunmap_atomic(unmask_page(cache->vaddr));
928         } else {
929                 unsigned int flushes;
930                 int err;
931
932                 err = i915_gem_obj_prepare_shmem_write(obj, &flushes);
933                 if (err)
934                         return ERR_PTR(err);
935
936                 BUILD_BUG_ON(KMAP & CLFLUSH_FLAGS);
937                 BUILD_BUG_ON((KMAP | CLFLUSH_FLAGS) & PAGE_MASK);
938
939                 cache->vaddr = flushes | KMAP;
940                 cache->node.mm = (void *)obj;
941                 if (flushes)
942                         mb();
943         }
944
945         vaddr = kmap_atomic(i915_gem_object_get_dirty_page(obj, page));
946         cache->vaddr = unmask_flags(cache->vaddr) | (unsigned long)vaddr;
947         cache->page = page;
948
949         return vaddr;
950 }
951
952 static void *reloc_iomap(struct drm_i915_gem_object *obj,
953                          struct reloc_cache *cache,
954                          unsigned long page)
955 {
956         struct i915_ggtt *ggtt = cache_to_ggtt(cache);
957         unsigned long offset;
958         void *vaddr;
959
960         if (cache->vaddr) {
961                 io_mapping_unmap_atomic((void __force __iomem *) unmask_page(cache->vaddr));
962         } else {
963                 struct i915_vma *vma;
964                 int err;
965
966                 if (use_cpu_reloc(cache, obj))
967                         return NULL;
968
969                 err = i915_gem_object_set_to_gtt_domain(obj, true);
970                 if (err)
971                         return ERR_PTR(err);
972
973                 vma = i915_gem_object_ggtt_pin(obj, NULL, 0, 0,
974                                                PIN_MAPPABLE | PIN_NONBLOCK);
975                 if (IS_ERR(vma)) {
976                         memset(&cache->node, 0, sizeof(cache->node));
977                         err = drm_mm_insert_node_in_range
978                                 (&ggtt->base.mm, &cache->node,
979                                  PAGE_SIZE, 0, I915_COLOR_UNEVICTABLE,
980                                  0, ggtt->mappable_end,
981                                  DRM_MM_INSERT_LOW);
982                         if (err) /* no inactive aperture space, use cpu reloc */
983                                 return NULL;
984                 } else {
985                         err = i915_vma_put_fence(vma);
986                         if (err) {
987                                 i915_vma_unpin(vma);
988                                 return ERR_PTR(err);
989                         }
990
991                         cache->node.start = vma->node.start;
992                         cache->node.mm = (void *)vma;
993                 }
994         }
995
996         offset = cache->node.start;
997         if (cache->node.allocated) {
998                 wmb();
999                 ggtt->base.insert_page(&ggtt->base,
1000                                        i915_gem_object_get_dma_address(obj, page),
1001                                        offset, I915_CACHE_NONE, 0);
1002         } else {
1003                 offset += page << PAGE_SHIFT;
1004         }
1005
1006         vaddr = (void __force *)io_mapping_map_atomic_wc(&ggtt->mappable,
1007                                                          offset);
1008         cache->page = page;
1009         cache->vaddr = (unsigned long)vaddr;
1010
1011         return vaddr;
1012 }
1013
1014 static void *reloc_vaddr(struct drm_i915_gem_object *obj,
1015                          struct reloc_cache *cache,
1016                          unsigned long page)
1017 {
1018         void *vaddr;
1019
1020         if (cache->page == page) {
1021                 vaddr = unmask_page(cache->vaddr);
1022         } else {
1023                 vaddr = NULL;
1024                 if ((cache->vaddr & KMAP) == 0)
1025                         vaddr = reloc_iomap(obj, cache, page);
1026                 if (!vaddr)
1027                         vaddr = reloc_kmap(obj, cache, page);
1028         }
1029
1030         return vaddr;
1031 }
1032
1033 static void clflush_write32(u32 *addr, u32 value, unsigned int flushes)
1034 {
1035         if (unlikely(flushes & (CLFLUSH_BEFORE | CLFLUSH_AFTER))) {
1036                 if (flushes & CLFLUSH_BEFORE) {
1037                         clflushopt(addr);
1038                         mb();
1039                 }
1040
1041                 *addr = value;
1042
1043                 /*
1044                  * Writes to the same cacheline are serialised by the CPU
1045                  * (including clflush). On the write path, we only require
1046                  * that it hits memory in an orderly fashion and place
1047                  * mb barriers at the start and end of the relocation phase
1048                  * to ensure ordering of clflush wrt to the system.
1049                  */
1050                 if (flushes & CLFLUSH_AFTER)
1051                         clflushopt(addr);
1052         } else
1053                 *addr = value;
1054 }
1055
1056 static int __reloc_gpu_alloc(struct i915_execbuffer *eb,
1057                              struct i915_vma *vma,
1058                              unsigned int len)
1059 {
1060         struct reloc_cache *cache = &eb->reloc_cache;
1061         struct drm_i915_gem_object *obj;
1062         struct drm_i915_gem_request *rq;
1063         struct i915_vma *batch;
1064         u32 *cmd;
1065         int err;
1066
1067         GEM_BUG_ON(vma->obj->base.write_domain & I915_GEM_DOMAIN_CPU);
1068
1069         obj = i915_gem_batch_pool_get(&eb->engine->batch_pool, PAGE_SIZE);
1070         if (IS_ERR(obj))
1071                 return PTR_ERR(obj);
1072
1073         cmd = i915_gem_object_pin_map(obj,
1074                                       cache->has_llc ?
1075                                       I915_MAP_FORCE_WB :
1076                                       I915_MAP_FORCE_WC);
1077         i915_gem_object_unpin_pages(obj);
1078         if (IS_ERR(cmd))
1079                 return PTR_ERR(cmd);
1080
1081         err = i915_gem_object_set_to_wc_domain(obj, false);
1082         if (err)
1083                 goto err_unmap;
1084
1085         batch = i915_vma_instance(obj, vma->vm, NULL);
1086         if (IS_ERR(batch)) {
1087                 err = PTR_ERR(batch);
1088                 goto err_unmap;
1089         }
1090
1091         err = i915_vma_pin(batch, 0, 0, PIN_USER | PIN_NONBLOCK);
1092         if (err)
1093                 goto err_unmap;
1094
1095         rq = i915_gem_request_alloc(eb->engine, eb->ctx);
1096         if (IS_ERR(rq)) {
1097                 err = PTR_ERR(rq);
1098                 goto err_unpin;
1099         }
1100
1101         err = i915_gem_request_await_object(rq, vma->obj, true);
1102         if (err)
1103                 goto err_request;
1104
1105         err = eb->engine->emit_flush(rq, EMIT_INVALIDATE);
1106         if (err)
1107                 goto err_request;
1108
1109         err = i915_switch_context(rq);
1110         if (err)
1111                 goto err_request;
1112
1113         err = eb->engine->emit_bb_start(rq,
1114                                         batch->node.start, PAGE_SIZE,
1115                                         cache->gen > 5 ? 0 : I915_DISPATCH_SECURE);
1116         if (err)
1117                 goto err_request;
1118
1119         GEM_BUG_ON(!reservation_object_test_signaled_rcu(batch->resv, true));
1120         i915_vma_move_to_active(batch, rq, 0);
1121         reservation_object_lock(batch->resv, NULL);
1122         reservation_object_add_excl_fence(batch->resv, &rq->fence);
1123         reservation_object_unlock(batch->resv);
1124         i915_vma_unpin(batch);
1125
1126         i915_vma_move_to_active(vma, rq, EXEC_OBJECT_WRITE);
1127         reservation_object_lock(vma->resv, NULL);
1128         reservation_object_add_excl_fence(vma->resv, &rq->fence);
1129         reservation_object_unlock(vma->resv);
1130
1131         rq->batch = batch;
1132
1133         cache->rq = rq;
1134         cache->rq_cmd = cmd;
1135         cache->rq_size = 0;
1136
1137         /* Return with batch mapping (cmd) still pinned */
1138         return 0;
1139
1140 err_request:
1141         i915_add_request(rq);
1142 err_unpin:
1143         i915_vma_unpin(batch);
1144 err_unmap:
1145         i915_gem_object_unpin_map(obj);
1146         return err;
1147 }
1148
1149 static u32 *reloc_gpu(struct i915_execbuffer *eb,
1150                       struct i915_vma *vma,
1151                       unsigned int len)
1152 {
1153         struct reloc_cache *cache = &eb->reloc_cache;
1154         u32 *cmd;
1155
1156         if (cache->rq_size > PAGE_SIZE/sizeof(u32) - (len + 1))
1157                 reloc_gpu_flush(cache);
1158
1159         if (unlikely(!cache->rq)) {
1160                 int err;
1161
1162                 err = __reloc_gpu_alloc(eb, vma, len);
1163                 if (unlikely(err))
1164                         return ERR_PTR(err);
1165         }
1166
1167         cmd = cache->rq_cmd + cache->rq_size;
1168         cache->rq_size += len;
1169
1170         return cmd;
1171 }
1172
1173 static u64
1174 relocate_entry(struct i915_vma *vma,
1175                const struct drm_i915_gem_relocation_entry *reloc,
1176                struct i915_execbuffer *eb,
1177                const struct i915_vma *target)
1178 {
1179         u64 offset = reloc->offset;
1180         u64 target_offset = relocation_target(reloc, target);
1181         bool wide = eb->reloc_cache.use_64bit_reloc;
1182         void *vaddr;
1183
1184         if (!eb->reloc_cache.vaddr &&
1185             (DBG_FORCE_RELOC == FORCE_GPU_RELOC ||
1186              !reservation_object_test_signaled_rcu(vma->resv, true)) &&
1187             __intel_engine_can_store_dword(eb->reloc_cache.gen,
1188                                            eb->engine->class)) {
1189                 const unsigned int gen = eb->reloc_cache.gen;
1190                 unsigned int len;
1191                 u32 *batch;
1192                 u64 addr;
1193
1194                 if (wide)
1195                         len = offset & 7 ? 8 : 5;
1196                 else if (gen >= 4)
1197                         len = 4;
1198                 else
1199                         len = 3;
1200
1201                 batch = reloc_gpu(eb, vma, len);
1202                 if (IS_ERR(batch))
1203                         goto repeat;
1204
1205                 addr = gen8_canonical_addr(vma->node.start + offset);
1206                 if (wide) {
1207                         if (offset & 7) {
1208                                 *batch++ = MI_STORE_DWORD_IMM_GEN4;
1209                                 *batch++ = lower_32_bits(addr);
1210                                 *batch++ = upper_32_bits(addr);
1211                                 *batch++ = lower_32_bits(target_offset);
1212
1213                                 addr = gen8_canonical_addr(addr + 4);
1214
1215                                 *batch++ = MI_STORE_DWORD_IMM_GEN4;
1216                                 *batch++ = lower_32_bits(addr);
1217                                 *batch++ = upper_32_bits(addr);
1218                                 *batch++ = upper_32_bits(target_offset);
1219                         } else {
1220                                 *batch++ = (MI_STORE_DWORD_IMM_GEN4 | (1 << 21)) + 1;
1221                                 *batch++ = lower_32_bits(addr);
1222                                 *batch++ = upper_32_bits(addr);
1223                                 *batch++ = lower_32_bits(target_offset);
1224                                 *batch++ = upper_32_bits(target_offset);
1225                         }
1226                 } else if (gen >= 6) {
1227                         *batch++ = MI_STORE_DWORD_IMM_GEN4;
1228                         *batch++ = 0;
1229                         *batch++ = addr;
1230                         *batch++ = target_offset;
1231                 } else if (gen >= 4) {
1232                         *batch++ = MI_STORE_DWORD_IMM_GEN4 | MI_USE_GGTT;
1233                         *batch++ = 0;
1234                         *batch++ = addr;
1235                         *batch++ = target_offset;
1236                 } else {
1237                         *batch++ = MI_STORE_DWORD_IMM | MI_MEM_VIRTUAL;
1238                         *batch++ = addr;
1239                         *batch++ = target_offset;
1240                 }
1241
1242                 goto out;
1243         }
1244
1245 repeat:
1246         vaddr = reloc_vaddr(vma->obj, &eb->reloc_cache, offset >> PAGE_SHIFT);
1247         if (IS_ERR(vaddr))
1248                 return PTR_ERR(vaddr);
1249
1250         clflush_write32(vaddr + offset_in_page(offset),
1251                         lower_32_bits(target_offset),
1252                         eb->reloc_cache.vaddr);
1253
1254         if (wide) {
1255                 offset += sizeof(u32);
1256                 target_offset >>= 32;
1257                 wide = false;
1258                 goto repeat;
1259         }
1260
1261 out:
1262         return target->node.start | UPDATE;
1263 }
1264
1265 static u64
1266 eb_relocate_entry(struct i915_execbuffer *eb,
1267                   struct i915_vma *vma,
1268                   const struct drm_i915_gem_relocation_entry *reloc)
1269 {
1270         struct i915_vma *target;
1271         int err;
1272
1273         /* we've already hold a reference to all valid objects */
1274         target = eb_get_vma(eb, reloc->target_handle);
1275         if (unlikely(!target))
1276                 return -ENOENT;
1277
1278         /* Validate that the target is in a valid r/w GPU domain */
1279         if (unlikely(reloc->write_domain & (reloc->write_domain - 1))) {
1280                 DRM_DEBUG("reloc with multiple write domains: "
1281                           "target %d offset %d "
1282                           "read %08x write %08x",
1283                           reloc->target_handle,
1284                           (int) reloc->offset,
1285                           reloc->read_domains,
1286                           reloc->write_domain);
1287                 return -EINVAL;
1288         }
1289         if (unlikely((reloc->write_domain | reloc->read_domains)
1290                      & ~I915_GEM_GPU_DOMAINS)) {
1291                 DRM_DEBUG("reloc with read/write non-GPU domains: "
1292                           "target %d offset %d "
1293                           "read %08x write %08x",
1294                           reloc->target_handle,
1295                           (int) reloc->offset,
1296                           reloc->read_domains,
1297                           reloc->write_domain);
1298                 return -EINVAL;
1299         }
1300
1301         if (reloc->write_domain) {
1302                 *target->exec_flags |= EXEC_OBJECT_WRITE;
1303
1304                 /*
1305                  * Sandybridge PPGTT errata: We need a global gtt mapping
1306                  * for MI and pipe_control writes because the gpu doesn't
1307                  * properly redirect them through the ppgtt for non_secure
1308                  * batchbuffers.
1309                  */
1310                 if (reloc->write_domain == I915_GEM_DOMAIN_INSTRUCTION &&
1311                     IS_GEN6(eb->i915)) {
1312                         err = i915_vma_bind(target, target->obj->cache_level,
1313                                             PIN_GLOBAL);
1314                         if (WARN_ONCE(err,
1315                                       "Unexpected failure to bind target VMA!"))
1316                                 return err;
1317                 }
1318         }
1319
1320         /*
1321          * If the relocation already has the right value in it, no
1322          * more work needs to be done.
1323          */
1324         if (!DBG_FORCE_RELOC &&
1325             gen8_canonical_addr(target->node.start) == reloc->presumed_offset)
1326                 return 0;
1327
1328         /* Check that the relocation address is valid... */
1329         if (unlikely(reloc->offset >
1330                      vma->size - (eb->reloc_cache.use_64bit_reloc ? 8 : 4))) {
1331                 DRM_DEBUG("Relocation beyond object bounds: "
1332                           "target %d offset %d size %d.\n",
1333                           reloc->target_handle,
1334                           (int)reloc->offset,
1335                           (int)vma->size);
1336                 return -EINVAL;
1337         }
1338         if (unlikely(reloc->offset & 3)) {
1339                 DRM_DEBUG("Relocation not 4-byte aligned: "
1340                           "target %d offset %d.\n",
1341                           reloc->target_handle,
1342                           (int)reloc->offset);
1343                 return -EINVAL;
1344         }
1345
1346         /*
1347          * If we write into the object, we need to force the synchronisation
1348          * barrier, either with an asynchronous clflush or if we executed the
1349          * patching using the GPU (though that should be serialised by the
1350          * timeline). To be completely sure, and since we are required to
1351          * do relocations we are already stalling, disable the user's opt
1352          * out of our synchronisation.
1353          */
1354         *vma->exec_flags &= ~EXEC_OBJECT_ASYNC;
1355
1356         /* and update the user's relocation entry */
1357         return relocate_entry(vma, reloc, eb, target);
1358 }
1359
1360 static int eb_relocate_vma(struct i915_execbuffer *eb, struct i915_vma *vma)
1361 {
1362 #define N_RELOC(x) ((x) / sizeof(struct drm_i915_gem_relocation_entry))
1363         struct drm_i915_gem_relocation_entry stack[N_RELOC(512)];
1364         struct drm_i915_gem_relocation_entry __user *urelocs;
1365         const struct drm_i915_gem_exec_object2 *entry = exec_entry(eb, vma);
1366         unsigned int remain;
1367
1368         urelocs = u64_to_user_ptr(entry->relocs_ptr);
1369         remain = entry->relocation_count;
1370         if (unlikely(remain > N_RELOC(ULONG_MAX)))
1371                 return -EINVAL;
1372
1373         /*
1374          * We must check that the entire relocation array is safe
1375          * to read. However, if the array is not writable the user loses
1376          * the updated relocation values.
1377          */
1378         if (unlikely(!access_ok(VERIFY_READ, urelocs, remain*sizeof(*urelocs))))
1379                 return -EFAULT;
1380
1381         do {
1382                 struct drm_i915_gem_relocation_entry *r = stack;
1383                 unsigned int count =
1384                         min_t(unsigned int, remain, ARRAY_SIZE(stack));
1385                 unsigned int copied;
1386
1387                 /*
1388                  * This is the fast path and we cannot handle a pagefault
1389                  * whilst holding the struct mutex lest the user pass in the
1390                  * relocations contained within a mmaped bo. For in such a case
1391                  * we, the page fault handler would call i915_gem_fault() and
1392                  * we would try to acquire the struct mutex again. Obviously
1393                  * this is bad and so lockdep complains vehemently.
1394                  */
1395                 pagefault_disable();
1396                 copied = __copy_from_user_inatomic(r, urelocs, count * sizeof(r[0]));
1397                 pagefault_enable();
1398                 if (unlikely(copied)) {
1399                         remain = -EFAULT;
1400                         goto out;
1401                 }
1402
1403                 remain -= count;
1404                 do {
1405                         u64 offset = eb_relocate_entry(eb, vma, r);
1406
1407                         if (likely(offset == 0)) {
1408                         } else if ((s64)offset < 0) {
1409                                 remain = (int)offset;
1410                                 goto out;
1411                         } else {
1412                                 /*
1413                                  * Note that reporting an error now
1414                                  * leaves everything in an inconsistent
1415                                  * state as we have *already* changed
1416                                  * the relocation value inside the
1417                                  * object. As we have not changed the
1418                                  * reloc.presumed_offset or will not
1419                                  * change the execobject.offset, on the
1420                                  * call we may not rewrite the value
1421                                  * inside the object, leaving it
1422                                  * dangling and causing a GPU hang. Unless
1423                                  * userspace dynamically rebuilds the
1424                                  * relocations on each execbuf rather than
1425                                  * presume a static tree.
1426                                  *
1427                                  * We did previously check if the relocations
1428                                  * were writable (access_ok), an error now
1429                                  * would be a strange race with mprotect,
1430                                  * having already demonstrated that we
1431                                  * can read from this userspace address.
1432                                  */
1433                                 offset = gen8_canonical_addr(offset & ~UPDATE);
1434                                 __put_user(offset,
1435                                            &urelocs[r-stack].presumed_offset);
1436                         }
1437                 } while (r++, --count);
1438                 urelocs += ARRAY_SIZE(stack);
1439         } while (remain);
1440 out:
1441         reloc_cache_reset(&eb->reloc_cache);
1442         return remain;
1443 }
1444
1445 static int
1446 eb_relocate_vma_slow(struct i915_execbuffer *eb, struct i915_vma *vma)
1447 {
1448         const struct drm_i915_gem_exec_object2 *entry = exec_entry(eb, vma);
1449         struct drm_i915_gem_relocation_entry *relocs =
1450                 u64_to_ptr(typeof(*relocs), entry->relocs_ptr);
1451         unsigned int i;
1452         int err;
1453
1454         for (i = 0; i < entry->relocation_count; i++) {
1455                 u64 offset = eb_relocate_entry(eb, vma, &relocs[i]);
1456
1457                 if ((s64)offset < 0) {
1458                         err = (int)offset;
1459                         goto err;
1460                 }
1461         }
1462         err = 0;
1463 err:
1464         reloc_cache_reset(&eb->reloc_cache);
1465         return err;
1466 }
1467
1468 static int check_relocations(const struct drm_i915_gem_exec_object2 *entry)
1469 {
1470         const char __user *addr, *end;
1471         unsigned long size;
1472         char __maybe_unused c;
1473
1474         size = entry->relocation_count;
1475         if (size == 0)
1476                 return 0;
1477
1478         if (size > N_RELOC(ULONG_MAX))
1479                 return -EINVAL;
1480
1481         addr = u64_to_user_ptr(entry->relocs_ptr);
1482         size *= sizeof(struct drm_i915_gem_relocation_entry);
1483         if (!access_ok(VERIFY_READ, addr, size))
1484                 return -EFAULT;
1485
1486         end = addr + size;
1487         for (; addr < end; addr += PAGE_SIZE) {
1488                 int err = __get_user(c, addr);
1489                 if (err)
1490                         return err;
1491         }
1492         return __get_user(c, end - 1);
1493 }
1494
1495 static int eb_copy_relocations(const struct i915_execbuffer *eb)
1496 {
1497         const unsigned int count = eb->buffer_count;
1498         unsigned int i;
1499         int err;
1500
1501         for (i = 0; i < count; i++) {
1502                 const unsigned int nreloc = eb->exec[i].relocation_count;
1503                 struct drm_i915_gem_relocation_entry __user *urelocs;
1504                 struct drm_i915_gem_relocation_entry *relocs;
1505                 unsigned long size;
1506                 unsigned long copied;
1507
1508                 if (nreloc == 0)
1509                         continue;
1510
1511                 err = check_relocations(&eb->exec[i]);
1512                 if (err)
1513                         goto err;
1514
1515                 urelocs = u64_to_user_ptr(eb->exec[i].relocs_ptr);
1516                 size = nreloc * sizeof(*relocs);
1517
1518                 relocs = kvmalloc_array(size, 1, GFP_KERNEL);
1519                 if (!relocs) {
1520                         kvfree(relocs);
1521                         err = -ENOMEM;
1522                         goto err;
1523                 }
1524
1525                 /* copy_from_user is limited to < 4GiB */
1526                 copied = 0;
1527                 do {
1528                         unsigned int len =
1529                                 min_t(u64, BIT_ULL(31), size - copied);
1530
1531                         if (__copy_from_user((char *)relocs + copied,
1532                                              (char __user *)urelocs + copied,
1533                                              len)) {
1534                                 kvfree(relocs);
1535                                 err = -EFAULT;
1536                                 goto err;
1537                         }
1538
1539                         copied += len;
1540                 } while (copied < size);
1541
1542                 /*
1543                  * As we do not update the known relocation offsets after
1544                  * relocating (due to the complexities in lock handling),
1545                  * we need to mark them as invalid now so that we force the
1546                  * relocation processing next time. Just in case the target
1547                  * object is evicted and then rebound into its old
1548                  * presumed_offset before the next execbuffer - if that
1549                  * happened we would make the mistake of assuming that the
1550                  * relocations were valid.
1551                  */
1552                 user_access_begin();
1553                 for (copied = 0; copied < nreloc; copied++)
1554                         unsafe_put_user(-1,
1555                                         &urelocs[copied].presumed_offset,
1556                                         end_user);
1557 end_user:
1558                 user_access_end();
1559
1560                 eb->exec[i].relocs_ptr = (uintptr_t)relocs;
1561         }
1562
1563         return 0;
1564
1565 err:
1566         while (i--) {
1567                 struct drm_i915_gem_relocation_entry *relocs =
1568                         u64_to_ptr(typeof(*relocs), eb->exec[i].relocs_ptr);
1569                 if (eb->exec[i].relocation_count)
1570                         kvfree(relocs);
1571         }
1572         return err;
1573 }
1574
1575 static int eb_prefault_relocations(const struct i915_execbuffer *eb)
1576 {
1577         const unsigned int count = eb->buffer_count;
1578         unsigned int i;
1579
1580         if (unlikely(i915.prefault_disable))
1581                 return 0;
1582
1583         for (i = 0; i < count; i++) {
1584                 int err;
1585
1586                 err = check_relocations(&eb->exec[i]);
1587                 if (err)
1588                         return err;
1589         }
1590
1591         return 0;
1592 }
1593
1594 static noinline int eb_relocate_slow(struct i915_execbuffer *eb)
1595 {
1596         struct drm_device *dev = &eb->i915->drm;
1597         bool have_copy = false;
1598         struct i915_vma *vma;
1599         int err = 0;
1600
1601 repeat:
1602         if (signal_pending(current)) {
1603                 err = -ERESTARTSYS;
1604                 goto out;
1605         }
1606
1607         /* We may process another execbuffer during the unlock... */
1608         eb_reset_vmas(eb);
1609         mutex_unlock(&dev->struct_mutex);
1610
1611         /*
1612          * We take 3 passes through the slowpatch.
1613          *
1614          * 1 - we try to just prefault all the user relocation entries and
1615          * then attempt to reuse the atomic pagefault disabled fast path again.
1616          *
1617          * 2 - we copy the user entries to a local buffer here outside of the
1618          * local and allow ourselves to wait upon any rendering before
1619          * relocations
1620          *
1621          * 3 - we already have a local copy of the relocation entries, but
1622          * were interrupted (EAGAIN) whilst waiting for the objects, try again.
1623          */
1624         if (!err) {
1625                 err = eb_prefault_relocations(eb);
1626         } else if (!have_copy) {
1627                 err = eb_copy_relocations(eb);
1628                 have_copy = err == 0;
1629         } else {
1630                 cond_resched();
1631                 err = 0;
1632         }
1633         if (err) {
1634                 mutex_lock(&dev->struct_mutex);
1635                 goto out;
1636         }
1637
1638         /* A frequent cause for EAGAIN are currently unavailable client pages */
1639         flush_workqueue(eb->i915->mm.userptr_wq);
1640
1641         err = i915_mutex_lock_interruptible(dev);
1642         if (err) {
1643                 mutex_lock(&dev->struct_mutex);
1644                 goto out;
1645         }
1646
1647         /* reacquire the objects */
1648         err = eb_lookup_vmas(eb);
1649         if (err)
1650                 goto err;
1651
1652         GEM_BUG_ON(!eb->batch);
1653
1654         list_for_each_entry(vma, &eb->relocs, reloc_link) {
1655                 if (!have_copy) {
1656                         pagefault_disable();
1657                         err = eb_relocate_vma(eb, vma);
1658                         pagefault_enable();
1659                         if (err)
1660                                 goto repeat;
1661                 } else {
1662                         err = eb_relocate_vma_slow(eb, vma);
1663                         if (err)
1664                                 goto err;
1665                 }
1666         }
1667
1668         /*
1669          * Leave the user relocations as are, this is the painfully slow path,
1670          * and we want to avoid the complication of dropping the lock whilst
1671          * having buffers reserved in the aperture and so causing spurious
1672          * ENOSPC for random operations.
1673          */
1674
1675 err:
1676         if (err == -EAGAIN)
1677                 goto repeat;
1678
1679 out:
1680         if (have_copy) {
1681                 const unsigned int count = eb->buffer_count;
1682                 unsigned int i;
1683
1684                 for (i = 0; i < count; i++) {
1685                         const struct drm_i915_gem_exec_object2 *entry =
1686                                 &eb->exec[i];
1687                         struct drm_i915_gem_relocation_entry *relocs;
1688
1689                         if (!entry->relocation_count)
1690                                 continue;
1691
1692                         relocs = u64_to_ptr(typeof(*relocs), entry->relocs_ptr);
1693                         kvfree(relocs);
1694                 }
1695         }
1696
1697         return err;
1698 }
1699
1700 static int eb_relocate(struct i915_execbuffer *eb)
1701 {
1702         if (eb_lookup_vmas(eb))
1703                 goto slow;
1704
1705         /* The objects are in their final locations, apply the relocations. */
1706         if (eb->args->flags & __EXEC_HAS_RELOC) {
1707                 struct i915_vma *vma;
1708
1709                 list_for_each_entry(vma, &eb->relocs, reloc_link) {
1710                         if (eb_relocate_vma(eb, vma))
1711                                 goto slow;
1712                 }
1713         }
1714
1715         return 0;
1716
1717 slow:
1718         return eb_relocate_slow(eb);
1719 }
1720
1721 static void eb_export_fence(struct i915_vma *vma,
1722                             struct drm_i915_gem_request *req,
1723                             unsigned int flags)
1724 {
1725         struct reservation_object *resv = vma->resv;
1726
1727         /*
1728          * Ignore errors from failing to allocate the new fence, we can't
1729          * handle an error right now. Worst case should be missed
1730          * synchronisation leading to rendering corruption.
1731          */
1732         reservation_object_lock(resv, NULL);
1733         if (flags & EXEC_OBJECT_WRITE)
1734                 reservation_object_add_excl_fence(resv, &req->fence);
1735         else if (reservation_object_reserve_shared(resv) == 0)
1736                 reservation_object_add_shared_fence(resv, &req->fence);
1737         reservation_object_unlock(resv);
1738 }
1739
1740 static int eb_move_to_gpu(struct i915_execbuffer *eb)
1741 {
1742         const unsigned int count = eb->buffer_count;
1743         unsigned int i;
1744         int err;
1745
1746         for (i = 0; i < count; i++) {
1747                 unsigned int flags = eb->flags[i];
1748                 struct i915_vma *vma = eb->vma[i];
1749                 struct drm_i915_gem_object *obj = vma->obj;
1750
1751                 if (flags & EXEC_OBJECT_CAPTURE) {
1752                         struct i915_gem_capture_list *capture;
1753
1754                         capture = kmalloc(sizeof(*capture), GFP_KERNEL);
1755                         if (unlikely(!capture))
1756                                 return -ENOMEM;
1757
1758                         capture->next = eb->request->capture_list;
1759                         capture->vma = eb->vma[i];
1760                         eb->request->capture_list = capture;
1761                 }
1762
1763                 /*
1764                  * If the GPU is not _reading_ through the CPU cache, we need
1765                  * to make sure that any writes (both previous GPU writes from
1766                  * before a change in snooping levels and normal CPU writes)
1767                  * caught in that cache are flushed to main memory.
1768                  *
1769                  * We want to say
1770                  *   obj->cache_dirty &&
1771                  *   !(obj->cache_coherent & I915_BO_CACHE_COHERENT_FOR_READ)
1772                  * but gcc's optimiser doesn't handle that as well and emits
1773                  * two jumps instead of one. Maybe one day...
1774                  */
1775                 if (unlikely(obj->cache_dirty & ~obj->cache_coherent)) {
1776                         if (i915_gem_clflush_object(obj, 0))
1777                                 flags &= ~EXEC_OBJECT_ASYNC;
1778                 }
1779
1780                 if (flags & EXEC_OBJECT_ASYNC)
1781                         continue;
1782
1783                 err = i915_gem_request_await_object
1784                         (eb->request, obj, flags & EXEC_OBJECT_WRITE);
1785                 if (err)
1786                         return err;
1787         }
1788
1789         for (i = 0; i < count; i++) {
1790                 unsigned int flags = eb->flags[i];
1791                 struct i915_vma *vma = eb->vma[i];
1792
1793                 i915_vma_move_to_active(vma, eb->request, flags);
1794                 eb_export_fence(vma, eb->request, flags);
1795
1796                 __eb_unreserve_vma(vma, flags);
1797                 vma->exec_flags = NULL;
1798
1799                 if (unlikely(flags & __EXEC_OBJECT_HAS_REF))
1800                         i915_vma_put(vma);
1801         }
1802         eb->exec = NULL;
1803
1804         /* Unconditionally flush any chipset caches (for streaming writes). */
1805         i915_gem_chipset_flush(eb->i915);
1806
1807         /* Unconditionally invalidate GPU caches and TLBs. */
1808         return eb->engine->emit_flush(eb->request, EMIT_INVALIDATE);
1809 }
1810
1811 static bool i915_gem_check_execbuffer(struct drm_i915_gem_execbuffer2 *exec)
1812 {
1813         if (exec->flags & __I915_EXEC_ILLEGAL_FLAGS)
1814                 return false;
1815
1816         /* Kernel clipping was a DRI1 misfeature */
1817         if (!(exec->flags & I915_EXEC_FENCE_ARRAY)) {
1818                 if (exec->num_cliprects || exec->cliprects_ptr)
1819                         return false;
1820         }
1821
1822         if (exec->DR4 == 0xffffffff) {
1823                 DRM_DEBUG("UXA submitting garbage DR4, fixing up\n");
1824                 exec->DR4 = 0;
1825         }
1826         if (exec->DR1 || exec->DR4)
1827                 return false;
1828
1829         if ((exec->batch_start_offset | exec->batch_len) & 0x7)
1830                 return false;
1831
1832         return true;
1833 }
1834
1835 void i915_vma_move_to_active(struct i915_vma *vma,
1836                              struct drm_i915_gem_request *req,
1837                              unsigned int flags)
1838 {
1839         struct drm_i915_gem_object *obj = vma->obj;
1840         const unsigned int idx = req->engine->id;
1841
1842         lockdep_assert_held(&req->i915->drm.struct_mutex);
1843         GEM_BUG_ON(!drm_mm_node_allocated(&vma->node));
1844
1845         /*
1846          * Add a reference if we're newly entering the active list.
1847          * The order in which we add operations to the retirement queue is
1848          * vital here: mark_active adds to the start of the callback list,
1849          * such that subsequent callbacks are called first. Therefore we
1850          * add the active reference first and queue for it to be dropped
1851          * *last*.
1852          */
1853         if (!i915_vma_is_active(vma))
1854                 obj->active_count++;
1855         i915_vma_set_active(vma, idx);
1856         i915_gem_active_set(&vma->last_read[idx], req);
1857         list_move_tail(&vma->vm_link, &vma->vm->active_list);
1858
1859         obj->base.write_domain = 0;
1860         if (flags & EXEC_OBJECT_WRITE) {
1861                 obj->base.write_domain = I915_GEM_DOMAIN_RENDER;
1862
1863                 if (intel_fb_obj_invalidate(obj, ORIGIN_CS))
1864                         i915_gem_active_set(&obj->frontbuffer_write, req);
1865
1866                 obj->base.read_domains = 0;
1867         }
1868         obj->base.read_domains |= I915_GEM_GPU_DOMAINS;
1869
1870         if (flags & EXEC_OBJECT_NEEDS_FENCE)
1871                 i915_gem_active_set(&vma->last_fence, req);
1872 }
1873
1874 static int i915_reset_gen7_sol_offsets(struct drm_i915_gem_request *req)
1875 {
1876         u32 *cs;
1877         int i;
1878
1879         if (!IS_GEN7(req->i915) || req->engine->id != RCS) {
1880                 DRM_DEBUG("sol reset is gen7/rcs only\n");
1881                 return -EINVAL;
1882         }
1883
1884         cs = intel_ring_begin(req, 4 * 2 + 2);
1885         if (IS_ERR(cs))
1886                 return PTR_ERR(cs);
1887
1888         *cs++ = MI_LOAD_REGISTER_IMM(4);
1889         for (i = 0; i < 4; i++) {
1890                 *cs++ = i915_mmio_reg_offset(GEN7_SO_WRITE_OFFSET(i));
1891                 *cs++ = 0;
1892         }
1893         *cs++ = MI_NOOP;
1894         intel_ring_advance(req, cs);
1895
1896         return 0;
1897 }
1898
1899 static struct i915_vma *eb_parse(struct i915_execbuffer *eb, bool is_master)
1900 {
1901         struct drm_i915_gem_object *shadow_batch_obj;
1902         struct i915_vma *vma;
1903         int err;
1904
1905         shadow_batch_obj = i915_gem_batch_pool_get(&eb->engine->batch_pool,
1906                                                    PAGE_ALIGN(eb->batch_len));
1907         if (IS_ERR(shadow_batch_obj))
1908                 return ERR_CAST(shadow_batch_obj);
1909
1910         err = intel_engine_cmd_parser(eb->engine,
1911                                       eb->batch->obj,
1912                                       shadow_batch_obj,
1913                                       eb->batch_start_offset,
1914                                       eb->batch_len,
1915                                       is_master);
1916         if (err) {
1917                 if (err == -EACCES) /* unhandled chained batch */
1918                         vma = NULL;
1919                 else
1920                         vma = ERR_PTR(err);
1921                 goto out;
1922         }
1923
1924         vma = i915_gem_object_ggtt_pin(shadow_batch_obj, NULL, 0, 0, 0);
1925         if (IS_ERR(vma))
1926                 goto out;
1927
1928         eb->vma[eb->buffer_count] = i915_vma_get(vma);
1929         eb->flags[eb->buffer_count] =
1930                 __EXEC_OBJECT_HAS_PIN | __EXEC_OBJECT_HAS_REF;
1931         vma->exec_flags = &eb->flags[eb->buffer_count];
1932         eb->buffer_count++;
1933
1934 out:
1935         i915_gem_object_unpin_pages(shadow_batch_obj);
1936         return vma;
1937 }
1938
1939 static void
1940 add_to_client(struct drm_i915_gem_request *req, struct drm_file *file)
1941 {
1942         req->file_priv = file->driver_priv;
1943         list_add_tail(&req->client_link, &req->file_priv->mm.request_list);
1944 }
1945
1946 static int eb_submit(struct i915_execbuffer *eb)
1947 {
1948         int err;
1949
1950         err = eb_move_to_gpu(eb);
1951         if (err)
1952                 return err;
1953
1954         err = i915_switch_context(eb->request);
1955         if (err)
1956                 return err;
1957
1958         if (eb->args->flags & I915_EXEC_GEN7_SOL_RESET) {
1959                 err = i915_reset_gen7_sol_offsets(eb->request);
1960                 if (err)
1961                         return err;
1962         }
1963
1964         err = eb->engine->emit_bb_start(eb->request,
1965                                         eb->batch->node.start +
1966                                         eb->batch_start_offset,
1967                                         eb->batch_len,
1968                                         eb->batch_flags);
1969         if (err)
1970                 return err;
1971
1972         return 0;
1973 }
1974
1975 /**
1976  * Find one BSD ring to dispatch the corresponding BSD command.
1977  * The engine index is returned.
1978  */
1979 static unsigned int
1980 gen8_dispatch_bsd_engine(struct drm_i915_private *dev_priv,
1981                          struct drm_file *file)
1982 {
1983         struct drm_i915_file_private *file_priv = file->driver_priv;
1984
1985         /* Check whether the file_priv has already selected one ring. */
1986         if ((int)file_priv->bsd_engine < 0)
1987                 file_priv->bsd_engine = atomic_fetch_xor(1,
1988                          &dev_priv->mm.bsd_engine_dispatch_index);
1989
1990         return file_priv->bsd_engine;
1991 }
1992
1993 #define I915_USER_RINGS (4)
1994
1995 static const enum intel_engine_id user_ring_map[I915_USER_RINGS + 1] = {
1996         [I915_EXEC_DEFAULT]     = RCS,
1997         [I915_EXEC_RENDER]      = RCS,
1998         [I915_EXEC_BLT]         = BCS,
1999         [I915_EXEC_BSD]         = VCS,
2000         [I915_EXEC_VEBOX]       = VECS
2001 };
2002
2003 static struct intel_engine_cs *
2004 eb_select_engine(struct drm_i915_private *dev_priv,
2005                  struct drm_file *file,
2006                  struct drm_i915_gem_execbuffer2 *args)
2007 {
2008         unsigned int user_ring_id = args->flags & I915_EXEC_RING_MASK;
2009         struct intel_engine_cs *engine;
2010
2011         if (user_ring_id > I915_USER_RINGS) {
2012                 DRM_DEBUG("execbuf with unknown ring: %u\n", user_ring_id);
2013                 return NULL;
2014         }
2015
2016         if ((user_ring_id != I915_EXEC_BSD) &&
2017             ((args->flags & I915_EXEC_BSD_MASK) != 0)) {
2018                 DRM_DEBUG("execbuf with non bsd ring but with invalid "
2019                           "bsd dispatch flags: %d\n", (int)(args->flags));
2020                 return NULL;
2021         }
2022
2023         if (user_ring_id == I915_EXEC_BSD && HAS_BSD2(dev_priv)) {
2024                 unsigned int bsd_idx = args->flags & I915_EXEC_BSD_MASK;
2025
2026                 if (bsd_idx == I915_EXEC_BSD_DEFAULT) {
2027                         bsd_idx = gen8_dispatch_bsd_engine(dev_priv, file);
2028                 } else if (bsd_idx >= I915_EXEC_BSD_RING1 &&
2029                            bsd_idx <= I915_EXEC_BSD_RING2) {
2030                         bsd_idx >>= I915_EXEC_BSD_SHIFT;
2031                         bsd_idx--;
2032                 } else {
2033                         DRM_DEBUG("execbuf with unknown bsd ring: %u\n",
2034                                   bsd_idx);
2035                         return NULL;
2036                 }
2037
2038                 engine = dev_priv->engine[_VCS(bsd_idx)];
2039         } else {
2040                 engine = dev_priv->engine[user_ring_map[user_ring_id]];
2041         }
2042
2043         if (!engine) {
2044                 DRM_DEBUG("execbuf with invalid ring: %u\n", user_ring_id);
2045                 return NULL;
2046         }
2047
2048         return engine;
2049 }
2050
2051 static void
2052 __free_fence_array(struct drm_syncobj **fences, unsigned int n)
2053 {
2054         while (n--)
2055                 drm_syncobj_put(ptr_mask_bits(fences[n], 2));
2056         kvfree(fences);
2057 }
2058
2059 static struct drm_syncobj **
2060 get_fence_array(struct drm_i915_gem_execbuffer2 *args,
2061                 struct drm_file *file)
2062 {
2063         const unsigned int nfences = args->num_cliprects;
2064         struct drm_i915_gem_exec_fence __user *user;
2065         struct drm_syncobj **fences;
2066         unsigned int n;
2067         int err;
2068
2069         if (!(args->flags & I915_EXEC_FENCE_ARRAY))
2070                 return NULL;
2071
2072         if (nfences > SIZE_MAX / sizeof(*fences))
2073                 return ERR_PTR(-EINVAL);
2074
2075         user = u64_to_user_ptr(args->cliprects_ptr);
2076         if (!access_ok(VERIFY_READ, user, nfences * 2 * sizeof(u32)))
2077                 return ERR_PTR(-EFAULT);
2078
2079         fences = kvmalloc_array(args->num_cliprects, sizeof(*fences),
2080                                 __GFP_NOWARN | GFP_KERNEL);
2081         if (!fences)
2082                 return ERR_PTR(-ENOMEM);
2083
2084         for (n = 0; n < nfences; n++) {
2085                 struct drm_i915_gem_exec_fence fence;
2086                 struct drm_syncobj *syncobj;
2087
2088                 if (__copy_from_user(&fence, user++, sizeof(fence))) {
2089                         err = -EFAULT;
2090                         goto err;
2091                 }
2092
2093                 syncobj = drm_syncobj_find(file, fence.handle);
2094                 if (!syncobj) {
2095                         DRM_DEBUG("Invalid syncobj handle provided\n");
2096                         err = -ENOENT;
2097                         goto err;
2098                 }
2099
2100                 fences[n] = ptr_pack_bits(syncobj, fence.flags, 2);
2101         }
2102
2103         return fences;
2104
2105 err:
2106         __free_fence_array(fences, n);
2107         return ERR_PTR(err);
2108 }
2109
2110 static void
2111 put_fence_array(struct drm_i915_gem_execbuffer2 *args,
2112                 struct drm_syncobj **fences)
2113 {
2114         if (fences)
2115                 __free_fence_array(fences, args->num_cliprects);
2116 }
2117
2118 static int
2119 await_fence_array(struct i915_execbuffer *eb,
2120                   struct drm_syncobj **fences)
2121 {
2122         const unsigned int nfences = eb->args->num_cliprects;
2123         unsigned int n;
2124         int err;
2125
2126         for (n = 0; n < nfences; n++) {
2127                 struct drm_syncobj *syncobj;
2128                 struct dma_fence *fence;
2129                 unsigned int flags;
2130
2131                 syncobj = ptr_unpack_bits(fences[n], &flags, 2);
2132                 if (!(flags & I915_EXEC_FENCE_WAIT))
2133                         continue;
2134
2135                 fence = drm_syncobj_fence_get(syncobj);
2136                 if (!fence)
2137                         return -EINVAL;
2138
2139                 err = i915_gem_request_await_dma_fence(eb->request, fence);
2140                 dma_fence_put(fence);
2141                 if (err < 0)
2142                         return err;
2143         }
2144
2145         return 0;
2146 }
2147
2148 static void
2149 signal_fence_array(struct i915_execbuffer *eb,
2150                    struct drm_syncobj **fences)
2151 {
2152         const unsigned int nfences = eb->args->num_cliprects;
2153         struct dma_fence * const fence = &eb->request->fence;
2154         unsigned int n;
2155
2156         for (n = 0; n < nfences; n++) {
2157                 struct drm_syncobj *syncobj;
2158                 unsigned int flags;
2159
2160                 syncobj = ptr_unpack_bits(fences[n], &flags, 2);
2161                 if (!(flags & I915_EXEC_FENCE_SIGNAL))
2162                         continue;
2163
2164                 drm_syncobj_replace_fence(syncobj, fence);
2165         }
2166 }
2167
2168 static int
2169 i915_gem_do_execbuffer(struct drm_device *dev,
2170                        struct drm_file *file,
2171                        struct drm_i915_gem_execbuffer2 *args,
2172                        struct drm_i915_gem_exec_object2 *exec,
2173                        struct drm_syncobj **fences)
2174 {
2175         struct i915_execbuffer eb;
2176         struct dma_fence *in_fence = NULL;
2177         struct sync_file *out_fence = NULL;
2178         int out_fence_fd = -1;
2179         int err;
2180
2181         BUILD_BUG_ON(__EXEC_OBJECT_INTERNAL_FLAGS &
2182                      ~__EXEC_OBJECT_UNKNOWN_FLAGS);
2183
2184         eb.i915 = to_i915(dev);
2185         eb.file = file;
2186         eb.args = args;
2187         if (DBG_FORCE_RELOC || !(args->flags & I915_EXEC_NO_RELOC))
2188                 args->flags |= __EXEC_HAS_RELOC;
2189
2190         eb.exec = exec;
2191         eb.vma = (struct i915_vma **)(exec + args->buffer_count + 1);
2192         eb.vma[0] = NULL;
2193         eb.flags = (unsigned int *)(eb.vma + args->buffer_count + 1);
2194
2195         eb.invalid_flags = __EXEC_OBJECT_UNKNOWN_FLAGS;
2196         if (USES_FULL_PPGTT(eb.i915))
2197                 eb.invalid_flags |= EXEC_OBJECT_NEEDS_GTT;
2198         reloc_cache_init(&eb.reloc_cache, eb.i915);
2199
2200         eb.buffer_count = args->buffer_count;
2201         eb.batch_start_offset = args->batch_start_offset;
2202         eb.batch_len = args->batch_len;
2203
2204         eb.batch_flags = 0;
2205         if (args->flags & I915_EXEC_SECURE) {
2206                 if (!drm_is_current_master(file) || !capable(CAP_SYS_ADMIN))
2207                     return -EPERM;
2208
2209                 eb.batch_flags |= I915_DISPATCH_SECURE;
2210         }
2211         if (args->flags & I915_EXEC_IS_PINNED)
2212                 eb.batch_flags |= I915_DISPATCH_PINNED;
2213
2214         eb.engine = eb_select_engine(eb.i915, file, args);
2215         if (!eb.engine)
2216                 return -EINVAL;
2217
2218         if (args->flags & I915_EXEC_RESOURCE_STREAMER) {
2219                 if (!HAS_RESOURCE_STREAMER(eb.i915)) {
2220                         DRM_DEBUG("RS is only allowed for Haswell, Gen8 and above\n");
2221                         return -EINVAL;
2222                 }
2223                 if (eb.engine->id != RCS) {
2224                         DRM_DEBUG("RS is not available on %s\n",
2225                                  eb.engine->name);
2226                         return -EINVAL;
2227                 }
2228
2229                 eb.batch_flags |= I915_DISPATCH_RS;
2230         }
2231
2232         if (args->flags & I915_EXEC_FENCE_IN) {
2233                 in_fence = sync_file_get_fence(lower_32_bits(args->rsvd2));
2234                 if (!in_fence)
2235                         return -EINVAL;
2236         }
2237
2238         if (args->flags & I915_EXEC_FENCE_OUT) {
2239                 out_fence_fd = get_unused_fd_flags(O_CLOEXEC);
2240                 if (out_fence_fd < 0) {
2241                         err = out_fence_fd;
2242                         goto err_in_fence;
2243                 }
2244         }
2245
2246         err = eb_create(&eb);
2247         if (err)
2248                 goto err_out_fence;
2249
2250         GEM_BUG_ON(!eb.lut_size);
2251
2252         err = eb_select_context(&eb);
2253         if (unlikely(err))
2254                 goto err_destroy;
2255
2256         /*
2257          * Take a local wakeref for preparing to dispatch the execbuf as
2258          * we expect to access the hardware fairly frequently in the
2259          * process. Upon first dispatch, we acquire another prolonged
2260          * wakeref that we hold until the GPU has been idle for at least
2261          * 100ms.
2262          */
2263         intel_runtime_pm_get(eb.i915);
2264
2265         err = i915_mutex_lock_interruptible(dev);
2266         if (err)
2267                 goto err_rpm;
2268
2269         err = eb_relocate(&eb);
2270         if (err) {
2271                 /*
2272                  * If the user expects the execobject.offset and
2273                  * reloc.presumed_offset to be an exact match,
2274                  * as for using NO_RELOC, then we cannot update
2275                  * the execobject.offset until we have completed
2276                  * relocation.
2277                  */
2278                 args->flags &= ~__EXEC_HAS_RELOC;
2279                 goto err_vma;
2280         }
2281
2282         if (unlikely(*eb.batch->exec_flags & EXEC_OBJECT_WRITE)) {
2283                 DRM_DEBUG("Attempting to use self-modifying batch buffer\n");
2284                 err = -EINVAL;
2285                 goto err_vma;
2286         }
2287         if (eb.batch_start_offset > eb.batch->size ||
2288             eb.batch_len > eb.batch->size - eb.batch_start_offset) {
2289                 DRM_DEBUG("Attempting to use out-of-bounds batch\n");
2290                 err = -EINVAL;
2291                 goto err_vma;
2292         }
2293
2294         if (eb.engine->needs_cmd_parser && eb.batch_len) {
2295                 struct i915_vma *vma;
2296
2297                 vma = eb_parse(&eb, drm_is_current_master(file));
2298                 if (IS_ERR(vma)) {
2299                         err = PTR_ERR(vma);
2300                         goto err_vma;
2301                 }
2302
2303                 if (vma) {
2304                         /*
2305                          * Batch parsed and accepted:
2306                          *
2307                          * Set the DISPATCH_SECURE bit to remove the NON_SECURE
2308                          * bit from MI_BATCH_BUFFER_START commands issued in
2309                          * the dispatch_execbuffer implementations. We
2310                          * specifically don't want that set on batches the
2311                          * command parser has accepted.
2312                          */
2313                         eb.batch_flags |= I915_DISPATCH_SECURE;
2314                         eb.batch_start_offset = 0;
2315                         eb.batch = vma;
2316                 }
2317         }
2318
2319         if (eb.batch_len == 0)
2320                 eb.batch_len = eb.batch->size - eb.batch_start_offset;
2321
2322         /*
2323          * snb/ivb/vlv conflate the "batch in ppgtt" bit with the "non-secure
2324          * batch" bit. Hence we need to pin secure batches into the global gtt.
2325          * hsw should have this fixed, but bdw mucks it up again. */
2326         if (eb.batch_flags & I915_DISPATCH_SECURE) {
2327                 struct i915_vma *vma;
2328
2329                 /*
2330                  * So on first glance it looks freaky that we pin the batch here
2331                  * outside of the reservation loop. But:
2332                  * - The batch is already pinned into the relevant ppgtt, so we
2333                  *   already have the backing storage fully allocated.
2334                  * - No other BO uses the global gtt (well contexts, but meh),
2335                  *   so we don't really have issues with multiple objects not
2336                  *   fitting due to fragmentation.
2337                  * So this is actually safe.
2338                  */
2339                 vma = i915_gem_object_ggtt_pin(eb.batch->obj, NULL, 0, 0, 0);
2340                 if (IS_ERR(vma)) {
2341                         err = PTR_ERR(vma);
2342                         goto err_vma;
2343                 }
2344
2345                 eb.batch = vma;
2346         }
2347
2348         /* All GPU relocation batches must be submitted prior to the user rq */
2349         GEM_BUG_ON(eb.reloc_cache.rq);
2350
2351         /* Allocate a request for this batch buffer nice and early. */
2352         eb.request = i915_gem_request_alloc(eb.engine, eb.ctx);
2353         if (IS_ERR(eb.request)) {
2354                 err = PTR_ERR(eb.request);
2355                 goto err_batch_unpin;
2356         }
2357
2358         if (in_fence) {
2359                 err = i915_gem_request_await_dma_fence(eb.request, in_fence);
2360                 if (err < 0)
2361                         goto err_request;
2362         }
2363
2364         if (fences) {
2365                 err = await_fence_array(&eb, fences);
2366                 if (err)
2367                         goto err_request;
2368         }
2369
2370         if (out_fence_fd != -1) {
2371                 out_fence = sync_file_create(&eb.request->fence);
2372                 if (!out_fence) {
2373                         err = -ENOMEM;
2374                         goto err_request;
2375                 }
2376         }
2377
2378         /*
2379          * Whilst this request exists, batch_obj will be on the
2380          * active_list, and so will hold the active reference. Only when this
2381          * request is retired will the the batch_obj be moved onto the
2382          * inactive_list and lose its active reference. Hence we do not need
2383          * to explicitly hold another reference here.
2384          */
2385         eb.request->batch = eb.batch;
2386
2387         trace_i915_gem_request_queue(eb.request, eb.batch_flags);
2388         err = eb_submit(&eb);
2389 err_request:
2390         __i915_add_request(eb.request, err == 0);
2391         add_to_client(eb.request, file);
2392
2393         if (fences)
2394                 signal_fence_array(&eb, fences);
2395
2396         if (out_fence) {
2397                 if (err == 0) {
2398                         fd_install(out_fence_fd, out_fence->file);
2399                         args->rsvd2 &= GENMASK_ULL(0, 31); /* keep in-fence */
2400                         args->rsvd2 |= (u64)out_fence_fd << 32;
2401                         out_fence_fd = -1;
2402                 } else {
2403                         fput(out_fence->file);
2404                 }
2405         }
2406
2407 err_batch_unpin:
2408         if (eb.batch_flags & I915_DISPATCH_SECURE)
2409                 i915_vma_unpin(eb.batch);
2410 err_vma:
2411         if (eb.exec)
2412                 eb_release_vmas(&eb);
2413         mutex_unlock(&dev->struct_mutex);
2414 err_rpm:
2415         intel_runtime_pm_put(eb.i915);
2416         i915_gem_context_put(eb.ctx);
2417 err_destroy:
2418         eb_destroy(&eb);
2419 err_out_fence:
2420         if (out_fence_fd != -1)
2421                 put_unused_fd(out_fence_fd);
2422 err_in_fence:
2423         dma_fence_put(in_fence);
2424         return err;
2425 }
2426
2427 /*
2428  * Legacy execbuffer just creates an exec2 list from the original exec object
2429  * list array and passes it to the real function.
2430  */
2431 int
2432 i915_gem_execbuffer(struct drm_device *dev, void *data,
2433                     struct drm_file *file)
2434 {
2435         const size_t sz = (sizeof(struct drm_i915_gem_exec_object2) +
2436                            sizeof(struct i915_vma *) +
2437                            sizeof(unsigned int));
2438         struct drm_i915_gem_execbuffer *args = data;
2439         struct drm_i915_gem_execbuffer2 exec2;
2440         struct drm_i915_gem_exec_object *exec_list = NULL;
2441         struct drm_i915_gem_exec_object2 *exec2_list = NULL;
2442         unsigned int i;
2443         int err;
2444
2445         if (args->buffer_count < 1 || args->buffer_count > SIZE_MAX / sz - 1) {
2446                 DRM_DEBUG("execbuf2 with %d buffers\n", args->buffer_count);
2447                 return -EINVAL;
2448         }
2449
2450         exec2.buffers_ptr = args->buffers_ptr;
2451         exec2.buffer_count = args->buffer_count;
2452         exec2.batch_start_offset = args->batch_start_offset;
2453         exec2.batch_len = args->batch_len;
2454         exec2.DR1 = args->DR1;
2455         exec2.DR4 = args->DR4;
2456         exec2.num_cliprects = args->num_cliprects;
2457         exec2.cliprects_ptr = args->cliprects_ptr;
2458         exec2.flags = I915_EXEC_RENDER;
2459         i915_execbuffer2_set_context_id(exec2, 0);
2460
2461         if (!i915_gem_check_execbuffer(&exec2))
2462                 return -EINVAL;
2463
2464         /* Copy in the exec list from userland */
2465         exec_list = kvmalloc_array(args->buffer_count, sizeof(*exec_list),
2466                                    __GFP_NOWARN | GFP_KERNEL);
2467         exec2_list = kvmalloc_array(args->buffer_count + 1, sz,
2468                                     __GFP_NOWARN | GFP_KERNEL);
2469         if (exec_list == NULL || exec2_list == NULL) {
2470                 DRM_DEBUG("Failed to allocate exec list for %d buffers\n",
2471                           args->buffer_count);
2472                 kvfree(exec_list);
2473                 kvfree(exec2_list);
2474                 return -ENOMEM;
2475         }
2476         err = copy_from_user(exec_list,
2477                              u64_to_user_ptr(args->buffers_ptr),
2478                              sizeof(*exec_list) * args->buffer_count);
2479         if (err) {
2480                 DRM_DEBUG("copy %d exec entries failed %d\n",
2481                           args->buffer_count, err);
2482                 kvfree(exec_list);
2483                 kvfree(exec2_list);
2484                 return -EFAULT;
2485         }
2486
2487         for (i = 0; i < args->buffer_count; i++) {
2488                 exec2_list[i].handle = exec_list[i].handle;
2489                 exec2_list[i].relocation_count = exec_list[i].relocation_count;
2490                 exec2_list[i].relocs_ptr = exec_list[i].relocs_ptr;
2491                 exec2_list[i].alignment = exec_list[i].alignment;
2492                 exec2_list[i].offset = exec_list[i].offset;
2493                 if (INTEL_GEN(to_i915(dev)) < 4)
2494                         exec2_list[i].flags = EXEC_OBJECT_NEEDS_FENCE;
2495                 else
2496                         exec2_list[i].flags = 0;
2497         }
2498
2499         err = i915_gem_do_execbuffer(dev, file, &exec2, exec2_list, NULL);
2500         if (exec2.flags & __EXEC_HAS_RELOC) {
2501                 struct drm_i915_gem_exec_object __user *user_exec_list =
2502                         u64_to_user_ptr(args->buffers_ptr);
2503
2504                 /* Copy the new buffer offsets back to the user's exec list. */
2505                 for (i = 0; i < args->buffer_count; i++) {
2506                         if (!(exec2_list[i].offset & UPDATE))
2507                                 continue;
2508
2509                         exec2_list[i].offset =
2510                                 gen8_canonical_addr(exec2_list[i].offset & PIN_OFFSET_MASK);
2511                         exec2_list[i].offset &= PIN_OFFSET_MASK;
2512                         if (__copy_to_user(&user_exec_list[i].offset,
2513                                            &exec2_list[i].offset,
2514                                            sizeof(user_exec_list[i].offset)))
2515                                 break;
2516                 }
2517         }
2518
2519         kvfree(exec_list);
2520         kvfree(exec2_list);
2521         return err;
2522 }
2523
2524 int
2525 i915_gem_execbuffer2(struct drm_device *dev, void *data,
2526                      struct drm_file *file)
2527 {
2528         const size_t sz = (sizeof(struct drm_i915_gem_exec_object2) +
2529                            sizeof(struct i915_vma *) +
2530                            sizeof(unsigned int));
2531         struct drm_i915_gem_execbuffer2 *args = data;
2532         struct drm_i915_gem_exec_object2 *exec2_list;
2533         struct drm_syncobj **fences = NULL;
2534         int err;
2535
2536         if (args->buffer_count < 1 || args->buffer_count > SIZE_MAX / sz - 1) {
2537                 DRM_DEBUG("execbuf2 with %d buffers\n", args->buffer_count);
2538                 return -EINVAL;
2539         }
2540
2541         if (!i915_gem_check_execbuffer(args))
2542                 return -EINVAL;
2543
2544         /* Allocate an extra slot for use by the command parser */
2545         exec2_list = kvmalloc_array(args->buffer_count + 1, sz,
2546                                     __GFP_NOWARN | GFP_KERNEL);
2547         if (exec2_list == NULL) {
2548                 DRM_DEBUG("Failed to allocate exec list for %d buffers\n",
2549                           args->buffer_count);
2550                 return -ENOMEM;
2551         }
2552         if (copy_from_user(exec2_list,
2553                            u64_to_user_ptr(args->buffers_ptr),
2554                            sizeof(*exec2_list) * args->buffer_count)) {
2555                 DRM_DEBUG("copy %d exec entries failed\n", args->buffer_count);
2556                 kvfree(exec2_list);
2557                 return -EFAULT;
2558         }
2559
2560         if (args->flags & I915_EXEC_FENCE_ARRAY) {
2561                 fences = get_fence_array(args, file);
2562                 if (IS_ERR(fences)) {
2563                         kvfree(exec2_list);
2564                         return PTR_ERR(fences);
2565                 }
2566         }
2567
2568         err = i915_gem_do_execbuffer(dev, file, args, exec2_list, fences);
2569
2570         /*
2571          * Now that we have begun execution of the batchbuffer, we ignore
2572          * any new error after this point. Also given that we have already
2573          * updated the associated relocations, we try to write out the current
2574          * object locations irrespective of any error.
2575          */
2576         if (args->flags & __EXEC_HAS_RELOC) {
2577                 struct drm_i915_gem_exec_object2 __user *user_exec_list =
2578                         u64_to_user_ptr(args->buffers_ptr);
2579                 unsigned int i;
2580
2581                 /* Copy the new buffer offsets back to the user's exec list. */
2582                 user_access_begin();
2583                 for (i = 0; i < args->buffer_count; i++) {
2584                         if (!(exec2_list[i].offset & UPDATE))
2585                                 continue;
2586
2587                         exec2_list[i].offset =
2588                                 gen8_canonical_addr(exec2_list[i].offset & PIN_OFFSET_MASK);
2589                         unsafe_put_user(exec2_list[i].offset,
2590                                         &user_exec_list[i].offset,
2591                                         end_user);
2592                 }
2593 end_user:
2594                 user_access_end();
2595         }
2596
2597         args->flags &= ~__I915_EXEC_UNKNOWN_FLAGS;
2598         put_fence_array(args, fences);
2599         kvfree(exec2_list);
2600         return err;
2601 }