Merge tag 'topic/hdcp-2018-02-13' of git://anongit.freedesktop.org/drm/drm-misc into...
[sfrench/cifs-2.6.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <linux/backlight.h>
40 #include <linux/hash.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43 #include <linux/perf_event.h>
44 #include <linux/pm_qos.h>
45 #include <linux/reservation.h>
46 #include <linux/shmem_fs.h>
47
48 #include <drm/drmP.h>
49 #include <drm/intel-gtt.h>
50 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
51 #include <drm/drm_gem.h>
52 #include <drm/drm_auth.h>
53 #include <drm/drm_cache.h>
54
55 #include "i915_params.h"
56 #include "i915_reg.h"
57 #include "i915_utils.h"
58
59 #include "intel_bios.h"
60 #include "intel_device_info.h"
61 #include "intel_display.h"
62 #include "intel_dpll_mgr.h"
63 #include "intel_lrc.h"
64 #include "intel_opregion.h"
65 #include "intel_ringbuffer.h"
66 #include "intel_uncore.h"
67 #include "intel_uc.h"
68
69 #include "i915_gem.h"
70 #include "i915_gem_context.h"
71 #include "i915_gem_fence_reg.h"
72 #include "i915_gem_object.h"
73 #include "i915_gem_gtt.h"
74 #include "i915_gem_request.h"
75 #include "i915_gem_timeline.h"
76
77 #include "i915_vma.h"
78
79 #include "intel_gvt.h"
80
81 /* General customization:
82  */
83
84 #define DRIVER_NAME             "i915"
85 #define DRIVER_DESC             "Intel Graphics"
86 #define DRIVER_DATE             "20180207"
87 #define DRIVER_TIMESTAMP        1517988364
88
89 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
90  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
91  * which may not necessarily be a user visible problem.  This will either
92  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
93  * enable distros and users to tailor their preferred amount of i915 abrt
94  * spam.
95  */
96 #define I915_STATE_WARN(condition, format...) ({                        \
97         int __ret_warn_on = !!(condition);                              \
98         if (unlikely(__ret_warn_on))                                    \
99                 if (!WARN(i915_modparams.verbose_state_checks, format)) \
100                         DRM_ERROR(format);                              \
101         unlikely(__ret_warn_on);                                        \
102 })
103
104 #define I915_STATE_WARN_ON(x)                                           \
105         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
106
107 #if IS_ENABLED(CONFIG_DRM_I915_DEBUG)
108 bool __i915_inject_load_failure(const char *func, int line);
109 #define i915_inject_load_failure() \
110         __i915_inject_load_failure(__func__, __LINE__)
111 #else
112 #define i915_inject_load_failure() false
113 #endif
114
115 typedef struct {
116         uint32_t val;
117 } uint_fixed_16_16_t;
118
119 #define FP_16_16_MAX ({ \
120         uint_fixed_16_16_t fp; \
121         fp.val = UINT_MAX; \
122         fp; \
123 })
124
125 static inline bool is_fixed16_zero(uint_fixed_16_16_t val)
126 {
127         if (val.val == 0)
128                 return true;
129         return false;
130 }
131
132 static inline uint_fixed_16_16_t u32_to_fixed16(uint32_t val)
133 {
134         uint_fixed_16_16_t fp;
135
136         WARN_ON(val > U16_MAX);
137
138         fp.val = val << 16;
139         return fp;
140 }
141
142 static inline uint32_t fixed16_to_u32_round_up(uint_fixed_16_16_t fp)
143 {
144         return DIV_ROUND_UP(fp.val, 1 << 16);
145 }
146
147 static inline uint32_t fixed16_to_u32(uint_fixed_16_16_t fp)
148 {
149         return fp.val >> 16;
150 }
151
152 static inline uint_fixed_16_16_t min_fixed16(uint_fixed_16_16_t min1,
153                                                  uint_fixed_16_16_t min2)
154 {
155         uint_fixed_16_16_t min;
156
157         min.val = min(min1.val, min2.val);
158         return min;
159 }
160
161 static inline uint_fixed_16_16_t max_fixed16(uint_fixed_16_16_t max1,
162                                                  uint_fixed_16_16_t max2)
163 {
164         uint_fixed_16_16_t max;
165
166         max.val = max(max1.val, max2.val);
167         return max;
168 }
169
170 static inline uint_fixed_16_16_t clamp_u64_to_fixed16(uint64_t val)
171 {
172         uint_fixed_16_16_t fp;
173         WARN_ON(val > U32_MAX);
174         fp.val = (uint32_t) val;
175         return fp;
176 }
177
178 static inline uint32_t div_round_up_fixed16(uint_fixed_16_16_t val,
179                                             uint_fixed_16_16_t d)
180 {
181         return DIV_ROUND_UP(val.val, d.val);
182 }
183
184 static inline uint32_t mul_round_up_u32_fixed16(uint32_t val,
185                                                 uint_fixed_16_16_t mul)
186 {
187         uint64_t intermediate_val;
188
189         intermediate_val = (uint64_t) val * mul.val;
190         intermediate_val = DIV_ROUND_UP_ULL(intermediate_val, 1 << 16);
191         WARN_ON(intermediate_val > U32_MAX);
192         return (uint32_t) intermediate_val;
193 }
194
195 static inline uint_fixed_16_16_t mul_fixed16(uint_fixed_16_16_t val,
196                                              uint_fixed_16_16_t mul)
197 {
198         uint64_t intermediate_val;
199
200         intermediate_val = (uint64_t) val.val * mul.val;
201         intermediate_val = intermediate_val >> 16;
202         return clamp_u64_to_fixed16(intermediate_val);
203 }
204
205 static inline uint_fixed_16_16_t div_fixed16(uint32_t val, uint32_t d)
206 {
207         uint64_t interm_val;
208
209         interm_val = (uint64_t)val << 16;
210         interm_val = DIV_ROUND_UP_ULL(interm_val, d);
211         return clamp_u64_to_fixed16(interm_val);
212 }
213
214 static inline uint32_t div_round_up_u32_fixed16(uint32_t val,
215                                                 uint_fixed_16_16_t d)
216 {
217         uint64_t interm_val;
218
219         interm_val = (uint64_t)val << 16;
220         interm_val = DIV_ROUND_UP_ULL(interm_val, d.val);
221         WARN_ON(interm_val > U32_MAX);
222         return (uint32_t) interm_val;
223 }
224
225 static inline uint_fixed_16_16_t mul_u32_fixed16(uint32_t val,
226                                                      uint_fixed_16_16_t mul)
227 {
228         uint64_t intermediate_val;
229
230         intermediate_val = (uint64_t) val * mul.val;
231         return clamp_u64_to_fixed16(intermediate_val);
232 }
233
234 static inline uint_fixed_16_16_t add_fixed16(uint_fixed_16_16_t add1,
235                                              uint_fixed_16_16_t add2)
236 {
237         uint64_t interm_sum;
238
239         interm_sum = (uint64_t) add1.val + add2.val;
240         return clamp_u64_to_fixed16(interm_sum);
241 }
242
243 static inline uint_fixed_16_16_t add_fixed16_u32(uint_fixed_16_16_t add1,
244                                                  uint32_t add2)
245 {
246         uint64_t interm_sum;
247         uint_fixed_16_16_t interm_add2 = u32_to_fixed16(add2);
248
249         interm_sum = (uint64_t) add1.val + interm_add2.val;
250         return clamp_u64_to_fixed16(interm_sum);
251 }
252
253 enum hpd_pin {
254         HPD_NONE = 0,
255         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
256         HPD_CRT,
257         HPD_SDVO_B,
258         HPD_SDVO_C,
259         HPD_PORT_A,
260         HPD_PORT_B,
261         HPD_PORT_C,
262         HPD_PORT_D,
263         HPD_PORT_E,
264         HPD_NUM_PINS
265 };
266
267 #define for_each_hpd_pin(__pin) \
268         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
269
270 #define HPD_STORM_DEFAULT_THRESHOLD 5
271
272 struct i915_hotplug {
273         struct work_struct hotplug_work;
274
275         struct {
276                 unsigned long last_jiffies;
277                 int count;
278                 enum {
279                         HPD_ENABLED = 0,
280                         HPD_DISABLED = 1,
281                         HPD_MARK_DISABLED = 2
282                 } state;
283         } stats[HPD_NUM_PINS];
284         u32 event_bits;
285         struct delayed_work reenable_work;
286
287         struct intel_digital_port *irq_port[I915_MAX_PORTS];
288         u32 long_port_mask;
289         u32 short_port_mask;
290         struct work_struct dig_port_work;
291
292         struct work_struct poll_init_work;
293         bool poll_enabled;
294
295         unsigned int hpd_storm_threshold;
296
297         /*
298          * if we get a HPD irq from DP and a HPD irq from non-DP
299          * the non-DP HPD could block the workqueue on a mode config
300          * mutex getting, that userspace may have taken. However
301          * userspace is waiting on the DP workqueue to run which is
302          * blocked behind the non-DP one.
303          */
304         struct workqueue_struct *dp_wq;
305 };
306
307 #define I915_GEM_GPU_DOMAINS \
308         (I915_GEM_DOMAIN_RENDER | \
309          I915_GEM_DOMAIN_SAMPLER | \
310          I915_GEM_DOMAIN_COMMAND | \
311          I915_GEM_DOMAIN_INSTRUCTION | \
312          I915_GEM_DOMAIN_VERTEX)
313
314 struct drm_i915_private;
315 struct i915_mm_struct;
316 struct i915_mmu_object;
317
318 struct drm_i915_file_private {
319         struct drm_i915_private *dev_priv;
320         struct drm_file *file;
321
322         struct {
323                 spinlock_t lock;
324                 struct list_head request_list;
325 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
326  * chosen to prevent the CPU getting more than a frame ahead of the GPU
327  * (when using lax throttling for the frontbuffer). We also use it to
328  * offer free GPU waitboosts for severely congested workloads.
329  */
330 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
331         } mm;
332         struct idr context_idr;
333
334         struct intel_rps_client {
335                 atomic_t boosts;
336         } rps_client;
337
338         unsigned int bsd_engine;
339
340 /* Client can have a maximum of 3 contexts banned before
341  * it is denied of creating new contexts. As one context
342  * ban needs 4 consecutive hangs, and more if there is
343  * progress in between, this is a last resort stop gap measure
344  * to limit the badly behaving clients access to gpu.
345  */
346 #define I915_MAX_CLIENT_CONTEXT_BANS 3
347         atomic_t context_bans;
348 };
349
350 /* Interface history:
351  *
352  * 1.1: Original.
353  * 1.2: Add Power Management
354  * 1.3: Add vblank support
355  * 1.4: Fix cmdbuffer path, add heap destroy
356  * 1.5: Add vblank pipe configuration
357  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
358  *      - Support vertical blank on secondary display pipe
359  */
360 #define DRIVER_MAJOR            1
361 #define DRIVER_MINOR            6
362 #define DRIVER_PATCHLEVEL       0
363
364 struct intel_overlay;
365 struct intel_overlay_error_state;
366
367 struct sdvo_device_mapping {
368         u8 initialized;
369         u8 dvo_port;
370         u8 slave_addr;
371         u8 dvo_wiring;
372         u8 i2c_pin;
373         u8 ddc_pin;
374 };
375
376 struct intel_connector;
377 struct intel_encoder;
378 struct intel_atomic_state;
379 struct intel_crtc_state;
380 struct intel_initial_plane_config;
381 struct intel_crtc;
382 struct intel_limit;
383 struct dpll;
384 struct intel_cdclk_state;
385
386 struct drm_i915_display_funcs {
387         void (*get_cdclk)(struct drm_i915_private *dev_priv,
388                           struct intel_cdclk_state *cdclk_state);
389         void (*set_cdclk)(struct drm_i915_private *dev_priv,
390                           const struct intel_cdclk_state *cdclk_state);
391         int (*get_fifo_size)(struct drm_i915_private *dev_priv,
392                              enum i9xx_plane_id i9xx_plane);
393         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
394         int (*compute_intermediate_wm)(struct drm_device *dev,
395                                        struct intel_crtc *intel_crtc,
396                                        struct intel_crtc_state *newstate);
397         void (*initial_watermarks)(struct intel_atomic_state *state,
398                                    struct intel_crtc_state *cstate);
399         void (*atomic_update_watermarks)(struct intel_atomic_state *state,
400                                          struct intel_crtc_state *cstate);
401         void (*optimize_watermarks)(struct intel_atomic_state *state,
402                                     struct intel_crtc_state *cstate);
403         int (*compute_global_watermarks)(struct drm_atomic_state *state);
404         void (*update_wm)(struct intel_crtc *crtc);
405         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
406         /* Returns the active state of the crtc, and if the crtc is active,
407          * fills out the pipe-config with the hw state. */
408         bool (*get_pipe_config)(struct intel_crtc *,
409                                 struct intel_crtc_state *);
410         void (*get_initial_plane_config)(struct intel_crtc *,
411                                          struct intel_initial_plane_config *);
412         int (*crtc_compute_clock)(struct intel_crtc *crtc,
413                                   struct intel_crtc_state *crtc_state);
414         void (*crtc_enable)(struct intel_crtc_state *pipe_config,
415                             struct drm_atomic_state *old_state);
416         void (*crtc_disable)(struct intel_crtc_state *old_crtc_state,
417                              struct drm_atomic_state *old_state);
418         void (*update_crtcs)(struct drm_atomic_state *state);
419         void (*audio_codec_enable)(struct intel_encoder *encoder,
420                                    const struct intel_crtc_state *crtc_state,
421                                    const struct drm_connector_state *conn_state);
422         void (*audio_codec_disable)(struct intel_encoder *encoder,
423                                     const struct intel_crtc_state *old_crtc_state,
424                                     const struct drm_connector_state *old_conn_state);
425         void (*fdi_link_train)(struct intel_crtc *crtc,
426                                const struct intel_crtc_state *crtc_state);
427         void (*init_clock_gating)(struct drm_i915_private *dev_priv);
428         void (*hpd_irq_setup)(struct drm_i915_private *dev_priv);
429         /* clock updates for mode set */
430         /* cursor updates */
431         /* render clock increase/decrease */
432         /* display clock increase/decrease */
433         /* pll clock increase/decrease */
434
435         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
436         void (*load_luts)(struct drm_crtc_state *crtc_state);
437 };
438
439 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
440 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
441 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
442
443 struct intel_csr {
444         struct work_struct work;
445         const char *fw_path;
446         uint32_t *dmc_payload;
447         uint32_t dmc_fw_size;
448         uint32_t version;
449         uint32_t mmio_count;
450         i915_reg_t mmioaddr[8];
451         uint32_t mmiodata[8];
452         uint32_t dc_state;
453         uint32_t allowed_dc_mask;
454 };
455
456 struct intel_display_error_state;
457
458 struct i915_gpu_state {
459         struct kref ref;
460         ktime_t time;
461         ktime_t boottime;
462         ktime_t uptime;
463
464         struct drm_i915_private *i915;
465
466         char error_msg[128];
467         bool simulated;
468         bool awake;
469         bool wakelock;
470         bool suspended;
471         int iommu;
472         u32 reset_count;
473         u32 suspend_count;
474         struct intel_device_info device_info;
475         struct i915_params params;
476
477         struct i915_error_uc {
478                 struct intel_uc_fw guc_fw;
479                 struct intel_uc_fw huc_fw;
480                 struct drm_i915_error_object *guc_log;
481         } uc;
482
483         /* Generic register state */
484         u32 eir;
485         u32 pgtbl_er;
486         u32 ier;
487         u32 gtier[4], ngtier;
488         u32 ccid;
489         u32 derrmr;
490         u32 forcewake;
491         u32 error; /* gen6+ */
492         u32 err_int; /* gen7 */
493         u32 fault_data0; /* gen8, gen9 */
494         u32 fault_data1; /* gen8, gen9 */
495         u32 done_reg;
496         u32 gac_eco;
497         u32 gam_ecochk;
498         u32 gab_ctl;
499         u32 gfx_mode;
500
501         u32 nfence;
502         u64 fence[I915_MAX_NUM_FENCES];
503         struct intel_overlay_error_state *overlay;
504         struct intel_display_error_state *display;
505
506         struct drm_i915_error_engine {
507                 int engine_id;
508                 /* Software tracked state */
509                 bool idle;
510                 bool waiting;
511                 int num_waiters;
512                 unsigned long hangcheck_timestamp;
513                 bool hangcheck_stalled;
514                 enum intel_engine_hangcheck_action hangcheck_action;
515                 struct i915_address_space *vm;
516                 int num_requests;
517                 u32 reset_count;
518
519                 /* position of active request inside the ring */
520                 u32 rq_head, rq_post, rq_tail;
521
522                 /* our own tracking of ring head and tail */
523                 u32 cpu_ring_head;
524                 u32 cpu_ring_tail;
525
526                 u32 last_seqno;
527
528                 /* Register state */
529                 u32 start;
530                 u32 tail;
531                 u32 head;
532                 u32 ctl;
533                 u32 mode;
534                 u32 hws;
535                 u32 ipeir;
536                 u32 ipehr;
537                 u32 bbstate;
538                 u32 instpm;
539                 u32 instps;
540                 u32 seqno;
541                 u64 bbaddr;
542                 u64 acthd;
543                 u32 fault_reg;
544                 u64 faddr;
545                 u32 rc_psmi; /* sleep state */
546                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
547                 struct intel_instdone instdone;
548
549                 struct drm_i915_error_context {
550                         char comm[TASK_COMM_LEN];
551                         pid_t pid;
552                         u32 handle;
553                         u32 hw_id;
554                         int priority;
555                         int ban_score;
556                         int active;
557                         int guilty;
558                         bool bannable;
559                 } context;
560
561                 struct drm_i915_error_object {
562                         u64 gtt_offset;
563                         u64 gtt_size;
564                         int page_count;
565                         int unused;
566                         u32 *pages[0];
567                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
568
569                 struct drm_i915_error_object **user_bo;
570                 long user_bo_count;
571
572                 struct drm_i915_error_object *wa_ctx;
573                 struct drm_i915_error_object *default_state;
574
575                 struct drm_i915_error_request {
576                         long jiffies;
577                         pid_t pid;
578                         u32 context;
579                         int priority;
580                         int ban_score;
581                         u32 seqno;
582                         u32 head;
583                         u32 tail;
584                 } *requests, execlist[EXECLIST_MAX_PORTS];
585                 unsigned int num_ports;
586
587                 struct drm_i915_error_waiter {
588                         char comm[TASK_COMM_LEN];
589                         pid_t pid;
590                         u32 seqno;
591                 } *waiters;
592
593                 struct {
594                         u32 gfx_mode;
595                         union {
596                                 u64 pdp[4];
597                                 u32 pp_dir_base;
598                         };
599                 } vm_info;
600         } engine[I915_NUM_ENGINES];
601
602         struct drm_i915_error_buffer {
603                 u32 size;
604                 u32 name;
605                 u32 rseqno[I915_NUM_ENGINES], wseqno;
606                 u64 gtt_offset;
607                 u32 read_domains;
608                 u32 write_domain;
609                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
610                 u32 tiling:2;
611                 u32 dirty:1;
612                 u32 purgeable:1;
613                 u32 userptr:1;
614                 s32 engine:4;
615                 u32 cache_level:3;
616         } *active_bo[I915_NUM_ENGINES], *pinned_bo;
617         u32 active_bo_count[I915_NUM_ENGINES], pinned_bo_count;
618         struct i915_address_space *active_vm[I915_NUM_ENGINES];
619 };
620
621 enum i915_cache_level {
622         I915_CACHE_NONE = 0,
623         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
624         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
625                               caches, eg sampler/render caches, and the
626                               large Last-Level-Cache. LLC is coherent with
627                               the CPU, but L3 is only visible to the GPU. */
628         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
629 };
630
631 #define I915_COLOR_UNEVICTABLE (-1) /* a non-vma sharing the address space */
632
633 enum fb_op_origin {
634         ORIGIN_GTT,
635         ORIGIN_CPU,
636         ORIGIN_CS,
637         ORIGIN_FLIP,
638         ORIGIN_DIRTYFB,
639 };
640
641 struct intel_fbc {
642         /* This is always the inner lock when overlapping with struct_mutex and
643          * it's the outer lock when overlapping with stolen_lock. */
644         struct mutex lock;
645         unsigned threshold;
646         unsigned int possible_framebuffer_bits;
647         unsigned int busy_bits;
648         unsigned int visible_pipes_mask;
649         struct intel_crtc *crtc;
650
651         struct drm_mm_node compressed_fb;
652         struct drm_mm_node *compressed_llb;
653
654         bool false_color;
655
656         bool enabled;
657         bool active;
658
659         bool underrun_detected;
660         struct work_struct underrun_work;
661
662         /*
663          * Due to the atomic rules we can't access some structures without the
664          * appropriate locking, so we cache information here in order to avoid
665          * these problems.
666          */
667         struct intel_fbc_state_cache {
668                 struct i915_vma *vma;
669
670                 struct {
671                         unsigned int mode_flags;
672                         uint32_t hsw_bdw_pixel_rate;
673                 } crtc;
674
675                 struct {
676                         unsigned int rotation;
677                         int src_w;
678                         int src_h;
679                         bool visible;
680                         /*
681                          * Display surface base address adjustement for
682                          * pageflips. Note that on gen4+ this only adjusts up
683                          * to a tile, offsets within a tile are handled in
684                          * the hw itself (with the TILEOFF register).
685                          */
686                         int adjusted_x;
687                         int adjusted_y;
688
689                         int y;
690                 } plane;
691
692                 struct {
693                         const struct drm_format_info *format;
694                         unsigned int stride;
695                 } fb;
696         } state_cache;
697
698         /*
699          * This structure contains everything that's relevant to program the
700          * hardware registers. When we want to figure out if we need to disable
701          * and re-enable FBC for a new configuration we just check if there's
702          * something different in the struct. The genx_fbc_activate functions
703          * are supposed to read from it in order to program the registers.
704          */
705         struct intel_fbc_reg_params {
706                 struct i915_vma *vma;
707
708                 struct {
709                         enum pipe pipe;
710                         enum i9xx_plane_id i9xx_plane;
711                         unsigned int fence_y_offset;
712                 } crtc;
713
714                 struct {
715                         const struct drm_format_info *format;
716                         unsigned int stride;
717                 } fb;
718
719                 int cfb_size;
720                 unsigned int gen9_wa_cfb_stride;
721         } params;
722
723         struct intel_fbc_work {
724                 bool scheduled;
725                 u32 scheduled_vblank;
726                 struct work_struct work;
727         } work;
728
729         const char *no_fbc_reason;
730 };
731
732 /*
733  * HIGH_RR is the highest eDP panel refresh rate read from EDID
734  * LOW_RR is the lowest eDP panel refresh rate found from EDID
735  * parsing for same resolution.
736  */
737 enum drrs_refresh_rate_type {
738         DRRS_HIGH_RR,
739         DRRS_LOW_RR,
740         DRRS_MAX_RR, /* RR count */
741 };
742
743 enum drrs_support_type {
744         DRRS_NOT_SUPPORTED = 0,
745         STATIC_DRRS_SUPPORT = 1,
746         SEAMLESS_DRRS_SUPPORT = 2
747 };
748
749 struct intel_dp;
750 struct i915_drrs {
751         struct mutex mutex;
752         struct delayed_work work;
753         struct intel_dp *dp;
754         unsigned busy_frontbuffer_bits;
755         enum drrs_refresh_rate_type refresh_rate_type;
756         enum drrs_support_type type;
757 };
758
759 struct i915_psr {
760         struct mutex lock;
761         bool sink_support;
762         struct intel_dp *enabled;
763         bool active;
764         struct delayed_work work;
765         unsigned busy_frontbuffer_bits;
766         bool psr2_support;
767         bool aux_frame_sync;
768         bool link_standby;
769         bool y_cord_support;
770         bool colorimetry_support;
771         bool alpm;
772
773         void (*enable_source)(struct intel_dp *,
774                               const struct intel_crtc_state *);
775         void (*disable_source)(struct intel_dp *,
776                                const struct intel_crtc_state *);
777         void (*enable_sink)(struct intel_dp *);
778         void (*activate)(struct intel_dp *);
779         void (*setup_vsc)(struct intel_dp *, const struct intel_crtc_state *);
780 };
781
782 enum intel_pch {
783         PCH_NONE = 0,   /* No PCH present */
784         PCH_IBX,        /* Ibexpeak PCH */
785         PCH_CPT,        /* Cougarpoint/Pantherpoint PCH */
786         PCH_LPT,        /* Lynxpoint/Wildcatpoint PCH */
787         PCH_SPT,        /* Sunrisepoint PCH */
788         PCH_KBP,        /* Kaby Lake PCH */
789         PCH_CNP,        /* Cannon Lake PCH */
790         PCH_ICP,        /* Ice Lake PCH */
791         PCH_NOP,
792 };
793
794 enum intel_sbi_destination {
795         SBI_ICLK,
796         SBI_MPHY,
797 };
798
799 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
800 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
801 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
802 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
803 #define QUIRK_INCREASE_T12_DELAY (1<<6)
804
805 struct intel_fbdev;
806 struct intel_fbc_work;
807
808 struct intel_gmbus {
809         struct i2c_adapter adapter;
810 #define GMBUS_FORCE_BIT_RETRY (1U << 31)
811         u32 force_bit;
812         u32 reg0;
813         i915_reg_t gpio_reg;
814         struct i2c_algo_bit_data bit_algo;
815         struct drm_i915_private *dev_priv;
816 };
817
818 struct i915_suspend_saved_registers {
819         u32 saveDSPARB;
820         u32 saveFBC_CONTROL;
821         u32 saveCACHE_MODE_0;
822         u32 saveMI_ARB_STATE;
823         u32 saveSWF0[16];
824         u32 saveSWF1[16];
825         u32 saveSWF3[3];
826         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
827         u32 savePCH_PORT_HOTPLUG;
828         u16 saveGCDGMBUS;
829 };
830
831 struct vlv_s0ix_state {
832         /* GAM */
833         u32 wr_watermark;
834         u32 gfx_prio_ctrl;
835         u32 arb_mode;
836         u32 gfx_pend_tlb0;
837         u32 gfx_pend_tlb1;
838         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
839         u32 media_max_req_count;
840         u32 gfx_max_req_count;
841         u32 render_hwsp;
842         u32 ecochk;
843         u32 bsd_hwsp;
844         u32 blt_hwsp;
845         u32 tlb_rd_addr;
846
847         /* MBC */
848         u32 g3dctl;
849         u32 gsckgctl;
850         u32 mbctl;
851
852         /* GCP */
853         u32 ucgctl1;
854         u32 ucgctl3;
855         u32 rcgctl1;
856         u32 rcgctl2;
857         u32 rstctl;
858         u32 misccpctl;
859
860         /* GPM */
861         u32 gfxpause;
862         u32 rpdeuhwtc;
863         u32 rpdeuc;
864         u32 ecobus;
865         u32 pwrdwnupctl;
866         u32 rp_down_timeout;
867         u32 rp_deucsw;
868         u32 rcubmabdtmr;
869         u32 rcedata;
870         u32 spare2gh;
871
872         /* Display 1 CZ domain */
873         u32 gt_imr;
874         u32 gt_ier;
875         u32 pm_imr;
876         u32 pm_ier;
877         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
878
879         /* GT SA CZ domain */
880         u32 tilectl;
881         u32 gt_fifoctl;
882         u32 gtlc_wake_ctrl;
883         u32 gtlc_survive;
884         u32 pmwgicz;
885
886         /* Display 2 CZ domain */
887         u32 gu_ctl0;
888         u32 gu_ctl1;
889         u32 pcbr;
890         u32 clock_gate_dis2;
891 };
892
893 struct intel_rps_ei {
894         ktime_t ktime;
895         u32 render_c0;
896         u32 media_c0;
897 };
898
899 struct intel_rps {
900         /*
901          * work, interrupts_enabled and pm_iir are protected by
902          * dev_priv->irq_lock
903          */
904         struct work_struct work;
905         bool interrupts_enabled;
906         u32 pm_iir;
907
908         /* PM interrupt bits that should never be masked */
909         u32 pm_intrmsk_mbz;
910
911         /* Frequencies are stored in potentially platform dependent multiples.
912          * In other words, *_freq needs to be multiplied by X to be interesting.
913          * Soft limits are those which are used for the dynamic reclocking done
914          * by the driver (raise frequencies under heavy loads, and lower for
915          * lighter loads). Hard limits are those imposed by the hardware.
916          *
917          * A distinction is made for overclocking, which is never enabled by
918          * default, and is considered to be above the hard limit if it's
919          * possible at all.
920          */
921         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
922         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
923         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
924         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
925         u8 min_freq;            /* AKA RPn. Minimum frequency */
926         u8 boost_freq;          /* Frequency to request when wait boosting */
927         u8 idle_freq;           /* Frequency to request when we are idle */
928         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
929         u8 rp1_freq;            /* "less than" RP0 power/freqency */
930         u8 rp0_freq;            /* Non-overclocked max frequency. */
931         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
932
933         u8 up_threshold; /* Current %busy required to uplock */
934         u8 down_threshold; /* Current %busy required to downclock */
935
936         int last_adj;
937         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
938
939         bool enabled;
940         atomic_t num_waiters;
941         atomic_t boosts;
942
943         /* manual wa residency calculations */
944         struct intel_rps_ei ei;
945 };
946
947 struct intel_rc6 {
948         bool enabled;
949 };
950
951 struct intel_llc_pstate {
952         bool enabled;
953 };
954
955 struct intel_gen6_power_mgmt {
956         struct intel_rps rps;
957         struct intel_rc6 rc6;
958         struct intel_llc_pstate llc_pstate;
959 };
960
961 /* defined intel_pm.c */
962 extern spinlock_t mchdev_lock;
963
964 struct intel_ilk_power_mgmt {
965         u8 cur_delay;
966         u8 min_delay;
967         u8 max_delay;
968         u8 fmax;
969         u8 fstart;
970
971         u64 last_count1;
972         unsigned long last_time1;
973         unsigned long chipset_power;
974         u64 last_count2;
975         u64 last_time2;
976         unsigned long gfx_power;
977         u8 corr;
978
979         int c_m;
980         int r_t;
981 };
982
983 struct drm_i915_private;
984 struct i915_power_well;
985
986 struct i915_power_well_ops {
987         /*
988          * Synchronize the well's hw state to match the current sw state, for
989          * example enable/disable it based on the current refcount. Called
990          * during driver init and resume time, possibly after first calling
991          * the enable/disable handlers.
992          */
993         void (*sync_hw)(struct drm_i915_private *dev_priv,
994                         struct i915_power_well *power_well);
995         /*
996          * Enable the well and resources that depend on it (for example
997          * interrupts located on the well). Called after the 0->1 refcount
998          * transition.
999          */
1000         void (*enable)(struct drm_i915_private *dev_priv,
1001                        struct i915_power_well *power_well);
1002         /*
1003          * Disable the well and resources that depend on it. Called after
1004          * the 1->0 refcount transition.
1005          */
1006         void (*disable)(struct drm_i915_private *dev_priv,
1007                         struct i915_power_well *power_well);
1008         /* Returns the hw enabled state. */
1009         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1010                            struct i915_power_well *power_well);
1011 };
1012
1013 /* Power well structure for haswell */
1014 struct i915_power_well {
1015         const char *name;
1016         bool always_on;
1017         /* power well enable/disable usage count */
1018         int count;
1019         /* cached hw enabled state */
1020         bool hw_enabled;
1021         u64 domains;
1022         /* unique identifier for this power well */
1023         enum i915_power_well_id id;
1024         /*
1025          * Arbitraty data associated with this power well. Platform and power
1026          * well specific.
1027          */
1028         union {
1029                 struct {
1030                         enum dpio_phy phy;
1031                 } bxt;
1032                 struct {
1033                         /* Mask of pipes whose IRQ logic is backed by the pw */
1034                         u8 irq_pipe_mask;
1035                         /* The pw is backing the VGA functionality */
1036                         bool has_vga:1;
1037                         bool has_fuses:1;
1038                 } hsw;
1039         };
1040         const struct i915_power_well_ops *ops;
1041 };
1042
1043 struct i915_power_domains {
1044         /*
1045          * Power wells needed for initialization at driver init and suspend
1046          * time are on. They are kept on until after the first modeset.
1047          */
1048         bool init_power_on;
1049         bool initializing;
1050         int power_well_count;
1051
1052         struct mutex lock;
1053         int domain_use_count[POWER_DOMAIN_NUM];
1054         struct i915_power_well *power_wells;
1055 };
1056
1057 #define MAX_L3_SLICES 2
1058 struct intel_l3_parity {
1059         u32 *remap_info[MAX_L3_SLICES];
1060         struct work_struct error_work;
1061         int which_slice;
1062 };
1063
1064 struct i915_gem_mm {
1065         /** Memory allocator for GTT stolen memory */
1066         struct drm_mm stolen;
1067         /** Protects the usage of the GTT stolen memory allocator. This is
1068          * always the inner lock when overlapping with struct_mutex. */
1069         struct mutex stolen_lock;
1070
1071         /* Protects bound_list/unbound_list and #drm_i915_gem_object.mm.link */
1072         spinlock_t obj_lock;
1073
1074         /** List of all objects in gtt_space. Used to restore gtt
1075          * mappings on resume */
1076         struct list_head bound_list;
1077         /**
1078          * List of objects which are not bound to the GTT (thus
1079          * are idle and not used by the GPU). These objects may or may
1080          * not actually have any pages attached.
1081          */
1082         struct list_head unbound_list;
1083
1084         /** List of all objects in gtt_space, currently mmaped by userspace.
1085          * All objects within this list must also be on bound_list.
1086          */
1087         struct list_head userfault_list;
1088
1089         /**
1090          * List of objects which are pending destruction.
1091          */
1092         struct llist_head free_list;
1093         struct work_struct free_work;
1094         spinlock_t free_lock;
1095
1096         /**
1097          * Small stash of WC pages
1098          */
1099         struct pagevec wc_stash;
1100
1101         /**
1102          * tmpfs instance used for shmem backed objects
1103          */
1104         struct vfsmount *gemfs;
1105
1106         /** PPGTT used for aliasing the PPGTT with the GTT */
1107         struct i915_hw_ppgtt *aliasing_ppgtt;
1108
1109         struct notifier_block oom_notifier;
1110         struct notifier_block vmap_notifier;
1111         struct shrinker shrinker;
1112
1113         /** LRU list of objects with fence regs on them. */
1114         struct list_head fence_list;
1115
1116         /**
1117          * Workqueue to fault in userptr pages, flushed by the execbuf
1118          * when required but otherwise left to userspace to try again
1119          * on EAGAIN.
1120          */
1121         struct workqueue_struct *userptr_wq;
1122
1123         u64 unordered_timeline;
1124
1125         /* the indicator for dispatch video commands on two BSD rings */
1126         atomic_t bsd_engine_dispatch_index;
1127
1128         /** Bit 6 swizzling required for X tiling */
1129         uint32_t bit_6_swizzle_x;
1130         /** Bit 6 swizzling required for Y tiling */
1131         uint32_t bit_6_swizzle_y;
1132
1133         /* accounting, useful for userland debugging */
1134         spinlock_t object_stat_lock;
1135         u64 object_memory;
1136         u32 object_count;
1137 };
1138
1139 struct drm_i915_error_state_buf {
1140         struct drm_i915_private *i915;
1141         unsigned bytes;
1142         unsigned size;
1143         int err;
1144         u8 *buf;
1145         loff_t start;
1146         loff_t pos;
1147 };
1148
1149 #define I915_IDLE_ENGINES_TIMEOUT (200) /* in ms */
1150
1151 #define I915_RESET_TIMEOUT (10 * HZ) /* 10s */
1152 #define I915_FENCE_TIMEOUT (10 * HZ) /* 10s */
1153
1154 #define I915_ENGINE_DEAD_TIMEOUT  (4 * HZ)  /* Seqno, head and subunits dead */
1155 #define I915_SEQNO_DEAD_TIMEOUT   (12 * HZ) /* Seqno dead with active head */
1156
1157 struct i915_gpu_error {
1158         /* For hangcheck timer */
1159 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1160 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1161
1162         struct delayed_work hangcheck_work;
1163
1164         /* For reset and error_state handling. */
1165         spinlock_t lock;
1166         /* Protected by the above dev->gpu_error.lock. */
1167         struct i915_gpu_state *first_error;
1168
1169         atomic_t pending_fb_pin;
1170
1171         unsigned long missed_irq_rings;
1172
1173         /**
1174          * State variable controlling the reset flow and count
1175          *
1176          * This is a counter which gets incremented when reset is triggered,
1177          *
1178          * Before the reset commences, the I915_RESET_BACKOFF bit is set
1179          * meaning that any waiters holding onto the struct_mutex should
1180          * relinquish the lock immediately in order for the reset to start.
1181          *
1182          * If reset is not completed succesfully, the I915_WEDGE bit is
1183          * set meaning that hardware is terminally sour and there is no
1184          * recovery. All waiters on the reset_queue will be woken when
1185          * that happens.
1186          *
1187          * This counter is used by the wait_seqno code to notice that reset
1188          * event happened and it needs to restart the entire ioctl (since most
1189          * likely the seqno it waited for won't ever signal anytime soon).
1190          *
1191          * This is important for lock-free wait paths, where no contended lock
1192          * naturally enforces the correct ordering between the bail-out of the
1193          * waiter and the gpu reset work code.
1194          */
1195         unsigned long reset_count;
1196
1197         /**
1198          * flags: Control various stages of the GPU reset
1199          *
1200          * #I915_RESET_BACKOFF - When we start a reset, we want to stop any
1201          * other users acquiring the struct_mutex. To do this we set the
1202          * #I915_RESET_BACKOFF bit in the error flags when we detect a reset
1203          * and then check for that bit before acquiring the struct_mutex (in
1204          * i915_mutex_lock_interruptible()?). I915_RESET_BACKOFF serves a
1205          * secondary role in preventing two concurrent global reset attempts.
1206          *
1207          * #I915_RESET_HANDOFF - To perform the actual GPU reset, we need the
1208          * struct_mutex. We try to acquire the struct_mutex in the reset worker,
1209          * but it may be held by some long running waiter (that we cannot
1210          * interrupt without causing trouble). Once we are ready to do the GPU
1211          * reset, we set the I915_RESET_HANDOFF bit and wakeup any waiters. If
1212          * they already hold the struct_mutex and want to participate they can
1213          * inspect the bit and do the reset directly, otherwise the worker
1214          * waits for the struct_mutex.
1215          *
1216          * #I915_RESET_ENGINE[num_engines] - Since the driver doesn't need to
1217          * acquire the struct_mutex to reset an engine, we need an explicit
1218          * flag to prevent two concurrent reset attempts in the same engine.
1219          * As the number of engines continues to grow, allocate the flags from
1220          * the most significant bits.
1221          *
1222          * #I915_WEDGED - If reset fails and we can no longer use the GPU,
1223          * we set the #I915_WEDGED bit. Prior to command submission, e.g.
1224          * i915_gem_request_alloc(), this bit is checked and the sequence
1225          * aborted (with -EIO reported to userspace) if set.
1226          */
1227         unsigned long flags;
1228 #define I915_RESET_BACKOFF      0
1229 #define I915_RESET_HANDOFF      1
1230 #define I915_RESET_MODESET      2
1231 #define I915_WEDGED             (BITS_PER_LONG - 1)
1232 #define I915_RESET_ENGINE       (I915_WEDGED - I915_NUM_ENGINES)
1233
1234         /** Number of times an engine has been reset */
1235         u32 reset_engine_count[I915_NUM_ENGINES];
1236
1237         /**
1238          * Waitqueue to signal when a hang is detected. Used to for waiters
1239          * to release the struct_mutex for the reset to procede.
1240          */
1241         wait_queue_head_t wait_queue;
1242
1243         /**
1244          * Waitqueue to signal when the reset has completed. Used by clients
1245          * that wait for dev_priv->mm.wedged to settle.
1246          */
1247         wait_queue_head_t reset_queue;
1248
1249         /* For missed irq/seqno simulation. */
1250         unsigned long test_irq_rings;
1251 };
1252
1253 enum modeset_restore {
1254         MODESET_ON_LID_OPEN,
1255         MODESET_DONE,
1256         MODESET_SUSPENDED,
1257 };
1258
1259 #define DP_AUX_A 0x40
1260 #define DP_AUX_B 0x10
1261 #define DP_AUX_C 0x20
1262 #define DP_AUX_D 0x30
1263 #define DP_AUX_F 0x60
1264
1265 #define DDC_PIN_B  0x05
1266 #define DDC_PIN_C  0x04
1267 #define DDC_PIN_D  0x06
1268
1269 struct ddi_vbt_port_info {
1270         int max_tmds_clock;
1271
1272         /*
1273          * This is an index in the HDMI/DVI DDI buffer translation table.
1274          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1275          * populate this field.
1276          */
1277 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1278         uint8_t hdmi_level_shift;
1279
1280         uint8_t supports_dvi:1;
1281         uint8_t supports_hdmi:1;
1282         uint8_t supports_dp:1;
1283         uint8_t supports_edp:1;
1284
1285         uint8_t alternate_aux_channel;
1286         uint8_t alternate_ddc_pin;
1287
1288         uint8_t dp_boost_level;
1289         uint8_t hdmi_boost_level;
1290         int dp_max_link_rate;           /* 0 for not limited by VBT */
1291 };
1292
1293 enum psr_lines_to_wait {
1294         PSR_0_LINES_TO_WAIT = 0,
1295         PSR_1_LINE_TO_WAIT,
1296         PSR_4_LINES_TO_WAIT,
1297         PSR_8_LINES_TO_WAIT
1298 };
1299
1300 struct intel_vbt_data {
1301         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1302         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1303
1304         /* Feature bits */
1305         unsigned int int_tv_support:1;
1306         unsigned int lvds_dither:1;
1307         unsigned int lvds_vbt:1;
1308         unsigned int int_crt_support:1;
1309         unsigned int lvds_use_ssc:1;
1310         unsigned int display_clock_mode:1;
1311         unsigned int fdi_rx_polarity_inverted:1;
1312         unsigned int panel_type:4;
1313         int lvds_ssc_freq;
1314         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1315
1316         enum drrs_support_type drrs_type;
1317
1318         struct {
1319                 int rate;
1320                 int lanes;
1321                 int preemphasis;
1322                 int vswing;
1323                 bool low_vswing;
1324                 bool initialized;
1325                 bool support;
1326                 int bpp;
1327                 struct edp_power_seq pps;
1328         } edp;
1329
1330         struct {
1331                 bool full_link;
1332                 bool require_aux_wakeup;
1333                 int idle_frames;
1334                 enum psr_lines_to_wait lines_to_wait;
1335                 int tp1_wakeup_time;
1336                 int tp2_tp3_wakeup_time;
1337         } psr;
1338
1339         struct {
1340                 u16 pwm_freq_hz;
1341                 bool present;
1342                 bool active_low_pwm;
1343                 u8 min_brightness;      /* min_brightness/255 of max */
1344                 u8 controller;          /* brightness controller number */
1345                 enum intel_backlight_type type;
1346         } backlight;
1347
1348         /* MIPI DSI */
1349         struct {
1350                 u16 panel_id;
1351                 struct mipi_config *config;
1352                 struct mipi_pps_data *pps;
1353                 u16 bl_ports;
1354                 u16 cabc_ports;
1355                 u8 seq_version;
1356                 u32 size;
1357                 u8 *data;
1358                 const u8 *sequence[MIPI_SEQ_MAX];
1359         } dsi;
1360
1361         int crt_ddc_pin;
1362
1363         int child_dev_num;
1364         struct child_device_config *child_dev;
1365
1366         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1367         struct sdvo_device_mapping sdvo_mappings[2];
1368 };
1369
1370 enum intel_ddb_partitioning {
1371         INTEL_DDB_PART_1_2,
1372         INTEL_DDB_PART_5_6, /* IVB+ */
1373 };
1374
1375 struct intel_wm_level {
1376         bool enable;
1377         uint32_t pri_val;
1378         uint32_t spr_val;
1379         uint32_t cur_val;
1380         uint32_t fbc_val;
1381 };
1382
1383 struct ilk_wm_values {
1384         uint32_t wm_pipe[3];
1385         uint32_t wm_lp[3];
1386         uint32_t wm_lp_spr[3];
1387         uint32_t wm_linetime[3];
1388         bool enable_fbc_wm;
1389         enum intel_ddb_partitioning partitioning;
1390 };
1391
1392 struct g4x_pipe_wm {
1393         uint16_t plane[I915_MAX_PLANES];
1394         uint16_t fbc;
1395 };
1396
1397 struct g4x_sr_wm {
1398         uint16_t plane;
1399         uint16_t cursor;
1400         uint16_t fbc;
1401 };
1402
1403 struct vlv_wm_ddl_values {
1404         uint8_t plane[I915_MAX_PLANES];
1405 };
1406
1407 struct vlv_wm_values {
1408         struct g4x_pipe_wm pipe[3];
1409         struct g4x_sr_wm sr;
1410         struct vlv_wm_ddl_values ddl[3];
1411         uint8_t level;
1412         bool cxsr;
1413 };
1414
1415 struct g4x_wm_values {
1416         struct g4x_pipe_wm pipe[2];
1417         struct g4x_sr_wm sr;
1418         struct g4x_sr_wm hpll;
1419         bool cxsr;
1420         bool hpll_en;
1421         bool fbc_en;
1422 };
1423
1424 struct skl_ddb_entry {
1425         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1426 };
1427
1428 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1429 {
1430         return entry->end - entry->start;
1431 }
1432
1433 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1434                                        const struct skl_ddb_entry *e2)
1435 {
1436         if (e1->start == e2->start && e1->end == e2->end)
1437                 return true;
1438
1439         return false;
1440 }
1441
1442 struct skl_ddb_allocation {
1443         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1444         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1445 };
1446
1447 struct skl_wm_values {
1448         unsigned dirty_pipes;
1449         struct skl_ddb_allocation ddb;
1450 };
1451
1452 struct skl_wm_level {
1453         bool plane_en;
1454         uint16_t plane_res_b;
1455         uint8_t plane_res_l;
1456 };
1457
1458 /* Stores plane specific WM parameters */
1459 struct skl_wm_params {
1460         bool x_tiled, y_tiled;
1461         bool rc_surface;
1462         uint32_t width;
1463         uint8_t cpp;
1464         uint32_t plane_pixel_rate;
1465         uint32_t y_min_scanlines;
1466         uint32_t plane_bytes_per_line;
1467         uint_fixed_16_16_t plane_blocks_per_line;
1468         uint_fixed_16_16_t y_tile_minimum;
1469         uint32_t linetime_us;
1470         uint32_t dbuf_block_size;
1471 };
1472
1473 /*
1474  * This struct helps tracking the state needed for runtime PM, which puts the
1475  * device in PCI D3 state. Notice that when this happens, nothing on the
1476  * graphics device works, even register access, so we don't get interrupts nor
1477  * anything else.
1478  *
1479  * Every piece of our code that needs to actually touch the hardware needs to
1480  * either call intel_runtime_pm_get or call intel_display_power_get with the
1481  * appropriate power domain.
1482  *
1483  * Our driver uses the autosuspend delay feature, which means we'll only really
1484  * suspend if we stay with zero refcount for a certain amount of time. The
1485  * default value is currently very conservative (see intel_runtime_pm_enable), but
1486  * it can be changed with the standard runtime PM files from sysfs.
1487  *
1488  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1489  * goes back to false exactly before we reenable the IRQs. We use this variable
1490  * to check if someone is trying to enable/disable IRQs while they're supposed
1491  * to be disabled. This shouldn't happen and we'll print some error messages in
1492  * case it happens.
1493  *
1494  * For more, read the Documentation/power/runtime_pm.txt.
1495  */
1496 struct i915_runtime_pm {
1497         atomic_t wakeref_count;
1498         bool suspended;
1499         bool irqs_enabled;
1500 };
1501
1502 enum intel_pipe_crc_source {
1503         INTEL_PIPE_CRC_SOURCE_NONE,
1504         INTEL_PIPE_CRC_SOURCE_PLANE1,
1505         INTEL_PIPE_CRC_SOURCE_PLANE2,
1506         INTEL_PIPE_CRC_SOURCE_PF,
1507         INTEL_PIPE_CRC_SOURCE_PIPE,
1508         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1509         INTEL_PIPE_CRC_SOURCE_TV,
1510         INTEL_PIPE_CRC_SOURCE_DP_B,
1511         INTEL_PIPE_CRC_SOURCE_DP_C,
1512         INTEL_PIPE_CRC_SOURCE_DP_D,
1513         INTEL_PIPE_CRC_SOURCE_AUTO,
1514         INTEL_PIPE_CRC_SOURCE_MAX,
1515 };
1516
1517 struct intel_pipe_crc_entry {
1518         uint32_t frame;
1519         uint32_t crc[5];
1520 };
1521
1522 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1523 struct intel_pipe_crc {
1524         spinlock_t lock;
1525         bool opened;            /* exclusive access to the result file */
1526         struct intel_pipe_crc_entry *entries;
1527         enum intel_pipe_crc_source source;
1528         int head, tail;
1529         wait_queue_head_t wq;
1530         int skipped;
1531 };
1532
1533 struct i915_frontbuffer_tracking {
1534         spinlock_t lock;
1535
1536         /*
1537          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1538          * scheduled flips.
1539          */
1540         unsigned busy_bits;
1541         unsigned flip_bits;
1542 };
1543
1544 struct i915_wa_reg {
1545         i915_reg_t addr;
1546         u32 value;
1547         /* bitmask representing WA bits */
1548         u32 mask;
1549 };
1550
1551 #define I915_MAX_WA_REGS 16
1552
1553 struct i915_workarounds {
1554         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1555         u32 count;
1556         u32 hw_whitelist_count[I915_NUM_ENGINES];
1557 };
1558
1559 struct i915_virtual_gpu {
1560         bool active;
1561         u32 caps;
1562 };
1563
1564 /* used in computing the new watermarks state */
1565 struct intel_wm_config {
1566         unsigned int num_pipes_active;
1567         bool sprites_enabled;
1568         bool sprites_scaled;
1569 };
1570
1571 struct i915_oa_format {
1572         u32 format;
1573         int size;
1574 };
1575
1576 struct i915_oa_reg {
1577         i915_reg_t addr;
1578         u32 value;
1579 };
1580
1581 struct i915_oa_config {
1582         char uuid[UUID_STRING_LEN + 1];
1583         int id;
1584
1585         const struct i915_oa_reg *mux_regs;
1586         u32 mux_regs_len;
1587         const struct i915_oa_reg *b_counter_regs;
1588         u32 b_counter_regs_len;
1589         const struct i915_oa_reg *flex_regs;
1590         u32 flex_regs_len;
1591
1592         struct attribute_group sysfs_metric;
1593         struct attribute *attrs[2];
1594         struct device_attribute sysfs_metric_id;
1595
1596         atomic_t ref_count;
1597 };
1598
1599 struct i915_perf_stream;
1600
1601 /**
1602  * struct i915_perf_stream_ops - the OPs to support a specific stream type
1603  */
1604 struct i915_perf_stream_ops {
1605         /**
1606          * @enable: Enables the collection of HW samples, either in response to
1607          * `I915_PERF_IOCTL_ENABLE` or implicitly called when stream is opened
1608          * without `I915_PERF_FLAG_DISABLED`.
1609          */
1610         void (*enable)(struct i915_perf_stream *stream);
1611
1612         /**
1613          * @disable: Disables the collection of HW samples, either in response
1614          * to `I915_PERF_IOCTL_DISABLE` or implicitly called before destroying
1615          * the stream.
1616          */
1617         void (*disable)(struct i915_perf_stream *stream);
1618
1619         /**
1620          * @poll_wait: Call poll_wait, passing a wait queue that will be woken
1621          * once there is something ready to read() for the stream
1622          */
1623         void (*poll_wait)(struct i915_perf_stream *stream,
1624                           struct file *file,
1625                           poll_table *wait);
1626
1627         /**
1628          * @wait_unlocked: For handling a blocking read, wait until there is
1629          * something to ready to read() for the stream. E.g. wait on the same
1630          * wait queue that would be passed to poll_wait().
1631          */
1632         int (*wait_unlocked)(struct i915_perf_stream *stream);
1633
1634         /**
1635          * @read: Copy buffered metrics as records to userspace
1636          * **buf**: the userspace, destination buffer
1637          * **count**: the number of bytes to copy, requested by userspace
1638          * **offset**: zero at the start of the read, updated as the read
1639          * proceeds, it represents how many bytes have been copied so far and
1640          * the buffer offset for copying the next record.
1641          *
1642          * Copy as many buffered i915 perf samples and records for this stream
1643          * to userspace as will fit in the given buffer.
1644          *
1645          * Only write complete records; returning -%ENOSPC if there isn't room
1646          * for a complete record.
1647          *
1648          * Return any error condition that results in a short read such as
1649          * -%ENOSPC or -%EFAULT, even though these may be squashed before
1650          * returning to userspace.
1651          */
1652         int (*read)(struct i915_perf_stream *stream,
1653                     char __user *buf,
1654                     size_t count,
1655                     size_t *offset);
1656
1657         /**
1658          * @destroy: Cleanup any stream specific resources.
1659          *
1660          * The stream will always be disabled before this is called.
1661          */
1662         void (*destroy)(struct i915_perf_stream *stream);
1663 };
1664
1665 /**
1666  * struct i915_perf_stream - state for a single open stream FD
1667  */
1668 struct i915_perf_stream {
1669         /**
1670          * @dev_priv: i915 drm device
1671          */
1672         struct drm_i915_private *dev_priv;
1673
1674         /**
1675          * @link: Links the stream into ``&drm_i915_private->streams``
1676          */
1677         struct list_head link;
1678
1679         /**
1680          * @sample_flags: Flags representing the `DRM_I915_PERF_PROP_SAMPLE_*`
1681          * properties given when opening a stream, representing the contents
1682          * of a single sample as read() by userspace.
1683          */
1684         u32 sample_flags;
1685
1686         /**
1687          * @sample_size: Considering the configured contents of a sample
1688          * combined with the required header size, this is the total size
1689          * of a single sample record.
1690          */
1691         int sample_size;
1692
1693         /**
1694          * @ctx: %NULL if measuring system-wide across all contexts or a
1695          * specific context that is being monitored.
1696          */
1697         struct i915_gem_context *ctx;
1698
1699         /**
1700          * @enabled: Whether the stream is currently enabled, considering
1701          * whether the stream was opened in a disabled state and based
1702          * on `I915_PERF_IOCTL_ENABLE` and `I915_PERF_IOCTL_DISABLE` calls.
1703          */
1704         bool enabled;
1705
1706         /**
1707          * @ops: The callbacks providing the implementation of this specific
1708          * type of configured stream.
1709          */
1710         const struct i915_perf_stream_ops *ops;
1711
1712         /**
1713          * @oa_config: The OA configuration used by the stream.
1714          */
1715         struct i915_oa_config *oa_config;
1716 };
1717
1718 /**
1719  * struct i915_oa_ops - Gen specific implementation of an OA unit stream
1720  */
1721 struct i915_oa_ops {
1722         /**
1723          * @is_valid_b_counter_reg: Validates register's address for
1724          * programming boolean counters for a particular platform.
1725          */
1726         bool (*is_valid_b_counter_reg)(struct drm_i915_private *dev_priv,
1727                                        u32 addr);
1728
1729         /**
1730          * @is_valid_mux_reg: Validates register's address for programming mux
1731          * for a particular platform.
1732          */
1733         bool (*is_valid_mux_reg)(struct drm_i915_private *dev_priv, u32 addr);
1734
1735         /**
1736          * @is_valid_flex_reg: Validates register's address for programming
1737          * flex EU filtering for a particular platform.
1738          */
1739         bool (*is_valid_flex_reg)(struct drm_i915_private *dev_priv, u32 addr);
1740
1741         /**
1742          * @init_oa_buffer: Resets the head and tail pointers of the
1743          * circular buffer for periodic OA reports.
1744          *
1745          * Called when first opening a stream for OA metrics, but also may be
1746          * called in response to an OA buffer overflow or other error
1747          * condition.
1748          *
1749          * Note it may be necessary to clear the full OA buffer here as part of
1750          * maintaining the invariable that new reports must be written to
1751          * zeroed memory for us to be able to reliable detect if an expected
1752          * report has not yet landed in memory.  (At least on Haswell the OA
1753          * buffer tail pointer is not synchronized with reports being visible
1754          * to the CPU)
1755          */
1756         void (*init_oa_buffer)(struct drm_i915_private *dev_priv);
1757
1758         /**
1759          * @enable_metric_set: Selects and applies any MUX configuration to set
1760          * up the Boolean and Custom (B/C) counters that are part of the
1761          * counter reports being sampled. May apply system constraints such as
1762          * disabling EU clock gating as required.
1763          */
1764         int (*enable_metric_set)(struct drm_i915_private *dev_priv,
1765                                  const struct i915_oa_config *oa_config);
1766
1767         /**
1768          * @disable_metric_set: Remove system constraints associated with using
1769          * the OA unit.
1770          */
1771         void (*disable_metric_set)(struct drm_i915_private *dev_priv);
1772
1773         /**
1774          * @oa_enable: Enable periodic sampling
1775          */
1776         void (*oa_enable)(struct drm_i915_private *dev_priv);
1777
1778         /**
1779          * @oa_disable: Disable periodic sampling
1780          */
1781         void (*oa_disable)(struct drm_i915_private *dev_priv);
1782
1783         /**
1784          * @read: Copy data from the circular OA buffer into a given userspace
1785          * buffer.
1786          */
1787         int (*read)(struct i915_perf_stream *stream,
1788                     char __user *buf,
1789                     size_t count,
1790                     size_t *offset);
1791
1792         /**
1793          * @oa_hw_tail_read: read the OA tail pointer register
1794          *
1795          * In particular this enables us to share all the fiddly code for
1796          * handling the OA unit tail pointer race that affects multiple
1797          * generations.
1798          */
1799         u32 (*oa_hw_tail_read)(struct drm_i915_private *dev_priv);
1800 };
1801
1802 struct intel_cdclk_state {
1803         unsigned int cdclk, vco, ref, bypass;
1804         u8 voltage_level;
1805 };
1806
1807 struct drm_i915_private {
1808         struct drm_device drm;
1809
1810         struct kmem_cache *objects;
1811         struct kmem_cache *vmas;
1812         struct kmem_cache *luts;
1813         struct kmem_cache *requests;
1814         struct kmem_cache *dependencies;
1815         struct kmem_cache *priorities;
1816
1817         const struct intel_device_info info;
1818
1819         /**
1820          * Data Stolen Memory - aka "i915 stolen memory" gives us the start and
1821          * end of stolen which we can optionally use to create GEM objects
1822          * backed by stolen memory. Note that stolen_usable_size tells us
1823          * exactly how much of this we are actually allowed to use, given that
1824          * some portion of it is in fact reserved for use by hardware functions.
1825          */
1826         struct resource dsm;
1827         /**
1828          * Reseved portion of Data Stolen Memory
1829          */
1830         struct resource dsm_reserved;
1831
1832         /*
1833          * Stolen memory is segmented in hardware with different portions
1834          * offlimits to certain functions.
1835          *
1836          * The drm_mm is initialised to the total accessible range, as found
1837          * from the PCI config. On Broadwell+, this is further restricted to
1838          * avoid the first page! The upper end of stolen memory is reserved for
1839          * hardware functions and similarly removed from the accessible range.
1840          */
1841         resource_size_t stolen_usable_size;     /* Total size minus reserved ranges */
1842
1843         void __iomem *regs;
1844
1845         struct intel_uncore uncore;
1846
1847         struct i915_virtual_gpu vgpu;
1848
1849         struct intel_gvt *gvt;
1850
1851         struct intel_huc huc;
1852         struct intel_guc guc;
1853
1854         struct intel_csr csr;
1855
1856         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1857
1858         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1859          * controller on different i2c buses. */
1860         struct mutex gmbus_mutex;
1861
1862         /**
1863          * Base address of the gmbus and gpio block.
1864          */
1865         uint32_t gpio_mmio_base;
1866
1867         /* MMIO base address for MIPI regs */
1868         uint32_t mipi_mmio_base;
1869
1870         uint32_t psr_mmio_base;
1871
1872         uint32_t pps_mmio_base;
1873
1874         wait_queue_head_t gmbus_wait_queue;
1875
1876         struct pci_dev *bridge_dev;
1877         struct intel_engine_cs *engine[I915_NUM_ENGINES];
1878         /* Context used internally to idle the GPU and setup initial state */
1879         struct i915_gem_context *kernel_context;
1880         /* Context only to be used for injecting preemption commands */
1881         struct i915_gem_context *preempt_context;
1882         struct intel_engine_cs *engine_class[MAX_ENGINE_CLASS + 1]
1883                                             [MAX_ENGINE_INSTANCE + 1];
1884
1885         struct drm_dma_handle *status_page_dmah;
1886         struct resource mch_res;
1887
1888         /* protects the irq masks */
1889         spinlock_t irq_lock;
1890
1891         bool display_irqs_enabled;
1892
1893         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1894         struct pm_qos_request pm_qos;
1895
1896         /* Sideband mailbox protection */
1897         struct mutex sb_lock;
1898
1899         /** Cached value of IMR to avoid reads in updating the bitfield */
1900         union {
1901                 u32 irq_mask;
1902                 u32 de_irq_mask[I915_MAX_PIPES];
1903         };
1904         u32 gt_irq_mask;
1905         u32 pm_imr;
1906         u32 pm_ier;
1907         u32 pm_rps_events;
1908         u32 pm_guc_events;
1909         u32 pipestat_irq_mask[I915_MAX_PIPES];
1910
1911         struct i915_hotplug hotplug;
1912         struct intel_fbc fbc;
1913         struct i915_drrs drrs;
1914         struct intel_opregion opregion;
1915         struct intel_vbt_data vbt;
1916
1917         bool preserve_bios_swizzle;
1918
1919         /* overlay */
1920         struct intel_overlay *overlay;
1921
1922         /* backlight registers and fields in struct intel_panel */
1923         struct mutex backlight_lock;
1924
1925         /* LVDS info */
1926         bool no_aux_handshake;
1927
1928         /* protects panel power sequencer state */
1929         struct mutex pps_mutex;
1930
1931         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1932         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1933
1934         unsigned int fsb_freq, mem_freq, is_ddr3;
1935         unsigned int skl_preferred_vco_freq;
1936         unsigned int max_cdclk_freq;
1937
1938         unsigned int max_dotclk_freq;
1939         unsigned int rawclk_freq;
1940         unsigned int hpll_freq;
1941         unsigned int fdi_pll_freq;
1942         unsigned int czclk_freq;
1943
1944         struct {
1945                 /*
1946                  * The current logical cdclk state.
1947                  * See intel_atomic_state.cdclk.logical
1948                  *
1949                  * For reading holding any crtc lock is sufficient,
1950                  * for writing must hold all of them.
1951                  */
1952                 struct intel_cdclk_state logical;
1953                 /*
1954                  * The current actual cdclk state.
1955                  * See intel_atomic_state.cdclk.actual
1956                  */
1957                 struct intel_cdclk_state actual;
1958                 /* The current hardware cdclk state */
1959                 struct intel_cdclk_state hw;
1960         } cdclk;
1961
1962         /**
1963          * wq - Driver workqueue for GEM.
1964          *
1965          * NOTE: Work items scheduled here are not allowed to grab any modeset
1966          * locks, for otherwise the flushing done in the pageflip code will
1967          * result in deadlocks.
1968          */
1969         struct workqueue_struct *wq;
1970
1971         /* ordered wq for modesets */
1972         struct workqueue_struct *modeset_wq;
1973
1974         /* Display functions */
1975         struct drm_i915_display_funcs display;
1976
1977         /* PCH chipset type */
1978         enum intel_pch pch_type;
1979         unsigned short pch_id;
1980
1981         unsigned long quirks;
1982
1983         enum modeset_restore modeset_restore;
1984         struct mutex modeset_restore_lock;
1985         struct drm_atomic_state *modeset_restore_state;
1986         struct drm_modeset_acquire_ctx reset_ctx;
1987
1988         struct list_head vm_list; /* Global list of all address spaces */
1989         struct i915_ggtt ggtt; /* VM representing the global address space */
1990
1991         struct i915_gem_mm mm;
1992         DECLARE_HASHTABLE(mm_structs, 7);
1993         struct mutex mm_lock;
1994
1995         struct intel_ppat ppat;
1996
1997         /* Kernel Modesetting */
1998
1999         struct intel_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
2000         struct intel_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
2001
2002 #ifdef CONFIG_DEBUG_FS
2003         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
2004 #endif
2005
2006         /* dpll and cdclk state is protected by connection_mutex */
2007         int num_shared_dpll;
2008         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
2009         const struct intel_dpll_mgr *dpll_mgr;
2010
2011         /*
2012          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
2013          * Must be global rather than per dpll, because on some platforms
2014          * plls share registers.
2015          */
2016         struct mutex dpll_lock;
2017
2018         unsigned int active_crtcs;
2019         /* minimum acceptable cdclk for each pipe */
2020         int min_cdclk[I915_MAX_PIPES];
2021         /* minimum acceptable voltage level for each pipe */
2022         u8 min_voltage_level[I915_MAX_PIPES];
2023
2024         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
2025
2026         struct i915_workarounds workarounds;
2027
2028         struct i915_frontbuffer_tracking fb_tracking;
2029
2030         struct intel_atomic_helper {
2031                 struct llist_head free_list;
2032                 struct work_struct free_work;
2033         } atomic_helper;
2034
2035         u16 orig_clock;
2036
2037         bool mchbar_need_disable;
2038
2039         struct intel_l3_parity l3_parity;
2040
2041         /* Cannot be determined by PCIID. You must always read a register. */
2042         u32 edram_cap;
2043
2044         /*
2045          * Protects RPS/RC6 register access and PCU communication.
2046          * Must be taken after struct_mutex if nested. Note that
2047          * this lock may be held for long periods of time when
2048          * talking to hw - so only take it when talking to hw!
2049          */
2050         struct mutex pcu_lock;
2051
2052         /* gen6+ GT PM state */
2053         struct intel_gen6_power_mgmt gt_pm;
2054
2055         /* ilk-only ips/rps state. Everything in here is protected by the global
2056          * mchdev_lock in intel_pm.c */
2057         struct intel_ilk_power_mgmt ips;
2058
2059         struct i915_power_domains power_domains;
2060
2061         struct i915_psr psr;
2062
2063         struct i915_gpu_error gpu_error;
2064
2065         struct drm_i915_gem_object *vlv_pctx;
2066
2067         /* list of fbdev register on this device */
2068         struct intel_fbdev *fbdev;
2069         struct work_struct fbdev_suspend_work;
2070
2071         struct drm_property *broadcast_rgb_property;
2072         struct drm_property *force_audio_property;
2073
2074         /* hda/i915 audio component */
2075         struct i915_audio_component *audio_component;
2076         bool audio_component_registered;
2077         /**
2078          * av_mutex - mutex for audio/video sync
2079          *
2080          */
2081         struct mutex av_mutex;
2082
2083         struct {
2084                 struct list_head list;
2085                 struct llist_head free_list;
2086                 struct work_struct free_work;
2087
2088                 /* The hw wants to have a stable context identifier for the
2089                  * lifetime of the context (for OA, PASID, faults, etc).
2090                  * This is limited in execlists to 21 bits.
2091                  */
2092                 struct ida hw_ida;
2093 #define MAX_CONTEXT_HW_ID (1<<21) /* exclusive */
2094         } contexts;
2095
2096         u32 fdi_rx_config;
2097
2098         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
2099         u32 chv_phy_control;
2100         /*
2101          * Shadows for CHV DPLL_MD regs to keep the state
2102          * checker somewhat working in the presence hardware
2103          * crappiness (can't read out DPLL_MD for pipes B & C).
2104          */
2105         u32 chv_dpll_md[I915_MAX_PIPES];
2106         u32 bxt_phy_grc;
2107
2108         u32 suspend_count;
2109         bool suspended_to_idle;
2110         struct i915_suspend_saved_registers regfile;
2111         struct vlv_s0ix_state vlv_s0ix_state;
2112
2113         enum {
2114                 I915_SAGV_UNKNOWN = 0,
2115                 I915_SAGV_DISABLED,
2116                 I915_SAGV_ENABLED,
2117                 I915_SAGV_NOT_CONTROLLED
2118         } sagv_status;
2119
2120         struct {
2121                 /*
2122                  * Raw watermark latency values:
2123                  * in 0.1us units for WM0,
2124                  * in 0.5us units for WM1+.
2125                  */
2126                 /* primary */
2127                 uint16_t pri_latency[5];
2128                 /* sprite */
2129                 uint16_t spr_latency[5];
2130                 /* cursor */
2131                 uint16_t cur_latency[5];
2132                 /*
2133                  * Raw watermark memory latency values
2134                  * for SKL for all 8 levels
2135                  * in 1us units.
2136                  */
2137                 uint16_t skl_latency[8];
2138
2139                 /* current hardware state */
2140                 union {
2141                         struct ilk_wm_values hw;
2142                         struct skl_wm_values skl_hw;
2143                         struct vlv_wm_values vlv;
2144                         struct g4x_wm_values g4x;
2145                 };
2146
2147                 uint8_t max_level;
2148
2149                 /*
2150                  * Should be held around atomic WM register writing; also
2151                  * protects * intel_crtc->wm.active and
2152                  * cstate->wm.need_postvbl_update.
2153                  */
2154                 struct mutex wm_mutex;
2155
2156                 /*
2157                  * Set during HW readout of watermarks/DDB.  Some platforms
2158                  * need to know when we're still using BIOS-provided values
2159                  * (which we don't fully trust).
2160                  */
2161                 bool distrust_bios_wm;
2162         } wm;
2163
2164         struct i915_runtime_pm runtime_pm;
2165
2166         struct {
2167                 bool initialized;
2168
2169                 struct kobject *metrics_kobj;
2170                 struct ctl_table_header *sysctl_header;
2171
2172                 /*
2173                  * Lock associated with adding/modifying/removing OA configs
2174                  * in dev_priv->perf.metrics_idr.
2175                  */
2176                 struct mutex metrics_lock;
2177
2178                 /*
2179                  * List of dynamic configurations, you need to hold
2180                  * dev_priv->perf.metrics_lock to access it.
2181                  */
2182                 struct idr metrics_idr;
2183
2184                 /*
2185                  * Lock associated with anything below within this structure
2186                  * except exclusive_stream.
2187                  */
2188                 struct mutex lock;
2189                 struct list_head streams;
2190
2191                 struct {
2192                         /*
2193                          * The stream currently using the OA unit. If accessed
2194                          * outside a syscall associated to its file
2195                          * descriptor, you need to hold
2196                          * dev_priv->drm.struct_mutex.
2197                          */
2198                         struct i915_perf_stream *exclusive_stream;
2199
2200                         u32 specific_ctx_id;
2201
2202                         struct hrtimer poll_check_timer;
2203                         wait_queue_head_t poll_wq;
2204                         bool pollin;
2205
2206                         /**
2207                          * For rate limiting any notifications of spurious
2208                          * invalid OA reports
2209                          */
2210                         struct ratelimit_state spurious_report_rs;
2211
2212                         bool periodic;
2213                         int period_exponent;
2214
2215                         struct i915_oa_config test_config;
2216
2217                         struct {
2218                                 struct i915_vma *vma;
2219                                 u8 *vaddr;
2220                                 u32 last_ctx_id;
2221                                 int format;
2222                                 int format_size;
2223
2224                                 /**
2225                                  * Locks reads and writes to all head/tail state
2226                                  *
2227                                  * Consider: the head and tail pointer state
2228                                  * needs to be read consistently from a hrtimer
2229                                  * callback (atomic context) and read() fop
2230                                  * (user context) with tail pointer updates
2231                                  * happening in atomic context and head updates
2232                                  * in user context and the (unlikely)
2233                                  * possibility of read() errors needing to
2234                                  * reset all head/tail state.
2235                                  *
2236                                  * Note: Contention or performance aren't
2237                                  * currently a significant concern here
2238                                  * considering the relatively low frequency of
2239                                  * hrtimer callbacks (5ms period) and that
2240                                  * reads typically only happen in response to a
2241                                  * hrtimer event and likely complete before the
2242                                  * next callback.
2243                                  *
2244                                  * Note: This lock is not held *while* reading
2245                                  * and copying data to userspace so the value
2246                                  * of head observed in htrimer callbacks won't
2247                                  * represent any partial consumption of data.
2248                                  */
2249                                 spinlock_t ptr_lock;
2250
2251                                 /**
2252                                  * One 'aging' tail pointer and one 'aged'
2253                                  * tail pointer ready to used for reading.
2254                                  *
2255                                  * Initial values of 0xffffffff are invalid
2256                                  * and imply that an update is required
2257                                  * (and should be ignored by an attempted
2258                                  * read)
2259                                  */
2260                                 struct {
2261                                         u32 offset;
2262                                 } tails[2];
2263
2264                                 /**
2265                                  * Index for the aged tail ready to read()
2266                                  * data up to.
2267                                  */
2268                                 unsigned int aged_tail_idx;
2269
2270                                 /**
2271                                  * A monotonic timestamp for when the current
2272                                  * aging tail pointer was read; used to
2273                                  * determine when it is old enough to trust.
2274                                  */
2275                                 u64 aging_timestamp;
2276
2277                                 /**
2278                                  * Although we can always read back the head
2279                                  * pointer register, we prefer to avoid
2280                                  * trusting the HW state, just to avoid any
2281                                  * risk that some hardware condition could
2282                                  * somehow bump the head pointer unpredictably
2283                                  * and cause us to forward the wrong OA buffer
2284                                  * data to userspace.
2285                                  */
2286                                 u32 head;
2287                         } oa_buffer;
2288
2289                         u32 gen7_latched_oastatus1;
2290                         u32 ctx_oactxctrl_offset;
2291                         u32 ctx_flexeu0_offset;
2292
2293                         /**
2294                          * The RPT_ID/reason field for Gen8+ includes a bit
2295                          * to determine if the CTX ID in the report is valid
2296                          * but the specific bit differs between Gen 8 and 9
2297                          */
2298                         u32 gen8_valid_ctx_bit;
2299
2300                         struct i915_oa_ops ops;
2301                         const struct i915_oa_format *oa_formats;
2302                 } oa;
2303         } perf;
2304
2305         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
2306         struct {
2307                 void (*resume)(struct drm_i915_private *);
2308                 void (*cleanup_engine)(struct intel_engine_cs *engine);
2309
2310                 struct list_head timelines;
2311                 struct i915_gem_timeline global_timeline;
2312                 u32 active_requests;
2313
2314                 /**
2315                  * Is the GPU currently considered idle, or busy executing
2316                  * userspace requests? Whilst idle, we allow runtime power
2317                  * management to power down the hardware and display clocks.
2318                  * In order to reduce the effect on performance, there
2319                  * is a slight delay before we do so.
2320                  */
2321                 bool awake;
2322
2323                 /**
2324                  * The number of times we have woken up.
2325                  */
2326                 unsigned int epoch;
2327 #define I915_EPOCH_INVALID 0
2328
2329                 /**
2330                  * We leave the user IRQ off as much as possible,
2331                  * but this means that requests will finish and never
2332                  * be retired once the system goes idle. Set a timer to
2333                  * fire periodically while the ring is running. When it
2334                  * fires, go retire requests.
2335                  */
2336                 struct delayed_work retire_work;
2337
2338                 /**
2339                  * When we detect an idle GPU, we want to turn on
2340                  * powersaving features. So once we see that there
2341                  * are no more requests outstanding and no more
2342                  * arrive within a small period of time, we fire
2343                  * off the idle_work.
2344                  */
2345                 struct delayed_work idle_work;
2346
2347                 ktime_t last_init_time;
2348         } gt;
2349
2350         /* perform PHY state sanity checks? */
2351         bool chv_phy_assert[2];
2352
2353         bool ipc_enabled;
2354
2355         /* Used to save the pipe-to-encoder mapping for audio */
2356         struct intel_encoder *av_enc_map[I915_MAX_PIPES];
2357
2358         /* necessary resource sharing with HDMI LPE audio driver. */
2359         struct {
2360                 struct platform_device *platdev;
2361                 int     irq;
2362         } lpe_audio;
2363
2364         struct i915_pmu pmu;
2365
2366         /*
2367          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
2368          * will be rejected. Instead look for a better place.
2369          */
2370 };
2371
2372 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
2373 {
2374         return container_of(dev, struct drm_i915_private, drm);
2375 }
2376
2377 static inline struct drm_i915_private *kdev_to_i915(struct device *kdev)
2378 {
2379         return to_i915(dev_get_drvdata(kdev));
2380 }
2381
2382 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2383 {
2384         return container_of(guc, struct drm_i915_private, guc);
2385 }
2386
2387 static inline struct drm_i915_private *huc_to_i915(struct intel_huc *huc)
2388 {
2389         return container_of(huc, struct drm_i915_private, huc);
2390 }
2391
2392 /* Simple iterator over all initialised engines */
2393 #define for_each_engine(engine__, dev_priv__, id__) \
2394         for ((id__) = 0; \
2395              (id__) < I915_NUM_ENGINES; \
2396              (id__)++) \
2397                 for_each_if ((engine__) = (dev_priv__)->engine[(id__)])
2398
2399 /* Iterator over subset of engines selected by mask */
2400 #define for_each_engine_masked(engine__, dev_priv__, mask__, tmp__) \
2401         for (tmp__ = mask__ & INTEL_INFO(dev_priv__)->ring_mask;        \
2402              tmp__ ? (engine__ = (dev_priv__)->engine[__mask_next_bit(tmp__)]), 1 : 0; )
2403
2404 enum hdmi_force_audio {
2405         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2406         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2407         HDMI_AUDIO_AUTO,                /* trust EDID */
2408         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2409 };
2410
2411 #define I915_GTT_OFFSET_NONE ((u32)-1)
2412
2413 /*
2414  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2415  * considered to be the frontbuffer for the given plane interface-wise. This
2416  * doesn't mean that the hw necessarily already scans it out, but that any
2417  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2418  *
2419  * We have one bit per pipe and per scanout plane type.
2420  */
2421 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2422 #define INTEL_FRONTBUFFER(pipe, plane_id) \
2423         (1 << ((plane_id) + INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2424 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2425         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE - 1 + INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2426 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2427         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2428
2429 /*
2430  * Optimised SGL iterator for GEM objects
2431  */
2432 static __always_inline struct sgt_iter {
2433         struct scatterlist *sgp;
2434         union {
2435                 unsigned long pfn;
2436                 dma_addr_t dma;
2437         };
2438         unsigned int curr;
2439         unsigned int max;
2440 } __sgt_iter(struct scatterlist *sgl, bool dma) {
2441         struct sgt_iter s = { .sgp = sgl };
2442
2443         if (s.sgp) {
2444                 s.max = s.curr = s.sgp->offset;
2445                 s.max += s.sgp->length;
2446                 if (dma)
2447                         s.dma = sg_dma_address(s.sgp);
2448                 else
2449                         s.pfn = page_to_pfn(sg_page(s.sgp));
2450         }
2451
2452         return s;
2453 }
2454
2455 static inline struct scatterlist *____sg_next(struct scatterlist *sg)
2456 {
2457         ++sg;
2458         if (unlikely(sg_is_chain(sg)))
2459                 sg = sg_chain_ptr(sg);
2460         return sg;
2461 }
2462
2463 /**
2464  * __sg_next - return the next scatterlist entry in a list
2465  * @sg:         The current sg entry
2466  *
2467  * Description:
2468  *   If the entry is the last, return NULL; otherwise, step to the next
2469  *   element in the array (@sg@+1). If that's a chain pointer, follow it;
2470  *   otherwise just return the pointer to the current element.
2471  **/
2472 static inline struct scatterlist *__sg_next(struct scatterlist *sg)
2473 {
2474 #ifdef CONFIG_DEBUG_SG
2475         BUG_ON(sg->sg_magic != SG_MAGIC);
2476 #endif
2477         return sg_is_last(sg) ? NULL : ____sg_next(sg);
2478 }
2479
2480 /**
2481  * for_each_sgt_dma - iterate over the DMA addresses of the given sg_table
2482  * @__dmap:     DMA address (output)
2483  * @__iter:     'struct sgt_iter' (iterator state, internal)
2484  * @__sgt:      sg_table to iterate over (input)
2485  */
2486 #define for_each_sgt_dma(__dmap, __iter, __sgt)                         \
2487         for ((__iter) = __sgt_iter((__sgt)->sgl, true);                 \
2488              ((__dmap) = (__iter).dma + (__iter).curr);                 \
2489              (((__iter).curr += PAGE_SIZE) >= (__iter).max) ?           \
2490              (__iter) = __sgt_iter(__sg_next((__iter).sgp), true), 0 : 0)
2491
2492 /**
2493  * for_each_sgt_page - iterate over the pages of the given sg_table
2494  * @__pp:       page pointer (output)
2495  * @__iter:     'struct sgt_iter' (iterator state, internal)
2496  * @__sgt:      sg_table to iterate over (input)
2497  */
2498 #define for_each_sgt_page(__pp, __iter, __sgt)                          \
2499         for ((__iter) = __sgt_iter((__sgt)->sgl, false);                \
2500              ((__pp) = (__iter).pfn == 0 ? NULL :                       \
2501               pfn_to_page((__iter).pfn + ((__iter).curr >> PAGE_SHIFT))); \
2502              (((__iter).curr += PAGE_SIZE) >= (__iter).max) ?           \
2503              (__iter) = __sgt_iter(__sg_next((__iter).sgp), false), 0 : 0)
2504
2505 static inline unsigned int i915_sg_page_sizes(struct scatterlist *sg)
2506 {
2507         unsigned int page_sizes;
2508
2509         page_sizes = 0;
2510         while (sg) {
2511                 GEM_BUG_ON(sg->offset);
2512                 GEM_BUG_ON(!IS_ALIGNED(sg->length, PAGE_SIZE));
2513                 page_sizes |= sg->length;
2514                 sg = __sg_next(sg);
2515         }
2516
2517         return page_sizes;
2518 }
2519
2520 static inline unsigned int i915_sg_segment_size(void)
2521 {
2522         unsigned int size = swiotlb_max_segment();
2523
2524         if (size == 0)
2525                 return SCATTERLIST_MAX_SEGMENT;
2526
2527         size = rounddown(size, PAGE_SIZE);
2528         /* swiotlb_max_segment_size can return 1 byte when it means one page. */
2529         if (size < PAGE_SIZE)
2530                 size = PAGE_SIZE;
2531
2532         return size;
2533 }
2534
2535 static inline const struct intel_device_info *
2536 intel_info(const struct drm_i915_private *dev_priv)
2537 {
2538         return &dev_priv->info;
2539 }
2540
2541 #define INTEL_INFO(dev_priv)    intel_info((dev_priv))
2542
2543 #define INTEL_GEN(dev_priv)     ((dev_priv)->info.gen)
2544 #define INTEL_DEVID(dev_priv)   ((dev_priv)->info.device_id)
2545
2546 #define REVID_FOREVER           0xff
2547 #define INTEL_REVID(dev_priv)   ((dev_priv)->drm.pdev->revision)
2548
2549 #define GEN_FOREVER (0)
2550
2551 #define INTEL_GEN_MASK(s, e) ( \
2552         BUILD_BUG_ON_ZERO(!__builtin_constant_p(s)) + \
2553         BUILD_BUG_ON_ZERO(!__builtin_constant_p(e)) + \
2554         GENMASK((e) != GEN_FOREVER ? (e) - 1 : BITS_PER_LONG - 1, \
2555                 (s) != GEN_FOREVER ? (s) - 1 : 0) \
2556 )
2557
2558 /*
2559  * Returns true if Gen is in inclusive range [Start, End].
2560  *
2561  * Use GEN_FOREVER for unbound start and or end.
2562  */
2563 #define IS_GEN(dev_priv, s, e) \
2564         (!!((dev_priv)->info.gen_mask & INTEL_GEN_MASK((s), (e))))
2565
2566 /*
2567  * Return true if revision is in range [since,until] inclusive.
2568  *
2569  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2570  */
2571 #define IS_REVID(p, since, until) \
2572         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2573
2574 #define IS_PLATFORM(dev_priv, p) ((dev_priv)->info.platform_mask & BIT(p))
2575
2576 #define IS_I830(dev_priv)       IS_PLATFORM(dev_priv, INTEL_I830)
2577 #define IS_I845G(dev_priv)      IS_PLATFORM(dev_priv, INTEL_I845G)
2578 #define IS_I85X(dev_priv)       IS_PLATFORM(dev_priv, INTEL_I85X)
2579 #define IS_I865G(dev_priv)      IS_PLATFORM(dev_priv, INTEL_I865G)
2580 #define IS_I915G(dev_priv)      IS_PLATFORM(dev_priv, INTEL_I915G)
2581 #define IS_I915GM(dev_priv)     IS_PLATFORM(dev_priv, INTEL_I915GM)
2582 #define IS_I945G(dev_priv)      IS_PLATFORM(dev_priv, INTEL_I945G)
2583 #define IS_I945GM(dev_priv)     IS_PLATFORM(dev_priv, INTEL_I945GM)
2584 #define IS_I965G(dev_priv)      IS_PLATFORM(dev_priv, INTEL_I965G)
2585 #define IS_I965GM(dev_priv)     IS_PLATFORM(dev_priv, INTEL_I965GM)
2586 #define IS_G45(dev_priv)        IS_PLATFORM(dev_priv, INTEL_G45)
2587 #define IS_GM45(dev_priv)       IS_PLATFORM(dev_priv, INTEL_GM45)
2588 #define IS_G4X(dev_priv)        (IS_G45(dev_priv) || IS_GM45(dev_priv))
2589 #define IS_PINEVIEW_G(dev_priv) (INTEL_DEVID(dev_priv) == 0xa001)
2590 #define IS_PINEVIEW_M(dev_priv) (INTEL_DEVID(dev_priv) == 0xa011)
2591 #define IS_PINEVIEW(dev_priv)   IS_PLATFORM(dev_priv, INTEL_PINEVIEW)
2592 #define IS_G33(dev_priv)        IS_PLATFORM(dev_priv, INTEL_G33)
2593 #define IS_IRONLAKE_M(dev_priv) (INTEL_DEVID(dev_priv) == 0x0046)
2594 #define IS_IVYBRIDGE(dev_priv)  IS_PLATFORM(dev_priv, INTEL_IVYBRIDGE)
2595 #define IS_IVB_GT1(dev_priv)    (IS_IVYBRIDGE(dev_priv) && \
2596                                  (dev_priv)->info.gt == 1)
2597 #define IS_VALLEYVIEW(dev_priv) IS_PLATFORM(dev_priv, INTEL_VALLEYVIEW)
2598 #define IS_CHERRYVIEW(dev_priv) IS_PLATFORM(dev_priv, INTEL_CHERRYVIEW)
2599 #define IS_HASWELL(dev_priv)    IS_PLATFORM(dev_priv, INTEL_HASWELL)
2600 #define IS_BROADWELL(dev_priv)  IS_PLATFORM(dev_priv, INTEL_BROADWELL)
2601 #define IS_SKYLAKE(dev_priv)    IS_PLATFORM(dev_priv, INTEL_SKYLAKE)
2602 #define IS_BROXTON(dev_priv)    IS_PLATFORM(dev_priv, INTEL_BROXTON)
2603 #define IS_KABYLAKE(dev_priv)   IS_PLATFORM(dev_priv, INTEL_KABYLAKE)
2604 #define IS_GEMINILAKE(dev_priv) IS_PLATFORM(dev_priv, INTEL_GEMINILAKE)
2605 #define IS_COFFEELAKE(dev_priv) IS_PLATFORM(dev_priv, INTEL_COFFEELAKE)
2606 #define IS_CANNONLAKE(dev_priv) IS_PLATFORM(dev_priv, INTEL_CANNONLAKE)
2607 #define IS_ICELAKE(dev_priv)    IS_PLATFORM(dev_priv, INTEL_ICELAKE)
2608 #define IS_MOBILE(dev_priv)     ((dev_priv)->info.is_mobile)
2609 #define IS_HSW_EARLY_SDV(dev_priv) (IS_HASWELL(dev_priv) && \
2610                                     (INTEL_DEVID(dev_priv) & 0xFF00) == 0x0C00)
2611 #define IS_BDW_ULT(dev_priv)    (IS_BROADWELL(dev_priv) && \
2612                                  ((INTEL_DEVID(dev_priv) & 0xf) == 0x6 ||       \
2613                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xb ||        \
2614                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xe))
2615 /* ULX machines are also considered ULT. */
2616 #define IS_BDW_ULX(dev_priv)    (IS_BROADWELL(dev_priv) && \
2617                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xe)
2618 #define IS_BDW_GT3(dev_priv)    (IS_BROADWELL(dev_priv) && \
2619                                  (dev_priv)->info.gt == 3)
2620 #define IS_HSW_ULT(dev_priv)    (IS_HASWELL(dev_priv) && \
2621                                  (INTEL_DEVID(dev_priv) & 0xFF00) == 0x0A00)
2622 #define IS_HSW_GT3(dev_priv)    (IS_HASWELL(dev_priv) && \
2623                                  (dev_priv)->info.gt == 3)
2624 /* ULX machines are also considered ULT. */
2625 #define IS_HSW_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x0A0E || \
2626                                  INTEL_DEVID(dev_priv) == 0x0A1E)
2627 #define IS_SKL_ULT(dev_priv)    (INTEL_DEVID(dev_priv) == 0x1906 || \
2628                                  INTEL_DEVID(dev_priv) == 0x1913 || \
2629                                  INTEL_DEVID(dev_priv) == 0x1916 || \
2630                                  INTEL_DEVID(dev_priv) == 0x1921 || \
2631                                  INTEL_DEVID(dev_priv) == 0x1926)
2632 #define IS_SKL_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x190E || \
2633                                  INTEL_DEVID(dev_priv) == 0x1915 || \
2634                                  INTEL_DEVID(dev_priv) == 0x191E)
2635 #define IS_KBL_ULT(dev_priv)    (INTEL_DEVID(dev_priv) == 0x5906 || \
2636                                  INTEL_DEVID(dev_priv) == 0x5913 || \
2637                                  INTEL_DEVID(dev_priv) == 0x5916 || \
2638                                  INTEL_DEVID(dev_priv) == 0x5921 || \
2639                                  INTEL_DEVID(dev_priv) == 0x5926)
2640 #define IS_KBL_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x590E || \
2641                                  INTEL_DEVID(dev_priv) == 0x5915 || \
2642                                  INTEL_DEVID(dev_priv) == 0x591E)
2643 #define IS_SKL_GT2(dev_priv)    (IS_SKYLAKE(dev_priv) && \
2644                                  (dev_priv)->info.gt == 2)
2645 #define IS_SKL_GT3(dev_priv)    (IS_SKYLAKE(dev_priv) && \
2646                                  (dev_priv)->info.gt == 3)
2647 #define IS_SKL_GT4(dev_priv)    (IS_SKYLAKE(dev_priv) && \
2648                                  (dev_priv)->info.gt == 4)
2649 #define IS_KBL_GT2(dev_priv)    (IS_KABYLAKE(dev_priv) && \
2650                                  (dev_priv)->info.gt == 2)
2651 #define IS_KBL_GT3(dev_priv)    (IS_KABYLAKE(dev_priv) && \
2652                                  (dev_priv)->info.gt == 3)
2653 #define IS_CFL_ULT(dev_priv)    (IS_COFFEELAKE(dev_priv) && \
2654                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x00A0)
2655 #define IS_CFL_GT2(dev_priv)    (IS_COFFEELAKE(dev_priv) && \
2656                                  (dev_priv)->info.gt == 2)
2657 #define IS_CFL_GT3(dev_priv)    (IS_COFFEELAKE(dev_priv) && \
2658                                  (dev_priv)->info.gt == 3)
2659 #define IS_CNL_WITH_PORT_F(dev_priv)   (IS_CANNONLAKE(dev_priv) && \
2660                                         (INTEL_DEVID(dev_priv) & 0x0004) == 0x0004)
2661
2662 #define IS_ALPHA_SUPPORT(intel_info) ((intel_info)->is_alpha_support)
2663
2664 #define SKL_REVID_A0            0x0
2665 #define SKL_REVID_B0            0x1
2666 #define SKL_REVID_C0            0x2
2667 #define SKL_REVID_D0            0x3
2668 #define SKL_REVID_E0            0x4
2669 #define SKL_REVID_F0            0x5
2670 #define SKL_REVID_G0            0x6
2671 #define SKL_REVID_H0            0x7
2672
2673 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2674
2675 #define BXT_REVID_A0            0x0
2676 #define BXT_REVID_A1            0x1
2677 #define BXT_REVID_B0            0x3
2678 #define BXT_REVID_B_LAST        0x8
2679 #define BXT_REVID_C0            0x9
2680
2681 #define IS_BXT_REVID(dev_priv, since, until) \
2682         (IS_BROXTON(dev_priv) && IS_REVID(dev_priv, since, until))
2683
2684 #define KBL_REVID_A0            0x0
2685 #define KBL_REVID_B0            0x1
2686 #define KBL_REVID_C0            0x2
2687 #define KBL_REVID_D0            0x3
2688 #define KBL_REVID_E0            0x4
2689
2690 #define IS_KBL_REVID(dev_priv, since, until) \
2691         (IS_KABYLAKE(dev_priv) && IS_REVID(dev_priv, since, until))
2692
2693 #define GLK_REVID_A0            0x0
2694 #define GLK_REVID_A1            0x1
2695
2696 #define IS_GLK_REVID(dev_priv, since, until) \
2697         (IS_GEMINILAKE(dev_priv) && IS_REVID(dev_priv, since, until))
2698
2699 #define CNL_REVID_A0            0x0
2700 #define CNL_REVID_B0            0x1
2701 #define CNL_REVID_C0            0x2
2702
2703 #define IS_CNL_REVID(p, since, until) \
2704         (IS_CANNONLAKE(p) && IS_REVID(p, since, until))
2705
2706 /*
2707  * The genX designation typically refers to the render engine, so render
2708  * capability related checks should use IS_GEN, while display and other checks
2709  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2710  * chips, etc.).
2711  */
2712 #define IS_GEN2(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(1)))
2713 #define IS_GEN3(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(2)))
2714 #define IS_GEN4(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(3)))
2715 #define IS_GEN5(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(4)))
2716 #define IS_GEN6(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(5)))
2717 #define IS_GEN7(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(6)))
2718 #define IS_GEN8(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(7)))
2719 #define IS_GEN9(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(8)))
2720 #define IS_GEN10(dev_priv)      (!!((dev_priv)->info.gen_mask & BIT(9)))
2721 #define IS_GEN11(dev_priv)      (!!((dev_priv)->info.gen_mask & BIT(10)))
2722
2723 #define IS_LP(dev_priv) (INTEL_INFO(dev_priv)->is_lp)
2724 #define IS_GEN9_LP(dev_priv)    (IS_GEN9(dev_priv) && IS_LP(dev_priv))
2725 #define IS_GEN9_BC(dev_priv)    (IS_GEN9(dev_priv) && !IS_LP(dev_priv))
2726
2727 #define ENGINE_MASK(id) BIT(id)
2728 #define RENDER_RING     ENGINE_MASK(RCS)
2729 #define BSD_RING        ENGINE_MASK(VCS)
2730 #define BLT_RING        ENGINE_MASK(BCS)
2731 #define VEBOX_RING      ENGINE_MASK(VECS)
2732 #define BSD2_RING       ENGINE_MASK(VCS2)
2733 #define ALL_ENGINES     (~0)
2734
2735 #define HAS_ENGINE(dev_priv, id) \
2736         (!!((dev_priv)->info.ring_mask & ENGINE_MASK(id)))
2737
2738 #define HAS_BSD(dev_priv)       HAS_ENGINE(dev_priv, VCS)
2739 #define HAS_BSD2(dev_priv)      HAS_ENGINE(dev_priv, VCS2)
2740 #define HAS_BLT(dev_priv)       HAS_ENGINE(dev_priv, BCS)
2741 #define HAS_VEBOX(dev_priv)     HAS_ENGINE(dev_priv, VECS)
2742
2743 #define HAS_LEGACY_SEMAPHORES(dev_priv) IS_GEN7(dev_priv)
2744
2745 #define HAS_LLC(dev_priv)       ((dev_priv)->info.has_llc)
2746 #define HAS_SNOOP(dev_priv)     ((dev_priv)->info.has_snoop)
2747 #define HAS_EDRAM(dev_priv)     (!!((dev_priv)->edram_cap & EDRAM_ENABLED))
2748 #define HAS_WT(dev_priv)        ((IS_HASWELL(dev_priv) || \
2749                                  IS_BROADWELL(dev_priv)) && HAS_EDRAM(dev_priv))
2750
2751 #define HWS_NEEDS_PHYSICAL(dev_priv)    ((dev_priv)->info.hws_needs_physical)
2752
2753 #define HAS_LOGICAL_RING_CONTEXTS(dev_priv) \
2754                 ((dev_priv)->info.has_logical_ring_contexts)
2755 #define HAS_LOGICAL_RING_PREEMPTION(dev_priv) \
2756                 ((dev_priv)->info.has_logical_ring_preemption)
2757
2758 #define HAS_EXECLISTS(dev_priv) HAS_LOGICAL_RING_CONTEXTS(dev_priv)
2759
2760 #define USES_PPGTT(dev_priv)            (i915_modparams.enable_ppgtt)
2761 #define USES_FULL_PPGTT(dev_priv)       (i915_modparams.enable_ppgtt >= 2)
2762 #define USES_FULL_48BIT_PPGTT(dev_priv) (i915_modparams.enable_ppgtt == 3)
2763 #define HAS_PAGE_SIZES(dev_priv, sizes) ({ \
2764         GEM_BUG_ON((sizes) == 0); \
2765         ((sizes) & ~(dev_priv)->info.page_sizes) == 0; \
2766 })
2767
2768 #define HAS_OVERLAY(dev_priv)            ((dev_priv)->info.has_overlay)
2769 #define OVERLAY_NEEDS_PHYSICAL(dev_priv) \
2770                 ((dev_priv)->info.overlay_needs_physical)
2771
2772 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2773 #define HAS_BROKEN_CS_TLB(dev_priv)     (IS_I830(dev_priv) || IS_I845G(dev_priv))
2774
2775 /* WaRsDisableCoarsePowerGating:skl,bxt */
2776 #define NEEDS_WaRsDisableCoarsePowerGating(dev_priv) \
2777         (IS_SKL_GT3(dev_priv) || IS_SKL_GT4(dev_priv))
2778
2779 /*
2780  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2781  * even when in MSI mode. This results in spurious interrupt warnings if the
2782  * legacy irq no. is shared with another device. The kernel then disables that
2783  * interrupt source and so prevents the other device from working properly.
2784  *
2785  * Since we don't enable MSI anymore on gen4, we can always use GMBUS/AUX
2786  * interrupts.
2787  */
2788 #define HAS_AUX_IRQ(dev_priv)   true
2789 #define HAS_GMBUS_IRQ(dev_priv) (INTEL_GEN(dev_priv) >= 4)
2790
2791 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2792  * rows, which changed the alignment requirements and fence programming.
2793  */
2794 #define HAS_128_BYTE_Y_TILING(dev_priv) (!IS_GEN2(dev_priv) && \
2795                                          !(IS_I915G(dev_priv) || \
2796                                          IS_I915GM(dev_priv)))
2797 #define SUPPORTS_TV(dev_priv)           ((dev_priv)->info.supports_tv)
2798 #define I915_HAS_HOTPLUG(dev_priv)      ((dev_priv)->info.has_hotplug)
2799
2800 #define HAS_FW_BLC(dev_priv)    (INTEL_GEN(dev_priv) > 2)
2801 #define HAS_FBC(dev_priv)       ((dev_priv)->info.has_fbc)
2802 #define HAS_CUR_FBC(dev_priv)   (!HAS_GMCH_DISPLAY(dev_priv) && INTEL_INFO(dev_priv)->gen >= 7)
2803
2804 #define HAS_IPS(dev_priv)       (IS_HSW_ULT(dev_priv) || IS_BROADWELL(dev_priv))
2805
2806 #define HAS_DP_MST(dev_priv)    ((dev_priv)->info.has_dp_mst)
2807
2808 #define HAS_DDI(dev_priv)                ((dev_priv)->info.has_ddi)
2809 #define HAS_FPGA_DBG_UNCLAIMED(dev_priv) ((dev_priv)->info.has_fpga_dbg)
2810 #define HAS_PSR(dev_priv)                ((dev_priv)->info.has_psr)
2811
2812 #define HAS_RC6(dev_priv)                ((dev_priv)->info.has_rc6)
2813 #define HAS_RC6p(dev_priv)               ((dev_priv)->info.has_rc6p)
2814 #define HAS_RC6pp(dev_priv)              (false) /* HW was never validated */
2815
2816 #define HAS_CSR(dev_priv)       ((dev_priv)->info.has_csr)
2817
2818 #define HAS_RUNTIME_PM(dev_priv) ((dev_priv)->info.has_runtime_pm)
2819 #define HAS_64BIT_RELOC(dev_priv) ((dev_priv)->info.has_64bit_reloc)
2820
2821 #define HAS_IPC(dev_priv)                ((dev_priv)->info.has_ipc)
2822
2823 /*
2824  * For now, anything with a GuC requires uCode loading, and then supports
2825  * command submission once loaded. But these are logically independent
2826  * properties, so we have separate macros to test them.
2827  */
2828 #define HAS_GUC(dev_priv)       ((dev_priv)->info.has_guc)
2829 #define HAS_GUC_CT(dev_priv)    ((dev_priv)->info.has_guc_ct)
2830 #define HAS_GUC_UCODE(dev_priv) (HAS_GUC(dev_priv))
2831 #define HAS_GUC_SCHED(dev_priv) (HAS_GUC(dev_priv))
2832
2833 /* For now, anything with a GuC has also HuC */
2834 #define HAS_HUC(dev_priv)       (HAS_GUC(dev_priv))
2835 #define HAS_HUC_UCODE(dev_priv) (HAS_GUC(dev_priv))
2836
2837 /* Having a GuC is not the same as using a GuC */
2838 #define USES_GUC(dev_priv)              intel_uc_is_using_guc()
2839 #define USES_GUC_SUBMISSION(dev_priv)   intel_uc_is_using_guc_submission()
2840 #define USES_HUC(dev_priv)              intel_uc_is_using_huc()
2841
2842 #define HAS_RESOURCE_STREAMER(dev_priv) ((dev_priv)->info.has_resource_streamer)
2843
2844 #define HAS_POOLED_EU(dev_priv) ((dev_priv)->info.has_pooled_eu)
2845
2846 #define INTEL_PCH_DEVICE_ID_MASK                0xff80
2847 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2848 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2849 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2850 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2851 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2852 #define INTEL_PCH_WPT_DEVICE_ID_TYPE            0x8c80
2853 #define INTEL_PCH_WPT_LP_DEVICE_ID_TYPE         0x9c80
2854 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2855 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2856 #define INTEL_PCH_KBP_DEVICE_ID_TYPE            0xA280
2857 #define INTEL_PCH_CNP_DEVICE_ID_TYPE            0xA300
2858 #define INTEL_PCH_CNP_LP_DEVICE_ID_TYPE         0x9D80
2859 #define INTEL_PCH_ICP_DEVICE_ID_TYPE            0x3480
2860 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2861 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2862 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2863
2864 #define INTEL_PCH_TYPE(dev_priv) ((dev_priv)->pch_type)
2865 #define HAS_PCH_ICP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_ICP)
2866 #define HAS_PCH_CNP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_CNP)
2867 #define HAS_PCH_CNP_LP(dev_priv) \
2868         ((dev_priv)->pch_id == INTEL_PCH_CNP_LP_DEVICE_ID_TYPE)
2869 #define HAS_PCH_KBP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_KBP)
2870 #define HAS_PCH_SPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_SPT)
2871 #define HAS_PCH_LPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_LPT)
2872 #define HAS_PCH_LPT_LP(dev_priv) \
2873         ((dev_priv)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE || \
2874          (dev_priv)->pch_id == INTEL_PCH_WPT_LP_DEVICE_ID_TYPE)
2875 #define HAS_PCH_LPT_H(dev_priv) \
2876         ((dev_priv)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE || \
2877          (dev_priv)->pch_id == INTEL_PCH_WPT_DEVICE_ID_TYPE)
2878 #define HAS_PCH_CPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_CPT)
2879 #define HAS_PCH_IBX(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_IBX)
2880 #define HAS_PCH_NOP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_NOP)
2881 #define HAS_PCH_SPLIT(dev_priv) (INTEL_PCH_TYPE(dev_priv) != PCH_NONE)
2882
2883 #define HAS_GMCH_DISPLAY(dev_priv) ((dev_priv)->info.has_gmch_display)
2884
2885 #define HAS_LSPCON(dev_priv) (INTEL_GEN(dev_priv) >= 9)
2886
2887 /* DPF == dynamic parity feature */
2888 #define HAS_L3_DPF(dev_priv) ((dev_priv)->info.has_l3_dpf)
2889 #define NUM_L3_SLICES(dev_priv) (IS_HSW_GT3(dev_priv) ? \
2890                                  2 : HAS_L3_DPF(dev_priv))
2891
2892 #define GT_FREQUENCY_MULTIPLIER 50
2893 #define GEN9_FREQ_SCALER 3
2894
2895 #include "i915_trace.h"
2896
2897 static inline bool intel_vtd_active(void)
2898 {
2899 #ifdef CONFIG_INTEL_IOMMU
2900         if (intel_iommu_gfx_mapped)
2901                 return true;
2902 #endif
2903         return false;
2904 }
2905
2906 static inline bool intel_scanout_needs_vtd_wa(struct drm_i915_private *dev_priv)
2907 {
2908         return INTEL_GEN(dev_priv) >= 6 && intel_vtd_active();
2909 }
2910
2911 static inline bool
2912 intel_ggtt_update_needs_vtd_wa(struct drm_i915_private *dev_priv)
2913 {
2914         return IS_BROXTON(dev_priv) && intel_vtd_active();
2915 }
2916
2917 int intel_sanitize_enable_ppgtt(struct drm_i915_private *dev_priv,
2918                                 int enable_ppgtt);
2919
2920 /* i915_drv.c */
2921 void __printf(3, 4)
2922 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2923               const char *fmt, ...);
2924
2925 #define i915_report_error(dev_priv, fmt, ...)                              \
2926         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2927
2928 #ifdef CONFIG_COMPAT
2929 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2930                               unsigned long arg);
2931 #else
2932 #define i915_compat_ioctl NULL
2933 #endif
2934 extern const struct dev_pm_ops i915_pm_ops;
2935
2936 extern int i915_driver_load(struct pci_dev *pdev,
2937                             const struct pci_device_id *ent);
2938 extern void i915_driver_unload(struct drm_device *dev);
2939 extern int intel_gpu_reset(struct drm_i915_private *dev_priv, u32 engine_mask);
2940 extern bool intel_has_gpu_reset(struct drm_i915_private *dev_priv);
2941
2942 #define I915_RESET_QUIET BIT(0)
2943 extern void i915_reset(struct drm_i915_private *i915, unsigned int flags);
2944 extern int i915_reset_engine(struct intel_engine_cs *engine,
2945                              unsigned int flags);
2946
2947 extern bool intel_has_reset_engine(struct drm_i915_private *dev_priv);
2948 extern int intel_reset_guc(struct drm_i915_private *dev_priv);
2949 extern int intel_guc_reset_engine(struct intel_guc *guc,
2950                                   struct intel_engine_cs *engine);
2951 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2952 extern void intel_hangcheck_init(struct drm_i915_private *dev_priv);
2953 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2954 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2955 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2956 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2957 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2958
2959 int intel_engines_init_mmio(struct drm_i915_private *dev_priv);
2960 int intel_engines_init(struct drm_i915_private *dev_priv);
2961
2962 /* intel_hotplug.c */
2963 void intel_hpd_irq_handler(struct drm_i915_private *dev_priv,
2964                            u32 pin_mask, u32 long_mask);
2965 void intel_hpd_init(struct drm_i915_private *dev_priv);
2966 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2967 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2968 enum port intel_hpd_pin_to_port(struct drm_i915_private *dev_priv,
2969                                 enum hpd_pin pin);
2970 enum hpd_pin intel_hpd_pin_default(struct drm_i915_private *dev_priv,
2971                                    enum port port);
2972 bool intel_hpd_disable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2973 void intel_hpd_enable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2974
2975 /* i915_irq.c */
2976 static inline void i915_queue_hangcheck(struct drm_i915_private *dev_priv)
2977 {
2978         unsigned long delay;
2979
2980         if (unlikely(!i915_modparams.enable_hangcheck))
2981                 return;
2982
2983         /* Don't continually defer the hangcheck so that it is always run at
2984          * least once after work has been scheduled on any ring. Otherwise,
2985          * we will ignore a hung ring if a second ring is kept busy.
2986          */
2987
2988         delay = round_jiffies_up_relative(DRM_I915_HANGCHECK_JIFFIES);
2989         queue_delayed_work(system_long_wq,
2990                            &dev_priv->gpu_error.hangcheck_work, delay);
2991 }
2992
2993 __printf(3, 4)
2994 void i915_handle_error(struct drm_i915_private *dev_priv,
2995                        u32 engine_mask,
2996                        const char *fmt, ...);
2997
2998 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2999 extern void intel_irq_fini(struct drm_i915_private *dev_priv);
3000 int intel_irq_install(struct drm_i915_private *dev_priv);
3001 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
3002
3003 static inline bool intel_gvt_active(struct drm_i915_private *dev_priv)
3004 {
3005         return dev_priv->gvt;
3006 }
3007
3008 static inline bool intel_vgpu_active(struct drm_i915_private *dev_priv)
3009 {
3010         return dev_priv->vgpu.active;
3011 }
3012
3013 u32 i915_pipestat_enable_mask(struct drm_i915_private *dev_priv,
3014                               enum pipe pipe);
3015 void
3016 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
3017                      u32 status_mask);
3018
3019 void
3020 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
3021                       u32 status_mask);
3022
3023 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
3024 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
3025 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
3026                                    uint32_t mask,
3027                                    uint32_t bits);
3028 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
3029                             uint32_t interrupt_mask,
3030                             uint32_t enabled_irq_mask);
3031 static inline void
3032 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3033 {
3034         ilk_update_display_irq(dev_priv, bits, bits);
3035 }
3036 static inline void
3037 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3038 {
3039         ilk_update_display_irq(dev_priv, bits, 0);
3040 }
3041 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
3042                          enum pipe pipe,
3043                          uint32_t interrupt_mask,
3044                          uint32_t enabled_irq_mask);
3045 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
3046                                        enum pipe pipe, uint32_t bits)
3047 {
3048         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
3049 }
3050 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
3051                                         enum pipe pipe, uint32_t bits)
3052 {
3053         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
3054 }
3055 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
3056                                   uint32_t interrupt_mask,
3057                                   uint32_t enabled_irq_mask);
3058 static inline void
3059 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3060 {
3061         ibx_display_interrupt_update(dev_priv, bits, bits);
3062 }
3063 static inline void
3064 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3065 {
3066         ibx_display_interrupt_update(dev_priv, bits, 0);
3067 }
3068
3069 /* i915_gem.c */
3070 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
3071                           struct drm_file *file_priv);
3072 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
3073                          struct drm_file *file_priv);
3074 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
3075                           struct drm_file *file_priv);
3076 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
3077                         struct drm_file *file_priv);
3078 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
3079                         struct drm_file *file_priv);
3080 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
3081                               struct drm_file *file_priv);
3082 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
3083                              struct drm_file *file_priv);
3084 int i915_gem_execbuffer(struct drm_device *dev, void *data,
3085                         struct drm_file *file_priv);
3086 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
3087                          struct drm_file *file_priv);
3088 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
3089                         struct drm_file *file_priv);
3090 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
3091                                struct drm_file *file);
3092 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
3093                                struct drm_file *file);
3094 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
3095                             struct drm_file *file_priv);
3096 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
3097                            struct drm_file *file_priv);
3098 int i915_gem_set_tiling_ioctl(struct drm_device *dev, void *data,
3099                               struct drm_file *file_priv);
3100 int i915_gem_get_tiling_ioctl(struct drm_device *dev, void *data,
3101                               struct drm_file *file_priv);
3102 int i915_gem_init_userptr(struct drm_i915_private *dev_priv);
3103 void i915_gem_cleanup_userptr(struct drm_i915_private *dev_priv);
3104 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
3105                            struct drm_file *file);
3106 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
3107                                 struct drm_file *file_priv);
3108 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
3109                         struct drm_file *file_priv);
3110 void i915_gem_sanitize(struct drm_i915_private *i915);
3111 int i915_gem_load_init(struct drm_i915_private *dev_priv);
3112 void i915_gem_load_cleanup(struct drm_i915_private *dev_priv);
3113 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
3114 int i915_gem_freeze(struct drm_i915_private *dev_priv);
3115 int i915_gem_freeze_late(struct drm_i915_private *dev_priv);
3116
3117 void *i915_gem_object_alloc(struct drm_i915_private *dev_priv);
3118 void i915_gem_object_free(struct drm_i915_gem_object *obj);
3119 void i915_gem_object_init(struct drm_i915_gem_object *obj,
3120                          const struct drm_i915_gem_object_ops *ops);
3121 struct drm_i915_gem_object *
3122 i915_gem_object_create(struct drm_i915_private *dev_priv, u64 size);
3123 struct drm_i915_gem_object *
3124 i915_gem_object_create_from_data(struct drm_i915_private *dev_priv,
3125                                  const void *data, size_t size);
3126 void i915_gem_close_object(struct drm_gem_object *gem, struct drm_file *file);
3127 void i915_gem_free_object(struct drm_gem_object *obj);
3128
3129 static inline void i915_gem_drain_freed_objects(struct drm_i915_private *i915)
3130 {
3131         /* A single pass should suffice to release all the freed objects (along
3132          * most call paths) , but be a little more paranoid in that freeing
3133          * the objects does take a little amount of time, during which the rcu
3134          * callbacks could have added new objects into the freed list, and
3135          * armed the work again.
3136          */
3137         do {
3138                 rcu_barrier();
3139         } while (flush_work(&i915->mm.free_work));
3140 }
3141
3142 static inline void i915_gem_drain_workqueue(struct drm_i915_private *i915)
3143 {
3144         /*
3145          * Similar to objects above (see i915_gem_drain_freed-objects), in
3146          * general we have workers that are armed by RCU and then rearm
3147          * themselves in their callbacks. To be paranoid, we need to
3148          * drain the workqueue a second time after waiting for the RCU
3149          * grace period so that we catch work queued via RCU from the first
3150          * pass. As neither drain_workqueue() nor flush_workqueue() report
3151          * a result, we make an assumption that we only don't require more
3152          * than 2 passes to catch all recursive RCU delayed work.
3153          *
3154          */
3155         int pass = 2;
3156         do {
3157                 rcu_barrier();
3158                 drain_workqueue(i915->wq);
3159         } while (--pass);
3160 }
3161
3162 struct i915_vma * __must_check
3163 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
3164                          const struct i915_ggtt_view *view,
3165                          u64 size,
3166                          u64 alignment,
3167                          u64 flags);
3168
3169 int i915_gem_object_unbind(struct drm_i915_gem_object *obj);
3170 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
3171
3172 void i915_gem_runtime_suspend(struct drm_i915_private *dev_priv);
3173
3174 static inline int __sg_page_count(const struct scatterlist *sg)
3175 {
3176         return sg->length >> PAGE_SHIFT;
3177 }
3178
3179 struct scatterlist *
3180 i915_gem_object_get_sg(struct drm_i915_gem_object *obj,
3181                        unsigned int n, unsigned int *offset);
3182
3183 struct page *
3184 i915_gem_object_get_page(struct drm_i915_gem_object *obj,
3185                          unsigned int n);
3186
3187 struct page *
3188 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj,
3189                                unsigned int n);
3190
3191 dma_addr_t
3192 i915_gem_object_get_dma_address(struct drm_i915_gem_object *obj,
3193                                 unsigned long n);
3194
3195 void __i915_gem_object_set_pages(struct drm_i915_gem_object *obj,
3196                                  struct sg_table *pages,
3197                                  unsigned int sg_page_sizes);
3198 int __i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
3199
3200 static inline int __must_check
3201 i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3202 {
3203         might_lock(&obj->mm.lock);
3204
3205         if (atomic_inc_not_zero(&obj->mm.pages_pin_count))
3206                 return 0;
3207
3208         return __i915_gem_object_get_pages(obj);
3209 }
3210
3211 static inline bool
3212 i915_gem_object_has_pages(struct drm_i915_gem_object *obj)
3213 {
3214         return !IS_ERR_OR_NULL(READ_ONCE(obj->mm.pages));
3215 }
3216
3217 static inline void
3218 __i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3219 {
3220         GEM_BUG_ON(!i915_gem_object_has_pages(obj));
3221
3222         atomic_inc(&obj->mm.pages_pin_count);
3223 }
3224
3225 static inline bool
3226 i915_gem_object_has_pinned_pages(struct drm_i915_gem_object *obj)
3227 {
3228         return atomic_read(&obj->mm.pages_pin_count);
3229 }
3230
3231 static inline void
3232 __i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3233 {
3234         GEM_BUG_ON(!i915_gem_object_has_pages(obj));
3235         GEM_BUG_ON(!i915_gem_object_has_pinned_pages(obj));
3236
3237         atomic_dec(&obj->mm.pages_pin_count);
3238 }
3239
3240 static inline void
3241 i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3242 {
3243         __i915_gem_object_unpin_pages(obj);
3244 }
3245
3246 enum i915_mm_subclass { /* lockdep subclass for obj->mm.lock */
3247         I915_MM_NORMAL = 0,
3248         I915_MM_SHRINKER
3249 };
3250
3251 void __i915_gem_object_put_pages(struct drm_i915_gem_object *obj,
3252                                  enum i915_mm_subclass subclass);
3253 void __i915_gem_object_invalidate(struct drm_i915_gem_object *obj);
3254
3255 enum i915_map_type {
3256         I915_MAP_WB = 0,
3257         I915_MAP_WC,
3258 #define I915_MAP_OVERRIDE BIT(31)
3259         I915_MAP_FORCE_WB = I915_MAP_WB | I915_MAP_OVERRIDE,
3260         I915_MAP_FORCE_WC = I915_MAP_WC | I915_MAP_OVERRIDE,
3261 };
3262
3263 /**
3264  * i915_gem_object_pin_map - return a contiguous mapping of the entire object
3265  * @obj: the object to map into kernel address space
3266  * @type: the type of mapping, used to select pgprot_t
3267  *
3268  * Calls i915_gem_object_pin_pages() to prevent reaping of the object's
3269  * pages and then returns a contiguous mapping of the backing storage into
3270  * the kernel address space. Based on the @type of mapping, the PTE will be
3271  * set to either WriteBack or WriteCombine (via pgprot_t).
3272  *
3273  * The caller is responsible for calling i915_gem_object_unpin_map() when the
3274  * mapping is no longer required.
3275  *
3276  * Returns the pointer through which to access the mapped object, or an
3277  * ERR_PTR() on error.
3278  */
3279 void *__must_check i915_gem_object_pin_map(struct drm_i915_gem_object *obj,
3280                                            enum i915_map_type type);
3281
3282 /**
3283  * i915_gem_object_unpin_map - releases an earlier mapping
3284  * @obj: the object to unmap
3285  *
3286  * After pinning the object and mapping its pages, once you are finished
3287  * with your access, call i915_gem_object_unpin_map() to release the pin
3288  * upon the mapping. Once the pin count reaches zero, that mapping may be
3289  * removed.
3290  */
3291 static inline void i915_gem_object_unpin_map(struct drm_i915_gem_object *obj)
3292 {
3293         i915_gem_object_unpin_pages(obj);
3294 }
3295
3296 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
3297                                     unsigned int *needs_clflush);
3298 int i915_gem_obj_prepare_shmem_write(struct drm_i915_gem_object *obj,
3299                                      unsigned int *needs_clflush);
3300 #define CLFLUSH_BEFORE  BIT(0)
3301 #define CLFLUSH_AFTER   BIT(1)
3302 #define CLFLUSH_FLAGS   (CLFLUSH_BEFORE | CLFLUSH_AFTER)
3303
3304 static inline void
3305 i915_gem_obj_finish_shmem_access(struct drm_i915_gem_object *obj)
3306 {
3307         i915_gem_object_unpin_pages(obj);
3308 }
3309
3310 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
3311 void i915_vma_move_to_active(struct i915_vma *vma,
3312                              struct drm_i915_gem_request *req,
3313                              unsigned int flags);
3314 int i915_gem_dumb_create(struct drm_file *file_priv,
3315                          struct drm_device *dev,
3316                          struct drm_mode_create_dumb *args);
3317 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3318                       uint32_t handle, uint64_t *offset);
3319 int i915_gem_mmap_gtt_version(void);
3320
3321 void i915_gem_track_fb(struct drm_i915_gem_object *old,
3322                        struct drm_i915_gem_object *new,
3323                        unsigned frontbuffer_bits);
3324
3325 int __must_check i915_gem_set_global_seqno(struct drm_device *dev, u32 seqno);
3326
3327 struct drm_i915_gem_request *
3328 i915_gem_find_active_request(struct intel_engine_cs *engine);
3329
3330 void i915_gem_retire_requests(struct drm_i915_private *dev_priv);
3331
3332 static inline bool i915_reset_backoff(struct i915_gpu_error *error)
3333 {
3334         return unlikely(test_bit(I915_RESET_BACKOFF, &error->flags));
3335 }
3336
3337 static inline bool i915_reset_handoff(struct i915_gpu_error *error)
3338 {
3339         return unlikely(test_bit(I915_RESET_HANDOFF, &error->flags));
3340 }
3341
3342 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3343 {
3344         return unlikely(test_bit(I915_WEDGED, &error->flags));
3345 }
3346
3347 static inline bool i915_reset_backoff_or_wedged(struct i915_gpu_error *error)
3348 {
3349         return i915_reset_backoff(error) | i915_terminally_wedged(error);
3350 }
3351
3352 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3353 {
3354         return READ_ONCE(error->reset_count);
3355 }
3356
3357 static inline u32 i915_reset_engine_count(struct i915_gpu_error *error,
3358                                           struct intel_engine_cs *engine)
3359 {
3360         return READ_ONCE(error->reset_engine_count[engine->id]);
3361 }
3362
3363 struct drm_i915_gem_request *
3364 i915_gem_reset_prepare_engine(struct intel_engine_cs *engine);
3365 int i915_gem_reset_prepare(struct drm_i915_private *dev_priv);
3366 void i915_gem_reset(struct drm_i915_private *dev_priv);
3367 void i915_gem_reset_finish_engine(struct intel_engine_cs *engine);
3368 void i915_gem_reset_finish(struct drm_i915_private *dev_priv);
3369 void i915_gem_set_wedged(struct drm_i915_private *dev_priv);
3370 bool i915_gem_unset_wedged(struct drm_i915_private *dev_priv);
3371 void i915_gem_reset_engine(struct intel_engine_cs *engine,
3372                            struct drm_i915_gem_request *request);
3373
3374 void i915_gem_init_mmio(struct drm_i915_private *i915);
3375 int __must_check i915_gem_init(struct drm_i915_private *dev_priv);
3376 int __must_check i915_gem_init_hw(struct drm_i915_private *dev_priv);
3377 void i915_gem_init_swizzling(struct drm_i915_private *dev_priv);
3378 void i915_gem_cleanup_engines(struct drm_i915_private *dev_priv);
3379 int i915_gem_wait_for_idle(struct drm_i915_private *dev_priv,
3380                            unsigned int flags);
3381 int __must_check i915_gem_suspend(struct drm_i915_private *dev_priv);
3382 void i915_gem_resume(struct drm_i915_private *dev_priv);
3383 int i915_gem_fault(struct vm_fault *vmf);
3384 int i915_gem_object_wait(struct drm_i915_gem_object *obj,
3385                          unsigned int flags,
3386                          long timeout,
3387                          struct intel_rps_client *rps);
3388 int i915_gem_object_wait_priority(struct drm_i915_gem_object *obj,
3389                                   unsigned int flags,
3390                                   int priority);
3391 #define I915_PRIORITY_DISPLAY I915_PRIORITY_MAX
3392
3393 int __must_check
3394 i915_gem_object_set_to_wc_domain(struct drm_i915_gem_object *obj, bool write);
3395 int __must_check
3396 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj, bool write);
3397 int __must_check
3398 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3399 struct i915_vma * __must_check
3400 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3401                                      u32 alignment,
3402                                      const struct i915_ggtt_view *view);
3403 void i915_gem_object_unpin_from_display_plane(struct i915_vma *vma);
3404 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3405                                 int align);
3406 int i915_gem_open(struct drm_i915_private *i915, struct drm_file *file);
3407 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3408
3409 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3410                                     enum i915_cache_level cache_level);
3411
3412 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3413                                 struct dma_buf *dma_buf);
3414
3415 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3416                                 struct drm_gem_object *gem_obj, int flags);
3417
3418 static inline struct i915_hw_ppgtt *
3419 i915_vm_to_ppgtt(struct i915_address_space *vm)
3420 {
3421         return container_of(vm, struct i915_hw_ppgtt, base);
3422 }
3423
3424 /* i915_gem_fence_reg.c */
3425 struct drm_i915_fence_reg *
3426 i915_reserve_fence(struct drm_i915_private *dev_priv);
3427 void i915_unreserve_fence(struct drm_i915_fence_reg *fence);
3428
3429 void i915_gem_revoke_fences(struct drm_i915_private *dev_priv);
3430 void i915_gem_restore_fences(struct drm_i915_private *dev_priv);
3431
3432 void i915_gem_detect_bit_6_swizzle(struct drm_i915_private *dev_priv);
3433 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj,
3434                                        struct sg_table *pages);
3435 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj,
3436                                          struct sg_table *pages);
3437
3438 static inline struct i915_gem_context *
3439 __i915_gem_context_lookup_rcu(struct drm_i915_file_private *file_priv, u32 id)
3440 {
3441         return idr_find(&file_priv->context_idr, id);
3442 }
3443
3444 static inline struct i915_gem_context *
3445 i915_gem_context_lookup(struct drm_i915_file_private *file_priv, u32 id)
3446 {
3447         struct i915_gem_context *ctx;
3448
3449         rcu_read_lock();
3450         ctx = __i915_gem_context_lookup_rcu(file_priv, id);
3451         if (ctx && !kref_get_unless_zero(&ctx->ref))
3452                 ctx = NULL;
3453         rcu_read_unlock();
3454
3455         return ctx;
3456 }
3457
3458 static inline struct intel_timeline *
3459 i915_gem_context_lookup_timeline(struct i915_gem_context *ctx,
3460                                  struct intel_engine_cs *engine)
3461 {
3462         struct i915_address_space *vm;
3463
3464         vm = ctx->ppgtt ? &ctx->ppgtt->base : &ctx->i915->ggtt.base;
3465         return &vm->timeline.engine[engine->id];
3466 }
3467
3468 int i915_perf_open_ioctl(struct drm_device *dev, void *data,
3469                          struct drm_file *file);
3470 int i915_perf_add_config_ioctl(struct drm_device *dev, void *data,
3471                                struct drm_file *file);
3472 int i915_perf_remove_config_ioctl(struct drm_device *dev, void *data,
3473                                   struct drm_file *file);
3474 void i915_oa_init_reg_state(struct intel_engine_cs *engine,
3475                             struct i915_gem_context *ctx,
3476                             uint32_t *reg_state);
3477
3478 /* i915_gem_evict.c */
3479 int __must_check i915_gem_evict_something(struct i915_address_space *vm,
3480                                           u64 min_size, u64 alignment,
3481                                           unsigned cache_level,
3482                                           u64 start, u64 end,
3483                                           unsigned flags);
3484 int __must_check i915_gem_evict_for_node(struct i915_address_space *vm,
3485                                          struct drm_mm_node *node,
3486                                          unsigned int flags);
3487 int i915_gem_evict_vm(struct i915_address_space *vm);
3488
3489 void i915_gem_flush_ggtt_writes(struct drm_i915_private *dev_priv);
3490
3491 /* belongs in i915_gem_gtt.h */
3492 static inline void i915_gem_chipset_flush(struct drm_i915_private *dev_priv)
3493 {
3494         wmb();
3495         if (INTEL_GEN(dev_priv) < 6)
3496                 intel_gtt_chipset_flush();
3497 }
3498
3499 /* i915_gem_stolen.c */
3500 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3501                                 struct drm_mm_node *node, u64 size,
3502                                 unsigned alignment);
3503 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3504                                          struct drm_mm_node *node, u64 size,
3505                                          unsigned alignment, u64 start,
3506                                          u64 end);
3507 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3508                                  struct drm_mm_node *node);
3509 int i915_gem_init_stolen(struct drm_i915_private *dev_priv);
3510 void i915_gem_cleanup_stolen(struct drm_device *dev);
3511 struct drm_i915_gem_object *
3512 i915_gem_object_create_stolen(struct drm_i915_private *dev_priv,
3513                               resource_size_t size);
3514 struct drm_i915_gem_object *
3515 i915_gem_object_create_stolen_for_preallocated(struct drm_i915_private *dev_priv,
3516                                                resource_size_t stolen_offset,
3517                                                resource_size_t gtt_offset,
3518                                                resource_size_t size);
3519
3520 /* i915_gem_internal.c */
3521 struct drm_i915_gem_object *
3522 i915_gem_object_create_internal(struct drm_i915_private *dev_priv,
3523                                 phys_addr_t size);
3524
3525 /* i915_gem_shrinker.c */
3526 unsigned long i915_gem_shrink(struct drm_i915_private *i915,
3527                               unsigned long target,
3528                               unsigned long *nr_scanned,
3529                               unsigned flags);
3530 #define I915_SHRINK_PURGEABLE 0x1
3531 #define I915_SHRINK_UNBOUND 0x2
3532 #define I915_SHRINK_BOUND 0x4
3533 #define I915_SHRINK_ACTIVE 0x8
3534 #define I915_SHRINK_VMAPS 0x10
3535 unsigned long i915_gem_shrink_all(struct drm_i915_private *i915);
3536 void i915_gem_shrinker_register(struct drm_i915_private *i915);
3537 void i915_gem_shrinker_unregister(struct drm_i915_private *i915);
3538
3539
3540 /* i915_gem_tiling.c */
3541 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3542 {
3543         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3544
3545         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3546                 i915_gem_object_is_tiled(obj);
3547 }
3548
3549 u32 i915_gem_fence_size(struct drm_i915_private *dev_priv, u32 size,
3550                         unsigned int tiling, unsigned int stride);
3551 u32 i915_gem_fence_alignment(struct drm_i915_private *dev_priv, u32 size,
3552                              unsigned int tiling, unsigned int stride);
3553
3554 /* i915_debugfs.c */
3555 #ifdef CONFIG_DEBUG_FS
3556 int i915_debugfs_register(struct drm_i915_private *dev_priv);
3557 int i915_debugfs_connector_add(struct drm_connector *connector);
3558 void intel_display_crc_init(struct drm_i915_private *dev_priv);
3559 #else
3560 static inline int i915_debugfs_register(struct drm_i915_private *dev_priv) {return 0;}
3561 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3562 { return 0; }
3563 static inline void intel_display_crc_init(struct drm_i915_private *dev_priv) {}
3564 #endif
3565
3566 /* i915_gpu_error.c */
3567 #if IS_ENABLED(CONFIG_DRM_I915_CAPTURE_ERROR)
3568
3569 __printf(2, 3)
3570 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3571 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3572                             const struct i915_gpu_state *gpu);
3573 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3574                               struct drm_i915_private *i915,
3575                               size_t count, loff_t pos);
3576 static inline void i915_error_state_buf_release(
3577         struct drm_i915_error_state_buf *eb)
3578 {
3579         kfree(eb->buf);
3580 }
3581
3582 struct i915_gpu_state *i915_capture_gpu_state(struct drm_i915_private *i915);
3583 void i915_capture_error_state(struct drm_i915_private *dev_priv,
3584                               u32 engine_mask,
3585                               const char *error_msg);
3586
3587 static inline struct i915_gpu_state *
3588 i915_gpu_state_get(struct i915_gpu_state *gpu)
3589 {
3590         kref_get(&gpu->ref);
3591         return gpu;
3592 }
3593
3594 void __i915_gpu_state_free(struct kref *kref);
3595 static inline void i915_gpu_state_put(struct i915_gpu_state *gpu)
3596 {
3597         if (gpu)
3598                 kref_put(&gpu->ref, __i915_gpu_state_free);
3599 }
3600
3601 struct i915_gpu_state *i915_first_error_state(struct drm_i915_private *i915);
3602 void i915_reset_error_state(struct drm_i915_private *i915);
3603
3604 #else
3605
3606 static inline void i915_capture_error_state(struct drm_i915_private *dev_priv,
3607                                             u32 engine_mask,
3608                                             const char *error_msg)
3609 {
3610 }
3611
3612 static inline struct i915_gpu_state *
3613 i915_first_error_state(struct drm_i915_private *i915)
3614 {
3615         return NULL;
3616 }
3617
3618 static inline void i915_reset_error_state(struct drm_i915_private *i915)
3619 {
3620 }
3621
3622 #endif
3623
3624 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3625
3626 /* i915_cmd_parser.c */
3627 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3628 void intel_engine_init_cmd_parser(struct intel_engine_cs *engine);
3629 void intel_engine_cleanup_cmd_parser(struct intel_engine_cs *engine);
3630 int intel_engine_cmd_parser(struct intel_engine_cs *engine,
3631                             struct drm_i915_gem_object *batch_obj,
3632                             struct drm_i915_gem_object *shadow_batch_obj,
3633                             u32 batch_start_offset,
3634                             u32 batch_len,
3635                             bool is_master);
3636
3637 /* i915_perf.c */
3638 extern void i915_perf_init(struct drm_i915_private *dev_priv);
3639 extern void i915_perf_fini(struct drm_i915_private *dev_priv);
3640 extern void i915_perf_register(struct drm_i915_private *dev_priv);
3641 extern void i915_perf_unregister(struct drm_i915_private *dev_priv);
3642
3643 /* i915_suspend.c */
3644 extern int i915_save_state(struct drm_i915_private *dev_priv);
3645 extern int i915_restore_state(struct drm_i915_private *dev_priv);
3646
3647 /* i915_sysfs.c */
3648 void i915_setup_sysfs(struct drm_i915_private *dev_priv);
3649 void i915_teardown_sysfs(struct drm_i915_private *dev_priv);
3650
3651 /* intel_lpe_audio.c */
3652 int  intel_lpe_audio_init(struct drm_i915_private *dev_priv);
3653 void intel_lpe_audio_teardown(struct drm_i915_private *dev_priv);
3654 void intel_lpe_audio_irq_handler(struct drm_i915_private *dev_priv);
3655 void intel_lpe_audio_notify(struct drm_i915_private *dev_priv,
3656                             enum pipe pipe, enum port port,
3657                             const void *eld, int ls_clock, bool dp_output);
3658
3659 /* intel_i2c.c */
3660 extern int intel_setup_gmbus(struct drm_i915_private *dev_priv);
3661 extern void intel_teardown_gmbus(struct drm_i915_private *dev_priv);
3662 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3663                                      unsigned int pin);
3664 extern int intel_gmbus_output_aksv(struct i2c_adapter *adapter);
3665
3666 extern struct i2c_adapter *
3667 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3668 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3669 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3670 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3671 {
3672         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3673 }
3674 extern void intel_i2c_reset(struct drm_i915_private *dev_priv);
3675
3676 /* intel_bios.c */
3677 void intel_bios_init(struct drm_i915_private *dev_priv);
3678 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3679 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3680 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3681 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3682 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3683 bool intel_bios_is_port_dp_dual_mode(struct drm_i915_private *dev_priv, enum port port);
3684 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3685 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3686                                      enum port port);
3687 bool intel_bios_is_lspcon_present(struct drm_i915_private *dev_priv,
3688                                 enum port port);
3689
3690 /* intel_acpi.c */
3691 #ifdef CONFIG_ACPI
3692 extern void intel_register_dsm_handler(void);
3693 extern void intel_unregister_dsm_handler(void);
3694 #else
3695 static inline void intel_register_dsm_handler(void) { return; }
3696 static inline void intel_unregister_dsm_handler(void) { return; }
3697 #endif /* CONFIG_ACPI */
3698
3699 /* intel_device_info.c */
3700 static inline struct intel_device_info *
3701 mkwrite_device_info(struct drm_i915_private *dev_priv)
3702 {
3703         return (struct intel_device_info *)&dev_priv->info;
3704 }
3705
3706 /* modesetting */
3707 extern void intel_modeset_init_hw(struct drm_device *dev);
3708 extern int intel_modeset_init(struct drm_device *dev);
3709 extern void intel_modeset_cleanup(struct drm_device *dev);
3710 extern int intel_connector_register(struct drm_connector *);
3711 extern void intel_connector_unregister(struct drm_connector *);
3712 extern int intel_modeset_vga_set_state(struct drm_i915_private *dev_priv,
3713                                        bool state);
3714 extern void intel_display_resume(struct drm_device *dev);
3715 extern void i915_redisable_vga(struct drm_i915_private *dev_priv);
3716 extern void i915_redisable_vga_power_on(struct drm_i915_private *dev_priv);
3717 extern bool ironlake_set_drps(struct drm_i915_private *dev_priv, u8 val);
3718 extern void intel_init_pch_refclk(struct drm_i915_private *dev_priv);
3719 extern int intel_set_rps(struct drm_i915_private *dev_priv, u8 val);
3720 extern bool intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3721                                   bool enable);
3722
3723 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3724                         struct drm_file *file);
3725
3726 /* overlay */
3727 extern struct intel_overlay_error_state *
3728 intel_overlay_capture_error_state(struct drm_i915_private *dev_priv);
3729 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3730                                             struct intel_overlay_error_state *error);
3731
3732 extern struct intel_display_error_state *
3733 intel_display_capture_error_state(struct drm_i915_private *dev_priv);
3734 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3735                                             struct intel_display_error_state *error);
3736
3737 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3738 int sandybridge_pcode_write_timeout(struct drm_i915_private *dev_priv, u32 mbox,
3739                                     u32 val, int fast_timeout_us,
3740                                     int slow_timeout_ms);
3741 #define sandybridge_pcode_write(dev_priv, mbox, val)    \
3742         sandybridge_pcode_write_timeout(dev_priv, mbox, val, 500, 0)
3743
3744 int skl_pcode_request(struct drm_i915_private *dev_priv, u32 mbox, u32 request,
3745                       u32 reply_mask, u32 reply, int timeout_base_ms);
3746
3747 /* intel_sideband.c */
3748 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3749 int vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3750 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3751 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3752 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3753 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3754 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3755 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3756 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3757 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3758 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3759 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3760 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3761 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3762                    enum intel_sbi_destination destination);
3763 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3764                      enum intel_sbi_destination destination);
3765 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3766 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3767
3768 /* intel_dpio_phy.c */
3769 void bxt_port_to_phy_channel(struct drm_i915_private *dev_priv, enum port port,
3770                              enum dpio_phy *phy, enum dpio_channel *ch);
3771 void bxt_ddi_phy_set_signal_level(struct drm_i915_private *dev_priv,
3772                                   enum port port, u32 margin, u32 scale,
3773                                   u32 enable, u32 deemphasis);
3774 void bxt_ddi_phy_init(struct drm_i915_private *dev_priv, enum dpio_phy phy);
3775 void bxt_ddi_phy_uninit(struct drm_i915_private *dev_priv, enum dpio_phy phy);
3776 bool bxt_ddi_phy_is_enabled(struct drm_i915_private *dev_priv,
3777                             enum dpio_phy phy);
3778 bool bxt_ddi_phy_verify_state(struct drm_i915_private *dev_priv,
3779                               enum dpio_phy phy);
3780 uint8_t bxt_ddi_phy_calc_lane_lat_optim_mask(uint8_t lane_count);
3781 void bxt_ddi_phy_set_lane_optim_mask(struct intel_encoder *encoder,
3782                                      uint8_t lane_lat_optim_mask);
3783 uint8_t bxt_ddi_phy_get_lane_lat_optim_mask(struct intel_encoder *encoder);
3784
3785 void chv_set_phy_signal_level(struct intel_encoder *encoder,
3786                               u32 deemph_reg_value, u32 margin_reg_value,
3787                               bool uniq_trans_scale);
3788 void chv_data_lane_soft_reset(struct intel_encoder *encoder,
3789                               const struct intel_crtc_state *crtc_state,
3790                               bool reset);
3791 void chv_phy_pre_pll_enable(struct intel_encoder *encoder,
3792                             const struct intel_crtc_state *crtc_state);
3793 void chv_phy_pre_encoder_enable(struct intel_encoder *encoder,
3794                                 const struct intel_crtc_state *crtc_state);
3795 void chv_phy_release_cl2_override(struct intel_encoder *encoder);
3796 void chv_phy_post_pll_disable(struct intel_encoder *encoder,
3797                               const struct intel_crtc_state *old_crtc_state);
3798
3799 void vlv_set_phy_signal_level(struct intel_encoder *encoder,
3800                               u32 demph_reg_value, u32 preemph_reg_value,
3801                               u32 uniqtranscale_reg_value, u32 tx3_demph);
3802 void vlv_phy_pre_pll_enable(struct intel_encoder *encoder,
3803                             const struct intel_crtc_state *crtc_state);
3804 void vlv_phy_pre_encoder_enable(struct intel_encoder *encoder,
3805                                 const struct intel_crtc_state *crtc_state);
3806 void vlv_phy_reset_lanes(struct intel_encoder *encoder,
3807                          const struct intel_crtc_state *old_crtc_state);
3808
3809 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3810 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3811 u64 intel_rc6_residency_ns(struct drm_i915_private *dev_priv,
3812                            const i915_reg_t reg);
3813
3814 u32 intel_get_cagf(struct drm_i915_private *dev_priv, u32 rpstat1);
3815
3816 static inline u64 intel_rc6_residency_us(struct drm_i915_private *dev_priv,
3817                                          const i915_reg_t reg)
3818 {
3819         return DIV_ROUND_UP_ULL(intel_rc6_residency_ns(dev_priv, reg), 1000);
3820 }
3821
3822 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3823 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3824
3825 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3826 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3827 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3828 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3829
3830 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3831 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3832 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3833 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3834
3835 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3836  * will be implemented using 2 32-bit writes in an arbitrary order with
3837  * an arbitrary delay between them. This can cause the hardware to
3838  * act upon the intermediate value, possibly leading to corruption and
3839  * machine death. For this reason we do not support I915_WRITE64, or
3840  * dev_priv->uncore.funcs.mmio_writeq.
3841  *
3842  * When reading a 64-bit value as two 32-bit values, the delay may cause
3843  * the two reads to mismatch, e.g. a timestamp overflowing. Also note that
3844  * occasionally a 64-bit register does not actualy support a full readq
3845  * and must be read using two 32-bit reads.
3846  *
3847  * You have been warned.
3848  */
3849 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3850
3851 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3852         u32 upper, lower, old_upper, loop = 0;                          \
3853         upper = I915_READ(upper_reg);                                   \
3854         do {                                                            \
3855                 old_upper = upper;                                      \
3856                 lower = I915_READ(lower_reg);                           \
3857                 upper = I915_READ(upper_reg);                           \
3858         } while (upper != old_upper && loop++ < 2);                     \
3859         (u64)upper << 32 | lower; })
3860
3861 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3862 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3863
3864 #define __raw_read(x, s) \
3865 static inline uint##x##_t __raw_i915_read##x(const struct drm_i915_private *dev_priv, \
3866                                              i915_reg_t reg) \
3867 { \
3868         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3869 }
3870
3871 #define __raw_write(x, s) \
3872 static inline void __raw_i915_write##x(const struct drm_i915_private *dev_priv, \
3873                                        i915_reg_t reg, uint##x##_t val) \
3874 { \
3875         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3876 }
3877 __raw_read(8, b)
3878 __raw_read(16, w)
3879 __raw_read(32, l)
3880 __raw_read(64, q)
3881
3882 __raw_write(8, b)
3883 __raw_write(16, w)
3884 __raw_write(32, l)
3885 __raw_write(64, q)
3886
3887 #undef __raw_read
3888 #undef __raw_write
3889
3890 /* These are untraced mmio-accessors that are only valid to be used inside
3891  * critical sections, such as inside IRQ handlers, where forcewake is explicitly
3892  * controlled.
3893  *
3894  * Think twice, and think again, before using these.
3895  *
3896  * As an example, these accessors can possibly be used between:
3897  *
3898  * spin_lock_irq(&dev_priv->uncore.lock);
3899  * intel_uncore_forcewake_get__locked();
3900  *
3901  * and
3902  *
3903  * intel_uncore_forcewake_put__locked();
3904  * spin_unlock_irq(&dev_priv->uncore.lock);
3905  *
3906  *
3907  * Note: some registers may not need forcewake held, so
3908  * intel_uncore_forcewake_{get,put} can be omitted, see
3909  * intel_uncore_forcewake_for_reg().
3910  *
3911  * Certain architectures will die if the same cacheline is concurrently accessed
3912  * by different clients (e.g. on Ivybridge). Access to registers should
3913  * therefore generally be serialised, by either the dev_priv->uncore.lock or
3914  * a more localised lock guarding all access to that bank of registers.
3915  */
3916 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3917 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3918 #define I915_WRITE64_FW(reg__, val__) __raw_i915_write64(dev_priv, (reg__), (val__))
3919 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3920
3921 /* "Broadcast RGB" property */
3922 #define INTEL_BROADCAST_RGB_AUTO 0
3923 #define INTEL_BROADCAST_RGB_FULL 1
3924 #define INTEL_BROADCAST_RGB_LIMITED 2
3925
3926 static inline i915_reg_t i915_vgacntrl_reg(struct drm_i915_private *dev_priv)
3927 {
3928         if (IS_VALLEYVIEW(dev_priv) || IS_CHERRYVIEW(dev_priv))
3929                 return VLV_VGACNTRL;
3930         else if (INTEL_GEN(dev_priv) >= 5)
3931                 return CPU_VGACNTRL;
3932         else
3933                 return VGACNTRL;
3934 }
3935
3936 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3937 {
3938         unsigned long j = msecs_to_jiffies(m);
3939
3940         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3941 }
3942
3943 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3944 {
3945         /* nsecs_to_jiffies64() does not guard against overflow */
3946         if (NSEC_PER_SEC % HZ &&
3947             div_u64(n, NSEC_PER_SEC) >= MAX_JIFFY_OFFSET / HZ)
3948                 return MAX_JIFFY_OFFSET;
3949
3950         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3951 }
3952
3953 static inline unsigned long
3954 timespec_to_jiffies_timeout(const struct timespec *value)
3955 {
3956         unsigned long j = timespec_to_jiffies(value);
3957
3958         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3959 }
3960
3961 /*
3962  * If you need to wait X milliseconds between events A and B, but event B
3963  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3964  * when event A happened, then just before event B you call this function and
3965  * pass the timestamp as the first argument, and X as the second argument.
3966  */
3967 static inline void
3968 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3969 {
3970         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3971
3972         /*
3973          * Don't re-read the value of "jiffies" every time since it may change
3974          * behind our back and break the math.
3975          */
3976         tmp_jiffies = jiffies;
3977         target_jiffies = timestamp_jiffies +
3978                          msecs_to_jiffies_timeout(to_wait_ms);
3979
3980         if (time_after(target_jiffies, tmp_jiffies)) {
3981                 remaining_jiffies = target_jiffies - tmp_jiffies;
3982                 while (remaining_jiffies)
3983                         remaining_jiffies =
3984                             schedule_timeout_uninterruptible(remaining_jiffies);
3985         }
3986 }
3987
3988 static inline bool
3989 __i915_request_irq_complete(const struct drm_i915_gem_request *req)
3990 {
3991         struct intel_engine_cs *engine = req->engine;
3992         u32 seqno;
3993
3994         /* Note that the engine may have wrapped around the seqno, and
3995          * so our request->global_seqno will be ahead of the hardware,
3996          * even though it completed the request before wrapping. We catch
3997          * this by kicking all the waiters before resetting the seqno
3998          * in hardware, and also signal the fence.
3999          */
4000         if (test_bit(DMA_FENCE_FLAG_SIGNALED_BIT, &req->fence.flags))
4001                 return true;
4002
4003         /* The request was dequeued before we were awoken. We check after
4004          * inspecting the hw to confirm that this was the same request
4005          * that generated the HWS update. The memory barriers within
4006          * the request execution are sufficient to ensure that a check
4007          * after reading the value from hw matches this request.
4008          */
4009         seqno = i915_gem_request_global_seqno(req);
4010         if (!seqno)
4011                 return false;
4012
4013         /* Before we do the heavier coherent read of the seqno,
4014          * check the value (hopefully) in the CPU cacheline.
4015          */
4016         if (__i915_gem_request_completed(req, seqno))
4017                 return true;
4018
4019         /* Ensure our read of the seqno is coherent so that we
4020          * do not "miss an interrupt" (i.e. if this is the last
4021          * request and the seqno write from the GPU is not visible
4022          * by the time the interrupt fires, we will see that the
4023          * request is incomplete and go back to sleep awaiting
4024          * another interrupt that will never come.)
4025          *
4026          * Strictly, we only need to do this once after an interrupt,
4027          * but it is easier and safer to do it every time the waiter
4028          * is woken.
4029          */
4030         if (engine->irq_seqno_barrier &&
4031             test_and_clear_bit(ENGINE_IRQ_BREADCRUMB, &engine->irq_posted)) {
4032                 struct intel_breadcrumbs *b = &engine->breadcrumbs;
4033
4034                 /* The ordering of irq_posted versus applying the barrier
4035                  * is crucial. The clearing of the current irq_posted must
4036                  * be visible before we perform the barrier operation,
4037                  * such that if a subsequent interrupt arrives, irq_posted
4038                  * is reasserted and our task rewoken (which causes us to
4039                  * do another __i915_request_irq_complete() immediately
4040                  * and reapply the barrier). Conversely, if the clear
4041                  * occurs after the barrier, then an interrupt that arrived
4042                  * whilst we waited on the barrier would not trigger a
4043                  * barrier on the next pass, and the read may not see the
4044                  * seqno update.
4045                  */
4046                 engine->irq_seqno_barrier(engine);
4047
4048                 /* If we consume the irq, but we are no longer the bottom-half,
4049                  * the real bottom-half may not have serialised their own
4050                  * seqno check with the irq-barrier (i.e. may have inspected
4051                  * the seqno before we believe it coherent since they see
4052                  * irq_posted == false but we are still running).
4053                  */
4054                 spin_lock_irq(&b->irq_lock);
4055                 if (b->irq_wait && b->irq_wait->tsk != current)
4056                         /* Note that if the bottom-half is changed as we
4057                          * are sending the wake-up, the new bottom-half will
4058                          * be woken by whomever made the change. We only have
4059                          * to worry about when we steal the irq-posted for
4060                          * ourself.
4061                          */
4062                         wake_up_process(b->irq_wait->tsk);
4063                 spin_unlock_irq(&b->irq_lock);
4064
4065                 if (__i915_gem_request_completed(req, seqno))
4066                         return true;
4067         }
4068
4069         return false;
4070 }
4071
4072 void i915_memcpy_init_early(struct drm_i915_private *dev_priv);
4073 bool i915_memcpy_from_wc(void *dst, const void *src, unsigned long len);
4074
4075 /* The movntdqa instructions used for memcpy-from-wc require 16-byte alignment,
4076  * as well as SSE4.1 support. i915_memcpy_from_wc() will report if it cannot
4077  * perform the operation. To check beforehand, pass in the parameters to
4078  * to i915_can_memcpy_from_wc() - since we only care about the low 4 bits,
4079  * you only need to pass in the minor offsets, page-aligned pointers are
4080  * always valid.
4081  *
4082  * For just checking for SSE4.1, in the foreknowledge that the future use
4083  * will be correctly aligned, just use i915_has_memcpy_from_wc().
4084  */
4085 #define i915_can_memcpy_from_wc(dst, src, len) \
4086         i915_memcpy_from_wc((void *)((unsigned long)(dst) | (unsigned long)(src) | (len)), NULL, 0)
4087
4088 #define i915_has_memcpy_from_wc() \
4089         i915_memcpy_from_wc(NULL, NULL, 0)
4090
4091 /* i915_mm.c */
4092 int remap_io_mapping(struct vm_area_struct *vma,
4093                      unsigned long addr, unsigned long pfn, unsigned long size,
4094                      struct io_mapping *iomap);
4095
4096 static inline int intel_hws_csb_write_index(struct drm_i915_private *i915)
4097 {
4098         if (INTEL_GEN(i915) >= 10)
4099                 return CNL_HWS_CSB_WRITE_INDEX;
4100         else
4101                 return I915_HWS_CSB_WRITE_INDEX;
4102 }
4103
4104 #endif