Merge branch 'for-linus' of git://android.kernel.org/kernel/tegra
[sfrench/cifs-2.6.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "intel_ringbuffer.h"
36 #include <linux/io-mapping.h>
37
38 /* General customization:
39  */
40
41 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
42
43 #define DRIVER_NAME             "i915"
44 #define DRIVER_DESC             "Intel Graphics"
45 #define DRIVER_DATE             "20080730"
46
47 enum pipe {
48         PIPE_A = 0,
49         PIPE_B,
50 };
51
52 enum plane {
53         PLANE_A = 0,
54         PLANE_B,
55 };
56
57 #define I915_NUM_PIPE   2
58
59 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
60
61 /* Interface history:
62  *
63  * 1.1: Original.
64  * 1.2: Add Power Management
65  * 1.3: Add vblank support
66  * 1.4: Fix cmdbuffer path, add heap destroy
67  * 1.5: Add vblank pipe configuration
68  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
69  *      - Support vertical blank on secondary display pipe
70  */
71 #define DRIVER_MAJOR            1
72 #define DRIVER_MINOR            6
73 #define DRIVER_PATCHLEVEL       0
74
75 #define WATCH_COHERENCY 0
76 #define WATCH_BUF       0
77 #define WATCH_EXEC      0
78 #define WATCH_LRU       0
79 #define WATCH_RELOC     0
80 #define WATCH_INACTIVE  0
81 #define WATCH_PWRITE    0
82
83 #define I915_GEM_PHYS_CURSOR_0 1
84 #define I915_GEM_PHYS_CURSOR_1 2
85 #define I915_GEM_PHYS_OVERLAY_REGS 3
86 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
87
88 struct drm_i915_gem_phys_object {
89         int id;
90         struct page **page_list;
91         drm_dma_handle_t *handle;
92         struct drm_gem_object *cur_obj;
93 };
94
95 struct mem_block {
96         struct mem_block *next;
97         struct mem_block *prev;
98         int start;
99         int size;
100         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
101 };
102
103 struct opregion_header;
104 struct opregion_acpi;
105 struct opregion_swsci;
106 struct opregion_asle;
107
108 struct intel_opregion {
109         struct opregion_header *header;
110         struct opregion_acpi *acpi;
111         struct opregion_swsci *swsci;
112         struct opregion_asle *asle;
113         int enabled;
114 };
115
116 struct drm_i915_master_private {
117         drm_local_map_t *sarea;
118         struct _drm_i915_sarea *sarea_priv;
119 };
120 #define I915_FENCE_REG_NONE -1
121
122 struct drm_i915_fence_reg {
123         struct drm_gem_object *obj;
124         struct list_head lru_list;
125 };
126
127 struct sdvo_device_mapping {
128         u8 dvo_port;
129         u8 slave_addr;
130         u8 dvo_wiring;
131         u8 initialized;
132         u8 ddc_pin;
133 };
134
135 struct drm_i915_error_state {
136         u32 eir;
137         u32 pgtbl_er;
138         u32 pipeastat;
139         u32 pipebstat;
140         u32 ipeir;
141         u32 ipehr;
142         u32 instdone;
143         u32 acthd;
144         u32 instpm;
145         u32 instps;
146         u32 instdone1;
147         u32 seqno;
148         u64 bbaddr;
149         struct timeval time;
150         struct drm_i915_error_object {
151                 int page_count;
152                 u32 gtt_offset;
153                 u32 *pages[0];
154         } *ringbuffer, *batchbuffer[2];
155         struct drm_i915_error_buffer {
156                 size_t size;
157                 u32 name;
158                 u32 seqno;
159                 u32 gtt_offset;
160                 u32 read_domains;
161                 u32 write_domain;
162                 u32 fence_reg;
163                 s32 pinned:2;
164                 u32 tiling:2;
165                 u32 dirty:1;
166                 u32 purgeable:1;
167         } *active_bo;
168         u32 active_bo_count;
169 };
170
171 struct drm_i915_display_funcs {
172         void (*dpms)(struct drm_crtc *crtc, int mode);
173         bool (*fbc_enabled)(struct drm_device *dev);
174         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
175         void (*disable_fbc)(struct drm_device *dev);
176         int (*get_display_clock_speed)(struct drm_device *dev);
177         int (*get_fifo_size)(struct drm_device *dev, int plane);
178         void (*update_wm)(struct drm_device *dev, int planea_clock,
179                           int planeb_clock, int sr_hdisplay, int sr_htotal,
180                           int pixel_size);
181         /* clock updates for mode set */
182         /* cursor updates */
183         /* render clock increase/decrease */
184         /* display clock increase/decrease */
185         /* pll clock increase/decrease */
186         /* clock gating init */
187 };
188
189 struct intel_overlay;
190
191 struct intel_device_info {
192         u8 is_mobile : 1;
193         u8 is_i8xx : 1;
194         u8 is_i85x : 1;
195         u8 is_i915g : 1;
196         u8 is_i9xx : 1;
197         u8 is_i945gm : 1;
198         u8 is_i965g : 1;
199         u8 is_i965gm : 1;
200         u8 is_g33 : 1;
201         u8 need_gfx_hws : 1;
202         u8 is_g4x : 1;
203         u8 is_pineview : 1;
204         u8 is_broadwater : 1;
205         u8 is_crestline : 1;
206         u8 is_ironlake : 1;
207         u8 is_gen6 : 1;
208         u8 has_fbc : 1;
209         u8 has_rc6 : 1;
210         u8 has_pipe_cxsr : 1;
211         u8 has_hotplug : 1;
212         u8 cursor_needs_physical : 1;
213 };
214
215 enum no_fbc_reason {
216         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
217         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
218         FBC_MODE_TOO_LARGE, /* mode too large for compression */
219         FBC_BAD_PLANE, /* fbc not supported on plane */
220         FBC_NOT_TILED, /* buffer not tiled */
221         FBC_MULTIPLE_PIPES, /* more than one pipe active */
222 };
223
224 enum intel_pch {
225         PCH_IBX,        /* Ibexpeak PCH */
226         PCH_CPT,        /* Cougarpoint PCH */
227 };
228
229 #define QUIRK_PIPEA_FORCE (1<<0)
230
231 struct intel_fbdev;
232
233 typedef struct drm_i915_private {
234         struct drm_device *dev;
235
236         const struct intel_device_info *info;
237
238         int has_gem;
239
240         void __iomem *regs;
241
242         struct pci_dev *bridge_dev;
243         struct intel_ring_buffer render_ring;
244         struct intel_ring_buffer bsd_ring;
245
246         drm_dma_handle_t *status_page_dmah;
247         void *seqno_page;
248         dma_addr_t dma_status_page;
249         uint32_t counter;
250         unsigned int seqno_gfx_addr;
251         drm_local_map_t hws_map;
252         struct drm_gem_object *seqno_obj;
253         struct drm_gem_object *pwrctx;
254
255         struct resource mch_res;
256
257         unsigned int cpp;
258         int back_offset;
259         int front_offset;
260         int current_page;
261         int page_flipping;
262
263         wait_queue_head_t irq_queue;
264         atomic_t irq_received;
265         /** Protects user_irq_refcount and irq_mask_reg */
266         spinlock_t user_irq_lock;
267         u32 trace_irq_seqno;
268         /** Cached value of IMR to avoid reads in updating the bitfield */
269         u32 irq_mask_reg;
270         u32 pipestat[2];
271         /** splitted irq regs for graphics and display engine on Ironlake,
272             irq_mask_reg is still used for display irq. */
273         u32 gt_irq_mask_reg;
274         u32 gt_irq_enable_reg;
275         u32 de_irq_enable_reg;
276         u32 pch_irq_mask_reg;
277         u32 pch_irq_enable_reg;
278
279         u32 hotplug_supported_mask;
280         struct work_struct hotplug_work;
281
282         int tex_lru_log_granularity;
283         int allow_batchbuffer;
284         struct mem_block *agp_heap;
285         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
286         int vblank_pipe;
287         int num_pipe;
288
289         /* For hangcheck timer */
290 #define DRM_I915_HANGCHECK_PERIOD 75 /* in jiffies */
291         struct timer_list hangcheck_timer;
292         int hangcheck_count;
293         uint32_t last_acthd;
294         uint32_t last_instdone;
295         uint32_t last_instdone1;
296
297         struct drm_mm vram;
298
299         unsigned long cfb_size;
300         unsigned long cfb_pitch;
301         int cfb_fence;
302         int cfb_plane;
303
304         int irq_enabled;
305
306         struct intel_opregion opregion;
307
308         /* overlay */
309         struct intel_overlay *overlay;
310
311         /* LVDS info */
312         int backlight_duty_cycle;  /* restore backlight to this value */
313         bool panel_wants_dither;
314         struct drm_display_mode *panel_fixed_mode;
315         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
316         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
317
318         /* Feature bits from the VBIOS */
319         unsigned int int_tv_support:1;
320         unsigned int lvds_dither:1;
321         unsigned int lvds_vbt:1;
322         unsigned int int_crt_support:1;
323         unsigned int lvds_use_ssc:1;
324         unsigned int edp_support:1;
325         int lvds_ssc_freq;
326         int edp_bpp;
327
328         struct notifier_block lid_notifier;
329
330         int crt_ddc_bus; /* 0 = unknown, else GPIO to use for CRT DDC */
331         struct drm_i915_fence_reg fence_regs[16]; /* assume 965 */
332         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
333         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
334
335         unsigned int fsb_freq, mem_freq, is_ddr3;
336
337         spinlock_t error_lock;
338         struct drm_i915_error_state *first_error;
339         struct work_struct error_work;
340         struct workqueue_struct *wq;
341
342         /* Display functions */
343         struct drm_i915_display_funcs display;
344
345         /* PCH chipset type */
346         enum intel_pch pch_type;
347
348         unsigned long quirks;
349
350         /* Register state */
351         bool modeset_on_lid;
352         u8 saveLBB;
353         u32 saveDSPACNTR;
354         u32 saveDSPBCNTR;
355         u32 saveDSPARB;
356         u32 saveHWS;
357         u32 savePIPEACONF;
358         u32 savePIPEBCONF;
359         u32 savePIPEASRC;
360         u32 savePIPEBSRC;
361         u32 saveFPA0;
362         u32 saveFPA1;
363         u32 saveDPLL_A;
364         u32 saveDPLL_A_MD;
365         u32 saveHTOTAL_A;
366         u32 saveHBLANK_A;
367         u32 saveHSYNC_A;
368         u32 saveVTOTAL_A;
369         u32 saveVBLANK_A;
370         u32 saveVSYNC_A;
371         u32 saveBCLRPAT_A;
372         u32 saveTRANSACONF;
373         u32 saveTRANS_HTOTAL_A;
374         u32 saveTRANS_HBLANK_A;
375         u32 saveTRANS_HSYNC_A;
376         u32 saveTRANS_VTOTAL_A;
377         u32 saveTRANS_VBLANK_A;
378         u32 saveTRANS_VSYNC_A;
379         u32 savePIPEASTAT;
380         u32 saveDSPASTRIDE;
381         u32 saveDSPASIZE;
382         u32 saveDSPAPOS;
383         u32 saveDSPAADDR;
384         u32 saveDSPASURF;
385         u32 saveDSPATILEOFF;
386         u32 savePFIT_PGM_RATIOS;
387         u32 saveBLC_HIST_CTL;
388         u32 saveBLC_PWM_CTL;
389         u32 saveBLC_PWM_CTL2;
390         u32 saveBLC_CPU_PWM_CTL;
391         u32 saveBLC_CPU_PWM_CTL2;
392         u32 saveFPB0;
393         u32 saveFPB1;
394         u32 saveDPLL_B;
395         u32 saveDPLL_B_MD;
396         u32 saveHTOTAL_B;
397         u32 saveHBLANK_B;
398         u32 saveHSYNC_B;
399         u32 saveVTOTAL_B;
400         u32 saveVBLANK_B;
401         u32 saveVSYNC_B;
402         u32 saveBCLRPAT_B;
403         u32 saveTRANSBCONF;
404         u32 saveTRANS_HTOTAL_B;
405         u32 saveTRANS_HBLANK_B;
406         u32 saveTRANS_HSYNC_B;
407         u32 saveTRANS_VTOTAL_B;
408         u32 saveTRANS_VBLANK_B;
409         u32 saveTRANS_VSYNC_B;
410         u32 savePIPEBSTAT;
411         u32 saveDSPBSTRIDE;
412         u32 saveDSPBSIZE;
413         u32 saveDSPBPOS;
414         u32 saveDSPBADDR;
415         u32 saveDSPBSURF;
416         u32 saveDSPBTILEOFF;
417         u32 saveVGA0;
418         u32 saveVGA1;
419         u32 saveVGA_PD;
420         u32 saveVGACNTRL;
421         u32 saveADPA;
422         u32 saveLVDS;
423         u32 savePP_ON_DELAYS;
424         u32 savePP_OFF_DELAYS;
425         u32 saveDVOA;
426         u32 saveDVOB;
427         u32 saveDVOC;
428         u32 savePP_ON;
429         u32 savePP_OFF;
430         u32 savePP_CONTROL;
431         u32 savePP_DIVISOR;
432         u32 savePFIT_CONTROL;
433         u32 save_palette_a[256];
434         u32 save_palette_b[256];
435         u32 saveDPFC_CB_BASE;
436         u32 saveFBC_CFB_BASE;
437         u32 saveFBC_LL_BASE;
438         u32 saveFBC_CONTROL;
439         u32 saveFBC_CONTROL2;
440         u32 saveIER;
441         u32 saveIIR;
442         u32 saveIMR;
443         u32 saveDEIER;
444         u32 saveDEIMR;
445         u32 saveGTIER;
446         u32 saveGTIMR;
447         u32 saveFDI_RXA_IMR;
448         u32 saveFDI_RXB_IMR;
449         u32 saveCACHE_MODE_0;
450         u32 saveMI_ARB_STATE;
451         u32 saveSWF0[16];
452         u32 saveSWF1[16];
453         u32 saveSWF2[3];
454         u8 saveMSR;
455         u8 saveSR[8];
456         u8 saveGR[25];
457         u8 saveAR_INDEX;
458         u8 saveAR[21];
459         u8 saveDACMASK;
460         u8 saveCR[37];
461         uint64_t saveFENCE[16];
462         u32 saveCURACNTR;
463         u32 saveCURAPOS;
464         u32 saveCURABASE;
465         u32 saveCURBCNTR;
466         u32 saveCURBPOS;
467         u32 saveCURBBASE;
468         u32 saveCURSIZE;
469         u32 saveDP_B;
470         u32 saveDP_C;
471         u32 saveDP_D;
472         u32 savePIPEA_GMCH_DATA_M;
473         u32 savePIPEB_GMCH_DATA_M;
474         u32 savePIPEA_GMCH_DATA_N;
475         u32 savePIPEB_GMCH_DATA_N;
476         u32 savePIPEA_DP_LINK_M;
477         u32 savePIPEB_DP_LINK_M;
478         u32 savePIPEA_DP_LINK_N;
479         u32 savePIPEB_DP_LINK_N;
480         u32 saveFDI_RXA_CTL;
481         u32 saveFDI_TXA_CTL;
482         u32 saveFDI_RXB_CTL;
483         u32 saveFDI_TXB_CTL;
484         u32 savePFA_CTL_1;
485         u32 savePFB_CTL_1;
486         u32 savePFA_WIN_SZ;
487         u32 savePFB_WIN_SZ;
488         u32 savePFA_WIN_POS;
489         u32 savePFB_WIN_POS;
490         u32 savePCH_DREF_CONTROL;
491         u32 saveDISP_ARB_CTL;
492         u32 savePIPEA_DATA_M1;
493         u32 savePIPEA_DATA_N1;
494         u32 savePIPEA_LINK_M1;
495         u32 savePIPEA_LINK_N1;
496         u32 savePIPEB_DATA_M1;
497         u32 savePIPEB_DATA_N1;
498         u32 savePIPEB_LINK_M1;
499         u32 savePIPEB_LINK_N1;
500         u32 saveMCHBAR_RENDER_STANDBY;
501
502         struct {
503                 struct drm_mm gtt_space;
504
505                 struct io_mapping *gtt_mapping;
506                 int gtt_mtrr;
507
508                 /**
509                  * Membership on list of all loaded devices, used to evict
510                  * inactive buffers under memory pressure.
511                  *
512                  * Modifications should only be done whilst holding the
513                  * shrink_list_lock spinlock.
514                  */
515                 struct list_head shrink_list;
516
517                 spinlock_t active_list_lock;
518
519                 /**
520                  * List of objects which are not in the ringbuffer but which
521                  * still have a write_domain which needs to be flushed before
522                  * unbinding.
523                  *
524                  * last_rendering_seqno is 0 while an object is in this list.
525                  *
526                  * A reference is held on the buffer while on this list.
527                  */
528                 struct list_head flushing_list;
529
530                 /**
531                  * List of objects currently pending a GPU write flush.
532                  *
533                  * All elements on this list will belong to either the
534                  * active_list or flushing_list, last_rendering_seqno can
535                  * be used to differentiate between the two elements.
536                  */
537                 struct list_head gpu_write_list;
538
539                 /**
540                  * LRU list of objects which are not in the ringbuffer and
541                  * are ready to unbind, but are still in the GTT.
542                  *
543                  * last_rendering_seqno is 0 while an object is in this list.
544                  *
545                  * A reference is not held on the buffer while on this list,
546                  * as merely being GTT-bound shouldn't prevent its being
547                  * freed, and we'll pull it off the list in the free path.
548                  */
549                 struct list_head inactive_list;
550
551                 /** LRU list of objects with fence regs on them. */
552                 struct list_head fence_list;
553
554                 /**
555                  * List of objects currently pending being freed.
556                  *
557                  * These objects are no longer in use, but due to a signal
558                  * we were prevented from freeing them at the appointed time.
559                  */
560                 struct list_head deferred_free_list;
561
562                 /**
563                  * We leave the user IRQ off as much as possible,
564                  * but this means that requests will finish and never
565                  * be retired once the system goes idle. Set a timer to
566                  * fire periodically while the ring is running. When it
567                  * fires, go retire requests.
568                  */
569                 struct delayed_work retire_work;
570
571                 uint32_t next_gem_seqno;
572
573                 /**
574                  * Waiting sequence number, if any
575                  */
576                 uint32_t waiting_gem_seqno;
577
578                 /**
579                  * Last seq seen at irq time
580                  */
581                 uint32_t irq_gem_seqno;
582
583                 /**
584                  * Flag if the X Server, and thus DRM, is not currently in
585                  * control of the device.
586                  *
587                  * This is set between LeaveVT and EnterVT.  It needs to be
588                  * replaced with a semaphore.  It also needs to be
589                  * transitioned away from for kernel modesetting.
590                  */
591                 int suspended;
592
593                 /**
594                  * Flag if the hardware appears to be wedged.
595                  *
596                  * This is set when attempts to idle the device timeout.
597                  * It prevents command submission from occuring and makes
598                  * every pending request fail
599                  */
600                 atomic_t wedged;
601
602                 /** Bit 6 swizzling required for X tiling */
603                 uint32_t bit_6_swizzle_x;
604                 /** Bit 6 swizzling required for Y tiling */
605                 uint32_t bit_6_swizzle_y;
606
607                 /* storage for physical objects */
608                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
609         } mm;
610         struct sdvo_device_mapping sdvo_mappings[2];
611         /* indicate whether the LVDS_BORDER should be enabled or not */
612         unsigned int lvds_border_bits;
613
614         struct drm_crtc *plane_to_crtc_mapping[2];
615         struct drm_crtc *pipe_to_crtc_mapping[2];
616         wait_queue_head_t pending_flip_queue;
617         bool flip_pending_is_done;
618
619         /* Reclocking support */
620         bool render_reclock_avail;
621         bool lvds_downclock_avail;
622         /* indicate whether the LVDS EDID is OK */
623         bool lvds_edid_good;
624         /* indicates the reduced downclock for LVDS*/
625         int lvds_downclock;
626         struct work_struct idle_work;
627         struct timer_list idle_timer;
628         bool busy;
629         u16 orig_clock;
630         int child_dev_num;
631         struct child_device_config *child_dev;
632         struct drm_connector *int_lvds_connector;
633
634         bool mchbar_need_disable;
635
636         u8 cur_delay;
637         u8 min_delay;
638         u8 max_delay;
639         u8 fmax;
640         u8 fstart;
641
642         u64 last_count1;
643         unsigned long last_time1;
644         u64 last_count2;
645         struct timespec last_time2;
646         unsigned long gfx_power;
647         int c_m;
648         int r_t;
649         u8 corr;
650         spinlock_t *mchdev_lock;
651
652         enum no_fbc_reason no_fbc_reason;
653
654         struct drm_mm_node *compressed_fb;
655         struct drm_mm_node *compressed_llb;
656
657         /* list of fbdev register on this device */
658         struct intel_fbdev *fbdev;
659 } drm_i915_private_t;
660
661 /** driver private structure attached to each drm_gem_object */
662 struct drm_i915_gem_object {
663         struct drm_gem_object base;
664
665         /** Current space allocated to this object in the GTT, if any. */
666         struct drm_mm_node *gtt_space;
667
668         /** This object's place on the active/flushing/inactive lists */
669         struct list_head list;
670         /** This object's place on GPU write list */
671         struct list_head gpu_write_list;
672
673         /**
674          * This is set if the object is on the active or flushing lists
675          * (has pending rendering), and is not set if it's on inactive (ready
676          * to be unbound).
677          */
678         unsigned int active : 1;
679
680         /**
681          * This is set if the object has been written to since last bound
682          * to the GTT
683          */
684         unsigned int dirty : 1;
685
686         /**
687          * Fence register bits (if any) for this object.  Will be set
688          * as needed when mapped into the GTT.
689          * Protected by dev->struct_mutex.
690          *
691          * Size: 4 bits for 16 fences + sign (for FENCE_REG_NONE)
692          */
693         signed int fence_reg : 5;
694
695         /**
696          * Used for checking the object doesn't appear more than once
697          * in an execbuffer object list.
698          */
699         unsigned int in_execbuffer : 1;
700
701         /**
702          * Advice: are the backing pages purgeable?
703          */
704         unsigned int madv : 2;
705
706         /**
707          * Refcount for the pages array. With the current locking scheme, there
708          * are at most two concurrent users: Binding a bo to the gtt and
709          * pwrite/pread using physical addresses. So two bits for a maximum
710          * of two users are enough.
711          */
712         unsigned int pages_refcount : 2;
713 #define DRM_I915_GEM_OBJECT_MAX_PAGES_REFCOUNT 0x3
714
715         /**
716          * Current tiling mode for the object.
717          */
718         unsigned int tiling_mode : 2;
719
720         /** How many users have pinned this object in GTT space. The following
721          * users can each hold at most one reference: pwrite/pread, pin_ioctl
722          * (via user_pin_count), execbuffer (objects are not allowed multiple
723          * times for the same batchbuffer), and the framebuffer code. When
724          * switching/pageflipping, the framebuffer code has at most two buffers
725          * pinned per crtc.
726          *
727          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
728          * bits with absolutely no headroom. So use 4 bits. */
729         unsigned int pin_count : 4;
730 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
731
732         /** AGP memory structure for our GTT binding. */
733         DRM_AGP_MEM *agp_mem;
734
735         struct page **pages;
736
737         /**
738          * Current offset of the object in GTT space.
739          *
740          * This is the same as gtt_space->start
741          */
742         uint32_t gtt_offset;
743
744         /* Which ring is refering to is this object */
745         struct intel_ring_buffer *ring;
746
747         /**
748          * Fake offset for use by mmap(2)
749          */
750         uint64_t mmap_offset;
751
752         /** Breadcrumb of last rendering to the buffer. */
753         uint32_t last_rendering_seqno;
754
755         /** Current tiling stride for the object, if it's tiled. */
756         uint32_t stride;
757
758         /** Record of address bit 17 of each page at last unbind. */
759         unsigned long *bit_17;
760
761         /** AGP mapping type (AGP_USER_MEMORY or AGP_USER_CACHED_MEMORY */
762         uint32_t agp_type;
763
764         /**
765          * If present, while GEM_DOMAIN_CPU is in the read domain this array
766          * flags which individual pages are valid.
767          */
768         uint8_t *page_cpu_valid;
769
770         /** User space pin count and filp owning the pin */
771         uint32_t user_pin_count;
772         struct drm_file *pin_filp;
773
774         /** for phy allocated objects */
775         struct drm_i915_gem_phys_object *phys_obj;
776
777         /**
778          * Number of crtcs where this object is currently the fb, but
779          * will be page flipped away on the next vblank.  When it
780          * reaches 0, dev_priv->pending_flip_queue will be woken up.
781          */
782         atomic_t pending_flip;
783 };
784
785 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
786
787 /**
788  * Request queue structure.
789  *
790  * The request queue allows us to note sequence numbers that have been emitted
791  * and may be associated with active buffers to be retired.
792  *
793  * By keeping this list, we can avoid having to do questionable
794  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
795  * an emission time with seqnos for tracking how far ahead of the GPU we are.
796  */
797 struct drm_i915_gem_request {
798         /** On Which ring this request was generated */
799         struct intel_ring_buffer *ring;
800
801         /** GEM sequence number associated with this request. */
802         uint32_t seqno;
803
804         /** Time at which this request was emitted, in jiffies. */
805         unsigned long emitted_jiffies;
806
807         /** global list entry for this request */
808         struct list_head list;
809
810         /** file_priv list entry for this request */
811         struct list_head client_list;
812 };
813
814 struct drm_i915_file_private {
815         struct {
816                 struct list_head request_list;
817         } mm;
818 };
819
820 enum intel_chip_family {
821         CHIP_I8XX = 0x01,
822         CHIP_I9XX = 0x02,
823         CHIP_I915 = 0x04,
824         CHIP_I965 = 0x08,
825 };
826
827 extern struct drm_ioctl_desc i915_ioctls[];
828 extern int i915_max_ioctl;
829 extern unsigned int i915_fbpercrtc;
830 extern unsigned int i915_powersave;
831 extern unsigned int i915_lvds_downclock;
832
833 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
834 extern int i915_resume(struct drm_device *dev);
835 extern void i915_save_display(struct drm_device *dev);
836 extern void i915_restore_display(struct drm_device *dev);
837 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
838 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
839
840                                 /* i915_dma.c */
841 extern void i915_kernel_lost_context(struct drm_device * dev);
842 extern int i915_driver_load(struct drm_device *, unsigned long flags);
843 extern int i915_driver_unload(struct drm_device *);
844 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
845 extern void i915_driver_lastclose(struct drm_device * dev);
846 extern void i915_driver_preclose(struct drm_device *dev,
847                                  struct drm_file *file_priv);
848 extern void i915_driver_postclose(struct drm_device *dev,
849                                   struct drm_file *file_priv);
850 extern int i915_driver_device_is_agp(struct drm_device * dev);
851 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
852                               unsigned long arg);
853 extern int i915_emit_box(struct drm_device *dev,
854                          struct drm_clip_rect *boxes,
855                          int i, int DR1, int DR4);
856 extern int i965_reset(struct drm_device *dev, u8 flags);
857 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
858 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
859 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
860 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
861
862
863 /* i915_irq.c */
864 void i915_hangcheck_elapsed(unsigned long data);
865 void i915_destroy_error_state(struct drm_device *dev);
866 extern int i915_irq_emit(struct drm_device *dev, void *data,
867                          struct drm_file *file_priv);
868 extern int i915_irq_wait(struct drm_device *dev, void *data,
869                          struct drm_file *file_priv);
870 void i915_trace_irq_get(struct drm_device *dev, u32 seqno);
871 extern void i915_enable_interrupt (struct drm_device *dev);
872
873 extern irqreturn_t i915_driver_irq_handler(DRM_IRQ_ARGS);
874 extern void i915_driver_irq_preinstall(struct drm_device * dev);
875 extern int i915_driver_irq_postinstall(struct drm_device *dev);
876 extern void i915_driver_irq_uninstall(struct drm_device * dev);
877 extern int i915_vblank_pipe_set(struct drm_device *dev, void *data,
878                                 struct drm_file *file_priv);
879 extern int i915_vblank_pipe_get(struct drm_device *dev, void *data,
880                                 struct drm_file *file_priv);
881 extern int i915_enable_vblank(struct drm_device *dev, int crtc);
882 extern void i915_disable_vblank(struct drm_device *dev, int crtc);
883 extern u32 i915_get_vblank_counter(struct drm_device *dev, int crtc);
884 extern u32 gm45_get_vblank_counter(struct drm_device *dev, int crtc);
885 extern int i915_vblank_swap(struct drm_device *dev, void *data,
886                             struct drm_file *file_priv);
887 extern void i915_enable_irq(drm_i915_private_t *dev_priv, u32 mask);
888 extern void i915_disable_irq(drm_i915_private_t *dev_priv, u32 mask);
889 extern void ironlake_enable_graphics_irq(drm_i915_private_t *dev_priv,
890                 u32 mask);
891 extern void ironlake_disable_graphics_irq(drm_i915_private_t *dev_priv,
892                 u32 mask);
893
894 void
895 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
896
897 void
898 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
899
900 void intel_enable_asle (struct drm_device *dev);
901
902
903 /* i915_mem.c */
904 extern int i915_mem_alloc(struct drm_device *dev, void *data,
905                           struct drm_file *file_priv);
906 extern int i915_mem_free(struct drm_device *dev, void *data,
907                          struct drm_file *file_priv);
908 extern int i915_mem_init_heap(struct drm_device *dev, void *data,
909                               struct drm_file *file_priv);
910 extern int i915_mem_destroy_heap(struct drm_device *dev, void *data,
911                                  struct drm_file *file_priv);
912 extern void i915_mem_takedown(struct mem_block **heap);
913 extern void i915_mem_release(struct drm_device * dev,
914                              struct drm_file *file_priv, struct mem_block *heap);
915 /* i915_gem.c */
916 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
917                         struct drm_file *file_priv);
918 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
919                           struct drm_file *file_priv);
920 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
921                          struct drm_file *file_priv);
922 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
923                           struct drm_file *file_priv);
924 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
925                         struct drm_file *file_priv);
926 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
927                         struct drm_file *file_priv);
928 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
929                               struct drm_file *file_priv);
930 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
931                              struct drm_file *file_priv);
932 int i915_gem_execbuffer(struct drm_device *dev, void *data,
933                         struct drm_file *file_priv);
934 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
935                          struct drm_file *file_priv);
936 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
937                        struct drm_file *file_priv);
938 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
939                          struct drm_file *file_priv);
940 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
941                         struct drm_file *file_priv);
942 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
943                             struct drm_file *file_priv);
944 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
945                            struct drm_file *file_priv);
946 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
947                            struct drm_file *file_priv);
948 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
949                            struct drm_file *file_priv);
950 int i915_gem_set_tiling(struct drm_device *dev, void *data,
951                         struct drm_file *file_priv);
952 int i915_gem_get_tiling(struct drm_device *dev, void *data,
953                         struct drm_file *file_priv);
954 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
955                                 struct drm_file *file_priv);
956 void i915_gem_load(struct drm_device *dev);
957 int i915_gem_init_object(struct drm_gem_object *obj);
958 struct drm_gem_object * i915_gem_alloc_object(struct drm_device *dev,
959                                               size_t size);
960 void i915_gem_free_object(struct drm_gem_object *obj);
961 int i915_gem_object_pin(struct drm_gem_object *obj, uint32_t alignment);
962 void i915_gem_object_unpin(struct drm_gem_object *obj);
963 int i915_gem_object_unbind(struct drm_gem_object *obj);
964 void i915_gem_release_mmap(struct drm_gem_object *obj);
965 void i915_gem_lastclose(struct drm_device *dev);
966 uint32_t i915_get_gem_seqno(struct drm_device *dev,
967                 struct intel_ring_buffer *ring);
968 bool i915_seqno_passed(uint32_t seq1, uint32_t seq2);
969 int i915_gem_object_get_fence_reg(struct drm_gem_object *obj);
970 int i915_gem_object_put_fence_reg(struct drm_gem_object *obj);
971 void i915_gem_retire_requests(struct drm_device *dev);
972 void i915_gem_retire_work_handler(struct work_struct *work);
973 void i915_gem_clflush_object(struct drm_gem_object *obj);
974 int i915_gem_object_set_domain(struct drm_gem_object *obj,
975                                uint32_t read_domains,
976                                uint32_t write_domain);
977 int i915_gem_init_ringbuffer(struct drm_device *dev);
978 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
979 int i915_gem_do_init(struct drm_device *dev, unsigned long start,
980                      unsigned long end);
981 int i915_gem_idle(struct drm_device *dev);
982 uint32_t i915_add_request(struct drm_device *dev,
983                 struct drm_file *file_priv,
984                 uint32_t flush_domains,
985                 struct intel_ring_buffer *ring);
986 int i915_do_wait_request(struct drm_device *dev,
987                 uint32_t seqno, int interruptible,
988                 struct intel_ring_buffer *ring);
989 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
990 int i915_gem_object_set_to_gtt_domain(struct drm_gem_object *obj,
991                                       int write);
992 int i915_gem_object_set_to_display_plane(struct drm_gem_object *obj);
993 int i915_gem_attach_phys_object(struct drm_device *dev,
994                                 struct drm_gem_object *obj, int id);
995 void i915_gem_detach_phys_object(struct drm_device *dev,
996                                  struct drm_gem_object *obj);
997 void i915_gem_free_all_phys_object(struct drm_device *dev);
998 int i915_gem_object_get_pages(struct drm_gem_object *obj, gfp_t gfpmask);
999 void i915_gem_object_put_pages(struct drm_gem_object *obj);
1000 void i915_gem_release(struct drm_device * dev, struct drm_file *file_priv);
1001 int i915_gem_object_flush_write_domain(struct drm_gem_object *obj);
1002
1003 void i915_gem_shrinker_init(void);
1004 void i915_gem_shrinker_exit(void);
1005
1006 /* i915_gem_tiling.c */
1007 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1008 void i915_gem_object_do_bit_17_swizzle(struct drm_gem_object *obj);
1009 void i915_gem_object_save_bit_17_swizzle(struct drm_gem_object *obj);
1010 bool i915_tiling_ok(struct drm_device *dev, int stride, int size,
1011                     int tiling_mode);
1012 bool i915_gem_object_fence_offset_ok(struct drm_gem_object *obj,
1013                                      int tiling_mode);
1014
1015 /* i915_gem_debug.c */
1016 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
1017                           const char *where, uint32_t mark);
1018 #if WATCH_INACTIVE
1019 void i915_verify_inactive(struct drm_device *dev, char *file, int line);
1020 #else
1021 #define i915_verify_inactive(dev, file, line)
1022 #endif
1023 void i915_gem_object_check_coherency(struct drm_gem_object *obj, int handle);
1024 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
1025                           const char *where, uint32_t mark);
1026 void i915_dump_lru(struct drm_device *dev, const char *where);
1027
1028 /* i915_debugfs.c */
1029 int i915_debugfs_init(struct drm_minor *minor);
1030 void i915_debugfs_cleanup(struct drm_minor *minor);
1031
1032 /* i915_suspend.c */
1033 extern int i915_save_state(struct drm_device *dev);
1034 extern int i915_restore_state(struct drm_device *dev);
1035
1036 /* i915_suspend.c */
1037 extern int i915_save_state(struct drm_device *dev);
1038 extern int i915_restore_state(struct drm_device *dev);
1039
1040 #ifdef CONFIG_ACPI
1041 /* i915_opregion.c */
1042 extern int intel_opregion_init(struct drm_device *dev, int resume);
1043 extern void intel_opregion_free(struct drm_device *dev, int suspend);
1044 extern void opregion_asle_intr(struct drm_device *dev);
1045 extern void ironlake_opregion_gse_intr(struct drm_device *dev);
1046 extern void opregion_enable_asle(struct drm_device *dev);
1047 #else
1048 static inline int intel_opregion_init(struct drm_device *dev, int resume) { return 0; }
1049 static inline void intel_opregion_free(struct drm_device *dev, int suspend) { return; }
1050 static inline void opregion_asle_intr(struct drm_device *dev) { return; }
1051 static inline void ironlake_opregion_gse_intr(struct drm_device *dev) { return; }
1052 static inline void opregion_enable_asle(struct drm_device *dev) { return; }
1053 #endif
1054
1055 /* modesetting */
1056 extern void intel_modeset_init(struct drm_device *dev);
1057 extern void intel_modeset_cleanup(struct drm_device *dev);
1058 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1059 extern void i8xx_disable_fbc(struct drm_device *dev);
1060 extern void g4x_disable_fbc(struct drm_device *dev);
1061 extern void ironlake_disable_fbc(struct drm_device *dev);
1062 extern void intel_disable_fbc(struct drm_device *dev);
1063 extern void intel_enable_fbc(struct drm_crtc *crtc, unsigned long interval);
1064 extern bool intel_fbc_enabled(struct drm_device *dev);
1065 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1066 extern void intel_detect_pch (struct drm_device *dev);
1067 extern int intel_trans_dp_port_sel (struct drm_crtc *crtc);
1068
1069 /**
1070  * Lock test for when it's just for synchronization of ring access.
1071  *
1072  * In that case, we don't need to do it when GEM is initialized as nobody else
1073  * has access to the ring.
1074  */
1075 #define RING_LOCK_TEST_WITH_RETURN(dev, file_priv) do {                 \
1076         if (((drm_i915_private_t *)dev->dev_private)->render_ring.gem_object \
1077                         == NULL)                                        \
1078                 LOCK_TEST_WITH_RETURN(dev, file_priv);                  \
1079 } while (0)
1080
1081 #define I915_READ(reg)          readl(dev_priv->regs + (reg))
1082 #define I915_WRITE(reg, val)     writel(val, dev_priv->regs + (reg))
1083 #define I915_READ16(reg)        readw(dev_priv->regs + (reg))
1084 #define I915_WRITE16(reg, val)  writel(val, dev_priv->regs + (reg))
1085 #define I915_READ8(reg)         readb(dev_priv->regs + (reg))
1086 #define I915_WRITE8(reg, val)   writeb(val, dev_priv->regs + (reg))
1087 #define I915_WRITE64(reg, val)  writeq(val, dev_priv->regs + (reg))
1088 #define I915_READ64(reg)        readq(dev_priv->regs + (reg))
1089 #define POSTING_READ(reg)       (void)I915_READ(reg)
1090 #define POSTING_READ16(reg)     (void)I915_READ16(reg)
1091
1092 #define I915_VERBOSE 0
1093
1094 #define BEGIN_LP_RING(n)  do { \
1095         drm_i915_private_t *dev_priv = dev->dev_private;                \
1096         if (I915_VERBOSE)                                               \
1097                 DRM_DEBUG("   BEGIN_LP_RING %x\n", (int)(n));           \
1098         intel_ring_begin(dev, &dev_priv->render_ring, (n));             \
1099 } while (0)
1100
1101
1102 #define OUT_RING(x) do {                                                \
1103         drm_i915_private_t *dev_priv = dev->dev_private;                \
1104         if (I915_VERBOSE)                                               \
1105                 DRM_DEBUG("   OUT_RING %x\n", (int)(x));                \
1106         intel_ring_emit(dev, &dev_priv->render_ring, x);                \
1107 } while (0)
1108
1109 #define ADVANCE_LP_RING() do {                                          \
1110         drm_i915_private_t *dev_priv = dev->dev_private;                \
1111         if (I915_VERBOSE)                                               \
1112                 DRM_DEBUG("ADVANCE_LP_RING %x\n",                       \
1113                                 dev_priv->render_ring.tail);            \
1114         intel_ring_advance(dev, &dev_priv->render_ring);                \
1115 } while(0)
1116
1117 /**
1118  * Reads a dword out of the status page, which is written to from the command
1119  * queue by automatic updates, MI_REPORT_HEAD, MI_STORE_DATA_INDEX, or
1120  * MI_STORE_DATA_IMM.
1121  *
1122  * The following dwords have a reserved meaning:
1123  * 0x00: ISR copy, updated when an ISR bit not set in the HWSTAM changes.
1124  * 0x04: ring 0 head pointer
1125  * 0x05: ring 1 head pointer (915-class)
1126  * 0x06: ring 2 head pointer (915-class)
1127  * 0x10-0x1b: Context status DWords (GM45)
1128  * 0x1f: Last written status offset. (GM45)
1129  *
1130  * The area from dword 0x20 to 0x3ff is available for driver usage.
1131  */
1132 #define READ_HWSP(dev_priv, reg)  (((volatile u32 *)\
1133                         (dev_priv->render_ring.status_page.page_addr))[reg])
1134 #define READ_BREADCRUMB(dev_priv) READ_HWSP(dev_priv, I915_BREADCRUMB_INDEX)
1135 #define I915_GEM_HWS_INDEX              0x20
1136 #define I915_BREADCRUMB_INDEX           0x21
1137
1138 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1139
1140 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1141 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1142 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1143 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1144 #define IS_GEN2(dev)            (INTEL_INFO(dev)->is_i8xx)
1145 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1146 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1147 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1148 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1149 #define IS_I965G(dev)           (INTEL_INFO(dev)->is_i965g)
1150 #define IS_I965GM(dev)          (INTEL_INFO(dev)->is_i965gm)
1151 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1152 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1153 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1154 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1155 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1156 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1157 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1158 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1159 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1160 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1161 #define IS_IRONLAKE(dev)        (INTEL_INFO(dev)->is_ironlake)
1162 #define IS_I9XX(dev)            (INTEL_INFO(dev)->is_i9xx)
1163 #define IS_GEN6(dev)            (INTEL_INFO(dev)->is_gen6)
1164 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1165
1166 #define IS_GEN3(dev)    (IS_I915G(dev) ||                       \
1167                          IS_I915GM(dev) ||                      \
1168                          IS_I945G(dev) ||                       \
1169                          IS_I945GM(dev) ||                      \
1170                          IS_G33(dev) || \
1171                          IS_PINEVIEW(dev))
1172 #define IS_GEN4(dev)    ((dev)->pci_device == 0x2972 ||         \
1173                          (dev)->pci_device == 0x2982 ||         \
1174                          (dev)->pci_device == 0x2992 ||         \
1175                          (dev)->pci_device == 0x29A2 ||         \
1176                          (dev)->pci_device == 0x2A02 ||         \
1177                          (dev)->pci_device == 0x2A12 ||         \
1178                          (dev)->pci_device == 0x2E02 ||         \
1179                          (dev)->pci_device == 0x2E12 ||         \
1180                          (dev)->pci_device == 0x2E22 ||         \
1181                          (dev)->pci_device == 0x2E32 ||         \
1182                          (dev)->pci_device == 0x2A42 ||         \
1183                          (dev)->pci_device == 0x2E42)
1184
1185 #define HAS_BSD(dev)            (IS_IRONLAKE(dev) || IS_G4X(dev))
1186 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1187
1188 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1189  * rows, which changed the alignment requirements and fence programming.
1190  */
1191 #define HAS_128_BYTE_Y_TILING(dev) (IS_I9XX(dev) && !(IS_I915G(dev) || \
1192                                                       IS_I915GM(dev)))
1193 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (IS_I9XX(dev) && !IS_PINEVIEW(dev))
1194 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_IRONLAKE(dev))
1195 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_IRONLAKE(dev))
1196 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1197 #define SUPPORTS_TV(dev)                (IS_I9XX(dev) && IS_MOBILE(dev) && \
1198                                         !IS_IRONLAKE(dev) && !IS_PINEVIEW(dev) && \
1199                                         !IS_GEN6(dev))
1200 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1201 /* dsparb controlled by hw only */
1202 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1203
1204 #define HAS_FW_BLC(dev) (IS_I9XX(dev) || IS_G4X(dev) || IS_IRONLAKE(dev))
1205 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1206 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1207 #define I915_HAS_RC6(dev) (INTEL_INFO(dev)->has_rc6)
1208
1209 #define HAS_PCH_SPLIT(dev) (IS_IRONLAKE(dev) || \
1210                             IS_GEN6(dev))
1211 #define HAS_PIPE_CONTROL(dev) (IS_IRONLAKE(dev) || IS_GEN6(dev))
1212
1213 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1214 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1215
1216 #define PRIMARY_RINGBUFFER_SIZE         (128*1024)
1217
1218 #endif