netfilter: nf_tables: move dumper state allocation into ->start
[sfrench/cifs-2.6.git] / drivers / gpu / drm / amd / amdgpu / amdgpu.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __AMDGPU_H__
29 #define __AMDGPU_H__
30
31 #include <linux/atomic.h>
32 #include <linux/wait.h>
33 #include <linux/list.h>
34 #include <linux/kref.h>
35 #include <linux/rbtree.h>
36 #include <linux/hashtable.h>
37 #include <linux/dma-fence.h>
38
39 #include <drm/ttm/ttm_bo_api.h>
40 #include <drm/ttm/ttm_bo_driver.h>
41 #include <drm/ttm/ttm_placement.h>
42 #include <drm/ttm/ttm_module.h>
43 #include <drm/ttm/ttm_execbuf_util.h>
44
45 #include <drm/drmP.h>
46 #include <drm/drm_gem.h>
47 #include <drm/amdgpu_drm.h>
48 #include <drm/gpu_scheduler.h>
49
50 #include <kgd_kfd_interface.h>
51 #include "dm_pp_interface.h"
52 #include "kgd_pp_interface.h"
53
54 #include "amd_shared.h"
55 #include "amdgpu_mode.h"
56 #include "amdgpu_ih.h"
57 #include "amdgpu_irq.h"
58 #include "amdgpu_ucode.h"
59 #include "amdgpu_ttm.h"
60 #include "amdgpu_psp.h"
61 #include "amdgpu_gds.h"
62 #include "amdgpu_sync.h"
63 #include "amdgpu_ring.h"
64 #include "amdgpu_vm.h"
65 #include "amdgpu_dpm.h"
66 #include "amdgpu_acp.h"
67 #include "amdgpu_uvd.h"
68 #include "amdgpu_vce.h"
69 #include "amdgpu_vcn.h"
70 #include "amdgpu_mn.h"
71 #include "amdgpu_gmc.h"
72 #include "amdgpu_dm.h"
73 #include "amdgpu_virt.h"
74 #include "amdgpu_gart.h"
75 #include "amdgpu_debugfs.h"
76
77 /*
78  * Modules parameters.
79  */
80 extern int amdgpu_modeset;
81 extern int amdgpu_vram_limit;
82 extern int amdgpu_vis_vram_limit;
83 extern int amdgpu_gart_size;
84 extern int amdgpu_gtt_size;
85 extern int amdgpu_moverate;
86 extern int amdgpu_benchmarking;
87 extern int amdgpu_testing;
88 extern int amdgpu_audio;
89 extern int amdgpu_disp_priority;
90 extern int amdgpu_hw_i2c;
91 extern int amdgpu_pcie_gen2;
92 extern int amdgpu_msi;
93 extern int amdgpu_lockup_timeout;
94 extern int amdgpu_dpm;
95 extern int amdgpu_fw_load_type;
96 extern int amdgpu_aspm;
97 extern int amdgpu_runtime_pm;
98 extern uint amdgpu_ip_block_mask;
99 extern int amdgpu_bapm;
100 extern int amdgpu_deep_color;
101 extern int amdgpu_vm_size;
102 extern int amdgpu_vm_block_size;
103 extern int amdgpu_vm_fragment_size;
104 extern int amdgpu_vm_fault_stop;
105 extern int amdgpu_vm_debug;
106 extern int amdgpu_vm_update_mode;
107 extern int amdgpu_dc;
108 extern int amdgpu_dc_log;
109 extern int amdgpu_sched_jobs;
110 extern int amdgpu_sched_hw_submission;
111 extern int amdgpu_no_evict;
112 extern int amdgpu_direct_gma_size;
113 extern uint amdgpu_pcie_gen_cap;
114 extern uint amdgpu_pcie_lane_cap;
115 extern uint amdgpu_cg_mask;
116 extern uint amdgpu_pg_mask;
117 extern uint amdgpu_sdma_phase_quantum;
118 extern char *amdgpu_disable_cu;
119 extern char *amdgpu_virtual_display;
120 extern uint amdgpu_pp_feature_mask;
121 extern int amdgpu_vram_page_split;
122 extern int amdgpu_ngg;
123 extern int amdgpu_prim_buf_per_se;
124 extern int amdgpu_pos_buf_per_se;
125 extern int amdgpu_cntl_sb_buf_per_se;
126 extern int amdgpu_param_buf_per_se;
127 extern int amdgpu_job_hang_limit;
128 extern int amdgpu_lbpw;
129 extern int amdgpu_compute_multipipe;
130 extern int amdgpu_gpu_recovery;
131 extern int amdgpu_emu_mode;
132 extern uint amdgpu_smu_memory_pool_size;
133
134 #ifdef CONFIG_DRM_AMDGPU_SI
135 extern int amdgpu_si_support;
136 #endif
137 #ifdef CONFIG_DRM_AMDGPU_CIK
138 extern int amdgpu_cik_support;
139 #endif
140
141 #define AMDGPU_SG_THRESHOLD                     (256*1024*1024)
142 #define AMDGPU_DEFAULT_GTT_SIZE_MB              3072ULL /* 3GB by default */
143 #define AMDGPU_WAIT_IDLE_TIMEOUT_IN_MS          3000
144 #define AMDGPU_MAX_USEC_TIMEOUT                 100000  /* 100 ms */
145 #define AMDGPU_FENCE_JIFFIES_TIMEOUT            (HZ / 2)
146 /* AMDGPU_IB_POOL_SIZE must be a power of 2 */
147 #define AMDGPU_IB_POOL_SIZE                     16
148 #define AMDGPU_DEBUGFS_MAX_COMPONENTS           32
149 #define AMDGPUFB_CONN_LIMIT                     4
150 #define AMDGPU_BIOS_NUM_SCRATCH                 16
151
152 /* max number of IP instances */
153 #define AMDGPU_MAX_SDMA_INSTANCES               2
154
155 /* hard reset data */
156 #define AMDGPU_ASIC_RESET_DATA                  0x39d5e86b
157
158 /* reset flags */
159 #define AMDGPU_RESET_GFX                        (1 << 0)
160 #define AMDGPU_RESET_COMPUTE                    (1 << 1)
161 #define AMDGPU_RESET_DMA                        (1 << 2)
162 #define AMDGPU_RESET_CP                         (1 << 3)
163 #define AMDGPU_RESET_GRBM                       (1 << 4)
164 #define AMDGPU_RESET_DMA1                       (1 << 5)
165 #define AMDGPU_RESET_RLC                        (1 << 6)
166 #define AMDGPU_RESET_SEM                        (1 << 7)
167 #define AMDGPU_RESET_IH                         (1 << 8)
168 #define AMDGPU_RESET_VMC                        (1 << 9)
169 #define AMDGPU_RESET_MC                         (1 << 10)
170 #define AMDGPU_RESET_DISPLAY                    (1 << 11)
171 #define AMDGPU_RESET_UVD                        (1 << 12)
172 #define AMDGPU_RESET_VCE                        (1 << 13)
173 #define AMDGPU_RESET_VCE1                       (1 << 14)
174
175 /* GFX current status */
176 #define AMDGPU_GFX_NORMAL_MODE                  0x00000000L
177 #define AMDGPU_GFX_SAFE_MODE                    0x00000001L
178 #define AMDGPU_GFX_PG_DISABLED_MODE             0x00000002L
179 #define AMDGPU_GFX_CG_DISABLED_MODE             0x00000004L
180 #define AMDGPU_GFX_LBPW_DISABLED_MODE           0x00000008L
181
182 /* max cursor sizes (in pixels) */
183 #define CIK_CURSOR_WIDTH 128
184 #define CIK_CURSOR_HEIGHT 128
185
186 struct amdgpu_device;
187 struct amdgpu_ib;
188 struct amdgpu_cs_parser;
189 struct amdgpu_job;
190 struct amdgpu_irq_src;
191 struct amdgpu_fpriv;
192 struct amdgpu_bo_va_mapping;
193
194 enum amdgpu_cp_irq {
195         AMDGPU_CP_IRQ_GFX_EOP = 0,
196         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE0_EOP,
197         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE1_EOP,
198         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE2_EOP,
199         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE3_EOP,
200         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE0_EOP,
201         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE1_EOP,
202         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE2_EOP,
203         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE3_EOP,
204
205         AMDGPU_CP_IRQ_LAST
206 };
207
208 enum amdgpu_sdma_irq {
209         AMDGPU_SDMA_IRQ_TRAP0 = 0,
210         AMDGPU_SDMA_IRQ_TRAP1,
211
212         AMDGPU_SDMA_IRQ_LAST
213 };
214
215 enum amdgpu_thermal_irq {
216         AMDGPU_THERMAL_IRQ_LOW_TO_HIGH = 0,
217         AMDGPU_THERMAL_IRQ_HIGH_TO_LOW,
218
219         AMDGPU_THERMAL_IRQ_LAST
220 };
221
222 enum amdgpu_kiq_irq {
223         AMDGPU_CP_KIQ_IRQ_DRIVER0 = 0,
224         AMDGPU_CP_KIQ_IRQ_LAST
225 };
226
227 int amdgpu_device_ip_set_clockgating_state(void *dev,
228                                            enum amd_ip_block_type block_type,
229                                            enum amd_clockgating_state state);
230 int amdgpu_device_ip_set_powergating_state(void *dev,
231                                            enum amd_ip_block_type block_type,
232                                            enum amd_powergating_state state);
233 void amdgpu_device_ip_get_clockgating_state(struct amdgpu_device *adev,
234                                             u32 *flags);
235 int amdgpu_device_ip_wait_for_idle(struct amdgpu_device *adev,
236                                    enum amd_ip_block_type block_type);
237 bool amdgpu_device_ip_is_idle(struct amdgpu_device *adev,
238                               enum amd_ip_block_type block_type);
239
240 #define AMDGPU_MAX_IP_NUM 16
241
242 struct amdgpu_ip_block_status {
243         bool valid;
244         bool sw;
245         bool hw;
246         bool late_initialized;
247         bool hang;
248 };
249
250 struct amdgpu_ip_block_version {
251         const enum amd_ip_block_type type;
252         const u32 major;
253         const u32 minor;
254         const u32 rev;
255         const struct amd_ip_funcs *funcs;
256 };
257
258 struct amdgpu_ip_block {
259         struct amdgpu_ip_block_status status;
260         const struct amdgpu_ip_block_version *version;
261 };
262
263 int amdgpu_device_ip_block_version_cmp(struct amdgpu_device *adev,
264                                        enum amd_ip_block_type type,
265                                        u32 major, u32 minor);
266
267 struct amdgpu_ip_block *
268 amdgpu_device_ip_get_ip_block(struct amdgpu_device *adev,
269                               enum amd_ip_block_type type);
270
271 int amdgpu_device_ip_block_add(struct amdgpu_device *adev,
272                                const struct amdgpu_ip_block_version *ip_block_version);
273
274 /* provided by hw blocks that can move/clear data.  e.g., gfx or sdma */
275 struct amdgpu_buffer_funcs {
276         /* maximum bytes in a single operation */
277         uint32_t        copy_max_bytes;
278
279         /* number of dw to reserve per operation */
280         unsigned        copy_num_dw;
281
282         /* used for buffer migration */
283         void (*emit_copy_buffer)(struct amdgpu_ib *ib,
284                                  /* src addr in bytes */
285                                  uint64_t src_offset,
286                                  /* dst addr in bytes */
287                                  uint64_t dst_offset,
288                                  /* number of byte to transfer */
289                                  uint32_t byte_count);
290
291         /* maximum bytes in a single operation */
292         uint32_t        fill_max_bytes;
293
294         /* number of dw to reserve per operation */
295         unsigned        fill_num_dw;
296
297         /* used for buffer clearing */
298         void (*emit_fill_buffer)(struct amdgpu_ib *ib,
299                                  /* value to write to memory */
300                                  uint32_t src_data,
301                                  /* dst addr in bytes */
302                                  uint64_t dst_offset,
303                                  /* number of byte to fill */
304                                  uint32_t byte_count);
305 };
306
307 /* provided by hw blocks that can write ptes, e.g., sdma */
308 struct amdgpu_vm_pte_funcs {
309         /* number of dw to reserve per operation */
310         unsigned        copy_pte_num_dw;
311
312         /* copy pte entries from GART */
313         void (*copy_pte)(struct amdgpu_ib *ib,
314                          uint64_t pe, uint64_t src,
315                          unsigned count);
316
317         /* write pte one entry at a time with addr mapping */
318         void (*write_pte)(struct amdgpu_ib *ib, uint64_t pe,
319                           uint64_t value, unsigned count,
320                           uint32_t incr);
321         /* for linear pte/pde updates without addr mapping */
322         void (*set_pte_pde)(struct amdgpu_ib *ib,
323                             uint64_t pe,
324                             uint64_t addr, unsigned count,
325                             uint32_t incr, uint64_t flags);
326 };
327
328 /* provided by the ih block */
329 struct amdgpu_ih_funcs {
330         /* ring read/write ptr handling, called from interrupt context */
331         u32 (*get_wptr)(struct amdgpu_device *adev);
332         bool (*prescreen_iv)(struct amdgpu_device *adev);
333         void (*decode_iv)(struct amdgpu_device *adev,
334                           struct amdgpu_iv_entry *entry);
335         void (*set_rptr)(struct amdgpu_device *adev);
336 };
337
338 /*
339  * BIOS.
340  */
341 bool amdgpu_get_bios(struct amdgpu_device *adev);
342 bool amdgpu_read_bios(struct amdgpu_device *adev);
343
344 /*
345  * Clocks
346  */
347
348 #define AMDGPU_MAX_PPLL 3
349
350 struct amdgpu_clock {
351         struct amdgpu_pll ppll[AMDGPU_MAX_PPLL];
352         struct amdgpu_pll spll;
353         struct amdgpu_pll mpll;
354         /* 10 Khz units */
355         uint32_t default_mclk;
356         uint32_t default_sclk;
357         uint32_t default_dispclk;
358         uint32_t current_dispclk;
359         uint32_t dp_extclk;
360         uint32_t max_pixel_clock;
361 };
362
363 /*
364  * GEM.
365  */
366
367 #define AMDGPU_GEM_DOMAIN_MAX           0x3
368 #define gem_to_amdgpu_bo(gobj) container_of((gobj), struct amdgpu_bo, gem_base)
369
370 void amdgpu_gem_object_free(struct drm_gem_object *obj);
371 int amdgpu_gem_object_open(struct drm_gem_object *obj,
372                                 struct drm_file *file_priv);
373 void amdgpu_gem_object_close(struct drm_gem_object *obj,
374                                 struct drm_file *file_priv);
375 unsigned long amdgpu_gem_timeout(uint64_t timeout_ns);
376 struct sg_table *amdgpu_gem_prime_get_sg_table(struct drm_gem_object *obj);
377 struct drm_gem_object *
378 amdgpu_gem_prime_import_sg_table(struct drm_device *dev,
379                                  struct dma_buf_attachment *attach,
380                                  struct sg_table *sg);
381 struct dma_buf *amdgpu_gem_prime_export(struct drm_device *dev,
382                                         struct drm_gem_object *gobj,
383                                         int flags);
384 struct drm_gem_object *amdgpu_gem_prime_import(struct drm_device *dev,
385                                             struct dma_buf *dma_buf);
386 struct reservation_object *amdgpu_gem_prime_res_obj(struct drm_gem_object *);
387 void *amdgpu_gem_prime_vmap(struct drm_gem_object *obj);
388 void amdgpu_gem_prime_vunmap(struct drm_gem_object *obj, void *vaddr);
389 int amdgpu_gem_prime_mmap(struct drm_gem_object *obj, struct vm_area_struct *vma);
390
391 /* sub-allocation manager, it has to be protected by another lock.
392  * By conception this is an helper for other part of the driver
393  * like the indirect buffer or semaphore, which both have their
394  * locking.
395  *
396  * Principe is simple, we keep a list of sub allocation in offset
397  * order (first entry has offset == 0, last entry has the highest
398  * offset).
399  *
400  * When allocating new object we first check if there is room at
401  * the end total_size - (last_object_offset + last_object_size) >=
402  * alloc_size. If so we allocate new object there.
403  *
404  * When there is not enough room at the end, we start waiting for
405  * each sub object until we reach object_offset+object_size >=
406  * alloc_size, this object then become the sub object we return.
407  *
408  * Alignment can't be bigger than page size.
409  *
410  * Hole are not considered for allocation to keep things simple.
411  * Assumption is that there won't be hole (all object on same
412  * alignment).
413  */
414
415 #define AMDGPU_SA_NUM_FENCE_LISTS       32
416
417 struct amdgpu_sa_manager {
418         wait_queue_head_t       wq;
419         struct amdgpu_bo        *bo;
420         struct list_head        *hole;
421         struct list_head        flist[AMDGPU_SA_NUM_FENCE_LISTS];
422         struct list_head        olist;
423         unsigned                size;
424         uint64_t                gpu_addr;
425         void                    *cpu_ptr;
426         uint32_t                domain;
427         uint32_t                align;
428 };
429
430 /* sub-allocation buffer */
431 struct amdgpu_sa_bo {
432         struct list_head                olist;
433         struct list_head                flist;
434         struct amdgpu_sa_manager        *manager;
435         unsigned                        soffset;
436         unsigned                        eoffset;
437         struct dma_fence                *fence;
438 };
439
440 /*
441  * GEM objects.
442  */
443 void amdgpu_gem_force_release(struct amdgpu_device *adev);
444 int amdgpu_gem_object_create(struct amdgpu_device *adev, unsigned long size,
445                              int alignment, u32 initial_domain,
446                              u64 flags, enum ttm_bo_type type,
447                              struct reservation_object *resv,
448                              struct drm_gem_object **obj);
449
450 int amdgpu_mode_dumb_create(struct drm_file *file_priv,
451                             struct drm_device *dev,
452                             struct drm_mode_create_dumb *args);
453 int amdgpu_mode_dumb_mmap(struct drm_file *filp,
454                           struct drm_device *dev,
455                           uint32_t handle, uint64_t *offset_p);
456 int amdgpu_fence_slab_init(void);
457 void amdgpu_fence_slab_fini(void);
458
459 /*
460  * GPU doorbell structures, functions & helpers
461  */
462 typedef enum _AMDGPU_DOORBELL_ASSIGNMENT
463 {
464         AMDGPU_DOORBELL_KIQ                     = 0x000,
465         AMDGPU_DOORBELL_HIQ                     = 0x001,
466         AMDGPU_DOORBELL_DIQ                     = 0x002,
467         AMDGPU_DOORBELL_MEC_RING0               = 0x010,
468         AMDGPU_DOORBELL_MEC_RING1               = 0x011,
469         AMDGPU_DOORBELL_MEC_RING2               = 0x012,
470         AMDGPU_DOORBELL_MEC_RING3               = 0x013,
471         AMDGPU_DOORBELL_MEC_RING4               = 0x014,
472         AMDGPU_DOORBELL_MEC_RING5               = 0x015,
473         AMDGPU_DOORBELL_MEC_RING6               = 0x016,
474         AMDGPU_DOORBELL_MEC_RING7               = 0x017,
475         AMDGPU_DOORBELL_GFX_RING0               = 0x020,
476         AMDGPU_DOORBELL_sDMA_ENGINE0            = 0x1E0,
477         AMDGPU_DOORBELL_sDMA_ENGINE1            = 0x1E1,
478         AMDGPU_DOORBELL_IH                      = 0x1E8,
479         AMDGPU_DOORBELL_MAX_ASSIGNMENT          = 0x3FF,
480         AMDGPU_DOORBELL_INVALID                 = 0xFFFF
481 } AMDGPU_DOORBELL_ASSIGNMENT;
482
483 struct amdgpu_doorbell {
484         /* doorbell mmio */
485         resource_size_t         base;
486         resource_size_t         size;
487         u32 __iomem             *ptr;
488         u32                     num_doorbells;  /* Number of doorbells actually reserved for amdgpu. */
489 };
490
491 /*
492  * 64bit doorbell, offset are in QWORD, occupy 2KB doorbell space
493  */
494 typedef enum _AMDGPU_DOORBELL64_ASSIGNMENT
495 {
496         /*
497          * All compute related doorbells: kiq, hiq, diq, traditional compute queue, user queue, should locate in
498          * a continues range so that programming CP_MEC_DOORBELL_RANGE_LOWER/UPPER can cover this range.
499          *  Compute related doorbells are allocated from 0x00 to 0x8a
500          */
501
502
503         /* kernel scheduling */
504         AMDGPU_DOORBELL64_KIQ                     = 0x00,
505
506         /* HSA interface queue and debug queue */
507         AMDGPU_DOORBELL64_HIQ                     = 0x01,
508         AMDGPU_DOORBELL64_DIQ                     = 0x02,
509
510         /* Compute engines */
511         AMDGPU_DOORBELL64_MEC_RING0               = 0x03,
512         AMDGPU_DOORBELL64_MEC_RING1               = 0x04,
513         AMDGPU_DOORBELL64_MEC_RING2               = 0x05,
514         AMDGPU_DOORBELL64_MEC_RING3               = 0x06,
515         AMDGPU_DOORBELL64_MEC_RING4               = 0x07,
516         AMDGPU_DOORBELL64_MEC_RING5               = 0x08,
517         AMDGPU_DOORBELL64_MEC_RING6               = 0x09,
518         AMDGPU_DOORBELL64_MEC_RING7               = 0x0a,
519
520         /* User queue doorbell range (128 doorbells) */
521         AMDGPU_DOORBELL64_USERQUEUE_START         = 0x0b,
522         AMDGPU_DOORBELL64_USERQUEUE_END           = 0x8a,
523
524         /* Graphics engine */
525         AMDGPU_DOORBELL64_GFX_RING0               = 0x8b,
526
527         /*
528          * Other graphics doorbells can be allocated here: from 0x8c to 0xef
529          * Graphics voltage island aperture 1
530          * default non-graphics QWORD index is 0xF0 - 0xFF inclusive
531          */
532
533         /* sDMA engines */
534         AMDGPU_DOORBELL64_sDMA_ENGINE0            = 0xF0,
535         AMDGPU_DOORBELL64_sDMA_HI_PRI_ENGINE0     = 0xF1,
536         AMDGPU_DOORBELL64_sDMA_ENGINE1            = 0xF2,
537         AMDGPU_DOORBELL64_sDMA_HI_PRI_ENGINE1     = 0xF3,
538
539         /* Interrupt handler */
540         AMDGPU_DOORBELL64_IH                      = 0xF4,  /* For legacy interrupt ring buffer */
541         AMDGPU_DOORBELL64_IH_RING1                = 0xF5,  /* For page migration request log */
542         AMDGPU_DOORBELL64_IH_RING2                = 0xF6,  /* For page migration translation/invalidation log */
543
544         /* VCN engine use 32 bits doorbell  */
545         AMDGPU_DOORBELL64_VCN0_1                  = 0xF8, /* lower 32 bits for VNC0 and upper 32 bits for VNC1 */
546         AMDGPU_DOORBELL64_VCN2_3                  = 0xF9,
547         AMDGPU_DOORBELL64_VCN4_5                  = 0xFA,
548         AMDGPU_DOORBELL64_VCN6_7                  = 0xFB,
549
550         /* overlap the doorbell assignment with VCN as they are  mutually exclusive
551          * VCE engine's doorbell is 32 bit and two VCE ring share one QWORD
552          */
553         AMDGPU_DOORBELL64_UVD_RING0_1             = 0xF8,
554         AMDGPU_DOORBELL64_UVD_RING2_3             = 0xF9,
555         AMDGPU_DOORBELL64_UVD_RING4_5             = 0xFA,
556         AMDGPU_DOORBELL64_UVD_RING6_7             = 0xFB,
557
558         AMDGPU_DOORBELL64_VCE_RING0_1             = 0xFC,
559         AMDGPU_DOORBELL64_VCE_RING2_3             = 0xFD,
560         AMDGPU_DOORBELL64_VCE_RING4_5             = 0xFE,
561         AMDGPU_DOORBELL64_VCE_RING6_7             = 0xFF,
562
563         AMDGPU_DOORBELL64_MAX_ASSIGNMENT          = 0xFF,
564         AMDGPU_DOORBELL64_INVALID                 = 0xFFFF
565 } AMDGPU_DOORBELL64_ASSIGNMENT;
566
567 /*
568  * IRQS.
569  */
570
571 struct amdgpu_flip_work {
572         struct delayed_work             flip_work;
573         struct work_struct              unpin_work;
574         struct amdgpu_device            *adev;
575         int                             crtc_id;
576         u32                             target_vblank;
577         uint64_t                        base;
578         struct drm_pending_vblank_event *event;
579         struct amdgpu_bo                *old_abo;
580         struct dma_fence                *excl;
581         unsigned                        shared_count;
582         struct dma_fence                **shared;
583         struct dma_fence_cb             cb;
584         bool                            async;
585 };
586
587
588 /*
589  * CP & rings.
590  */
591
592 struct amdgpu_ib {
593         struct amdgpu_sa_bo             *sa_bo;
594         uint32_t                        length_dw;
595         uint64_t                        gpu_addr;
596         uint32_t                        *ptr;
597         uint32_t                        flags;
598 };
599
600 extern const struct drm_sched_backend_ops amdgpu_sched_ops;
601
602 int amdgpu_job_alloc(struct amdgpu_device *adev, unsigned num_ibs,
603                      struct amdgpu_job **job, struct amdgpu_vm *vm);
604 int amdgpu_job_alloc_with_ib(struct amdgpu_device *adev, unsigned size,
605                              struct amdgpu_job **job);
606
607 void amdgpu_job_free_resources(struct amdgpu_job *job);
608 void amdgpu_job_free(struct amdgpu_job *job);
609 int amdgpu_job_submit(struct amdgpu_job *job, struct amdgpu_ring *ring,
610                       struct drm_sched_entity *entity, void *owner,
611                       struct dma_fence **f);
612
613 /*
614  * Queue manager
615  */
616 struct amdgpu_queue_mapper {
617         int             hw_ip;
618         struct mutex    lock;
619         /* protected by lock */
620         struct amdgpu_ring *queue_map[AMDGPU_MAX_RINGS];
621 };
622
623 struct amdgpu_queue_mgr {
624         struct amdgpu_queue_mapper mapper[AMDGPU_MAX_IP_NUM];
625 };
626
627 int amdgpu_queue_mgr_init(struct amdgpu_device *adev,
628                           struct amdgpu_queue_mgr *mgr);
629 int amdgpu_queue_mgr_fini(struct amdgpu_device *adev,
630                           struct amdgpu_queue_mgr *mgr);
631 int amdgpu_queue_mgr_map(struct amdgpu_device *adev,
632                          struct amdgpu_queue_mgr *mgr,
633                          u32 hw_ip, u32 instance, u32 ring,
634                          struct amdgpu_ring **out_ring);
635
636 /*
637  * context related structures
638  */
639
640 struct amdgpu_ctx_ring {
641         uint64_t                sequence;
642         struct dma_fence        **fences;
643         struct drm_sched_entity entity;
644 };
645
646 struct amdgpu_ctx {
647         struct kref             refcount;
648         struct amdgpu_device    *adev;
649         struct amdgpu_queue_mgr queue_mgr;
650         unsigned                reset_counter;
651         unsigned        reset_counter_query;
652         uint32_t                vram_lost_counter;
653         spinlock_t              ring_lock;
654         struct dma_fence        **fences;
655         struct amdgpu_ctx_ring  rings[AMDGPU_MAX_RINGS];
656         bool                    preamble_presented;
657         enum drm_sched_priority init_priority;
658         enum drm_sched_priority override_priority;
659         struct mutex            lock;
660         atomic_t        guilty;
661 };
662
663 struct amdgpu_ctx_mgr {
664         struct amdgpu_device    *adev;
665         struct mutex            lock;
666         /* protected by lock */
667         struct idr              ctx_handles;
668 };
669
670 struct amdgpu_ctx *amdgpu_ctx_get(struct amdgpu_fpriv *fpriv, uint32_t id);
671 int amdgpu_ctx_put(struct amdgpu_ctx *ctx);
672
673 int amdgpu_ctx_add_fence(struct amdgpu_ctx *ctx, struct amdgpu_ring *ring,
674                               struct dma_fence *fence, uint64_t *seq);
675 struct dma_fence *amdgpu_ctx_get_fence(struct amdgpu_ctx *ctx,
676                                    struct amdgpu_ring *ring, uint64_t seq);
677 void amdgpu_ctx_priority_override(struct amdgpu_ctx *ctx,
678                                   enum drm_sched_priority priority);
679
680 int amdgpu_ctx_ioctl(struct drm_device *dev, void *data,
681                      struct drm_file *filp);
682
683 int amdgpu_ctx_wait_prev_fence(struct amdgpu_ctx *ctx, unsigned ring_id);
684
685 void amdgpu_ctx_mgr_init(struct amdgpu_ctx_mgr *mgr);
686 void amdgpu_ctx_mgr_entity_cleanup(struct amdgpu_ctx_mgr *mgr);
687 void amdgpu_ctx_mgr_entity_fini(struct amdgpu_ctx_mgr *mgr);
688 void amdgpu_ctx_mgr_fini(struct amdgpu_ctx_mgr *mgr);
689
690
691 /*
692  * file private structure
693  */
694
695 struct amdgpu_fpriv {
696         struct amdgpu_vm        vm;
697         struct amdgpu_bo_va     *prt_va;
698         struct amdgpu_bo_va     *csa_va;
699         struct mutex            bo_list_lock;
700         struct idr              bo_list_handles;
701         struct amdgpu_ctx_mgr   ctx_mgr;
702 };
703
704 /*
705  * residency list
706  */
707 struct amdgpu_bo_list_entry {
708         struct amdgpu_bo                *robj;
709         struct ttm_validate_buffer      tv;
710         struct amdgpu_bo_va             *bo_va;
711         uint32_t                        priority;
712         struct page                     **user_pages;
713         int                             user_invalidated;
714 };
715
716 struct amdgpu_bo_list {
717         struct mutex lock;
718         struct rcu_head rhead;
719         struct kref refcount;
720         struct amdgpu_bo *gds_obj;
721         struct amdgpu_bo *gws_obj;
722         struct amdgpu_bo *oa_obj;
723         unsigned first_userptr;
724         unsigned num_entries;
725         struct amdgpu_bo_list_entry *array;
726 };
727
728 struct amdgpu_bo_list *
729 amdgpu_bo_list_get(struct amdgpu_fpriv *fpriv, int id);
730 void amdgpu_bo_list_get_list(struct amdgpu_bo_list *list,
731                              struct list_head *validated);
732 void amdgpu_bo_list_put(struct amdgpu_bo_list *list);
733 void amdgpu_bo_list_free(struct amdgpu_bo_list *list);
734
735 /*
736  * GFX stuff
737  */
738 #include "clearstate_defs.h"
739
740 struct amdgpu_rlc_funcs {
741         void (*enter_safe_mode)(struct amdgpu_device *adev);
742         void (*exit_safe_mode)(struct amdgpu_device *adev);
743 };
744
745 struct amdgpu_rlc {
746         /* for power gating */
747         struct amdgpu_bo        *save_restore_obj;
748         uint64_t                save_restore_gpu_addr;
749         volatile uint32_t       *sr_ptr;
750         const u32               *reg_list;
751         u32                     reg_list_size;
752         /* for clear state */
753         struct amdgpu_bo        *clear_state_obj;
754         uint64_t                clear_state_gpu_addr;
755         volatile uint32_t       *cs_ptr;
756         const struct cs_section_def   *cs_data;
757         u32                     clear_state_size;
758         /* for cp tables */
759         struct amdgpu_bo        *cp_table_obj;
760         uint64_t                cp_table_gpu_addr;
761         volatile uint32_t       *cp_table_ptr;
762         u32                     cp_table_size;
763
764         /* safe mode for updating CG/PG state */
765         bool in_safe_mode;
766         const struct amdgpu_rlc_funcs *funcs;
767
768         /* for firmware data */
769         u32 save_and_restore_offset;
770         u32 clear_state_descriptor_offset;
771         u32 avail_scratch_ram_locations;
772         u32 reg_restore_list_size;
773         u32 reg_list_format_start;
774         u32 reg_list_format_separate_start;
775         u32 starting_offsets_start;
776         u32 reg_list_format_size_bytes;
777         u32 reg_list_size_bytes;
778         u32 reg_list_format_direct_reg_list_length;
779         u32 save_restore_list_cntl_size_bytes;
780         u32 save_restore_list_gpm_size_bytes;
781         u32 save_restore_list_srm_size_bytes;
782
783         u32 *register_list_format;
784         u32 *register_restore;
785         u8 *save_restore_list_cntl;
786         u8 *save_restore_list_gpm;
787         u8 *save_restore_list_srm;
788
789         bool is_rlc_v2_1;
790 };
791
792 #define AMDGPU_MAX_COMPUTE_QUEUES KGD_MAX_QUEUES
793
794 struct amdgpu_mec {
795         struct amdgpu_bo        *hpd_eop_obj;
796         u64                     hpd_eop_gpu_addr;
797         struct amdgpu_bo        *mec_fw_obj;
798         u64                     mec_fw_gpu_addr;
799         u32 num_mec;
800         u32 num_pipe_per_mec;
801         u32 num_queue_per_pipe;
802         void                    *mqd_backup[AMDGPU_MAX_COMPUTE_RINGS + 1];
803
804         /* These are the resources for which amdgpu takes ownership */
805         DECLARE_BITMAP(queue_bitmap, AMDGPU_MAX_COMPUTE_QUEUES);
806 };
807
808 struct amdgpu_kiq {
809         u64                     eop_gpu_addr;
810         struct amdgpu_bo        *eop_obj;
811         spinlock_t              ring_lock;
812         struct amdgpu_ring      ring;
813         struct amdgpu_irq_src   irq;
814 };
815
816 /*
817  * GPU scratch registers structures, functions & helpers
818  */
819 struct amdgpu_scratch {
820         unsigned                num_reg;
821         uint32_t                reg_base;
822         uint32_t                free_mask;
823 };
824
825 /*
826  * GFX configurations
827  */
828 #define AMDGPU_GFX_MAX_SE 4
829 #define AMDGPU_GFX_MAX_SH_PER_SE 2
830
831 struct amdgpu_rb_config {
832         uint32_t rb_backend_disable;
833         uint32_t user_rb_backend_disable;
834         uint32_t raster_config;
835         uint32_t raster_config_1;
836 };
837
838 struct gb_addr_config {
839         uint16_t pipe_interleave_size;
840         uint8_t num_pipes;
841         uint8_t max_compress_frags;
842         uint8_t num_banks;
843         uint8_t num_se;
844         uint8_t num_rb_per_se;
845 };
846
847 struct amdgpu_gfx_config {
848         unsigned max_shader_engines;
849         unsigned max_tile_pipes;
850         unsigned max_cu_per_sh;
851         unsigned max_sh_per_se;
852         unsigned max_backends_per_se;
853         unsigned max_texture_channel_caches;
854         unsigned max_gprs;
855         unsigned max_gs_threads;
856         unsigned max_hw_contexts;
857         unsigned sc_prim_fifo_size_frontend;
858         unsigned sc_prim_fifo_size_backend;
859         unsigned sc_hiz_tile_fifo_size;
860         unsigned sc_earlyz_tile_fifo_size;
861
862         unsigned num_tile_pipes;
863         unsigned backend_enable_mask;
864         unsigned mem_max_burst_length_bytes;
865         unsigned mem_row_size_in_kb;
866         unsigned shader_engine_tile_size;
867         unsigned num_gpus;
868         unsigned multi_gpu_tile_size;
869         unsigned mc_arb_ramcfg;
870         unsigned gb_addr_config;
871         unsigned num_rbs;
872         unsigned gs_vgt_table_depth;
873         unsigned gs_prim_buffer_depth;
874
875         uint32_t tile_mode_array[32];
876         uint32_t macrotile_mode_array[16];
877
878         struct gb_addr_config gb_addr_config_fields;
879         struct amdgpu_rb_config rb_config[AMDGPU_GFX_MAX_SE][AMDGPU_GFX_MAX_SH_PER_SE];
880
881         /* gfx configure feature */
882         uint32_t double_offchip_lds_buf;
883         /* cached value of DB_DEBUG2 */
884         uint32_t db_debug2;
885 };
886
887 struct amdgpu_cu_info {
888         uint32_t simd_per_cu;
889         uint32_t max_waves_per_simd;
890         uint32_t wave_front_size;
891         uint32_t max_scratch_slots_per_cu;
892         uint32_t lds_size;
893
894         /* total active CU number */
895         uint32_t number;
896         uint32_t ao_cu_mask;
897         uint32_t ao_cu_bitmap[4][4];
898         uint32_t bitmap[4][4];
899 };
900
901 struct amdgpu_gfx_funcs {
902         /* get the gpu clock counter */
903         uint64_t (*get_gpu_clock_counter)(struct amdgpu_device *adev);
904         void (*select_se_sh)(struct amdgpu_device *adev, u32 se_num, u32 sh_num, u32 instance);
905         void (*read_wave_data)(struct amdgpu_device *adev, uint32_t simd, uint32_t wave, uint32_t *dst, int *no_fields);
906         void (*read_wave_vgprs)(struct amdgpu_device *adev, uint32_t simd, uint32_t wave, uint32_t thread, uint32_t start, uint32_t size, uint32_t *dst);
907         void (*read_wave_sgprs)(struct amdgpu_device *adev, uint32_t simd, uint32_t wave, uint32_t start, uint32_t size, uint32_t *dst);
908         void (*select_me_pipe_q)(struct amdgpu_device *adev, u32 me, u32 pipe, u32 queue);
909 };
910
911 struct amdgpu_ngg_buf {
912         struct amdgpu_bo        *bo;
913         uint64_t                gpu_addr;
914         uint32_t                size;
915         uint32_t                bo_size;
916 };
917
918 enum {
919         NGG_PRIM = 0,
920         NGG_POS,
921         NGG_CNTL,
922         NGG_PARAM,
923         NGG_BUF_MAX
924 };
925
926 struct amdgpu_ngg {
927         struct amdgpu_ngg_buf   buf[NGG_BUF_MAX];
928         uint32_t                gds_reserve_addr;
929         uint32_t                gds_reserve_size;
930         bool                    init;
931 };
932
933 struct amdgpu_gfx {
934         struct mutex                    gpu_clock_mutex;
935         struct amdgpu_gfx_config        config;
936         struct amdgpu_rlc               rlc;
937         struct amdgpu_mec               mec;
938         struct amdgpu_kiq               kiq;
939         struct amdgpu_scratch           scratch;
940         const struct firmware           *me_fw; /* ME firmware */
941         uint32_t                        me_fw_version;
942         const struct firmware           *pfp_fw; /* PFP firmware */
943         uint32_t                        pfp_fw_version;
944         const struct firmware           *ce_fw; /* CE firmware */
945         uint32_t                        ce_fw_version;
946         const struct firmware           *rlc_fw; /* RLC firmware */
947         uint32_t                        rlc_fw_version;
948         const struct firmware           *mec_fw; /* MEC firmware */
949         uint32_t                        mec_fw_version;
950         const struct firmware           *mec2_fw; /* MEC2 firmware */
951         uint32_t                        mec2_fw_version;
952         uint32_t                        me_feature_version;
953         uint32_t                        ce_feature_version;
954         uint32_t                        pfp_feature_version;
955         uint32_t                        rlc_feature_version;
956         uint32_t                        rlc_srlc_fw_version;
957         uint32_t                        rlc_srlc_feature_version;
958         uint32_t                        rlc_srlg_fw_version;
959         uint32_t                        rlc_srlg_feature_version;
960         uint32_t                        rlc_srls_fw_version;
961         uint32_t                        rlc_srls_feature_version;
962         uint32_t                        mec_feature_version;
963         uint32_t                        mec2_feature_version;
964         struct amdgpu_ring              gfx_ring[AMDGPU_MAX_GFX_RINGS];
965         unsigned                        num_gfx_rings;
966         struct amdgpu_ring              compute_ring[AMDGPU_MAX_COMPUTE_RINGS];
967         unsigned                        num_compute_rings;
968         struct amdgpu_irq_src           eop_irq;
969         struct amdgpu_irq_src           priv_reg_irq;
970         struct amdgpu_irq_src           priv_inst_irq;
971         /* gfx status */
972         uint32_t                        gfx_current_status;
973         /* ce ram size*/
974         unsigned                        ce_ram_size;
975         struct amdgpu_cu_info           cu_info;
976         const struct amdgpu_gfx_funcs   *funcs;
977
978         /* reset mask */
979         uint32_t                        grbm_soft_reset;
980         uint32_t                        srbm_soft_reset;
981         /* s3/s4 mask */
982         bool                            in_suspend;
983         /* NGG */
984         struct amdgpu_ngg               ngg;
985
986         /* pipe reservation */
987         struct mutex                    pipe_reserve_mutex;
988         DECLARE_BITMAP                  (pipe_reserve_bitmap, AMDGPU_MAX_COMPUTE_QUEUES);
989 };
990
991 int amdgpu_ib_get(struct amdgpu_device *adev, struct amdgpu_vm *vm,
992                   unsigned size, struct amdgpu_ib *ib);
993 void amdgpu_ib_free(struct amdgpu_device *adev, struct amdgpu_ib *ib,
994                     struct dma_fence *f);
995 int amdgpu_ib_schedule(struct amdgpu_ring *ring, unsigned num_ibs,
996                        struct amdgpu_ib *ibs, struct amdgpu_job *job,
997                        struct dma_fence **f);
998 int amdgpu_ib_pool_init(struct amdgpu_device *adev);
999 void amdgpu_ib_pool_fini(struct amdgpu_device *adev);
1000 int amdgpu_ib_ring_tests(struct amdgpu_device *adev);
1001
1002 /*
1003  * CS.
1004  */
1005 struct amdgpu_cs_chunk {
1006         uint32_t                chunk_id;
1007         uint32_t                length_dw;
1008         void                    *kdata;
1009 };
1010
1011 struct amdgpu_cs_parser {
1012         struct amdgpu_device    *adev;
1013         struct drm_file         *filp;
1014         struct amdgpu_ctx       *ctx;
1015
1016         /* chunks */
1017         unsigned                nchunks;
1018         struct amdgpu_cs_chunk  *chunks;
1019
1020         /* scheduler job object */
1021         struct amdgpu_job       *job;
1022
1023         /* buffer objects */
1024         struct ww_acquire_ctx           ticket;
1025         struct amdgpu_bo_list           *bo_list;
1026         struct amdgpu_mn                *mn;
1027         struct amdgpu_bo_list_entry     vm_pd;
1028         struct list_head                validated;
1029         struct dma_fence                *fence;
1030         uint64_t                        bytes_moved_threshold;
1031         uint64_t                        bytes_moved_vis_threshold;
1032         uint64_t                        bytes_moved;
1033         uint64_t                        bytes_moved_vis;
1034         struct amdgpu_bo_list_entry     *evictable;
1035
1036         /* user fence */
1037         struct amdgpu_bo_list_entry     uf_entry;
1038
1039         unsigned num_post_dep_syncobjs;
1040         struct drm_syncobj **post_dep_syncobjs;
1041 };
1042
1043 #define AMDGPU_PREAMBLE_IB_PRESENT          (1 << 0) /* bit set means command submit involves a preamble IB */
1044 #define AMDGPU_PREAMBLE_IB_PRESENT_FIRST    (1 << 1) /* bit set means preamble IB is first presented in belonging context */
1045 #define AMDGPU_HAVE_CTX_SWITCH              (1 << 2) /* bit set means context switch occured */
1046
1047 struct amdgpu_job {
1048         struct drm_sched_job    base;
1049         struct amdgpu_device    *adev;
1050         struct amdgpu_vm        *vm;
1051         struct amdgpu_ring      *ring;
1052         struct amdgpu_sync      sync;
1053         struct amdgpu_sync      sched_sync;
1054         struct amdgpu_ib        *ibs;
1055         struct dma_fence        *fence; /* the hw fence */
1056         uint32_t                preamble_status;
1057         uint32_t                num_ibs;
1058         void                    *owner;
1059         uint64_t                fence_ctx; /* the fence_context this job uses */
1060         bool                    vm_needs_flush;
1061         uint64_t                vm_pd_addr;
1062         unsigned                vmid;
1063         unsigned                pasid;
1064         uint32_t                gds_base, gds_size;
1065         uint32_t                gws_base, gws_size;
1066         uint32_t                oa_base, oa_size;
1067         uint32_t                vram_lost_counter;
1068
1069         /* user fence handling */
1070         uint64_t                uf_addr;
1071         uint64_t                uf_sequence;
1072
1073 };
1074 #define to_amdgpu_job(sched_job)                \
1075                 container_of((sched_job), struct amdgpu_job, base)
1076
1077 static inline u32 amdgpu_get_ib_value(struct amdgpu_cs_parser *p,
1078                                       uint32_t ib_idx, int idx)
1079 {
1080         return p->job->ibs[ib_idx].ptr[idx];
1081 }
1082
1083 static inline void amdgpu_set_ib_value(struct amdgpu_cs_parser *p,
1084                                        uint32_t ib_idx, int idx,
1085                                        uint32_t value)
1086 {
1087         p->job->ibs[ib_idx].ptr[idx] = value;
1088 }
1089
1090 /*
1091  * Writeback
1092  */
1093 #define AMDGPU_MAX_WB 128       /* Reserve at most 128 WB slots for amdgpu-owned rings. */
1094
1095 struct amdgpu_wb {
1096         struct amdgpu_bo        *wb_obj;
1097         volatile uint32_t       *wb;
1098         uint64_t                gpu_addr;
1099         u32                     num_wb; /* Number of wb slots actually reserved for amdgpu. */
1100         unsigned long           used[DIV_ROUND_UP(AMDGPU_MAX_WB, BITS_PER_LONG)];
1101 };
1102
1103 int amdgpu_device_wb_get(struct amdgpu_device *adev, u32 *wb);
1104 void amdgpu_device_wb_free(struct amdgpu_device *adev, u32 wb);
1105
1106 /*
1107  * SDMA
1108  */
1109 struct amdgpu_sdma_instance {
1110         /* SDMA firmware */
1111         const struct firmware   *fw;
1112         uint32_t                fw_version;
1113         uint32_t                feature_version;
1114
1115         struct amdgpu_ring      ring;
1116         bool                    burst_nop;
1117 };
1118
1119 struct amdgpu_sdma {
1120         struct amdgpu_sdma_instance instance[AMDGPU_MAX_SDMA_INSTANCES];
1121 #ifdef CONFIG_DRM_AMDGPU_SI
1122         //SI DMA has a difference trap irq number for the second engine
1123         struct amdgpu_irq_src   trap_irq_1;
1124 #endif
1125         struct amdgpu_irq_src   trap_irq;
1126         struct amdgpu_irq_src   illegal_inst_irq;
1127         int                     num_instances;
1128         uint32_t                    srbm_soft_reset;
1129 };
1130
1131 /*
1132  * Firmware
1133  */
1134 enum amdgpu_firmware_load_type {
1135         AMDGPU_FW_LOAD_DIRECT = 0,
1136         AMDGPU_FW_LOAD_SMU,
1137         AMDGPU_FW_LOAD_PSP,
1138 };
1139
1140 struct amdgpu_firmware {
1141         struct amdgpu_firmware_info ucode[AMDGPU_UCODE_ID_MAXIMUM];
1142         enum amdgpu_firmware_load_type load_type;
1143         struct amdgpu_bo *fw_buf;
1144         unsigned int fw_size;
1145         unsigned int max_ucodes;
1146         /* firmwares are loaded by psp instead of smu from vega10 */
1147         const struct amdgpu_psp_funcs *funcs;
1148         struct amdgpu_bo *rbuf;
1149         struct mutex mutex;
1150
1151         /* gpu info firmware data pointer */
1152         const struct firmware *gpu_info_fw;
1153
1154         void *fw_buf_ptr;
1155         uint64_t fw_buf_mc;
1156 };
1157
1158 /*
1159  * Benchmarking
1160  */
1161 void amdgpu_benchmark(struct amdgpu_device *adev, int test_number);
1162
1163
1164 /*
1165  * Testing
1166  */
1167 void amdgpu_test_moves(struct amdgpu_device *adev);
1168
1169
1170 /*
1171  * amdgpu smumgr functions
1172  */
1173 struct amdgpu_smumgr_funcs {
1174         int (*check_fw_load_finish)(struct amdgpu_device *adev, uint32_t fwtype);
1175         int (*request_smu_load_fw)(struct amdgpu_device *adev);
1176         int (*request_smu_specific_fw)(struct amdgpu_device *adev, uint32_t fwtype);
1177 };
1178
1179 /*
1180  * amdgpu smumgr
1181  */
1182 struct amdgpu_smumgr {
1183         struct amdgpu_bo *toc_buf;
1184         struct amdgpu_bo *smu_buf;
1185         /* asic priv smu data */
1186         void *priv;
1187         spinlock_t smu_lock;
1188         /* smumgr functions */
1189         const struct amdgpu_smumgr_funcs *smumgr_funcs;
1190         /* ucode loading complete flag */
1191         uint32_t fw_flags;
1192 };
1193
1194 /*
1195  * ASIC specific register table accessible by UMD
1196  */
1197 struct amdgpu_allowed_register_entry {
1198         uint32_t reg_offset;
1199         bool grbm_indexed;
1200 };
1201
1202 /*
1203  * ASIC specific functions.
1204  */
1205 struct amdgpu_asic_funcs {
1206         bool (*read_disabled_bios)(struct amdgpu_device *adev);
1207         bool (*read_bios_from_rom)(struct amdgpu_device *adev,
1208                                    u8 *bios, u32 length_bytes);
1209         int (*read_register)(struct amdgpu_device *adev, u32 se_num,
1210                              u32 sh_num, u32 reg_offset, u32 *value);
1211         void (*set_vga_state)(struct amdgpu_device *adev, bool state);
1212         int (*reset)(struct amdgpu_device *adev);
1213         /* get the reference clock */
1214         u32 (*get_xclk)(struct amdgpu_device *adev);
1215         /* MM block clocks */
1216         int (*set_uvd_clocks)(struct amdgpu_device *adev, u32 vclk, u32 dclk);
1217         int (*set_vce_clocks)(struct amdgpu_device *adev, u32 evclk, u32 ecclk);
1218         /* static power management */
1219         int (*get_pcie_lanes)(struct amdgpu_device *adev);
1220         void (*set_pcie_lanes)(struct amdgpu_device *adev, int lanes);
1221         /* get config memsize register */
1222         u32 (*get_config_memsize)(struct amdgpu_device *adev);
1223         /* flush hdp write queue */
1224         void (*flush_hdp)(struct amdgpu_device *adev, struct amdgpu_ring *ring);
1225         /* invalidate hdp read cache */
1226         void (*invalidate_hdp)(struct amdgpu_device *adev,
1227                                struct amdgpu_ring *ring);
1228         /* check if the asic needs a full reset of if soft reset will work */
1229         bool (*need_full_reset)(struct amdgpu_device *adev);
1230 };
1231
1232 /*
1233  * IOCTL.
1234  */
1235 int amdgpu_gem_create_ioctl(struct drm_device *dev, void *data,
1236                             struct drm_file *filp);
1237 int amdgpu_bo_list_ioctl(struct drm_device *dev, void *data,
1238                                 struct drm_file *filp);
1239
1240 int amdgpu_gem_info_ioctl(struct drm_device *dev, void *data,
1241                           struct drm_file *filp);
1242 int amdgpu_gem_userptr_ioctl(struct drm_device *dev, void *data,
1243                         struct drm_file *filp);
1244 int amdgpu_gem_mmap_ioctl(struct drm_device *dev, void *data,
1245                           struct drm_file *filp);
1246 int amdgpu_gem_wait_idle_ioctl(struct drm_device *dev, void *data,
1247                               struct drm_file *filp);
1248 int amdgpu_gem_va_ioctl(struct drm_device *dev, void *data,
1249                           struct drm_file *filp);
1250 int amdgpu_gem_op_ioctl(struct drm_device *dev, void *data,
1251                         struct drm_file *filp);
1252 int amdgpu_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
1253 int amdgpu_cs_fence_to_handle_ioctl(struct drm_device *dev, void *data,
1254                                     struct drm_file *filp);
1255 int amdgpu_cs_wait_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
1256 int amdgpu_cs_wait_fences_ioctl(struct drm_device *dev, void *data,
1257                                 struct drm_file *filp);
1258
1259 int amdgpu_gem_metadata_ioctl(struct drm_device *dev, void *data,
1260                                 struct drm_file *filp);
1261
1262 /* VRAM scratch page for HDP bug, default vram page */
1263 struct amdgpu_vram_scratch {
1264         struct amdgpu_bo                *robj;
1265         volatile uint32_t               *ptr;
1266         u64                             gpu_addr;
1267 };
1268
1269 /*
1270  * ACPI
1271  */
1272 struct amdgpu_atif_notification_cfg {
1273         bool enabled;
1274         int command_code;
1275 };
1276
1277 struct amdgpu_atif_notifications {
1278         bool display_switch;
1279         bool expansion_mode_change;
1280         bool thermal_state;
1281         bool forced_power_state;
1282         bool system_power_state;
1283         bool display_conf_change;
1284         bool px_gfx_switch;
1285         bool brightness_change;
1286         bool dgpu_display_event;
1287 };
1288
1289 struct amdgpu_atif_functions {
1290         bool system_params;
1291         bool sbios_requests;
1292         bool select_active_disp;
1293         bool lid_state;
1294         bool get_tv_standard;
1295         bool set_tv_standard;
1296         bool get_panel_expansion_mode;
1297         bool set_panel_expansion_mode;
1298         bool temperature_change;
1299         bool graphics_device_types;
1300 };
1301
1302 struct amdgpu_atif {
1303         struct amdgpu_atif_notifications notifications;
1304         struct amdgpu_atif_functions functions;
1305         struct amdgpu_atif_notification_cfg notification_cfg;
1306         struct amdgpu_encoder *encoder_for_bl;
1307 };
1308
1309 struct amdgpu_atcs_functions {
1310         bool get_ext_state;
1311         bool pcie_perf_req;
1312         bool pcie_dev_rdy;
1313         bool pcie_bus_width;
1314 };
1315
1316 struct amdgpu_atcs {
1317         struct amdgpu_atcs_functions functions;
1318 };
1319
1320 /*
1321  * Firmware VRAM reservation
1322  */
1323 struct amdgpu_fw_vram_usage {
1324         u64 start_offset;
1325         u64 size;
1326         struct amdgpu_bo *reserved_bo;
1327         void *va;
1328 };
1329
1330 /*
1331  * CGS
1332  */
1333 struct cgs_device *amdgpu_cgs_create_device(struct amdgpu_device *adev);
1334 void amdgpu_cgs_destroy_device(struct cgs_device *cgs_device);
1335
1336 /*
1337  * Core structure, functions and helpers.
1338  */
1339 typedef uint32_t (*amdgpu_rreg_t)(struct amdgpu_device*, uint32_t);
1340 typedef void (*amdgpu_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
1341
1342 typedef uint32_t (*amdgpu_block_rreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
1343 typedef void (*amdgpu_block_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t, uint32_t);
1344
1345
1346 /*
1347  * amdgpu nbio functions
1348  *
1349  */
1350 struct nbio_hdp_flush_reg {
1351         u32 ref_and_mask_cp0;
1352         u32 ref_and_mask_cp1;
1353         u32 ref_and_mask_cp2;
1354         u32 ref_and_mask_cp3;
1355         u32 ref_and_mask_cp4;
1356         u32 ref_and_mask_cp5;
1357         u32 ref_and_mask_cp6;
1358         u32 ref_and_mask_cp7;
1359         u32 ref_and_mask_cp8;
1360         u32 ref_and_mask_cp9;
1361         u32 ref_and_mask_sdma0;
1362         u32 ref_and_mask_sdma1;
1363 };
1364
1365 struct amdgpu_nbio_funcs {
1366         const struct nbio_hdp_flush_reg *hdp_flush_reg;
1367         u32 (*get_hdp_flush_req_offset)(struct amdgpu_device *adev);
1368         u32 (*get_hdp_flush_done_offset)(struct amdgpu_device *adev);
1369         u32 (*get_pcie_index_offset)(struct amdgpu_device *adev);
1370         u32 (*get_pcie_data_offset)(struct amdgpu_device *adev);
1371         u32 (*get_rev_id)(struct amdgpu_device *adev);
1372         void (*mc_access_enable)(struct amdgpu_device *adev, bool enable);
1373         void (*hdp_flush)(struct amdgpu_device *adev, struct amdgpu_ring *ring);
1374         u32 (*get_memsize)(struct amdgpu_device *adev);
1375         void (*sdma_doorbell_range)(struct amdgpu_device *adev, int instance,
1376                                     bool use_doorbell, int doorbell_index);
1377         void (*enable_doorbell_aperture)(struct amdgpu_device *adev,
1378                                          bool enable);
1379         void (*enable_doorbell_selfring_aperture)(struct amdgpu_device *adev,
1380                                                   bool enable);
1381         void (*ih_doorbell_range)(struct amdgpu_device *adev,
1382                                   bool use_doorbell, int doorbell_index);
1383         void (*update_medium_grain_clock_gating)(struct amdgpu_device *adev,
1384                                                  bool enable);
1385         void (*update_medium_grain_light_sleep)(struct amdgpu_device *adev,
1386                                                 bool enable);
1387         void (*get_clockgating_state)(struct amdgpu_device *adev,
1388                                       u32 *flags);
1389         void (*ih_control)(struct amdgpu_device *adev);
1390         void (*init_registers)(struct amdgpu_device *adev);
1391         void (*detect_hw_virt)(struct amdgpu_device *adev);
1392 };
1393
1394 struct amdgpu_df_funcs {
1395         void (*init)(struct amdgpu_device *adev);
1396         void (*enable_broadcast_mode)(struct amdgpu_device *adev,
1397                                       bool enable);
1398         u32 (*get_fb_channel_number)(struct amdgpu_device *adev);
1399         u32 (*get_hbm_channel_number)(struct amdgpu_device *adev);
1400         void (*update_medium_grain_clock_gating)(struct amdgpu_device *adev,
1401                                                  bool enable);
1402         void (*get_clockgating_state)(struct amdgpu_device *adev,
1403                                       u32 *flags);
1404         void (*enable_ecc_force_par_wr_rmw)(struct amdgpu_device *adev,
1405                                             bool enable);
1406 };
1407 /* Define the HW IP blocks will be used in driver , add more if necessary */
1408 enum amd_hw_ip_block_type {
1409         GC_HWIP = 1,
1410         HDP_HWIP,
1411         SDMA0_HWIP,
1412         SDMA1_HWIP,
1413         MMHUB_HWIP,
1414         ATHUB_HWIP,
1415         NBIO_HWIP,
1416         MP0_HWIP,
1417         MP1_HWIP,
1418         UVD_HWIP,
1419         VCN_HWIP = UVD_HWIP,
1420         VCE_HWIP,
1421         DF_HWIP,
1422         DCE_HWIP,
1423         OSSSYS_HWIP,
1424         SMUIO_HWIP,
1425         PWR_HWIP,
1426         NBIF_HWIP,
1427         THM_HWIP,
1428         MAX_HWIP
1429 };
1430
1431 #define HWIP_MAX_INSTANCE       6
1432
1433 struct amd_powerplay {
1434         void *pp_handle;
1435         const struct amd_pm_funcs *pp_funcs;
1436         uint32_t pp_feature;
1437 };
1438
1439 #define AMDGPU_RESET_MAGIC_NUM 64
1440 struct amdgpu_device {
1441         struct device                   *dev;
1442         struct drm_device               *ddev;
1443         struct pci_dev                  *pdev;
1444
1445 #ifdef CONFIG_DRM_AMD_ACP
1446         struct amdgpu_acp               acp;
1447 #endif
1448
1449         /* ASIC */
1450         enum amd_asic_type              asic_type;
1451         uint32_t                        family;
1452         uint32_t                        rev_id;
1453         uint32_t                        external_rev_id;
1454         unsigned long                   flags;
1455         int                             usec_timeout;
1456         const struct amdgpu_asic_funcs  *asic_funcs;
1457         bool                            shutdown;
1458         bool                            need_dma32;
1459         bool                            need_swiotlb;
1460         bool                            accel_working;
1461         struct work_struct              reset_work;
1462         struct notifier_block           acpi_nb;
1463         struct amdgpu_i2c_chan          *i2c_bus[AMDGPU_MAX_I2C_BUS];
1464         struct amdgpu_debugfs           debugfs[AMDGPU_DEBUGFS_MAX_COMPONENTS];
1465         unsigned                        debugfs_count;
1466 #if defined(CONFIG_DEBUG_FS)
1467         struct dentry                   *debugfs_regs[AMDGPU_DEBUGFS_MAX_COMPONENTS];
1468 #endif
1469         struct amdgpu_atif              atif;
1470         struct amdgpu_atcs              atcs;
1471         struct mutex                    srbm_mutex;
1472         /* GRBM index mutex. Protects concurrent access to GRBM index */
1473         struct mutex                    grbm_idx_mutex;
1474         struct dev_pm_domain            vga_pm_domain;
1475         bool                            have_disp_power_ref;
1476
1477         /* BIOS */
1478         bool                            is_atom_fw;
1479         uint8_t                         *bios;
1480         uint32_t                        bios_size;
1481         struct amdgpu_bo                *stolen_vga_memory;
1482         uint32_t                        bios_scratch_reg_offset;
1483         uint32_t                        bios_scratch[AMDGPU_BIOS_NUM_SCRATCH];
1484
1485         /* Register/doorbell mmio */
1486         resource_size_t                 rmmio_base;
1487         resource_size_t                 rmmio_size;
1488         void __iomem                    *rmmio;
1489         /* protects concurrent MM_INDEX/DATA based register access */
1490         spinlock_t mmio_idx_lock;
1491         /* protects concurrent SMC based register access */
1492         spinlock_t smc_idx_lock;
1493         amdgpu_rreg_t                   smc_rreg;
1494         amdgpu_wreg_t                   smc_wreg;
1495         /* protects concurrent PCIE register access */
1496         spinlock_t pcie_idx_lock;
1497         amdgpu_rreg_t                   pcie_rreg;
1498         amdgpu_wreg_t                   pcie_wreg;
1499         amdgpu_rreg_t                   pciep_rreg;
1500         amdgpu_wreg_t                   pciep_wreg;
1501         /* protects concurrent UVD register access */
1502         spinlock_t uvd_ctx_idx_lock;
1503         amdgpu_rreg_t                   uvd_ctx_rreg;
1504         amdgpu_wreg_t                   uvd_ctx_wreg;
1505         /* protects concurrent DIDT register access */
1506         spinlock_t didt_idx_lock;
1507         amdgpu_rreg_t                   didt_rreg;
1508         amdgpu_wreg_t                   didt_wreg;
1509         /* protects concurrent gc_cac register access */
1510         spinlock_t gc_cac_idx_lock;
1511         amdgpu_rreg_t                   gc_cac_rreg;
1512         amdgpu_wreg_t                   gc_cac_wreg;
1513         /* protects concurrent se_cac register access */
1514         spinlock_t se_cac_idx_lock;
1515         amdgpu_rreg_t                   se_cac_rreg;
1516         amdgpu_wreg_t                   se_cac_wreg;
1517         /* protects concurrent ENDPOINT (audio) register access */
1518         spinlock_t audio_endpt_idx_lock;
1519         amdgpu_block_rreg_t             audio_endpt_rreg;
1520         amdgpu_block_wreg_t             audio_endpt_wreg;
1521         void __iomem                    *rio_mem;
1522         resource_size_t                 rio_mem_size;
1523         struct amdgpu_doorbell          doorbell;
1524
1525         /* clock/pll info */
1526         struct amdgpu_clock            clock;
1527
1528         /* MC */
1529         struct amdgpu_gmc               gmc;
1530         struct amdgpu_gart              gart;
1531         dma_addr_t                      dummy_page_addr;
1532         struct amdgpu_vm_manager        vm_manager;
1533         struct amdgpu_vmhub             vmhub[AMDGPU_MAX_VMHUBS];
1534
1535         /* memory management */
1536         struct amdgpu_mman              mman;
1537         struct amdgpu_vram_scratch      vram_scratch;
1538         struct amdgpu_wb                wb;
1539         atomic64_t                      num_bytes_moved;
1540         atomic64_t                      num_evictions;
1541         atomic64_t                      num_vram_cpu_page_faults;
1542         atomic_t                        gpu_reset_counter;
1543         atomic_t                        vram_lost_counter;
1544
1545         /* data for buffer migration throttling */
1546         struct {
1547                 spinlock_t              lock;
1548                 s64                     last_update_us;
1549                 s64                     accum_us; /* accumulated microseconds */
1550                 s64                     accum_us_vis; /* for visible VRAM */
1551                 u32                     log2_max_MBps;
1552         } mm_stats;
1553
1554         /* display */
1555         bool                            enable_virtual_display;
1556         struct amdgpu_mode_info         mode_info;
1557         /* For pre-DCE11. DCE11 and later are in "struct amdgpu_device->dm" */
1558         struct work_struct              hotplug_work;
1559         struct amdgpu_irq_src           crtc_irq;
1560         struct amdgpu_irq_src           pageflip_irq;
1561         struct amdgpu_irq_src           hpd_irq;
1562
1563         /* rings */
1564         u64                             fence_context;
1565         unsigned                        num_rings;
1566         struct amdgpu_ring              *rings[AMDGPU_MAX_RINGS];
1567         bool                            ib_pool_ready;
1568         struct amdgpu_sa_manager        ring_tmp_bo;
1569
1570         /* interrupts */
1571         struct amdgpu_irq               irq;
1572
1573         /* powerplay */
1574         struct amd_powerplay            powerplay;
1575         bool                            pp_force_state_enabled;
1576
1577         /* dpm */
1578         struct amdgpu_pm                pm;
1579         u32                             cg_flags;
1580         u32                             pg_flags;
1581
1582         /* amdgpu smumgr */
1583         struct amdgpu_smumgr smu;
1584
1585         /* gfx */
1586         struct amdgpu_gfx               gfx;
1587
1588         /* sdma */
1589         struct amdgpu_sdma              sdma;
1590
1591         /* uvd */
1592         struct amdgpu_uvd               uvd;
1593
1594         /* vce */
1595         struct amdgpu_vce               vce;
1596
1597         /* vcn */
1598         struct amdgpu_vcn               vcn;
1599
1600         /* firmwares */
1601         struct amdgpu_firmware          firmware;
1602
1603         /* PSP */
1604         struct psp_context              psp;
1605
1606         /* GDS */
1607         struct amdgpu_gds               gds;
1608
1609         /* display related functionality */
1610         struct amdgpu_display_manager dm;
1611
1612         struct amdgpu_ip_block          ip_blocks[AMDGPU_MAX_IP_NUM];
1613         int                             num_ip_blocks;
1614         struct mutex    mn_lock;
1615         DECLARE_HASHTABLE(mn_hash, 7);
1616
1617         /* tracking pinned memory */
1618         u64 vram_pin_size;
1619         u64 invisible_pin_size;
1620         u64 gart_pin_size;
1621
1622         /* amdkfd interface */
1623         struct kfd_dev          *kfd;
1624
1625         /* soc15 register offset based on ip, instance and  segment */
1626         uint32_t                *reg_offset[MAX_HWIP][HWIP_MAX_INSTANCE];
1627
1628         const struct amdgpu_nbio_funcs  *nbio_funcs;
1629         const struct amdgpu_df_funcs    *df_funcs;
1630
1631         /* delayed work_func for deferring clockgating during resume */
1632         struct delayed_work     late_init_work;
1633
1634         struct amdgpu_virt      virt;
1635         /* firmware VRAM reservation */
1636         struct amdgpu_fw_vram_usage fw_vram_usage;
1637
1638         /* link all shadow bo */
1639         struct list_head                shadow_list;
1640         struct mutex                    shadow_list_lock;
1641         /* keep an lru list of rings by HW IP */
1642         struct list_head                ring_lru_list;
1643         spinlock_t                      ring_lru_list_lock;
1644
1645         /* record hw reset is performed */
1646         bool has_hw_reset;
1647         u8                              reset_magic[AMDGPU_RESET_MAGIC_NUM];
1648
1649         /* record last mm index being written through WREG32*/
1650         unsigned long last_mm_index;
1651         bool                            in_gpu_reset;
1652         struct mutex  lock_reset;
1653 };
1654
1655 static inline struct amdgpu_device *amdgpu_ttm_adev(struct ttm_bo_device *bdev)
1656 {
1657         return container_of(bdev, struct amdgpu_device, mman.bdev);
1658 }
1659
1660 int amdgpu_device_init(struct amdgpu_device *adev,
1661                        struct drm_device *ddev,
1662                        struct pci_dev *pdev,
1663                        uint32_t flags);
1664 void amdgpu_device_fini(struct amdgpu_device *adev);
1665 int amdgpu_gpu_wait_for_idle(struct amdgpu_device *adev);
1666
1667 uint32_t amdgpu_mm_rreg(struct amdgpu_device *adev, uint32_t reg,
1668                         uint32_t acc_flags);
1669 void amdgpu_mm_wreg(struct amdgpu_device *adev, uint32_t reg, uint32_t v,
1670                     uint32_t acc_flags);
1671 void amdgpu_mm_wreg8(struct amdgpu_device *adev, uint32_t offset, uint8_t value);
1672 uint8_t amdgpu_mm_rreg8(struct amdgpu_device *adev, uint32_t offset);
1673
1674 u32 amdgpu_io_rreg(struct amdgpu_device *adev, u32 reg);
1675 void amdgpu_io_wreg(struct amdgpu_device *adev, u32 reg, u32 v);
1676
1677 u32 amdgpu_mm_rdoorbell(struct amdgpu_device *adev, u32 index);
1678 void amdgpu_mm_wdoorbell(struct amdgpu_device *adev, u32 index, u32 v);
1679 u64 amdgpu_mm_rdoorbell64(struct amdgpu_device *adev, u32 index);
1680 void amdgpu_mm_wdoorbell64(struct amdgpu_device *adev, u32 index, u64 v);
1681
1682 bool amdgpu_device_asic_has_dc_support(enum amd_asic_type asic_type);
1683 bool amdgpu_device_has_dc_support(struct amdgpu_device *adev);
1684
1685 int emu_soc_asic_init(struct amdgpu_device *adev);
1686
1687 /*
1688  * Registers read & write functions.
1689  */
1690
1691 #define AMDGPU_REGS_IDX       (1<<0)
1692 #define AMDGPU_REGS_NO_KIQ    (1<<1)
1693
1694 #define RREG32_NO_KIQ(reg) amdgpu_mm_rreg(adev, (reg), AMDGPU_REGS_NO_KIQ)
1695 #define WREG32_NO_KIQ(reg, v) amdgpu_mm_wreg(adev, (reg), (v), AMDGPU_REGS_NO_KIQ)
1696
1697 #define RREG8(reg) amdgpu_mm_rreg8(adev, (reg))
1698 #define WREG8(reg, v) amdgpu_mm_wreg8(adev, (reg), (v))
1699
1700 #define RREG32(reg) amdgpu_mm_rreg(adev, (reg), 0)
1701 #define RREG32_IDX(reg) amdgpu_mm_rreg(adev, (reg), AMDGPU_REGS_IDX)
1702 #define DREG32(reg) printk(KERN_INFO "REGISTER: " #reg " : 0x%08X\n", amdgpu_mm_rreg(adev, (reg), 0))
1703 #define WREG32(reg, v) amdgpu_mm_wreg(adev, (reg), (v), 0)
1704 #define WREG32_IDX(reg, v) amdgpu_mm_wreg(adev, (reg), (v), AMDGPU_REGS_IDX)
1705 #define REG_SET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1706 #define REG_GET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1707 #define RREG32_PCIE(reg) adev->pcie_rreg(adev, (reg))
1708 #define WREG32_PCIE(reg, v) adev->pcie_wreg(adev, (reg), (v))
1709 #define RREG32_PCIE_PORT(reg) adev->pciep_rreg(adev, (reg))
1710 #define WREG32_PCIE_PORT(reg, v) adev->pciep_wreg(adev, (reg), (v))
1711 #define RREG32_SMC(reg) adev->smc_rreg(adev, (reg))
1712 #define WREG32_SMC(reg, v) adev->smc_wreg(adev, (reg), (v))
1713 #define RREG32_UVD_CTX(reg) adev->uvd_ctx_rreg(adev, (reg))
1714 #define WREG32_UVD_CTX(reg, v) adev->uvd_ctx_wreg(adev, (reg), (v))
1715 #define RREG32_DIDT(reg) adev->didt_rreg(adev, (reg))
1716 #define WREG32_DIDT(reg, v) adev->didt_wreg(adev, (reg), (v))
1717 #define RREG32_GC_CAC(reg) adev->gc_cac_rreg(adev, (reg))
1718 #define WREG32_GC_CAC(reg, v) adev->gc_cac_wreg(adev, (reg), (v))
1719 #define RREG32_SE_CAC(reg) adev->se_cac_rreg(adev, (reg))
1720 #define WREG32_SE_CAC(reg, v) adev->se_cac_wreg(adev, (reg), (v))
1721 #define RREG32_AUDIO_ENDPT(block, reg) adev->audio_endpt_rreg(adev, (block), (reg))
1722 #define WREG32_AUDIO_ENDPT(block, reg, v) adev->audio_endpt_wreg(adev, (block), (reg), (v))
1723 #define WREG32_P(reg, val, mask)                                \
1724         do {                                                    \
1725                 uint32_t tmp_ = RREG32(reg);                    \
1726                 tmp_ &= (mask);                                 \
1727                 tmp_ |= ((val) & ~(mask));                      \
1728                 WREG32(reg, tmp_);                              \
1729         } while (0)
1730 #define WREG32_AND(reg, and) WREG32_P(reg, 0, and)
1731 #define WREG32_OR(reg, or) WREG32_P(reg, or, ~(or))
1732 #define WREG32_PLL_P(reg, val, mask)                            \
1733         do {                                                    \
1734                 uint32_t tmp_ = RREG32_PLL(reg);                \
1735                 tmp_ &= (mask);                                 \
1736                 tmp_ |= ((val) & ~(mask));                      \
1737                 WREG32_PLL(reg, tmp_);                          \
1738         } while (0)
1739 #define DREG32_SYS(sqf, adev, reg) seq_printf((sqf), #reg " : 0x%08X\n", amdgpu_mm_rreg((adev), (reg), false))
1740 #define RREG32_IO(reg) amdgpu_io_rreg(adev, (reg))
1741 #define WREG32_IO(reg, v) amdgpu_io_wreg(adev, (reg), (v))
1742
1743 #define RDOORBELL32(index) amdgpu_mm_rdoorbell(adev, (index))
1744 #define WDOORBELL32(index, v) amdgpu_mm_wdoorbell(adev, (index), (v))
1745 #define RDOORBELL64(index) amdgpu_mm_rdoorbell64(adev, (index))
1746 #define WDOORBELL64(index, v) amdgpu_mm_wdoorbell64(adev, (index), (v))
1747
1748 #define REG_FIELD_SHIFT(reg, field) reg##__##field##__SHIFT
1749 #define REG_FIELD_MASK(reg, field) reg##__##field##_MASK
1750
1751 #define REG_SET_FIELD(orig_val, reg, field, field_val)                  \
1752         (((orig_val) & ~REG_FIELD_MASK(reg, field)) |                   \
1753          (REG_FIELD_MASK(reg, field) & ((field_val) << REG_FIELD_SHIFT(reg, field))))
1754
1755 #define REG_GET_FIELD(value, reg, field)                                \
1756         (((value) & REG_FIELD_MASK(reg, field)) >> REG_FIELD_SHIFT(reg, field))
1757
1758 #define WREG32_FIELD(reg, field, val)   \
1759         WREG32(mm##reg, (RREG32(mm##reg) & ~REG_FIELD_MASK(reg, field)) | (val) << REG_FIELD_SHIFT(reg, field))
1760
1761 #define WREG32_FIELD_OFFSET(reg, offset, field, val)    \
1762         WREG32(mm##reg + offset, (RREG32(mm##reg + offset) & ~REG_FIELD_MASK(reg, field)) | (val) << REG_FIELD_SHIFT(reg, field))
1763
1764 /*
1765  * BIOS helpers.
1766  */
1767 #define RBIOS8(i) (adev->bios[i])
1768 #define RBIOS16(i) (RBIOS8(i) | (RBIOS8((i)+1) << 8))
1769 #define RBIOS32(i) ((RBIOS16(i)) | (RBIOS16((i)+2) << 16))
1770
1771 static inline struct amdgpu_sdma_instance *
1772 amdgpu_get_sdma_instance(struct amdgpu_ring *ring)
1773 {
1774         struct amdgpu_device *adev = ring->adev;
1775         int i;
1776
1777         for (i = 0; i < adev->sdma.num_instances; i++)
1778                 if (&adev->sdma.instance[i].ring == ring)
1779                         break;
1780
1781         if (i < AMDGPU_MAX_SDMA_INSTANCES)
1782                 return &adev->sdma.instance[i];
1783         else
1784                 return NULL;
1785 }
1786
1787 /*
1788  * ASICs macro.
1789  */
1790 #define amdgpu_asic_set_vga_state(adev, state) (adev)->asic_funcs->set_vga_state((adev), (state))
1791 #define amdgpu_asic_reset(adev) (adev)->asic_funcs->reset((adev))
1792 #define amdgpu_asic_get_xclk(adev) (adev)->asic_funcs->get_xclk((adev))
1793 #define amdgpu_asic_set_uvd_clocks(adev, v, d) (adev)->asic_funcs->set_uvd_clocks((adev), (v), (d))
1794 #define amdgpu_asic_set_vce_clocks(adev, ev, ec) (adev)->asic_funcs->set_vce_clocks((adev), (ev), (ec))
1795 #define amdgpu_get_pcie_lanes(adev) (adev)->asic_funcs->get_pcie_lanes((adev))
1796 #define amdgpu_set_pcie_lanes(adev, l) (adev)->asic_funcs->set_pcie_lanes((adev), (l))
1797 #define amdgpu_asic_get_gpu_clock_counter(adev) (adev)->asic_funcs->get_gpu_clock_counter((adev))
1798 #define amdgpu_asic_read_disabled_bios(adev) (adev)->asic_funcs->read_disabled_bios((adev))
1799 #define amdgpu_asic_read_bios_from_rom(adev, b, l) (adev)->asic_funcs->read_bios_from_rom((adev), (b), (l))
1800 #define amdgpu_asic_read_register(adev, se, sh, offset, v)((adev)->asic_funcs->read_register((adev), (se), (sh), (offset), (v)))
1801 #define amdgpu_asic_get_config_memsize(adev) (adev)->asic_funcs->get_config_memsize((adev))
1802 #define amdgpu_asic_flush_hdp(adev, r) (adev)->asic_funcs->flush_hdp((adev), (r))
1803 #define amdgpu_asic_invalidate_hdp(adev, r) (adev)->asic_funcs->invalidate_hdp((adev), (r))
1804 #define amdgpu_asic_need_full_reset(adev) (adev)->asic_funcs->need_full_reset((adev))
1805 #define amdgpu_gmc_flush_gpu_tlb(adev, vmid) (adev)->gmc.gmc_funcs->flush_gpu_tlb((adev), (vmid))
1806 #define amdgpu_gmc_emit_flush_gpu_tlb(r, vmid, addr) (r)->adev->gmc.gmc_funcs->emit_flush_gpu_tlb((r), (vmid), (addr))
1807 #define amdgpu_gmc_emit_pasid_mapping(r, vmid, pasid) (r)->adev->gmc.gmc_funcs->emit_pasid_mapping((r), (vmid), (pasid))
1808 #define amdgpu_gmc_set_pte_pde(adev, pt, idx, addr, flags) (adev)->gmc.gmc_funcs->set_pte_pde((adev), (pt), (idx), (addr), (flags))
1809 #define amdgpu_gmc_get_vm_pde(adev, level, dst, flags) (adev)->gmc.gmc_funcs->get_vm_pde((adev), (level), (dst), (flags))
1810 #define amdgpu_gmc_get_pte_flags(adev, flags) (adev)->gmc.gmc_funcs->get_vm_pte_flags((adev),(flags))
1811 #define amdgpu_vm_copy_pte(adev, ib, pe, src, count) ((adev)->vm_manager.vm_pte_funcs->copy_pte((ib), (pe), (src), (count)))
1812 #define amdgpu_vm_write_pte(adev, ib, pe, value, count, incr) ((adev)->vm_manager.vm_pte_funcs->write_pte((ib), (pe), (value), (count), (incr)))
1813 #define amdgpu_vm_set_pte_pde(adev, ib, pe, addr, count, incr, flags) ((adev)->vm_manager.vm_pte_funcs->set_pte_pde((ib), (pe), (addr), (count), (incr), (flags)))
1814 #define amdgpu_ring_parse_cs(r, p, ib) ((r)->funcs->parse_cs((p), (ib)))
1815 #define amdgpu_ring_test_ring(r) (r)->funcs->test_ring((r))
1816 #define amdgpu_ring_test_ib(r, t) (r)->funcs->test_ib((r), (t))
1817 #define amdgpu_ring_get_rptr(r) (r)->funcs->get_rptr((r))
1818 #define amdgpu_ring_get_wptr(r) (r)->funcs->get_wptr((r))
1819 #define amdgpu_ring_set_wptr(r) (r)->funcs->set_wptr((r))
1820 #define amdgpu_ring_emit_ib(r, ib, vmid, c) (r)->funcs->emit_ib((r), (ib), (vmid), (c))
1821 #define amdgpu_ring_emit_pipeline_sync(r) (r)->funcs->emit_pipeline_sync((r))
1822 #define amdgpu_ring_emit_vm_flush(r, vmid, addr) (r)->funcs->emit_vm_flush((r), (vmid), (addr))
1823 #define amdgpu_ring_emit_fence(r, addr, seq, flags) (r)->funcs->emit_fence((r), (addr), (seq), (flags))
1824 #define amdgpu_ring_emit_gds_switch(r, v, db, ds, wb, ws, ab, as) (r)->funcs->emit_gds_switch((r), (v), (db), (ds), (wb), (ws), (ab), (as))
1825 #define amdgpu_ring_emit_hdp_flush(r) (r)->funcs->emit_hdp_flush((r))
1826 #define amdgpu_ring_emit_switch_buffer(r) (r)->funcs->emit_switch_buffer((r))
1827 #define amdgpu_ring_emit_cntxcntl(r, d) (r)->funcs->emit_cntxcntl((r), (d))
1828 #define amdgpu_ring_emit_rreg(r, d) (r)->funcs->emit_rreg((r), (d))
1829 #define amdgpu_ring_emit_wreg(r, d, v) (r)->funcs->emit_wreg((r), (d), (v))
1830 #define amdgpu_ring_emit_reg_wait(r, d, v, m) (r)->funcs->emit_reg_wait((r), (d), (v), (m))
1831 #define amdgpu_ring_emit_reg_write_reg_wait(r, d0, d1, v, m) (r)->funcs->emit_reg_write_reg_wait((r), (d0), (d1), (v), (m))
1832 #define amdgpu_ring_emit_tmz(r, b) (r)->funcs->emit_tmz((r), (b))
1833 #define amdgpu_ring_pad_ib(r, ib) ((r)->funcs->pad_ib((r), (ib)))
1834 #define amdgpu_ring_init_cond_exec(r) (r)->funcs->init_cond_exec((r))
1835 #define amdgpu_ring_patch_cond_exec(r,o) (r)->funcs->patch_cond_exec((r),(o))
1836 #define amdgpu_ih_get_wptr(adev) (adev)->irq.ih_funcs->get_wptr((adev))
1837 #define amdgpu_ih_prescreen_iv(adev) (adev)->irq.ih_funcs->prescreen_iv((adev))
1838 #define amdgpu_ih_decode_iv(adev, iv) (adev)->irq.ih_funcs->decode_iv((adev), (iv))
1839 #define amdgpu_ih_set_rptr(adev) (adev)->irq.ih_funcs->set_rptr((adev))
1840 #define amdgpu_display_vblank_get_counter(adev, crtc) (adev)->mode_info.funcs->vblank_get_counter((adev), (crtc))
1841 #define amdgpu_display_backlight_set_level(adev, e, l) (adev)->mode_info.funcs->backlight_set_level((e), (l))
1842 #define amdgpu_display_backlight_get_level(adev, e) (adev)->mode_info.funcs->backlight_get_level((e))
1843 #define amdgpu_display_hpd_sense(adev, h) (adev)->mode_info.funcs->hpd_sense((adev), (h))
1844 #define amdgpu_display_hpd_set_polarity(adev, h) (adev)->mode_info.funcs->hpd_set_polarity((adev), (h))
1845 #define amdgpu_display_hpd_get_gpio_reg(adev) (adev)->mode_info.funcs->hpd_get_gpio_reg((adev))
1846 #define amdgpu_display_bandwidth_update(adev) (adev)->mode_info.funcs->bandwidth_update((adev))
1847 #define amdgpu_display_page_flip(adev, crtc, base, async) (adev)->mode_info.funcs->page_flip((adev), (crtc), (base), (async))
1848 #define amdgpu_display_page_flip_get_scanoutpos(adev, crtc, vbl, pos) (adev)->mode_info.funcs->page_flip_get_scanoutpos((adev), (crtc), (vbl), (pos))
1849 #define amdgpu_display_add_encoder(adev, e, s, c) (adev)->mode_info.funcs->add_encoder((adev), (e), (s), (c))
1850 #define amdgpu_display_add_connector(adev, ci, sd, ct, ib, coi, h, r) (adev)->mode_info.funcs->add_connector((adev), (ci), (sd), (ct), (ib), (coi), (h), (r))
1851 #define amdgpu_emit_copy_buffer(adev, ib, s, d, b) (adev)->mman.buffer_funcs->emit_copy_buffer((ib),  (s), (d), (b))
1852 #define amdgpu_emit_fill_buffer(adev, ib, s, d, b) (adev)->mman.buffer_funcs->emit_fill_buffer((ib), (s), (d), (b))
1853 #define amdgpu_gfx_get_gpu_clock_counter(adev) (adev)->gfx.funcs->get_gpu_clock_counter((adev))
1854 #define amdgpu_gfx_select_se_sh(adev, se, sh, instance) (adev)->gfx.funcs->select_se_sh((adev), (se), (sh), (instance))
1855 #define amdgpu_gds_switch(adev, r, v, d, w, a) (adev)->gds.funcs->patch_gds_switch((r), (v), (d), (w), (a))
1856 #define amdgpu_psp_check_fw_loading_status(adev, i) (adev)->firmware.funcs->check_fw_loading_status((adev), (i))
1857 #define amdgpu_gfx_select_me_pipe_q(adev, me, pipe, q) (adev)->gfx.funcs->select_me_pipe_q((adev), (me), (pipe), (q))
1858
1859 /* Common functions */
1860 int amdgpu_device_gpu_recover(struct amdgpu_device *adev,
1861                               struct amdgpu_job* job, bool force);
1862 void amdgpu_device_pci_config_reset(struct amdgpu_device *adev);
1863 bool amdgpu_device_need_post(struct amdgpu_device *adev);
1864 void amdgpu_display_update_priority(struct amdgpu_device *adev);
1865
1866 void amdgpu_cs_report_moved_bytes(struct amdgpu_device *adev, u64 num_bytes,
1867                                   u64 num_vis_bytes);
1868 void amdgpu_ttm_placement_from_domain(struct amdgpu_bo *abo, u32 domain);
1869 bool amdgpu_ttm_bo_is_amdgpu_bo(struct ttm_buffer_object *bo);
1870 void amdgpu_device_vram_location(struct amdgpu_device *adev,
1871                                  struct amdgpu_gmc *mc, u64 base);
1872 void amdgpu_device_gart_location(struct amdgpu_device *adev,
1873                                  struct amdgpu_gmc *mc);
1874 int amdgpu_device_resize_fb_bar(struct amdgpu_device *adev);
1875 void amdgpu_device_program_register_sequence(struct amdgpu_device *adev,
1876                                              const u32 *registers,
1877                                              const u32 array_size);
1878
1879 bool amdgpu_device_is_px(struct drm_device *dev);
1880 /* atpx handler */
1881 #if defined(CONFIG_VGA_SWITCHEROO)
1882 void amdgpu_register_atpx_handler(void);
1883 void amdgpu_unregister_atpx_handler(void);
1884 bool amdgpu_has_atpx_dgpu_power_cntl(void);
1885 bool amdgpu_is_atpx_hybrid(void);
1886 bool amdgpu_atpx_dgpu_req_power_for_displays(void);
1887 bool amdgpu_has_atpx(void);
1888 #else
1889 static inline void amdgpu_register_atpx_handler(void) {}
1890 static inline void amdgpu_unregister_atpx_handler(void) {}
1891 static inline bool amdgpu_has_atpx_dgpu_power_cntl(void) { return false; }
1892 static inline bool amdgpu_is_atpx_hybrid(void) { return false; }
1893 static inline bool amdgpu_atpx_dgpu_req_power_for_displays(void) { return false; }
1894 static inline bool amdgpu_has_atpx(void) { return false; }
1895 #endif
1896
1897 /*
1898  * KMS
1899  */
1900 extern const struct drm_ioctl_desc amdgpu_ioctls_kms[];
1901 extern const int amdgpu_max_kms_ioctl;
1902
1903 int amdgpu_driver_load_kms(struct drm_device *dev, unsigned long flags);
1904 void amdgpu_driver_unload_kms(struct drm_device *dev);
1905 void amdgpu_driver_lastclose_kms(struct drm_device *dev);
1906 int amdgpu_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
1907 void amdgpu_driver_postclose_kms(struct drm_device *dev,
1908                                  struct drm_file *file_priv);
1909 int amdgpu_device_ip_suspend(struct amdgpu_device *adev);
1910 int amdgpu_device_suspend(struct drm_device *dev, bool suspend, bool fbcon);
1911 int amdgpu_device_resume(struct drm_device *dev, bool resume, bool fbcon);
1912 u32 amdgpu_get_vblank_counter_kms(struct drm_device *dev, unsigned int pipe);
1913 int amdgpu_enable_vblank_kms(struct drm_device *dev, unsigned int pipe);
1914 void amdgpu_disable_vblank_kms(struct drm_device *dev, unsigned int pipe);
1915 long amdgpu_kms_compat_ioctl(struct file *filp, unsigned int cmd,
1916                              unsigned long arg);
1917
1918 /*
1919  * functions used by amdgpu_encoder.c
1920  */
1921 struct amdgpu_afmt_acr {
1922         u32 clock;
1923
1924         int n_32khz;
1925         int cts_32khz;
1926
1927         int n_44_1khz;
1928         int cts_44_1khz;
1929
1930         int n_48khz;
1931         int cts_48khz;
1932
1933 };
1934
1935 struct amdgpu_afmt_acr amdgpu_afmt_acr(uint32_t clock);
1936
1937 /* amdgpu_acpi.c */
1938 #if defined(CONFIG_ACPI)
1939 int amdgpu_acpi_init(struct amdgpu_device *adev);
1940 void amdgpu_acpi_fini(struct amdgpu_device *adev);
1941 bool amdgpu_acpi_is_pcie_performance_request_supported(struct amdgpu_device *adev);
1942 int amdgpu_acpi_pcie_performance_request(struct amdgpu_device *adev,
1943                                                 u8 perf_req, bool advertise);
1944 int amdgpu_acpi_pcie_notify_device_ready(struct amdgpu_device *adev);
1945 #else
1946 static inline int amdgpu_acpi_init(struct amdgpu_device *adev) { return 0; }
1947 static inline void amdgpu_acpi_fini(struct amdgpu_device *adev) { }
1948 #endif
1949
1950 int amdgpu_cs_find_mapping(struct amdgpu_cs_parser *parser,
1951                            uint64_t addr, struct amdgpu_bo **bo,
1952                            struct amdgpu_bo_va_mapping **mapping);
1953
1954 #if defined(CONFIG_DRM_AMD_DC)
1955 int amdgpu_dm_display_resume(struct amdgpu_device *adev );
1956 #else
1957 static inline int amdgpu_dm_display_resume(struct amdgpu_device *adev) { return 0; }
1958 #endif
1959
1960 #include "amdgpu_object.h"
1961 #endif