Merge git://git.kernel.org/pub/scm/linux/kernel/git/davem/net-2.6
[sfrench/cifs-2.6.git] / arch / x86 / kvm / paging_tmpl.h
1 /*
2  * Kernel-based Virtual Machine driver for Linux
3  *
4  * This module enables machines with Intel VT-x extensions to run virtual
5  * machines without emulation or binary translation.
6  *
7  * MMU support
8  *
9  * Copyright (C) 2006 Qumranet, Inc.
10  *
11  * Authors:
12  *   Yaniv Kamay  <yaniv@qumranet.com>
13  *   Avi Kivity   <avi@qumranet.com>
14  *
15  * This work is licensed under the terms of the GNU GPL, version 2.  See
16  * the COPYING file in the top-level directory.
17  *
18  */
19
20 /*
21  * We need the mmu code to access both 32-bit and 64-bit guest ptes,
22  * so the code in this file is compiled twice, once per pte size.
23  */
24
25 #if PTTYPE == 64
26         #define pt_element_t u64
27         #define guest_walker guest_walker64
28         #define FNAME(name) paging##64_##name
29         #define PT_BASE_ADDR_MASK PT64_BASE_ADDR_MASK
30         #define PT_DIR_BASE_ADDR_MASK PT64_DIR_BASE_ADDR_MASK
31         #define PT_INDEX(addr, level) PT64_INDEX(addr, level)
32         #define SHADOW_PT_INDEX(addr, level) PT64_INDEX(addr, level)
33         #define PT_LEVEL_MASK(level) PT64_LEVEL_MASK(level)
34         #define PT_LEVEL_BITS PT64_LEVEL_BITS
35         #ifdef CONFIG_X86_64
36         #define PT_MAX_FULL_LEVELS 4
37         #define CMPXCHG cmpxchg
38         #else
39         #define CMPXCHG cmpxchg64
40         #define PT_MAX_FULL_LEVELS 2
41         #endif
42 #elif PTTYPE == 32
43         #define pt_element_t u32
44         #define guest_walker guest_walker32
45         #define FNAME(name) paging##32_##name
46         #define PT_BASE_ADDR_MASK PT32_BASE_ADDR_MASK
47         #define PT_DIR_BASE_ADDR_MASK PT32_DIR_BASE_ADDR_MASK
48         #define PT_INDEX(addr, level) PT32_INDEX(addr, level)
49         #define SHADOW_PT_INDEX(addr, level) PT64_INDEX(addr, level)
50         #define PT_LEVEL_MASK(level) PT32_LEVEL_MASK(level)
51         #define PT_LEVEL_BITS PT32_LEVEL_BITS
52         #define PT_MAX_FULL_LEVELS 2
53         #define CMPXCHG cmpxchg
54 #else
55         #error Invalid PTTYPE value
56 #endif
57
58 #define gpte_to_gfn FNAME(gpte_to_gfn)
59 #define gpte_to_gfn_pde FNAME(gpte_to_gfn_pde)
60
61 /*
62  * The guest_walker structure emulates the behavior of the hardware page
63  * table walker.
64  */
65 struct guest_walker {
66         int level;
67         gfn_t table_gfn[PT_MAX_FULL_LEVELS];
68         pt_element_t ptes[PT_MAX_FULL_LEVELS];
69         gpa_t pte_gpa[PT_MAX_FULL_LEVELS];
70         unsigned pt_access;
71         unsigned pte_access;
72         gfn_t gfn;
73         u32 error_code;
74 };
75
76 static gfn_t gpte_to_gfn(pt_element_t gpte)
77 {
78         return (gpte & PT_BASE_ADDR_MASK) >> PAGE_SHIFT;
79 }
80
81 static gfn_t gpte_to_gfn_pde(pt_element_t gpte)
82 {
83         return (gpte & PT_DIR_BASE_ADDR_MASK) >> PAGE_SHIFT;
84 }
85
86 static bool FNAME(cmpxchg_gpte)(struct kvm *kvm,
87                          gfn_t table_gfn, unsigned index,
88                          pt_element_t orig_pte, pt_element_t new_pte)
89 {
90         pt_element_t ret;
91         pt_element_t *table;
92         struct page *page;
93
94         down_read(&current->mm->mmap_sem);
95         page = gfn_to_page(kvm, table_gfn);
96         up_read(&current->mm->mmap_sem);
97
98         table = kmap_atomic(page, KM_USER0);
99
100         ret = CMPXCHG(&table[index], orig_pte, new_pte);
101
102         kunmap_atomic(table, KM_USER0);
103
104         kvm_release_page_dirty(page);
105
106         return (ret != orig_pte);
107 }
108
109 static unsigned FNAME(gpte_access)(struct kvm_vcpu *vcpu, pt_element_t gpte)
110 {
111         unsigned access;
112
113         access = (gpte & (PT_WRITABLE_MASK | PT_USER_MASK)) | ACC_EXEC_MASK;
114 #if PTTYPE == 64
115         if (is_nx(vcpu))
116                 access &= ~(gpte >> PT64_NX_SHIFT);
117 #endif
118         return access;
119 }
120
121 /*
122  * Fetch a guest pte for a guest virtual address
123  */
124 static int FNAME(walk_addr)(struct guest_walker *walker,
125                             struct kvm_vcpu *vcpu, gva_t addr,
126                             int write_fault, int user_fault, int fetch_fault)
127 {
128         pt_element_t pte;
129         gfn_t table_gfn;
130         unsigned index, pt_access, pte_access;
131         gpa_t pte_gpa;
132
133         pgprintk("%s: addr %lx\n", __FUNCTION__, addr);
134 walk:
135         walker->level = vcpu->arch.mmu.root_level;
136         pte = vcpu->arch.cr3;
137 #if PTTYPE == 64
138         if (!is_long_mode(vcpu)) {
139                 pte = vcpu->arch.pdptrs[(addr >> 30) & 3];
140                 if (!is_present_pte(pte))
141                         goto not_present;
142                 --walker->level;
143         }
144 #endif
145         ASSERT((!is_long_mode(vcpu) && is_pae(vcpu)) ||
146                (vcpu->arch.cr3 & CR3_NONPAE_RESERVED_BITS) == 0);
147
148         pt_access = ACC_ALL;
149
150         for (;;) {
151                 index = PT_INDEX(addr, walker->level);
152
153                 table_gfn = gpte_to_gfn(pte);
154                 pte_gpa = gfn_to_gpa(table_gfn);
155                 pte_gpa += index * sizeof(pt_element_t);
156                 walker->table_gfn[walker->level - 1] = table_gfn;
157                 walker->pte_gpa[walker->level - 1] = pte_gpa;
158                 pgprintk("%s: table_gfn[%d] %lx\n", __FUNCTION__,
159                          walker->level - 1, table_gfn);
160
161                 kvm_read_guest(vcpu->kvm, pte_gpa, &pte, sizeof(pte));
162
163                 if (!is_present_pte(pte))
164                         goto not_present;
165
166                 if (write_fault && !is_writeble_pte(pte))
167                         if (user_fault || is_write_protection(vcpu))
168                                 goto access_error;
169
170                 if (user_fault && !(pte & PT_USER_MASK))
171                         goto access_error;
172
173 #if PTTYPE == 64
174                 if (fetch_fault && is_nx(vcpu) && (pte & PT64_NX_MASK))
175                         goto access_error;
176 #endif
177
178                 if (!(pte & PT_ACCESSED_MASK)) {
179                         mark_page_dirty(vcpu->kvm, table_gfn);
180                         if (FNAME(cmpxchg_gpte)(vcpu->kvm, table_gfn,
181                             index, pte, pte|PT_ACCESSED_MASK))
182                                 goto walk;
183                         pte |= PT_ACCESSED_MASK;
184                 }
185
186                 pte_access = pt_access & FNAME(gpte_access)(vcpu, pte);
187
188                 walker->ptes[walker->level - 1] = pte;
189
190                 if (walker->level == PT_PAGE_TABLE_LEVEL) {
191                         walker->gfn = gpte_to_gfn(pte);
192                         break;
193                 }
194
195                 if (walker->level == PT_DIRECTORY_LEVEL
196                     && (pte & PT_PAGE_SIZE_MASK)
197                     && (PTTYPE == 64 || is_pse(vcpu))) {
198                         walker->gfn = gpte_to_gfn_pde(pte);
199                         walker->gfn += PT_INDEX(addr, PT_PAGE_TABLE_LEVEL);
200                         if (PTTYPE == 32 && is_cpuid_PSE36())
201                                 walker->gfn += pse36_gfn_delta(pte);
202                         break;
203                 }
204
205                 pt_access = pte_access;
206                 --walker->level;
207         }
208
209         if (write_fault && !is_dirty_pte(pte)) {
210                 bool ret;
211
212                 mark_page_dirty(vcpu->kvm, table_gfn);
213                 ret = FNAME(cmpxchg_gpte)(vcpu->kvm, table_gfn, index, pte,
214                             pte|PT_DIRTY_MASK);
215                 if (ret)
216                         goto walk;
217                 pte |= PT_DIRTY_MASK;
218                 kvm_mmu_pte_write(vcpu, pte_gpa, (u8 *)&pte, sizeof(pte));
219                 walker->ptes[walker->level - 1] = pte;
220         }
221
222         walker->pt_access = pt_access;
223         walker->pte_access = pte_access;
224         pgprintk("%s: pte %llx pte_access %x pt_access %x\n",
225                  __FUNCTION__, (u64)pte, pt_access, pte_access);
226         return 1;
227
228 not_present:
229         walker->error_code = 0;
230         goto err;
231
232 access_error:
233         walker->error_code = PFERR_PRESENT_MASK;
234
235 err:
236         if (write_fault)
237                 walker->error_code |= PFERR_WRITE_MASK;
238         if (user_fault)
239                 walker->error_code |= PFERR_USER_MASK;
240         if (fetch_fault)
241                 walker->error_code |= PFERR_FETCH_MASK;
242         return 0;
243 }
244
245 static void FNAME(update_pte)(struct kvm_vcpu *vcpu, struct kvm_mmu_page *page,
246                               u64 *spte, const void *pte, int bytes,
247                               int offset_in_pte)
248 {
249         pt_element_t gpte;
250         unsigned pte_access;
251         struct page *npage;
252
253         gpte = *(const pt_element_t *)pte;
254         if (~gpte & (PT_PRESENT_MASK | PT_ACCESSED_MASK)) {
255                 if (!offset_in_pte && !is_present_pte(gpte))
256                         set_shadow_pte(spte, shadow_notrap_nonpresent_pte);
257                 return;
258         }
259         if (bytes < sizeof(pt_element_t))
260                 return;
261         pgprintk("%s: gpte %llx spte %p\n", __FUNCTION__, (u64)gpte, spte);
262         pte_access = page->role.access & FNAME(gpte_access)(vcpu, gpte);
263         if (gpte_to_gfn(gpte) != vcpu->arch.update_pte.gfn)
264                 return;
265         npage = vcpu->arch.update_pte.page;
266         if (!npage)
267                 return;
268         get_page(npage);
269         mmu_set_spte(vcpu, spte, page->role.access, pte_access, 0, 0,
270                      gpte & PT_DIRTY_MASK, NULL, gpte_to_gfn(gpte), npage);
271 }
272
273 /*
274  * Fetch a shadow pte for a specific level in the paging hierarchy.
275  */
276 static u64 *FNAME(fetch)(struct kvm_vcpu *vcpu, gva_t addr,
277                          struct guest_walker *walker,
278                          int user_fault, int write_fault, int *ptwrite,
279                          struct page *page)
280 {
281         hpa_t shadow_addr;
282         int level;
283         u64 *shadow_ent;
284         unsigned access = walker->pt_access;
285
286         if (!is_present_pte(walker->ptes[walker->level - 1]))
287                 return NULL;
288
289         shadow_addr = vcpu->arch.mmu.root_hpa;
290         level = vcpu->arch.mmu.shadow_root_level;
291         if (level == PT32E_ROOT_LEVEL) {
292                 shadow_addr = vcpu->arch.mmu.pae_root[(addr >> 30) & 3];
293                 shadow_addr &= PT64_BASE_ADDR_MASK;
294                 --level;
295         }
296
297         for (; ; level--) {
298                 u32 index = SHADOW_PT_INDEX(addr, level);
299                 struct kvm_mmu_page *shadow_page;
300                 u64 shadow_pte;
301                 int metaphysical;
302                 gfn_t table_gfn;
303
304                 shadow_ent = ((u64 *)__va(shadow_addr)) + index;
305                 if (level == PT_PAGE_TABLE_LEVEL)
306                         break;
307                 if (is_shadow_present_pte(*shadow_ent)) {
308                         shadow_addr = *shadow_ent & PT64_BASE_ADDR_MASK;
309                         continue;
310                 }
311
312                 if (level - 1 == PT_PAGE_TABLE_LEVEL
313                     && walker->level == PT_DIRECTORY_LEVEL) {
314                         metaphysical = 1;
315                         if (!is_dirty_pte(walker->ptes[level - 1]))
316                                 access &= ~ACC_WRITE_MASK;
317                         table_gfn = gpte_to_gfn(walker->ptes[level - 1]);
318                 } else {
319                         metaphysical = 0;
320                         table_gfn = walker->table_gfn[level - 2];
321                 }
322                 shadow_page = kvm_mmu_get_page(vcpu, table_gfn, addr, level-1,
323                                                metaphysical, access,
324                                                shadow_ent);
325                 if (!metaphysical) {
326                         int r;
327                         pt_element_t curr_pte;
328                         r = kvm_read_guest_atomic(vcpu->kvm,
329                                                   walker->pte_gpa[level - 2],
330                                                   &curr_pte, sizeof(curr_pte));
331                         if (r || curr_pte != walker->ptes[level - 2]) {
332                                 kvm_release_page_clean(page);
333                                 return NULL;
334                         }
335                 }
336                 shadow_addr = __pa(shadow_page->spt);
337                 shadow_pte = shadow_addr | PT_PRESENT_MASK | PT_ACCESSED_MASK
338                         | PT_WRITABLE_MASK | PT_USER_MASK;
339                 *shadow_ent = shadow_pte;
340         }
341
342         mmu_set_spte(vcpu, shadow_ent, access, walker->pte_access & access,
343                      user_fault, write_fault,
344                      walker->ptes[walker->level-1] & PT_DIRTY_MASK,
345                      ptwrite, walker->gfn, page);
346
347         return shadow_ent;
348 }
349
350 /*
351  * Page fault handler.  There are several causes for a page fault:
352  *   - there is no shadow pte for the guest pte
353  *   - write access through a shadow pte marked read only so that we can set
354  *     the dirty bit
355  *   - write access to a shadow pte marked read only so we can update the page
356  *     dirty bitmap, when userspace requests it
357  *   - mmio access; in this case we will never install a present shadow pte
358  *   - normal guest page fault due to the guest pte marked not present, not
359  *     writable, or not executable
360  *
361  *  Returns: 1 if we need to emulate the instruction, 0 otherwise, or
362  *           a negative value on error.
363  */
364 static int FNAME(page_fault)(struct kvm_vcpu *vcpu, gva_t addr,
365                                u32 error_code)
366 {
367         int write_fault = error_code & PFERR_WRITE_MASK;
368         int user_fault = error_code & PFERR_USER_MASK;
369         int fetch_fault = error_code & PFERR_FETCH_MASK;
370         struct guest_walker walker;
371         u64 *shadow_pte;
372         int write_pt = 0;
373         int r;
374         struct page *page;
375
376         pgprintk("%s: addr %lx err %x\n", __FUNCTION__, addr, error_code);
377         kvm_mmu_audit(vcpu, "pre page fault");
378
379         r = mmu_topup_memory_caches(vcpu);
380         if (r)
381                 return r;
382
383         down_read(&vcpu->kvm->slots_lock);
384         /*
385          * Look up the shadow pte for the faulting address.
386          */
387         r = FNAME(walk_addr)(&walker, vcpu, addr, write_fault, user_fault,
388                              fetch_fault);
389
390         /*
391          * The page is not mapped by the guest.  Let the guest handle it.
392          */
393         if (!r) {
394                 pgprintk("%s: guest page fault\n", __FUNCTION__);
395                 inject_page_fault(vcpu, addr, walker.error_code);
396                 vcpu->arch.last_pt_write_count = 0; /* reset fork detector */
397                 up_read(&vcpu->kvm->slots_lock);
398                 return 0;
399         }
400
401         down_read(&current->mm->mmap_sem);
402         page = gfn_to_page(vcpu->kvm, walker.gfn);
403         up_read(&current->mm->mmap_sem);
404
405         spin_lock(&vcpu->kvm->mmu_lock);
406         kvm_mmu_free_some_pages(vcpu);
407         shadow_pte = FNAME(fetch)(vcpu, addr, &walker, user_fault, write_fault,
408                                   &write_pt, page);
409         pgprintk("%s: shadow pte %p %llx ptwrite %d\n", __FUNCTION__,
410                  shadow_pte, *shadow_pte, write_pt);
411
412         if (!write_pt)
413                 vcpu->arch.last_pt_write_count = 0; /* reset fork detector */
414
415         /*
416          * mmio: emulate if accessible, otherwise its a guest fault.
417          */
418         if (shadow_pte && is_io_pte(*shadow_pte)) {
419                 spin_unlock(&vcpu->kvm->mmu_lock);
420                 up_read(&vcpu->kvm->slots_lock);
421                 return 1;
422         }
423
424         ++vcpu->stat.pf_fixed;
425         kvm_mmu_audit(vcpu, "post page fault (fixed)");
426         spin_unlock(&vcpu->kvm->mmu_lock);
427         up_read(&vcpu->kvm->slots_lock);
428
429         return write_pt;
430 }
431
432 static gpa_t FNAME(gva_to_gpa)(struct kvm_vcpu *vcpu, gva_t vaddr)
433 {
434         struct guest_walker walker;
435         gpa_t gpa = UNMAPPED_GVA;
436         int r;
437
438         r = FNAME(walk_addr)(&walker, vcpu, vaddr, 0, 0, 0);
439
440         if (r) {
441                 gpa = gfn_to_gpa(walker.gfn);
442                 gpa |= vaddr & ~PAGE_MASK;
443         }
444
445         return gpa;
446 }
447
448 static void FNAME(prefetch_page)(struct kvm_vcpu *vcpu,
449                                  struct kvm_mmu_page *sp)
450 {
451         int i, offset = 0, r = 0;
452         pt_element_t pt;
453
454         if (sp->role.metaphysical
455             || (PTTYPE == 32 && sp->role.level > PT_PAGE_TABLE_LEVEL)) {
456                 nonpaging_prefetch_page(vcpu, sp);
457                 return;
458         }
459
460         if (PTTYPE == 32)
461                 offset = sp->role.quadrant << PT64_LEVEL_BITS;
462
463         for (i = 0; i < PT64_ENT_PER_PAGE; ++i) {
464                 gpa_t pte_gpa = gfn_to_gpa(sp->gfn);
465                 pte_gpa += (i+offset) * sizeof(pt_element_t);
466
467                 r = kvm_read_guest_atomic(vcpu->kvm, pte_gpa, &pt,
468                                           sizeof(pt_element_t));
469                 if (r || is_present_pte(pt))
470                         sp->spt[i] = shadow_trap_nonpresent_pte;
471                 else
472                         sp->spt[i] = shadow_notrap_nonpresent_pte;
473         }
474 }
475
476 #undef pt_element_t
477 #undef guest_walker
478 #undef FNAME
479 #undef PT_BASE_ADDR_MASK
480 #undef PT_INDEX
481 #undef SHADOW_PT_INDEX
482 #undef PT_LEVEL_MASK
483 #undef PT_DIR_BASE_ADDR_MASK
484 #undef PT_LEVEL_BITS
485 #undef PT_MAX_FULL_LEVELS
486 #undef gpte_to_gfn
487 #undef gpte_to_gfn_pde
488 #undef CMPXCHG