x86: decouple call to print_cpu_info from smp_store_cpu_info
[sfrench/cifs-2.6.git] / arch / x86 / kernel / smpboot_64.c
1 /*
2  *      x86 SMP booting functions
3  *
4  *      (c) 1995 Alan Cox, Building #3 <alan@redhat.com>
5  *      (c) 1998, 1999, 2000 Ingo Molnar <mingo@redhat.com>
6  *      Copyright 2001 Andi Kleen, SuSE Labs.
7  *
8  *      Much of the core SMP work is based on previous work by Thomas Radke, to
9  *      whom a great many thanks are extended.
10  *
11  *      Thanks to Intel for making available several different Pentium,
12  *      Pentium Pro and Pentium-II/Xeon MP machines.
13  *      Original development of Linux SMP code supported by Caldera.
14  *
15  *      This code is released under the GNU General Public License version 2
16  *
17  *      Fixes
18  *              Felix Koop      :       NR_CPUS used properly
19  *              Jose Renau      :       Handle single CPU case.
20  *              Alan Cox        :       By repeated request 8) - Total BogoMIP report.
21  *              Greg Wright     :       Fix for kernel stacks panic.
22  *              Erich Boleyn    :       MP v1.4 and additional changes.
23  *      Matthias Sattler        :       Changes for 2.1 kernel map.
24  *      Michel Lespinasse       :       Changes for 2.1 kernel map.
25  *      Michael Chastain        :       Change trampoline.S to gnu as.
26  *              Alan Cox        :       Dumb bug: 'B' step PPro's are fine
27  *              Ingo Molnar     :       Added APIC timers, based on code
28  *                                      from Jose Renau
29  *              Ingo Molnar     :       various cleanups and rewrites
30  *              Tigran Aivazian :       fixed "0.00 in /proc/uptime on SMP" bug.
31  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs
32  *      Andi Kleen              :       Changed for SMP boot into long mode.
33  *              Rusty Russell   :       Hacked into shape for new "hotplug" boot process.
34  *      Andi Kleen              :       Converted to new state machine.
35  *                                      Various cleanups.
36  *                                      Probably mostly hotplug CPU ready now.
37  *      Ashok Raj                       : CPU hotplug support
38  */
39
40
41 #include <linux/init.h>
42
43 #include <linux/mm.h>
44 #include <linux/kernel_stat.h>
45 #include <linux/bootmem.h>
46 #include <linux/thread_info.h>
47 #include <linux/module.h>
48 #include <linux/delay.h>
49 #include <linux/mc146818rtc.h>
50 #include <linux/smp.h>
51 #include <linux/kdebug.h>
52
53 #include <asm/mtrr.h>
54 #include <asm/pgalloc.h>
55 #include <asm/desc.h>
56 #include <asm/tlbflush.h>
57 #include <asm/proto.h>
58 #include <asm/nmi.h>
59 #include <asm/irq.h>
60 #include <asm/hw_irq.h>
61 #include <asm/numa.h>
62
63 /* Set when the idlers are all forked */
64 int smp_threads_ready;
65
66 /* State of each CPU */
67 DEFINE_PER_CPU(int, cpu_state) = { 0 };
68
69 /*
70  * Store all idle threads, this can be reused instead of creating
71  * a new thread. Also avoids complicated thread destroy functionality
72  * for idle threads.
73  */
74 #ifdef CONFIG_HOTPLUG_CPU
75 /*
76  * Needed only for CONFIG_HOTPLUG_CPU because __cpuinitdata is
77  * removed after init for !CONFIG_HOTPLUG_CPU.
78  */
79 static DEFINE_PER_CPU(struct task_struct *, idle_thread_array);
80 #define get_idle_for_cpu(x)     (per_cpu(idle_thread_array, x))
81 #define set_idle_for_cpu(x,p)   (per_cpu(idle_thread_array, x) = (p))
82 #else
83 struct task_struct *idle_thread_array[NR_CPUS] __cpuinitdata ;
84 #define get_idle_for_cpu(x)     (idle_thread_array[(x)])
85 #define set_idle_for_cpu(x,p)   (idle_thread_array[(x)] = (p))
86 #endif
87
88 /*
89  * The bootstrap kernel entry code has set these up. Save them for
90  * a given CPU
91  */
92
93 static void __cpuinit smp_store_cpu_info(int id)
94 {
95         struct cpuinfo_x86 *c = &cpu_data(id);
96
97         *c = boot_cpu_data;
98         c->cpu_index = id;
99         identify_cpu(c);
100 }
101
102 static inline void wait_for_init_deassert(atomic_t *deassert)
103 {
104         while (!atomic_read(deassert))
105                 cpu_relax();
106         return;
107 }
108
109 static atomic_t init_deasserted __cpuinitdata;
110
111 /*
112  * Report back to the Boot Processor.
113  * Running on AP.
114  */
115 void __cpuinit smp_callin(void)
116 {
117         int cpuid, phys_id;
118         unsigned long timeout;
119
120         /*
121          * If waken up by an INIT in an 82489DX configuration
122          * we may get here before an INIT-deassert IPI reaches
123          * our local APIC.  We have to wait for the IPI or we'll
124          * lock up on an APIC access.
125          */
126         wait_for_init_deassert(&init_deasserted);
127
128         /*
129          * (This works even if the APIC is not enabled.)
130          */
131         phys_id = GET_APIC_ID(apic_read(APIC_ID));
132         cpuid = smp_processor_id();
133         if (cpu_isset(cpuid, cpu_callin_map)) {
134                 panic("smp_callin: phys CPU#%d, CPU#%d already present??\n",
135                                         phys_id, cpuid);
136         }
137         Dprintk("CPU#%d (phys ID: %d) waiting for CALLOUT\n", cpuid, phys_id);
138
139         /*
140          * STARTUP IPIs are fragile beasts as they might sometimes
141          * trigger some glue motherboard logic. Complete APIC bus
142          * silence for 1 second, this overestimates the time the
143          * boot CPU is spending to send the up to 2 STARTUP IPIs
144          * by a factor of two. This should be enough.
145          */
146
147         /*
148          * Waiting 2s total for startup (udelay is not yet working)
149          */
150         timeout = jiffies + 2*HZ;
151         while (time_before(jiffies, timeout)) {
152                 /*
153                  * Has the boot CPU finished it's STARTUP sequence?
154                  */
155                 if (cpu_isset(cpuid, cpu_callout_map))
156                         break;
157                 cpu_relax();
158         }
159
160         if (!time_before(jiffies, timeout)) {
161                 panic("smp_callin: CPU%d started up but did not get a callout!\n",
162                         cpuid);
163         }
164
165         /*
166          * the boot CPU has finished the init stage and is spinning
167          * on callin_map until we finish. We are free to set up this
168          * CPU, first the APIC. (this is probably redundant on most
169          * boards)
170          */
171
172         Dprintk("CALLIN, before setup_local_APIC().\n");
173         setup_local_APIC();
174         end_local_APIC_setup();
175
176         /*
177          * Get our bogomips.
178          *
179          * Need to enable IRQs because it can take longer and then
180          * the NMI watchdog might kill us.
181          */
182         local_irq_enable();
183         calibrate_delay();
184         local_irq_disable();
185         Dprintk("Stack at about %p\n",&cpuid);
186
187         /*
188          * Save our processor parameters
189          */
190         smp_store_cpu_info(cpuid);
191
192         /*
193          * Allow the master to continue.
194          */
195         cpu_set(cpuid, cpu_callin_map);
196 }
197
198 /*
199  * Setup code on secondary processor (after comming out of the trampoline)
200  */
201 void __cpuinit start_secondary(void)
202 {
203         /*
204          * Dont put anything before smp_callin(), SMP
205          * booting is too fragile that we want to limit the
206          * things done here to the most necessary things.
207          */
208         cpu_init();
209         preempt_disable();
210         smp_callin();
211
212         /* otherwise gcc will move up the smp_processor_id before the cpu_init */
213         barrier();
214
215         /*
216          * Check TSC sync first:
217          */
218         check_tsc_sync_target();
219
220         if (nmi_watchdog == NMI_IO_APIC) {
221                 disable_8259A_irq(0);
222                 enable_NMI_through_LVT0();
223                 enable_8259A_irq(0);
224         }
225
226         /*
227          * The sibling maps must be set before turing the online map on for
228          * this cpu
229          */
230         set_cpu_sibling_map(smp_processor_id());
231
232         /*
233          * We need to hold call_lock, so there is no inconsistency
234          * between the time smp_call_function() determines number of
235          * IPI recipients, and the time when the determination is made
236          * for which cpus receive the IPI in genapic_flat.c. Holding this
237          * lock helps us to not include this cpu in a currently in progress
238          * smp_call_function().
239          */
240         lock_ipi_call_lock();
241         spin_lock(&vector_lock);
242
243         /* Setup the per cpu irq handling data structures */
244         __setup_vector_irq(smp_processor_id());
245         /*
246          * Allow the master to continue.
247          */
248         spin_unlock(&vector_lock);
249         cpu_set(smp_processor_id(), cpu_online_map);
250         per_cpu(cpu_state, smp_processor_id()) = CPU_ONLINE;
251
252         unlock_ipi_call_lock();
253
254         setup_secondary_clock();
255
256         cpu_idle();
257 }
258
259 extern volatile unsigned long init_rsp;
260 extern void (*initial_code)(void);
261
262 #ifdef APIC_DEBUG
263 static void inquire_remote_apic(int apicid)
264 {
265         unsigned i, regs[] = { APIC_ID >> 4, APIC_LVR >> 4, APIC_SPIV >> 4 };
266         char *names[] = { "ID", "VERSION", "SPIV" };
267         int timeout;
268         u32 status;
269
270         printk(KERN_INFO "Inquiring remote APIC #%d...\n", apicid);
271
272         for (i = 0; i < ARRAY_SIZE(regs); i++) {
273                 printk(KERN_INFO "... APIC #%d %s: ", apicid, names[i]);
274
275                 /*
276                  * Wait for idle.
277                  */
278                 status = safe_apic_wait_icr_idle();
279                 if (status)
280                         printk(KERN_CONT
281                                "a previous APIC delivery may have failed\n");
282
283                 apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(apicid));
284                 apic_write_around(APIC_ICR, APIC_DM_REMRD | regs[i]);
285
286                 timeout = 0;
287                 do {
288                         udelay(100);
289                         status = apic_read(APIC_ICR) & APIC_ICR_RR_MASK;
290                 } while (status == APIC_ICR_RR_INPROG && timeout++ < 1000);
291
292                 switch (status) {
293                 case APIC_ICR_RR_VALID:
294                         status = apic_read(APIC_RRR);
295                         printk(KERN_CONT "%08x\n", status);
296                         break;
297                 default:
298                         printk(KERN_CONT "failed\n");
299                 }
300         }
301 }
302 #endif
303
304 /*
305  * Kick the secondary to wake up.
306  */
307 static int __cpuinit wakeup_secondary_via_INIT(int phys_apicid, unsigned int start_rip)
308 {
309         unsigned long send_status, accept_status = 0;
310         int maxlvt, num_starts, j;
311
312         Dprintk("Asserting INIT.\n");
313
314         /*
315          * Turn INIT on target chip
316          */
317         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
318
319         /*
320          * Send IPI
321          */
322         apic_write_around(APIC_ICR, APIC_INT_LEVELTRIG | APIC_INT_ASSERT
323                                 | APIC_DM_INIT);
324
325         Dprintk("Waiting for send to finish...\n");
326         send_status = safe_apic_wait_icr_idle();
327
328         mdelay(10);
329
330         Dprintk("Deasserting INIT.\n");
331
332         /* Target chip */
333         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
334
335         /* Send IPI */
336         apic_write_around(APIC_ICR, APIC_INT_LEVELTRIG | APIC_DM_INIT);
337
338         Dprintk("Waiting for send to finish...\n");
339         send_status = safe_apic_wait_icr_idle();
340
341         mb();
342         atomic_set(&init_deasserted, 1);
343
344         num_starts = 2;
345
346         /*
347          * Paravirt / VMI wants a startup IPI hook here to set up the
348          * target processor state.
349          */
350         startup_ipi_hook(phys_apicid, (unsigned long) start_secondary,
351                         (unsigned long) init_rsp);
352
353
354         /*
355          * Run STARTUP IPI loop.
356          */
357         Dprintk("#startup loops: %d.\n", num_starts);
358
359         maxlvt = lapic_get_maxlvt();
360
361         for (j = 1; j <= num_starts; j++) {
362                 Dprintk("Sending STARTUP #%d.\n",j);
363                 apic_read_around(APIC_SPIV);
364                 apic_write(APIC_ESR, 0);
365                 apic_read(APIC_ESR);
366                 Dprintk("After apic_write.\n");
367
368                 /*
369                  * STARTUP IPI
370                  */
371
372                 /* Target chip */
373                 apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
374
375                 /* Boot on the stack */
376                 /* Kick the second */
377                 apic_write_around(APIC_ICR, APIC_DM_STARTUP | (start_rip>>12));
378
379                 /*
380                  * Give the other CPU some time to accept the IPI.
381                  */
382                 udelay(300);
383
384                 Dprintk("Startup point 1.\n");
385
386                 Dprintk("Waiting for send to finish...\n");
387                 send_status = safe_apic_wait_icr_idle();
388
389                 /*
390                  * Give the other CPU some time to accept the IPI.
391                  */
392                 udelay(200);
393                 /*
394                  * Due to the Pentium erratum 3AP.
395                  */
396                 if (maxlvt > 3) {
397                         apic_read_around(APIC_SPIV);
398                         apic_write(APIC_ESR, 0);
399                 }
400                 accept_status = (apic_read(APIC_ESR) & 0xEF);
401                 if (send_status || accept_status)
402                         break;
403         }
404         Dprintk("After Startup.\n");
405
406         if (send_status)
407                 printk(KERN_ERR "APIC never delivered???\n");
408         if (accept_status)
409                 printk(KERN_ERR "APIC delivery error (%lx).\n", accept_status);
410
411         return (send_status | accept_status);
412 }
413
414 struct create_idle {
415         struct work_struct work;
416         struct task_struct *idle;
417         struct completion done;
418         int cpu;
419 };
420
421 static void __cpuinit do_fork_idle(struct work_struct *work)
422 {
423         struct create_idle *c_idle =
424                 container_of(work, struct create_idle, work);
425
426         c_idle->idle = fork_idle(c_idle->cpu);
427         complete(&c_idle->done);
428 }
429
430 /*
431  * Boot one CPU.
432  */
433 static int __cpuinit do_boot_cpu(int cpu, int apicid)
434 {
435         unsigned long boot_error;
436         int timeout;
437         unsigned long start_rip;
438         struct create_idle c_idle = {
439                 .cpu = cpu,
440                 .done = COMPLETION_INITIALIZER_ONSTACK(c_idle.done),
441         };
442         INIT_WORK(&c_idle.work, do_fork_idle);
443
444         /* allocate memory for gdts of secondary cpus. Hotplug is considered */
445         if (!cpu_gdt_descr[cpu].address &&
446                 !(cpu_gdt_descr[cpu].address = get_zeroed_page(GFP_KERNEL))) {
447                 printk(KERN_ERR "Failed to allocate GDT for CPU %d\n", cpu);
448                 return -1;
449         }
450
451         /* Allocate node local memory for AP pdas */
452         if (cpu_pda(cpu) == &boot_cpu_pda[cpu]) {
453                 struct x8664_pda *newpda, *pda;
454                 int node = cpu_to_node(cpu);
455                 pda = cpu_pda(cpu);
456                 newpda = kmalloc_node(sizeof (struct x8664_pda), GFP_ATOMIC,
457                                       node);
458                 if (newpda) {
459                         memcpy(newpda, pda, sizeof (struct x8664_pda));
460                         cpu_pda(cpu) = newpda;
461                 } else
462                         printk(KERN_ERR
463                 "Could not allocate node local PDA for CPU %d on node %d\n",
464                                 cpu, node);
465         }
466
467         alternatives_smp_switch(1);
468
469         c_idle.idle = get_idle_for_cpu(cpu);
470
471         if (c_idle.idle) {
472                 c_idle.idle->thread.sp = (unsigned long) (((struct pt_regs *)
473                         (THREAD_SIZE +  task_stack_page(c_idle.idle))) - 1);
474                 init_idle(c_idle.idle, cpu);
475                 goto do_rest;
476         }
477
478         /*
479          * During cold boot process, keventd thread is not spun up yet.
480          * When we do cpu hot-add, we create idle threads on the fly, we should
481          * not acquire any attributes from the calling context. Hence the clean
482          * way to create kernel_threads() is to do that from keventd().
483          * We do the current_is_keventd() due to the fact that ACPI notifier
484          * was also queuing to keventd() and when the caller is already running
485          * in context of keventd(), we would end up with locking up the keventd
486          * thread.
487          */
488         if (!keventd_up() || current_is_keventd())
489                 c_idle.work.func(&c_idle.work);
490         else {
491                 schedule_work(&c_idle.work);
492                 wait_for_completion(&c_idle.done);
493         }
494
495         if (IS_ERR(c_idle.idle)) {
496                 printk("failed fork for CPU %d\n", cpu);
497                 return PTR_ERR(c_idle.idle);
498         }
499
500         set_idle_for_cpu(cpu, c_idle.idle);
501
502 do_rest:
503
504         cpu_pda(cpu)->pcurrent = c_idle.idle;
505
506         start_rip = setup_trampoline();
507
508         init_rsp = c_idle.idle->thread.sp;
509         load_sp0(&per_cpu(init_tss, cpu), &c_idle.idle->thread);
510         initial_code = start_secondary;
511         clear_tsk_thread_flag(c_idle.idle, TIF_FORK);
512
513         printk(KERN_INFO "Booting processor %d/%d APIC 0x%x\n", cpu,
514                 cpus_weight(cpu_present_map),
515                 apicid);
516
517         /*
518          * This grunge runs the startup process for
519          * the targeted processor.
520          */
521
522         atomic_set(&init_deasserted, 0);
523
524         Dprintk("Setting warm reset code and vector.\n");
525
526         CMOS_WRITE(0xa, 0xf);
527         local_flush_tlb();
528         Dprintk("1.\n");
529         *((volatile unsigned short *) phys_to_virt(0x469)) = start_rip >> 4;
530         Dprintk("2.\n");
531         *((volatile unsigned short *) phys_to_virt(0x467)) = start_rip & 0xf;
532         Dprintk("3.\n");
533
534         /*
535          * Be paranoid about clearing APIC errors.
536          */
537         apic_write(APIC_ESR, 0);
538         apic_read(APIC_ESR);
539
540         /*
541          * Status is now clean
542          */
543         boot_error = 0;
544
545         /*
546          * Starting actual IPI sequence...
547          */
548         boot_error = wakeup_secondary_via_INIT(apicid, start_rip);
549
550         if (!boot_error) {
551                 /*
552                  * allow APs to start initializing.
553                  */
554                 Dprintk("Before Callout %d.\n", cpu);
555                 cpu_set(cpu, cpu_callout_map);
556                 Dprintk("After Callout %d.\n", cpu);
557
558                 /*
559                  * Wait 5s total for a response
560                  */
561                 for (timeout = 0; timeout < 50000; timeout++) {
562                         if (cpu_isset(cpu, cpu_callin_map))
563                                 break;  /* It has booted */
564                         udelay(100);
565                 }
566
567                 if (cpu_isset(cpu, cpu_callin_map)) {
568                         /* number CPUs logically, starting from 1 (BSP is 0) */
569                         Dprintk("CPU has booted.\n");
570                         printk(KERN_INFO "CPU%d: ", cpu);
571                         print_cpu_info(&cpu_data(cpu));
572                 } else {
573                         boot_error = 1;
574                         if (*((volatile unsigned char *)phys_to_virt(SMP_TRAMPOLINE_BASE))
575                                         == 0xA5)
576                                 /* trampoline started but...? */
577                                 printk("Stuck ??\n");
578                         else
579                                 /* trampoline code not run */
580                                 printk("Not responding.\n");
581 #ifdef APIC_DEBUG
582                         inquire_remote_apic(apicid);
583 #endif
584                 }
585         }
586         if (boot_error) {
587                 cpu_clear(cpu, cpu_callout_map); /* was set here (do_boot_cpu()) */
588                 clear_bit(cpu, (unsigned long *)&cpu_initialized); /* was set by cpu_init() */
589                 clear_node_cpumask(cpu); /* was set by numa_add_cpu */
590                 cpu_clear(cpu, cpu_present_map);
591                 cpu_clear(cpu, cpu_possible_map);
592                 per_cpu(x86_cpu_to_apicid, cpu) = BAD_APICID;
593                 return -EIO;
594         }
595
596         return 0;
597 }
598
599 cycles_t cacheflush_time;
600 unsigned long cache_decay_ticks;
601
602 /*
603  * Cleanup possible dangling ends...
604  */
605 static __cpuinit void smp_cleanup_boot(void)
606 {
607         /*
608          * Paranoid:  Set warm reset code and vector here back
609          * to default values.
610          */
611         CMOS_WRITE(0, 0xf);
612
613         /*
614          * Reset trampoline flag
615          */
616         *((volatile int *) phys_to_virt(0x467)) = 0;
617 }
618
619 /*
620  * Fall back to non SMP mode after errors.
621  *
622  * RED-PEN audit/test this more. I bet there is more state messed up here.
623  */
624 static __init void disable_smp(void)
625 {
626         cpu_present_map = cpumask_of_cpu(0);
627         cpu_possible_map = cpumask_of_cpu(0);
628         if (smp_found_config)
629                 phys_cpu_present_map = physid_mask_of_physid(boot_cpu_id);
630         else
631                 phys_cpu_present_map = physid_mask_of_physid(0);
632         cpu_set(0, per_cpu(cpu_sibling_map, 0));
633         cpu_set(0, per_cpu(cpu_core_map, 0));
634 }
635
636 /*
637  * Various sanity checks.
638  */
639 static int __init smp_sanity_check(unsigned max_cpus)
640 {
641         if (!physid_isset(hard_smp_processor_id(), phys_cpu_present_map)) {
642                 printk("weird, boot CPU (#%d) not listed by the BIOS.\n",
643                        hard_smp_processor_id());
644                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
645         }
646
647         /*
648          * If we couldn't find an SMP configuration at boot time,
649          * get out of here now!
650          */
651         if (!smp_found_config) {
652                 printk(KERN_NOTICE "SMP motherboard not detected.\n");
653                 disable_smp();
654                 if (APIC_init_uniprocessor())
655                         printk(KERN_NOTICE "Local APIC not detected."
656                                            " Using dummy APIC emulation.\n");
657                 return -1;
658         }
659
660         /*
661          * Should not be necessary because the MP table should list the boot
662          * CPU too, but we do it for the sake of robustness anyway.
663          */
664         if (!physid_isset(boot_cpu_id, phys_cpu_present_map)) {
665                 printk(KERN_NOTICE "weird, boot CPU (#%d) not listed by the BIOS.\n",
666                                                                  boot_cpu_id);
667                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
668         }
669
670         /*
671          * If we couldn't find a local APIC, then get out of here now!
672          */
673         if (!cpu_has_apic) {
674                 printk(KERN_ERR "BIOS bug, local APIC #%d not detected!...\n",
675                         boot_cpu_id);
676                 printk(KERN_ERR "... forcing use of dummy APIC emulation. (tell your hw vendor)\n");
677                 nr_ioapics = 0;
678                 return -1;
679         }
680
681         /*
682          * If SMP should be disabled, then really disable it!
683          */
684         if (!max_cpus) {
685                 printk(KERN_INFO "SMP mode deactivated, forcing use of dummy APIC emulation.\n");
686                 nr_ioapics = 0;
687                 return -1;
688         }
689
690         return 0;
691 }
692
693 static void __init smp_cpu_index_default(void)
694 {
695         int i;
696         struct cpuinfo_x86 *c;
697
698         for_each_cpu_mask(i, cpu_possible_map) {
699                 c = &cpu_data(i);
700                 /* mark all to hotplug */
701                 c->cpu_index = NR_CPUS;
702         }
703 }
704
705 /*
706  * Prepare for SMP bootup.  The MP table or ACPI has been read
707  * earlier.  Just do some sanity checking here and enable APIC mode.
708  */
709 void __init native_smp_prepare_cpus(unsigned int max_cpus)
710 {
711         nmi_watchdog_default();
712         smp_cpu_index_default();
713         current_cpu_data = boot_cpu_data;
714         current_thread_info()->cpu = 0;  /* needed? */
715         set_cpu_sibling_map(0);
716
717         if (smp_sanity_check(max_cpus) < 0) {
718                 printk(KERN_INFO "SMP disabled\n");
719                 disable_smp();
720                 return;
721         }
722
723
724         /*
725          * Switch from PIC to APIC mode.
726          */
727         setup_local_APIC();
728
729         /*
730          * Enable IO APIC before setting up error vector
731          */
732         if (!skip_ioapic_setup && nr_ioapics)
733                 enable_IO_APIC();
734         end_local_APIC_setup();
735
736         if (GET_APIC_ID(apic_read(APIC_ID)) != boot_cpu_id) {
737                 panic("Boot APIC ID in local APIC unexpected (%d vs %d)",
738                       GET_APIC_ID(apic_read(APIC_ID)), boot_cpu_id);
739                 /* Or can we switch back to PIC here? */
740         }
741
742         /*
743          * Now start the IO-APICs
744          */
745         if (!skip_ioapic_setup && nr_ioapics)
746                 setup_IO_APIC();
747         else
748                 nr_ioapics = 0;
749
750         /*
751          * Set up local APIC timer on boot CPU.
752          */
753
754         setup_boot_clock();
755         printk(KERN_INFO "CPU%d: ", 0);
756         print_cpu_info(&cpu_data(0));
757 }
758
759 /*
760  * Early setup to make printk work.
761  */
762 void __init native_smp_prepare_boot_cpu(void)
763 {
764         int me = smp_processor_id();
765         /* already set me in cpu_online_map in boot_cpu_init() */
766         cpu_set(me, cpu_callout_map);
767         per_cpu(cpu_state, me) = CPU_ONLINE;
768 }
769
770 /*
771  * Entry point to boot a CPU.
772  */
773 int __cpuinit native_cpu_up(unsigned int cpu)
774 {
775         int apicid = cpu_present_to_apicid(cpu);
776         unsigned long flags;
777         int err;
778
779         WARN_ON(irqs_disabled());
780
781         Dprintk("++++++++++++++++++++=_---CPU UP  %u\n", cpu);
782
783         if (apicid == BAD_APICID || apicid == boot_cpu_id ||
784             !physid_isset(apicid, phys_cpu_present_map)) {
785                 printk("__cpu_up: bad cpu %d\n", cpu);
786                 return -EINVAL;
787         }
788
789         /*
790          * Already booted CPU?
791          */
792         if (cpu_isset(cpu, cpu_callin_map)) {
793                 Dprintk("do_boot_cpu %d Already started\n", cpu);
794                 return -ENOSYS;
795         }
796
797         /*
798          * Save current MTRR state in case it was changed since early boot
799          * (e.g. by the ACPI SMI) to initialize new CPUs with MTRRs in sync:
800          */
801         mtrr_save_state();
802
803         per_cpu(cpu_state, cpu) = CPU_UP_PREPARE;
804         /* Boot it! */
805         err = do_boot_cpu(cpu, apicid);
806         if (err < 0) {
807                 Dprintk("do_boot_cpu failed %d\n", err);
808                 return err;
809         }
810
811         /* Unleash the CPU! */
812         Dprintk("waiting for cpu %d\n", cpu);
813
814         /*
815          * Make sure and check TSC sync:
816          */
817         local_irq_save(flags);
818         check_tsc_sync_source(cpu);
819         local_irq_restore(flags);
820
821         while (!cpu_isset(cpu, cpu_online_map))
822                 cpu_relax();
823         err = 0;
824
825         return err;
826 }
827
828 /*
829  * Finish the SMP boot.
830  */
831 void __init native_smp_cpus_done(unsigned int max_cpus)
832 {
833         smp_cleanup_boot();
834         setup_ioapic_dest();
835         check_nmi_watchdog();
836 }