Merge branches 'x86/prototypes', 'x86/x2apic' and 'x86/debug' into x86/core
[sfrench/cifs-2.6.git] / arch / x86 / kernel / smpboot.c
1 /*
2  *      x86 SMP booting functions
3  *
4  *      (c) 1995 Alan Cox, Building #3 <alan@redhat.com>
5  *      (c) 1998, 1999, 2000 Ingo Molnar <mingo@redhat.com>
6  *      Copyright 2001 Andi Kleen, SuSE Labs.
7  *
8  *      Much of the core SMP work is based on previous work by Thomas Radke, to
9  *      whom a great many thanks are extended.
10  *
11  *      Thanks to Intel for making available several different Pentium,
12  *      Pentium Pro and Pentium-II/Xeon MP machines.
13  *      Original development of Linux SMP code supported by Caldera.
14  *
15  *      This code is released under the GNU General Public License version 2 or
16  *      later.
17  *
18  *      Fixes
19  *              Felix Koop      :       NR_CPUS used properly
20  *              Jose Renau      :       Handle single CPU case.
21  *              Alan Cox        :       By repeated request 8) - Total BogoMIPS report.
22  *              Greg Wright     :       Fix for kernel stacks panic.
23  *              Erich Boleyn    :       MP v1.4 and additional changes.
24  *      Matthias Sattler        :       Changes for 2.1 kernel map.
25  *      Michel Lespinasse       :       Changes for 2.1 kernel map.
26  *      Michael Chastain        :       Change trampoline.S to gnu as.
27  *              Alan Cox        :       Dumb bug: 'B' step PPro's are fine
28  *              Ingo Molnar     :       Added APIC timers, based on code
29  *                                      from Jose Renau
30  *              Ingo Molnar     :       various cleanups and rewrites
31  *              Tigran Aivazian :       fixed "0.00 in /proc/uptime on SMP" bug.
32  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs
33  *      Andi Kleen              :       Changed for SMP boot into long mode.
34  *              Martin J. Bligh :       Added support for multi-quad systems
35  *              Dave Jones      :       Report invalid combinations of Athlon CPUs.
36  *              Rusty Russell   :       Hacked into shape for new "hotplug" boot process.
37  *      Andi Kleen              :       Converted to new state machine.
38  *      Ashok Raj               :       CPU hotplug support
39  *      Glauber Costa           :       i386 and x86_64 integration
40  */
41
42 #include <linux/init.h>
43 #include <linux/smp.h>
44 #include <linux/module.h>
45 #include <linux/sched.h>
46 #include <linux/percpu.h>
47 #include <linux/bootmem.h>
48 #include <linux/err.h>
49 #include <linux/nmi.h>
50
51 #include <asm/acpi.h>
52 #include <asm/desc.h>
53 #include <asm/nmi.h>
54 #include <asm/irq.h>
55 #include <asm/smp.h>
56 #include <asm/trampoline.h>
57 #include <asm/cpu.h>
58 #include <asm/numa.h>
59 #include <asm/pgtable.h>
60 #include <asm/tlbflush.h>
61 #include <asm/mtrr.h>
62 #include <asm/vmi.h>
63 #include <asm/genapic.h>
64 #include <linux/mc146818rtc.h>
65
66 #include <mach_apic.h>
67 #include <mach_wakecpu.h>
68 #include <smpboot_hooks.h>
69
70 #ifdef CONFIG_X86_32
71 u8 apicid_2_node[MAX_APICID];
72 static int low_mappings;
73 #endif
74
75 /* State of each CPU */
76 DEFINE_PER_CPU(int, cpu_state) = { 0 };
77
78 /* Store all idle threads, this can be reused instead of creating
79 * a new thread. Also avoids complicated thread destroy functionality
80 * for idle threads.
81 */
82 #ifdef CONFIG_HOTPLUG_CPU
83 /*
84  * Needed only for CONFIG_HOTPLUG_CPU because __cpuinitdata is
85  * removed after init for !CONFIG_HOTPLUG_CPU.
86  */
87 static DEFINE_PER_CPU(struct task_struct *, idle_thread_array);
88 #define get_idle_for_cpu(x)      (per_cpu(idle_thread_array, x))
89 #define set_idle_for_cpu(x, p)   (per_cpu(idle_thread_array, x) = (p))
90 #else
91 static struct task_struct *idle_thread_array[NR_CPUS] __cpuinitdata ;
92 #define get_idle_for_cpu(x)      (idle_thread_array[(x)])
93 #define set_idle_for_cpu(x, p)   (idle_thread_array[(x)] = (p))
94 #endif
95
96 /* Number of siblings per CPU package */
97 int smp_num_siblings = 1;
98 EXPORT_SYMBOL(smp_num_siblings);
99
100 /* Last level cache ID of each logical CPU */
101 DEFINE_PER_CPU(u16, cpu_llc_id) = BAD_APICID;
102
103 /* bitmap of online cpus */
104 cpumask_t cpu_online_map __read_mostly;
105 EXPORT_SYMBOL(cpu_online_map);
106
107 cpumask_t cpu_callin_map;
108 cpumask_t cpu_callout_map;
109 cpumask_t cpu_possible_map;
110 EXPORT_SYMBOL(cpu_possible_map);
111
112 /* representing HT siblings of each logical CPU */
113 DEFINE_PER_CPU(cpumask_t, cpu_sibling_map);
114 EXPORT_PER_CPU_SYMBOL(cpu_sibling_map);
115
116 /* representing HT and core siblings of each logical CPU */
117 DEFINE_PER_CPU(cpumask_t, cpu_core_map);
118 EXPORT_PER_CPU_SYMBOL(cpu_core_map);
119
120 /* Per CPU bogomips and other parameters */
121 DEFINE_PER_CPU_SHARED_ALIGNED(struct cpuinfo_x86, cpu_info);
122 EXPORT_PER_CPU_SYMBOL(cpu_info);
123
124 static atomic_t init_deasserted;
125
126
127 /* representing cpus for which sibling maps can be computed */
128 static cpumask_t cpu_sibling_setup_map;
129
130 /* Set if we find a B stepping CPU */
131 static int __cpuinitdata smp_b_stepping;
132
133 #if defined(CONFIG_NUMA) && defined(CONFIG_X86_32)
134
135 /* which logical CPUs are on which nodes */
136 cpumask_t node_to_cpumask_map[MAX_NUMNODES] __read_mostly =
137                                 { [0 ... MAX_NUMNODES-1] = CPU_MASK_NONE };
138 EXPORT_SYMBOL(node_to_cpumask_map);
139 /* which node each logical CPU is on */
140 int cpu_to_node_map[NR_CPUS] __read_mostly = { [0 ... NR_CPUS-1] = 0 };
141 EXPORT_SYMBOL(cpu_to_node_map);
142
143 /* set up a mapping between cpu and node. */
144 static void map_cpu_to_node(int cpu, int node)
145 {
146         printk(KERN_INFO "Mapping cpu %d to node %d\n", cpu, node);
147         cpu_set(cpu, node_to_cpumask_map[node]);
148         cpu_to_node_map[cpu] = node;
149 }
150
151 /* undo a mapping between cpu and node. */
152 static void unmap_cpu_to_node(int cpu)
153 {
154         int node;
155
156         printk(KERN_INFO "Unmapping cpu %d from all nodes\n", cpu);
157         for (node = 0; node < MAX_NUMNODES; node++)
158                 cpu_clear(cpu, node_to_cpumask_map[node]);
159         cpu_to_node_map[cpu] = 0;
160 }
161 #else /* !(CONFIG_NUMA && CONFIG_X86_32) */
162 #define map_cpu_to_node(cpu, node)      ({})
163 #define unmap_cpu_to_node(cpu)  ({})
164 #endif
165
166 #ifdef CONFIG_X86_32
167 static int boot_cpu_logical_apicid;
168
169 u8 cpu_2_logical_apicid[NR_CPUS] __read_mostly =
170                                         { [0 ... NR_CPUS-1] = BAD_APICID };
171
172 static void map_cpu_to_logical_apicid(void)
173 {
174         int cpu = smp_processor_id();
175         int apicid = logical_smp_processor_id();
176         int node = apicid_to_node(apicid);
177
178         if (!node_online(node))
179                 node = first_online_node;
180
181         cpu_2_logical_apicid[cpu] = apicid;
182         map_cpu_to_node(cpu, node);
183 }
184
185 void numa_remove_cpu(int cpu)
186 {
187         cpu_2_logical_apicid[cpu] = BAD_APICID;
188         unmap_cpu_to_node(cpu);
189 }
190 #else
191 #define map_cpu_to_logical_apicid()  do {} while (0)
192 #endif
193
194 /*
195  * Report back to the Boot Processor.
196  * Running on AP.
197  */
198 static void __cpuinit smp_callin(void)
199 {
200         int cpuid, phys_id;
201         unsigned long timeout;
202
203         /*
204          * If waken up by an INIT in an 82489DX configuration
205          * we may get here before an INIT-deassert IPI reaches
206          * our local APIC.  We have to wait for the IPI or we'll
207          * lock up on an APIC access.
208          */
209         wait_for_init_deassert(&init_deasserted);
210
211         /*
212          * (This works even if the APIC is not enabled.)
213          */
214         phys_id = read_apic_id();
215         cpuid = smp_processor_id();
216         if (cpu_isset(cpuid, cpu_callin_map)) {
217                 panic("%s: phys CPU#%d, CPU#%d already present??\n", __func__,
218                                         phys_id, cpuid);
219         }
220         pr_debug("CPU#%d (phys ID: %d) waiting for CALLOUT\n", cpuid, phys_id);
221
222         /*
223          * STARTUP IPIs are fragile beasts as they might sometimes
224          * trigger some glue motherboard logic. Complete APIC bus
225          * silence for 1 second, this overestimates the time the
226          * boot CPU is spending to send the up to 2 STARTUP IPIs
227          * by a factor of two. This should be enough.
228          */
229
230         /*
231          * Waiting 2s total for startup (udelay is not yet working)
232          */
233         timeout = jiffies + 2*HZ;
234         while (time_before(jiffies, timeout)) {
235                 /*
236                  * Has the boot CPU finished it's STARTUP sequence?
237                  */
238                 if (cpu_isset(cpuid, cpu_callout_map))
239                         break;
240                 cpu_relax();
241         }
242
243         if (!time_before(jiffies, timeout)) {
244                 panic("%s: CPU%d started up but did not get a callout!\n",
245                       __func__, cpuid);
246         }
247
248         /*
249          * the boot CPU has finished the init stage and is spinning
250          * on callin_map until we finish. We are free to set up this
251          * CPU, first the APIC. (this is probably redundant on most
252          * boards)
253          */
254
255         pr_debug("CALLIN, before setup_local_APIC().\n");
256         smp_callin_clear_local_apic();
257         setup_local_APIC();
258         end_local_APIC_setup();
259         map_cpu_to_logical_apicid();
260
261         /*
262          * Get our bogomips.
263          *
264          * Need to enable IRQs because it can take longer and then
265          * the NMI watchdog might kill us.
266          */
267         local_irq_enable();
268         calibrate_delay();
269         local_irq_disable();
270         pr_debug("Stack at about %p\n", &cpuid);
271
272         /*
273          * Save our processor parameters
274          */
275         smp_store_cpu_info(cpuid);
276
277         /*
278          * Allow the master to continue.
279          */
280         cpu_set(cpuid, cpu_callin_map);
281 }
282
283 /*
284  * Activate a secondary processor.
285  */
286 static void __cpuinit start_secondary(void *unused)
287 {
288         /*
289          * Don't put *anything* before cpu_init(), SMP booting is too
290          * fragile that we want to limit the things done here to the
291          * most necessary things.
292          */
293 #ifdef CONFIG_VMI
294         vmi_bringup();
295 #endif
296         cpu_init();
297         preempt_disable();
298         smp_callin();
299
300         /* otherwise gcc will move up smp_processor_id before the cpu_init */
301         barrier();
302         /*
303          * Check TSC synchronization with the BP:
304          */
305         check_tsc_sync_target();
306
307         if (nmi_watchdog == NMI_IO_APIC) {
308                 disable_8259A_irq(0);
309                 enable_NMI_through_LVT0();
310                 enable_8259A_irq(0);
311         }
312
313 #ifdef CONFIG_X86_32
314         while (low_mappings)
315                 cpu_relax();
316         __flush_tlb_all();
317 #endif
318
319         /* This must be done before setting cpu_online_map */
320         set_cpu_sibling_map(raw_smp_processor_id());
321         wmb();
322
323         /*
324          * We need to hold call_lock, so there is no inconsistency
325          * between the time smp_call_function() determines number of
326          * IPI recipients, and the time when the determination is made
327          * for which cpus receive the IPI. Holding this
328          * lock helps us to not include this cpu in a currently in progress
329          * smp_call_function().
330          *
331          * We need to hold vector_lock so there the set of online cpus
332          * does not change while we are assigning vectors to cpus.  Holding
333          * this lock ensures we don't half assign or remove an irq from a cpu.
334          */
335         ipi_call_lock_irq();
336         lock_vector_lock();
337         __setup_vector_irq(smp_processor_id());
338         cpu_set(smp_processor_id(), cpu_online_map);
339         unlock_vector_lock();
340         ipi_call_unlock_irq();
341         per_cpu(cpu_state, smp_processor_id()) = CPU_ONLINE;
342
343         setup_secondary_clock();
344
345         wmb();
346         cpu_idle();
347 }
348
349 static void __cpuinit smp_apply_quirks(struct cpuinfo_x86 *c)
350 {
351         /*
352          * Mask B, Pentium, but not Pentium MMX
353          */
354         if (c->x86_vendor == X86_VENDOR_INTEL &&
355             c->x86 == 5 &&
356             c->x86_mask >= 1 && c->x86_mask <= 4 &&
357             c->x86_model <= 3)
358                 /*
359                  * Remember we have B step Pentia with bugs
360                  */
361                 smp_b_stepping = 1;
362
363         /*
364          * Certain Athlons might work (for various values of 'work') in SMP
365          * but they are not certified as MP capable.
366          */
367         if ((c->x86_vendor == X86_VENDOR_AMD) && (c->x86 == 6)) {
368
369                 if (num_possible_cpus() == 1)
370                         goto valid_k7;
371
372                 /* Athlon 660/661 is valid. */
373                 if ((c->x86_model == 6) && ((c->x86_mask == 0) ||
374                     (c->x86_mask == 1)))
375                         goto valid_k7;
376
377                 /* Duron 670 is valid */
378                 if ((c->x86_model == 7) && (c->x86_mask == 0))
379                         goto valid_k7;
380
381                 /*
382                  * Athlon 662, Duron 671, and Athlon >model 7 have capability
383                  * bit. It's worth noting that the A5 stepping (662) of some
384                  * Athlon XP's have the MP bit set.
385                  * See http://www.heise.de/newsticker/data/jow-18.10.01-000 for
386                  * more.
387                  */
388                 if (((c->x86_model == 6) && (c->x86_mask >= 2)) ||
389                     ((c->x86_model == 7) && (c->x86_mask >= 1)) ||
390                      (c->x86_model > 7))
391                         if (cpu_has_mp)
392                                 goto valid_k7;
393
394                 /* If we get here, not a certified SMP capable AMD system. */
395                 add_taint(TAINT_UNSAFE_SMP);
396         }
397
398 valid_k7:
399         ;
400 }
401
402 static void __cpuinit smp_checks(void)
403 {
404         if (smp_b_stepping)
405                 printk(KERN_WARNING "WARNING: SMP operation may be unreliable"
406                                     "with B stepping processors.\n");
407
408         /*
409          * Don't taint if we are running SMP kernel on a single non-MP
410          * approved Athlon
411          */
412         if (tainted & TAINT_UNSAFE_SMP) {
413                 if (num_online_cpus())
414                         printk(KERN_INFO "WARNING: This combination of AMD"
415                                 "processors is not suitable for SMP.\n");
416                 else
417                         tainted &= ~TAINT_UNSAFE_SMP;
418         }
419 }
420
421 /*
422  * The bootstrap kernel entry code has set these up. Save them for
423  * a given CPU
424  */
425
426 void __cpuinit smp_store_cpu_info(int id)
427 {
428         struct cpuinfo_x86 *c = &cpu_data(id);
429
430         *c = boot_cpu_data;
431         c->cpu_index = id;
432         if (id != 0)
433                 identify_secondary_cpu(c);
434         smp_apply_quirks(c);
435 }
436
437
438 void __cpuinit set_cpu_sibling_map(int cpu)
439 {
440         int i;
441         struct cpuinfo_x86 *c = &cpu_data(cpu);
442
443         cpu_set(cpu, cpu_sibling_setup_map);
444
445         if (smp_num_siblings > 1) {
446                 for_each_cpu_mask_nr(i, cpu_sibling_setup_map) {
447                         if (c->phys_proc_id == cpu_data(i).phys_proc_id &&
448                             c->cpu_core_id == cpu_data(i).cpu_core_id) {
449                                 cpu_set(i, per_cpu(cpu_sibling_map, cpu));
450                                 cpu_set(cpu, per_cpu(cpu_sibling_map, i));
451                                 cpu_set(i, per_cpu(cpu_core_map, cpu));
452                                 cpu_set(cpu, per_cpu(cpu_core_map, i));
453                                 cpu_set(i, c->llc_shared_map);
454                                 cpu_set(cpu, cpu_data(i).llc_shared_map);
455                         }
456                 }
457         } else {
458                 cpu_set(cpu, per_cpu(cpu_sibling_map, cpu));
459         }
460
461         cpu_set(cpu, c->llc_shared_map);
462
463         if (current_cpu_data.x86_max_cores == 1) {
464                 per_cpu(cpu_core_map, cpu) = per_cpu(cpu_sibling_map, cpu);
465                 c->booted_cores = 1;
466                 return;
467         }
468
469         for_each_cpu_mask_nr(i, cpu_sibling_setup_map) {
470                 if (per_cpu(cpu_llc_id, cpu) != BAD_APICID &&
471                     per_cpu(cpu_llc_id, cpu) == per_cpu(cpu_llc_id, i)) {
472                         cpu_set(i, c->llc_shared_map);
473                         cpu_set(cpu, cpu_data(i).llc_shared_map);
474                 }
475                 if (c->phys_proc_id == cpu_data(i).phys_proc_id) {
476                         cpu_set(i, per_cpu(cpu_core_map, cpu));
477                         cpu_set(cpu, per_cpu(cpu_core_map, i));
478                         /*
479                          *  Does this new cpu bringup a new core?
480                          */
481                         if (cpus_weight(per_cpu(cpu_sibling_map, cpu)) == 1) {
482                                 /*
483                                  * for each core in package, increment
484                                  * the booted_cores for this new cpu
485                                  */
486                                 if (first_cpu(per_cpu(cpu_sibling_map, i)) == i)
487                                         c->booted_cores++;
488                                 /*
489                                  * increment the core count for all
490                                  * the other cpus in this package
491                                  */
492                                 if (i != cpu)
493                                         cpu_data(i).booted_cores++;
494                         } else if (i != cpu && !c->booted_cores)
495                                 c->booted_cores = cpu_data(i).booted_cores;
496                 }
497         }
498 }
499
500 /* maps the cpu to the sched domain representing multi-core */
501 cpumask_t cpu_coregroup_map(int cpu)
502 {
503         struct cpuinfo_x86 *c = &cpu_data(cpu);
504         /*
505          * For perf, we return last level cache shared map.
506          * And for power savings, we return cpu_core_map
507          */
508         if (sched_mc_power_savings || sched_smt_power_savings)
509                 return per_cpu(cpu_core_map, cpu);
510         else
511                 return c->llc_shared_map;
512 }
513
514 static void impress_friends(void)
515 {
516         int cpu;
517         unsigned long bogosum = 0;
518         /*
519          * Allow the user to impress friends.
520          */
521         pr_debug("Before bogomips.\n");
522         for_each_possible_cpu(cpu)
523                 if (cpu_isset(cpu, cpu_callout_map))
524                         bogosum += cpu_data(cpu).loops_per_jiffy;
525         printk(KERN_INFO
526                 "Total of %d processors activated (%lu.%02lu BogoMIPS).\n",
527                 num_online_cpus(),
528                 bogosum/(500000/HZ),
529                 (bogosum/(5000/HZ))%100);
530
531         pr_debug("Before bogocount - setting activated=1.\n");
532 }
533
534 static inline void __inquire_remote_apic(int apicid)
535 {
536         unsigned i, regs[] = { APIC_ID >> 4, APIC_LVR >> 4, APIC_SPIV >> 4 };
537         char *names[] = { "ID", "VERSION", "SPIV" };
538         int timeout;
539         u32 status;
540
541         printk(KERN_INFO "Inquiring remote APIC #%d...\n", apicid);
542
543         for (i = 0; i < ARRAY_SIZE(regs); i++) {
544                 printk(KERN_INFO "... APIC #%d %s: ", apicid, names[i]);
545
546                 /*
547                  * Wait for idle.
548                  */
549                 status = safe_apic_wait_icr_idle();
550                 if (status)
551                         printk(KERN_CONT
552                                "a previous APIC delivery may have failed\n");
553
554                 apic_icr_write(APIC_DM_REMRD | regs[i], apicid);
555
556                 timeout = 0;
557                 do {
558                         udelay(100);
559                         status = apic_read(APIC_ICR) & APIC_ICR_RR_MASK;
560                 } while (status == APIC_ICR_RR_INPROG && timeout++ < 1000);
561
562                 switch (status) {
563                 case APIC_ICR_RR_VALID:
564                         status = apic_read(APIC_RRR);
565                         printk(KERN_CONT "%08x\n", status);
566                         break;
567                 default:
568                         printk(KERN_CONT "failed\n");
569                 }
570         }
571 }
572
573 #ifdef WAKE_SECONDARY_VIA_NMI
574 /*
575  * Poke the other CPU in the eye via NMI to wake it up. Remember that the normal
576  * INIT, INIT, STARTUP sequence will reset the chip hard for us, and this
577  * won't ... remember to clear down the APIC, etc later.
578  */
579 static int __devinit
580 wakeup_secondary_cpu(int logical_apicid, unsigned long start_eip)
581 {
582         unsigned long send_status, accept_status = 0;
583         int maxlvt;
584
585         /* Target chip */
586         /* Boot on the stack */
587         /* Kick the second */
588         apic_icr_write(APIC_DM_NMI | APIC_DEST_LOGICAL, logical_apicid);
589
590         pr_debug("Waiting for send to finish...\n");
591         send_status = safe_apic_wait_icr_idle();
592
593         /*
594          * Give the other CPU some time to accept the IPI.
595          */
596         udelay(200);
597         maxlvt = lapic_get_maxlvt();
598         if (maxlvt > 3)                 /* Due to the Pentium erratum 3AP.  */
599                 apic_write(APIC_ESR, 0);
600         accept_status = (apic_read(APIC_ESR) & 0xEF);
601         pr_debug("NMI sent.\n");
602
603         if (send_status)
604                 printk(KERN_ERR "APIC never delivered???\n");
605         if (accept_status)
606                 printk(KERN_ERR "APIC delivery error (%lx).\n", accept_status);
607
608         return (send_status | accept_status);
609 }
610 #endif  /* WAKE_SECONDARY_VIA_NMI */
611
612 #ifdef WAKE_SECONDARY_VIA_INIT
613 static int __devinit
614 wakeup_secondary_cpu(int phys_apicid, unsigned long start_eip)
615 {
616         unsigned long send_status, accept_status = 0;
617         int maxlvt, num_starts, j;
618
619         if (get_uv_system_type() == UV_NON_UNIQUE_APIC) {
620                 send_status = uv_wakeup_secondary(phys_apicid, start_eip);
621                 atomic_set(&init_deasserted, 1);
622                 return send_status;
623         }
624
625         maxlvt = lapic_get_maxlvt();
626
627         /*
628          * Be paranoid about clearing APIC errors.
629          */
630         if (APIC_INTEGRATED(apic_version[phys_apicid])) {
631                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP.  */
632                         apic_write(APIC_ESR, 0);
633                 apic_read(APIC_ESR);
634         }
635
636         pr_debug("Asserting INIT.\n");
637
638         /*
639          * Turn INIT on target chip
640          */
641         /*
642          * Send IPI
643          */
644         apic_icr_write(APIC_INT_LEVELTRIG | APIC_INT_ASSERT | APIC_DM_INIT,
645                        phys_apicid);
646
647         pr_debug("Waiting for send to finish...\n");
648         send_status = safe_apic_wait_icr_idle();
649
650         mdelay(10);
651
652         pr_debug("Deasserting INIT.\n");
653
654         /* Target chip */
655         /* Send IPI */
656         apic_icr_write(APIC_INT_LEVELTRIG | APIC_DM_INIT, phys_apicid);
657
658         pr_debug("Waiting for send to finish...\n");
659         send_status = safe_apic_wait_icr_idle();
660
661         mb();
662         atomic_set(&init_deasserted, 1);
663
664         /*
665          * Should we send STARTUP IPIs ?
666          *
667          * Determine this based on the APIC version.
668          * If we don't have an integrated APIC, don't send the STARTUP IPIs.
669          */
670         if (APIC_INTEGRATED(apic_version[phys_apicid]))
671                 num_starts = 2;
672         else
673                 num_starts = 0;
674
675         /*
676          * Paravirt / VMI wants a startup IPI hook here to set up the
677          * target processor state.
678          */
679         startup_ipi_hook(phys_apicid, (unsigned long) start_secondary,
680                          (unsigned long)stack_start.sp);
681
682         /*
683          * Run STARTUP IPI loop.
684          */
685         pr_debug("#startup loops: %d.\n", num_starts);
686
687         for (j = 1; j <= num_starts; j++) {
688                 pr_debug("Sending STARTUP #%d.\n", j);
689                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP.  */
690                         apic_write(APIC_ESR, 0);
691                 apic_read(APIC_ESR);
692                 pr_debug("After apic_write.\n");
693
694                 /*
695                  * STARTUP IPI
696                  */
697
698                 /* Target chip */
699                 /* Boot on the stack */
700                 /* Kick the second */
701                 apic_icr_write(APIC_DM_STARTUP | (start_eip >> 12),
702                                phys_apicid);
703
704                 /*
705                  * Give the other CPU some time to accept the IPI.
706                  */
707                 udelay(300);
708
709                 pr_debug("Startup point 1.\n");
710
711                 pr_debug("Waiting for send to finish...\n");
712                 send_status = safe_apic_wait_icr_idle();
713
714                 /*
715                  * Give the other CPU some time to accept the IPI.
716                  */
717                 udelay(200);
718                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP.  */
719                         apic_write(APIC_ESR, 0);
720                 accept_status = (apic_read(APIC_ESR) & 0xEF);
721                 if (send_status || accept_status)
722                         break;
723         }
724         pr_debug("After Startup.\n");
725
726         if (send_status)
727                 printk(KERN_ERR "APIC never delivered???\n");
728         if (accept_status)
729                 printk(KERN_ERR "APIC delivery error (%lx).\n", accept_status);
730
731         return (send_status | accept_status);
732 }
733 #endif  /* WAKE_SECONDARY_VIA_INIT */
734
735 struct create_idle {
736         struct work_struct work;
737         struct task_struct *idle;
738         struct completion done;
739         int cpu;
740 };
741
742 static void __cpuinit do_fork_idle(struct work_struct *work)
743 {
744         struct create_idle *c_idle =
745                 container_of(work, struct create_idle, work);
746
747         c_idle->idle = fork_idle(c_idle->cpu);
748         complete(&c_idle->done);
749 }
750
751 #ifdef CONFIG_X86_64
752 /*
753  * Allocate node local memory for the AP pda.
754  *
755  * Must be called after the _cpu_pda pointer table is initialized.
756  */
757 int __cpuinit get_local_pda(int cpu)
758 {
759         struct x8664_pda *oldpda, *newpda;
760         unsigned long size = sizeof(struct x8664_pda);
761         int node = cpu_to_node(cpu);
762
763         if (cpu_pda(cpu) && !cpu_pda(cpu)->in_bootmem)
764                 return 0;
765
766         oldpda = cpu_pda(cpu);
767         newpda = kmalloc_node(size, GFP_ATOMIC, node);
768         if (!newpda) {
769                 printk(KERN_ERR "Could not allocate node local PDA "
770                         "for CPU %d on node %d\n", cpu, node);
771
772                 if (oldpda)
773                         return 0;       /* have a usable pda */
774                 else
775                         return -1;
776         }
777
778         if (oldpda) {
779                 memcpy(newpda, oldpda, size);
780                 if (!after_bootmem)
781                         free_bootmem((unsigned long)oldpda, size);
782         }
783
784         newpda->in_bootmem = 0;
785         cpu_pda(cpu) = newpda;
786         return 0;
787 }
788 #endif /* CONFIG_X86_64 */
789
790 static int __cpuinit do_boot_cpu(int apicid, int cpu)
791 /*
792  * NOTE - on most systems this is a PHYSICAL apic ID, but on multiquad
793  * (ie clustered apic addressing mode), this is a LOGICAL apic ID.
794  * Returns zero if CPU booted OK, else error code from wakeup_secondary_cpu.
795  */
796 {
797         unsigned long boot_error = 0;
798         int timeout;
799         unsigned long start_ip;
800         unsigned short nmi_high = 0, nmi_low = 0;
801         struct create_idle c_idle = {
802                 .cpu = cpu,
803                 .done = COMPLETION_INITIALIZER_ONSTACK(c_idle.done),
804         };
805         INIT_WORK(&c_idle.work, do_fork_idle);
806
807 #ifdef CONFIG_X86_64
808         /* Allocate node local memory for AP pdas */
809         if (cpu > 0) {
810                 boot_error = get_local_pda(cpu);
811                 if (boot_error)
812                         goto restore_state;
813                         /* if can't get pda memory, can't start cpu */
814         }
815 #endif
816
817         alternatives_smp_switch(1);
818
819         c_idle.idle = get_idle_for_cpu(cpu);
820
821         /*
822          * We can't use kernel_thread since we must avoid to
823          * reschedule the child.
824          */
825         if (c_idle.idle) {
826                 c_idle.idle->thread.sp = (unsigned long) (((struct pt_regs *)
827                         (THREAD_SIZE +  task_stack_page(c_idle.idle))) - 1);
828                 init_idle(c_idle.idle, cpu);
829                 goto do_rest;
830         }
831
832         if (!keventd_up() || current_is_keventd())
833                 c_idle.work.func(&c_idle.work);
834         else {
835                 schedule_work(&c_idle.work);
836                 wait_for_completion(&c_idle.done);
837         }
838
839         if (IS_ERR(c_idle.idle)) {
840                 printk("failed fork for CPU %d\n", cpu);
841                 return PTR_ERR(c_idle.idle);
842         }
843
844         set_idle_for_cpu(cpu, c_idle.idle);
845 do_rest:
846 #ifdef CONFIG_X86_32
847         per_cpu(current_task, cpu) = c_idle.idle;
848         init_gdt(cpu);
849         /* Stack for startup_32 can be just as for start_secondary onwards */
850         irq_ctx_init(cpu);
851 #else
852         cpu_pda(cpu)->pcurrent = c_idle.idle;
853         clear_tsk_thread_flag(c_idle.idle, TIF_FORK);
854 #endif
855         early_gdt_descr.address = (unsigned long)get_cpu_gdt_table(cpu);
856         initial_code = (unsigned long)start_secondary;
857         stack_start.sp = (void *) c_idle.idle->thread.sp;
858
859         /* start_ip had better be page-aligned! */
860         start_ip = setup_trampoline();
861
862         /* So we see what's up   */
863         printk(KERN_INFO "Booting processor %d/%d ip %lx\n",
864                           cpu, apicid, start_ip);
865
866         /*
867          * This grunge runs the startup process for
868          * the targeted processor.
869          */
870
871         atomic_set(&init_deasserted, 0);
872
873         if (get_uv_system_type() != UV_NON_UNIQUE_APIC) {
874
875                 pr_debug("Setting warm reset code and vector.\n");
876
877                 store_NMI_vector(&nmi_high, &nmi_low);
878
879                 smpboot_setup_warm_reset_vector(start_ip);
880                 /*
881                  * Be paranoid about clearing APIC errors.
882                 */
883                 apic_write(APIC_ESR, 0);
884                 apic_read(APIC_ESR);
885         }
886
887         /*
888          * Starting actual IPI sequence...
889          */
890         boot_error = wakeup_secondary_cpu(apicid, start_ip);
891
892         if (!boot_error) {
893                 /*
894                  * allow APs to start initializing.
895                  */
896                 pr_debug("Before Callout %d.\n", cpu);
897                 cpu_set(cpu, cpu_callout_map);
898                 pr_debug("After Callout %d.\n", cpu);
899
900                 /*
901                  * Wait 5s total for a response
902                  */
903                 for (timeout = 0; timeout < 50000; timeout++) {
904                         if (cpu_isset(cpu, cpu_callin_map))
905                                 break;  /* It has booted */
906                         udelay(100);
907                 }
908
909                 if (cpu_isset(cpu, cpu_callin_map)) {
910                         /* number CPUs logically, starting from 1 (BSP is 0) */
911                         pr_debug("OK.\n");
912                         printk(KERN_INFO "CPU%d: ", cpu);
913                         print_cpu_info(&cpu_data(cpu));
914                         pr_debug("CPU has booted.\n");
915                 } else {
916                         boot_error = 1;
917                         if (*((volatile unsigned char *)trampoline_base)
918                                         == 0xA5)
919                                 /* trampoline started but...? */
920                                 printk(KERN_ERR "Stuck ??\n");
921                         else
922                                 /* trampoline code not run */
923                                 printk(KERN_ERR "Not responding.\n");
924                         if (get_uv_system_type() != UV_NON_UNIQUE_APIC)
925                                 inquire_remote_apic(apicid);
926                 }
927         }
928 #ifdef CONFIG_X86_64
929 restore_state:
930 #endif
931         if (boot_error) {
932                 /* Try to put things back the way they were before ... */
933                 numa_remove_cpu(cpu); /* was set by numa_add_cpu */
934                 cpu_clear(cpu, cpu_callout_map); /* was set by do_boot_cpu() */
935                 cpu_clear(cpu, cpu_initialized); /* was set by cpu_init() */
936                 cpu_clear(cpu, cpu_present_map);
937                 per_cpu(x86_cpu_to_apicid, cpu) = BAD_APICID;
938         }
939
940         /* mark "stuck" area as not stuck */
941         *((volatile unsigned long *)trampoline_base) = 0;
942
943         /*
944          * Cleanup possible dangling ends...
945          */
946         smpboot_restore_warm_reset_vector();
947
948         return boot_error;
949 }
950
951 int __cpuinit native_cpu_up(unsigned int cpu)
952 {
953         int apicid = cpu_present_to_apicid(cpu);
954         unsigned long flags;
955         int err;
956
957         WARN_ON(irqs_disabled());
958
959         pr_debug("++++++++++++++++++++=_---CPU UP  %u\n", cpu);
960
961         if (apicid == BAD_APICID || apicid == boot_cpu_physical_apicid ||
962             !physid_isset(apicid, phys_cpu_present_map)) {
963                 printk(KERN_ERR "%s: bad cpu %d\n", __func__, cpu);
964                 return -EINVAL;
965         }
966
967         /*
968          * Already booted CPU?
969          */
970         if (cpu_isset(cpu, cpu_callin_map)) {
971                 pr_debug("do_boot_cpu %d Already started\n", cpu);
972                 return -ENOSYS;
973         }
974
975         /*
976          * Save current MTRR state in case it was changed since early boot
977          * (e.g. by the ACPI SMI) to initialize new CPUs with MTRRs in sync:
978          */
979         mtrr_save_state();
980
981         per_cpu(cpu_state, cpu) = CPU_UP_PREPARE;
982
983 #ifdef CONFIG_X86_32
984         /* init low mem mapping */
985         clone_pgd_range(swapper_pg_dir, swapper_pg_dir + KERNEL_PGD_BOUNDARY,
986                 min_t(unsigned long, KERNEL_PGD_PTRS, KERNEL_PGD_BOUNDARY));
987         flush_tlb_all();
988         low_mappings = 1;
989
990 #ifdef CONFIG_X86_PC
991         if (def_to_bigsmp && apicid > 8) {
992                 printk(KERN_WARNING
993                         "More than 8 CPUs detected - skipping them.\n"
994                         "Use CONFIG_X86_GENERICARCH and CONFIG_X86_BIGSMP.\n");
995                 err = -1;
996         } else
997                 err = do_boot_cpu(apicid, cpu);
998 #else
999         err = do_boot_cpu(apicid, cpu);
1000 #endif
1001
1002         zap_low_mappings();
1003         low_mappings = 0;
1004 #else
1005         err = do_boot_cpu(apicid, cpu);
1006 #endif
1007         if (err) {
1008                 pr_debug("do_boot_cpu failed %d\n", err);
1009                 return -EIO;
1010         }
1011
1012         /*
1013          * Check TSC synchronization with the AP (keep irqs disabled
1014          * while doing so):
1015          */
1016         local_irq_save(flags);
1017         check_tsc_sync_source(cpu);
1018         local_irq_restore(flags);
1019
1020         while (!cpu_online(cpu)) {
1021                 cpu_relax();
1022                 touch_nmi_watchdog();
1023         }
1024
1025         return 0;
1026 }
1027
1028 /*
1029  * Fall back to non SMP mode after errors.
1030  *
1031  * RED-PEN audit/test this more. I bet there is more state messed up here.
1032  */
1033 static __init void disable_smp(void)
1034 {
1035         cpu_present_map = cpumask_of_cpu(0);
1036         cpu_possible_map = cpumask_of_cpu(0);
1037         smpboot_clear_io_apic_irqs();
1038
1039         if (smp_found_config)
1040                 physid_set_mask_of_physid(boot_cpu_physical_apicid, &phys_cpu_present_map);
1041         else
1042                 physid_set_mask_of_physid(0, &phys_cpu_present_map);
1043         map_cpu_to_logical_apicid();
1044         cpu_set(0, per_cpu(cpu_sibling_map, 0));
1045         cpu_set(0, per_cpu(cpu_core_map, 0));
1046 }
1047
1048 /*
1049  * Various sanity checks.
1050  */
1051 static int __init smp_sanity_check(unsigned max_cpus)
1052 {
1053         preempt_disable();
1054         if (!physid_isset(hard_smp_processor_id(), phys_cpu_present_map)) {
1055                 printk(KERN_WARNING "weird, boot CPU (#%d) not listed"
1056                                     "by the BIOS.\n", hard_smp_processor_id());
1057                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1058         }
1059
1060         /*
1061          * If we couldn't find an SMP configuration at boot time,
1062          * get out of here now!
1063          */
1064         if (!smp_found_config && !acpi_lapic) {
1065                 preempt_enable();
1066                 printk(KERN_NOTICE "SMP motherboard not detected.\n");
1067                 disable_smp();
1068                 if (APIC_init_uniprocessor())
1069                         printk(KERN_NOTICE "Local APIC not detected."
1070                                            " Using dummy APIC emulation.\n");
1071                 return -1;
1072         }
1073
1074         /*
1075          * Should not be necessary because the MP table should list the boot
1076          * CPU too, but we do it for the sake of robustness anyway.
1077          */
1078         if (!check_phys_apicid_present(boot_cpu_physical_apicid)) {
1079                 printk(KERN_NOTICE
1080                         "weird, boot CPU (#%d) not listed by the BIOS.\n",
1081                         boot_cpu_physical_apicid);
1082                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1083         }
1084         preempt_enable();
1085
1086         /*
1087          * If we couldn't find a local APIC, then get out of here now!
1088          */
1089         if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid]) &&
1090             !cpu_has_apic) {
1091                 printk(KERN_ERR "BIOS bug, local APIC #%d not detected!...\n",
1092                         boot_cpu_physical_apicid);
1093                 printk(KERN_ERR "... forcing use of dummy APIC emulation."
1094                                 "(tell your hw vendor)\n");
1095                 smpboot_clear_io_apic();
1096                 return -1;
1097         }
1098
1099         verify_local_APIC();
1100
1101         /*
1102          * If SMP should be disabled, then really disable it!
1103          */
1104         if (!max_cpus) {
1105                 printk(KERN_INFO "SMP mode deactivated.\n");
1106                 smpboot_clear_io_apic();
1107
1108                 localise_nmi_watchdog();
1109
1110                 connect_bsp_APIC();
1111                 setup_local_APIC();
1112                 end_local_APIC_setup();
1113                 return -1;
1114         }
1115
1116         return 0;
1117 }
1118
1119 static void __init smp_cpu_index_default(void)
1120 {
1121         int i;
1122         struct cpuinfo_x86 *c;
1123
1124         for_each_possible_cpu(i) {
1125                 c = &cpu_data(i);
1126                 /* mark all to hotplug */
1127                 c->cpu_index = NR_CPUS;
1128         }
1129 }
1130
1131 /*
1132  * Prepare for SMP bootup.  The MP table or ACPI has been read
1133  * earlier.  Just do some sanity checking here and enable APIC mode.
1134  */
1135 void __init native_smp_prepare_cpus(unsigned int max_cpus)
1136 {
1137         preempt_disable();
1138         smp_cpu_index_default();
1139         current_cpu_data = boot_cpu_data;
1140         cpu_callin_map = cpumask_of_cpu(0);
1141         mb();
1142         /*
1143          * Setup boot CPU information
1144          */
1145         smp_store_cpu_info(0); /* Final full version of the data */
1146 #ifdef CONFIG_X86_32
1147         boot_cpu_logical_apicid = logical_smp_processor_id();
1148 #endif
1149         current_thread_info()->cpu = 0;  /* needed? */
1150         set_cpu_sibling_map(0);
1151
1152 #ifdef CONFIG_X86_64
1153         enable_IR_x2apic();
1154         setup_apic_routing();
1155 #endif
1156
1157         if (smp_sanity_check(max_cpus) < 0) {
1158                 printk(KERN_INFO "SMP disabled\n");
1159                 disable_smp();
1160                 goto out;
1161         }
1162
1163         preempt_disable();
1164         if (read_apic_id() != boot_cpu_physical_apicid) {
1165                 panic("Boot APIC ID in local APIC unexpected (%d vs %d)",
1166                      read_apic_id(), boot_cpu_physical_apicid);
1167                 /* Or can we switch back to PIC here? */
1168         }
1169         preempt_enable();
1170
1171         connect_bsp_APIC();
1172
1173         /*
1174          * Switch from PIC to APIC mode.
1175          */
1176         setup_local_APIC();
1177
1178 #ifdef CONFIG_X86_64
1179         /*
1180          * Enable IO APIC before setting up error vector
1181          */
1182         if (!skip_ioapic_setup && nr_ioapics)
1183                 enable_IO_APIC();
1184 #endif
1185         end_local_APIC_setup();
1186
1187         map_cpu_to_logical_apicid();
1188
1189         setup_portio_remap();
1190
1191         smpboot_setup_io_apic();
1192         /*
1193          * Set up local APIC timer on boot CPU.
1194          */
1195
1196         printk(KERN_INFO "CPU%d: ", 0);
1197         print_cpu_info(&cpu_data(0));
1198         setup_boot_clock();
1199 out:
1200         preempt_enable();
1201 }
1202 /*
1203  * Early setup to make printk work.
1204  */
1205 void __init native_smp_prepare_boot_cpu(void)
1206 {
1207         int me = smp_processor_id();
1208 #ifdef CONFIG_X86_32
1209         init_gdt(me);
1210 #endif
1211         switch_to_new_gdt();
1212         /* already set me in cpu_online_map in boot_cpu_init() */
1213         cpu_set(me, cpu_callout_map);
1214         per_cpu(cpu_state, me) = CPU_ONLINE;
1215 }
1216
1217 void __init native_smp_cpus_done(unsigned int max_cpus)
1218 {
1219         pr_debug("Boot done.\n");
1220
1221         impress_friends();
1222         smp_checks();
1223 #ifdef CONFIG_X86_IO_APIC
1224         setup_ioapic_dest();
1225 #endif
1226         check_nmi_watchdog();
1227 }
1228
1229 #ifdef CONFIG_HOTPLUG_CPU
1230
1231 static void remove_siblinginfo(int cpu)
1232 {
1233         int sibling;
1234         struct cpuinfo_x86 *c = &cpu_data(cpu);
1235
1236         for_each_cpu_mask_nr(sibling, per_cpu(cpu_core_map, cpu)) {
1237                 cpu_clear(cpu, per_cpu(cpu_core_map, sibling));
1238                 /*/
1239                  * last thread sibling in this cpu core going down
1240                  */
1241                 if (cpus_weight(per_cpu(cpu_sibling_map, cpu)) == 1)
1242                         cpu_data(sibling).booted_cores--;
1243         }
1244
1245         for_each_cpu_mask_nr(sibling, per_cpu(cpu_sibling_map, cpu))
1246                 cpu_clear(cpu, per_cpu(cpu_sibling_map, sibling));
1247         cpus_clear(per_cpu(cpu_sibling_map, cpu));
1248         cpus_clear(per_cpu(cpu_core_map, cpu));
1249         c->phys_proc_id = 0;
1250         c->cpu_core_id = 0;
1251         cpu_clear(cpu, cpu_sibling_setup_map);
1252 }
1253
1254 static int additional_cpus __initdata = -1;
1255
1256 static __init int setup_additional_cpus(char *s)
1257 {
1258         return s && get_option(&s, &additional_cpus) ? 0 : -EINVAL;
1259 }
1260 early_param("additional_cpus", setup_additional_cpus);
1261
1262 /*
1263  * cpu_possible_map should be static, it cannot change as cpu's
1264  * are onlined, or offlined. The reason is per-cpu data-structures
1265  * are allocated by some modules at init time, and dont expect to
1266  * do this dynamically on cpu arrival/departure.
1267  * cpu_present_map on the other hand can change dynamically.
1268  * In case when cpu_hotplug is not compiled, then we resort to current
1269  * behaviour, which is cpu_possible == cpu_present.
1270  * - Ashok Raj
1271  *
1272  * Three ways to find out the number of additional hotplug CPUs:
1273  * - If the BIOS specified disabled CPUs in ACPI/mptables use that.
1274  * - The user can overwrite it with additional_cpus=NUM
1275  * - Otherwise don't reserve additional CPUs.
1276  * We do this because additional CPUs waste a lot of memory.
1277  * -AK
1278  */
1279 __init void prefill_possible_map(void)
1280 {
1281         int i;
1282         int possible;
1283
1284         /* no processor from mptable or madt */
1285         if (!num_processors)
1286                 num_processors = 1;
1287
1288 #ifdef CONFIG_HOTPLUG_CPU
1289         if (additional_cpus == -1) {
1290                 if (disabled_cpus > 0)
1291                         additional_cpus = disabled_cpus;
1292                 else
1293                         additional_cpus = 0;
1294         }
1295 #else
1296         additional_cpus = 0;
1297 #endif
1298         possible = num_processors + additional_cpus;
1299         if (possible > NR_CPUS)
1300                 possible = NR_CPUS;
1301
1302         printk(KERN_INFO "SMP: Allowing %d CPUs, %d hotplug CPUs\n",
1303                 possible, max_t(int, possible - num_processors, 0));
1304
1305         for (i = 0; i < possible; i++)
1306                 cpu_set(i, cpu_possible_map);
1307
1308         nr_cpu_ids = possible;
1309 }
1310
1311 static void __ref remove_cpu_from_maps(int cpu)
1312 {
1313         cpu_clear(cpu, cpu_online_map);
1314         cpu_clear(cpu, cpu_callout_map);
1315         cpu_clear(cpu, cpu_callin_map);
1316         /* was set by cpu_init() */
1317         cpu_clear(cpu, cpu_initialized);
1318         numa_remove_cpu(cpu);
1319 }
1320
1321 int __cpu_disable(void)
1322 {
1323         int cpu = smp_processor_id();
1324
1325         /*
1326          * Perhaps use cpufreq to drop frequency, but that could go
1327          * into generic code.
1328          *
1329          * We won't take down the boot processor on i386 due to some
1330          * interrupts only being able to be serviced by the BSP.
1331          * Especially so if we're not using an IOAPIC   -zwane
1332          */
1333         if (cpu == 0)
1334                 return -EBUSY;
1335
1336         if (nmi_watchdog == NMI_LOCAL_APIC)
1337                 stop_apic_nmi_watchdog(NULL);
1338         clear_local_APIC();
1339
1340         /*
1341          * HACK:
1342          * Allow any queued timer interrupts to get serviced
1343          * This is only a temporary solution until we cleanup
1344          * fixup_irqs as we do for IA64.
1345          */
1346         local_irq_enable();
1347         mdelay(1);
1348
1349         local_irq_disable();
1350         remove_siblinginfo(cpu);
1351
1352         /* It's now safe to remove this processor from the online map */
1353         lock_vector_lock();
1354         remove_cpu_from_maps(cpu);
1355         unlock_vector_lock();
1356         fixup_irqs(cpu_online_map);
1357         return 0;
1358 }
1359
1360 void __cpu_die(unsigned int cpu)
1361 {
1362         /* We don't do anything here: idle task is faking death itself. */
1363         unsigned int i;
1364
1365         for (i = 0; i < 10; i++) {
1366                 /* They ack this in play_dead by setting CPU_DEAD */
1367                 if (per_cpu(cpu_state, cpu) == CPU_DEAD) {
1368                         printk(KERN_INFO "CPU %d is now offline\n", cpu);
1369                         if (1 == num_online_cpus())
1370                                 alternatives_smp_switch(0);
1371                         return;
1372                 }
1373                 msleep(100);
1374         }
1375         printk(KERN_ERR "CPU %u didn't die...\n", cpu);
1376 }
1377 #else /* ... !CONFIG_HOTPLUG_CPU */
1378 int __cpu_disable(void)
1379 {
1380         return -ENOSYS;
1381 }
1382
1383 void __cpu_die(unsigned int cpu)
1384 {
1385         /* We said "no" in __cpu_disable */
1386         BUG();
1387 }
1388 #endif
1389
1390 /*
1391  * If the BIOS enumerates physical processors before logical,
1392  * maxcpus=N at enumeration-time can be used to disable HT.
1393  */
1394 static int __init parse_maxcpus(char *arg)
1395 {
1396         extern unsigned int maxcpus;
1397
1398         if (arg)
1399                 maxcpus = simple_strtoul(arg, NULL, 0);
1400         return 0;
1401 }
1402 early_param("maxcpus", parse_maxcpus);