Merge with /pub/scm/linux/kernel/git/torvalds/linux-2.6.git
[sfrench/cifs-2.6.git] / arch / ppc / platforms / 85xx / mpc8540_ads.c
1 /*
2  * MPC8540ADS board specific routines
3  *
4  * Maintainer: Kumar Gala <galak@kernel.crashing.org>
5  *
6  * Copyright 2004 Freescale Semiconductor Inc.
7  *
8  * This program is free software; you can redistribute  it and/or modify it
9  * under  the terms of  the GNU General  Public License as published by the
10  * Free Software Foundation;  either version 2 of the  License, or (at your
11  * option) any later version.
12  */
13
14 #include <linux/config.h>
15 #include <linux/stddef.h>
16 #include <linux/kernel.h>
17 #include <linux/init.h>
18 #include <linux/errno.h>
19 #include <linux/reboot.h>
20 #include <linux/pci.h>
21 #include <linux/kdev_t.h>
22 #include <linux/major.h>
23 #include <linux/console.h>
24 #include <linux/delay.h>
25 #include <linux/seq_file.h>
26 #include <linux/root_dev.h>
27 #include <linux/serial.h>
28 #include <linux/tty.h>  /* for linux/serial_core.h */
29 #include <linux/serial_core.h>
30 #include <linux/initrd.h>
31 #include <linux/module.h>
32 #include <linux/fsl_devices.h>
33
34 #include <asm/system.h>
35 #include <asm/pgtable.h>
36 #include <asm/page.h>
37 #include <asm/atomic.h>
38 #include <asm/time.h>
39 #include <asm/io.h>
40 #include <asm/machdep.h>
41 #include <asm/open_pic.h>
42 #include <asm/bootinfo.h>
43 #include <asm/pci-bridge.h>
44 #include <asm/mpc85xx.h>
45 #include <asm/irq.h>
46 #include <asm/immap_85xx.h>
47 #include <asm/kgdb.h>
48 #include <asm/ppc_sys.h>
49 #include <mm/mmu_decl.h>
50
51 #include <syslib/ppc85xx_setup.h>
52
53 /* ************************************************************************
54  *
55  * Setup the architecture
56  *
57  */
58 static void __init
59 mpc8540ads_setup_arch(void)
60 {
61         bd_t *binfo = (bd_t *) __res;
62         unsigned int freq;
63         struct gianfar_platform_data *pdata;
64         struct gianfar_mdio_data *mdata;
65
66         /* get the core frequency */
67         freq = binfo->bi_intfreq;
68
69         if (ppc_md.progress)
70                 ppc_md.progress("mpc8540ads_setup_arch()", 0);
71
72         /* Set loops_per_jiffy to a half-way reasonable value,
73            for use until calibrate_delay gets called. */
74         loops_per_jiffy = freq / HZ;
75
76 #ifdef CONFIG_PCI
77         /* setup PCI host bridges */
78         mpc85xx_setup_hose();
79 #endif
80
81 #ifdef CONFIG_SERIAL_8250
82         mpc85xx_early_serial_map();
83 #endif
84
85 #ifdef CONFIG_SERIAL_TEXT_DEBUG
86         /* Invalidate the entry we stole earlier the serial ports
87          * should be properly mapped */
88         invalidate_tlbcam_entry(num_tlbcam_entries - 1);
89 #endif
90
91         /* setup the board related info for the MDIO bus */
92         mdata = (struct gianfar_mdio_data *) ppc_sys_get_pdata(MPC85xx_MDIO);
93
94         mdata->irq[0] = MPC85xx_IRQ_EXT5;
95         mdata->irq[1] = MPC85xx_IRQ_EXT5;
96         mdata->irq[2] = -1;
97         mdata->irq[3] = MPC85xx_IRQ_EXT5;
98         mdata->irq[31] = -1;
99
100         /* setup the board related information for the enet controllers */
101         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_TSEC1);
102         if (pdata) {
103                 pdata->board_flags = FSL_GIANFAR_BRD_HAS_PHY_INTR;
104                 pdata->bus_id = 0;
105                 pdata->phy_id = 0;
106                 memcpy(pdata->mac_addr, binfo->bi_enetaddr, 6);
107         }
108
109         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_TSEC2);
110         if (pdata) {
111                 pdata->board_flags = FSL_GIANFAR_BRD_HAS_PHY_INTR;
112                 pdata->bus_id = 0;
113                 pdata->phy_id = 1;
114                 memcpy(pdata->mac_addr, binfo->bi_enet1addr, 6);
115         }
116
117         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_FEC);
118         if (pdata) {
119                 pdata->board_flags = 0;
120                 pdata->bus_id = 0;
121                 pdata->phy_id = 3;
122                 memcpy(pdata->mac_addr, binfo->bi_enet2addr, 6);
123         }
124
125 #ifdef CONFIG_BLK_DEV_INITRD
126         if (initrd_start)
127                 ROOT_DEV = Root_RAM0;
128         else
129 #endif
130 #ifdef  CONFIG_ROOT_NFS
131                 ROOT_DEV = Root_NFS;
132 #else
133                 ROOT_DEV = Root_HDA1;
134 #endif
135 }
136
137 /* ************************************************************************ */
138 void __init
139 platform_init(unsigned long r3, unsigned long r4, unsigned long r5,
140               unsigned long r6, unsigned long r7)
141 {
142         /* parse_bootinfo must always be called first */
143         parse_bootinfo(find_bootinfo());
144
145         /*
146          * If we were passed in a board information, copy it into the
147          * residual data area.
148          */
149         if (r3) {
150                 memcpy((void *) __res, (void *) (r3 + KERNELBASE),
151                        sizeof (bd_t));
152         }
153 #ifdef CONFIG_SERIAL_TEXT_DEBUG
154         {
155                 bd_t *binfo = (bd_t *) __res;
156                 struct uart_port p;
157
158                 /* Use the last TLB entry to map CCSRBAR to allow access to DUART regs */
159                 settlbcam(num_tlbcam_entries - 1, binfo->bi_immr_base,
160                           binfo->bi_immr_base, MPC85xx_CCSRBAR_SIZE, _PAGE_IO, 0);
161
162                 memset(&p, 0, sizeof (p));
163                 p.iotype = UPIO_MEM;
164                 p.membase = (void *) binfo->bi_immr_base + MPC85xx_UART0_OFFSET;
165                 p.uartclk = binfo->bi_busfreq;
166
167                 gen550_init(0, &p);
168
169                 memset(&p, 0, sizeof (p));
170                 p.iotype = UPIO_MEM;
171                 p.membase = (void *) binfo->bi_immr_base + MPC85xx_UART1_OFFSET;
172                 p.uartclk = binfo->bi_busfreq;
173
174                 gen550_init(1, &p);
175         }
176 #endif
177
178 #if defined(CONFIG_BLK_DEV_INITRD)
179         /*
180          * If the init RAM disk has been configured in, and there's a valid
181          * starting address for it, set it up.
182          */
183         if (r4) {
184                 initrd_start = r4 + KERNELBASE;
185                 initrd_end = r5 + KERNELBASE;
186         }
187 #endif                          /* CONFIG_BLK_DEV_INITRD */
188
189         /* Copy the kernel command line arguments to a safe place. */
190
191         if (r6) {
192                 *(char *) (r7 + KERNELBASE) = 0;
193                 strcpy(cmd_line, (char *) (r6 + KERNELBASE));
194         }
195
196         identify_ppc_sys_by_id(mfspr(SPRN_SVR));
197
198         /* setup the PowerPC module struct */
199         ppc_md.setup_arch = mpc8540ads_setup_arch;
200         ppc_md.show_cpuinfo = mpc85xx_ads_show_cpuinfo;
201
202         ppc_md.init_IRQ = mpc85xx_ads_init_IRQ;
203         ppc_md.get_irq = openpic_get_irq;
204
205         ppc_md.restart = mpc85xx_restart;
206         ppc_md.power_off = mpc85xx_power_off;
207         ppc_md.halt = mpc85xx_halt;
208
209         ppc_md.find_end_of_memory = mpc85xx_find_end_of_memory;
210
211         ppc_md.time_init = NULL;
212         ppc_md.set_rtc_time = NULL;
213         ppc_md.get_rtc_time = NULL;
214         ppc_md.calibrate_decr = mpc85xx_calibrate_decr;
215
216 #if defined(CONFIG_SERIAL_8250) && defined(CONFIG_SERIAL_TEXT_DEBUG)
217         ppc_md.progress = gen550_progress;
218 #endif  /* CONFIG_SERIAL_8250 && CONFIG_SERIAL_TEXT_DEBUG */
219 #if defined(CONFIG_SERIAL_8250) && defined(CONFIG_KGDB)
220         ppc_md.early_serial_map = mpc85xx_early_serial_map;
221 #endif  /* CONFIG_SERIAL_8250 && CONFIG_KGDB */
222
223         if (ppc_md.progress)
224                 ppc_md.progress("mpc8540ads_init(): exit", 0);
225
226         return;
227 }