Merge branches 'release', 'acpi_pm_device_sleep_state' and 'battery' into release
[sfrench/cifs-2.6.git] / arch / powerpc / platforms / 8xx / m8xx_setup.c
1 /*
2  *  Copyright (C) 1995  Linus Torvalds
3  *  Adapted from 'alpha' version by Gary Thomas
4  *  Modified by Cort Dougan (cort@cs.nmt.edu)
5  *  Modified for MBX using prep/chrp/pmac functions by Dan (dmalek@jlc.net)
6  *  Further modified for generic 8xx by Dan.
7  */
8
9 /*
10  * bootup setup stuff..
11  */
12
13 #include <linux/kernel.h>
14 #include <linux/slab.h>
15 #include <linux/interrupt.h>
16 #include <linux/init.h>
17 #include <linux/time.h>
18 #include <linux/rtc.h>
19 #include <linux/fsl_devices.h>
20
21 #include <asm/io.h>
22 #include <asm/mpc8xx.h>
23 #include <asm/8xx_immap.h>
24 #include <asm/prom.h>
25 #include <asm/fs_pd.h>
26 #include <mm/mmu_decl.h>
27
28 #include <sysdev/mpc8xx_pic.h>
29
30 #include "mpc8xx.h"
31
32 struct mpc8xx_pcmcia_ops m8xx_pcmcia_ops;
33
34 extern int cpm_pic_init(void);
35 extern int cpm_get_irq(void);
36
37 /* A place holder for time base interrupts, if they are ever enabled. */
38 static irqreturn_t timebase_interrupt(int irq, void *dev)
39 {
40         printk ("timebase_interrupt()\n");
41
42         return IRQ_HANDLED;
43 }
44
45 static struct irqaction tbint_irqaction = {
46         .handler = timebase_interrupt,
47         .mask = CPU_MASK_NONE,
48         .name = "tbint",
49 };
50
51 /* per-board overridable init_internal_rtc() function. */
52 void __init __attribute__ ((weak))
53 init_internal_rtc(void)
54 {
55         sit8xx_t __iomem *sys_tmr = immr_map(im_sit);
56
57         /* Disable the RTC one second and alarm interrupts. */
58         clrbits16(&sys_tmr->sit_rtcsc, (RTCSC_SIE | RTCSC_ALE));
59
60         /* Enable the RTC */
61         setbits16(&sys_tmr->sit_rtcsc, (RTCSC_RTF | RTCSC_RTE));
62         immr_unmap(sys_tmr);
63 }
64
65 static int __init get_freq(char *name, unsigned long *val)
66 {
67         struct device_node *cpu;
68         const unsigned int *fp;
69         int found = 0;
70
71         /* The cpu node should have timebase and clock frequency properties */
72         cpu = of_find_node_by_type(NULL, "cpu");
73
74         if (cpu) {
75                 fp = of_get_property(cpu, name, NULL);
76                 if (fp) {
77                         found = 1;
78                         *val = *fp;
79                 }
80
81                 of_node_put(cpu);
82         }
83
84         return found;
85 }
86
87 /* The decrementer counts at the system (internal) clock frequency divided by
88  * sixteen, or external oscillator divided by four.  We force the processor
89  * to use system clock divided by sixteen.
90  */
91 void __init mpc8xx_calibrate_decr(void)
92 {
93         struct device_node *cpu;
94         cark8xx_t __iomem *clk_r1;
95         car8xx_t __iomem *clk_r2;
96         sitk8xx_t __iomem *sys_tmr1;
97         sit8xx_t __iomem *sys_tmr2;
98         int irq, virq;
99
100         clk_r1 = immr_map(im_clkrstk);
101
102         /* Unlock the SCCR. */
103         out_be32(&clk_r1->cark_sccrk, ~KAPWR_KEY);
104         out_be32(&clk_r1->cark_sccrk, KAPWR_KEY);
105         immr_unmap(clk_r1);
106
107         /* Force all 8xx processors to use divide by 16 processor clock. */
108         clk_r2 = immr_map(im_clkrst);
109         setbits32(&clk_r2->car_sccr, 0x02000000);
110         immr_unmap(clk_r2);
111
112         /* Processor frequency is MHz.
113          */
114         ppc_tb_freq = 50000000;
115         if (!get_freq("bus-frequency", &ppc_tb_freq)) {
116                 printk(KERN_ERR "WARNING: Estimating decrementer frequency "
117                                 "(not found)\n");
118         }
119         ppc_tb_freq /= 16;
120         ppc_proc_freq = 50000000;
121         if (!get_freq("clock-frequency", &ppc_proc_freq))
122                 printk(KERN_ERR "WARNING: Estimating processor frequency "
123                                 "(not found)\n");
124
125         printk("Decrementer Frequency = 0x%lx\n", ppc_tb_freq);
126
127         /* Perform some more timer/timebase initialization.  This used
128          * to be done elsewhere, but other changes caused it to get
129          * called more than once....that is a bad thing.
130          *
131          * First, unlock all of the registers we are going to modify.
132          * To protect them from corruption during power down, registers
133          * that are maintained by keep alive power are "locked".  To
134          * modify these registers we have to write the key value to
135          * the key location associated with the register.
136          * Some boards power up with these unlocked, while others
137          * are locked.  Writing anything (including the unlock code?)
138          * to the unlocked registers will lock them again.  So, here
139          * we guarantee the registers are locked, then we unlock them
140          * for our use.
141          */
142         sys_tmr1 = immr_map(im_sitk);
143         out_be32(&sys_tmr1->sitk_tbscrk, ~KAPWR_KEY);
144         out_be32(&sys_tmr1->sitk_rtcsck, ~KAPWR_KEY);
145         out_be32(&sys_tmr1->sitk_tbk, ~KAPWR_KEY);
146         out_be32(&sys_tmr1->sitk_tbscrk, KAPWR_KEY);
147         out_be32(&sys_tmr1->sitk_rtcsck, KAPWR_KEY);
148         out_be32(&sys_tmr1->sitk_tbk, KAPWR_KEY);
149         immr_unmap(sys_tmr1);
150
151         init_internal_rtc();
152
153         /* Enabling the decrementer also enables the timebase interrupts
154          * (or from the other point of view, to get decrementer interrupts
155          * we have to enable the timebase).  The decrementer interrupt
156          * is wired into the vector table, nothing to do here for that.
157          */
158         cpu = of_find_node_by_type(NULL, "cpu");
159         virq= irq_of_parse_and_map(cpu, 0);
160         irq = irq_map[virq].hwirq;
161
162         sys_tmr2 = immr_map(im_sit);
163         out_be16(&sys_tmr2->sit_tbscr, ((1 << (7 - (irq/2))) << 8) |
164                                         (TBSCR_TBF | TBSCR_TBE));
165         immr_unmap(sys_tmr2);
166
167         if (setup_irq(virq, &tbint_irqaction))
168                 panic("Could not allocate timer IRQ!");
169 }
170
171 /* The RTC on the MPC8xx is an internal register.
172  * We want to protect this during power down, so we need to unlock,
173  * modify, and re-lock.
174  */
175
176 int mpc8xx_set_rtc_time(struct rtc_time *tm)
177 {
178         sitk8xx_t __iomem *sys_tmr1;
179         sit8xx_t __iomem *sys_tmr2;
180         int time;
181
182         sys_tmr1 = immr_map(im_sitk);
183         sys_tmr2 = immr_map(im_sit);
184         time = mktime(tm->tm_year+1900, tm->tm_mon+1, tm->tm_mday,
185                       tm->tm_hour, tm->tm_min, tm->tm_sec);
186
187         out_be32(&sys_tmr1->sitk_rtck, KAPWR_KEY);
188         out_be32(&sys_tmr2->sit_rtc, time);
189         out_be32(&sys_tmr1->sitk_rtck, ~KAPWR_KEY);
190
191         immr_unmap(sys_tmr2);
192         immr_unmap(sys_tmr1);
193         return 0;
194 }
195
196 void mpc8xx_get_rtc_time(struct rtc_time *tm)
197 {
198         unsigned long data;
199         sit8xx_t __iomem *sys_tmr = immr_map(im_sit);
200
201         /* Get time from the RTC. */
202         data = in_be32(&sys_tmr->sit_rtc);
203         to_tm(data, tm);
204         tm->tm_year -= 1900;
205         tm->tm_mon -= 1;
206         immr_unmap(sys_tmr);
207         return;
208 }
209
210 void mpc8xx_restart(char *cmd)
211 {
212         car8xx_t __iomem *clk_r = immr_map(im_clkrst);
213
214
215         local_irq_disable();
216
217         setbits32(&clk_r->car_plprcr, 0x00000080);
218         /* Clear the ME bit in MSR to cause checkstop on machine check
219         */
220         mtmsr(mfmsr() & ~0x1000);
221
222         in_8(&clk_r->res[0]);
223         panic("Restart failed\n");
224 }
225
226 static void cpm_cascade(unsigned int irq, struct irq_desc *desc)
227 {
228         int cascade_irq;
229
230         if ((cascade_irq = cpm_get_irq()) >= 0) {
231                 struct irq_desc *cdesc = irq_desc + cascade_irq;
232
233                 generic_handle_irq(cascade_irq);
234                 cdesc->chip->eoi(cascade_irq);
235         }
236         desc->chip->eoi(irq);
237 }
238
239 /* Initialize the internal interrupt controllers.  The number of
240  * interrupts supported can vary with the processor type, and the
241  * 82xx family can have up to 64.
242  * External interrupts can be either edge or level triggered, and
243  * need to be initialized by the appropriate driver.
244  */
245 void __init mpc8xx_pics_init(void)
246 {
247         int irq;
248
249         if (mpc8xx_pic_init()) {
250                 printk(KERN_ERR "Failed interrupt 8xx controller  initialization\n");
251                 return;
252         }
253
254         irq = cpm_pic_init();
255         if (irq != NO_IRQ)
256                 set_irq_chained_handler(irq, cpm_cascade);
257 }