Merge tag 'armsoc-drivers' of git://git.kernel.org/pub/scm/linux/kernel/git/soc/soc
[sfrench/cifs-2.6.git] / arch / powerpc / platforms / 83xx / km83xx.c
1 // SPDX-License-Identifier: GPL-2.0-or-later
2 /*
3  * Copyright 2008-2011 DENX Software Engineering GmbH
4  * Author: Heiko Schocher <hs@denx.de>
5  *
6  * Description:
7  * Keymile 83xx platform specific routines.
8  */
9
10 #include <linux/stddef.h>
11 #include <linux/kernel.h>
12 #include <linux/init.h>
13 #include <linux/errno.h>
14 #include <linux/reboot.h>
15 #include <linux/pci.h>
16 #include <linux/kdev_t.h>
17 #include <linux/major.h>
18 #include <linux/console.h>
19 #include <linux/delay.h>
20 #include <linux/seq_file.h>
21 #include <linux/root_dev.h>
22 #include <linux/initrd.h>
23 #include <linux/of_platform.h>
24 #include <linux/of_device.h>
25
26 #include <linux/atomic.h>
27 #include <linux/time.h>
28 #include <linux/io.h>
29 #include <asm/machdep.h>
30 #include <asm/ipic.h>
31 #include <asm/irq.h>
32 #include <asm/prom.h>
33 #include <asm/udbg.h>
34 #include <sysdev/fsl_soc.h>
35 #include <sysdev/fsl_pci.h>
36 #include <soc/fsl/qe/qe.h>
37
38 #include "mpc83xx.h"
39
40 #define SVR_REV(svr)    (((svr) >>  0) & 0xFFFF) /* Revision field */
41
42 static void quirk_mpc8360e_qe_enet10(void)
43 {
44         /*
45          * handle mpc8360E Erratum QE_ENET10:
46          * RGMII AC values do not meet the specification
47          */
48         uint svid = mfspr(SPRN_SVR);
49         struct  device_node *np_par;
50         struct  resource res;
51         void    __iomem *base;
52         int     ret;
53
54         np_par = of_find_node_by_name(NULL, "par_io");
55         if (np_par == NULL) {
56                 pr_warn("%s couldn;t find par_io node\n", __func__);
57                 return;
58         }
59         /* Map Parallel I/O ports registers */
60         ret = of_address_to_resource(np_par, 0, &res);
61         if (ret) {
62                 pr_warn("%s couldn;t map par_io registers\n", __func__);
63                 return;
64         }
65
66         base = ioremap(res.start, resource_size(&res));
67
68         /*
69          * set output delay adjustments to default values according
70          * table 5 in Errata Rev. 5, 9/2011:
71          *
72          * write 0b01 to UCC1 bits 18:19
73          * write 0b01 to UCC2 option 1 bits 4:5
74          * write 0b01 to UCC2 option 2 bits 16:17
75          */
76         clrsetbits_be32((base + 0xa8), 0x0c00f000, 0x04005000);
77
78         /*
79          * set output delay adjustments to default values according
80          * table 3-13 in Reference Manual Rev.3 05/2010:
81          *
82          * write 0b01 to UCC2 option 2 bits 16:17
83          * write 0b0101 to UCC1 bits 20:23
84          * write 0b0101 to UCC2 option 1 bits 24:27
85          */
86         clrsetbits_be32((base + 0xac), 0x0000cff0, 0x00004550);
87
88         if (SVR_REV(svid) == 0x0021) {
89                 /*
90                  * UCC2 option 1: write 0b1010 to bits 24:27
91                  * at address IMMRBAR+0x14AC
92                  */
93                 clrsetbits_be32((base + 0xac), 0x000000f0, 0x000000a0);
94         } else if (SVR_REV(svid) == 0x0020) {
95                 /*
96                  * UCC1: write 0b11 to bits 18:19
97                  * at address IMMRBAR+0x14A8
98                  */
99                 setbits32((base + 0xa8), 0x00003000);
100
101                 /*
102                  * UCC2 option 1: write 0b11 to bits 4:5
103                  * at address IMMRBAR+0x14A8
104                  */
105                 setbits32((base + 0xa8), 0x0c000000);
106
107                 /*
108                  * UCC2 option 2: write 0b11 to bits 16:17
109                  * at address IMMRBAR+0x14AC
110                  */
111                 setbits32((base + 0xac), 0x0000c000);
112         }
113         iounmap(base);
114         of_node_put(np_par);
115 }
116
117 /* ************************************************************************
118  *
119  * Setup the architecture
120  *
121  */
122 static void __init mpc83xx_km_setup_arch(void)
123 {
124 #ifdef CONFIG_QUICC_ENGINE
125         struct device_node *np;
126 #endif
127
128         mpc83xx_setup_arch();
129
130 #ifdef CONFIG_QUICC_ENGINE
131         np = of_find_node_by_name(NULL, "par_io");
132         if (np != NULL) {
133                 par_io_init(np);
134                 of_node_put(np);
135
136                 for_each_node_by_name(np, "spi")
137                         par_io_of_config(np);
138
139                 for_each_node_by_name(np, "ucc")
140                         par_io_of_config(np);
141
142                 /* Only apply this quirk when par_io is available */
143                 np = of_find_compatible_node(NULL, "network", "ucc_geth");
144                 if (np != NULL) {
145                         quirk_mpc8360e_qe_enet10();
146                         of_node_put(np);
147                 }
148         }
149 #endif  /* CONFIG_QUICC_ENGINE */
150 }
151
152 machine_device_initcall(mpc83xx_km, mpc83xx_declare_of_platform_devices);
153
154 /* list of the supported boards */
155 static char *board[] __initdata = {
156         "Keymile,KMETER1",
157         "Keymile,kmpbec8321",
158         NULL
159 };
160
161 /*
162  * Called very early, MMU is off, device-tree isn't unflattened
163  */
164 static int __init mpc83xx_km_probe(void)
165 {
166         int i = 0;
167
168         while (board[i]) {
169                 if (of_machine_is_compatible(board[i]))
170                         break;
171                 i++;
172         }
173         return (board[i] != NULL);
174 }
175
176 define_machine(mpc83xx_km) {
177         .name           = "mpc83xx-km-platform",
178         .probe          = mpc83xx_km_probe,
179         .setup_arch     = mpc83xx_km_setup_arch,
180         .init_IRQ       = mpc83xx_ipic_init_IRQ,
181         .get_irq        = ipic_get_irq,
182         .restart        = mpc83xx_restart,
183         .time_init      = mpc83xx_time_init,
184         .calibrate_decr = generic_calibrate_decr,
185         .progress       = udbg_progress,
186 };