Merge branch 'for-linus' of master.kernel.org:/home/rmk/linux-2.6-arm
[sfrench/cifs-2.6.git] / arch / blackfin / mach-bf561 / Kconfig
1 if (BF561)
2
3 source "arch/blackfin/mach-bf561/boards/Kconfig"
4
5 menu "BF561 Specific Configuration"
6
7 comment "Core B Support"
8
9 menu "Core B Support"
10
11 config BF561_COREB
12         bool "Enable Core B support"
13         default y
14
15 config BF561_COREB_RESET
16         bool "Enable Core B reset support"
17         default n
18         help
19           This requires code in the application that is loaded
20           into Core B. In order to reset, the application needs
21           to install an interrupt handler for Supplemental
22           Interrupt 0, that sets RETI to 0xff600000 and writes
23           bit 11 of SICB_SYSCR when bit 5 of SICA_SYSCR is 0.
24           This causes Core B to stall when Supplemental Interrupt
25           0 is set, and will reset PC to 0xff600000 when
26           COREB_SRAM_INIT is cleared.
27
28 endmenu
29
30 comment "Interrupt Priority Assignment"
31
32 menu "Priority"
33
34 config IRQ_PLL_WAKEUP
35         int "PLL Wakeup Interrupt"
36         default 7
37 config IRQ_DMA1_ERROR
38         int "DMA1 Error (generic)"
39         default 7
40 config IRQ_DMA2_ERROR
41         int "DMA2 Error (generic)"
42         default 7
43 config IRQ_IMDMA_ERROR
44         int "IMDMA Error (generic)"
45         default 7
46 config IRQ_PPI0_ERROR
47         int "PPI0 Error Interrupt"
48         default 7
49 config IRQ_PPI1_ERROR
50         int "PPI1 Error Interrupt"
51         default 7
52 config IRQ_SPORT0_ERROR
53         int "SPORT0 Error Interrupt"
54         default 7
55 config IRQ_SPORT1_ERROR
56         int "SPORT1 Error Interrupt"
57         default 7
58 config IRQ_SPI_ERROR
59         int "SPI Error Interrupt"
60         default 7
61 config IRQ_UART_ERROR
62         int "UART Error Interrupt"
63         default 7
64 config IRQ_RESERVED_ERROR
65         int "Reserved Interrupt"
66         default 7
67 config IRQ_DMA1_0
68         int "DMA1 0  Interrupt(PPI1)"
69         default 8
70 config IRQ_DMA1_1
71         int "DMA1 1  Interrupt(PPI2)"
72         default 8
73 config IRQ_DMA1_2
74         int "DMA1 2  Interrupt"
75         default 8
76 config IRQ_DMA1_3
77         int "DMA1 3  Interrupt"
78         default 8
79 config IRQ_DMA1_4
80         int "DMA1 4  Interrupt"
81         default 8
82 config IRQ_DMA1_5
83         int "DMA1 5  Interrupt"
84         default 8
85 config IRQ_DMA1_6
86         int "DMA1 6  Interrupt"
87         default 8
88 config IRQ_DMA1_7
89         int "DMA1 7  Interrupt"
90         default 8
91 config IRQ_DMA1_8
92         int "DMA1 8  Interrupt"
93         default 8
94 config IRQ_DMA1_9
95         int "DMA1 9  Interrupt"
96         default 8
97 config IRQ_DMA1_10
98         int "DMA1 10 Interrupt"
99         default 8
100 config IRQ_DMA1_11
101         int "DMA1 11 Interrupt"
102         default 8
103 config IRQ_DMA2_0
104         int "DMA2 0  (SPORT0 RX)"
105         default 9
106 config IRQ_DMA2_1
107         int "DMA2 1  (SPORT0 TX)"
108         default 9
109 config IRQ_DMA2_2
110         int "DMA2 2  (SPORT1 RX)"
111         default 9
112 config IRQ_DMA2_3
113         int "DMA2 3  (SPORT2 TX)"
114         default 9
115 config IRQ_DMA2_4
116         int "DMA2 4  (SPI)"
117         default 9
118 config IRQ_DMA2_5
119         int "DMA2 5  (UART RX)"
120         default 9
121 config IRQ_DMA2_6
122         int "DMA2 6  (UART TX)"
123         default 9
124 config IRQ_DMA2_7
125         int "DMA2 7  Interrupt"
126         default 9
127 config IRQ_DMA2_8
128         int "DMA2 8  Interrupt"
129         default 9
130 config IRQ_DMA2_9
131         int "DMA2 9  Interrupt"
132         default 9
133 config IRQ_DMA2_10
134         int "DMA2 10 Interrupt"
135         default 9
136 config IRQ_DMA2_11
137         int "DMA2 11 Interrupt"
138         default 9
139 config IRQ_TIMER0
140         int "TIMER 0  Interrupt"
141         default 10
142 config IRQ_TIMER1
143         int "TIMER 1  Interrupt"
144         default 10
145 config IRQ_TIMER2
146         int "TIMER 2  Interrupt"
147         default 10
148 config IRQ_TIMER3
149         int "TIMER 3  Interrupt"
150         default 10
151 config IRQ_TIMER4
152         int "TIMER 4  Interrupt"
153         default 10
154 config IRQ_TIMER5
155         int "TIMER 5  Interrupt"
156         default 10
157 config IRQ_TIMER6
158         int "TIMER 6  Interrupt"
159         default 10
160 config IRQ_TIMER7
161         int "TIMER 7  Interrupt"
162         default 10
163 config IRQ_TIMER8
164         int "TIMER 8  Interrupt"
165         default 10
166 config IRQ_TIMER9
167         int "TIMER 9  Interrupt"
168         default 10
169 config IRQ_TIMER10
170         int "TIMER 10 Interrupt"
171         default 10
172 config IRQ_TIMER11
173         int "TIMER 11 Interrupt"
174         default 10
175 config IRQ_PROG0_INTA
176         int "Programmable Flags0 A (8)"
177         default 11
178 config IRQ_PROG0_INTB
179         int "Programmable Flags0 B (8)"
180         default 11
181 config IRQ_PROG1_INTA
182         int "Programmable Flags1 A (8)"
183         default 11
184 config IRQ_PROG1_INTB
185         int "Programmable Flags1 B (8)"
186         default 11
187 config IRQ_PROG2_INTA
188         int "Programmable Flags2 A (8)"
189         default 11
190 config IRQ_PROG2_INTB
191         int "Programmable Flags2 B (8)"
192         default 11
193 config IRQ_DMA1_WRRD0
194         int "MDMA1 0 write/read INT"
195         default 8
196 config IRQ_DMA1_WRRD1
197         int "MDMA1 1 write/read INT"
198         default 8
199 config IRQ_DMA2_WRRD0
200         int "MDMA2 0 write/read INT"
201         default 9
202 config IRQ_DMA2_WRRD1
203         int "MDMA2 1 write/read INT"
204         default 9
205 config IRQ_IMDMA_WRRD0
206         int "IMDMA 0 write/read INT"
207         default 12
208 config IRQ_IMDMA_WRRD1
209         int "IMDMA 1 write/read INT"
210         default 12
211 config IRQ_WDTIMER
212         int "Watch Dog Timer"
213         default 13
214
215         help
216           Enter the priority numbers between 7-13 ONLY.  Others are Reserved.
217           This applies to all the above.  It is not recommended to assign the
218           highest priority number 7 to UART or any other device.
219
220 endmenu
221
222 endmenu
223
224 endif