Pull cpumask into release branch
[sfrench/cifs-2.6.git] / arch / blackfin / mach-bf518 / include / mach / cdefBF514.h
1 /*
2  * File:         include/asm-blackfin/mach-bf518/cdefbf514.h
3  * Based on:
4  * Author:
5  *
6  * Created:
7  * Description:  system mmr register map
8  *
9  * Rev:
10  *
11  * Modified:
12  *
13  *
14  * Bugs:         Enter bugs at http://blackfin.uclinux.org/
15  *
16  * This program is free software; you can redistribute it and/or modify
17  * it under the terms of the GNU General Public License as published by
18  * the Free Software Foundation; either version 2, or (at your option)
19  * any later version.
20  *
21  * This program is distributed in the hope that it will be useful,
22  * but WITHOUT ANY WARRANTY; without even the implied warranty of
23  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
24  * GNU General Public License for more details.
25  *
26  * You should have received a copy of the GNU General Public License
27  * along with this program; see the file COPYING.
28  * If not, write to the Free Software Foundation,
29  * 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.
30  */
31
32 #ifndef _CDEF_BF514_H
33 #define _CDEF_BF514_H
34
35 /* include all Core registers and bit definitions */
36 #include "defBF514.h"
37
38 /* include core specific register pointer definitions */
39 #include <asm/cdef_LPBlackfin.h>
40
41 /* SYSTEM & MMR ADDRESS DEFINITIONS FOR ADSP-BF514 */
42
43 /* include cdefBF51x_base.h for the set of #defines that are common to all ADSP-BF51x processors */
44 #include "cdefBF51x_base.h"
45
46 /* The following are the #defines needed by ADSP-BF514 that are not in the common header */
47
48 /* Removable Storage Interface Registers */
49
50 #define bfin_read_RSI_PWR_CTL()        bfin_read16(RSI_PWR_CONTROL)
51 #define bfin_write_RSI_PWR_CTL(val)    bfin_write16(RSI_PWR_CONTROL, val)
52 #define bfin_read_RSI_CLK_CTL()        bfin_read16(RSI_CLK_CONTROL)
53 #define bfin_write_RSI_CLK_CTL(val)    bfin_write16(RSI_CLK_CONTROL, val)
54 #define bfin_read_RSI_ARGUMENT()       bfin_read32(RSI_ARGUMENT)
55 #define bfin_write_RSI_ARGUMENT(val)   bfin_write32(RSI_ARGUMENT, val)
56 #define bfin_read_RSI_COMMAND()        bfin_read16(RSI_COMMAND)
57 #define bfin_write_RSI_COMMAND(val)    bfin_write16(RSI_COMMAND, val)
58 #define bfin_read_RSI_RESP_CMD()       bfin_read16(RSI_RESP_CMD)
59 #define bfin_write_RSI_RESP_CMD(val)   bfin_write16(RSI_RESP_CMD, val)
60 #define bfin_read_RSI_RESPONSE0()      bfin_read32(RSI_RESPONSE0)
61 #define bfin_write_RSI_RESPONSE0(val)  bfin_write32(RSI_RESPONSE0, val)
62 #define bfin_read_RSI_RESPONSE1()      bfin_read32(RSI_RESPONSE1)
63 #define bfin_write_RSI_RESPONSE1(val)  bfin_write32(RSI_RESPONSE1, val)
64 #define bfin_read_RSI_RESPONSE2()      bfin_read32(RSI_RESPONSE2)
65 #define bfin_write_RSI_RESPONSE2(val)  bfin_write32(RSI_RESPONSE2, val)
66 #define bfin_read_RSI_RESPONSE3()      bfin_read32(RSI_RESPONSE3)
67 #define bfin_write_RSI_RESPONSE3(val)  bfin_write32(RSI_RESPONSE3, val)
68 #define bfin_read_RSI_DATA_TIMER()     bfin_read32(RSI_DATA_TIMER)
69 #define bfin_write_RSI_DATA_TIMER(val) bfin_write32(RSI_DATA_TIMER, val)
70 #define bfin_read_RSI_DATA_LGTH()      bfin_read16(RSI_DATA_LGTH)
71 #define bfin_write_RSI_DATA_LGTH(val)  bfin_write16(RSI_DATA_LGTH, val)
72 #define bfin_read_RSI_DATA_CTL()       bfin_read16(RSI_DATA_CONTROL)
73 #define bfin_write_RSI_DATA_CTL(val)   bfin_write16(RSI_DATA_CONTROL, val)
74 #define bfin_read_RSI_DATA_CNT()       bfin_read16(RSI_DATA_CNT)
75 #define bfin_write_RSI_DATA_CNT(val)   bfin_write16(RSI_DATA_CNT, val)
76 #define bfin_read_RSI_STATUS()         bfin_read32(RSI_STATUS)
77 #define bfin_write_RSI_STATUS(val)     bfin_write32(RSI_STATUS, val)
78 #define bfin_read_RSI_STATUS_CLR()     bfin_read16(RSI_STATUSCL)
79 #define bfin_write_RSI_STATUS_CLR(val) bfin_write16(RSI_STATUSCL, val)
80 #define bfin_read_RSI_MASK0()          bfin_read32(RSI_MASK0)
81 #define bfin_write_RSI_MASK0(val)      bfin_write32(RSI_MASK0, val)
82 #define bfin_read_RSI_MASK1()          bfin_read32(RSI_MASK1)
83 #define bfin_write_RSI_MASK1(val)      bfin_write32(RSI_MASK1, val)
84 #define bfin_read_RSI_FIFO_CNT()       bfin_read16(RSI_FIFO_CNT)
85 #define bfin_write_RSI_FIFO_CNT(val)   bfin_write16(RSI_FIFO_CNT, val)
86 #define bfin_read_RSI_CEATA_CTL()      bfin_read16(RSI_CEATA_CONTROL)
87 #define bfin_write_RSI_CEATA_CTL(val)  bfin_write16(RSI_CEATA_CONTROL, val)
88 #define bfin_read_RSI_FIFO()           bfin_read32(RSI_FIFO)
89 #define bfin_write_RSI_FIFO(val)       bfin_write32(RSI_FIFO, val)
90 #define bfin_read_RSI_E_STATUS()       bfin_read16(RSI_ESTAT)
91 #define bfin_write_RSI_E_STATUS(val)   bfin_write16(RSI_ESTAT, val)
92 #define bfin_read_RSI_E_MASK()         bfin_read16(RSI_EMASK)
93 #define bfin_write_RSI_E_MASK(val)     bfin_write16(RSI_EMASK, val)
94 #define bfin_read_RSI_CFG()            bfin_read16(RSI_CONFIG)
95 #define bfin_write_RSI_CFG(val)        bfin_write16(RSI_CONFIG, val)
96 #define bfin_read_RSI_RD_WAIT_EN()     bfin_read16(RSI_RD_WAIT_EN)
97 #define bfin_write_RSI_RD_WAIT_EN(val) bfin_write16(RSI_RD_WAIT_EN, val)
98 #define bfin_read_RSI_PID0()           bfin_read16(RSI_PID0)
99 #define bfin_write_RSI_PID0(val)       bfin_write16(RSI_PID0, val)
100 #define bfin_read_RSI_PID1()           bfin_read16(RSI_PID1)
101 #define bfin_write_RSI_PID1(val)       bfin_write16(RSI_PID1, val)
102 #define bfin_read_RSI_PID2()           bfin_read16(RSI_PID2)
103 #define bfin_write_RSI_PID2(val)       bfin_write16(RSI_PID2, val)
104 #define bfin_read_RSI_PID3()           bfin_read16(RSI_PID3)
105 #define bfin_write_RSI_PID3(val)       bfin_write16(RSI_PID3, val)
106 #define bfin_read_RSI_PID4()           bfin_read16(RSI_PID4)
107 #define bfin_write_RSI_PID4(val)       bfin_write16(RSI_PID4, val)
108 #define bfin_read_RSI_PID5()           bfin_read16(RSI_PID5)
109 #define bfin_write_RSI_PID5(val)       bfin_write16(RSI_PID5, val)
110 #define bfin_read_RSI_PID6()           bfin_read16(RSI_PID6)
111 #define bfin_write_RSI_PID6(val)       bfin_write16(RSI_PID6, val)
112 #define bfin_read_RSI_PID7()           bfin_read16(RSI_PID7)
113 #define bfin_write_RSI_PID7(val)       bfin_write16(RSI_PID7, val)
114
115 #endif /* _CDEF_BF514_H */