Merge tag 'v3.15-rc1' into perf/urgent
[sfrench/cifs-2.6.git] / arch / arm / mach-exynos / sleep.S
1 /*
2  * Copyright (c) 2013 Samsung Electronics Co., Ltd.
3  *              http://www.samsung.com
4  *
5  * Exynos low-level resume code
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  */
17
18 #include <linux/linkage.h>
19 #include <asm/asm-offsets.h>
20 #include <asm/hardware/cache-l2x0.h>
21
22 #define CPU_MASK        0xff0ffff0
23 #define CPU_CORTEX_A9   0x410fc090
24
25         /*
26          * The following code is located into the .data section. This is to
27          * allow l2x0_regs_phys to be accessed with a relative load while we
28          * can't rely on any MMU translation. We could have put l2x0_regs_phys
29          * in the .text section as well, but some setups might insist on it to
30          * be truly read-only. (Reference from: arch/arm/kernel/sleep.S)
31          */
32         .data
33         .align
34
35         /*
36          * sleep magic, to allow the bootloader to check for an valid
37          * image to resume to. Must be the first word before the
38          * exynos_cpu_resume entry.
39          */
40
41         .word   0x2bedf00d
42
43         /*
44          * exynos_cpu_resume
45          *
46          * resume code entry for bootloader to call
47          */
48
49 ENTRY(exynos_cpu_resume)
50 #ifdef CONFIG_CACHE_L2X0
51         mrc     p15, 0, r0, c0, c0, 0
52         ldr     r1, =CPU_MASK
53         and     r0, r0, r1
54         ldr     r1, =CPU_CORTEX_A9
55         cmp     r0, r1
56         bne     skip_l2_resume
57         adr     r0, l2x0_regs_phys
58         ldr     r0, [r0]
59         cmp     r0, #0
60         beq     skip_l2_resume
61         ldr     r1, [r0, #L2X0_R_PHY_BASE]
62         ldr     r2, [r1, #L2X0_CTRL]
63         tst     r2, #0x1
64         bne     skip_l2_resume
65         ldr     r2, [r0, #L2X0_R_AUX_CTRL]
66         str     r2, [r1, #L2X0_AUX_CTRL]
67         ldr     r2, [r0, #L2X0_R_TAG_LATENCY]
68         str     r2, [r1, #L2X0_TAG_LATENCY_CTRL]
69         ldr     r2, [r0, #L2X0_R_DATA_LATENCY]
70         str     r2, [r1, #L2X0_DATA_LATENCY_CTRL]
71         ldr     r2, [r0, #L2X0_R_PREFETCH_CTRL]
72         str     r2, [r1, #L2X0_PREFETCH_CTRL]
73         ldr     r2, [r0, #L2X0_R_PWR_CTRL]
74         str     r2, [r1, #L2X0_POWER_CTRL]
75         mov     r2, #1
76         str     r2, [r1, #L2X0_CTRL]
77 skip_l2_resume:
78 #endif
79         b       cpu_resume
80 ENDPROC(exynos_cpu_resume)
81 #ifdef CONFIG_CACHE_L2X0
82         .globl l2x0_regs_phys
83 l2x0_regs_phys:
84         .long   0
85 #endif