Merge git://git.kernel.org/pub/scm/linux/kernel/git/mason/btrfs-unstable
[sfrench/cifs-2.6.git] / arch / arm / mach-at91 / include / mach / at572d940hf_matrix.h
1 /*
2  * include/mach//at572d940hf_matrix.h
3  *
4  * Antonio R. Costa <costa.antonior@gmail.com>
5  * Copyright (C) 2008 Atmel
6  *
7  * Copyright (C) 2005 SAN People
8  *
9  * This program is free software; you can redistribute it and/or modify
10  * it under the terms of the GNU General Public License as published by
11  * the Free Software Foundation; either version 2 of the License, or
12  * (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
22  */
23
24 #ifndef AT572D940HF_MATRIX_H
25 #define AT572D940HF_MATRIX_H
26
27 #define AT91_MATRIX_MCFG0       (AT91_MATRIX + 0x00)    /* Master Configuration Register 0 */
28 #define AT91_MATRIX_MCFG1       (AT91_MATRIX + 0x04)    /* Master Configuration Register 1 */
29 #define AT91_MATRIX_MCFG2       (AT91_MATRIX + 0x08)    /* Master Configuration Register 2 */
30 #define AT91_MATRIX_MCFG3       (AT91_MATRIX + 0x0C)    /* Master Configuration Register 3 */
31 #define AT91_MATRIX_MCFG4       (AT91_MATRIX + 0x10)    /* Master Configuration Register 4 */
32 #define AT91_MATRIX_MCFG5       (AT91_MATRIX + 0x14)    /* Master Configuration Register 5 */
33
34 #define         AT91_MATRIX_ULBT        (7 << 0)        /* Undefined Length Burst Type */
35 #define                 AT91_MATRIX_ULBT_INFINITE       (0 << 0)
36 #define                 AT91_MATRIX_ULBT_SINGLE         (1 << 0)
37 #define                 AT91_MATRIX_ULBT_FOUR           (2 << 0)
38 #define                 AT91_MATRIX_ULBT_EIGHT          (3 << 0)
39 #define                 AT91_MATRIX_ULBT_SIXTEEN        (4 << 0)
40
41 #define AT91_MATRIX_SCFG0       (AT91_MATRIX + 0x40)    /* Slave Configuration Register 0 */
42 #define AT91_MATRIX_SCFG1       (AT91_MATRIX + 0x44)    /* Slave Configuration Register 1 */
43 #define AT91_MATRIX_SCFG2       (AT91_MATRIX + 0x48)    /* Slave Configuration Register 2 */
44 #define AT91_MATRIX_SCFG3       (AT91_MATRIX + 0x4C)    /* Slave Configuration Register 3 */
45 #define AT91_MATRIX_SCFG4       (AT91_MATRIX + 0x50)    /* Slave Configuration Register 4 */
46 #define         AT91_MATRIX_SLOT_CYCLE          (0xff << 0)     /* Maximum Number of Allowed Cycles for a Burst */
47 #define         AT91_MATRIX_DEFMSTR_TYPE        (3    << 16)    /* Default Master Type */
48 #define                 AT91_MATRIX_DEFMSTR_TYPE_NONE   (0 << 16)
49 #define                 AT91_MATRIX_DEFMSTR_TYPE_LAST   (1 << 16)
50 #define                 AT91_MATRIX_DEFMSTR_TYPE_FIXED  (2 << 16)
51 #define         AT91_MATRIX_FIXED_DEFMSTR       (0x7  << 18)    /* Fixed Index of Default Master */
52 #define         AT91_MATRIX_ARBT                (3    << 24)    /* Arbitration Type */
53 #define                 AT91_MATRIX_ARBT_ROUND_ROBIN    (0 << 24)
54 #define                 AT91_MATRIX_ARBT_FIXED_PRIORITY (1 << 24)
55
56 #define AT91_MATRIX_PRAS0       (AT91_MATRIX + 0x80)    /* Priority Register A for Slave 0 */
57 #define AT91_MATRIX_PRAS1       (AT91_MATRIX + 0x88)    /* Priority Register A for Slave 1 */
58 #define AT91_MATRIX_PRAS2       (AT91_MATRIX + 0x90)    /* Priority Register A for Slave 2 */
59 #define AT91_MATRIX_PRAS3       (AT91_MATRIX + 0x98)    /* Priority Register A for Slave 3 */
60 #define AT91_MATRIX_PRAS4       (AT91_MATRIX + 0xA0)    /* Priority Register A for Slave 4 */
61
62 #define         AT91_MATRIX_M0PR                (3 << 0)        /* Master 0 Priority */
63 #define         AT91_MATRIX_M1PR                (3 << 4)        /* Master 1 Priority */
64 #define         AT91_MATRIX_M2PR                (3 << 8)        /* Master 2 Priority */
65 #define         AT91_MATRIX_M3PR                (3 << 12)       /* Master 3 Priority */
66 #define         AT91_MATRIX_M4PR                (3 << 16)       /* Master 4 Priority */
67 #define         AT91_MATRIX_M5PR                (3 << 20)       /* Master 5 Priority */
68 #define         AT91_MATRIX_M6PR                (3 << 24)       /* Master 6 Priority */
69
70 #define AT91_MATRIX_MRCR        (AT91_MATRIX + 0x100)   /* Master Remap Control Register */
71 #define         AT91_MATRIX_RCB0                (1 << 0)        /* Remap Command for AHB Master 0 (ARM926EJ-S Instruction Master) */
72 #define         AT91_MATRIX_RCB1                (1 << 1)        /* Remap Command for AHB Master 1 (ARM926EJ-S Data Master) */
73
74 #define AT91_MATRIX_SFR0        (AT91_MATRIX + 0x110)   /* Special Function Register 0 */
75 #define AT91_MATRIX_SFR1        (AT91_MATRIX + 0x114)   /* Special Function Register 1 */
76 #define AT91_MATRIX_SFR2        (AT91_MATRIX + 0x118)   /* Special Function Register 2 */
77 #define AT91_MATRIX_SFR3        (AT91_MATRIX + 0x11C)   /* Special Function Register 3 */
78 #define AT91_MATRIX_SFR4        (AT91_MATRIX + 0x120)   /* Special Function Register 4 */
79 #define AT91_MATRIX_SFR5        (AT91_MATRIX + 0x124)   /* Special Function Register 5 */
80 #define AT91_MATRIX_SFR6        (AT91_MATRIX + 0x128)   /* Special Function Register 6 */
81 #define AT91_MATRIX_SFR7        (AT91_MATRIX + 0x12C)   /* Special Function Register 7 */
82 #define AT91_MATRIX_SFR8        (AT91_MATRIX + 0x130)   /* Special Function Register 8 */
83 #define AT91_MATRIX_SFR9        (AT91_MATRIX + 0x134)   /* Special Function Register 9 */
84 #define AT91_MATRIX_SFR10       (AT91_MATRIX + 0x138)   /* Special Function Register 10 */
85 #define AT91_MATRIX_SFR11       (AT91_MATRIX + 0x13C)   /* Special Function Register 11 */
86 #define AT91_MATRIX_SFR12       (AT91_MATRIX + 0x140)   /* Special Function Register 12 */
87 #define AT91_MATRIX_SFR13       (AT91_MATRIX + 0x144)   /* Special Function Register 13 */
88 #define AT91_MATRIX_SFR14       (AT91_MATRIX + 0x148)   /* Special Function Register 14 */
89 #define AT91_MATRIX_SFR15       (AT91_MATRIX + 0x14C)   /* Special Function Register 15 */
90
91
92 /*
93  * The following registers / bits are not defined in the Datasheet (Revision A)
94  */
95
96 #define AT91_MATRIX_TCR         (AT91_MATRIX + 0x100)   /* TCM Configuration Register */
97 #define         AT91_MATRIX_ITCM_SIZE           (0xf << 0)      /* Size of ITCM enabled memory block */
98 #define                 AT91_MATRIX_ITCM_0              (0 << 0)
99 #define                 AT91_MATRIX_ITCM_16             (5 << 0)
100 #define                 AT91_MATRIX_ITCM_32             (6 << 0)
101 #define                 AT91_MATRIX_ITCM_64             (7 << 0)
102 #define         AT91_MATRIX_DTCM_SIZE           (0xf << 4)      /* Size of DTCM enabled memory block */
103 #define                 AT91_MATRIX_DTCM_0              (0 << 4)
104 #define                 AT91_MATRIX_DTCM_16             (5 << 4)
105 #define                 AT91_MATRIX_DTCM_32             (6 << 4)
106 #define                 AT91_MATRIX_DTCM_64             (7 << 4)
107
108 #define AT91_MATRIX_EBICSA      (AT91_MATRIX + 0x11C)   /* EBI Chip Select Assignment Register */
109 #define         AT91_MATRIX_CS1A                (1 << 1)        /* Chip Select 1 Assignment */
110 #define                 AT91_MATRIX_CS1A_SMC            (0 << 1)
111 #define                 AT91_MATRIX_CS1A_SDRAMC         (1 << 1)
112 #define         AT91_MATRIX_CS3A                (1 << 3)        /* Chip Select 3 Assignment */
113 #define                 AT91_MATRIX_CS3A_SMC            (0 << 3)
114 #define                 AT91_MATRIX_CS3A_SMC_SMARTMEDIA (1 << 3)
115 #define         AT91_MATRIX_CS4A                (1 << 4)        /* Chip Select 4 Assignment */
116 #define                 AT91_MATRIX_CS4A_SMC            (0 << 4)
117 #define                 AT91_MATRIX_CS4A_SMC_CF1        (1 << 4)
118 #define         AT91_MATRIX_CS5A                (1 << 5)        /* Chip Select 5 Assignment */
119 #define                 AT91_MATRIX_CS5A_SMC            (0 << 5)
120 #define                 AT91_MATRIX_CS5A_SMC_CF2        (1 << 5)
121 #define         AT91_MATRIX_DBPUC               (1 << 8)        /* Data Bus Pull-up Configuration */
122
123 #endif