ARM: ixp4xx: Convert to SPARSE_IRQ
[sfrench/cifs-2.6.git] / arch / arm / Kconfig
1 # SPDX-License-Identifier: GPL-2.0
2 config ARM
3         bool
4         default y
5         select ARCH_32BIT_OFF_T
6         select ARCH_CLOCKSOURCE_DATA
7         select ARCH_DISCARD_MEMBLOCK if !HAVE_ARCH_PFN_VALID && !KEXEC
8         select ARCH_HAS_DEBUG_VIRTUAL if MMU
9         select ARCH_HAS_DEVMEM_IS_ALLOWED
10         select ARCH_HAS_ELF_RANDOMIZE
11         select ARCH_HAS_FORTIFY_SOURCE
12         select ARCH_HAS_KCOV
13         select ARCH_HAS_MEMBARRIER_SYNC_CORE
14         select ARCH_HAS_PTE_SPECIAL if ARM_LPAE
15         select ARCH_HAS_PHYS_TO_DMA
16         select ARCH_HAS_SETUP_DMA_OPS
17         select ARCH_HAS_SET_MEMORY
18         select ARCH_HAS_STRICT_KERNEL_RWX if MMU && !XIP_KERNEL
19         select ARCH_HAS_STRICT_MODULE_RWX if MMU
20         select ARCH_HAS_TEARDOWN_DMA_OPS if MMU
21         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
22         select ARCH_HAVE_CUSTOM_GPIO_H
23         select ARCH_HAS_GCOV_PROFILE_ALL
24         select ARCH_MIGHT_HAVE_PC_PARPORT
25         select ARCH_NO_SG_CHAIN if !ARM_HAS_SG_CHAIN
26         select ARCH_OPTIONAL_KERNEL_RWX if ARCH_HAS_STRICT_KERNEL_RWX
27         select ARCH_OPTIONAL_KERNEL_RWX_DEFAULT if CPU_V7
28         select ARCH_SUPPORTS_ATOMIC_RMW
29         select ARCH_USE_BUILTIN_BSWAP
30         select ARCH_USE_CMPXCHG_LOCKREF
31         select ARCH_WANT_IPC_PARSE_VERSION
32         select BUILDTIME_EXTABLE_SORT if MMU
33         select CLONE_BACKWARDS
34         select CPU_PM if SUSPEND || CPU_IDLE
35         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
36         select DMA_DECLARE_COHERENT
37         select DMA_REMAP if MMU
38         select EDAC_SUPPORT
39         select EDAC_ATOMIC_SCRUB
40         select GENERIC_ALLOCATOR
41         select GENERIC_ARCH_TOPOLOGY if ARM_CPU_TOPOLOGY
42         select GENERIC_ATOMIC64 if CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI
43         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
44         select GENERIC_CPU_AUTOPROBE
45         select GENERIC_EARLY_IOREMAP
46         select GENERIC_IDLE_POLL_SETUP
47         select GENERIC_IRQ_PROBE
48         select GENERIC_IRQ_SHOW
49         select GENERIC_IRQ_SHOW_LEVEL
50         select GENERIC_PCI_IOMAP
51         select GENERIC_SCHED_CLOCK
52         select GENERIC_SMP_IDLE_THREAD
53         select GENERIC_STRNCPY_FROM_USER
54         select GENERIC_STRNLEN_USER
55         select HANDLE_DOMAIN_IRQ
56         select HARDIRQS_SW_RESEND
57         select HAVE_ARCH_AUDITSYSCALL if AEABI && !OABI_COMPAT
58         select HAVE_ARCH_BITREVERSE if (CPU_32v7M || CPU_32v7) && !CPU_32v6
59         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL && !CPU_ENDIAN_BE32 && MMU
60         select HAVE_ARCH_KGDB if !CPU_ENDIAN_BE32 && MMU
61         select HAVE_ARCH_MMAP_RND_BITS if MMU
62         select HAVE_ARCH_SECCOMP_FILTER if AEABI && !OABI_COMPAT
63         select HAVE_ARCH_THREAD_STRUCT_WHITELIST
64         select HAVE_ARCH_TRACEHOOK
65         select HAVE_ARM_SMCCC if CPU_V7
66         select HAVE_EBPF_JIT if !CPU_ENDIAN_BE32
67         select HAVE_CONTEXT_TRACKING
68         select HAVE_C_RECORDMCOUNT
69         select HAVE_DEBUG_KMEMLEAK
70         select HAVE_DMA_CONTIGUOUS if MMU
71         select HAVE_DYNAMIC_FTRACE if !XIP_KERNEL && !CPU_ENDIAN_BE32 && MMU
72         select HAVE_DYNAMIC_FTRACE_WITH_REGS if HAVE_DYNAMIC_FTRACE
73         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
74         select HAVE_EXIT_THREAD
75         select HAVE_FTRACE_MCOUNT_RECORD if !XIP_KERNEL
76         select HAVE_FUNCTION_GRAPH_TRACER if !THUMB2_KERNEL
77         select HAVE_FUNCTION_TRACER if !XIP_KERNEL
78         select HAVE_GCC_PLUGINS
79         select HAVE_HW_BREAKPOINT if PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7)
80         select HAVE_IDE if PCI || ISA || PCMCIA
81         select HAVE_IRQ_TIME_ACCOUNTING
82         select HAVE_KERNEL_GZIP
83         select HAVE_KERNEL_LZ4
84         select HAVE_KERNEL_LZMA
85         select HAVE_KERNEL_LZO
86         select HAVE_KERNEL_XZ
87         select HAVE_KPROBES if !XIP_KERNEL && !CPU_ENDIAN_BE32 && !CPU_V7M
88         select HAVE_KRETPROBES if HAVE_KPROBES
89         select HAVE_MOD_ARCH_SPECIFIC
90         select HAVE_NMI
91         select HAVE_OPROFILE if HAVE_PERF_EVENTS
92         select HAVE_OPTPROBES if !THUMB2_KERNEL
93         select HAVE_PERF_EVENTS
94         select HAVE_PERF_REGS
95         select HAVE_PERF_USER_STACK_DUMP
96         select HAVE_RCU_TABLE_FREE if SMP && ARM_LPAE
97         select HAVE_REGS_AND_STACK_ACCESS_API
98         select HAVE_RSEQ
99         select HAVE_STACKPROTECTOR
100         select HAVE_SYSCALL_TRACEPOINTS
101         select HAVE_UID16
102         select HAVE_VIRT_CPU_ACCOUNTING_GEN
103         select IRQ_FORCED_THREADING
104         select MODULES_USE_ELF_REL
105         select NEED_DMA_MAP_STATE
106         select OF_EARLY_FLATTREE if OF
107         select OLD_SIGACTION
108         select OLD_SIGSUSPEND3
109         select PCI_SYSCALL if PCI
110         select PERF_USE_VMALLOC
111         select REFCOUNT_FULL
112         select RTC_LIB
113         select SYS_SUPPORTS_APM_EMULATION
114         # Above selects are sorted alphabetically; please add new ones
115         # according to that.  Thanks.
116         help
117           The ARM series is a line of low-power-consumption RISC chip designs
118           licensed by ARM Ltd and targeted at embedded applications and
119           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
120           manufactured, but legacy ARM-based PC hardware remains popular in
121           Europe.  There is an ARM Linux project with a web page at
122           <http://www.arm.linux.org.uk/>.
123
124 config ARM_HAS_SG_CHAIN
125         bool
126
127 config ARM_DMA_USE_IOMMU
128         bool
129         select ARM_HAS_SG_CHAIN
130         select NEED_SG_DMA_LENGTH
131
132 if ARM_DMA_USE_IOMMU
133
134 config ARM_DMA_IOMMU_ALIGNMENT
135         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
136         range 4 9
137         default 8
138         help
139           DMA mapping framework by default aligns all buffers to the smallest
140           PAGE_SIZE order which is greater than or equal to the requested buffer
141           size. This works well for buffers up to a few hundreds kilobytes, but
142           for larger buffers it just a waste of address space. Drivers which has
143           relatively small addressing window (like 64Mib) might run out of
144           virtual space with just a few allocations.
145
146           With this parameter you can specify the maximum PAGE_SIZE order for
147           DMA IOMMU buffers. Larger buffers will be aligned only to this
148           specified order. The order is expressed as a power of two multiplied
149           by the PAGE_SIZE.
150
151 endif
152
153 config SYS_SUPPORTS_APM_EMULATION
154         bool
155
156 config HAVE_TCM
157         bool
158         select GENERIC_ALLOCATOR
159
160 config HAVE_PROC_CPU
161         bool
162
163 config NO_IOPORT_MAP
164         bool
165
166 config SBUS
167         bool
168
169 config STACKTRACE_SUPPORT
170         bool
171         default y
172
173 config LOCKDEP_SUPPORT
174         bool
175         default y
176
177 config TRACE_IRQFLAGS_SUPPORT
178         bool
179         default !CPU_V7M
180
181 config RWSEM_XCHGADD_ALGORITHM
182         bool
183         default y
184
185 config ARCH_HAS_ILOG2_U32
186         bool
187
188 config ARCH_HAS_ILOG2_U64
189         bool
190
191 config ARCH_HAS_BANDGAP
192         bool
193
194 config FIX_EARLYCON_MEM
195         def_bool y if MMU
196
197 config GENERIC_HWEIGHT
198         bool
199         default y
200
201 config GENERIC_CALIBRATE_DELAY
202         bool
203         default y
204
205 config ARCH_MAY_HAVE_PC_FDC
206         bool
207
208 config ZONE_DMA
209         bool
210
211 config ARCH_SUPPORTS_UPROBES
212         def_bool y
213
214 config ARCH_HAS_DMA_SET_COHERENT_MASK
215         bool
216
217 config GENERIC_ISA_DMA
218         bool
219
220 config FIQ
221         bool
222
223 config NEED_RET_TO_USER
224         bool
225
226 config ARCH_MTD_XIP
227         bool
228
229 config ARM_PATCH_PHYS_VIRT
230         bool "Patch physical to virtual translations at runtime" if EMBEDDED
231         default y
232         depends on !XIP_KERNEL && MMU
233         help
234           Patch phys-to-virt and virt-to-phys translation functions at
235           boot and module load time according to the position of the
236           kernel in system memory.
237
238           This can only be used with non-XIP MMU kernels where the base
239           of physical memory is at a 16MB boundary.
240
241           Only disable this option if you know that you do not require
242           this feature (eg, building a kernel for a single machine) and
243           you need to shrink the kernel to the minimal size.
244
245 config NEED_MACH_IO_H
246         bool
247         help
248           Select this when mach/io.h is required to provide special
249           definitions for this platform.  The need for mach/io.h should
250           be avoided when possible.
251
252 config NEED_MACH_MEMORY_H
253         bool
254         help
255           Select this when mach/memory.h is required to provide special
256           definitions for this platform.  The need for mach/memory.h should
257           be avoided when possible.
258
259 config PHYS_OFFSET
260         hex "Physical address of main memory" if MMU
261         depends on !ARM_PATCH_PHYS_VIRT
262         default DRAM_BASE if !MMU
263         default 0x00000000 if ARCH_EBSA110 || \
264                         ARCH_FOOTBRIDGE || \
265                         ARCH_INTEGRATOR || \
266                         ARCH_IOP13XX || \
267                         ARCH_KS8695 || \
268                         ARCH_REALVIEW
269         default 0x10000000 if ARCH_OMAP1 || ARCH_RPC
270         default 0x20000000 if ARCH_S5PV210
271         default 0xc0000000 if ARCH_SA1100
272         help
273           Please provide the physical address corresponding to the
274           location of main memory in your system.
275
276 config GENERIC_BUG
277         def_bool y
278         depends on BUG
279
280 config PGTABLE_LEVELS
281         int
282         default 3 if ARM_LPAE
283         default 2
284
285 menu "System Type"
286
287 config MMU
288         bool "MMU-based Paged Memory Management Support"
289         default y
290         help
291           Select if you want MMU-based virtualised addressing space
292           support by paged memory management. If unsure, say 'Y'.
293
294 config ARCH_MMAP_RND_BITS_MIN
295         default 8
296
297 config ARCH_MMAP_RND_BITS_MAX
298         default 14 if PAGE_OFFSET=0x40000000
299         default 15 if PAGE_OFFSET=0x80000000
300         default 16
301
302 #
303 # The "ARM system type" choice list is ordered alphabetically by option
304 # text.  Please add new entries in the option alphabetic order.
305 #
306 choice
307         prompt "ARM system type"
308         default ARM_SINGLE_ARMV7M if !MMU
309         default ARCH_MULTIPLATFORM if MMU
310
311 config ARCH_MULTIPLATFORM
312         bool "Allow multiple platforms to be selected"
313         depends on MMU
314         select ARM_HAS_SG_CHAIN
315         select ARM_PATCH_PHYS_VIRT
316         select AUTO_ZRELADDR
317         select TIMER_OF
318         select COMMON_CLK
319         select GENERIC_CLOCKEVENTS
320         select GENERIC_IRQ_MULTI_HANDLER
321         select HAVE_PCI
322         select PCI_DOMAINS_GENERIC if PCI
323         select SPARSE_IRQ
324         select USE_OF
325
326 config ARM_SINGLE_ARMV7M
327         bool "ARMv7-M based platforms (Cortex-M0/M3/M4)"
328         depends on !MMU
329         select ARM_NVIC
330         select AUTO_ZRELADDR
331         select TIMER_OF
332         select COMMON_CLK
333         select CPU_V7M
334         select GENERIC_CLOCKEVENTS
335         select NO_IOPORT_MAP
336         select SPARSE_IRQ
337         select USE_OF
338
339 config ARCH_EBSA110
340         bool "EBSA-110"
341         select ARCH_USES_GETTIMEOFFSET
342         select CPU_SA110
343         select ISA
344         select NEED_MACH_IO_H
345         select NEED_MACH_MEMORY_H
346         select NO_IOPORT_MAP
347         help
348           This is an evaluation board for the StrongARM processor available
349           from Digital. It has limited hardware on-board, including an
350           Ethernet interface, two PCMCIA sockets, two serial ports and a
351           parallel port.
352
353 config ARCH_EP93XX
354         bool "EP93xx-based"
355         select ARCH_SPARSEMEM_ENABLE
356         select ARM_AMBA
357         imply ARM_PATCH_PHYS_VIRT
358         select ARM_VIC
359         select AUTO_ZRELADDR
360         select CLKDEV_LOOKUP
361         select CLKSRC_MMIO
362         select CPU_ARM920T
363         select GENERIC_CLOCKEVENTS
364         select GPIOLIB
365         help
366           This enables support for the Cirrus EP93xx series of CPUs.
367
368 config ARCH_FOOTBRIDGE
369         bool "FootBridge"
370         select CPU_SA110
371         select FOOTBRIDGE
372         select GENERIC_CLOCKEVENTS
373         select HAVE_IDE
374         select NEED_MACH_IO_H if !MMU
375         select NEED_MACH_MEMORY_H
376         help
377           Support for systems based on the DC21285 companion chip
378           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
379
380 config ARCH_NETX
381         bool "Hilscher NetX based"
382         select ARM_VIC
383         select CLKSRC_MMIO
384         select CPU_ARM926T
385         select GENERIC_CLOCKEVENTS
386         help
387           This enables support for systems based on the Hilscher NetX Soc
388
389 config ARCH_IOP13XX
390         bool "IOP13xx-based"
391         depends on MMU
392         select CPU_XSC3
393         select NEED_MACH_MEMORY_H
394         select NEED_RET_TO_USER
395         select FORCE_PCI
396         select PLAT_IOP
397         select VMSPLIT_1G
398         select SPARSE_IRQ
399         help
400           Support for Intel's IOP13XX (XScale) family of processors.
401
402 config ARCH_IOP32X
403         bool "IOP32x-based"
404         depends on MMU
405         select CPU_XSCALE
406         select GPIO_IOP
407         select GPIOLIB
408         select NEED_RET_TO_USER
409         select FORCE_PCI
410         select PLAT_IOP
411         help
412           Support for Intel's 80219 and IOP32X (XScale) family of
413           processors.
414
415 config ARCH_IOP33X
416         bool "IOP33x-based"
417         depends on MMU
418         select CPU_XSCALE
419         select GPIO_IOP
420         select GPIOLIB
421         select NEED_RET_TO_USER
422         select FORCE_PCI
423         select PLAT_IOP
424         help
425           Support for Intel's IOP33X (XScale) family of processors.
426
427 config ARCH_IXP4XX
428         bool "IXP4xx-based"
429         depends on MMU
430         select ARCH_HAS_DMA_SET_COHERENT_MASK
431         select ARCH_SUPPORTS_BIG_ENDIAN
432         select CLKSRC_MMIO
433         select CPU_XSCALE
434         select DMABOUNCE if PCI
435         select GENERIC_CLOCKEVENTS
436         select GENERIC_IRQ_MULTI_HANDLER
437         select GPIOLIB
438         select HAVE_PCI
439         select NEED_MACH_IO_H
440         select SPARSE_IRQ
441         select USB_EHCI_BIG_ENDIAN_DESC
442         select USB_EHCI_BIG_ENDIAN_MMIO
443         help
444           Support for Intel's IXP4XX (XScale) family of processors.
445
446 config ARCH_DOVE
447         bool "Marvell Dove"
448         select CPU_PJ4
449         select GENERIC_CLOCKEVENTS
450         select GENERIC_IRQ_MULTI_HANDLER
451         select GPIOLIB
452         select HAVE_PCI
453         select MVEBU_MBUS
454         select PINCTRL
455         select PINCTRL_DOVE
456         select PLAT_ORION_LEGACY
457         select SPARSE_IRQ
458         select PM_GENERIC_DOMAINS if PM
459         help
460           Support for the Marvell Dove SoC 88AP510
461
462 config ARCH_KS8695
463         bool "Micrel/Kendin KS8695"
464         select CLKSRC_MMIO
465         select CPU_ARM922T
466         select GENERIC_CLOCKEVENTS
467         select GPIOLIB
468         select NEED_MACH_MEMORY_H
469         help
470           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
471           System-on-Chip devices.
472
473 config ARCH_W90X900
474         bool "Nuvoton W90X900 CPU"
475         select CLKDEV_LOOKUP
476         select CLKSRC_MMIO
477         select CPU_ARM926T
478         select GENERIC_CLOCKEVENTS
479         select GPIOLIB
480         help
481           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
482           At present, the w90x900 has been renamed nuc900, regarding
483           the ARM series product line, you can login the following
484           link address to know more.
485
486           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
487                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
488
489 config ARCH_LPC32XX
490         bool "NXP LPC32XX"
491         select ARM_AMBA
492         select CLKDEV_LOOKUP
493         select CLKSRC_LPC32XX
494         select COMMON_CLK
495         select CPU_ARM926T
496         select GENERIC_CLOCKEVENTS
497         select GENERIC_IRQ_MULTI_HANDLER
498         select GPIOLIB
499         select SPARSE_IRQ
500         select USE_OF
501         help
502           Support for the NXP LPC32XX family of processors
503
504 config ARCH_PXA
505         bool "PXA2xx/PXA3xx-based"
506         depends on MMU
507         select ARCH_MTD_XIP
508         select ARM_CPU_SUSPEND if PM
509         select AUTO_ZRELADDR
510         select COMMON_CLK
511         select CLKDEV_LOOKUP
512         select CLKSRC_PXA
513         select CLKSRC_MMIO
514         select TIMER_OF
515         select CPU_XSCALE if !CPU_XSC3
516         select GENERIC_CLOCKEVENTS
517         select GENERIC_IRQ_MULTI_HANDLER
518         select GPIO_PXA
519         select GPIOLIB
520         select HAVE_IDE
521         select IRQ_DOMAIN
522         select PLAT_PXA
523         select SPARSE_IRQ
524         help
525           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
526
527 config ARCH_RPC
528         bool "RiscPC"
529         depends on MMU
530         select ARCH_ACORN
531         select ARCH_MAY_HAVE_PC_FDC
532         select ARCH_SPARSEMEM_ENABLE
533         select ARCH_USES_GETTIMEOFFSET
534         select CPU_SA110
535         select FIQ
536         select HAVE_IDE
537         select HAVE_PATA_PLATFORM
538         select ISA_DMA_API
539         select NEED_MACH_IO_H
540         select NEED_MACH_MEMORY_H
541         select NO_IOPORT_MAP
542         help
543           On the Acorn Risc-PC, Linux can support the internal IDE disk and
544           CD-ROM interface, serial and parallel port, and the floppy drive.
545
546 config ARCH_SA1100
547         bool "SA1100-based"
548         select ARCH_MTD_XIP
549         select ARCH_SPARSEMEM_ENABLE
550         select CLKDEV_LOOKUP
551         select CLKSRC_MMIO
552         select CLKSRC_PXA
553         select TIMER_OF if OF
554         select CPU_FREQ
555         select CPU_SA1100
556         select GENERIC_CLOCKEVENTS
557         select GENERIC_IRQ_MULTI_HANDLER
558         select GPIOLIB
559         select HAVE_IDE
560         select IRQ_DOMAIN
561         select ISA
562         select NEED_MACH_MEMORY_H
563         select SPARSE_IRQ
564         help
565           Support for StrongARM 11x0 based boards.
566
567 config ARCH_S3C24XX
568         bool "Samsung S3C24XX SoCs"
569         select ATAGS
570         select CLKDEV_LOOKUP
571         select CLKSRC_SAMSUNG_PWM
572         select GENERIC_CLOCKEVENTS
573         select GPIO_SAMSUNG
574         select GPIOLIB
575         select GENERIC_IRQ_MULTI_HANDLER
576         select HAVE_S3C2410_I2C if I2C
577         select HAVE_S3C2410_WATCHDOG if WATCHDOG
578         select HAVE_S3C_RTC if RTC_CLASS
579         select NEED_MACH_IO_H
580         select SAMSUNG_ATAGS
581         select USE_OF
582         help
583           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
584           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
585           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
586           Samsung SMDK2410 development board (and derivatives).
587
588 config ARCH_DAVINCI
589         bool "TI DaVinci"
590         select ARCH_HAS_HOLES_MEMORYMODEL
591         select COMMON_CLK
592         select CPU_ARM926T
593         select GENERIC_ALLOCATOR
594         select GENERIC_CLOCKEVENTS
595         select GENERIC_IRQ_CHIP
596         select GENERIC_IRQ_MULTI_HANDLER
597         select GPIOLIB
598         select HAVE_IDE
599         select PM_GENERIC_DOMAINS if PM
600         select PM_GENERIC_DOMAINS_OF if PM && OF
601         select RESET_CONTROLLER
602         select SPARSE_IRQ
603         select USE_OF
604         select ZONE_DMA
605         help
606           Support for TI's DaVinci platform.
607
608 config ARCH_OMAP1
609         bool "TI OMAP1"
610         depends on MMU
611         select ARCH_HAS_HOLES_MEMORYMODEL
612         select ARCH_OMAP
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select GENERIC_CLOCKEVENTS
616         select GENERIC_IRQ_CHIP
617         select GENERIC_IRQ_MULTI_HANDLER
618         select GPIOLIB
619         select HAVE_IDE
620         select IRQ_DOMAIN
621         select NEED_MACH_IO_H if PCCARD
622         select NEED_MACH_MEMORY_H
623         select SPARSE_IRQ
624         help
625           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
626
627 endchoice
628
629 menu "Multiple platform selection"
630         depends on ARCH_MULTIPLATFORM
631
632 comment "CPU Core family selection"
633
634 config ARCH_MULTI_V4
635         bool "ARMv4 based platforms (FA526)"
636         depends on !ARCH_MULTI_V6_V7
637         select ARCH_MULTI_V4_V5
638         select CPU_FA526
639
640 config ARCH_MULTI_V4T
641         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
642         depends on !ARCH_MULTI_V6_V7
643         select ARCH_MULTI_V4_V5
644         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
645                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
646                 CPU_ARM925T || CPU_ARM940T)
647
648 config ARCH_MULTI_V5
649         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
650         depends on !ARCH_MULTI_V6_V7
651         select ARCH_MULTI_V4_V5
652         select CPU_ARM926T if !(CPU_ARM946E || CPU_ARM1020 || \
653                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
654                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
655
656 config ARCH_MULTI_V4_V5
657         bool
658
659 config ARCH_MULTI_V6
660         bool "ARMv6 based platforms (ARM11)"
661         select ARCH_MULTI_V6_V7
662         select CPU_V6K
663
664 config ARCH_MULTI_V7
665         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
666         default y
667         select ARCH_MULTI_V6_V7
668         select CPU_V7
669         select HAVE_SMP
670
671 config ARCH_MULTI_V6_V7
672         bool
673         select MIGHT_HAVE_CACHE_L2X0
674
675 config ARCH_MULTI_CPU_AUTO
676         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
677         select ARCH_MULTI_V5
678
679 endmenu
680
681 config ARCH_VIRT
682         bool "Dummy Virtual Machine"
683         depends on ARCH_MULTI_V7
684         select ARM_AMBA
685         select ARM_GIC
686         select ARM_GIC_V2M if PCI
687         select ARM_GIC_V3
688         select ARM_GIC_V3_ITS if PCI
689         select ARM_PSCI
690         select HAVE_ARM_ARCH_TIMER
691         select ARCH_SUPPORTS_BIG_ENDIAN
692
693 #
694 # This is sorted alphabetically by mach-* pathname.  However, plat-*
695 # Kconfigs may be included either alphabetically (according to the
696 # plat- suffix) or along side the corresponding mach-* source.
697 #
698 source "arch/arm/mach-actions/Kconfig"
699
700 source "arch/arm/mach-alpine/Kconfig"
701
702 source "arch/arm/mach-artpec/Kconfig"
703
704 source "arch/arm/mach-asm9260/Kconfig"
705
706 source "arch/arm/mach-aspeed/Kconfig"
707
708 source "arch/arm/mach-at91/Kconfig"
709
710 source "arch/arm/mach-axxia/Kconfig"
711
712 source "arch/arm/mach-bcm/Kconfig"
713
714 source "arch/arm/mach-berlin/Kconfig"
715
716 source "arch/arm/mach-clps711x/Kconfig"
717
718 source "arch/arm/mach-cns3xxx/Kconfig"
719
720 source "arch/arm/mach-davinci/Kconfig"
721
722 source "arch/arm/mach-digicolor/Kconfig"
723
724 source "arch/arm/mach-dove/Kconfig"
725
726 source "arch/arm/mach-ep93xx/Kconfig"
727
728 source "arch/arm/mach-exynos/Kconfig"
729 source "arch/arm/plat-samsung/Kconfig"
730
731 source "arch/arm/mach-footbridge/Kconfig"
732
733 source "arch/arm/mach-gemini/Kconfig"
734
735 source "arch/arm/mach-highbank/Kconfig"
736
737 source "arch/arm/mach-hisi/Kconfig"
738
739 source "arch/arm/mach-imx/Kconfig"
740
741 source "arch/arm/mach-integrator/Kconfig"
742
743 source "arch/arm/mach-iop13xx/Kconfig"
744
745 source "arch/arm/mach-iop32x/Kconfig"
746
747 source "arch/arm/mach-iop33x/Kconfig"
748
749 source "arch/arm/mach-ixp4xx/Kconfig"
750
751 source "arch/arm/mach-keystone/Kconfig"
752
753 source "arch/arm/mach-ks8695/Kconfig"
754
755 source "arch/arm/mach-mediatek/Kconfig"
756
757 source "arch/arm/mach-meson/Kconfig"
758
759 source "arch/arm/mach-milbeaut/Kconfig"
760
761 source "arch/arm/mach-mmp/Kconfig"
762
763 source "arch/arm/mach-moxart/Kconfig"
764
765 source "arch/arm/mach-mv78xx0/Kconfig"
766
767 source "arch/arm/mach-mvebu/Kconfig"
768
769 source "arch/arm/mach-mxs/Kconfig"
770
771 source "arch/arm/mach-netx/Kconfig"
772
773 source "arch/arm/mach-nomadik/Kconfig"
774
775 source "arch/arm/mach-npcm/Kconfig"
776
777 source "arch/arm/mach-nspire/Kconfig"
778
779 source "arch/arm/plat-omap/Kconfig"
780
781 source "arch/arm/mach-omap1/Kconfig"
782
783 source "arch/arm/mach-omap2/Kconfig"
784
785 source "arch/arm/mach-orion5x/Kconfig"
786
787 source "arch/arm/mach-oxnas/Kconfig"
788
789 source "arch/arm/mach-picoxcell/Kconfig"
790
791 source "arch/arm/mach-prima2/Kconfig"
792
793 source "arch/arm/mach-pxa/Kconfig"
794 source "arch/arm/plat-pxa/Kconfig"
795
796 source "arch/arm/mach-qcom/Kconfig"
797
798 source "arch/arm/mach-rda/Kconfig"
799
800 source "arch/arm/mach-realview/Kconfig"
801
802 source "arch/arm/mach-rockchip/Kconfig"
803
804 source "arch/arm/mach-s3c24xx/Kconfig"
805
806 source "arch/arm/mach-s3c64xx/Kconfig"
807
808 source "arch/arm/mach-s5pv210/Kconfig"
809
810 source "arch/arm/mach-sa1100/Kconfig"
811
812 source "arch/arm/mach-shmobile/Kconfig"
813
814 source "arch/arm/mach-socfpga/Kconfig"
815
816 source "arch/arm/mach-spear/Kconfig"
817
818 source "arch/arm/mach-sti/Kconfig"
819
820 source "arch/arm/mach-stm32/Kconfig"
821
822 source "arch/arm/mach-sunxi/Kconfig"
823
824 source "arch/arm/mach-tango/Kconfig"
825
826 source "arch/arm/mach-tegra/Kconfig"
827
828 source "arch/arm/mach-u300/Kconfig"
829
830 source "arch/arm/mach-uniphier/Kconfig"
831
832 source "arch/arm/mach-ux500/Kconfig"
833
834 source "arch/arm/mach-versatile/Kconfig"
835
836 source "arch/arm/mach-vexpress/Kconfig"
837 source "arch/arm/plat-versatile/Kconfig"
838
839 source "arch/arm/mach-vt8500/Kconfig"
840
841 source "arch/arm/mach-w90x900/Kconfig"
842
843 source "arch/arm/mach-zx/Kconfig"
844
845 source "arch/arm/mach-zynq/Kconfig"
846
847 # ARMv7-M architecture
848 config ARCH_EFM32
849         bool "Energy Micro efm32"
850         depends on ARM_SINGLE_ARMV7M
851         select GPIOLIB
852         help
853           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
854           processors.
855
856 config ARCH_LPC18XX
857         bool "NXP LPC18xx/LPC43xx"
858         depends on ARM_SINGLE_ARMV7M
859         select ARCH_HAS_RESET_CONTROLLER
860         select ARM_AMBA
861         select CLKSRC_LPC32XX
862         select PINCTRL
863         help
864           Support for NXP's LPC18xx Cortex-M3 and LPC43xx Cortex-M4
865           high performance microcontrollers.
866
867 config ARCH_MPS2
868         bool "ARM MPS2 platform"
869         depends on ARM_SINGLE_ARMV7M
870         select ARM_AMBA
871         select CLKSRC_MPS2
872         help
873           Support for Cortex-M Prototyping System (or V2M-MPS2) which comes
874           with a range of available cores like Cortex-M3/M4/M7.
875
876           Please, note that depends which Application Note is used memory map
877           for the platform may vary, so adjustment of RAM base might be needed.
878
879 # Definitions to make life easier
880 config ARCH_ACORN
881         bool
882
883 config PLAT_IOP
884         bool
885         select GENERIC_CLOCKEVENTS
886
887 config PLAT_ORION
888         bool
889         select CLKSRC_MMIO
890         select COMMON_CLK
891         select GENERIC_IRQ_CHIP
892         select IRQ_DOMAIN
893
894 config PLAT_ORION_LEGACY
895         bool
896         select PLAT_ORION
897
898 config PLAT_PXA
899         bool
900
901 config PLAT_VERSATILE
902         bool
903
904 source "arch/arm/firmware/Kconfig"
905
906 source "arch/arm/mm/Kconfig"
907
908 config IWMMXT
909         bool "Enable iWMMXt support"
910         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4 || CPU_PJ4B
911         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4 || CPU_PJ4B
912         help
913           Enable support for iWMMXt context switching at run time if
914           running on a CPU that supports it.
915
916 if !MMU
917 source "arch/arm/Kconfig-nommu"
918 endif
919
920 config PJ4B_ERRATA_4742
921         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
922         depends on CPU_PJ4B && MACH_ARMADA_370
923         default y
924         help
925           When coming out of either a Wait for Interrupt (WFI) or a Wait for
926           Event (WFE) IDLE states, a specific timing sensitivity exists between
927           the retiring WFI/WFE instructions and the newly issued subsequent
928           instructions.  This sensitivity can result in a CPU hang scenario.
929           Workaround:
930           The software must insert either a Data Synchronization Barrier (DSB)
931           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
932           instruction
933
934 config ARM_ERRATA_326103
935         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
936         depends on CPU_V6
937         help
938           Executing a SWP instruction to read-only memory does not set bit 11
939           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
940           treat the access as a read, preventing a COW from occurring and
941           causing the faulting task to livelock.
942
943 config ARM_ERRATA_411920
944         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
945         depends on CPU_V6 || CPU_V6K
946         help
947           Invalidation of the Instruction Cache operation can
948           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
949           It does not affect the MPCore. This option enables the ARM Ltd.
950           recommended workaround.
951
952 config ARM_ERRATA_430973
953         bool "ARM errata: Stale prediction on replaced interworking branch"
954         depends on CPU_V7
955         help
956           This option enables the workaround for the 430973 Cortex-A8
957           r1p* erratum. If a code sequence containing an ARM/Thumb
958           interworking branch is replaced with another code sequence at the
959           same virtual address, whether due to self-modifying code or virtual
960           to physical address re-mapping, Cortex-A8 does not recover from the
961           stale interworking branch prediction. This results in Cortex-A8
962           executing the new code sequence in the incorrect ARM or Thumb state.
963           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
964           and also flushes the branch target cache at every context switch.
965           Note that setting specific bits in the ACTLR register may not be
966           available in non-secure mode.
967
968 config ARM_ERRATA_458693
969         bool "ARM errata: Processor deadlock when a false hazard is created"
970         depends on CPU_V7
971         depends on !ARCH_MULTIPLATFORM
972         help
973           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
974           erratum. For very specific sequences of memory operations, it is
975           possible for a hazard condition intended for a cache line to instead
976           be incorrectly associated with a different cache line. This false
977           hazard might then cause a processor deadlock. The workaround enables
978           the L1 caching of the NEON accesses and disables the PLD instruction
979           in the ACTLR register. Note that setting specific bits in the ACTLR
980           register may not be available in non-secure mode.
981
982 config ARM_ERRATA_460075
983         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
984         depends on CPU_V7
985         depends on !ARCH_MULTIPLATFORM
986         help
987           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
988           erratum. Any asynchronous access to the L2 cache may encounter a
989           situation in which recent store transactions to the L2 cache are lost
990           and overwritten with stale memory contents from external memory. The
991           workaround disables the write-allocate mode for the L2 cache via the
992           ACTLR register. Note that setting specific bits in the ACTLR register
993           may not be available in non-secure mode.
994
995 config ARM_ERRATA_742230
996         bool "ARM errata: DMB operation may be faulty"
997         depends on CPU_V7 && SMP
998         depends on !ARCH_MULTIPLATFORM
999         help
1000           This option enables the workaround for the 742230 Cortex-A9
1001           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1002           between two write operations may not ensure the correct visibility
1003           ordering of the two writes. This workaround sets a specific bit in
1004           the diagnostic register of the Cortex-A9 which causes the DMB
1005           instruction to behave as a DSB, ensuring the correct behaviour of
1006           the two writes.
1007
1008 config ARM_ERRATA_742231
1009         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1010         depends on CPU_V7 && SMP
1011         depends on !ARCH_MULTIPLATFORM
1012         help
1013           This option enables the workaround for the 742231 Cortex-A9
1014           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1015           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1016           accessing some data located in the same cache line, may get corrupted
1017           data due to bad handling of the address hazard when the line gets
1018           replaced from one of the CPUs at the same time as another CPU is
1019           accessing it. This workaround sets specific bits in the diagnostic
1020           register of the Cortex-A9 which reduces the linefill issuing
1021           capabilities of the processor.
1022
1023 config ARM_ERRATA_643719
1024         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1025         depends on CPU_V7 && SMP
1026         default y
1027         help
1028           This option enables the workaround for the 643719 Cortex-A9 (prior to
1029           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1030           register returns zero when it should return one. The workaround
1031           corrects this value, ensuring cache maintenance operations which use
1032           it behave as intended and avoiding data corruption.
1033
1034 config ARM_ERRATA_720789
1035         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1036         depends on CPU_V7
1037         help
1038           This option enables the workaround for the 720789 Cortex-A9 (prior to
1039           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1040           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1041           As a consequence of this erratum, some TLB entries which should be
1042           invalidated are not, resulting in an incoherency in the system page
1043           tables. The workaround changes the TLB flushing routines to invalidate
1044           entries regardless of the ASID.
1045
1046 config ARM_ERRATA_743622
1047         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1048         depends on CPU_V7
1049         depends on !ARCH_MULTIPLATFORM
1050         help
1051           This option enables the workaround for the 743622 Cortex-A9
1052           (r2p*) erratum. Under very rare conditions, a faulty
1053           optimisation in the Cortex-A9 Store Buffer may lead to data
1054           corruption. This workaround sets a specific bit in the diagnostic
1055           register of the Cortex-A9 which disables the Store Buffer
1056           optimisation, preventing the defect from occurring. This has no
1057           visible impact on the overall performance or power consumption of the
1058           processor.
1059
1060 config ARM_ERRATA_751472
1061         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1062         depends on CPU_V7
1063         depends on !ARCH_MULTIPLATFORM
1064         help
1065           This option enables the workaround for the 751472 Cortex-A9 (prior
1066           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1067           completion of a following broadcasted operation if the second
1068           operation is received by a CPU before the ICIALLUIS has completed,
1069           potentially leading to corrupted entries in the cache or TLB.
1070
1071 config ARM_ERRATA_754322
1072         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1073         depends on CPU_V7
1074         help
1075           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1076           r3p*) erratum. A speculative memory access may cause a page table walk
1077           which starts prior to an ASID switch but completes afterwards. This
1078           can populate the micro-TLB with a stale entry which may be hit with
1079           the new ASID. This workaround places two dsb instructions in the mm
1080           switching code so that no page table walks can cross the ASID switch.
1081
1082 config ARM_ERRATA_754327
1083         bool "ARM errata: no automatic Store Buffer drain"
1084         depends on CPU_V7 && SMP
1085         help
1086           This option enables the workaround for the 754327 Cortex-A9 (prior to
1087           r2p0) erratum. The Store Buffer does not have any automatic draining
1088           mechanism and therefore a livelock may occur if an external agent
1089           continuously polls a memory location waiting to observe an update.
1090           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1091           written polling loops from denying visibility of updates to memory.
1092
1093 config ARM_ERRATA_364296
1094         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1095         depends on CPU_V6
1096         help
1097           This options enables the workaround for the 364296 ARM1136
1098           r0p2 erratum (possible cache data corruption with
1099           hit-under-miss enabled). It sets the undocumented bit 31 in
1100           the auxiliary control register and the FI bit in the control
1101           register, thus disabling hit-under-miss without putting the
1102           processor into full low interrupt latency mode. ARM11MPCore
1103           is not affected.
1104
1105 config ARM_ERRATA_764369
1106         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1107         depends on CPU_V7 && SMP
1108         help
1109           This option enables the workaround for erratum 764369
1110           affecting Cortex-A9 MPCore with two or more processors (all
1111           current revisions). Under certain timing circumstances, a data
1112           cache line maintenance operation by MVA targeting an Inner
1113           Shareable memory region may fail to proceed up to either the
1114           Point of Coherency or to the Point of Unification of the
1115           system. This workaround adds a DSB instruction before the
1116           relevant cache maintenance functions and sets a specific bit
1117           in the diagnostic control register of the SCU.
1118
1119 config ARM_ERRATA_775420
1120        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1121        depends on CPU_V7
1122        help
1123          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1124          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1125          operation aborts with MMU exception, it might cause the processor
1126          to deadlock. This workaround puts DSB before executing ISB if
1127          an abort may occur on cache maintenance.
1128
1129 config ARM_ERRATA_798181
1130         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1131         depends on CPU_V7 && SMP
1132         help
1133           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1134           adequately shooting down all use of the old entries. This
1135           option enables the Linux kernel workaround for this erratum
1136           which sends an IPI to the CPUs that are running the same ASID
1137           as the one being invalidated.
1138
1139 config ARM_ERRATA_773022
1140         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1141         depends on CPU_V7
1142         help
1143           This option enables the workaround for the 773022 Cortex-A15
1144           (up to r0p4) erratum. In certain rare sequences of code, the
1145           loop buffer may deliver incorrect instructions. This
1146           workaround disables the loop buffer to avoid the erratum.
1147
1148 config ARM_ERRATA_818325_852422
1149         bool "ARM errata: A12: some seqs of opposed cond code instrs => deadlock or corruption"
1150         depends on CPU_V7
1151         help
1152           This option enables the workaround for:
1153           - Cortex-A12 818325: Execution of an UNPREDICTABLE STR or STM
1154             instruction might deadlock.  Fixed in r0p1.
1155           - Cortex-A12 852422: Execution of a sequence of instructions might
1156             lead to either a data corruption or a CPU deadlock.  Not fixed in
1157             any Cortex-A12 cores yet.
1158           This workaround for all both errata involves setting bit[12] of the
1159           Feature Register. This bit disables an optimisation applied to a
1160           sequence of 2 instructions that use opposing condition codes.
1161
1162 config ARM_ERRATA_821420
1163         bool "ARM errata: A12: sequence of VMOV to core registers might lead to a dead lock"
1164         depends on CPU_V7
1165         help
1166           This option enables the workaround for the 821420 Cortex-A12
1167           (all revs) erratum. In very rare timing conditions, a sequence
1168           of VMOV to Core registers instructions, for which the second
1169           one is in the shadow of a branch or abort, can lead to a
1170           deadlock when the VMOV instructions are issued out-of-order.
1171
1172 config ARM_ERRATA_825619
1173         bool "ARM errata: A12: DMB NSHST/ISHST mixed ... might cause deadlock"
1174         depends on CPU_V7
1175         help
1176           This option enables the workaround for the 825619 Cortex-A12
1177           (all revs) erratum. Within rare timing constraints, executing a
1178           DMB NSHST or DMB ISHST instruction followed by a mix of Cacheable
1179           and Device/Strongly-Ordered loads and stores might cause deadlock
1180
1181 config ARM_ERRATA_852421
1182         bool "ARM errata: A17: DMB ST might fail to create order between stores"
1183         depends on CPU_V7
1184         help
1185           This option enables the workaround for the 852421 Cortex-A17
1186           (r1p0, r1p1, r1p2) erratum. Under very rare timing conditions,
1187           execution of a DMB ST instruction might fail to properly order
1188           stores from GroupA and stores from GroupB.
1189
1190 config ARM_ERRATA_852423
1191         bool "ARM errata: A17: some seqs of opposed cond code instrs => deadlock or corruption"
1192         depends on CPU_V7
1193         help
1194           This option enables the workaround for:
1195           - Cortex-A17 852423: Execution of a sequence of instructions might
1196             lead to either a data corruption or a CPU deadlock.  Not fixed in
1197             any Cortex-A17 cores yet.
1198           This is identical to Cortex-A12 erratum 852422.  It is a separate
1199           config option from the A12 erratum due to the way errata are checked
1200           for and handled.
1201
1202 endmenu
1203
1204 source "arch/arm/common/Kconfig"
1205
1206 menu "Bus support"
1207
1208 config ISA
1209         bool
1210         help
1211           Find out whether you have ISA slots on your motherboard.  ISA is the
1212           name of a bus system, i.e. the way the CPU talks to the other stuff
1213           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1214           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1215           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1216
1217 # Select ISA DMA controller support
1218 config ISA_DMA
1219         bool
1220         select ISA_DMA_API
1221
1222 # Select ISA DMA interface
1223 config ISA_DMA_API
1224         bool
1225
1226 config PCI_NANOENGINE
1227         bool "BSE nanoEngine PCI support"
1228         depends on SA1100_NANOENGINE
1229         help
1230           Enable PCI on the BSE nanoEngine board.
1231
1232 config PCI_HOST_ITE8152
1233         bool
1234         depends on PCI && MACH_ARMCORE
1235         default y
1236         select DMABOUNCE
1237
1238 endmenu
1239
1240 menu "Kernel Features"
1241
1242 config HAVE_SMP
1243         bool
1244         help
1245           This option should be selected by machines which have an SMP-
1246           capable CPU.
1247
1248           The only effect of this option is to make the SMP-related
1249           options available to the user for configuration.
1250
1251 config SMP
1252         bool "Symmetric Multi-Processing"
1253         depends on CPU_V6K || CPU_V7
1254         depends on GENERIC_CLOCKEVENTS
1255         depends on HAVE_SMP
1256         depends on MMU || ARM_MPU
1257         select IRQ_WORK
1258         help
1259           This enables support for systems with more than one CPU. If you have
1260           a system with only one CPU, say N. If you have a system with more
1261           than one CPU, say Y.
1262
1263           If you say N here, the kernel will run on uni- and multiprocessor
1264           machines, but will use only one CPU of a multiprocessor machine. If
1265           you say Y here, the kernel will run on many, but not all,
1266           uniprocessor machines. On a uniprocessor machine, the kernel
1267           will run faster if you say N here.
1268
1269           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1270           <file:Documentation/lockup-watchdogs.txt> and the SMP-HOWTO available at
1271           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1272
1273           If you don't know what to do here, say N.
1274
1275 config SMP_ON_UP
1276         bool "Allow booting SMP kernel on uniprocessor systems"
1277         depends on SMP && !XIP_KERNEL && MMU
1278         default y
1279         help
1280           SMP kernels contain instructions which fail on non-SMP processors.
1281           Enabling this option allows the kernel to modify itself to make
1282           these instructions safe.  Disabling it allows about 1K of space
1283           savings.
1284
1285           If you don't know what to do here, say Y.
1286
1287 config ARM_CPU_TOPOLOGY
1288         bool "Support cpu topology definition"
1289         depends on SMP && CPU_V7
1290         default y
1291         help
1292           Support ARM cpu topology definition. The MPIDR register defines
1293           affinity between processors which is then used to describe the cpu
1294           topology of an ARM System.
1295
1296 config SCHED_MC
1297         bool "Multi-core scheduler support"
1298         depends on ARM_CPU_TOPOLOGY
1299         help
1300           Multi-core scheduler support improves the CPU scheduler's decision
1301           making when dealing with multi-core CPU chips at a cost of slightly
1302           increased overhead in some places. If unsure say N here.
1303
1304 config SCHED_SMT
1305         bool "SMT scheduler support"
1306         depends on ARM_CPU_TOPOLOGY
1307         help
1308           Improves the CPU scheduler's decision making when dealing with
1309           MultiThreading at a cost of slightly increased overhead in some
1310           places. If unsure say N here.
1311
1312 config HAVE_ARM_SCU
1313         bool
1314         help
1315           This option enables support for the ARM snoop control unit
1316
1317 config HAVE_ARM_ARCH_TIMER
1318         bool "Architected timer support"
1319         depends on CPU_V7
1320         select ARM_ARCH_TIMER
1321         select GENERIC_CLOCKEVENTS
1322         help
1323           This option enables support for the ARM architected timer
1324
1325 config HAVE_ARM_TWD
1326         bool
1327         help
1328           This options enables support for the ARM timer and watchdog unit
1329
1330 config MCPM
1331         bool "Multi-Cluster Power Management"
1332         depends on CPU_V7 && SMP
1333         help
1334           This option provides the common power management infrastructure
1335           for (multi-)cluster based systems, such as big.LITTLE based
1336           systems.
1337
1338 config MCPM_QUAD_CLUSTER
1339         bool
1340         depends on MCPM
1341         help
1342           To avoid wasting resources unnecessarily, MCPM only supports up
1343           to 2 clusters by default.
1344           Platforms with 3 or 4 clusters that use MCPM must select this
1345           option to allow the additional clusters to be managed.
1346
1347 config BIG_LITTLE
1348         bool "big.LITTLE support (Experimental)"
1349         depends on CPU_V7 && SMP
1350         select MCPM
1351         help
1352           This option enables support selections for the big.LITTLE
1353           system architecture.
1354
1355 config BL_SWITCHER
1356         bool "big.LITTLE switcher support"
1357         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU && ARM_GIC
1358         select CPU_PM
1359         help
1360           The big.LITTLE "switcher" provides the core functionality to
1361           transparently handle transition between a cluster of A15's
1362           and a cluster of A7's in a big.LITTLE system.
1363
1364 config BL_SWITCHER_DUMMY_IF
1365         tristate "Simple big.LITTLE switcher user interface"
1366         depends on BL_SWITCHER && DEBUG_KERNEL
1367         help
1368           This is a simple and dummy char dev interface to control
1369           the big.LITTLE switcher core code.  It is meant for
1370           debugging purposes only.
1371
1372 choice
1373         prompt "Memory split"
1374         depends on MMU
1375         default VMSPLIT_3G
1376         help
1377           Select the desired split between kernel and user memory.
1378
1379           If you are not absolutely sure what you are doing, leave this
1380           option alone!
1381
1382         config VMSPLIT_3G
1383                 bool "3G/1G user/kernel split"
1384         config VMSPLIT_3G_OPT
1385                 depends on !ARM_LPAE
1386                 bool "3G/1G user/kernel split (for full 1G low memory)"
1387         config VMSPLIT_2G
1388                 bool "2G/2G user/kernel split"
1389         config VMSPLIT_1G
1390                 bool "1G/3G user/kernel split"
1391 endchoice
1392
1393 config PAGE_OFFSET
1394         hex
1395         default PHYS_OFFSET if !MMU
1396         default 0x40000000 if VMSPLIT_1G
1397         default 0x80000000 if VMSPLIT_2G
1398         default 0xB0000000 if VMSPLIT_3G_OPT
1399         default 0xC0000000
1400
1401 config NR_CPUS
1402         int "Maximum number of CPUs (2-32)"
1403         range 2 32
1404         depends on SMP
1405         default "4"
1406
1407 config HOTPLUG_CPU
1408         bool "Support for hot-pluggable CPUs"
1409         depends on SMP
1410         select GENERIC_IRQ_MIGRATION
1411         help
1412           Say Y here to experiment with turning CPUs off and on.  CPUs
1413           can be controlled through /sys/devices/system/cpu.
1414
1415 config ARM_PSCI
1416         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1417         depends on HAVE_ARM_SMCCC
1418         select ARM_PSCI_FW
1419         help
1420           Say Y here if you want Linux to communicate with system firmware
1421           implementing the PSCI specification for CPU-centric power
1422           management operations described in ARM document number ARM DEN
1423           0022A ("Power State Coordination Interface System Software on
1424           ARM processors").
1425
1426 # The GPIO number here must be sorted by descending number. In case of
1427 # a multiplatform kernel, we just want the highest value required by the
1428 # selected platforms.
1429 config ARCH_NR_GPIO
1430         int
1431         default 2048 if ARCH_SOCFPGA
1432         default 1024 if ARCH_BRCMSTB || ARCH_RENESAS || ARCH_TEGRA || \
1433                 ARCH_ZYNQ
1434         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || \
1435                 SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX || ARCH_S5PV210
1436         default 416 if ARCH_SUNXI
1437         default 392 if ARCH_U8500
1438         default 352 if ARCH_VT8500
1439         default 288 if ARCH_ROCKCHIP
1440         default 264 if MACH_H4700
1441         default 0
1442         help
1443           Maximum number of GPIOs in the system.
1444
1445           If unsure, leave the default value.
1446
1447 config HZ_FIXED
1448         int
1449         default 200 if ARCH_EBSA110
1450         default 128 if SOC_AT91RM9200
1451         default 0
1452
1453 choice
1454         depends on HZ_FIXED = 0
1455         prompt "Timer frequency"
1456
1457 config HZ_100
1458         bool "100 Hz"
1459
1460 config HZ_200
1461         bool "200 Hz"
1462
1463 config HZ_250
1464         bool "250 Hz"
1465
1466 config HZ_300
1467         bool "300 Hz"
1468
1469 config HZ_500
1470         bool "500 Hz"
1471
1472 config HZ_1000
1473         bool "1000 Hz"
1474
1475 endchoice
1476
1477 config HZ
1478         int
1479         default HZ_FIXED if HZ_FIXED != 0
1480         default 100 if HZ_100
1481         default 200 if HZ_200
1482         default 250 if HZ_250
1483         default 300 if HZ_300
1484         default 500 if HZ_500
1485         default 1000
1486
1487 config SCHED_HRTICK
1488         def_bool HIGH_RES_TIMERS
1489
1490 config THUMB2_KERNEL
1491         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1492         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1493         default y if CPU_THUMBONLY
1494         select ARM_UNWIND
1495         help
1496           By enabling this option, the kernel will be compiled in
1497           Thumb-2 mode.
1498
1499           If unsure, say N.
1500
1501 config THUMB2_AVOID_R_ARM_THM_JUMP11
1502         bool "Work around buggy Thumb-2 short branch relocations in gas"
1503         depends on THUMB2_KERNEL && MODULES
1504         default y
1505         help
1506           Various binutils versions can resolve Thumb-2 branches to
1507           locally-defined, preemptible global symbols as short-range "b.n"
1508           branch instructions.
1509
1510           This is a problem, because there's no guarantee the final
1511           destination of the symbol, or any candidate locations for a
1512           trampoline, are within range of the branch.  For this reason, the
1513           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1514           relocation in modules at all, and it makes little sense to add
1515           support.
1516
1517           The symptom is that the kernel fails with an "unsupported
1518           relocation" error when loading some modules.
1519
1520           Until fixed tools are available, passing
1521           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1522           code which hits this problem, at the cost of a bit of extra runtime
1523           stack usage in some cases.
1524
1525           The problem is described in more detail at:
1526               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1527
1528           Only Thumb-2 kernels are affected.
1529
1530           Unless you are sure your tools don't have this problem, say Y.
1531
1532 config ARM_PATCH_IDIV
1533         bool "Runtime patch udiv/sdiv instructions into __aeabi_{u}idiv()"
1534         depends on CPU_32v7 && !XIP_KERNEL
1535         default y
1536         help
1537           The ARM compiler inserts calls to __aeabi_idiv() and
1538           __aeabi_uidiv() when it needs to perform division on signed
1539           and unsigned integers. Some v7 CPUs have support for the sdiv
1540           and udiv instructions that can be used to implement those
1541           functions.
1542
1543           Enabling this option allows the kernel to modify itself to
1544           replace the first two instructions of these library functions
1545           with the sdiv or udiv plus "bx lr" instructions when the CPU
1546           it is running on supports them. Typically this will be faster
1547           and less power intensive than running the original library
1548           code to do integer division.
1549
1550 config AEABI
1551         bool "Use the ARM EABI to compile the kernel" if !CPU_V7 && !CPU_V7M && !CPU_V6 && !CPU_V6K
1552         default CPU_V7 || CPU_V7M || CPU_V6 || CPU_V6K
1553         help
1554           This option allows for the kernel to be compiled using the latest
1555           ARM ABI (aka EABI).  This is only useful if you are using a user
1556           space environment that is also compiled with EABI.
1557
1558           Since there are major incompatibilities between the legacy ABI and
1559           EABI, especially with regard to structure member alignment, this
1560           option also changes the kernel syscall calling convention to
1561           disambiguate both ABIs and allow for backward compatibility support
1562           (selected with CONFIG_OABI_COMPAT).
1563
1564           To use this you need GCC version 4.0.0 or later.
1565
1566 config OABI_COMPAT
1567         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1568         depends on AEABI && !THUMB2_KERNEL
1569         help
1570           This option preserves the old syscall interface along with the
1571           new (ARM EABI) one. It also provides a compatibility layer to
1572           intercept syscalls that have structure arguments which layout
1573           in memory differs between the legacy ABI and the new ARM EABI
1574           (only for non "thumb" binaries). This option adds a tiny
1575           overhead to all syscalls and produces a slightly larger kernel.
1576
1577           The seccomp filter system will not be available when this is
1578           selected, since there is no way yet to sensibly distinguish
1579           between calling conventions during filtering.
1580
1581           If you know you'll be using only pure EABI user space then you
1582           can say N here. If this option is not selected and you attempt
1583           to execute a legacy ABI binary then the result will be
1584           UNPREDICTABLE (in fact it can be predicted that it won't work
1585           at all). If in doubt say N.
1586
1587 config ARCH_HAS_HOLES_MEMORYMODEL
1588         bool
1589
1590 config ARCH_SPARSEMEM_ENABLE
1591         bool
1592
1593 config ARCH_SPARSEMEM_DEFAULT
1594         def_bool ARCH_SPARSEMEM_ENABLE
1595
1596 config ARCH_SELECT_MEMORY_MODEL
1597         def_bool ARCH_SPARSEMEM_ENABLE
1598
1599 config HAVE_ARCH_PFN_VALID
1600         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1601
1602 config HAVE_GENERIC_GUP
1603         def_bool y
1604         depends on ARM_LPAE
1605
1606 config HIGHMEM
1607         bool "High Memory Support"
1608         depends on MMU
1609         help
1610           The address space of ARM processors is only 4 Gigabytes large
1611           and it has to accommodate user address space, kernel address
1612           space as well as some memory mapped IO. That means that, if you
1613           have a large amount of physical memory and/or IO, not all of the
1614           memory can be "permanently mapped" by the kernel. The physical
1615           memory that is not permanently mapped is called "high memory".
1616
1617           Depending on the selected kernel/user memory split, minimum
1618           vmalloc space and actual amount of RAM, you may not need this
1619           option which should result in a slightly faster kernel.
1620
1621           If unsure, say n.
1622
1623 config HIGHPTE
1624         bool "Allocate 2nd-level pagetables from highmem" if EXPERT
1625         depends on HIGHMEM
1626         default y
1627         help
1628           The VM uses one page of physical memory for each page table.
1629           For systems with a lot of processes, this can use a lot of
1630           precious low memory, eventually leading to low memory being
1631           consumed by page tables.  Setting this option will allow
1632           user-space 2nd level page tables to reside in high memory.
1633
1634 config CPU_SW_DOMAIN_PAN
1635         bool "Enable use of CPU domains to implement privileged no-access"
1636         depends on MMU && !ARM_LPAE
1637         default y
1638         help
1639           Increase kernel security by ensuring that normal kernel accesses
1640           are unable to access userspace addresses.  This can help prevent
1641           use-after-free bugs becoming an exploitable privilege escalation
1642           by ensuring that magic values (such as LIST_POISON) will always
1643           fault when dereferenced.
1644
1645           CPUs with low-vector mappings use a best-efforts implementation.
1646           Their lower 1MB needs to remain accessible for the vectors, but
1647           the remainder of userspace will become appropriately inaccessible.
1648
1649 config HW_PERF_EVENTS
1650         def_bool y
1651         depends on ARM_PMU
1652
1653 config SYS_SUPPORTS_HUGETLBFS
1654        def_bool y
1655        depends on ARM_LPAE
1656
1657 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1658        def_bool y
1659        depends on ARM_LPAE
1660
1661 config ARCH_WANT_GENERAL_HUGETLB
1662         def_bool y
1663
1664 config ARM_MODULE_PLTS
1665         bool "Use PLTs to allow module memory to spill over into vmalloc area"
1666         depends on MODULES
1667         default y
1668         help
1669           Allocate PLTs when loading modules so that jumps and calls whose
1670           targets are too far away for their relative offsets to be encoded
1671           in the instructions themselves can be bounced via veneers in the
1672           module's PLT. This allows modules to be allocated in the generic
1673           vmalloc area after the dedicated module memory area has been
1674           exhausted. The modules will use slightly more memory, but after
1675           rounding up to page size, the actual memory footprint is usually
1676           the same.
1677
1678           Disabling this is usually safe for small single-platform
1679           configurations. If unsure, say y.
1680
1681 config FORCE_MAX_ZONEORDER
1682         int "Maximum zone order"
1683         default "12" if SOC_AM33XX
1684         default "9" if SA1111 || ARCH_EFM32
1685         default "11"
1686         help
1687           The kernel memory allocator divides physically contiguous memory
1688           blocks into "zones", where each zone is a power of two number of
1689           pages.  This option selects the largest power of two that the kernel
1690           keeps in the memory allocator.  If you need to allocate very large
1691           blocks of physically contiguous memory, then you may need to
1692           increase this value.
1693
1694           This config option is actually maximum order plus one. For example,
1695           a value of 11 means that the largest free memory block is 2^10 pages.
1696
1697 config ALIGNMENT_TRAP
1698         bool
1699         depends on CPU_CP15_MMU
1700         default y if !ARCH_EBSA110
1701         select HAVE_PROC_CPU if PROC_FS
1702         help
1703           ARM processors cannot fetch/store information which is not
1704           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1705           address divisible by 4. On 32-bit ARM processors, these non-aligned
1706           fetch/store instructions will be emulated in software if you say
1707           here, which has a severe performance impact. This is necessary for
1708           correct operation of some network protocols. With an IP-only
1709           configuration it is safe to say N, otherwise say Y.
1710
1711 config UACCESS_WITH_MEMCPY
1712         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1713         depends on MMU
1714         default y if CPU_FEROCEON
1715         help
1716           Implement faster copy_to_user and clear_user methods for CPU
1717           cores where a 8-word STM instruction give significantly higher
1718           memory write throughput than a sequence of individual 32bit stores.
1719
1720           A possible side effect is a slight increase in scheduling latency
1721           between threads sharing the same address space if they invoke
1722           such copy operations with large buffers.
1723
1724           However, if the CPU data cache is using a write-allocate mode,
1725           this option is unlikely to provide any performance gain.
1726
1727 config SECCOMP
1728         bool
1729         prompt "Enable seccomp to safely compute untrusted bytecode"
1730         ---help---
1731           This kernel feature is useful for number crunching applications
1732           that may need to compute untrusted bytecode during their
1733           execution. By using pipes or other transports made available to
1734           the process as file descriptors supporting the read/write
1735           syscalls, it's possible to isolate those applications in
1736           their own address space using seccomp. Once seccomp is
1737           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1738           and the task is only allowed to execute a few safe syscalls
1739           defined by each seccomp mode.
1740
1741 config PARAVIRT
1742         bool "Enable paravirtualization code"
1743         help
1744           This changes the kernel so it can modify itself when it is run
1745           under a hypervisor, potentially improving performance significantly
1746           over full virtualization.
1747
1748 config PARAVIRT_TIME_ACCOUNTING
1749         bool "Paravirtual steal time accounting"
1750         select PARAVIRT
1751         help
1752           Select this option to enable fine granularity task steal time
1753           accounting. Time spent executing other tasks in parallel with
1754           the current vCPU is discounted from the vCPU power. To account for
1755           that, there can be a small performance impact.
1756
1757           If in doubt, say N here.
1758
1759 config XEN_DOM0
1760         def_bool y
1761         depends on XEN
1762
1763 config XEN
1764         bool "Xen guest support on ARM"
1765         depends on ARM && AEABI && OF
1766         depends on CPU_V7 && !CPU_V6
1767         depends on !GENERIC_ATOMIC64
1768         depends on MMU
1769         select ARCH_DMA_ADDR_T_64BIT
1770         select ARM_PSCI
1771         select SWIOTLB
1772         select SWIOTLB_XEN
1773         select PARAVIRT
1774         help
1775           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1776
1777 config STACKPROTECTOR_PER_TASK
1778         bool "Use a unique stack canary value for each task"
1779         depends on GCC_PLUGINS && STACKPROTECTOR && SMP && !XIP_DEFLATED_DATA
1780         select GCC_PLUGIN_ARM_SSP_PER_TASK
1781         default y
1782         help
1783           Due to the fact that GCC uses an ordinary symbol reference from
1784           which to load the value of the stack canary, this value can only
1785           change at reboot time on SMP systems, and all tasks running in the
1786           kernel's address space are forced to use the same canary value for
1787           the entire duration that the system is up.
1788
1789           Enable this option to switch to a different method that uses a
1790           different canary value for each task.
1791
1792 endmenu
1793
1794 menu "Boot options"
1795
1796 config USE_OF
1797         bool "Flattened Device Tree support"
1798         select IRQ_DOMAIN
1799         select OF
1800         help
1801           Include support for flattened device tree machine descriptions.
1802
1803 config ATAGS
1804         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1805         default y
1806         help
1807           This is the traditional way of passing data to the kernel at boot
1808           time. If you are solely relying on the flattened device tree (or
1809           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1810           to remove ATAGS support from your kernel binary.  If unsure,
1811           leave this to y.
1812
1813 config DEPRECATED_PARAM_STRUCT
1814         bool "Provide old way to pass kernel parameters"
1815         depends on ATAGS
1816         help
1817           This was deprecated in 2001 and announced to live on for 5 years.
1818           Some old boot loaders still use this way.
1819
1820 # Compressed boot loader in ROM.  Yes, we really want to ask about
1821 # TEXT and BSS so we preserve their values in the config files.
1822 config ZBOOT_ROM_TEXT
1823         hex "Compressed ROM boot loader base address"
1824         default "0"
1825         help
1826           The physical address at which the ROM-able zImage is to be
1827           placed in the target.  Platforms which normally make use of
1828           ROM-able zImage formats normally set this to a suitable
1829           value in their defconfig file.
1830
1831           If ZBOOT_ROM is not enabled, this has no effect.
1832
1833 config ZBOOT_ROM_BSS
1834         hex "Compressed ROM boot loader BSS address"
1835         default "0"
1836         help
1837           The base address of an area of read/write memory in the target
1838           for the ROM-able zImage which must be available while the
1839           decompressor is running. It must be large enough to hold the
1840           entire decompressed kernel plus an additional 128 KiB.
1841           Platforms which normally make use of ROM-able zImage formats
1842           normally set this to a suitable value in their defconfig file.
1843
1844           If ZBOOT_ROM is not enabled, this has no effect.
1845
1846 config ZBOOT_ROM
1847         bool "Compressed boot loader in ROM/flash"
1848         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1849         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1850         help
1851           Say Y here if you intend to execute your compressed kernel image
1852           (zImage) directly from ROM or flash.  If unsure, say N.
1853
1854 config ARM_APPENDED_DTB
1855         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1856         depends on OF
1857         help
1858           With this option, the boot code will look for a device tree binary
1859           (DTB) appended to zImage
1860           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1861
1862           This is meant as a backward compatibility convenience for those
1863           systems with a bootloader that can't be upgraded to accommodate
1864           the documented boot protocol using a device tree.
1865
1866           Beware that there is very little in terms of protection against
1867           this option being confused by leftover garbage in memory that might
1868           look like a DTB header after a reboot if no actual DTB is appended
1869           to zImage.  Do not leave this option active in a production kernel
1870           if you don't intend to always append a DTB.  Proper passing of the
1871           location into r2 of a bootloader provided DTB is always preferable
1872           to this option.
1873
1874 config ARM_ATAG_DTB_COMPAT
1875         bool "Supplement the appended DTB with traditional ATAG information"
1876         depends on ARM_APPENDED_DTB
1877         help
1878           Some old bootloaders can't be updated to a DTB capable one, yet
1879           they provide ATAGs with memory configuration, the ramdisk address,
1880           the kernel cmdline string, etc.  Such information is dynamically
1881           provided by the bootloader and can't always be stored in a static
1882           DTB.  To allow a device tree enabled kernel to be used with such
1883           bootloaders, this option allows zImage to extract the information
1884           from the ATAG list and store it at run time into the appended DTB.
1885
1886 choice
1887         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1888         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1889
1890 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1891         bool "Use bootloader kernel arguments if available"
1892         help
1893           Uses the command-line options passed by the boot loader instead of
1894           the device tree bootargs property. If the boot loader doesn't provide
1895           any, the device tree bootargs property will be used.
1896
1897 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1898         bool "Extend with bootloader kernel arguments"
1899         help
1900           The command-line arguments provided by the boot loader will be
1901           appended to the the device tree bootargs property.
1902
1903 endchoice
1904
1905 config CMDLINE
1906         string "Default kernel command string"
1907         default ""
1908         help
1909           On some architectures (EBSA110 and CATS), there is currently no way
1910           for the boot loader to pass arguments to the kernel. For these
1911           architectures, you should supply some command-line options at build
1912           time by entering them here. As a minimum, you should specify the
1913           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1914
1915 choice
1916         prompt "Kernel command line type" if CMDLINE != ""
1917         default CMDLINE_FROM_BOOTLOADER
1918         depends on ATAGS
1919
1920 config CMDLINE_FROM_BOOTLOADER
1921         bool "Use bootloader kernel arguments if available"
1922         help
1923           Uses the command-line options passed by the boot loader. If
1924           the boot loader doesn't provide any, the default kernel command
1925           string provided in CMDLINE will be used.
1926
1927 config CMDLINE_EXTEND
1928         bool "Extend bootloader kernel arguments"
1929         help
1930           The command-line arguments provided by the boot loader will be
1931           appended to the default kernel command string.
1932
1933 config CMDLINE_FORCE
1934         bool "Always use the default kernel command string"
1935         help
1936           Always use the default kernel command string, even if the boot
1937           loader passes other arguments to the kernel.
1938           This is useful if you cannot or don't want to change the
1939           command-line options your boot loader passes to the kernel.
1940 endchoice
1941
1942 config XIP_KERNEL
1943         bool "Kernel Execute-In-Place from ROM"
1944         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
1945         help
1946           Execute-In-Place allows the kernel to run from non-volatile storage
1947           directly addressable by the CPU, such as NOR flash. This saves RAM
1948           space since the text section of the kernel is not loaded from flash
1949           to RAM.  Read-write sections, such as the data section and stack,
1950           are still copied to RAM.  The XIP kernel is not compressed since
1951           it has to run directly from flash, so it will take more space to
1952           store it.  The flash address used to link the kernel object files,
1953           and for storing it, is configuration dependent. Therefore, if you
1954           say Y here, you must know the proper physical address where to
1955           store the kernel image depending on your own flash memory usage.
1956
1957           Also note that the make target becomes "make xipImage" rather than
1958           "make zImage" or "make Image".  The final kernel binary to put in
1959           ROM memory will be arch/arm/boot/xipImage.
1960
1961           If unsure, say N.
1962
1963 config XIP_PHYS_ADDR
1964         hex "XIP Kernel Physical Location"
1965         depends on XIP_KERNEL
1966         default "0x00080000"
1967         help
1968           This is the physical address in your flash memory the kernel will
1969           be linked for and stored to.  This address is dependent on your
1970           own flash usage.
1971
1972 config XIP_DEFLATED_DATA
1973         bool "Store kernel .data section compressed in ROM"
1974         depends on XIP_KERNEL
1975         select ZLIB_INFLATE
1976         help
1977           Before the kernel is actually executed, its .data section has to be
1978           copied to RAM from ROM. This option allows for storing that data
1979           in compressed form and decompressed to RAM rather than merely being
1980           copied, saving some precious ROM space. A possible drawback is a
1981           slightly longer boot delay.
1982
1983 config KEXEC
1984         bool "Kexec system call (EXPERIMENTAL)"
1985         depends on (!SMP || PM_SLEEP_SMP)
1986         depends on !CPU_V7M
1987         select KEXEC_CORE
1988         help
1989           kexec is a system call that implements the ability to shutdown your
1990           current kernel, and to start another kernel.  It is like a reboot
1991           but it is independent of the system firmware.   And like a reboot
1992           you can start any kernel with it, not just Linux.
1993
1994           It is an ongoing process to be certain the hardware in a machine
1995           is properly shutdown, so do not be surprised if this code does not
1996           initially work for you.
1997
1998 config ATAGS_PROC
1999         bool "Export atags in procfs"
2000         depends on ATAGS && KEXEC
2001         default y
2002         help
2003           Should the atags used to boot the kernel be exported in an "atags"
2004           file in procfs. Useful with kexec.
2005
2006 config CRASH_DUMP
2007         bool "Build kdump crash kernel (EXPERIMENTAL)"
2008         help
2009           Generate crash dump after being started by kexec. This should
2010           be normally only set in special crash dump kernels which are
2011           loaded in the main kernel with kexec-tools into a specially
2012           reserved region and then later executed after a crash by
2013           kdump/kexec. The crash dump kernel must be compiled to a
2014           memory address not used by the main kernel
2015
2016           For more details see Documentation/kdump/kdump.txt
2017
2018 config AUTO_ZRELADDR
2019         bool "Auto calculation of the decompressed kernel image address"
2020         help
2021           ZRELADDR is the physical address where the decompressed kernel
2022           image will be placed. If AUTO_ZRELADDR is selected, the address
2023           will be determined at run-time by masking the current IP with
2024           0xf8000000. This assumes the zImage being placed in the first 128MB
2025           from start of memory.
2026
2027 config EFI_STUB
2028         bool
2029
2030 config EFI
2031         bool "UEFI runtime support"
2032         depends on OF && !CPU_BIG_ENDIAN && MMU && AUTO_ZRELADDR && !XIP_KERNEL
2033         select UCS2_STRING
2034         select EFI_PARAMS_FROM_FDT
2035         select EFI_STUB
2036         select EFI_ARMSTUB
2037         select EFI_RUNTIME_WRAPPERS
2038         ---help---
2039           This option provides support for runtime services provided
2040           by UEFI firmware (such as non-volatile variables, realtime
2041           clock, and platform reset). A UEFI stub is also provided to
2042           allow the kernel to be booted as an EFI application. This
2043           is only useful for kernels that may run on systems that have
2044           UEFI firmware.
2045
2046 config DMI
2047         bool "Enable support for SMBIOS (DMI) tables"
2048         depends on EFI
2049         default y
2050         help
2051           This enables SMBIOS/DMI feature for systems.
2052
2053           This option is only useful on systems that have UEFI firmware.
2054           However, even with this option, the resultant kernel should
2055           continue to boot on existing non-UEFI platforms.
2056
2057           NOTE: This does *NOT* enable or encourage the use of DMI quirks,
2058           i.e., the the practice of identifying the platform via DMI to
2059           decide whether certain workarounds for buggy hardware and/or
2060           firmware need to be enabled. This would require the DMI subsystem
2061           to be enabled much earlier than we do on ARM, which is non-trivial.
2062
2063 endmenu
2064
2065 menu "CPU Power Management"
2066
2067 source "drivers/cpufreq/Kconfig"
2068
2069 source "drivers/cpuidle/Kconfig"
2070
2071 endmenu
2072
2073 menu "Floating point emulation"
2074
2075 comment "At least one emulation must be selected"
2076
2077 config FPE_NWFPE
2078         bool "NWFPE math emulation"
2079         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2080         ---help---
2081           Say Y to include the NWFPE floating point emulator in the kernel.
2082           This is necessary to run most binaries. Linux does not currently
2083           support floating point hardware so you need to say Y here even if
2084           your machine has an FPA or floating point co-processor podule.
2085
2086           You may say N here if you are going to load the Acorn FPEmulator
2087           early in the bootup.
2088
2089 config FPE_NWFPE_XP
2090         bool "Support extended precision"
2091         depends on FPE_NWFPE
2092         help
2093           Say Y to include 80-bit support in the kernel floating-point
2094           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2095           Note that gcc does not generate 80-bit operations by default,
2096           so in most cases this option only enlarges the size of the
2097           floating point emulator without any good reason.
2098
2099           You almost surely want to say N here.
2100
2101 config FPE_FASTFPE
2102         bool "FastFPE math emulation (EXPERIMENTAL)"
2103         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2104         ---help---
2105           Say Y here to include the FAST floating point emulator in the kernel.
2106           This is an experimental much faster emulator which now also has full
2107           precision for the mantissa.  It does not support any exceptions.
2108           It is very simple, and approximately 3-6 times faster than NWFPE.
2109
2110           It should be sufficient for most programs.  It may be not suitable
2111           for scientific calculations, but you have to check this for yourself.
2112           If you do not feel you need a faster FP emulation you should better
2113           choose NWFPE.
2114
2115 config VFP
2116         bool "VFP-format floating point maths"
2117         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2118         help
2119           Say Y to include VFP support code in the kernel. This is needed
2120           if your hardware includes a VFP unit.
2121
2122           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2123           release notes and additional status information.
2124
2125           Say N if your target does not have VFP hardware.
2126
2127 config VFPv3
2128         bool
2129         depends on VFP
2130         default y if CPU_V7
2131
2132 config NEON
2133         bool "Advanced SIMD (NEON) Extension support"
2134         depends on VFPv3 && CPU_V7
2135         help
2136           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2137           Extension.
2138
2139 config KERNEL_MODE_NEON
2140         bool "Support for NEON in kernel mode"
2141         depends on NEON && AEABI
2142         help
2143           Say Y to include support for NEON in kernel mode.
2144
2145 endmenu
2146
2147 menu "Power management options"
2148
2149 source "kernel/power/Kconfig"
2150
2151 config ARCH_SUSPEND_POSSIBLE
2152         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2153                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_V7M || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2154         def_bool y
2155
2156 config ARM_CPU_SUSPEND
2157         def_bool PM_SLEEP || BL_SWITCHER || ARM_PSCI_FW
2158         depends on ARCH_SUSPEND_POSSIBLE
2159
2160 config ARCH_HIBERNATION_POSSIBLE
2161         bool
2162         depends on MMU
2163         default y if ARCH_SUSPEND_POSSIBLE
2164
2165 endmenu
2166
2167 source "drivers/firmware/Kconfig"
2168
2169 if CRYPTO
2170 source "arch/arm/crypto/Kconfig"
2171 endif
2172
2173 source "arch/arm/kvm/Kconfig"