Merge tag 'renesas-cleanup-boot-for-v3.11' of git://git.kernel.org/pub/scm/linux...
[sfrench/cifs-2.6.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_IDLE_POLL_SETUP
19         select GENERIC_STRNCPY_FROM_USER
20         select GENERIC_STRNLEN_USER
21         select HARDIRQS_SW_RESEND
22         select HAVE_AOUT
23         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
24         select HAVE_ARCH_KGDB
25         select HAVE_ARCH_SECCOMP_FILTER
26         select HAVE_ARCH_TRACEHOOK
27         select HAVE_BPF_JIT
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_DEBUG_KMEMLEAK
30         select HAVE_DMA_API_DEBUG
31         select HAVE_DMA_ATTRS
32         select HAVE_DMA_CONTIGUOUS if MMU
33         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
34         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
35         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
36         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
37         select HAVE_GENERIC_DMA_COHERENT
38         select HAVE_GENERIC_HARDIRQS
39         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
40         select HAVE_IDE if PCI || ISA || PCMCIA
41         select HAVE_IRQ_TIME_ACCOUNTING
42         select HAVE_KERNEL_GZIP
43         select HAVE_KERNEL_LZMA
44         select HAVE_KERNEL_LZO
45         select HAVE_KERNEL_XZ
46         select HAVE_KPROBES if !XIP_KERNEL
47         select HAVE_KRETPROBES if (HAVE_KPROBES)
48         select HAVE_MEMBLOCK
49         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
50         select HAVE_PERF_EVENTS
51         select HAVE_REGS_AND_STACK_ACCESS_API
52         select HAVE_SYSCALL_TRACEPOINTS
53         select HAVE_UID16
54         select KTIME_SCALAR
55         select PERF_USE_VMALLOC
56         select RTC_LIB
57         select SYS_SUPPORTS_APM_EMULATION
58         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
59         select MODULES_USE_ELF_REL
60         select CLONE_BACKWARDS
61         select OLD_SIGSUSPEND3
62         select OLD_SIGACTION
63         select HAVE_CONTEXT_TRACKING
64         help
65           The ARM series is a line of low-power-consumption RISC chip designs
66           licensed by ARM Ltd and targeted at embedded applications and
67           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
68           manufactured, but legacy ARM-based PC hardware remains popular in
69           Europe.  There is an ARM Linux project with a web page at
70           <http://www.arm.linux.org.uk/>.
71
72 config ARM_HAS_SG_CHAIN
73         bool
74
75 config NEED_SG_DMA_LENGTH
76         bool
77
78 config ARM_DMA_USE_IOMMU
79         bool
80         select ARM_HAS_SG_CHAIN
81         select NEED_SG_DMA_LENGTH
82
83 if ARM_DMA_USE_IOMMU
84
85 config ARM_DMA_IOMMU_ALIGNMENT
86         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
87         range 4 9
88         default 8
89         help
90           DMA mapping framework by default aligns all buffers to the smallest
91           PAGE_SIZE order which is greater than or equal to the requested buffer
92           size. This works well for buffers up to a few hundreds kilobytes, but
93           for larger buffers it just a waste of address space. Drivers which has
94           relatively small addressing window (like 64Mib) might run out of
95           virtual space with just a few allocations.
96
97           With this parameter you can specify the maximum PAGE_SIZE order for
98           DMA IOMMU buffers. Larger buffers will be aligned only to this
99           specified order. The order is expressed as a power of two multiplied
100           by the PAGE_SIZE.
101
102 endif
103
104 config HAVE_PWM
105         bool
106
107 config MIGHT_HAVE_PCI
108         bool
109
110 config SYS_SUPPORTS_APM_EMULATION
111         bool
112
113 config HAVE_TCM
114         bool
115         select GENERIC_ALLOCATOR
116
117 config HAVE_PROC_CPU
118         bool
119
120 config NO_IOPORT
121         bool
122
123 config EISA
124         bool
125         ---help---
126           The Extended Industry Standard Architecture (EISA) bus was
127           developed as an open alternative to the IBM MicroChannel bus.
128
129           The EISA bus provided some of the features of the IBM MicroChannel
130           bus while maintaining backward compatibility with cards made for
131           the older ISA bus.  The EISA bus saw limited use between 1988 and
132           1995 when it was made obsolete by the PCI bus.
133
134           Say Y here if you are building a kernel for an EISA-based machine.
135
136           Otherwise, say N.
137
138 config SBUS
139         bool
140
141 config STACKTRACE_SUPPORT
142         bool
143         default y
144
145 config HAVE_LATENCYTOP_SUPPORT
146         bool
147         depends on !SMP
148         default y
149
150 config LOCKDEP_SUPPORT
151         bool
152         default y
153
154 config TRACE_IRQFLAGS_SUPPORT
155         bool
156         default y
157
158 config RWSEM_GENERIC_SPINLOCK
159         bool
160         default y
161
162 config RWSEM_XCHGADD_ALGORITHM
163         bool
164
165 config ARCH_HAS_ILOG2_U32
166         bool
167
168 config ARCH_HAS_ILOG2_U64
169         bool
170
171 config ARCH_HAS_CPUFREQ
172         bool
173         help
174           Internal node to signify that the ARCH has CPUFREQ support
175           and that the relevant menu configurations are displayed for
176           it.
177
178 config GENERIC_HWEIGHT
179         bool
180         default y
181
182 config GENERIC_CALIBRATE_DELAY
183         bool
184         default y
185
186 config ARCH_MAY_HAVE_PC_FDC
187         bool
188
189 config ZONE_DMA
190         bool
191
192 config NEED_DMA_MAP_STATE
193        def_bool y
194
195 config ARCH_HAS_DMA_SET_COHERENT_MASK
196         bool
197
198 config GENERIC_ISA_DMA
199         bool
200
201 config FIQ
202         bool
203
204 config NEED_RET_TO_USER
205         bool
206
207 config ARCH_MTD_XIP
208         bool
209
210 config VECTORS_BASE
211         hex
212         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
213         default DRAM_BASE if REMAP_VECTORS_TO_RAM
214         default 0x00000000
215         help
216           The base address of exception vectors.
217
218 config ARM_PATCH_PHYS_VIRT
219         bool "Patch physical to virtual translations at runtime" if EMBEDDED
220         default y
221         depends on !XIP_KERNEL && MMU
222         depends on !ARCH_REALVIEW || !SPARSEMEM
223         help
224           Patch phys-to-virt and virt-to-phys translation functions at
225           boot and module load time according to the position of the
226           kernel in system memory.
227
228           This can only be used with non-XIP MMU kernels where the base
229           of physical memory is at a 16MB boundary.
230
231           Only disable this option if you know that you do not require
232           this feature (eg, building a kernel for a single machine) and
233           you need to shrink the kernel to the minimal size.
234
235 config NEED_MACH_GPIO_H
236         bool
237         help
238           Select this when mach/gpio.h is required to provide special
239           definitions for this platform. The need for mach/gpio.h should
240           be avoided when possible.
241
242 config NEED_MACH_IO_H
243         bool
244         help
245           Select this when mach/io.h is required to provide special
246           definitions for this platform.  The need for mach/io.h should
247           be avoided when possible.
248
249 config NEED_MACH_MEMORY_H
250         bool
251         help
252           Select this when mach/memory.h is required to provide special
253           definitions for this platform.  The need for mach/memory.h should
254           be avoided when possible.
255
256 config PHYS_OFFSET
257         hex "Physical address of main memory" if MMU
258         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
259         default DRAM_BASE if !MMU
260         help
261           Please provide the physical address corresponding to the
262           location of main memory in your system.
263
264 config GENERIC_BUG
265         def_bool y
266         depends on BUG
267
268 source "init/Kconfig"
269
270 source "kernel/Kconfig.freezer"
271
272 menu "System Type"
273
274 config MMU
275         bool "MMU-based Paged Memory Management Support"
276         default y
277         help
278           Select if you want MMU-based virtualised addressing space
279           support by paged memory management. If unsure, say 'Y'.
280
281 #
282 # The "ARM system type" choice list is ordered alphabetically by option
283 # text.  Please add new entries in the option alphabetic order.
284 #
285 choice
286         prompt "ARM system type"
287         default ARCH_VERSATILE if !MMU
288         default ARCH_MULTIPLATFORM if MMU
289
290 config ARCH_MULTIPLATFORM
291         bool "Allow multiple platforms to be selected"
292         depends on MMU
293         select ARM_PATCH_PHYS_VIRT
294         select AUTO_ZRELADDR
295         select COMMON_CLK
296         select MULTI_IRQ_HANDLER
297         select SPARSE_IRQ
298         select USE_OF
299
300 config ARCH_INTEGRATOR
301         bool "ARM Ltd. Integrator family"
302         select ARCH_HAS_CPUFREQ
303         select ARM_AMBA
304         select COMMON_CLK
305         select COMMON_CLK_VERSATILE
306         select GENERIC_CLOCKEVENTS
307         select HAVE_TCM
308         select ICST
309         select MULTI_IRQ_HANDLER
310         select NEED_MACH_MEMORY_H
311         select PLAT_VERSATILE
312         select SPARSE_IRQ
313         select VERSATILE_FPGA_IRQ
314         help
315           Support for ARM's Integrator platform.
316
317 config ARCH_REALVIEW
318         bool "ARM Ltd. RealView family"
319         select ARCH_WANT_OPTIONAL_GPIOLIB
320         select ARM_AMBA
321         select ARM_TIMER_SP804
322         select COMMON_CLK
323         select COMMON_CLK_VERSATILE
324         select GENERIC_CLOCKEVENTS
325         select GPIO_PL061 if GPIOLIB
326         select ICST
327         select NEED_MACH_MEMORY_H
328         select PLAT_VERSATILE
329         select PLAT_VERSATILE_CLCD
330         help
331           This enables support for ARM Ltd RealView boards.
332
333 config ARCH_VERSATILE
334         bool "ARM Ltd. Versatile family"
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         select ARM_AMBA
337         select ARM_TIMER_SP804
338         select ARM_VIC
339         select CLKDEV_LOOKUP
340         select GENERIC_CLOCKEVENTS
341         select HAVE_MACH_CLKDEV
342         select ICST
343         select PLAT_VERSATILE
344         select PLAT_VERSATILE_CLCD
345         select PLAT_VERSATILE_CLOCK
346         select VERSATILE_FPGA_IRQ
347         help
348           This enables support for ARM Ltd Versatile board.
349
350 config ARCH_AT91
351         bool "Atmel AT91"
352         select ARCH_REQUIRE_GPIOLIB
353         select CLKDEV_LOOKUP
354         select HAVE_CLK
355         select IRQ_DOMAIN
356         select NEED_MACH_GPIO_H
357         select NEED_MACH_IO_H if PCCARD
358         select PINCTRL
359         select PINCTRL_AT91 if USE_OF
360         help
361           This enables support for systems based on Atmel
362           AT91RM9200 and AT91SAM9* processors.
363
364 config ARCH_CLPS711X
365         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
366         select ARCH_REQUIRE_GPIOLIB
367         select AUTO_ZRELADDR
368         select CLKDEV_LOOKUP
369         select CLKSRC_MMIO
370         select COMMON_CLK
371         select CPU_ARM720T
372         select GENERIC_CLOCKEVENTS
373         select MFD_SYSCON
374         select MULTI_IRQ_HANDLER
375         select SPARSE_IRQ
376         help
377           Support for Cirrus Logic 711x/721x/731x based boards.
378
379 config ARCH_GEMINI
380         bool "Cortina Systems Gemini"
381         select ARCH_REQUIRE_GPIOLIB
382         select ARCH_USES_GETTIMEOFFSET
383         select NEED_MACH_GPIO_H
384         select CPU_FA526
385         help
386           Support for the Cortina Systems Gemini family SoCs
387
388 config ARCH_EBSA110
389         bool "EBSA-110"
390         select ARCH_USES_GETTIMEOFFSET
391         select CPU_SA110
392         select ISA
393         select NEED_MACH_IO_H
394         select NEED_MACH_MEMORY_H
395         select NO_IOPORT
396         help
397           This is an evaluation board for the StrongARM processor available
398           from Digital. It has limited hardware on-board, including an
399           Ethernet interface, two PCMCIA sockets, two serial ports and a
400           parallel port.
401
402 config ARCH_EP93XX
403         bool "EP93xx-based"
404         select ARCH_HAS_HOLES_MEMORYMODEL
405         select ARCH_REQUIRE_GPIOLIB
406         select ARCH_USES_GETTIMEOFFSET
407         select ARM_AMBA
408         select ARM_VIC
409         select CLKDEV_LOOKUP
410         select CPU_ARM920T
411         select NEED_MACH_MEMORY_H
412         help
413           This enables support for the Cirrus EP93xx series of CPUs.
414
415 config ARCH_FOOTBRIDGE
416         bool "FootBridge"
417         select CPU_SA110
418         select FOOTBRIDGE
419         select GENERIC_CLOCKEVENTS
420         select HAVE_IDE
421         select NEED_MACH_IO_H if !MMU
422         select NEED_MACH_MEMORY_H
423         help
424           Support for systems based on the DC21285 companion chip
425           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
426
427 config ARCH_NETX
428         bool "Hilscher NetX based"
429         select ARM_VIC
430         select CLKSRC_MMIO
431         select CPU_ARM926T
432         select GENERIC_CLOCKEVENTS
433         help
434           This enables support for systems based on the Hilscher NetX Soc
435
436 config ARCH_IOP13XX
437         bool "IOP13xx-based"
438         depends on MMU
439         select ARCH_SUPPORTS_MSI
440         select CPU_XSC3
441         select NEED_MACH_MEMORY_H
442         select NEED_RET_TO_USER
443         select PCI
444         select PLAT_IOP
445         select VMSPLIT_1G
446         help
447           Support for Intel's IOP13XX (XScale) family of processors.
448
449 config ARCH_IOP32X
450         bool "IOP32x-based"
451         depends on MMU
452         select ARCH_REQUIRE_GPIOLIB
453         select CPU_XSCALE
454         select NEED_MACH_GPIO_H
455         select NEED_RET_TO_USER
456         select PCI
457         select PLAT_IOP
458         help
459           Support for Intel's 80219 and IOP32X (XScale) family of
460           processors.
461
462 config ARCH_IOP33X
463         bool "IOP33x-based"
464         depends on MMU
465         select ARCH_REQUIRE_GPIOLIB
466         select CPU_XSCALE
467         select NEED_MACH_GPIO_H
468         select NEED_RET_TO_USER
469         select PCI
470         select PLAT_IOP
471         help
472           Support for Intel's IOP33X (XScale) family of processors.
473
474 config ARCH_IXP4XX
475         bool "IXP4xx-based"
476         depends on MMU
477         select ARCH_HAS_DMA_SET_COHERENT_MASK
478         select ARCH_REQUIRE_GPIOLIB
479         select CLKSRC_MMIO
480         select CPU_XSCALE
481         select DMABOUNCE if PCI
482         select GENERIC_CLOCKEVENTS
483         select MIGHT_HAVE_PCI
484         select NEED_MACH_IO_H
485         select USB_EHCI_BIG_ENDIAN_MMIO
486         select USB_EHCI_BIG_ENDIAN_DESC
487         help
488           Support for Intel's IXP4XX (XScale) family of processors.
489
490 config ARCH_DOVE
491         bool "Marvell Dove"
492         select ARCH_REQUIRE_GPIOLIB
493         select CPU_PJ4
494         select GENERIC_CLOCKEVENTS
495         select MIGHT_HAVE_PCI
496         select PINCTRL
497         select PINCTRL_DOVE
498         select PLAT_ORION_LEGACY
499         select USB_ARCH_HAS_EHCI
500         select MVEBU_MBUS
501         help
502           Support for the Marvell Dove SoC 88AP510
503
504 config ARCH_KIRKWOOD
505         bool "Marvell Kirkwood"
506         select ARCH_HAS_CPUFREQ
507         select ARCH_REQUIRE_GPIOLIB
508         select CPU_FEROCEON
509         select GENERIC_CLOCKEVENTS
510         select PCI
511         select PCI_QUIRKS
512         select PINCTRL
513         select PINCTRL_KIRKWOOD
514         select PLAT_ORION_LEGACY
515         select MVEBU_MBUS
516         help
517           Support for the following Marvell Kirkwood series SoCs:
518           88F6180, 88F6192 and 88F6281.
519
520 config ARCH_MV78XX0
521         bool "Marvell MV78xx0"
522         select ARCH_REQUIRE_GPIOLIB
523         select CPU_FEROCEON
524         select GENERIC_CLOCKEVENTS
525         select PCI
526         select PLAT_ORION_LEGACY
527         select MVEBU_MBUS
528         help
529           Support for the following Marvell MV78xx0 series SoCs:
530           MV781x0, MV782x0.
531
532 config ARCH_ORION5X
533         bool "Marvell Orion"
534         depends on MMU
535         select ARCH_REQUIRE_GPIOLIB
536         select CPU_FEROCEON
537         select GENERIC_CLOCKEVENTS
538         select PCI
539         select PLAT_ORION_LEGACY
540         select MVEBU_MBUS
541         help
542           Support for the following Marvell Orion 5x series SoCs:
543           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
544           Orion-2 (5281), Orion-1-90 (6183).
545
546 config ARCH_MMP
547         bool "Marvell PXA168/910/MMP2"
548         depends on MMU
549         select ARCH_REQUIRE_GPIOLIB
550         select CLKDEV_LOOKUP
551         select GENERIC_ALLOCATOR
552         select GENERIC_CLOCKEVENTS
553         select GPIO_PXA
554         select IRQ_DOMAIN
555         select NEED_MACH_GPIO_H
556         select PINCTRL
557         select PLAT_PXA
558         select SPARSE_IRQ
559         help
560           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
561
562 config ARCH_KS8695
563         bool "Micrel/Kendin KS8695"
564         select ARCH_REQUIRE_GPIOLIB
565         select CLKSRC_MMIO
566         select CPU_ARM922T
567         select GENERIC_CLOCKEVENTS
568         select NEED_MACH_MEMORY_H
569         help
570           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
571           System-on-Chip devices.
572
573 config ARCH_W90X900
574         bool "Nuvoton W90X900 CPU"
575         select ARCH_REQUIRE_GPIOLIB
576         select CLKDEV_LOOKUP
577         select CLKSRC_MMIO
578         select CPU_ARM926T
579         select GENERIC_CLOCKEVENTS
580         help
581           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
582           At present, the w90x900 has been renamed nuc900, regarding
583           the ARM series product line, you can login the following
584           link address to know more.
585
586           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
587                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
588
589 config ARCH_LPC32XX
590         bool "NXP LPC32XX"
591         select ARCH_REQUIRE_GPIOLIB
592         select ARM_AMBA
593         select CLKDEV_LOOKUP
594         select CLKSRC_MMIO
595         select CPU_ARM926T
596         select GENERIC_CLOCKEVENTS
597         select HAVE_IDE
598         select HAVE_PWM
599         select USB_ARCH_HAS_OHCI
600         select USE_OF
601         help
602           Support for the NXP LPC32XX family of processors
603
604 config ARCH_PXA
605         bool "PXA2xx/PXA3xx-based"
606         depends on MMU
607         select ARCH_HAS_CPUFREQ
608         select ARCH_MTD_XIP
609         select ARCH_REQUIRE_GPIOLIB
610         select ARM_CPU_SUSPEND if PM
611         select AUTO_ZRELADDR
612         select CLKDEV_LOOKUP
613         select CLKSRC_MMIO
614         select GENERIC_CLOCKEVENTS
615         select GPIO_PXA
616         select HAVE_IDE
617         select MULTI_IRQ_HANDLER
618         select NEED_MACH_GPIO_H
619         select PLAT_PXA
620         select SPARSE_IRQ
621         help
622           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
623
624 config ARCH_MSM
625         bool "Qualcomm MSM"
626         select ARCH_REQUIRE_GPIOLIB
627         select CLKDEV_LOOKUP
628         select GENERIC_CLOCKEVENTS
629         select HAVE_CLK
630         help
631           Support for Qualcomm MSM/QSD based systems.  This runs on the
632           apps processor of the MSM/QSD and depends on a shared memory
633           interface to the modem processor which runs the baseband
634           stack and controls some vital subsystems
635           (clock and power control, etc).
636
637 config ARCH_SHMOBILE
638         bool "Renesas SH-Mobile / R-Mobile"
639         select ARM_PATCH_PHYS_VIRT
640         select CLKDEV_LOOKUP
641         select GENERIC_CLOCKEVENTS
642         select HAVE_ARM_SCU if SMP
643         select HAVE_ARM_TWD if LOCAL_TIMERS
644         select HAVE_CLK
645         select HAVE_MACH_CLKDEV
646         select HAVE_SMP
647         select MIGHT_HAVE_CACHE_L2X0
648         select MULTI_IRQ_HANDLER
649         select NO_IOPORT
650         select PINCTRL
651         select PM_GENERIC_DOMAINS if PM
652         select SPARSE_IRQ
653         help
654           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
655
656 config ARCH_RPC
657         bool "RiscPC"
658         select ARCH_ACORN
659         select ARCH_MAY_HAVE_PC_FDC
660         select ARCH_SPARSEMEM_ENABLE
661         select ARCH_USES_GETTIMEOFFSET
662         select FIQ
663         select HAVE_IDE
664         select HAVE_PATA_PLATFORM
665         select ISA_DMA_API
666         select NEED_MACH_IO_H
667         select NEED_MACH_MEMORY_H
668         select NO_IOPORT
669         select VIRT_TO_BUS
670         help
671           On the Acorn Risc-PC, Linux can support the internal IDE disk and
672           CD-ROM interface, serial and parallel port, and the floppy drive.
673
674 config ARCH_SA1100
675         bool "SA1100-based"
676         select ARCH_HAS_CPUFREQ
677         select ARCH_MTD_XIP
678         select ARCH_REQUIRE_GPIOLIB
679         select ARCH_SPARSEMEM_ENABLE
680         select CLKDEV_LOOKUP
681         select CLKSRC_MMIO
682         select CPU_FREQ
683         select CPU_SA1100
684         select GENERIC_CLOCKEVENTS
685         select HAVE_IDE
686         select ISA
687         select NEED_MACH_GPIO_H
688         select NEED_MACH_MEMORY_H
689         select SPARSE_IRQ
690         help
691           Support for StrongARM 11x0 based boards.
692
693 config ARCH_S3C24XX
694         bool "Samsung S3C24XX SoCs"
695         select ARCH_HAS_CPUFREQ
696         select ARCH_REQUIRE_GPIOLIB
697         select CLKDEV_LOOKUP
698         select CLKSRC_MMIO
699         select GENERIC_CLOCKEVENTS
700         select GPIO_SAMSUNG
701         select HAVE_CLK
702         select HAVE_S3C2410_I2C if I2C
703         select HAVE_S3C2410_WATCHDOG if WATCHDOG
704         select HAVE_S3C_RTC if RTC_CLASS
705         select MULTI_IRQ_HANDLER
706         select NEED_MACH_GPIO_H
707         select NEED_MACH_IO_H
708         select SAMSUNG_ATAGS
709         help
710           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
711           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
712           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
713           Samsung SMDK2410 development board (and derivatives).
714
715 config ARCH_S3C64XX
716         bool "Samsung S3C64XX"
717         select ARCH_HAS_CPUFREQ
718         select ARCH_REQUIRE_GPIOLIB
719         select ARM_VIC
720         select CLKDEV_LOOKUP
721         select CLKSRC_MMIO
722         select CPU_V6
723         select GENERIC_CLOCKEVENTS
724         select GPIO_SAMSUNG
725         select HAVE_CLK
726         select HAVE_S3C2410_I2C if I2C
727         select HAVE_S3C2410_WATCHDOG if WATCHDOG
728         select HAVE_TCM
729         select NEED_MACH_GPIO_H
730         select NO_IOPORT
731         select PLAT_SAMSUNG
732         select S3C_DEV_NAND
733         select S3C_GPIO_TRACK
734         select SAMSUNG_ATAGS
735         select SAMSUNG_CLKSRC
736         select SAMSUNG_GPIOLIB_4BIT
737         select SAMSUNG_IRQ_VIC_TIMER
738         select USB_ARCH_HAS_OHCI
739         help
740           Samsung S3C64XX series based systems
741
742 config ARCH_S5P64X0
743         bool "Samsung S5P6440 S5P6450"
744         select CLKDEV_LOOKUP
745         select CLKSRC_MMIO
746         select CPU_V6
747         select GENERIC_CLOCKEVENTS
748         select GPIO_SAMSUNG
749         select HAVE_CLK
750         select HAVE_S3C2410_I2C if I2C
751         select HAVE_S3C2410_WATCHDOG if WATCHDOG
752         select HAVE_S3C_RTC if RTC_CLASS
753         select NEED_MACH_GPIO_H
754         select SAMSUNG_ATAGS
755         help
756           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
757           SMDK6450.
758
759 config ARCH_S5PC100
760         bool "Samsung S5PC100"
761         select ARCH_REQUIRE_GPIOLIB
762         select CLKDEV_LOOKUP
763         select CLKSRC_MMIO
764         select CPU_V7
765         select GENERIC_CLOCKEVENTS
766         select GPIO_SAMSUNG
767         select HAVE_CLK
768         select HAVE_S3C2410_I2C if I2C
769         select HAVE_S3C2410_WATCHDOG if WATCHDOG
770         select HAVE_S3C_RTC if RTC_CLASS
771         select NEED_MACH_GPIO_H
772         select SAMSUNG_ATAGS
773         help
774           Samsung S5PC100 series based systems
775
776 config ARCH_S5PV210
777         bool "Samsung S5PV210/S5PC110"
778         select ARCH_HAS_CPUFREQ
779         select ARCH_HAS_HOLES_MEMORYMODEL
780         select ARCH_SPARSEMEM_ENABLE
781         select CLKDEV_LOOKUP
782         select CLKSRC_MMIO
783         select CPU_V7
784         select GENERIC_CLOCKEVENTS
785         select GPIO_SAMSUNG
786         select HAVE_CLK
787         select HAVE_S3C2410_I2C if I2C
788         select HAVE_S3C2410_WATCHDOG if WATCHDOG
789         select HAVE_S3C_RTC if RTC_CLASS
790         select NEED_MACH_GPIO_H
791         select NEED_MACH_MEMORY_H
792         select SAMSUNG_ATAGS
793         help
794           Samsung S5PV210/S5PC110 series based systems
795
796 config ARCH_EXYNOS
797         bool "Samsung EXYNOS"
798         select ARCH_HAS_CPUFREQ
799         select ARCH_HAS_HOLES_MEMORYMODEL
800         select ARCH_REQUIRE_GPIOLIB
801         select ARCH_SPARSEMEM_ENABLE
802         select ARM_GIC
803         select CLKDEV_LOOKUP
804         select COMMON_CLK
805         select CPU_V7
806         select GENERIC_CLOCKEVENTS
807         select HAVE_CLK
808         select HAVE_S3C2410_I2C if I2C
809         select HAVE_S3C2410_WATCHDOG if WATCHDOG
810         select HAVE_S3C_RTC if RTC_CLASS
811         select NEED_MACH_MEMORY_H
812         select SPARSE_IRQ
813         select USE_OF
814         help
815           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
816
817 config ARCH_SHARK
818         bool "Shark"
819         select ARCH_USES_GETTIMEOFFSET
820         select CPU_SA110
821         select ISA
822         select ISA_DMA
823         select NEED_MACH_MEMORY_H
824         select PCI
825         select VIRT_TO_BUS
826         select ZONE_DMA
827         help
828           Support for the StrongARM based Digital DNARD machine, also known
829           as "Shark" (<http://www.shark-linux.de/shark.html>).
830
831 config ARCH_DAVINCI
832         bool "TI DaVinci"
833         select ARCH_HAS_HOLES_MEMORYMODEL
834         select ARCH_REQUIRE_GPIOLIB
835         select CLKDEV_LOOKUP
836         select GENERIC_ALLOCATOR
837         select GENERIC_CLOCKEVENTS
838         select GENERIC_IRQ_CHIP
839         select HAVE_IDE
840         select NEED_MACH_GPIO_H
841         select TI_PRIV_EDMA
842         select USE_OF
843         select ZONE_DMA
844         help
845           Support for TI's DaVinci platform.
846
847 config ARCH_OMAP1
848         bool "TI OMAP1"
849         depends on MMU
850         select ARCH_HAS_CPUFREQ
851         select ARCH_HAS_HOLES_MEMORYMODEL
852         select ARCH_OMAP
853         select ARCH_REQUIRE_GPIOLIB
854         select CLKDEV_LOOKUP
855         select CLKSRC_MMIO
856         select GENERIC_CLOCKEVENTS
857         select GENERIC_IRQ_CHIP
858         select HAVE_CLK
859         select HAVE_IDE
860         select IRQ_DOMAIN
861         select NEED_MACH_IO_H if PCCARD
862         select NEED_MACH_MEMORY_H
863         help
864           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
865
866 endchoice
867
868 menu "Multiple platform selection"
869         depends on ARCH_MULTIPLATFORM
870
871 comment "CPU Core family selection"
872
873 config ARCH_MULTI_V4
874         bool "ARMv4 based platforms (FA526, StrongARM)"
875         depends on !ARCH_MULTI_V6_V7
876         select ARCH_MULTI_V4_V5
877
878 config ARCH_MULTI_V4T
879         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
880         depends on !ARCH_MULTI_V6_V7
881         select ARCH_MULTI_V4_V5
882
883 config ARCH_MULTI_V5
884         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
885         depends on !ARCH_MULTI_V6_V7
886         select ARCH_MULTI_V4_V5
887
888 config ARCH_MULTI_V4_V5
889         bool
890
891 config ARCH_MULTI_V6
892         bool "ARMv6 based platforms (ARM11)"
893         select ARCH_MULTI_V6_V7
894         select CPU_V6
895
896 config ARCH_MULTI_V7
897         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
898         default y
899         select ARCH_MULTI_V6_V7
900         select CPU_V7
901
902 config ARCH_MULTI_V6_V7
903         bool
904
905 config ARCH_MULTI_CPU_AUTO
906         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
907         select ARCH_MULTI_V5
908
909 endmenu
910
911 #
912 # This is sorted alphabetically by mach-* pathname.  However, plat-*
913 # Kconfigs may be included either alphabetically (according to the
914 # plat- suffix) or along side the corresponding mach-* source.
915 #
916 source "arch/arm/mach-mvebu/Kconfig"
917
918 source "arch/arm/mach-at91/Kconfig"
919
920 source "arch/arm/mach-bcm/Kconfig"
921
922 source "arch/arm/mach-bcm2835/Kconfig"
923
924 source "arch/arm/mach-clps711x/Kconfig"
925
926 source "arch/arm/mach-cns3xxx/Kconfig"
927
928 source "arch/arm/mach-davinci/Kconfig"
929
930 source "arch/arm/mach-dove/Kconfig"
931
932 source "arch/arm/mach-ep93xx/Kconfig"
933
934 source "arch/arm/mach-footbridge/Kconfig"
935
936 source "arch/arm/mach-gemini/Kconfig"
937
938 source "arch/arm/mach-highbank/Kconfig"
939
940 source "arch/arm/mach-integrator/Kconfig"
941
942 source "arch/arm/mach-iop32x/Kconfig"
943
944 source "arch/arm/mach-iop33x/Kconfig"
945
946 source "arch/arm/mach-iop13xx/Kconfig"
947
948 source "arch/arm/mach-ixp4xx/Kconfig"
949
950 source "arch/arm/mach-keystone/Kconfig"
951
952 source "arch/arm/mach-kirkwood/Kconfig"
953
954 source "arch/arm/mach-ks8695/Kconfig"
955
956 source "arch/arm/mach-msm/Kconfig"
957
958 source "arch/arm/mach-mv78xx0/Kconfig"
959
960 source "arch/arm/mach-imx/Kconfig"
961
962 source "arch/arm/mach-mxs/Kconfig"
963
964 source "arch/arm/mach-netx/Kconfig"
965
966 source "arch/arm/mach-nomadik/Kconfig"
967
968 source "arch/arm/plat-omap/Kconfig"
969
970 source "arch/arm/mach-omap1/Kconfig"
971
972 source "arch/arm/mach-omap2/Kconfig"
973
974 source "arch/arm/mach-orion5x/Kconfig"
975
976 source "arch/arm/mach-picoxcell/Kconfig"
977
978 source "arch/arm/mach-pxa/Kconfig"
979 source "arch/arm/plat-pxa/Kconfig"
980
981 source "arch/arm/mach-mmp/Kconfig"
982
983 source "arch/arm/mach-realview/Kconfig"
984
985 source "arch/arm/mach-rockchip/Kconfig"
986
987 source "arch/arm/mach-sa1100/Kconfig"
988
989 source "arch/arm/plat-samsung/Kconfig"
990
991 source "arch/arm/mach-socfpga/Kconfig"
992
993 source "arch/arm/mach-spear/Kconfig"
994
995 source "arch/arm/mach-s3c24xx/Kconfig"
996
997 if ARCH_S3C64XX
998 source "arch/arm/mach-s3c64xx/Kconfig"
999 endif
1000
1001 source "arch/arm/mach-s5p64x0/Kconfig"
1002
1003 source "arch/arm/mach-s5pc100/Kconfig"
1004
1005 source "arch/arm/mach-s5pv210/Kconfig"
1006
1007 source "arch/arm/mach-exynos/Kconfig"
1008
1009 source "arch/arm/mach-shmobile/Kconfig"
1010
1011 source "arch/arm/mach-sunxi/Kconfig"
1012
1013 source "arch/arm/mach-prima2/Kconfig"
1014
1015 source "arch/arm/mach-tegra/Kconfig"
1016
1017 source "arch/arm/mach-u300/Kconfig"
1018
1019 source "arch/arm/mach-ux500/Kconfig"
1020
1021 source "arch/arm/mach-versatile/Kconfig"
1022
1023 source "arch/arm/mach-vexpress/Kconfig"
1024 source "arch/arm/plat-versatile/Kconfig"
1025
1026 source "arch/arm/mach-virt/Kconfig"
1027
1028 source "arch/arm/mach-vt8500/Kconfig"
1029
1030 source "arch/arm/mach-w90x900/Kconfig"
1031
1032 source "arch/arm/mach-zynq/Kconfig"
1033
1034 # Definitions to make life easier
1035 config ARCH_ACORN
1036         bool
1037
1038 config PLAT_IOP
1039         bool
1040         select GENERIC_CLOCKEVENTS
1041
1042 config PLAT_ORION
1043         bool
1044         select CLKSRC_MMIO
1045         select COMMON_CLK
1046         select GENERIC_IRQ_CHIP
1047         select IRQ_DOMAIN
1048
1049 config PLAT_ORION_LEGACY
1050         bool
1051         select PLAT_ORION
1052
1053 config PLAT_PXA
1054         bool
1055
1056 config PLAT_VERSATILE
1057         bool
1058
1059 config ARM_TIMER_SP804
1060         bool
1061         select CLKSRC_MMIO
1062         select CLKSRC_OF if OF
1063
1064 source arch/arm/mm/Kconfig
1065
1066 config ARM_NR_BANKS
1067         int
1068         default 16 if ARCH_EP93XX
1069         default 8
1070
1071 config IWMMXT
1072         bool "Enable iWMMXt support" if !CPU_PJ4
1073         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1074         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1075         help
1076           Enable support for iWMMXt context switching at run time if
1077           running on a CPU that supports it.
1078
1079 config XSCALE_PMU
1080         bool
1081         depends on CPU_XSCALE
1082         default y
1083
1084 config MULTI_IRQ_HANDLER
1085         bool
1086         help
1087           Allow each machine to specify it's own IRQ handler at run time.
1088
1089 if !MMU
1090 source "arch/arm/Kconfig-nommu"
1091 endif
1092
1093 config ARM_ERRATA_326103
1094         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1095         depends on CPU_V6
1096         help
1097           Executing a SWP instruction to read-only memory does not set bit 11
1098           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1099           treat the access as a read, preventing a COW from occurring and
1100           causing the faulting task to livelock.
1101
1102 config ARM_ERRATA_411920
1103         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1104         depends on CPU_V6 || CPU_V6K
1105         help
1106           Invalidation of the Instruction Cache operation can
1107           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1108           It does not affect the MPCore. This option enables the ARM Ltd.
1109           recommended workaround.
1110
1111 config ARM_ERRATA_430973
1112         bool "ARM errata: Stale prediction on replaced interworking branch"
1113         depends on CPU_V7
1114         help
1115           This option enables the workaround for the 430973 Cortex-A8
1116           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1117           interworking branch is replaced with another code sequence at the
1118           same virtual address, whether due to self-modifying code or virtual
1119           to physical address re-mapping, Cortex-A8 does not recover from the
1120           stale interworking branch prediction. This results in Cortex-A8
1121           executing the new code sequence in the incorrect ARM or Thumb state.
1122           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1123           and also flushes the branch target cache at every context switch.
1124           Note that setting specific bits in the ACTLR register may not be
1125           available in non-secure mode.
1126
1127 config ARM_ERRATA_458693
1128         bool "ARM errata: Processor deadlock when a false hazard is created"
1129         depends on CPU_V7
1130         depends on !ARCH_MULTIPLATFORM
1131         help
1132           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1133           erratum. For very specific sequences of memory operations, it is
1134           possible for a hazard condition intended for a cache line to instead
1135           be incorrectly associated with a different cache line. This false
1136           hazard might then cause a processor deadlock. The workaround enables
1137           the L1 caching of the NEON accesses and disables the PLD instruction
1138           in the ACTLR register. Note that setting specific bits in the ACTLR
1139           register may not be available in non-secure mode.
1140
1141 config ARM_ERRATA_460075
1142         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1143         depends on CPU_V7
1144         depends on !ARCH_MULTIPLATFORM
1145         help
1146           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1147           erratum. Any asynchronous access to the L2 cache may encounter a
1148           situation in which recent store transactions to the L2 cache are lost
1149           and overwritten with stale memory contents from external memory. The
1150           workaround disables the write-allocate mode for the L2 cache via the
1151           ACTLR register. Note that setting specific bits in the ACTLR register
1152           may not be available in non-secure mode.
1153
1154 config ARM_ERRATA_742230
1155         bool "ARM errata: DMB operation may be faulty"
1156         depends on CPU_V7 && SMP
1157         depends on !ARCH_MULTIPLATFORM
1158         help
1159           This option enables the workaround for the 742230 Cortex-A9
1160           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1161           between two write operations may not ensure the correct visibility
1162           ordering of the two writes. This workaround sets a specific bit in
1163           the diagnostic register of the Cortex-A9 which causes the DMB
1164           instruction to behave as a DSB, ensuring the correct behaviour of
1165           the two writes.
1166
1167 config ARM_ERRATA_742231
1168         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1169         depends on CPU_V7 && SMP
1170         depends on !ARCH_MULTIPLATFORM
1171         help
1172           This option enables the workaround for the 742231 Cortex-A9
1173           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1174           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1175           accessing some data located in the same cache line, may get corrupted
1176           data due to bad handling of the address hazard when the line gets
1177           replaced from one of the CPUs at the same time as another CPU is
1178           accessing it. This workaround sets specific bits in the diagnostic
1179           register of the Cortex-A9 which reduces the linefill issuing
1180           capabilities of the processor.
1181
1182 config PL310_ERRATA_588369
1183         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1184         depends on CACHE_L2X0
1185         help
1186            The PL310 L2 cache controller implements three types of Clean &
1187            Invalidate maintenance operations: by Physical Address
1188            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1189            They are architecturally defined to behave as the execution of a
1190            clean operation followed immediately by an invalidate operation,
1191            both performing to the same memory location. This functionality
1192            is not correctly implemented in PL310 as clean lines are not
1193            invalidated as a result of these operations.
1194
1195 config ARM_ERRATA_720789
1196         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1197         depends on CPU_V7
1198         help
1199           This option enables the workaround for the 720789 Cortex-A9 (prior to
1200           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1201           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1202           As a consequence of this erratum, some TLB entries which should be
1203           invalidated are not, resulting in an incoherency in the system page
1204           tables. The workaround changes the TLB flushing routines to invalidate
1205           entries regardless of the ASID.
1206
1207 config PL310_ERRATA_727915
1208         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1209         depends on CACHE_L2X0
1210         help
1211           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1212           operation (offset 0x7FC). This operation runs in background so that
1213           PL310 can handle normal accesses while it is in progress. Under very
1214           rare circumstances, due to this erratum, write data can be lost when
1215           PL310 treats a cacheable write transaction during a Clean &
1216           Invalidate by Way operation.
1217
1218 config ARM_ERRATA_743622
1219         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1220         depends on CPU_V7
1221         depends on !ARCH_MULTIPLATFORM
1222         help
1223           This option enables the workaround for the 743622 Cortex-A9
1224           (r2p*) erratum. Under very rare conditions, a faulty
1225           optimisation in the Cortex-A9 Store Buffer may lead to data
1226           corruption. This workaround sets a specific bit in the diagnostic
1227           register of the Cortex-A9 which disables the Store Buffer
1228           optimisation, preventing the defect from occurring. This has no
1229           visible impact on the overall performance or power consumption of the
1230           processor.
1231
1232 config ARM_ERRATA_751472
1233         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1234         depends on CPU_V7
1235         depends on !ARCH_MULTIPLATFORM
1236         help
1237           This option enables the workaround for the 751472 Cortex-A9 (prior
1238           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1239           completion of a following broadcasted operation if the second
1240           operation is received by a CPU before the ICIALLUIS has completed,
1241           potentially leading to corrupted entries in the cache or TLB.
1242
1243 config PL310_ERRATA_753970
1244         bool "PL310 errata: cache sync operation may be faulty"
1245         depends on CACHE_PL310
1246         help
1247           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1248
1249           Under some condition the effect of cache sync operation on
1250           the store buffer still remains when the operation completes.
1251           This means that the store buffer is always asked to drain and
1252           this prevents it from merging any further writes. The workaround
1253           is to replace the normal offset of cache sync operation (0x730)
1254           by another offset targeting an unmapped PL310 register 0x740.
1255           This has the same effect as the cache sync operation: store buffer
1256           drain and waiting for all buffers empty.
1257
1258 config ARM_ERRATA_754322
1259         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1260         depends on CPU_V7
1261         help
1262           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1263           r3p*) erratum. A speculative memory access may cause a page table walk
1264           which starts prior to an ASID switch but completes afterwards. This
1265           can populate the micro-TLB with a stale entry which may be hit with
1266           the new ASID. This workaround places two dsb instructions in the mm
1267           switching code so that no page table walks can cross the ASID switch.
1268
1269 config ARM_ERRATA_754327
1270         bool "ARM errata: no automatic Store Buffer drain"
1271         depends on CPU_V7 && SMP
1272         help
1273           This option enables the workaround for the 754327 Cortex-A9 (prior to
1274           r2p0) erratum. The Store Buffer does not have any automatic draining
1275           mechanism and therefore a livelock may occur if an external agent
1276           continuously polls a memory location waiting to observe an update.
1277           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1278           written polling loops from denying visibility of updates to memory.
1279
1280 config ARM_ERRATA_364296
1281         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1282         depends on CPU_V6 && !SMP
1283         help
1284           This options enables the workaround for the 364296 ARM1136
1285           r0p2 erratum (possible cache data corruption with
1286           hit-under-miss enabled). It sets the undocumented bit 31 in
1287           the auxiliary control register and the FI bit in the control
1288           register, thus disabling hit-under-miss without putting the
1289           processor into full low interrupt latency mode. ARM11MPCore
1290           is not affected.
1291
1292 config ARM_ERRATA_764369
1293         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1294         depends on CPU_V7 && SMP
1295         help
1296           This option enables the workaround for erratum 764369
1297           affecting Cortex-A9 MPCore with two or more processors (all
1298           current revisions). Under certain timing circumstances, a data
1299           cache line maintenance operation by MVA targeting an Inner
1300           Shareable memory region may fail to proceed up to either the
1301           Point of Coherency or to the Point of Unification of the
1302           system. This workaround adds a DSB instruction before the
1303           relevant cache maintenance functions and sets a specific bit
1304           in the diagnostic control register of the SCU.
1305
1306 config PL310_ERRATA_769419
1307         bool "PL310 errata: no automatic Store Buffer drain"
1308         depends on CACHE_L2X0
1309         help
1310           On revisions of the PL310 prior to r3p2, the Store Buffer does
1311           not automatically drain. This can cause normal, non-cacheable
1312           writes to be retained when the memory system is idle, leading
1313           to suboptimal I/O performance for drivers using coherent DMA.
1314           This option adds a write barrier to the cpu_idle loop so that,
1315           on systems with an outer cache, the store buffer is drained
1316           explicitly.
1317
1318 config ARM_ERRATA_775420
1319        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1320        depends on CPU_V7
1321        help
1322          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1323          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1324          operation aborts with MMU exception, it might cause the processor
1325          to deadlock. This workaround puts DSB before executing ISB if
1326          an abort may occur on cache maintenance.
1327
1328 config ARM_ERRATA_798181
1329         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1330         depends on CPU_V7 && SMP
1331         help
1332           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1333           adequately shooting down all use of the old entries. This
1334           option enables the Linux kernel workaround for this erratum
1335           which sends an IPI to the CPUs that are running the same ASID
1336           as the one being invalidated.
1337
1338 endmenu
1339
1340 source "arch/arm/common/Kconfig"
1341
1342 menu "Bus support"
1343
1344 config ARM_AMBA
1345         bool
1346
1347 config ISA
1348         bool
1349         help
1350           Find out whether you have ISA slots on your motherboard.  ISA is the
1351           name of a bus system, i.e. the way the CPU talks to the other stuff
1352           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1353           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1354           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1355
1356 # Select ISA DMA controller support
1357 config ISA_DMA
1358         bool
1359         select ISA_DMA_API
1360
1361 # Select ISA DMA interface
1362 config ISA_DMA_API
1363         bool
1364
1365 config PCI
1366         bool "PCI support" if MIGHT_HAVE_PCI
1367         help
1368           Find out whether you have a PCI motherboard. PCI is the name of a
1369           bus system, i.e. the way the CPU talks to the other stuff inside
1370           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1371           VESA. If you have PCI, say Y, otherwise N.
1372
1373 config PCI_DOMAINS
1374         bool
1375         depends on PCI
1376
1377 config PCI_NANOENGINE
1378         bool "BSE nanoEngine PCI support"
1379         depends on SA1100_NANOENGINE
1380         help
1381           Enable PCI on the BSE nanoEngine board.
1382
1383 config PCI_SYSCALL
1384         def_bool PCI
1385
1386 # Select the host bridge type
1387 config PCI_HOST_VIA82C505
1388         bool
1389         depends on PCI && ARCH_SHARK
1390         default y
1391
1392 config PCI_HOST_ITE8152
1393         bool
1394         depends on PCI && MACH_ARMCORE
1395         default y
1396         select DMABOUNCE
1397
1398 source "drivers/pci/Kconfig"
1399
1400 source "drivers/pcmcia/Kconfig"
1401
1402 endmenu
1403
1404 menu "Kernel Features"
1405
1406 config HAVE_SMP
1407         bool
1408         help
1409           This option should be selected by machines which have an SMP-
1410           capable CPU.
1411
1412           The only effect of this option is to make the SMP-related
1413           options available to the user for configuration.
1414
1415 config SMP
1416         bool "Symmetric Multi-Processing"
1417         depends on CPU_V6K || CPU_V7
1418         depends on GENERIC_CLOCKEVENTS
1419         depends on HAVE_SMP
1420         depends on MMU
1421         select USE_GENERIC_SMP_HELPERS
1422         help
1423           This enables support for systems with more than one CPU. If you have
1424           a system with only one CPU, like most personal computers, say N. If
1425           you have a system with more than one CPU, say Y.
1426
1427           If you say N here, the kernel will run on single and multiprocessor
1428           machines, but will use only one CPU of a multiprocessor machine. If
1429           you say Y here, the kernel will run on many, but not all, single
1430           processor machines. On a single processor machine, the kernel will
1431           run faster if you say N here.
1432
1433           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1434           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1435           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1436
1437           If you don't know what to do here, say N.
1438
1439 config SMP_ON_UP
1440         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1441         depends on SMP && !XIP_KERNEL
1442         default y
1443         help
1444           SMP kernels contain instructions which fail on non-SMP processors.
1445           Enabling this option allows the kernel to modify itself to make
1446           these instructions safe.  Disabling it allows about 1K of space
1447           savings.
1448
1449           If you don't know what to do here, say Y.
1450
1451 config ARM_CPU_TOPOLOGY
1452         bool "Support cpu topology definition"
1453         depends on SMP && CPU_V7
1454         default y
1455         help
1456           Support ARM cpu topology definition. The MPIDR register defines
1457           affinity between processors which is then used to describe the cpu
1458           topology of an ARM System.
1459
1460 config SCHED_MC
1461         bool "Multi-core scheduler support"
1462         depends on ARM_CPU_TOPOLOGY
1463         help
1464           Multi-core scheduler support improves the CPU scheduler's decision
1465           making when dealing with multi-core CPU chips at a cost of slightly
1466           increased overhead in some places. If unsure say N here.
1467
1468 config SCHED_SMT
1469         bool "SMT scheduler support"
1470         depends on ARM_CPU_TOPOLOGY
1471         help
1472           Improves the CPU scheduler's decision making when dealing with
1473           MultiThreading at a cost of slightly increased overhead in some
1474           places. If unsure say N here.
1475
1476 config HAVE_ARM_SCU
1477         bool
1478         help
1479           This option enables support for the ARM system coherency unit
1480
1481 config HAVE_ARM_ARCH_TIMER
1482         bool "Architected timer support"
1483         depends on CPU_V7
1484         select ARM_ARCH_TIMER
1485         help
1486           This option enables support for the ARM architected timer
1487
1488 config HAVE_ARM_TWD
1489         bool
1490         depends on SMP
1491         select CLKSRC_OF if OF
1492         help
1493           This options enables support for the ARM timer and watchdog unit
1494
1495 config MCPM
1496         bool "Multi-Cluster Power Management"
1497         depends on CPU_V7 && SMP
1498         help
1499           This option provides the common power management infrastructure
1500           for (multi-)cluster based systems, such as big.LITTLE based
1501           systems.
1502
1503 choice
1504         prompt "Memory split"
1505         default VMSPLIT_3G
1506         help
1507           Select the desired split between kernel and user memory.
1508
1509           If you are not absolutely sure what you are doing, leave this
1510           option alone!
1511
1512         config VMSPLIT_3G
1513                 bool "3G/1G user/kernel split"
1514         config VMSPLIT_2G
1515                 bool "2G/2G user/kernel split"
1516         config VMSPLIT_1G
1517                 bool "1G/3G user/kernel split"
1518 endchoice
1519
1520 config PAGE_OFFSET
1521         hex
1522         default 0x40000000 if VMSPLIT_1G
1523         default 0x80000000 if VMSPLIT_2G
1524         default 0xC0000000
1525
1526 config NR_CPUS
1527         int "Maximum number of CPUs (2-32)"
1528         range 2 32
1529         depends on SMP
1530         default "4"
1531
1532 config HOTPLUG_CPU
1533         bool "Support for hot-pluggable CPUs"
1534         depends on SMP && HOTPLUG
1535         help
1536           Say Y here to experiment with turning CPUs off and on.  CPUs
1537           can be controlled through /sys/devices/system/cpu.
1538
1539 config ARM_PSCI
1540         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1541         depends on CPU_V7
1542         help
1543           Say Y here if you want Linux to communicate with system firmware
1544           implementing the PSCI specification for CPU-centric power
1545           management operations described in ARM document number ARM DEN
1546           0022A ("Power State Coordination Interface System Software on
1547           ARM processors").
1548
1549 config LOCAL_TIMERS
1550         bool "Use local timer interrupts"
1551         depends on SMP
1552         default y
1553         help
1554           Enable support for local timers on SMP platforms, rather then the
1555           legacy IPI broadcast method.  Local timers allows the system
1556           accounting to be spread across the timer interval, preventing a
1557           "thundering herd" at every timer tick.
1558
1559 # The GPIO number here must be sorted by descending number. In case of
1560 # a multiplatform kernel, we just want the highest value required by the
1561 # selected platforms.
1562 config ARCH_NR_GPIO
1563         int
1564         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1565         default 512 if SOC_OMAP5
1566         default 512 if ARCH_KEYSTONE
1567         default 392 if ARCH_U8500
1568         default 352 if ARCH_VT8500
1569         default 288 if ARCH_SUNXI
1570         default 264 if MACH_H4700
1571         default 0
1572         help
1573           Maximum number of GPIOs in the system.
1574
1575           If unsure, leave the default value.
1576
1577 source kernel/Kconfig.preempt
1578
1579 config HZ
1580         int
1581         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1582                 ARCH_S5PV210 || ARCH_EXYNOS4
1583         default AT91_TIMER_HZ if ARCH_AT91
1584         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1585         default 100
1586
1587 config SCHED_HRTICK
1588         def_bool HIGH_RES_TIMERS
1589
1590 config THUMB2_KERNEL
1591         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1592         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1593         default y if CPU_THUMBONLY
1594         select AEABI
1595         select ARM_ASM_UNIFIED
1596         select ARM_UNWIND
1597         help
1598           By enabling this option, the kernel will be compiled in
1599           Thumb-2 mode. A compiler/assembler that understand the unified
1600           ARM-Thumb syntax is needed.
1601
1602           If unsure, say N.
1603
1604 config THUMB2_AVOID_R_ARM_THM_JUMP11
1605         bool "Work around buggy Thumb-2 short branch relocations in gas"
1606         depends on THUMB2_KERNEL && MODULES
1607         default y
1608         help
1609           Various binutils versions can resolve Thumb-2 branches to
1610           locally-defined, preemptible global symbols as short-range "b.n"
1611           branch instructions.
1612
1613           This is a problem, because there's no guarantee the final
1614           destination of the symbol, or any candidate locations for a
1615           trampoline, are within range of the branch.  For this reason, the
1616           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1617           relocation in modules at all, and it makes little sense to add
1618           support.
1619
1620           The symptom is that the kernel fails with an "unsupported
1621           relocation" error when loading some modules.
1622
1623           Until fixed tools are available, passing
1624           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1625           code which hits this problem, at the cost of a bit of extra runtime
1626           stack usage in some cases.
1627
1628           The problem is described in more detail at:
1629               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1630
1631           Only Thumb-2 kernels are affected.
1632
1633           Unless you are sure your tools don't have this problem, say Y.
1634
1635 config ARM_ASM_UNIFIED
1636         bool
1637
1638 config AEABI
1639         bool "Use the ARM EABI to compile the kernel"
1640         help
1641           This option allows for the kernel to be compiled using the latest
1642           ARM ABI (aka EABI).  This is only useful if you are using a user
1643           space environment that is also compiled with EABI.
1644
1645           Since there are major incompatibilities between the legacy ABI and
1646           EABI, especially with regard to structure member alignment, this
1647           option also changes the kernel syscall calling convention to
1648           disambiguate both ABIs and allow for backward compatibility support
1649           (selected with CONFIG_OABI_COMPAT).
1650
1651           To use this you need GCC version 4.0.0 or later.
1652
1653 config OABI_COMPAT
1654         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1655         depends on AEABI && !THUMB2_KERNEL
1656         default y
1657         help
1658           This option preserves the old syscall interface along with the
1659           new (ARM EABI) one. It also provides a compatibility layer to
1660           intercept syscalls that have structure arguments which layout
1661           in memory differs between the legacy ABI and the new ARM EABI
1662           (only for non "thumb" binaries). This option adds a tiny
1663           overhead to all syscalls and produces a slightly larger kernel.
1664           If you know you'll be using only pure EABI user space then you
1665           can say N here. If this option is not selected and you attempt
1666           to execute a legacy ABI binary then the result will be
1667           UNPREDICTABLE (in fact it can be predicted that it won't work
1668           at all). If in doubt say Y.
1669
1670 config ARCH_HAS_HOLES_MEMORYMODEL
1671         bool
1672
1673 config ARCH_SPARSEMEM_ENABLE
1674         bool
1675
1676 config ARCH_SPARSEMEM_DEFAULT
1677         def_bool ARCH_SPARSEMEM_ENABLE
1678
1679 config ARCH_SELECT_MEMORY_MODEL
1680         def_bool ARCH_SPARSEMEM_ENABLE
1681
1682 config HAVE_ARCH_PFN_VALID
1683         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1684
1685 config HIGHMEM
1686         bool "High Memory Support"
1687         depends on MMU
1688         help
1689           The address space of ARM processors is only 4 Gigabytes large
1690           and it has to accommodate user address space, kernel address
1691           space as well as some memory mapped IO. That means that, if you
1692           have a large amount of physical memory and/or IO, not all of the
1693           memory can be "permanently mapped" by the kernel. The physical
1694           memory that is not permanently mapped is called "high memory".
1695
1696           Depending on the selected kernel/user memory split, minimum
1697           vmalloc space and actual amount of RAM, you may not need this
1698           option which should result in a slightly faster kernel.
1699
1700           If unsure, say n.
1701
1702 config HIGHPTE
1703         bool "Allocate 2nd-level pagetables from highmem"
1704         depends on HIGHMEM
1705
1706 config HW_PERF_EVENTS
1707         bool "Enable hardware performance counter support for perf events"
1708         depends on PERF_EVENTS
1709         default y
1710         help
1711           Enable hardware performance counter support for perf events. If
1712           disabled, perf events will use software events only.
1713
1714 source "mm/Kconfig"
1715
1716 config FORCE_MAX_ZONEORDER
1717         int "Maximum zone order" if ARCH_SHMOBILE
1718         range 11 64 if ARCH_SHMOBILE
1719         default "12" if SOC_AM33XX
1720         default "9" if SA1111
1721         default "11"
1722         help
1723           The kernel memory allocator divides physically contiguous memory
1724           blocks into "zones", where each zone is a power of two number of
1725           pages.  This option selects the largest power of two that the kernel
1726           keeps in the memory allocator.  If you need to allocate very large
1727           blocks of physically contiguous memory, then you may need to
1728           increase this value.
1729
1730           This config option is actually maximum order plus one. For example,
1731           a value of 11 means that the largest free memory block is 2^10 pages.
1732
1733 config ALIGNMENT_TRAP
1734         bool
1735         depends on CPU_CP15_MMU
1736         default y if !ARCH_EBSA110
1737         select HAVE_PROC_CPU if PROC_FS
1738         help
1739           ARM processors cannot fetch/store information which is not
1740           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1741           address divisible by 4. On 32-bit ARM processors, these non-aligned
1742           fetch/store instructions will be emulated in software if you say
1743           here, which has a severe performance impact. This is necessary for
1744           correct operation of some network protocols. With an IP-only
1745           configuration it is safe to say N, otherwise say Y.
1746
1747 config UACCESS_WITH_MEMCPY
1748         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1749         depends on MMU
1750         default y if CPU_FEROCEON
1751         help
1752           Implement faster copy_to_user and clear_user methods for CPU
1753           cores where a 8-word STM instruction give significantly higher
1754           memory write throughput than a sequence of individual 32bit stores.
1755
1756           A possible side effect is a slight increase in scheduling latency
1757           between threads sharing the same address space if they invoke
1758           such copy operations with large buffers.
1759
1760           However, if the CPU data cache is using a write-allocate mode,
1761           this option is unlikely to provide any performance gain.
1762
1763 config SECCOMP
1764         bool
1765         prompt "Enable seccomp to safely compute untrusted bytecode"
1766         ---help---
1767           This kernel feature is useful for number crunching applications
1768           that may need to compute untrusted bytecode during their
1769           execution. By using pipes or other transports made available to
1770           the process as file descriptors supporting the read/write
1771           syscalls, it's possible to isolate those applications in
1772           their own address space using seccomp. Once seccomp is
1773           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1774           and the task is only allowed to execute a few safe syscalls
1775           defined by each seccomp mode.
1776
1777 config CC_STACKPROTECTOR
1778         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1779         help
1780           This option turns on the -fstack-protector GCC feature. This
1781           feature puts, at the beginning of functions, a canary value on
1782           the stack just before the return address, and validates
1783           the value just before actually returning.  Stack based buffer
1784           overflows (that need to overwrite this return address) now also
1785           overwrite the canary, which gets detected and the attack is then
1786           neutralized via a kernel panic.
1787           This feature requires gcc version 4.2 or above.
1788
1789 config XEN_DOM0
1790         def_bool y
1791         depends on XEN
1792
1793 config XEN
1794         bool "Xen guest support on ARM (EXPERIMENTAL)"
1795         depends on ARM && AEABI && OF
1796         depends on CPU_V7 && !CPU_V6
1797         depends on !GENERIC_ATOMIC64
1798         select ARM_PSCI
1799         help
1800           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1801
1802 endmenu
1803
1804 menu "Boot options"
1805
1806 config USE_OF
1807         bool "Flattened Device Tree support"
1808         select IRQ_DOMAIN
1809         select OF
1810         select OF_EARLY_FLATTREE
1811         help
1812           Include support for flattened device tree machine descriptions.
1813
1814 config ATAGS
1815         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1816         default y
1817         help
1818           This is the traditional way of passing data to the kernel at boot
1819           time. If you are solely relying on the flattened device tree (or
1820           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1821           to remove ATAGS support from your kernel binary.  If unsure,
1822           leave this to y.
1823
1824 config DEPRECATED_PARAM_STRUCT
1825         bool "Provide old way to pass kernel parameters"
1826         depends on ATAGS
1827         help
1828           This was deprecated in 2001 and announced to live on for 5 years.
1829           Some old boot loaders still use this way.
1830
1831 # Compressed boot loader in ROM.  Yes, we really want to ask about
1832 # TEXT and BSS so we preserve their values in the config files.
1833 config ZBOOT_ROM_TEXT
1834         hex "Compressed ROM boot loader base address"
1835         default "0"
1836         help
1837           The physical address at which the ROM-able zImage is to be
1838           placed in the target.  Platforms which normally make use of
1839           ROM-able zImage formats normally set this to a suitable
1840           value in their defconfig file.
1841
1842           If ZBOOT_ROM is not enabled, this has no effect.
1843
1844 config ZBOOT_ROM_BSS
1845         hex "Compressed ROM boot loader BSS address"
1846         default "0"
1847         help
1848           The base address of an area of read/write memory in the target
1849           for the ROM-able zImage which must be available while the
1850           decompressor is running. It must be large enough to hold the
1851           entire decompressed kernel plus an additional 128 KiB.
1852           Platforms which normally make use of ROM-able zImage formats
1853           normally set this to a suitable value in their defconfig file.
1854
1855           If ZBOOT_ROM is not enabled, this has no effect.
1856
1857 config ZBOOT_ROM
1858         bool "Compressed boot loader in ROM/flash"
1859         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1860         help
1861           Say Y here if you intend to execute your compressed kernel image
1862           (zImage) directly from ROM or flash.  If unsure, say N.
1863
1864 choice
1865         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1866         depends on ZBOOT_ROM && ARCH_SH7372
1867         default ZBOOT_ROM_NONE
1868         help
1869           Include experimental SD/MMC loading code in the ROM-able zImage.
1870           With this enabled it is possible to write the ROM-able zImage
1871           kernel image to an MMC or SD card and boot the kernel straight
1872           from the reset vector. At reset the processor Mask ROM will load
1873           the first part of the ROM-able zImage which in turn loads the
1874           rest the kernel image to RAM.
1875
1876 config ZBOOT_ROM_NONE
1877         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1878         help
1879           Do not load image from SD or MMC
1880
1881 config ZBOOT_ROM_MMCIF
1882         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1883         help
1884           Load image from MMCIF hardware block.
1885
1886 config ZBOOT_ROM_SH_MOBILE_SDHI
1887         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1888         help
1889           Load image from SDHI hardware block
1890
1891 endchoice
1892
1893 config ARM_APPENDED_DTB
1894         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1895         depends on OF && !ZBOOT_ROM
1896         help
1897           With this option, the boot code will look for a device tree binary
1898           (DTB) appended to zImage
1899           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1900
1901           This is meant as a backward compatibility convenience for those
1902           systems with a bootloader that can't be upgraded to accommodate
1903           the documented boot protocol using a device tree.
1904
1905           Beware that there is very little in terms of protection against
1906           this option being confused by leftover garbage in memory that might
1907           look like a DTB header after a reboot if no actual DTB is appended
1908           to zImage.  Do not leave this option active in a production kernel
1909           if you don't intend to always append a DTB.  Proper passing of the
1910           location into r2 of a bootloader provided DTB is always preferable
1911           to this option.
1912
1913 config ARM_ATAG_DTB_COMPAT
1914         bool "Supplement the appended DTB with traditional ATAG information"
1915         depends on ARM_APPENDED_DTB
1916         help
1917           Some old bootloaders can't be updated to a DTB capable one, yet
1918           they provide ATAGs with memory configuration, the ramdisk address,
1919           the kernel cmdline string, etc.  Such information is dynamically
1920           provided by the bootloader and can't always be stored in a static
1921           DTB.  To allow a device tree enabled kernel to be used with such
1922           bootloaders, this option allows zImage to extract the information
1923           from the ATAG list and store it at run time into the appended DTB.
1924
1925 choice
1926         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1927         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1928
1929 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1930         bool "Use bootloader kernel arguments if available"
1931         help
1932           Uses the command-line options passed by the boot loader instead of
1933           the device tree bootargs property. If the boot loader doesn't provide
1934           any, the device tree bootargs property will be used.
1935
1936 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1937         bool "Extend with bootloader kernel arguments"
1938         help
1939           The command-line arguments provided by the boot loader will be
1940           appended to the the device tree bootargs property.
1941
1942 endchoice
1943
1944 config CMDLINE
1945         string "Default kernel command string"
1946         default ""
1947         help
1948           On some architectures (EBSA110 and CATS), there is currently no way
1949           for the boot loader to pass arguments to the kernel. For these
1950           architectures, you should supply some command-line options at build
1951           time by entering them here. As a minimum, you should specify the
1952           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1953
1954 choice
1955         prompt "Kernel command line type" if CMDLINE != ""
1956         default CMDLINE_FROM_BOOTLOADER
1957         depends on ATAGS
1958
1959 config CMDLINE_FROM_BOOTLOADER
1960         bool "Use bootloader kernel arguments if available"
1961         help
1962           Uses the command-line options passed by the boot loader. If
1963           the boot loader doesn't provide any, the default kernel command
1964           string provided in CMDLINE will be used.
1965
1966 config CMDLINE_EXTEND
1967         bool "Extend bootloader kernel arguments"
1968         help
1969           The command-line arguments provided by the boot loader will be
1970           appended to the default kernel command string.
1971
1972 config CMDLINE_FORCE
1973         bool "Always use the default kernel command string"
1974         help
1975           Always use the default kernel command string, even if the boot
1976           loader passes other arguments to the kernel.
1977           This is useful if you cannot or don't want to change the
1978           command-line options your boot loader passes to the kernel.
1979 endchoice
1980
1981 config XIP_KERNEL
1982         bool "Kernel Execute-In-Place from ROM"
1983         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
1984         help
1985           Execute-In-Place allows the kernel to run from non-volatile storage
1986           directly addressable by the CPU, such as NOR flash. This saves RAM
1987           space since the text section of the kernel is not loaded from flash
1988           to RAM.  Read-write sections, such as the data section and stack,
1989           are still copied to RAM.  The XIP kernel is not compressed since
1990           it has to run directly from flash, so it will take more space to
1991           store it.  The flash address used to link the kernel object files,
1992           and for storing it, is configuration dependent. Therefore, if you
1993           say Y here, you must know the proper physical address where to
1994           store the kernel image depending on your own flash memory usage.
1995
1996           Also note that the make target becomes "make xipImage" rather than
1997           "make zImage" or "make Image".  The final kernel binary to put in
1998           ROM memory will be arch/arm/boot/xipImage.
1999
2000           If unsure, say N.
2001
2002 config XIP_PHYS_ADDR
2003         hex "XIP Kernel Physical Location"
2004         depends on XIP_KERNEL
2005         default "0x00080000"
2006         help
2007           This is the physical address in your flash memory the kernel will
2008           be linked for and stored to.  This address is dependent on your
2009           own flash usage.
2010
2011 config KEXEC
2012         bool "Kexec system call (EXPERIMENTAL)"
2013         depends on (!SMP || HOTPLUG_CPU)
2014         help
2015           kexec is a system call that implements the ability to shutdown your
2016           current kernel, and to start another kernel.  It is like a reboot
2017           but it is independent of the system firmware.   And like a reboot
2018           you can start any kernel with it, not just Linux.
2019
2020           It is an ongoing process to be certain the hardware in a machine
2021           is properly shutdown, so do not be surprised if this code does not
2022           initially work for you.  It may help to enable device hotplugging
2023           support.
2024
2025 config ATAGS_PROC
2026         bool "Export atags in procfs"
2027         depends on ATAGS && KEXEC
2028         default y
2029         help
2030           Should the atags used to boot the kernel be exported in an "atags"
2031           file in procfs. Useful with kexec.
2032
2033 config CRASH_DUMP
2034         bool "Build kdump crash kernel (EXPERIMENTAL)"
2035         help
2036           Generate crash dump after being started by kexec. This should
2037           be normally only set in special crash dump kernels which are
2038           loaded in the main kernel with kexec-tools into a specially
2039           reserved region and then later executed after a crash by
2040           kdump/kexec. The crash dump kernel must be compiled to a
2041           memory address not used by the main kernel
2042
2043           For more details see Documentation/kdump/kdump.txt
2044
2045 config AUTO_ZRELADDR
2046         bool "Auto calculation of the decompressed kernel image address"
2047         depends on !ZBOOT_ROM
2048         help
2049           ZRELADDR is the physical address where the decompressed kernel
2050           image will be placed. If AUTO_ZRELADDR is selected, the address
2051           will be determined at run-time by masking the current IP with
2052           0xf8000000. This assumes the zImage being placed in the first 128MB
2053           from start of memory.
2054
2055 endmenu
2056
2057 menu "CPU Power Management"
2058
2059 if ARCH_HAS_CPUFREQ
2060 source "drivers/cpufreq/Kconfig"
2061
2062 config CPU_FREQ_S3C
2063         bool
2064         help
2065           Internal configuration node for common cpufreq on Samsung SoC
2066
2067 config CPU_FREQ_S3C24XX
2068         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2069         depends on ARCH_S3C24XX && CPU_FREQ
2070         select CPU_FREQ_S3C
2071         help
2072           This enables the CPUfreq driver for the Samsung S3C24XX family
2073           of CPUs.
2074
2075           For details, take a look at <file:Documentation/cpu-freq>.
2076
2077           If in doubt, say N.
2078
2079 config CPU_FREQ_S3C24XX_PLL
2080         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2081         depends on CPU_FREQ_S3C24XX
2082         help
2083           Compile in support for changing the PLL frequency from the
2084           S3C24XX series CPUfreq driver. The PLL takes time to settle
2085           after a frequency change, so by default it is not enabled.
2086
2087           This also means that the PLL tables for the selected CPU(s) will
2088           be built which may increase the size of the kernel image.
2089
2090 config CPU_FREQ_S3C24XX_DEBUG
2091         bool "Debug CPUfreq Samsung driver core"
2092         depends on CPU_FREQ_S3C24XX
2093         help
2094           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2095
2096 config CPU_FREQ_S3C24XX_IODEBUG
2097         bool "Debug CPUfreq Samsung driver IO timing"
2098         depends on CPU_FREQ_S3C24XX
2099         help
2100           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2101
2102 config CPU_FREQ_S3C24XX_DEBUGFS
2103         bool "Export debugfs for CPUFreq"
2104         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2105         help
2106           Export status information via debugfs.
2107
2108 endif
2109
2110 source "drivers/cpuidle/Kconfig"
2111
2112 endmenu
2113
2114 menu "Floating point emulation"
2115
2116 comment "At least one emulation must be selected"
2117
2118 config FPE_NWFPE
2119         bool "NWFPE math emulation"
2120         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2121         ---help---
2122           Say Y to include the NWFPE floating point emulator in the kernel.
2123           This is necessary to run most binaries. Linux does not currently
2124           support floating point hardware so you need to say Y here even if
2125           your machine has an FPA or floating point co-processor podule.
2126
2127           You may say N here if you are going to load the Acorn FPEmulator
2128           early in the bootup.
2129
2130 config FPE_NWFPE_XP
2131         bool "Support extended precision"
2132         depends on FPE_NWFPE
2133         help
2134           Say Y to include 80-bit support in the kernel floating-point
2135           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2136           Note that gcc does not generate 80-bit operations by default,
2137           so in most cases this option only enlarges the size of the
2138           floating point emulator without any good reason.
2139
2140           You almost surely want to say N here.
2141
2142 config FPE_FASTFPE
2143         bool "FastFPE math emulation (EXPERIMENTAL)"
2144         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2145         ---help---
2146           Say Y here to include the FAST floating point emulator in the kernel.
2147           This is an experimental much faster emulator which now also has full
2148           precision for the mantissa.  It does not support any exceptions.
2149           It is very simple, and approximately 3-6 times faster than NWFPE.
2150
2151           It should be sufficient for most programs.  It may be not suitable
2152           for scientific calculations, but you have to check this for yourself.
2153           If you do not feel you need a faster FP emulation you should better
2154           choose NWFPE.
2155
2156 config VFP
2157         bool "VFP-format floating point maths"
2158         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2159         help
2160           Say Y to include VFP support code in the kernel. This is needed
2161           if your hardware includes a VFP unit.
2162
2163           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2164           release notes and additional status information.
2165
2166           Say N if your target does not have VFP hardware.
2167
2168 config VFPv3
2169         bool
2170         depends on VFP
2171         default y if CPU_V7
2172
2173 config NEON
2174         bool "Advanced SIMD (NEON) Extension support"
2175         depends on VFPv3 && CPU_V7
2176         help
2177           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2178           Extension.
2179
2180 endmenu
2181
2182 menu "Userspace binary formats"
2183
2184 source "fs/Kconfig.binfmt"
2185
2186 config ARTHUR
2187         tristate "RISC OS personality"
2188         depends on !AEABI
2189         help
2190           Say Y here to include the kernel code necessary if you want to run
2191           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2192           experimental; if this sounds frightening, say N and sleep in peace.
2193           You can also say M here to compile this support as a module (which
2194           will be called arthur).
2195
2196 endmenu
2197
2198 menu "Power management options"
2199
2200 source "kernel/power/Kconfig"
2201
2202 config ARCH_SUSPEND_POSSIBLE
2203         depends on !ARCH_S5PC100
2204         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2205                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2206         def_bool y
2207
2208 config ARM_CPU_SUSPEND
2209         def_bool PM_SLEEP
2210
2211 endmenu
2212
2213 source "net/Kconfig"
2214
2215 source "drivers/Kconfig"
2216
2217 source "fs/Kconfig"
2218
2219 source "arch/arm/Kconfig.debug"
2220
2221 source "security/Kconfig"
2222
2223 source "crypto/Kconfig"
2224
2225 source "lib/Kconfig"
2226
2227 source "arch/arm/kvm/Kconfig"