ARM: S3C24XX: Add samsung-time support for s3c24xx
[sfrench/cifs-2.6.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_STRNCPY_FROM_USER
19         select GENERIC_STRNLEN_USER
20         select HARDIRQS_SW_RESEND
21         select HAVE_AOUT
22         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
23         select HAVE_ARCH_KGDB
24         select HAVE_ARCH_SECCOMP_FILTER
25         select HAVE_ARCH_TRACEHOOK
26         select HAVE_BPF_JIT
27         select HAVE_C_RECORDMCOUNT
28         select HAVE_DEBUG_KMEMLEAK
29         select HAVE_DMA_API_DEBUG
30         select HAVE_DMA_ATTRS
31         select HAVE_DMA_CONTIGUOUS if MMU
32         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
33         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
34         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
35         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
36         select HAVE_GENERIC_DMA_COHERENT
37         select HAVE_GENERIC_HARDIRQS
38         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
39         select HAVE_IDE if PCI || ISA || PCMCIA
40         select HAVE_KERNEL_GZIP
41         select HAVE_KERNEL_LZMA
42         select HAVE_KERNEL_LZO
43         select HAVE_KERNEL_XZ
44         select HAVE_KPROBES if !XIP_KERNEL
45         select HAVE_KRETPROBES if (HAVE_KPROBES)
46         select HAVE_MEMBLOCK
47         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
48         select HAVE_PERF_EVENTS
49         select HAVE_REGS_AND_STACK_ACCESS_API
50         select HAVE_SYSCALL_TRACEPOINTS
51         select HAVE_UID16
52         select HAVE_VIRT_TO_BUS
53         select KTIME_SCALAR
54         select PERF_USE_VMALLOC
55         select RTC_LIB
56         select SYS_SUPPORTS_APM_EMULATION
57         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
58         select MODULES_USE_ELF_REL
59         select CLONE_BACKWARDS
60         select OLD_SIGSUSPEND3
61         select OLD_SIGACTION
62         help
63           The ARM series is a line of low-power-consumption RISC chip designs
64           licensed by ARM Ltd and targeted at embedded applications and
65           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
66           manufactured, but legacy ARM-based PC hardware remains popular in
67           Europe.  There is an ARM Linux project with a web page at
68           <http://www.arm.linux.org.uk/>.
69
70 config ARM_HAS_SG_CHAIN
71         bool
72
73 config NEED_SG_DMA_LENGTH
74         bool
75
76 config ARM_DMA_USE_IOMMU
77         bool
78         select ARM_HAS_SG_CHAIN
79         select NEED_SG_DMA_LENGTH
80
81 if ARM_DMA_USE_IOMMU
82
83 config ARM_DMA_IOMMU_ALIGNMENT
84         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
85         range 4 9
86         default 8
87         help
88           DMA mapping framework by default aligns all buffers to the smallest
89           PAGE_SIZE order which is greater than or equal to the requested buffer
90           size. This works well for buffers up to a few hundreds kilobytes, but
91           for larger buffers it just a waste of address space. Drivers which has
92           relatively small addressing window (like 64Mib) might run out of
93           virtual space with just a few allocations.
94
95           With this parameter you can specify the maximum PAGE_SIZE order for
96           DMA IOMMU buffers. Larger buffers will be aligned only to this
97           specified order. The order is expressed as a power of two multiplied
98           by the PAGE_SIZE.
99
100 endif
101
102 config HAVE_PWM
103         bool
104
105 config MIGHT_HAVE_PCI
106         bool
107
108 config SYS_SUPPORTS_APM_EMULATION
109         bool
110
111 config GENERIC_GPIO
112         bool
113
114 config HAVE_TCM
115         bool
116         select GENERIC_ALLOCATOR
117
118 config HAVE_PROC_CPU
119         bool
120
121 config NO_IOPORT
122         bool
123
124 config EISA
125         bool
126         ---help---
127           The Extended Industry Standard Architecture (EISA) bus was
128           developed as an open alternative to the IBM MicroChannel bus.
129
130           The EISA bus provided some of the features of the IBM MicroChannel
131           bus while maintaining backward compatibility with cards made for
132           the older ISA bus.  The EISA bus saw limited use between 1988 and
133           1995 when it was made obsolete by the PCI bus.
134
135           Say Y here if you are building a kernel for an EISA-based machine.
136
137           Otherwise, say N.
138
139 config SBUS
140         bool
141
142 config STACKTRACE_SUPPORT
143         bool
144         default y
145
146 config HAVE_LATENCYTOP_SUPPORT
147         bool
148         depends on !SMP
149         default y
150
151 config LOCKDEP_SUPPORT
152         bool
153         default y
154
155 config TRACE_IRQFLAGS_SUPPORT
156         bool
157         default y
158
159 config RWSEM_GENERIC_SPINLOCK
160         bool
161         default y
162
163 config RWSEM_XCHGADD_ALGORITHM
164         bool
165
166 config ARCH_HAS_ILOG2_U32
167         bool
168
169 config ARCH_HAS_ILOG2_U64
170         bool
171
172 config ARCH_HAS_CPUFREQ
173         bool
174         help
175           Internal node to signify that the ARCH has CPUFREQ support
176           and that the relevant menu configurations are displayed for
177           it.
178
179 config GENERIC_HWEIGHT
180         bool
181         default y
182
183 config GENERIC_CALIBRATE_DELAY
184         bool
185         default y
186
187 config ARCH_MAY_HAVE_PC_FDC
188         bool
189
190 config ZONE_DMA
191         bool
192
193 config NEED_DMA_MAP_STATE
194        def_bool y
195
196 config ARCH_HAS_DMA_SET_COHERENT_MASK
197         bool
198
199 config GENERIC_ISA_DMA
200         bool
201
202 config FIQ
203         bool
204
205 config NEED_RET_TO_USER
206         bool
207
208 config ARCH_MTD_XIP
209         bool
210
211 config VECTORS_BASE
212         hex
213         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
214         default DRAM_BASE if REMAP_VECTORS_TO_RAM
215         default 0x00000000
216         help
217           The base address of exception vectors.
218
219 config ARM_PATCH_PHYS_VIRT
220         bool "Patch physical to virtual translations at runtime" if EMBEDDED
221         default y
222         depends on !XIP_KERNEL && MMU
223         depends on !ARCH_REALVIEW || !SPARSEMEM
224         help
225           Patch phys-to-virt and virt-to-phys translation functions at
226           boot and module load time according to the position of the
227           kernel in system memory.
228
229           This can only be used with non-XIP MMU kernels where the base
230           of physical memory is at a 16MB boundary.
231
232           Only disable this option if you know that you do not require
233           this feature (eg, building a kernel for a single machine) and
234           you need to shrink the kernel to the minimal size.
235
236 config NEED_MACH_GPIO_H
237         bool
238         help
239           Select this when mach/gpio.h is required to provide special
240           definitions for this platform. The need for mach/gpio.h should
241           be avoided when possible.
242
243 config NEED_MACH_IO_H
244         bool
245         help
246           Select this when mach/io.h is required to provide special
247           definitions for this platform.  The need for mach/io.h should
248           be avoided when possible.
249
250 config NEED_MACH_MEMORY_H
251         bool
252         help
253           Select this when mach/memory.h is required to provide special
254           definitions for this platform.  The need for mach/memory.h should
255           be avoided when possible.
256
257 config PHYS_OFFSET
258         hex "Physical address of main memory" if MMU
259         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
260         default DRAM_BASE if !MMU
261         help
262           Please provide the physical address corresponding to the
263           location of main memory in your system.
264
265 config GENERIC_BUG
266         def_bool y
267         depends on BUG
268
269 source "init/Kconfig"
270
271 source "kernel/Kconfig.freezer"
272
273 menu "System Type"
274
275 config MMU
276         bool "MMU-based Paged Memory Management Support"
277         default y
278         help
279           Select if you want MMU-based virtualised addressing space
280           support by paged memory management. If unsure, say 'Y'.
281
282 #
283 # The "ARM system type" choice list is ordered alphabetically by option
284 # text.  Please add new entries in the option alphabetic order.
285 #
286 choice
287         prompt "ARM system type"
288         default ARCH_VERSATILE if !MMU
289         default ARCH_MULTIPLATFORM if MMU
290
291 config ARCH_MULTIPLATFORM
292         bool "Allow multiple platforms to be selected"
293         depends on MMU
294         select ARM_PATCH_PHYS_VIRT
295         select AUTO_ZRELADDR
296         select COMMON_CLK
297         select MULTI_IRQ_HANDLER
298         select SPARSE_IRQ
299         select USE_OF
300
301 config ARCH_INTEGRATOR
302         bool "ARM Ltd. Integrator family"
303         select ARCH_HAS_CPUFREQ
304         select ARM_AMBA
305         select COMMON_CLK
306         select COMMON_CLK_VERSATILE
307         select GENERIC_CLOCKEVENTS
308         select HAVE_TCM
309         select ICST
310         select MULTI_IRQ_HANDLER
311         select NEED_MACH_MEMORY_H
312         select PLAT_VERSATILE
313         select SPARSE_IRQ
314         select VERSATILE_FPGA_IRQ
315         help
316           Support for ARM's Integrator platform.
317
318 config ARCH_REALVIEW
319         bool "ARM Ltd. RealView family"
320         select ARCH_WANT_OPTIONAL_GPIOLIB
321         select ARM_AMBA
322         select ARM_TIMER_SP804
323         select COMMON_CLK
324         select COMMON_CLK_VERSATILE
325         select GENERIC_CLOCKEVENTS
326         select GPIO_PL061 if GPIOLIB
327         select ICST
328         select NEED_MACH_MEMORY_H
329         select PLAT_VERSATILE
330         select PLAT_VERSATILE_CLCD
331         help
332           This enables support for ARM Ltd RealView boards.
333
334 config ARCH_VERSATILE
335         bool "ARM Ltd. Versatile family"
336         select ARCH_WANT_OPTIONAL_GPIOLIB
337         select ARM_AMBA
338         select ARM_TIMER_SP804
339         select ARM_VIC
340         select CLKDEV_LOOKUP
341         select GENERIC_CLOCKEVENTS
342         select HAVE_MACH_CLKDEV
343         select ICST
344         select PLAT_VERSATILE
345         select PLAT_VERSATILE_CLCD
346         select PLAT_VERSATILE_CLOCK
347         select VERSATILE_FPGA_IRQ
348         help
349           This enables support for ARM Ltd Versatile board.
350
351 config ARCH_AT91
352         bool "Atmel AT91"
353         select ARCH_REQUIRE_GPIOLIB
354         select CLKDEV_LOOKUP
355         select HAVE_CLK
356         select IRQ_DOMAIN
357         select NEED_MACH_GPIO_H
358         select NEED_MACH_IO_H if PCCARD
359         select PINCTRL
360         select PINCTRL_AT91 if USE_OF
361         help
362           This enables support for systems based on Atmel
363           AT91RM9200 and AT91SAM9* processors.
364
365 config ARCH_BCM2835
366         bool "Broadcom BCM2835 family"
367         select ARCH_REQUIRE_GPIOLIB
368         select ARM_AMBA
369         select ARM_ERRATA_411920
370         select ARM_TIMER_SP804
371         select CLKDEV_LOOKUP
372         select CLKSRC_OF
373         select COMMON_CLK
374         select CPU_V6
375         select GENERIC_CLOCKEVENTS
376         select MULTI_IRQ_HANDLER
377         select PINCTRL
378         select PINCTRL_BCM2835
379         select SPARSE_IRQ
380         select USE_OF
381         help
382           This enables support for the Broadcom BCM2835 SoC. This SoC is
383           use in the Raspberry Pi, and Roku 2 devices.
384
385 config ARCH_CNS3XXX
386         bool "Cavium Networks CNS3XXX family"
387         select ARM_GIC
388         select CPU_V6K
389         select GENERIC_CLOCKEVENTS
390         select MIGHT_HAVE_CACHE_L2X0
391         select MIGHT_HAVE_PCI
392         select PCI_DOMAINS if PCI
393         help
394           Support for Cavium Networks CNS3XXX platform.
395
396 config ARCH_CLPS711X
397         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
398         select ARCH_REQUIRE_GPIOLIB
399         select AUTO_ZRELADDR
400         select CLKDEV_LOOKUP
401         select COMMON_CLK
402         select CPU_ARM720T
403         select GENERIC_CLOCKEVENTS
404         select MULTI_IRQ_HANDLER
405         select NEED_MACH_MEMORY_H
406         select SPARSE_IRQ
407         help
408           Support for Cirrus Logic 711x/721x/731x based boards.
409
410 config ARCH_GEMINI
411         bool "Cortina Systems Gemini"
412         select ARCH_REQUIRE_GPIOLIB
413         select ARCH_USES_GETTIMEOFFSET
414         select CPU_FA526
415         help
416           Support for the Cortina Systems Gemini family SoCs
417
418 config ARCH_SIRF
419         bool "CSR SiRF"
420         select ARCH_REQUIRE_GPIOLIB
421         select AUTO_ZRELADDR
422         select COMMON_CLK
423         select GENERIC_CLOCKEVENTS
424         select GENERIC_IRQ_CHIP
425         select MIGHT_HAVE_CACHE_L2X0
426         select NO_IOPORT
427         select PINCTRL
428         select PINCTRL_SIRF
429         select USE_OF
430         help
431           Support for CSR SiRFprimaII/Marco/Polo platforms
432
433 config ARCH_EBSA110
434         bool "EBSA-110"
435         select ARCH_USES_GETTIMEOFFSET
436         select CPU_SA110
437         select ISA
438         select NEED_MACH_IO_H
439         select NEED_MACH_MEMORY_H
440         select NO_IOPORT
441         help
442           This is an evaluation board for the StrongARM processor available
443           from Digital. It has limited hardware on-board, including an
444           Ethernet interface, two PCMCIA sockets, two serial ports and a
445           parallel port.
446
447 config ARCH_EP93XX
448         bool "EP93xx-based"
449         select ARCH_HAS_HOLES_MEMORYMODEL
450         select ARCH_REQUIRE_GPIOLIB
451         select ARCH_USES_GETTIMEOFFSET
452         select ARM_AMBA
453         select ARM_VIC
454         select CLKDEV_LOOKUP
455         select CPU_ARM920T
456         select NEED_MACH_MEMORY_H
457         help
458           This enables support for the Cirrus EP93xx series of CPUs.
459
460 config ARCH_FOOTBRIDGE
461         bool "FootBridge"
462         select CPU_SA110
463         select FOOTBRIDGE
464         select GENERIC_CLOCKEVENTS
465         select HAVE_IDE
466         select NEED_MACH_IO_H if !MMU
467         select NEED_MACH_MEMORY_H
468         help
469           Support for systems based on the DC21285 companion chip
470           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
471
472 config ARCH_MXS
473         bool "Freescale MXS-based"
474         select ARCH_REQUIRE_GPIOLIB
475         select CLKDEV_LOOKUP
476         select CLKSRC_MMIO
477         select COMMON_CLK
478         select GENERIC_CLOCKEVENTS
479         select HAVE_CLK_PREPARE
480         select MULTI_IRQ_HANDLER
481         select PINCTRL
482         select SPARSE_IRQ
483         select USE_OF
484         help
485           Support for Freescale MXS-based family of processors
486
487 config ARCH_NETX
488         bool "Hilscher NetX based"
489         select ARM_VIC
490         select CLKSRC_MMIO
491         select CPU_ARM926T
492         select GENERIC_CLOCKEVENTS
493         help
494           This enables support for systems based on the Hilscher NetX Soc
495
496 config ARCH_H720X
497         bool "Hynix HMS720x-based"
498         select ARCH_USES_GETTIMEOFFSET
499         select CPU_ARM720T
500         select ISA_DMA_API
501         help
502           This enables support for systems based on the Hynix HMS720x
503
504 config ARCH_IOP13XX
505         bool "IOP13xx-based"
506         depends on MMU
507         select ARCH_SUPPORTS_MSI
508         select CPU_XSC3
509         select NEED_MACH_MEMORY_H
510         select NEED_RET_TO_USER
511         select PCI
512         select PLAT_IOP
513         select VMSPLIT_1G
514         help
515           Support for Intel's IOP13XX (XScale) family of processors.
516
517 config ARCH_IOP32X
518         bool "IOP32x-based"
519         depends on MMU
520         select ARCH_REQUIRE_GPIOLIB
521         select CPU_XSCALE
522         select NEED_MACH_GPIO_H
523         select NEED_RET_TO_USER
524         select PCI
525         select PLAT_IOP
526         help
527           Support for Intel's 80219 and IOP32X (XScale) family of
528           processors.
529
530 config ARCH_IOP33X
531         bool "IOP33x-based"
532         depends on MMU
533         select ARCH_REQUIRE_GPIOLIB
534         select CPU_XSCALE
535         select NEED_MACH_GPIO_H
536         select NEED_RET_TO_USER
537         select PCI
538         select PLAT_IOP
539         help
540           Support for Intel's IOP33X (XScale) family of processors.
541
542 config ARCH_IXP4XX
543         bool "IXP4xx-based"
544         depends on MMU
545         select ARCH_HAS_DMA_SET_COHERENT_MASK
546         select ARCH_REQUIRE_GPIOLIB
547         select CLKSRC_MMIO
548         select CPU_XSCALE
549         select DMABOUNCE if PCI
550         select GENERIC_CLOCKEVENTS
551         select MIGHT_HAVE_PCI
552         select NEED_MACH_IO_H
553         help
554           Support for Intel's IXP4XX (XScale) family of processors.
555
556 config ARCH_DOVE
557         bool "Marvell Dove"
558         select ARCH_REQUIRE_GPIOLIB
559         select COMMON_CLK_DOVE
560         select CPU_V7
561         select GENERIC_CLOCKEVENTS
562         select MIGHT_HAVE_PCI
563         select PINCTRL
564         select PINCTRL_DOVE
565         select PLAT_ORION_LEGACY
566         select USB_ARCH_HAS_EHCI
567         help
568           Support for the Marvell Dove SoC 88AP510
569
570 config ARCH_KIRKWOOD
571         bool "Marvell Kirkwood"
572         select ARCH_REQUIRE_GPIOLIB
573         select CPU_FEROCEON
574         select GENERIC_CLOCKEVENTS
575         select PCI
576         select PCI_QUIRKS
577         select PINCTRL
578         select PINCTRL_KIRKWOOD
579         select PLAT_ORION_LEGACY
580         help
581           Support for the following Marvell Kirkwood series SoCs:
582           88F6180, 88F6192 and 88F6281.
583
584 config ARCH_MV78XX0
585         bool "Marvell MV78xx0"
586         select ARCH_REQUIRE_GPIOLIB
587         select CPU_FEROCEON
588         select GENERIC_CLOCKEVENTS
589         select PCI
590         select PLAT_ORION_LEGACY
591         help
592           Support for the following Marvell MV78xx0 series SoCs:
593           MV781x0, MV782x0.
594
595 config ARCH_ORION5X
596         bool "Marvell Orion"
597         depends on MMU
598         select ARCH_REQUIRE_GPIOLIB
599         select CPU_FEROCEON
600         select GENERIC_CLOCKEVENTS
601         select PCI
602         select PLAT_ORION_LEGACY
603         help
604           Support for the following Marvell Orion 5x series SoCs:
605           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
606           Orion-2 (5281), Orion-1-90 (6183).
607
608 config ARCH_MMP
609         bool "Marvell PXA168/910/MMP2"
610         depends on MMU
611         select ARCH_REQUIRE_GPIOLIB
612         select CLKDEV_LOOKUP
613         select GENERIC_ALLOCATOR
614         select GENERIC_CLOCKEVENTS
615         select GPIO_PXA
616         select IRQ_DOMAIN
617         select NEED_MACH_GPIO_H
618         select PINCTRL
619         select PLAT_PXA
620         select SPARSE_IRQ
621         help
622           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
623
624 config ARCH_KS8695
625         bool "Micrel/Kendin KS8695"
626         select ARCH_REQUIRE_GPIOLIB
627         select CLKSRC_MMIO
628         select CPU_ARM922T
629         select GENERIC_CLOCKEVENTS
630         select NEED_MACH_MEMORY_H
631         help
632           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
633           System-on-Chip devices.
634
635 config ARCH_W90X900
636         bool "Nuvoton W90X900 CPU"
637         select ARCH_REQUIRE_GPIOLIB
638         select CLKDEV_LOOKUP
639         select CLKSRC_MMIO
640         select CPU_ARM926T
641         select GENERIC_CLOCKEVENTS
642         help
643           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
644           At present, the w90x900 has been renamed nuc900, regarding
645           the ARM series product line, you can login the following
646           link address to know more.
647
648           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
649                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
650
651 config ARCH_LPC32XX
652         bool "NXP LPC32XX"
653         select ARCH_REQUIRE_GPIOLIB
654         select ARM_AMBA
655         select CLKDEV_LOOKUP
656         select CLKSRC_MMIO
657         select CPU_ARM926T
658         select GENERIC_CLOCKEVENTS
659         select HAVE_IDE
660         select HAVE_PWM
661         select USB_ARCH_HAS_OHCI
662         select USE_OF
663         help
664           Support for the NXP LPC32XX family of processors
665
666 config ARCH_TEGRA
667         bool "NVIDIA Tegra"
668         select ARCH_HAS_CPUFREQ
669         select ARCH_REQUIRE_GPIOLIB
670         select CLKDEV_LOOKUP
671         select CLKSRC_MMIO
672         select CLKSRC_OF
673         select COMMON_CLK
674         select GENERIC_CLOCKEVENTS
675         select HAVE_CLK
676         select HAVE_SMP
677         select MIGHT_HAVE_CACHE_L2X0
678         select SPARSE_IRQ
679         select USE_OF
680         help
681           This enables support for NVIDIA Tegra based systems (Tegra APX,
682           Tegra 6xx and Tegra 2 series).
683
684 config ARCH_PXA
685         bool "PXA2xx/PXA3xx-based"
686         depends on MMU
687         select ARCH_HAS_CPUFREQ
688         select ARCH_MTD_XIP
689         select ARCH_REQUIRE_GPIOLIB
690         select ARM_CPU_SUSPEND if PM
691         select AUTO_ZRELADDR
692         select CLKDEV_LOOKUP
693         select CLKSRC_MMIO
694         select GENERIC_CLOCKEVENTS
695         select GPIO_PXA
696         select HAVE_IDE
697         select MULTI_IRQ_HANDLER
698         select NEED_MACH_GPIO_H
699         select PLAT_PXA
700         select SPARSE_IRQ
701         help
702           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
703
704 config ARCH_MSM
705         bool "Qualcomm MSM"
706         select ARCH_REQUIRE_GPIOLIB
707         select CLKDEV_LOOKUP
708         select GENERIC_CLOCKEVENTS
709         select HAVE_CLK
710         help
711           Support for Qualcomm MSM/QSD based systems.  This runs on the
712           apps processor of the MSM/QSD and depends on a shared memory
713           interface to the modem processor which runs the baseband
714           stack and controls some vital subsystems
715           (clock and power control, etc).
716
717 config ARCH_SHMOBILE
718         bool "Renesas SH-Mobile / R-Mobile"
719         select CLKDEV_LOOKUP
720         select GENERIC_CLOCKEVENTS
721         select HAVE_CLK
722         select HAVE_MACH_CLKDEV
723         select HAVE_SMP
724         select MIGHT_HAVE_CACHE_L2X0
725         select MULTI_IRQ_HANDLER
726         select NEED_MACH_MEMORY_H
727         select NO_IOPORT
728         select PINCTRL
729         select PM_GENERIC_DOMAINS if PM
730         select SPARSE_IRQ
731         help
732           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
733
734 config ARCH_RPC
735         bool "RiscPC"
736         select ARCH_ACORN
737         select ARCH_MAY_HAVE_PC_FDC
738         select ARCH_SPARSEMEM_ENABLE
739         select ARCH_USES_GETTIMEOFFSET
740         select FIQ
741         select HAVE_IDE
742         select HAVE_PATA_PLATFORM
743         select ISA_DMA_API
744         select NEED_MACH_IO_H
745         select NEED_MACH_MEMORY_H
746         select NO_IOPORT
747         help
748           On the Acorn Risc-PC, Linux can support the internal IDE disk and
749           CD-ROM interface, serial and parallel port, and the floppy drive.
750
751 config ARCH_SA1100
752         bool "SA1100-based"
753         select ARCH_HAS_CPUFREQ
754         select ARCH_MTD_XIP
755         select ARCH_REQUIRE_GPIOLIB
756         select ARCH_SPARSEMEM_ENABLE
757         select CLKDEV_LOOKUP
758         select CLKSRC_MMIO
759         select CPU_FREQ
760         select CPU_SA1100
761         select GENERIC_CLOCKEVENTS
762         select HAVE_IDE
763         select ISA
764         select NEED_MACH_GPIO_H
765         select NEED_MACH_MEMORY_H
766         select SPARSE_IRQ
767         help
768           Support for StrongARM 11x0 based boards.
769
770 config ARCH_S3C24XX
771         bool "Samsung S3C24XX SoCs"
772         select ARCH_HAS_CPUFREQ
773         select CLKDEV_LOOKUP
774         select CLKSRC_MMIO
775         select GENERIC_CLOCKEVENTS
776         select GENERIC_GPIO
777         select HAVE_CLK
778         select HAVE_S3C2410_I2C if I2C
779         select HAVE_S3C2410_WATCHDOG if WATCHDOG
780         select HAVE_S3C_RTC if RTC_CLASS
781         select NEED_MACH_GPIO_H
782         select NEED_MACH_IO_H
783         help
784           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
785           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
786           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
787           Samsung SMDK2410 development board (and derivatives).
788
789 config ARCH_S3C64XX
790         bool "Samsung S3C64XX"
791         select ARCH_HAS_CPUFREQ
792         select ARCH_REQUIRE_GPIOLIB
793         select ARCH_USES_GETTIMEOFFSET
794         select ARM_VIC
795         select CLKDEV_LOOKUP
796         select CPU_V6
797         select HAVE_CLK
798         select HAVE_S3C2410_I2C if I2C
799         select HAVE_S3C2410_WATCHDOG if WATCHDOG
800         select HAVE_TCM
801         select NEED_MACH_GPIO_H
802         select NO_IOPORT
803         select PLAT_SAMSUNG
804         select S3C_DEV_NAND
805         select S3C_GPIO_TRACK
806         select SAMSUNG_CLKSRC
807         select SAMSUNG_GPIOLIB_4BIT
808         select SAMSUNG_IRQ_VIC_TIMER
809         select USB_ARCH_HAS_OHCI
810         help
811           Samsung S3C64XX series based systems
812
813 config ARCH_S5P64X0
814         bool "Samsung S5P6440 S5P6450"
815         select CLKDEV_LOOKUP
816         select CLKSRC_MMIO
817         select CPU_V6
818         select GENERIC_CLOCKEVENTS
819         select HAVE_CLK
820         select HAVE_S3C2410_I2C if I2C
821         select HAVE_S3C2410_WATCHDOG if WATCHDOG
822         select HAVE_S3C_RTC if RTC_CLASS
823         select NEED_MACH_GPIO_H
824         help
825           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
826           SMDK6450.
827
828 config ARCH_S5PC100
829         bool "Samsung S5PC100"
830         select ARCH_USES_GETTIMEOFFSET
831         select CLKDEV_LOOKUP
832         select CPU_V7
833         select HAVE_CLK
834         select HAVE_S3C2410_I2C if I2C
835         select HAVE_S3C2410_WATCHDOG if WATCHDOG
836         select HAVE_S3C_RTC if RTC_CLASS
837         select NEED_MACH_GPIO_H
838         help
839           Samsung S5PC100 series based systems
840
841 config ARCH_S5PV210
842         bool "Samsung S5PV210/S5PC110"
843         select ARCH_HAS_CPUFREQ
844         select ARCH_HAS_HOLES_MEMORYMODEL
845         select ARCH_SPARSEMEM_ENABLE
846         select CLKDEV_LOOKUP
847         select CLKSRC_MMIO
848         select CPU_V7
849         select GENERIC_CLOCKEVENTS
850         select HAVE_CLK
851         select HAVE_S3C2410_I2C if I2C
852         select HAVE_S3C2410_WATCHDOG if WATCHDOG
853         select HAVE_S3C_RTC if RTC_CLASS
854         select NEED_MACH_GPIO_H
855         select NEED_MACH_MEMORY_H
856         help
857           Samsung S5PV210/S5PC110 series based systems
858
859 config ARCH_EXYNOS
860         bool "Samsung EXYNOS"
861         select ARCH_HAS_CPUFREQ
862         select ARCH_HAS_HOLES_MEMORYMODEL
863         select ARCH_SPARSEMEM_ENABLE
864         select CLKDEV_LOOKUP
865         select CPU_V7
866         select GENERIC_CLOCKEVENTS
867         select HAVE_CLK
868         select HAVE_S3C2410_I2C if I2C
869         select HAVE_S3C2410_WATCHDOG if WATCHDOG
870         select HAVE_S3C_RTC if RTC_CLASS
871         select NEED_MACH_GPIO_H
872         select NEED_MACH_MEMORY_H
873         help
874           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
875
876 config ARCH_SHARK
877         bool "Shark"
878         select ARCH_USES_GETTIMEOFFSET
879         select CPU_SA110
880         select ISA
881         select ISA_DMA
882         select NEED_MACH_MEMORY_H
883         select PCI
884         select ZONE_DMA
885         help
886           Support for the StrongARM based Digital DNARD machine, also known
887           as "Shark" (<http://www.shark-linux.de/shark.html>).
888
889 config ARCH_U300
890         bool "ST-Ericsson U300 Series"
891         depends on MMU
892         select ARCH_REQUIRE_GPIOLIB
893         select ARM_AMBA
894         select ARM_PATCH_PHYS_VIRT
895         select ARM_VIC
896         select CLKDEV_LOOKUP
897         select CLKSRC_MMIO
898         select COMMON_CLK
899         select CPU_ARM926T
900         select GENERIC_CLOCKEVENTS
901         select HAVE_TCM
902         select SPARSE_IRQ
903         help
904           Support for ST-Ericsson U300 series mobile platforms.
905
906 config ARCH_U8500
907         bool "ST-Ericsson U8500 Series"
908         depends on MMU
909         select ARCH_HAS_CPUFREQ
910         select ARCH_REQUIRE_GPIOLIB
911         select ARM_AMBA
912         select CLKDEV_LOOKUP
913         select CPU_V7
914         select GENERIC_CLOCKEVENTS
915         select HAVE_SMP
916         select MIGHT_HAVE_CACHE_L2X0
917         select SPARSE_IRQ
918         help
919           Support for ST-Ericsson's Ux500 architecture
920
921 config ARCH_NOMADIK
922         bool "STMicroelectronics Nomadik"
923         select ARCH_REQUIRE_GPIOLIB
924         select ARM_AMBA
925         select ARM_VIC
926         select CLKSRC_NOMADIK_MTU
927         select COMMON_CLK
928         select CPU_ARM926T
929         select GENERIC_CLOCKEVENTS
930         select MIGHT_HAVE_CACHE_L2X0
931         select USE_OF
932         select PINCTRL
933         select PINCTRL_STN8815
934         select SPARSE_IRQ
935         help
936           Support for the Nomadik platform by ST-Ericsson
937
938 config PLAT_SPEAR
939         bool "ST SPEAr"
940         select ARCH_HAS_CPUFREQ
941         select ARCH_REQUIRE_GPIOLIB
942         select ARM_AMBA
943         select CLKDEV_LOOKUP
944         select CLKSRC_MMIO
945         select COMMON_CLK
946         select GENERIC_CLOCKEVENTS
947         select HAVE_CLK
948         help
949           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
950
951 config ARCH_DAVINCI
952         bool "TI DaVinci"
953         select ARCH_HAS_HOLES_MEMORYMODEL
954         select ARCH_REQUIRE_GPIOLIB
955         select CLKDEV_LOOKUP
956         select GENERIC_ALLOCATOR
957         select GENERIC_CLOCKEVENTS
958         select GENERIC_IRQ_CHIP
959         select HAVE_IDE
960         select NEED_MACH_GPIO_H
961         select USE_OF
962         select ZONE_DMA
963         help
964           Support for TI's DaVinci platform.
965
966 config ARCH_OMAP1
967         bool "TI OMAP1"
968         depends on MMU
969         select ARCH_HAS_CPUFREQ
970         select ARCH_HAS_HOLES_MEMORYMODEL
971         select ARCH_OMAP
972         select ARCH_REQUIRE_GPIOLIB
973         select CLKDEV_LOOKUP
974         select CLKSRC_MMIO
975         select GENERIC_CLOCKEVENTS
976         select GENERIC_IRQ_CHIP
977         select HAVE_CLK
978         select HAVE_IDE
979         select IRQ_DOMAIN
980         select NEED_MACH_IO_H if PCCARD
981         select NEED_MACH_MEMORY_H
982         help
983           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
984
985 endchoice
986
987 menu "Multiple platform selection"
988         depends on ARCH_MULTIPLATFORM
989
990 comment "CPU Core family selection"
991
992 config ARCH_MULTI_V4
993         bool "ARMv4 based platforms (FA526, StrongARM)"
994         depends on !ARCH_MULTI_V6_V7
995         select ARCH_MULTI_V4_V5
996
997 config ARCH_MULTI_V4T
998         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
999         depends on !ARCH_MULTI_V6_V7
1000         select ARCH_MULTI_V4_V5
1001
1002 config ARCH_MULTI_V5
1003         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
1004         depends on !ARCH_MULTI_V6_V7
1005         select ARCH_MULTI_V4_V5
1006
1007 config ARCH_MULTI_V4_V5
1008         bool
1009
1010 config ARCH_MULTI_V6
1011         bool "ARMv6 based platforms (ARM11, Scorpion, ...)"
1012         select ARCH_MULTI_V6_V7
1013         select CPU_V6
1014
1015 config ARCH_MULTI_V7
1016         bool "ARMv7 based platforms (Cortex-A, PJ4, Krait)"
1017         default y
1018         select ARCH_MULTI_V6_V7
1019         select ARCH_VEXPRESS
1020         select CPU_V7
1021
1022 config ARCH_MULTI_V6_V7
1023         bool
1024
1025 config ARCH_MULTI_CPU_AUTO
1026         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1027         select ARCH_MULTI_V5
1028
1029 endmenu
1030
1031 #
1032 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1033 # Kconfigs may be included either alphabetically (according to the
1034 # plat- suffix) or along side the corresponding mach-* source.
1035 #
1036 source "arch/arm/mach-mvebu/Kconfig"
1037
1038 source "arch/arm/mach-at91/Kconfig"
1039
1040 source "arch/arm/mach-bcm/Kconfig"
1041
1042 source "arch/arm/mach-clps711x/Kconfig"
1043
1044 source "arch/arm/mach-cns3xxx/Kconfig"
1045
1046 source "arch/arm/mach-davinci/Kconfig"
1047
1048 source "arch/arm/mach-dove/Kconfig"
1049
1050 source "arch/arm/mach-ep93xx/Kconfig"
1051
1052 source "arch/arm/mach-footbridge/Kconfig"
1053
1054 source "arch/arm/mach-gemini/Kconfig"
1055
1056 source "arch/arm/mach-h720x/Kconfig"
1057
1058 source "arch/arm/mach-highbank/Kconfig"
1059
1060 source "arch/arm/mach-integrator/Kconfig"
1061
1062 source "arch/arm/mach-iop32x/Kconfig"
1063
1064 source "arch/arm/mach-iop33x/Kconfig"
1065
1066 source "arch/arm/mach-iop13xx/Kconfig"
1067
1068 source "arch/arm/mach-ixp4xx/Kconfig"
1069
1070 source "arch/arm/mach-kirkwood/Kconfig"
1071
1072 source "arch/arm/mach-ks8695/Kconfig"
1073
1074 source "arch/arm/mach-msm/Kconfig"
1075
1076 source "arch/arm/mach-mv78xx0/Kconfig"
1077
1078 source "arch/arm/mach-imx/Kconfig"
1079
1080 source "arch/arm/mach-mxs/Kconfig"
1081
1082 source "arch/arm/mach-netx/Kconfig"
1083
1084 source "arch/arm/mach-nomadik/Kconfig"
1085
1086 source "arch/arm/plat-omap/Kconfig"
1087
1088 source "arch/arm/mach-omap1/Kconfig"
1089
1090 source "arch/arm/mach-omap2/Kconfig"
1091
1092 source "arch/arm/mach-orion5x/Kconfig"
1093
1094 source "arch/arm/mach-picoxcell/Kconfig"
1095
1096 source "arch/arm/mach-pxa/Kconfig"
1097 source "arch/arm/plat-pxa/Kconfig"
1098
1099 source "arch/arm/mach-mmp/Kconfig"
1100
1101 source "arch/arm/mach-realview/Kconfig"
1102
1103 source "arch/arm/mach-sa1100/Kconfig"
1104
1105 source "arch/arm/plat-samsung/Kconfig"
1106
1107 source "arch/arm/mach-socfpga/Kconfig"
1108
1109 source "arch/arm/plat-spear/Kconfig"
1110
1111 source "arch/arm/mach-s3c24xx/Kconfig"
1112
1113 if ARCH_S3C64XX
1114 source "arch/arm/mach-s3c64xx/Kconfig"
1115 endif
1116
1117 source "arch/arm/mach-s5p64x0/Kconfig"
1118
1119 source "arch/arm/mach-s5pc100/Kconfig"
1120
1121 source "arch/arm/mach-s5pv210/Kconfig"
1122
1123 source "arch/arm/mach-exynos/Kconfig"
1124
1125 source "arch/arm/mach-shmobile/Kconfig"
1126
1127 source "arch/arm/mach-sunxi/Kconfig"
1128
1129 source "arch/arm/mach-prima2/Kconfig"
1130
1131 source "arch/arm/mach-tegra/Kconfig"
1132
1133 source "arch/arm/mach-u300/Kconfig"
1134
1135 source "arch/arm/mach-ux500/Kconfig"
1136
1137 source "arch/arm/mach-versatile/Kconfig"
1138
1139 source "arch/arm/mach-vexpress/Kconfig"
1140 source "arch/arm/plat-versatile/Kconfig"
1141
1142 source "arch/arm/mach-virt/Kconfig"
1143
1144 source "arch/arm/mach-vt8500/Kconfig"
1145
1146 source "arch/arm/mach-w90x900/Kconfig"
1147
1148 source "arch/arm/mach-zynq/Kconfig"
1149
1150 # Definitions to make life easier
1151 config ARCH_ACORN
1152         bool
1153
1154 config PLAT_IOP
1155         bool
1156         select GENERIC_CLOCKEVENTS
1157
1158 config PLAT_ORION
1159         bool
1160         select CLKSRC_MMIO
1161         select COMMON_CLK
1162         select GENERIC_IRQ_CHIP
1163         select IRQ_DOMAIN
1164
1165 config PLAT_ORION_LEGACY
1166         bool
1167         select PLAT_ORION
1168
1169 config PLAT_PXA
1170         bool
1171
1172 config PLAT_VERSATILE
1173         bool
1174
1175 config ARM_TIMER_SP804
1176         bool
1177         select CLKSRC_MMIO
1178         select HAVE_SCHED_CLOCK
1179
1180 source arch/arm/mm/Kconfig
1181
1182 config ARM_NR_BANKS
1183         int
1184         default 16 if ARCH_EP93XX
1185         default 8
1186
1187 config IWMMXT
1188         bool "Enable iWMMXt support"
1189         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1190         default y if PXA27x || PXA3xx || ARCH_MMP
1191         help
1192           Enable support for iWMMXt context switching at run time if
1193           running on a CPU that supports it.
1194
1195 config XSCALE_PMU
1196         bool
1197         depends on CPU_XSCALE
1198         default y
1199
1200 config MULTI_IRQ_HANDLER
1201         bool
1202         help
1203           Allow each machine to specify it's own IRQ handler at run time.
1204
1205 if !MMU
1206 source "arch/arm/Kconfig-nommu"
1207 endif
1208
1209 config ARM_ERRATA_326103
1210         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1211         depends on CPU_V6
1212         help
1213           Executing a SWP instruction to read-only memory does not set bit 11
1214           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1215           treat the access as a read, preventing a COW from occurring and
1216           causing the faulting task to livelock.
1217
1218 config ARM_ERRATA_411920
1219         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1220         depends on CPU_V6 || CPU_V6K
1221         help
1222           Invalidation of the Instruction Cache operation can
1223           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1224           It does not affect the MPCore. This option enables the ARM Ltd.
1225           recommended workaround.
1226
1227 config ARM_ERRATA_430973
1228         bool "ARM errata: Stale prediction on replaced interworking branch"
1229         depends on CPU_V7
1230         help
1231           This option enables the workaround for the 430973 Cortex-A8
1232           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1233           interworking branch is replaced with another code sequence at the
1234           same virtual address, whether due to self-modifying code or virtual
1235           to physical address re-mapping, Cortex-A8 does not recover from the
1236           stale interworking branch prediction. This results in Cortex-A8
1237           executing the new code sequence in the incorrect ARM or Thumb state.
1238           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1239           and also flushes the branch target cache at every context switch.
1240           Note that setting specific bits in the ACTLR register may not be
1241           available in non-secure mode.
1242
1243 config ARM_ERRATA_458693
1244         bool "ARM errata: Processor deadlock when a false hazard is created"
1245         depends on CPU_V7
1246         depends on !ARCH_MULTIPLATFORM
1247         help
1248           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1249           erratum. For very specific sequences of memory operations, it is
1250           possible for a hazard condition intended for a cache line to instead
1251           be incorrectly associated with a different cache line. This false
1252           hazard might then cause a processor deadlock. The workaround enables
1253           the L1 caching of the NEON accesses and disables the PLD instruction
1254           in the ACTLR register. Note that setting specific bits in the ACTLR
1255           register may not be available in non-secure mode.
1256
1257 config ARM_ERRATA_460075
1258         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1259         depends on CPU_V7
1260         depends on !ARCH_MULTIPLATFORM
1261         help
1262           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1263           erratum. Any asynchronous access to the L2 cache may encounter a
1264           situation in which recent store transactions to the L2 cache are lost
1265           and overwritten with stale memory contents from external memory. The
1266           workaround disables the write-allocate mode for the L2 cache via the
1267           ACTLR register. Note that setting specific bits in the ACTLR register
1268           may not be available in non-secure mode.
1269
1270 config ARM_ERRATA_742230
1271         bool "ARM errata: DMB operation may be faulty"
1272         depends on CPU_V7 && SMP
1273         depends on !ARCH_MULTIPLATFORM
1274         help
1275           This option enables the workaround for the 742230 Cortex-A9
1276           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1277           between two write operations may not ensure the correct visibility
1278           ordering of the two writes. This workaround sets a specific bit in
1279           the diagnostic register of the Cortex-A9 which causes the DMB
1280           instruction to behave as a DSB, ensuring the correct behaviour of
1281           the two writes.
1282
1283 config ARM_ERRATA_742231
1284         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1285         depends on CPU_V7 && SMP
1286         depends on !ARCH_MULTIPLATFORM
1287         help
1288           This option enables the workaround for the 742231 Cortex-A9
1289           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1290           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1291           accessing some data located in the same cache line, may get corrupted
1292           data due to bad handling of the address hazard when the line gets
1293           replaced from one of the CPUs at the same time as another CPU is
1294           accessing it. This workaround sets specific bits in the diagnostic
1295           register of the Cortex-A9 which reduces the linefill issuing
1296           capabilities of the processor.
1297
1298 config PL310_ERRATA_588369
1299         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1300         depends on CACHE_L2X0
1301         help
1302            The PL310 L2 cache controller implements three types of Clean &
1303            Invalidate maintenance operations: by Physical Address
1304            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1305            They are architecturally defined to behave as the execution of a
1306            clean operation followed immediately by an invalidate operation,
1307            both performing to the same memory location. This functionality
1308            is not correctly implemented in PL310 as clean lines are not
1309            invalidated as a result of these operations.
1310
1311 config ARM_ERRATA_720789
1312         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1313         depends on CPU_V7
1314         help
1315           This option enables the workaround for the 720789 Cortex-A9 (prior to
1316           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1317           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1318           As a consequence of this erratum, some TLB entries which should be
1319           invalidated are not, resulting in an incoherency in the system page
1320           tables. The workaround changes the TLB flushing routines to invalidate
1321           entries regardless of the ASID.
1322
1323 config PL310_ERRATA_727915
1324         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1325         depends on CACHE_L2X0
1326         help
1327           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1328           operation (offset 0x7FC). This operation runs in background so that
1329           PL310 can handle normal accesses while it is in progress. Under very
1330           rare circumstances, due to this erratum, write data can be lost when
1331           PL310 treats a cacheable write transaction during a Clean &
1332           Invalidate by Way operation.
1333
1334 config ARM_ERRATA_743622
1335         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1336         depends on CPU_V7
1337         depends on !ARCH_MULTIPLATFORM
1338         help
1339           This option enables the workaround for the 743622 Cortex-A9
1340           (r2p*) erratum. Under very rare conditions, a faulty
1341           optimisation in the Cortex-A9 Store Buffer may lead to data
1342           corruption. This workaround sets a specific bit in the diagnostic
1343           register of the Cortex-A9 which disables the Store Buffer
1344           optimisation, preventing the defect from occurring. This has no
1345           visible impact on the overall performance or power consumption of the
1346           processor.
1347
1348 config ARM_ERRATA_751472
1349         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1350         depends on CPU_V7
1351         depends on !ARCH_MULTIPLATFORM
1352         help
1353           This option enables the workaround for the 751472 Cortex-A9 (prior
1354           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1355           completion of a following broadcasted operation if the second
1356           operation is received by a CPU before the ICIALLUIS has completed,
1357           potentially leading to corrupted entries in the cache or TLB.
1358
1359 config PL310_ERRATA_753970
1360         bool "PL310 errata: cache sync operation may be faulty"
1361         depends on CACHE_PL310
1362         help
1363           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1364
1365           Under some condition the effect of cache sync operation on
1366           the store buffer still remains when the operation completes.
1367           This means that the store buffer is always asked to drain and
1368           this prevents it from merging any further writes. The workaround
1369           is to replace the normal offset of cache sync operation (0x730)
1370           by another offset targeting an unmapped PL310 register 0x740.
1371           This has the same effect as the cache sync operation: store buffer
1372           drain and waiting for all buffers empty.
1373
1374 config ARM_ERRATA_754322
1375         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1376         depends on CPU_V7
1377         help
1378           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1379           r3p*) erratum. A speculative memory access may cause a page table walk
1380           which starts prior to an ASID switch but completes afterwards. This
1381           can populate the micro-TLB with a stale entry which may be hit with
1382           the new ASID. This workaround places two dsb instructions in the mm
1383           switching code so that no page table walks can cross the ASID switch.
1384
1385 config ARM_ERRATA_754327
1386         bool "ARM errata: no automatic Store Buffer drain"
1387         depends on CPU_V7 && SMP
1388         help
1389           This option enables the workaround for the 754327 Cortex-A9 (prior to
1390           r2p0) erratum. The Store Buffer does not have any automatic draining
1391           mechanism and therefore a livelock may occur if an external agent
1392           continuously polls a memory location waiting to observe an update.
1393           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1394           written polling loops from denying visibility of updates to memory.
1395
1396 config ARM_ERRATA_364296
1397         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1398         depends on CPU_V6 && !SMP
1399         help
1400           This options enables the workaround for the 364296 ARM1136
1401           r0p2 erratum (possible cache data corruption with
1402           hit-under-miss enabled). It sets the undocumented bit 31 in
1403           the auxiliary control register and the FI bit in the control
1404           register, thus disabling hit-under-miss without putting the
1405           processor into full low interrupt latency mode. ARM11MPCore
1406           is not affected.
1407
1408 config ARM_ERRATA_764369
1409         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1410         depends on CPU_V7 && SMP
1411         help
1412           This option enables the workaround for erratum 764369
1413           affecting Cortex-A9 MPCore with two or more processors (all
1414           current revisions). Under certain timing circumstances, a data
1415           cache line maintenance operation by MVA targeting an Inner
1416           Shareable memory region may fail to proceed up to either the
1417           Point of Coherency or to the Point of Unification of the
1418           system. This workaround adds a DSB instruction before the
1419           relevant cache maintenance functions and sets a specific bit
1420           in the diagnostic control register of the SCU.
1421
1422 config PL310_ERRATA_769419
1423         bool "PL310 errata: no automatic Store Buffer drain"
1424         depends on CACHE_L2X0
1425         help
1426           On revisions of the PL310 prior to r3p2, the Store Buffer does
1427           not automatically drain. This can cause normal, non-cacheable
1428           writes to be retained when the memory system is idle, leading
1429           to suboptimal I/O performance for drivers using coherent DMA.
1430           This option adds a write barrier to the cpu_idle loop so that,
1431           on systems with an outer cache, the store buffer is drained
1432           explicitly.
1433
1434 config ARM_ERRATA_775420
1435        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1436        depends on CPU_V7
1437        help
1438          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1439          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1440          operation aborts with MMU exception, it might cause the processor
1441          to deadlock. This workaround puts DSB before executing ISB if
1442          an abort may occur on cache maintenance.
1443
1444 endmenu
1445
1446 source "arch/arm/common/Kconfig"
1447
1448 menu "Bus support"
1449
1450 config ARM_AMBA
1451         bool
1452
1453 config ISA
1454         bool
1455         help
1456           Find out whether you have ISA slots on your motherboard.  ISA is the
1457           name of a bus system, i.e. the way the CPU talks to the other stuff
1458           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1459           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1460           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1461
1462 # Select ISA DMA controller support
1463 config ISA_DMA
1464         bool
1465         select ISA_DMA_API
1466
1467 config ARCH_NO_VIRT_TO_BUS
1468         def_bool y
1469         depends on !ARCH_RPC && !ARCH_NETWINDER && !ARCH_SHARK
1470
1471 # Select ISA DMA interface
1472 config ISA_DMA_API
1473         bool
1474
1475 config PCI
1476         bool "PCI support" if MIGHT_HAVE_PCI
1477         help
1478           Find out whether you have a PCI motherboard. PCI is the name of a
1479           bus system, i.e. the way the CPU talks to the other stuff inside
1480           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1481           VESA. If you have PCI, say Y, otherwise N.
1482
1483 config PCI_DOMAINS
1484         bool
1485         depends on PCI
1486
1487 config PCI_NANOENGINE
1488         bool "BSE nanoEngine PCI support"
1489         depends on SA1100_NANOENGINE
1490         help
1491           Enable PCI on the BSE nanoEngine board.
1492
1493 config PCI_SYSCALL
1494         def_bool PCI
1495
1496 # Select the host bridge type
1497 config PCI_HOST_VIA82C505
1498         bool
1499         depends on PCI && ARCH_SHARK
1500         default y
1501
1502 config PCI_HOST_ITE8152
1503         bool
1504         depends on PCI && MACH_ARMCORE
1505         default y
1506         select DMABOUNCE
1507
1508 source "drivers/pci/Kconfig"
1509
1510 source "drivers/pcmcia/Kconfig"
1511
1512 endmenu
1513
1514 menu "Kernel Features"
1515
1516 config HAVE_SMP
1517         bool
1518         help
1519           This option should be selected by machines which have an SMP-
1520           capable CPU.
1521
1522           The only effect of this option is to make the SMP-related
1523           options available to the user for configuration.
1524
1525 config SMP
1526         bool "Symmetric Multi-Processing"
1527         depends on CPU_V6K || CPU_V7
1528         depends on GENERIC_CLOCKEVENTS
1529         depends on HAVE_SMP
1530         depends on MMU
1531         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1532         select USE_GENERIC_SMP_HELPERS
1533         help
1534           This enables support for systems with more than one CPU. If you have
1535           a system with only one CPU, like most personal computers, say N. If
1536           you have a system with more than one CPU, say Y.
1537
1538           If you say N here, the kernel will run on single and multiprocessor
1539           machines, but will use only one CPU of a multiprocessor machine. If
1540           you say Y here, the kernel will run on many, but not all, single
1541           processor machines. On a single processor machine, the kernel will
1542           run faster if you say N here.
1543
1544           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1545           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1546           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1547
1548           If you don't know what to do here, say N.
1549
1550 config SMP_ON_UP
1551         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1552         depends on SMP && !XIP_KERNEL
1553         default y
1554         help
1555           SMP kernels contain instructions which fail on non-SMP processors.
1556           Enabling this option allows the kernel to modify itself to make
1557           these instructions safe.  Disabling it allows about 1K of space
1558           savings.
1559
1560           If you don't know what to do here, say Y.
1561
1562 config ARM_CPU_TOPOLOGY
1563         bool "Support cpu topology definition"
1564         depends on SMP && CPU_V7
1565         default y
1566         help
1567           Support ARM cpu topology definition. The MPIDR register defines
1568           affinity between processors which is then used to describe the cpu
1569           topology of an ARM System.
1570
1571 config SCHED_MC
1572         bool "Multi-core scheduler support"
1573         depends on ARM_CPU_TOPOLOGY
1574         help
1575           Multi-core scheduler support improves the CPU scheduler's decision
1576           making when dealing with multi-core CPU chips at a cost of slightly
1577           increased overhead in some places. If unsure say N here.
1578
1579 config SCHED_SMT
1580         bool "SMT scheduler support"
1581         depends on ARM_CPU_TOPOLOGY
1582         help
1583           Improves the CPU scheduler's decision making when dealing with
1584           MultiThreading at a cost of slightly increased overhead in some
1585           places. If unsure say N here.
1586
1587 config HAVE_ARM_SCU
1588         bool
1589         help
1590           This option enables support for the ARM system coherency unit
1591
1592 config HAVE_ARM_ARCH_TIMER
1593         bool "Architected timer support"
1594         depends on CPU_V7
1595         select ARM_ARCH_TIMER
1596         help
1597           This option enables support for the ARM architected timer
1598
1599 config HAVE_ARM_TWD
1600         bool
1601         depends on SMP
1602         help
1603           This options enables support for the ARM timer and watchdog unit
1604
1605 choice
1606         prompt "Memory split"
1607         default VMSPLIT_3G
1608         help
1609           Select the desired split between kernel and user memory.
1610
1611           If you are not absolutely sure what you are doing, leave this
1612           option alone!
1613
1614         config VMSPLIT_3G
1615                 bool "3G/1G user/kernel split"
1616         config VMSPLIT_2G
1617                 bool "2G/2G user/kernel split"
1618         config VMSPLIT_1G
1619                 bool "1G/3G user/kernel split"
1620 endchoice
1621
1622 config PAGE_OFFSET
1623         hex
1624         default 0x40000000 if VMSPLIT_1G
1625         default 0x80000000 if VMSPLIT_2G
1626         default 0xC0000000
1627
1628 config NR_CPUS
1629         int "Maximum number of CPUs (2-32)"
1630         range 2 32
1631         depends on SMP
1632         default "4"
1633
1634 config HOTPLUG_CPU
1635         bool "Support for hot-pluggable CPUs"
1636         depends on SMP && HOTPLUG
1637         help
1638           Say Y here to experiment with turning CPUs off and on.  CPUs
1639           can be controlled through /sys/devices/system/cpu.
1640
1641 config ARM_PSCI
1642         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1643         depends on CPU_V7
1644         help
1645           Say Y here if you want Linux to communicate with system firmware
1646           implementing the PSCI specification for CPU-centric power
1647           management operations described in ARM document number ARM DEN
1648           0022A ("Power State Coordination Interface System Software on
1649           ARM processors").
1650
1651 config LOCAL_TIMERS
1652         bool "Use local timer interrupts"
1653         depends on SMP
1654         default y
1655         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1656         help
1657           Enable support for local timers on SMP platforms, rather then the
1658           legacy IPI broadcast method.  Local timers allows the system
1659           accounting to be spread across the timer interval, preventing a
1660           "thundering herd" at every timer tick.
1661
1662 config ARCH_NR_GPIO
1663         int
1664         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1665         default 355 if ARCH_U8500
1666         default 264 if MACH_H4700
1667         default 512 if SOC_OMAP5
1668         default 288 if ARCH_VT8500 || ARCH_SUNXI
1669         default 0
1670         help
1671           Maximum number of GPIOs in the system.
1672
1673           If unsure, leave the default value.
1674
1675 source kernel/Kconfig.preempt
1676
1677 config HZ
1678         int
1679         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1680                 ARCH_S5PV210 || ARCH_EXYNOS4
1681         default AT91_TIMER_HZ if ARCH_AT91
1682         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1683         default 100
1684
1685 config SCHED_HRTICK
1686         def_bool HIGH_RES_TIMERS
1687
1688 config THUMB2_KERNEL
1689         bool "Compile the kernel in Thumb-2 mode"
1690         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1691         select AEABI
1692         select ARM_ASM_UNIFIED
1693         select ARM_UNWIND
1694         help
1695           By enabling this option, the kernel will be compiled in
1696           Thumb-2 mode. A compiler/assembler that understand the unified
1697           ARM-Thumb syntax is needed.
1698
1699           If unsure, say N.
1700
1701 config THUMB2_AVOID_R_ARM_THM_JUMP11
1702         bool "Work around buggy Thumb-2 short branch relocations in gas"
1703         depends on THUMB2_KERNEL && MODULES
1704         default y
1705         help
1706           Various binutils versions can resolve Thumb-2 branches to
1707           locally-defined, preemptible global symbols as short-range "b.n"
1708           branch instructions.
1709
1710           This is a problem, because there's no guarantee the final
1711           destination of the symbol, or any candidate locations for a
1712           trampoline, are within range of the branch.  For this reason, the
1713           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1714           relocation in modules at all, and it makes little sense to add
1715           support.
1716
1717           The symptom is that the kernel fails with an "unsupported
1718           relocation" error when loading some modules.
1719
1720           Until fixed tools are available, passing
1721           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1722           code which hits this problem, at the cost of a bit of extra runtime
1723           stack usage in some cases.
1724
1725           The problem is described in more detail at:
1726               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1727
1728           Only Thumb-2 kernels are affected.
1729
1730           Unless you are sure your tools don't have this problem, say Y.
1731
1732 config ARM_ASM_UNIFIED
1733         bool
1734
1735 config AEABI
1736         bool "Use the ARM EABI to compile the kernel"
1737         help
1738           This option allows for the kernel to be compiled using the latest
1739           ARM ABI (aka EABI).  This is only useful if you are using a user
1740           space environment that is also compiled with EABI.
1741
1742           Since there are major incompatibilities between the legacy ABI and
1743           EABI, especially with regard to structure member alignment, this
1744           option also changes the kernel syscall calling convention to
1745           disambiguate both ABIs and allow for backward compatibility support
1746           (selected with CONFIG_OABI_COMPAT).
1747
1748           To use this you need GCC version 4.0.0 or later.
1749
1750 config OABI_COMPAT
1751         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1752         depends on AEABI && !THUMB2_KERNEL
1753         default y
1754         help
1755           This option preserves the old syscall interface along with the
1756           new (ARM EABI) one. It also provides a compatibility layer to
1757           intercept syscalls that have structure arguments which layout
1758           in memory differs between the legacy ABI and the new ARM EABI
1759           (only for non "thumb" binaries). This option adds a tiny
1760           overhead to all syscalls and produces a slightly larger kernel.
1761           If you know you'll be using only pure EABI user space then you
1762           can say N here. If this option is not selected and you attempt
1763           to execute a legacy ABI binary then the result will be
1764           UNPREDICTABLE (in fact it can be predicted that it won't work
1765           at all). If in doubt say Y.
1766
1767 config ARCH_HAS_HOLES_MEMORYMODEL
1768         bool
1769
1770 config ARCH_SPARSEMEM_ENABLE
1771         bool
1772
1773 config ARCH_SPARSEMEM_DEFAULT
1774         def_bool ARCH_SPARSEMEM_ENABLE
1775
1776 config ARCH_SELECT_MEMORY_MODEL
1777         def_bool ARCH_SPARSEMEM_ENABLE
1778
1779 config HAVE_ARCH_PFN_VALID
1780         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1781
1782 config HIGHMEM
1783         bool "High Memory Support"
1784         depends on MMU
1785         help
1786           The address space of ARM processors is only 4 Gigabytes large
1787           and it has to accommodate user address space, kernel address
1788           space as well as some memory mapped IO. That means that, if you
1789           have a large amount of physical memory and/or IO, not all of the
1790           memory can be "permanently mapped" by the kernel. The physical
1791           memory that is not permanently mapped is called "high memory".
1792
1793           Depending on the selected kernel/user memory split, minimum
1794           vmalloc space and actual amount of RAM, you may not need this
1795           option which should result in a slightly faster kernel.
1796
1797           If unsure, say n.
1798
1799 config HIGHPTE
1800         bool "Allocate 2nd-level pagetables from highmem"
1801         depends on HIGHMEM
1802
1803 config HW_PERF_EVENTS
1804         bool "Enable hardware performance counter support for perf events"
1805         depends on PERF_EVENTS
1806         default y
1807         help
1808           Enable hardware performance counter support for perf events. If
1809           disabled, perf events will use software events only.
1810
1811 source "mm/Kconfig"
1812
1813 config FORCE_MAX_ZONEORDER
1814         int "Maximum zone order" if ARCH_SHMOBILE
1815         range 11 64 if ARCH_SHMOBILE
1816         default "12" if SOC_AM33XX
1817         default "9" if SA1111
1818         default "11"
1819         help
1820           The kernel memory allocator divides physically contiguous memory
1821           blocks into "zones", where each zone is a power of two number of
1822           pages.  This option selects the largest power of two that the kernel
1823           keeps in the memory allocator.  If you need to allocate very large
1824           blocks of physically contiguous memory, then you may need to
1825           increase this value.
1826
1827           This config option is actually maximum order plus one. For example,
1828           a value of 11 means that the largest free memory block is 2^10 pages.
1829
1830 config ALIGNMENT_TRAP
1831         bool
1832         depends on CPU_CP15_MMU
1833         default y if !ARCH_EBSA110
1834         select HAVE_PROC_CPU if PROC_FS
1835         help
1836           ARM processors cannot fetch/store information which is not
1837           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1838           address divisible by 4. On 32-bit ARM processors, these non-aligned
1839           fetch/store instructions will be emulated in software if you say
1840           here, which has a severe performance impact. This is necessary for
1841           correct operation of some network protocols. With an IP-only
1842           configuration it is safe to say N, otherwise say Y.
1843
1844 config UACCESS_WITH_MEMCPY
1845         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1846         depends on MMU
1847         default y if CPU_FEROCEON
1848         help
1849           Implement faster copy_to_user and clear_user methods for CPU
1850           cores where a 8-word STM instruction give significantly higher
1851           memory write throughput than a sequence of individual 32bit stores.
1852
1853           A possible side effect is a slight increase in scheduling latency
1854           between threads sharing the same address space if they invoke
1855           such copy operations with large buffers.
1856
1857           However, if the CPU data cache is using a write-allocate mode,
1858           this option is unlikely to provide any performance gain.
1859
1860 config SECCOMP
1861         bool
1862         prompt "Enable seccomp to safely compute untrusted bytecode"
1863         ---help---
1864           This kernel feature is useful for number crunching applications
1865           that may need to compute untrusted bytecode during their
1866           execution. By using pipes or other transports made available to
1867           the process as file descriptors supporting the read/write
1868           syscalls, it's possible to isolate those applications in
1869           their own address space using seccomp. Once seccomp is
1870           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1871           and the task is only allowed to execute a few safe syscalls
1872           defined by each seccomp mode.
1873
1874 config CC_STACKPROTECTOR
1875         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1876         help
1877           This option turns on the -fstack-protector GCC feature. This
1878           feature puts, at the beginning of functions, a canary value on
1879           the stack just before the return address, and validates
1880           the value just before actually returning.  Stack based buffer
1881           overflows (that need to overwrite this return address) now also
1882           overwrite the canary, which gets detected and the attack is then
1883           neutralized via a kernel panic.
1884           This feature requires gcc version 4.2 or above.
1885
1886 config XEN_DOM0
1887         def_bool y
1888         depends on XEN
1889
1890 config XEN
1891         bool "Xen guest support on ARM (EXPERIMENTAL)"
1892         depends on ARM && OF
1893         depends on CPU_V7 && !CPU_V6
1894         help
1895           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1896
1897 endmenu
1898
1899 menu "Boot options"
1900
1901 config USE_OF
1902         bool "Flattened Device Tree support"
1903         select IRQ_DOMAIN
1904         select OF
1905         select OF_EARLY_FLATTREE
1906         help
1907           Include support for flattened device tree machine descriptions.
1908
1909 config ATAGS
1910         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1911         default y
1912         help
1913           This is the traditional way of passing data to the kernel at boot
1914           time. If you are solely relying on the flattened device tree (or
1915           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1916           to remove ATAGS support from your kernel binary.  If unsure,
1917           leave this to y.
1918
1919 config DEPRECATED_PARAM_STRUCT
1920         bool "Provide old way to pass kernel parameters"
1921         depends on ATAGS
1922         help
1923           This was deprecated in 2001 and announced to live on for 5 years.
1924           Some old boot loaders still use this way.
1925
1926 # Compressed boot loader in ROM.  Yes, we really want to ask about
1927 # TEXT and BSS so we preserve their values in the config files.
1928 config ZBOOT_ROM_TEXT
1929         hex "Compressed ROM boot loader base address"
1930         default "0"
1931         help
1932           The physical address at which the ROM-able zImage is to be
1933           placed in the target.  Platforms which normally make use of
1934           ROM-able zImage formats normally set this to a suitable
1935           value in their defconfig file.
1936
1937           If ZBOOT_ROM is not enabled, this has no effect.
1938
1939 config ZBOOT_ROM_BSS
1940         hex "Compressed ROM boot loader BSS address"
1941         default "0"
1942         help
1943           The base address of an area of read/write memory in the target
1944           for the ROM-able zImage which must be available while the
1945           decompressor is running. It must be large enough to hold the
1946           entire decompressed kernel plus an additional 128 KiB.
1947           Platforms which normally make use of ROM-able zImage formats
1948           normally set this to a suitable value in their defconfig file.
1949
1950           If ZBOOT_ROM is not enabled, this has no effect.
1951
1952 config ZBOOT_ROM
1953         bool "Compressed boot loader in ROM/flash"
1954         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1955         help
1956           Say Y here if you intend to execute your compressed kernel image
1957           (zImage) directly from ROM or flash.  If unsure, say N.
1958
1959 choice
1960         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1961         depends on ZBOOT_ROM && ARCH_SH7372
1962         default ZBOOT_ROM_NONE
1963         help
1964           Include experimental SD/MMC loading code in the ROM-able zImage.
1965           With this enabled it is possible to write the ROM-able zImage
1966           kernel image to an MMC or SD card and boot the kernel straight
1967           from the reset vector. At reset the processor Mask ROM will load
1968           the first part of the ROM-able zImage which in turn loads the
1969           rest the kernel image to RAM.
1970
1971 config ZBOOT_ROM_NONE
1972         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1973         help
1974           Do not load image from SD or MMC
1975
1976 config ZBOOT_ROM_MMCIF
1977         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1978         help
1979           Load image from MMCIF hardware block.
1980
1981 config ZBOOT_ROM_SH_MOBILE_SDHI
1982         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1983         help
1984           Load image from SDHI hardware block
1985
1986 endchoice
1987
1988 config ARM_APPENDED_DTB
1989         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1990         depends on OF && !ZBOOT_ROM
1991         help
1992           With this option, the boot code will look for a device tree binary
1993           (DTB) appended to zImage
1994           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1995
1996           This is meant as a backward compatibility convenience for those
1997           systems with a bootloader that can't be upgraded to accommodate
1998           the documented boot protocol using a device tree.
1999
2000           Beware that there is very little in terms of protection against
2001           this option being confused by leftover garbage in memory that might
2002           look like a DTB header after a reboot if no actual DTB is appended
2003           to zImage.  Do not leave this option active in a production kernel
2004           if you don't intend to always append a DTB.  Proper passing of the
2005           location into r2 of a bootloader provided DTB is always preferable
2006           to this option.
2007
2008 config ARM_ATAG_DTB_COMPAT
2009         bool "Supplement the appended DTB with traditional ATAG information"
2010         depends on ARM_APPENDED_DTB
2011         help
2012           Some old bootloaders can't be updated to a DTB capable one, yet
2013           they provide ATAGs with memory configuration, the ramdisk address,
2014           the kernel cmdline string, etc.  Such information is dynamically
2015           provided by the bootloader and can't always be stored in a static
2016           DTB.  To allow a device tree enabled kernel to be used with such
2017           bootloaders, this option allows zImage to extract the information
2018           from the ATAG list and store it at run time into the appended DTB.
2019
2020 choice
2021         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2022         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2023
2024 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2025         bool "Use bootloader kernel arguments if available"
2026         help
2027           Uses the command-line options passed by the boot loader instead of
2028           the device tree bootargs property. If the boot loader doesn't provide
2029           any, the device tree bootargs property will be used.
2030
2031 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2032         bool "Extend with bootloader kernel arguments"
2033         help
2034           The command-line arguments provided by the boot loader will be
2035           appended to the the device tree bootargs property.
2036
2037 endchoice
2038
2039 config CMDLINE
2040         string "Default kernel command string"
2041         default ""
2042         help
2043           On some architectures (EBSA110 and CATS), there is currently no way
2044           for the boot loader to pass arguments to the kernel. For these
2045           architectures, you should supply some command-line options at build
2046           time by entering them here. As a minimum, you should specify the
2047           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2048
2049 choice
2050         prompt "Kernel command line type" if CMDLINE != ""
2051         default CMDLINE_FROM_BOOTLOADER
2052         depends on ATAGS
2053
2054 config CMDLINE_FROM_BOOTLOADER
2055         bool "Use bootloader kernel arguments if available"
2056         help
2057           Uses the command-line options passed by the boot loader. If
2058           the boot loader doesn't provide any, the default kernel command
2059           string provided in CMDLINE will be used.
2060
2061 config CMDLINE_EXTEND
2062         bool "Extend bootloader kernel arguments"
2063         help
2064           The command-line arguments provided by the boot loader will be
2065           appended to the default kernel command string.
2066
2067 config CMDLINE_FORCE
2068         bool "Always use the default kernel command string"
2069         help
2070           Always use the default kernel command string, even if the boot
2071           loader passes other arguments to the kernel.
2072           This is useful if you cannot or don't want to change the
2073           command-line options your boot loader passes to the kernel.
2074 endchoice
2075
2076 config XIP_KERNEL
2077         bool "Kernel Execute-In-Place from ROM"
2078         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2079         help
2080           Execute-In-Place allows the kernel to run from non-volatile storage
2081           directly addressable by the CPU, such as NOR flash. This saves RAM
2082           space since the text section of the kernel is not loaded from flash
2083           to RAM.  Read-write sections, such as the data section and stack,
2084           are still copied to RAM.  The XIP kernel is not compressed since
2085           it has to run directly from flash, so it will take more space to
2086           store it.  The flash address used to link the kernel object files,
2087           and for storing it, is configuration dependent. Therefore, if you
2088           say Y here, you must know the proper physical address where to
2089           store the kernel image depending on your own flash memory usage.
2090
2091           Also note that the make target becomes "make xipImage" rather than
2092           "make zImage" or "make Image".  The final kernel binary to put in
2093           ROM memory will be arch/arm/boot/xipImage.
2094
2095           If unsure, say N.
2096
2097 config XIP_PHYS_ADDR
2098         hex "XIP Kernel Physical Location"
2099         depends on XIP_KERNEL
2100         default "0x00080000"
2101         help
2102           This is the physical address in your flash memory the kernel will
2103           be linked for and stored to.  This address is dependent on your
2104           own flash usage.
2105
2106 config KEXEC
2107         bool "Kexec system call (EXPERIMENTAL)"
2108         depends on (!SMP || HOTPLUG_CPU)
2109         help
2110           kexec is a system call that implements the ability to shutdown your
2111           current kernel, and to start another kernel.  It is like a reboot
2112           but it is independent of the system firmware.   And like a reboot
2113           you can start any kernel with it, not just Linux.
2114
2115           It is an ongoing process to be certain the hardware in a machine
2116           is properly shutdown, so do not be surprised if this code does not
2117           initially work for you.  It may help to enable device hotplugging
2118           support.
2119
2120 config ATAGS_PROC
2121         bool "Export atags in procfs"
2122         depends on ATAGS && KEXEC
2123         default y
2124         help
2125           Should the atags used to boot the kernel be exported in an "atags"
2126           file in procfs. Useful with kexec.
2127
2128 config CRASH_DUMP
2129         bool "Build kdump crash kernel (EXPERIMENTAL)"
2130         help
2131           Generate crash dump after being started by kexec. This should
2132           be normally only set in special crash dump kernels which are
2133           loaded in the main kernel with kexec-tools into a specially
2134           reserved region and then later executed after a crash by
2135           kdump/kexec. The crash dump kernel must be compiled to a
2136           memory address not used by the main kernel
2137
2138           For more details see Documentation/kdump/kdump.txt
2139
2140 config AUTO_ZRELADDR
2141         bool "Auto calculation of the decompressed kernel image address"
2142         depends on !ZBOOT_ROM && !ARCH_U300
2143         help
2144           ZRELADDR is the physical address where the decompressed kernel
2145           image will be placed. If AUTO_ZRELADDR is selected, the address
2146           will be determined at run-time by masking the current IP with
2147           0xf8000000. This assumes the zImage being placed in the first 128MB
2148           from start of memory.
2149
2150 endmenu
2151
2152 menu "CPU Power Management"
2153
2154 if ARCH_HAS_CPUFREQ
2155
2156 source "drivers/cpufreq/Kconfig"
2157
2158 config CPU_FREQ_IMX
2159         tristate "CPUfreq driver for i.MX CPUs"
2160         depends on ARCH_MXC && CPU_FREQ
2161         select CPU_FREQ_TABLE
2162         help
2163           This enables the CPUfreq driver for i.MX CPUs.
2164
2165 config CPU_FREQ_SA1100
2166         bool
2167
2168 config CPU_FREQ_SA1110
2169         bool
2170
2171 config CPU_FREQ_INTEGRATOR
2172         tristate "CPUfreq driver for ARM Integrator CPUs"
2173         depends on ARCH_INTEGRATOR && CPU_FREQ
2174         default y
2175         help
2176           This enables the CPUfreq driver for ARM Integrator CPUs.
2177
2178           For details, take a look at <file:Documentation/cpu-freq>.
2179
2180           If in doubt, say Y.
2181
2182 config CPU_FREQ_PXA
2183         bool
2184         depends on CPU_FREQ && ARCH_PXA && PXA25x
2185         default y
2186         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2187         select CPU_FREQ_TABLE
2188
2189 config CPU_FREQ_S3C
2190         bool
2191         help
2192           Internal configuration node for common cpufreq on Samsung SoC
2193
2194 config CPU_FREQ_S3C24XX
2195         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2196         depends on ARCH_S3C24XX && CPU_FREQ
2197         select CPU_FREQ_S3C
2198         help
2199           This enables the CPUfreq driver for the Samsung S3C24XX family
2200           of CPUs.
2201
2202           For details, take a look at <file:Documentation/cpu-freq>.
2203
2204           If in doubt, say N.
2205
2206 config CPU_FREQ_S3C24XX_PLL
2207         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2208         depends on CPU_FREQ_S3C24XX
2209         help
2210           Compile in support for changing the PLL frequency from the
2211           S3C24XX series CPUfreq driver. The PLL takes time to settle
2212           after a frequency change, so by default it is not enabled.
2213
2214           This also means that the PLL tables for the selected CPU(s) will
2215           be built which may increase the size of the kernel image.
2216
2217 config CPU_FREQ_S3C24XX_DEBUG
2218         bool "Debug CPUfreq Samsung driver core"
2219         depends on CPU_FREQ_S3C24XX
2220         help
2221           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2222
2223 config CPU_FREQ_S3C24XX_IODEBUG
2224         bool "Debug CPUfreq Samsung driver IO timing"
2225         depends on CPU_FREQ_S3C24XX
2226         help
2227           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2228
2229 config CPU_FREQ_S3C24XX_DEBUGFS
2230         bool "Export debugfs for CPUFreq"
2231         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2232         help
2233           Export status information via debugfs.
2234
2235 endif
2236
2237 source "drivers/cpuidle/Kconfig"
2238
2239 endmenu
2240
2241 menu "Floating point emulation"
2242
2243 comment "At least one emulation must be selected"
2244
2245 config FPE_NWFPE
2246         bool "NWFPE math emulation"
2247         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2248         ---help---
2249           Say Y to include the NWFPE floating point emulator in the kernel.
2250           This is necessary to run most binaries. Linux does not currently
2251           support floating point hardware so you need to say Y here even if
2252           your machine has an FPA or floating point co-processor podule.
2253
2254           You may say N here if you are going to load the Acorn FPEmulator
2255           early in the bootup.
2256
2257 config FPE_NWFPE_XP
2258         bool "Support extended precision"
2259         depends on FPE_NWFPE
2260         help
2261           Say Y to include 80-bit support in the kernel floating-point
2262           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2263           Note that gcc does not generate 80-bit operations by default,
2264           so in most cases this option only enlarges the size of the
2265           floating point emulator without any good reason.
2266
2267           You almost surely want to say N here.
2268
2269 config FPE_FASTFPE
2270         bool "FastFPE math emulation (EXPERIMENTAL)"
2271         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2272         ---help---
2273           Say Y here to include the FAST floating point emulator in the kernel.
2274           This is an experimental much faster emulator which now also has full
2275           precision for the mantissa.  It does not support any exceptions.
2276           It is very simple, and approximately 3-6 times faster than NWFPE.
2277
2278           It should be sufficient for most programs.  It may be not suitable
2279           for scientific calculations, but you have to check this for yourself.
2280           If you do not feel you need a faster FP emulation you should better
2281           choose NWFPE.
2282
2283 config VFP
2284         bool "VFP-format floating point maths"
2285         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2286         help
2287           Say Y to include VFP support code in the kernel. This is needed
2288           if your hardware includes a VFP unit.
2289
2290           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2291           release notes and additional status information.
2292
2293           Say N if your target does not have VFP hardware.
2294
2295 config VFPv3
2296         bool
2297         depends on VFP
2298         default y if CPU_V7
2299
2300 config NEON
2301         bool "Advanced SIMD (NEON) Extension support"
2302         depends on VFPv3 && CPU_V7
2303         help
2304           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2305           Extension.
2306
2307 endmenu
2308
2309 menu "Userspace binary formats"
2310
2311 source "fs/Kconfig.binfmt"
2312
2313 config ARTHUR
2314         tristate "RISC OS personality"
2315         depends on !AEABI
2316         help
2317           Say Y here to include the kernel code necessary if you want to run
2318           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2319           experimental; if this sounds frightening, say N and sleep in peace.
2320           You can also say M here to compile this support as a module (which
2321           will be called arthur).
2322
2323 endmenu
2324
2325 menu "Power management options"
2326
2327 source "kernel/power/Kconfig"
2328
2329 config ARCH_SUSPEND_POSSIBLE
2330         depends on !ARCH_S5PC100
2331         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2332                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2333         def_bool y
2334
2335 config ARM_CPU_SUSPEND
2336         def_bool PM_SLEEP
2337
2338 endmenu
2339
2340 source "net/Kconfig"
2341
2342 source "drivers/Kconfig"
2343
2344 source "fs/Kconfig"
2345
2346 source "arch/arm/Kconfig.debug"
2347
2348 source "security/Kconfig"
2349
2350 source "crypto/Kconfig"
2351
2352 source "lib/Kconfig"
2353
2354 source "arch/arm/kvm/Kconfig"