Merge tag 'nfs-for-4.21-1' of git://git.linux-nfs.org/projects/anna/linux-nfs
[sfrench/cifs-2.6.git] / Documentation / devicetree / bindings / timer / arm,arch_timer.yaml
1 # SPDX-License-Identifier: GPL-2.0
2 %YAML 1.2
3 ---
4 $id: http://devicetree.org/schemas/timer/arm,arch_timer.yaml#
5 $schema: http://devicetree.org/meta-schemas/core.yaml#
6
7 title: ARM architected timer
8
9 maintainers:
10   - Marc Zyngier <marc.zyngier@arm.com>
11   - Mark Rutland <mark.rutland@arm.com>
12 description: |+
13   ARM cores may have a per-core architected timer, which provides per-cpu timers,
14   or a memory mapped architected timer, which provides up to 8 frames with a
15   physical and optional virtual timer per frame.
16
17   The per-core architected timer is attached to a GIC to deliver its
18   per-processor interrupts via PPIs. The memory mapped timer is attached to a GIC
19   to deliver its interrupts via SPIs.
20
21 properties:
22   compatible:
23     oneOf:
24       - items:
25           - enum:
26               - arm,cortex-a15-timer
27           - enum:
28               - arm,armv7-timer
29       - items:
30           - enum:
31             - arm,armv7-timer
32       - items:
33           - enum:
34             - arm,armv8-timer
35
36   interrupts:
37     items:
38       - description: secure timer irq
39       - description: non-secure timer irq
40       - description: virtual timer irq
41       - description: hypervisor timer irq
42
43   clock-frequency:
44     description: The frequency of the main counter, in Hz. Should be present
45       only where necessary to work around broken firmware which does not configure
46       CNTFRQ on all CPUs to a uniform correct value. Use of this property is
47       strongly discouraged; fix your firmware unless absolutely impossible.
48
49   always-on:
50     type: boolean
51     description: If present, the timer is powered through an always-on power
52       domain, therefore it never loses context.
53
54   fsl,erratum-a008585:
55     type: boolean
56     description: Indicates the presence of QorIQ erratum A-008585, which says
57       that reading the counter is unreliable unless the same value is returned
58       by back-to-back reads. This also affects writes to the tval register, due
59       to the implicit counter read.
60
61   hisilicon,erratum-161010101:
62     type: boolean
63     description: Indicates the presence of Hisilicon erratum 161010101, which
64       says that reading the counters is unreliable in some cases, and reads may
65       return a value 32 beyond the correct value. This also affects writes to
66       the tval registers, due to the implicit counter read.
67
68   arm,cpu-registers-not-fw-configured:
69     type: boolean
70     description: Firmware does not initialize any of the generic timer CPU
71       registers, which contain their architecturally-defined reset values. Only
72       supported for 32-bit systems which follow the ARMv7 architected reset
73       values.
74
75   arm,no-tick-in-suspend:
76     type: boolean
77     description: The main counter does not tick when the system is in
78       low-power system suspend on some SoCs. This behavior does not match the
79       Architecture Reference Manual's specification that the system counter "must
80       be implemented in an always-on power domain."
81
82 required:
83   - compatible
84
85 oneOf:
86   - required:
87       - interrupts
88   - required:
89       - interrupts-extended
90
91 examples:
92   - |
93     timer {
94       compatible = "arm,cortex-a15-timer",
95              "arm,armv7-timer";
96       interrupts = <1 13 0xf08>,
97              <1 14 0xf08>,
98              <1 11 0xf08>,
99              <1 10 0xf08>;
100       clock-frequency = <100000000>;
101     };
102
103 ...