Merge tag 'tag-chrome-platform-for-v5.1' of git://git.kernel.org/pub/scm/linux/kernel...
[sfrench/cifs-2.6.git] / Documentation / devicetree / bindings / display / renesas,du.txt
1 * Renesas R-Car Display Unit (DU)
2
3 Required Properties:
4
5   - compatible: must be one of the following.
6     - "renesas,du-r8a7743" for R8A7743 (RZ/G1M) compatible DU
7     - "renesas,du-r8a7744" for R8A7744 (RZ/G1N) compatible DU
8     - "renesas,du-r8a7745" for R8A7745 (RZ/G1E) compatible DU
9     - "renesas,du-r8a77470" for R8A77470 (RZ/G1C) compatible DU
10     - "renesas,du-r8a774c0" for R8A774C0 (RZ/G2E) compatible DU
11     - "renesas,du-r8a7779" for R8A7779 (R-Car H1) compatible DU
12     - "renesas,du-r8a7790" for R8A7790 (R-Car H2) compatible DU
13     - "renesas,du-r8a7791" for R8A7791 (R-Car M2-W) compatible DU
14     - "renesas,du-r8a7792" for R8A7792 (R-Car V2H) compatible DU
15     - "renesas,du-r8a7793" for R8A7793 (R-Car M2-N) compatible DU
16     - "renesas,du-r8a7794" for R8A7794 (R-Car E2) compatible DU
17     - "renesas,du-r8a7795" for R8A7795 (R-Car H3) compatible DU
18     - "renesas,du-r8a7796" for R8A7796 (R-Car M3-W) compatible DU
19     - "renesas,du-r8a77965" for R8A77965 (R-Car M3-N) compatible DU
20     - "renesas,du-r8a77970" for R8A77970 (R-Car V3M) compatible DU
21     - "renesas,du-r8a77980" for R8A77980 (R-Car V3H) compatible DU
22     - "renesas,du-r8a77990" for R8A77990 (R-Car E3) compatible DU
23     - "renesas,du-r8a77995" for R8A77995 (R-Car D3) compatible DU
24
25   - reg: the memory-mapped I/O registers base address and length
26
27   - interrupts: Interrupt specifiers for the DU interrupts.
28
29   - clocks: A list of phandles + clock-specifier pairs, one for each entry in
30     the clock-names property.
31   - clock-names: Name of the clocks. This property is model-dependent.
32     - R8A7779 uses a single functional clock. The clock doesn't need to be
33       named.
34     - All other DU instances use one functional clock per channel The
35       functional clocks must be named "du.x" with "x" being the channel
36       numerical index.
37     - In addition to the functional clocks, all DU versions also support
38       externally supplied pixel clocks. Those clocks are optional. When
39       supplied they must be named "dclkin.x" with "x" being the input clock
40       numerical index.
41
42   - vsps: A list of phandle and channel index tuples to the VSPs that handle
43     the memory interfaces for the DU channels. The phandle identifies the VSP
44     instance that serves the DU channel, and the channel index identifies the
45     LIF instance in that VSP.
46
47 Required nodes:
48
49 The connections to the DU output video ports are modeled using the OF graph
50 bindings specified in Documentation/devicetree/bindings/graph.txt.
51
52 The following table lists for each supported model the port number
53 corresponding to each DU output.
54
55                         Port0          Port1          Port2          Port3
56 -----------------------------------------------------------------------------
57  R8A7743 (RZ/G1M)       DPAD 0         LVDS 0         -              -
58  R8A7744 (RZ/G1N)       DPAD 0         LVDS 0         -              -
59  R8A7745 (RZ/G1E)       DPAD 0         DPAD 1         -              -
60  R8A77470 (RZ/G1C)      DPAD 0         DPAD 1         LVDS 0         -
61  R8A774C0 (RZ/G2E)      DPAD 0         LVDS 0         LVDS 1         -
62  R8A7779 (R-Car H1)     DPAD 0         DPAD 1         -              -
63  R8A7790 (R-Car H2)     DPAD 0         LVDS 0         LVDS 1         -
64  R8A7791 (R-Car M2-W)   DPAD 0         LVDS 0         -              -
65  R8A7792 (R-Car V2H)    DPAD 0         DPAD 1         -              -
66  R8A7793 (R-Car M2-N)   DPAD 0         LVDS 0         -              -
67  R8A7794 (R-Car E2)     DPAD 0         DPAD 1         -              -
68  R8A7795 (R-Car H3)     DPAD 0         HDMI 0         HDMI 1         LVDS 0
69  R8A7796 (R-Car M3-W)   DPAD 0         HDMI 0         LVDS 0         -
70  R8A77965 (R-Car M3-N)  DPAD 0         HDMI 0         LVDS 0         -
71  R8A77970 (R-Car V3M)   DPAD 0         LVDS 0         -              -
72  R8A77980 (R-Car V3H)   DPAD 0         LVDS 0         -              -
73  R8A77990 (R-Car E3)    DPAD 0         LVDS 0         LVDS 1         -
74  R8A77995 (R-Car D3)    DPAD 0         LVDS 0         LVDS 1         -
75
76
77 Example: R8A7795 (R-Car H3) ES2.0 DU
78
79         du: display@feb00000 {
80                 compatible = "renesas,du-r8a7795";
81                 reg = <0 0xfeb00000 0 0x80000>;
82                 interrupts = <GIC_SPI 256 IRQ_TYPE_LEVEL_HIGH>,
83                              <GIC_SPI 268 IRQ_TYPE_LEVEL_HIGH>,
84                              <GIC_SPI 269 IRQ_TYPE_LEVEL_HIGH>,
85                              <GIC_SPI 270 IRQ_TYPE_LEVEL_HIGH>;
86                 clocks = <&cpg CPG_MOD 724>,
87                          <&cpg CPG_MOD 723>,
88                          <&cpg CPG_MOD 722>,
89                          <&cpg CPG_MOD 721>;
90                 clock-names = "du.0", "du.1", "du.2", "du.3";
91                 vsps = <&vspd0 0>, <&vspd1 0>, <&vspd2 0>, <&vspd0 1>;
92
93                 ports {
94                         #address-cells = <1>;
95                         #size-cells = <0>;
96
97                         port@0 {
98                                 reg = <0>;
99                                 du_out_rgb: endpoint {
100                                 };
101                         };
102                         port@1 {
103                                 reg = <1>;
104                                 du_out_hdmi0: endpoint {
105                                         remote-endpoint = <&dw_hdmi0_in>;
106                                 };
107                         };
108                         port@2 {
109                                 reg = <2>;
110                                 du_out_hdmi1: endpoint {
111                                         remote-endpoint = <&dw_hdmi1_in>;
112                                 };
113                         };
114                         port@3 {
115                                 reg = <3>;
116                                 du_out_lvds0: endpoint {
117                                 };
118                         };
119                 };
120         };