net/mlx5e: Use CQE padding for Ethernet CQs
authorDaniel Jurgens <danielj@mellanox.com>
Mon, 5 Nov 2018 22:05:37 +0000 (16:05 -0600)
committerSaeed Mahameed <saeedm@mellanox.com>
Tue, 11 Dec 2018 22:52:20 +0000 (14:52 -0800)
Writing 64B CQEs to 128B cache lines results in a RMW operation. Padding
the CQEs to 128B if possible improves performance on 128B cache line
systems like PPC.

Testing on PPC showed up to a 24% improvement in small packet throughput
vs the default behavior, depending on the workload and system topology.

Signed-off-by: Daniel Jurgens <danielj@mellanox.com>
Reviewed-by: Tariq Toukan <tariqt@mellanox.com>
Signed-off-by: Saeed Mahameed <saeedm@mellanox.com>
drivers/net/ethernet/mellanox/mlx5/core/en_main.c
drivers/net/ethernet/mellanox/mlx5/core/wq.c
drivers/net/ethernet/mellanox/mlx5/core/wq.h
include/linux/mlx5/cq.h

index 88116a4750b054464d81c57a78a9943718581afd..2188e5ba908f247747f9633b406524ccc2e6c37b 100644 (file)
@@ -2224,6 +2224,8 @@ static void mlx5e_build_common_cq_param(struct mlx5e_priv *priv,
        void *cqc = param->cqc;
 
        MLX5_SET(cqc, cqc, uar_page, priv->mdev->priv.uar->index);
+       if (MLX5_CAP_GEN(priv->mdev, cqe_128_always) && cache_line_size() >= 128)
+               MLX5_SET(cqc, cqc, cqe_sz, CQE_STRIDE_128_PAD);
 }
 
 static void mlx5e_build_rx_cq_param(struct mlx5e_priv *priv,
index 2dcbf1ebfd6a8e5dd320eecd5afb5014d00d1e79..953cc8efba695aab4a3703815b2a0bdf83ab4623 100644 (file)
@@ -155,7 +155,8 @@ int mlx5_cqwq_create(struct mlx5_core_dev *mdev, struct mlx5_wq_param *param,
                     void *cqc, struct mlx5_cqwq *wq,
                     struct mlx5_wq_ctrl *wq_ctrl)
 {
-       u8 log_wq_stride = MLX5_GET(cqc, cqc, cqe_sz) + 6;
+       /* CQE_STRIDE_128 and CQE_STRIDE_128_PAD both mean 128B stride */
+       u8 log_wq_stride = MLX5_GET(cqc, cqc, cqe_sz) == CQE_STRIDE_64 ? 6 : 7;
        u8 log_wq_sz     = MLX5_GET(cqc, cqc, log_cq_size);
        int err;
 
index 9bc2184a46bc82dcbf989246d363087178a25e57..ea934a48c90acec3618e189a51d246ccf5c9de89 100644 (file)
@@ -179,7 +179,12 @@ static inline u32 mlx5_cqwq_get_ci(struct mlx5_cqwq *wq)
 
 static inline struct mlx5_cqe64 *mlx5_cqwq_get_wqe(struct mlx5_cqwq *wq, u32 ix)
 {
-       return mlx5_frag_buf_get_wqe(&wq->fbc, ix);
+       struct mlx5_cqe64 *cqe = mlx5_frag_buf_get_wqe(&wq->fbc, ix);
+
+       /* For 128B CQEs the data is in the last 64B */
+       cqe += wq->fbc.log_stride == 7;
+
+       return cqe;
 }
 
 static inline u32 mlx5_cqwq_get_ctr_wrap_cnt(struct mlx5_cqwq *wq, u32 ctr)
index 28b757a64029915f3f6754af9b8535481334fec4..612c8c2f2466ab98dd634845180028f207f2fd0f 100644 (file)
@@ -125,9 +125,9 @@ struct mlx5_cq_modify_params {
 };
 
 enum {
-       CQE_SIZE_64 = 0,
-       CQE_SIZE_128 = 1,
-       CQE_SIZE_128_PAD = 2,
+       CQE_STRIDE_64 = 0,
+       CQE_STRIDE_128 = 1,
+       CQE_STRIDE_128_PAD = 2,
 };
 
 #define MLX5_MAX_CQ_PERIOD (BIT(__mlx5_bit_sz(cqc, cq_period)) - 1)
@@ -135,8 +135,8 @@ enum {
 
 static inline int cqe_sz_to_mlx_sz(u8 size, int padding_128_en)
 {
-       return padding_128_en ? CQE_SIZE_128_PAD :
-                               size == 64 ? CQE_SIZE_64 : CQE_SIZE_128;
+       return padding_128_en ? CQE_STRIDE_128_PAD :
+                               size == 64 ? CQE_STRIDE_64 : CQE_STRIDE_128;
 }
 
 static inline void mlx5_cq_set_ci(struct mlx5_core_cq *cq)