Merge branch 'akpm' (Fixups from Andrew)
[sfrench/cifs-2.6.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAVE_CUSTOM_GPIO_H
5         select HAVE_AOUT
6         select HAVE_DMA_API_DEBUG
7         select HAVE_IDE if PCI || ISA || PCMCIA
8         select HAVE_DMA_ATTRS
9         select HAVE_DMA_CONTIGUOUS if MMU
10         select HAVE_MEMBLOCK
11         select RTC_LIB
12         select SYS_SUPPORTS_APM_EMULATION
13         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
14         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
15         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
16         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
17         select HAVE_ARCH_KGDB
18         select HAVE_ARCH_TRACEHOOK
19         select HAVE_SYSCALL_TRACEPOINTS
20         select HAVE_KPROBES if !XIP_KERNEL
21         select HAVE_KRETPROBES if (HAVE_KPROBES)
22         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
23         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
24         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
25         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
26         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
27         select HAVE_GENERIC_DMA_COHERENT
28         select HAVE_DEBUG_KMEMLEAK
29         select HAVE_KERNEL_GZIP
30         select HAVE_KERNEL_LZO
31         select HAVE_KERNEL_LZMA
32         select HAVE_KERNEL_XZ
33         select HAVE_IRQ_WORK
34         select HAVE_PERF_EVENTS
35         select PERF_USE_VMALLOC
36         select HAVE_REGS_AND_STACK_ACCESS_API
37         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
38         select HAVE_C_RECORDMCOUNT
39         select HAVE_GENERIC_HARDIRQS
40         select HARDIRQS_SW_RESEND
41         select GENERIC_IRQ_PROBE
42         select GENERIC_IRQ_SHOW
43         select HAVE_UID16
44         select ARCH_WANT_IPC_PARSE_VERSION
45         select HARDIRQS_SW_RESEND
46         select CPU_PM if (SUSPEND || CPU_IDLE)
47         select GENERIC_PCI_IOMAP
48         select HAVE_BPF_JIT
49         select GENERIC_SMP_IDLE_THREAD
50         select KTIME_SCALAR
51         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
52         select GENERIC_STRNCPY_FROM_USER
53         select GENERIC_STRNLEN_USER
54         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN
55         select GENERIC_KERNEL_THREAD
56         help
57           The ARM series is a line of low-power-consumption RISC chip designs
58           licensed by ARM Ltd and targeted at embedded applications and
59           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
60           manufactured, but legacy ARM-based PC hardware remains popular in
61           Europe.  There is an ARM Linux project with a web page at
62           <http://www.arm.linux.org.uk/>.
63
64 config ARM_HAS_SG_CHAIN
65         bool
66
67 config NEED_SG_DMA_LENGTH
68         bool
69
70 config ARM_DMA_USE_IOMMU
71         select NEED_SG_DMA_LENGTH
72         select ARM_HAS_SG_CHAIN
73         bool
74
75 config HAVE_PWM
76         bool
77
78 config MIGHT_HAVE_PCI
79         bool
80
81 config SYS_SUPPORTS_APM_EMULATION
82         bool
83
84 config GENERIC_GPIO
85         bool
86
87 config HAVE_TCM
88         bool
89         select GENERIC_ALLOCATOR
90
91 config HAVE_PROC_CPU
92         bool
93
94 config NO_IOPORT
95         bool
96
97 config EISA
98         bool
99         ---help---
100           The Extended Industry Standard Architecture (EISA) bus was
101           developed as an open alternative to the IBM MicroChannel bus.
102
103           The EISA bus provided some of the features of the IBM MicroChannel
104           bus while maintaining backward compatibility with cards made for
105           the older ISA bus.  The EISA bus saw limited use between 1988 and
106           1995 when it was made obsolete by the PCI bus.
107
108           Say Y here if you are building a kernel for an EISA-based machine.
109
110           Otherwise, say N.
111
112 config SBUS
113         bool
114
115 config STACKTRACE_SUPPORT
116         bool
117         default y
118
119 config HAVE_LATENCYTOP_SUPPORT
120         bool
121         depends on !SMP
122         default y
123
124 config LOCKDEP_SUPPORT
125         bool
126         default y
127
128 config TRACE_IRQFLAGS_SUPPORT
129         bool
130         default y
131
132 config RWSEM_GENERIC_SPINLOCK
133         bool
134         default y
135
136 config RWSEM_XCHGADD_ALGORITHM
137         bool
138
139 config ARCH_HAS_ILOG2_U32
140         bool
141
142 config ARCH_HAS_ILOG2_U64
143         bool
144
145 config ARCH_HAS_CPUFREQ
146         bool
147         help
148           Internal node to signify that the ARCH has CPUFREQ support
149           and that the relevant menu configurations are displayed for
150           it.
151
152 config GENERIC_HWEIGHT
153         bool
154         default y
155
156 config GENERIC_CALIBRATE_DELAY
157         bool
158         default y
159
160 config ARCH_MAY_HAVE_PC_FDC
161         bool
162
163 config ZONE_DMA
164         bool
165
166 config NEED_DMA_MAP_STATE
167        def_bool y
168
169 config ARCH_HAS_DMA_SET_COHERENT_MASK
170         bool
171
172 config GENERIC_ISA_DMA
173         bool
174
175 config FIQ
176         bool
177
178 config NEED_RET_TO_USER
179         bool
180
181 config ARCH_MTD_XIP
182         bool
183
184 config VECTORS_BASE
185         hex
186         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
187         default DRAM_BASE if REMAP_VECTORS_TO_RAM
188         default 0x00000000
189         help
190           The base address of exception vectors.
191
192 config ARM_PATCH_PHYS_VIRT
193         bool "Patch physical to virtual translations at runtime" if EMBEDDED
194         default y
195         depends on !XIP_KERNEL && MMU
196         depends on !ARCH_REALVIEW || !SPARSEMEM
197         help
198           Patch phys-to-virt and virt-to-phys translation functions at
199           boot and module load time according to the position of the
200           kernel in system memory.
201
202           This can only be used with non-XIP MMU kernels where the base
203           of physical memory is at a 16MB boundary.
204
205           Only disable this option if you know that you do not require
206           this feature (eg, building a kernel for a single machine) and
207           you need to shrink the kernel to the minimal size.
208
209 config NEED_MACH_GPIO_H
210         bool
211         help
212           Select this when mach/gpio.h is required to provide special
213           definitions for this platform. The need for mach/gpio.h should
214           be avoided when possible.
215
216 config NEED_MACH_IO_H
217         bool
218         help
219           Select this when mach/io.h is required to provide special
220           definitions for this platform.  The need for mach/io.h should
221           be avoided when possible.
222
223 config NEED_MACH_MEMORY_H
224         bool
225         help
226           Select this when mach/memory.h is required to provide special
227           definitions for this platform.  The need for mach/memory.h should
228           be avoided when possible.
229
230 config PHYS_OFFSET
231         hex "Physical address of main memory" if MMU
232         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
233         default DRAM_BASE if !MMU
234         help
235           Please provide the physical address corresponding to the
236           location of main memory in your system.
237
238 config GENERIC_BUG
239         def_bool y
240         depends on BUG
241
242 source "init/Kconfig"
243
244 source "kernel/Kconfig.freezer"
245
246 menu "System Type"
247
248 config MMU
249         bool "MMU-based Paged Memory Management Support"
250         default y
251         help
252           Select if you want MMU-based virtualised addressing space
253           support by paged memory management. If unsure, say 'Y'.
254
255 #
256 # The "ARM system type" choice list is ordered alphabetically by option
257 # text.  Please add new entries in the option alphabetic order.
258 #
259 choice
260         prompt "ARM system type"
261         default ARCH_MULTIPLATFORM
262
263 config ARCH_MULTIPLATFORM
264         bool "Allow multiple platforms to be selected"
265         select ARM_PATCH_PHYS_VIRT
266         select AUTO_ZRELADDR
267         select COMMON_CLK
268         select MULTI_IRQ_HANDLER
269         select SPARSE_IRQ
270         select USE_OF
271         depends on MMU
272
273 config ARCH_INTEGRATOR
274         bool "ARM Ltd. Integrator family"
275         select ARM_AMBA
276         select ARCH_HAS_CPUFREQ
277         select COMMON_CLK
278         select COMMON_CLK_VERSATILE
279         select HAVE_TCM
280         select ICST
281         select GENERIC_CLOCKEVENTS
282         select PLAT_VERSATILE
283         select PLAT_VERSATILE_FPGA_IRQ
284         select NEED_MACH_MEMORY_H
285         select SPARSE_IRQ
286         select MULTI_IRQ_HANDLER
287         help
288           Support for ARM's Integrator platform.
289
290 config ARCH_REALVIEW
291         bool "ARM Ltd. RealView family"
292         select ARM_AMBA
293         select COMMON_CLK
294         select COMMON_CLK_VERSATILE
295         select ICST
296         select GENERIC_CLOCKEVENTS
297         select ARCH_WANT_OPTIONAL_GPIOLIB
298         select PLAT_VERSATILE
299         select PLAT_VERSATILE_CLCD
300         select ARM_TIMER_SP804
301         select GPIO_PL061 if GPIOLIB
302         select NEED_MACH_MEMORY_H
303         help
304           This enables support for ARM Ltd RealView boards.
305
306 config ARCH_VERSATILE
307         bool "ARM Ltd. Versatile family"
308         select ARM_AMBA
309         select ARM_VIC
310         select CLKDEV_LOOKUP
311         select HAVE_MACH_CLKDEV
312         select ICST
313         select GENERIC_CLOCKEVENTS
314         select ARCH_WANT_OPTIONAL_GPIOLIB
315         select PLAT_VERSATILE
316         select PLAT_VERSATILE_CLOCK
317         select PLAT_VERSATILE_CLCD
318         select PLAT_VERSATILE_FPGA_IRQ
319         select ARM_TIMER_SP804
320         help
321           This enables support for ARM Ltd Versatile board.
322
323 config ARCH_AT91
324         bool "Atmel AT91"
325         select ARCH_REQUIRE_GPIOLIB
326         select HAVE_CLK
327         select CLKDEV_LOOKUP
328         select IRQ_DOMAIN
329         select NEED_MACH_GPIO_H
330         select NEED_MACH_IO_H if PCCARD
331         help
332           This enables support for systems based on Atmel
333           AT91RM9200 and AT91SAM9* processors.
334
335 config ARCH_BCM2835
336         bool "Broadcom BCM2835 family"
337         select ARCH_WANT_OPTIONAL_GPIOLIB
338         select ARM_AMBA
339         select ARM_ERRATA_411920
340         select ARM_TIMER_SP804
341         select CLKDEV_LOOKUP
342         select COMMON_CLK
343         select CPU_V6
344         select GENERIC_CLOCKEVENTS
345         select MULTI_IRQ_HANDLER
346         select SPARSE_IRQ
347         select USE_OF
348         help
349           This enables support for the Broadcom BCM2835 SoC. This SoC is
350           use in the Raspberry Pi, and Roku 2 devices.
351
352 config ARCH_CLPS711X
353         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
354         select CPU_ARM720T
355         select ARCH_USES_GETTIMEOFFSET
356         select COMMON_CLK
357         select CLKDEV_LOOKUP
358         select NEED_MACH_MEMORY_H
359         help
360           Support for Cirrus Logic 711x/721x/731x based boards.
361
362 config ARCH_CNS3XXX
363         bool "Cavium Networks CNS3XXX family"
364         select CPU_V6K
365         select GENERIC_CLOCKEVENTS
366         select ARM_GIC
367         select MIGHT_HAVE_CACHE_L2X0
368         select MIGHT_HAVE_PCI
369         select PCI_DOMAINS if PCI
370         help
371           Support for Cavium Networks CNS3XXX platform.
372
373 config ARCH_GEMINI
374         bool "Cortina Systems Gemini"
375         select CPU_FA526
376         select ARCH_REQUIRE_GPIOLIB
377         select ARCH_USES_GETTIMEOFFSET
378         help
379           Support for the Cortina Systems Gemini family SoCs
380
381 config ARCH_SIRF
382         bool "CSR SiRF"
383         select NO_IOPORT
384         select ARCH_REQUIRE_GPIOLIB
385         select GENERIC_CLOCKEVENTS
386         select COMMON_CLK
387         select GENERIC_IRQ_CHIP
388         select MIGHT_HAVE_CACHE_L2X0
389         select PINCTRL
390         select PINCTRL_SIRF
391         select USE_OF
392         help
393           Support for CSR SiRFprimaII/Marco/Polo platforms
394
395 config ARCH_EBSA110
396         bool "EBSA-110"
397         select CPU_SA110
398         select ISA
399         select NO_IOPORT
400         select ARCH_USES_GETTIMEOFFSET
401         select NEED_MACH_IO_H
402         select NEED_MACH_MEMORY_H
403         help
404           This is an evaluation board for the StrongARM processor available
405           from Digital. It has limited hardware on-board, including an
406           Ethernet interface, two PCMCIA sockets, two serial ports and a
407           parallel port.
408
409 config ARCH_EP93XX
410         bool "EP93xx-based"
411         select CPU_ARM920T
412         select ARM_AMBA
413         select ARM_VIC
414         select CLKDEV_LOOKUP
415         select ARCH_REQUIRE_GPIOLIB
416         select ARCH_HAS_HOLES_MEMORYMODEL
417         select ARCH_USES_GETTIMEOFFSET
418         select NEED_MACH_MEMORY_H
419         help
420           This enables support for the Cirrus EP93xx series of CPUs.
421
422 config ARCH_FOOTBRIDGE
423         bool "FootBridge"
424         select CPU_SA110
425         select FOOTBRIDGE
426         select GENERIC_CLOCKEVENTS
427         select HAVE_IDE
428         select NEED_MACH_IO_H if !MMU
429         select NEED_MACH_MEMORY_H
430         help
431           Support for systems based on the DC21285 companion chip
432           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
433
434 config ARCH_MXC
435         bool "Freescale MXC/iMX-based"
436         select GENERIC_CLOCKEVENTS
437         select ARCH_REQUIRE_GPIOLIB
438         select CLKDEV_LOOKUP
439         select CLKSRC_MMIO
440         select GENERIC_IRQ_CHIP
441         select MULTI_IRQ_HANDLER
442         select SPARSE_IRQ
443         select USE_OF
444         help
445           Support for Freescale MXC/iMX-based family of processors
446
447 config ARCH_MXS
448         bool "Freescale MXS-based"
449         select GENERIC_CLOCKEVENTS
450         select ARCH_REQUIRE_GPIOLIB
451         select CLKDEV_LOOKUP
452         select CLKSRC_MMIO
453         select COMMON_CLK
454         select HAVE_CLK_PREPARE
455         select MULTI_IRQ_HANDLER
456         select PINCTRL
457         select SPARSE_IRQ
458         select USE_OF
459         help
460           Support for Freescale MXS-based family of processors
461
462 config ARCH_NETX
463         bool "Hilscher NetX based"
464         select CLKSRC_MMIO
465         select CPU_ARM926T
466         select ARM_VIC
467         select GENERIC_CLOCKEVENTS
468         help
469           This enables support for systems based on the Hilscher NetX Soc
470
471 config ARCH_H720X
472         bool "Hynix HMS720x-based"
473         select CPU_ARM720T
474         select ISA_DMA_API
475         select ARCH_USES_GETTIMEOFFSET
476         help
477           This enables support for systems based on the Hynix HMS720x
478
479 config ARCH_IOP13XX
480         bool "IOP13xx-based"
481         depends on MMU
482         select CPU_XSC3
483         select PLAT_IOP
484         select PCI
485         select ARCH_SUPPORTS_MSI
486         select VMSPLIT_1G
487         select NEED_MACH_MEMORY_H
488         select NEED_RET_TO_USER
489         help
490           Support for Intel's IOP13XX (XScale) family of processors.
491
492 config ARCH_IOP32X
493         bool "IOP32x-based"
494         depends on MMU
495         select CPU_XSCALE
496         select NEED_MACH_GPIO_H
497         select NEED_MACH_IO_H
498         select NEED_RET_TO_USER
499         select PLAT_IOP
500         select PCI
501         select ARCH_REQUIRE_GPIOLIB
502         help
503           Support for Intel's 80219 and IOP32X (XScale) family of
504           processors.
505
506 config ARCH_IOP33X
507         bool "IOP33x-based"
508         depends on MMU
509         select CPU_XSCALE
510         select NEED_MACH_GPIO_H
511         select NEED_MACH_IO_H
512         select NEED_RET_TO_USER
513         select PLAT_IOP
514         select PCI
515         select ARCH_REQUIRE_GPIOLIB
516         help
517           Support for Intel's IOP33X (XScale) family of processors.
518
519 config ARCH_IXP4XX
520         bool "IXP4xx-based"
521         depends on MMU
522         select ARCH_HAS_DMA_SET_COHERENT_MASK
523         select CLKSRC_MMIO
524         select CPU_XSCALE
525         select ARCH_REQUIRE_GPIOLIB
526         select GENERIC_CLOCKEVENTS
527         select MIGHT_HAVE_PCI
528         select NEED_MACH_IO_H
529         select DMABOUNCE if PCI
530         help
531           Support for Intel's IXP4XX (XScale) family of processors.
532
533 config ARCH_DOVE
534         bool "Marvell Dove"
535         select CPU_V7
536         select ARCH_REQUIRE_GPIOLIB
537         select GENERIC_CLOCKEVENTS
538         select MIGHT_HAVE_PCI
539         select PLAT_ORION_LEGACY
540         select USB_ARCH_HAS_EHCI
541         help
542           Support for the Marvell Dove SoC 88AP510
543
544 config ARCH_KIRKWOOD
545         bool "Marvell Kirkwood"
546         select CPU_FEROCEON
547         select PCI
548         select ARCH_REQUIRE_GPIOLIB
549         select GENERIC_CLOCKEVENTS
550         select PLAT_ORION_LEGACY
551         help
552           Support for the following Marvell Kirkwood series SoCs:
553           88F6180, 88F6192 and 88F6281.
554
555 config ARCH_LPC32XX
556         bool "NXP LPC32XX"
557         select CLKSRC_MMIO
558         select CPU_ARM926T
559         select ARCH_REQUIRE_GPIOLIB
560         select HAVE_IDE
561         select ARM_AMBA
562         select USB_ARCH_HAS_OHCI
563         select CLKDEV_LOOKUP
564         select GENERIC_CLOCKEVENTS
565         select USE_OF
566         select HAVE_PWM
567         help
568           Support for the NXP LPC32XX family of processors
569
570 config ARCH_MV78XX0
571         bool "Marvell MV78xx0"
572         select CPU_FEROCEON
573         select PCI
574         select ARCH_REQUIRE_GPIOLIB
575         select GENERIC_CLOCKEVENTS
576         select PLAT_ORION_LEGACY
577         help
578           Support for the following Marvell MV78xx0 series SoCs:
579           MV781x0, MV782x0.
580
581 config ARCH_ORION5X
582         bool "Marvell Orion"
583         depends on MMU
584         select CPU_FEROCEON
585         select PCI
586         select ARCH_REQUIRE_GPIOLIB
587         select GENERIC_CLOCKEVENTS
588         select PLAT_ORION_LEGACY
589         help
590           Support for the following Marvell Orion 5x series SoCs:
591           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
592           Orion-2 (5281), Orion-1-90 (6183).
593
594 config ARCH_MMP
595         bool "Marvell PXA168/910/MMP2"
596         depends on MMU
597         select ARCH_REQUIRE_GPIOLIB
598         select CLKDEV_LOOKUP
599         select GENERIC_CLOCKEVENTS
600         select GPIO_PXA
601         select IRQ_DOMAIN
602         select PLAT_PXA
603         select SPARSE_IRQ
604         select GENERIC_ALLOCATOR
605         select NEED_MACH_GPIO_H
606         help
607           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
608
609 config ARCH_KS8695
610         bool "Micrel/Kendin KS8695"
611         select CPU_ARM922T
612         select ARCH_REQUIRE_GPIOLIB
613         select NEED_MACH_MEMORY_H
614         select CLKSRC_MMIO
615         select GENERIC_CLOCKEVENTS
616         help
617           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
618           System-on-Chip devices.
619
620 config ARCH_W90X900
621         bool "Nuvoton W90X900 CPU"
622         select CPU_ARM926T
623         select ARCH_REQUIRE_GPIOLIB
624         select CLKDEV_LOOKUP
625         select CLKSRC_MMIO
626         select GENERIC_CLOCKEVENTS
627         help
628           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
629           At present, the w90x900 has been renamed nuc900, regarding
630           the ARM series product line, you can login the following
631           link address to know more.
632
633           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
634                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
635
636 config ARCH_TEGRA
637         bool "NVIDIA Tegra"
638         select CLKDEV_LOOKUP
639         select CLKSRC_MMIO
640         select GENERIC_CLOCKEVENTS
641         select GENERIC_GPIO
642         select HAVE_CLK
643         select HAVE_SMP
644         select MIGHT_HAVE_CACHE_L2X0
645         select ARCH_HAS_CPUFREQ
646         select USE_OF
647         select COMMON_CLK
648         help
649           This enables support for NVIDIA Tegra based systems (Tegra APX,
650           Tegra 6xx and Tegra 2 series).
651
652 config ARCH_PXA
653         bool "PXA2xx/PXA3xx-based"
654         depends on MMU
655         select ARCH_MTD_XIP
656         select ARCH_HAS_CPUFREQ
657         select CLKDEV_LOOKUP
658         select CLKSRC_MMIO
659         select ARCH_REQUIRE_GPIOLIB
660         select GENERIC_CLOCKEVENTS
661         select GPIO_PXA
662         select PLAT_PXA
663         select SPARSE_IRQ
664         select AUTO_ZRELADDR
665         select MULTI_IRQ_HANDLER
666         select ARM_CPU_SUSPEND if PM
667         select HAVE_IDE
668         select NEED_MACH_GPIO_H
669         help
670           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
671
672 config ARCH_MSM
673         bool "Qualcomm MSM"
674         select HAVE_CLK
675         select GENERIC_CLOCKEVENTS
676         select ARCH_REQUIRE_GPIOLIB
677         select CLKDEV_LOOKUP
678         help
679           Support for Qualcomm MSM/QSD based systems.  This runs on the
680           apps processor of the MSM/QSD and depends on a shared memory
681           interface to the modem processor which runs the baseband
682           stack and controls some vital subsystems
683           (clock and power control, etc).
684
685 config ARCH_SHMOBILE
686         bool "Renesas SH-Mobile / R-Mobile"
687         select HAVE_CLK
688         select CLKDEV_LOOKUP
689         select HAVE_MACH_CLKDEV
690         select HAVE_SMP
691         select GENERIC_CLOCKEVENTS
692         select MIGHT_HAVE_CACHE_L2X0
693         select NO_IOPORT
694         select SPARSE_IRQ
695         select MULTI_IRQ_HANDLER
696         select PM_GENERIC_DOMAINS if PM
697         select NEED_MACH_MEMORY_H
698         help
699           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
700
701 config ARCH_RPC
702         bool "RiscPC"
703         select ARCH_ACORN
704         select FIQ
705         select ARCH_MAY_HAVE_PC_FDC
706         select HAVE_PATA_PLATFORM
707         select ISA_DMA_API
708         select NO_IOPORT
709         select ARCH_SPARSEMEM_ENABLE
710         select ARCH_USES_GETTIMEOFFSET
711         select HAVE_IDE
712         select NEED_MACH_IO_H
713         select NEED_MACH_MEMORY_H
714         help
715           On the Acorn Risc-PC, Linux can support the internal IDE disk and
716           CD-ROM interface, serial and parallel port, and the floppy drive.
717
718 config ARCH_SA1100
719         bool "SA1100-based"
720         select CLKSRC_MMIO
721         select CPU_SA1100
722         select ISA
723         select ARCH_SPARSEMEM_ENABLE
724         select ARCH_MTD_XIP
725         select ARCH_HAS_CPUFREQ
726         select CPU_FREQ
727         select GENERIC_CLOCKEVENTS
728         select CLKDEV_LOOKUP
729         select ARCH_REQUIRE_GPIOLIB
730         select HAVE_IDE
731         select NEED_MACH_GPIO_H
732         select NEED_MACH_MEMORY_H
733         select SPARSE_IRQ
734         help
735           Support for StrongARM 11x0 based boards.
736
737 config ARCH_S3C24XX
738         bool "Samsung S3C24XX SoCs"
739         select GENERIC_GPIO
740         select ARCH_HAS_CPUFREQ
741         select HAVE_CLK
742         select CLKDEV_LOOKUP
743         select ARCH_USES_GETTIMEOFFSET
744         select HAVE_S3C2410_I2C if I2C
745         select HAVE_S3C_RTC if RTC_CLASS
746         select HAVE_S3C2410_WATCHDOG if WATCHDOG
747         select NEED_MACH_GPIO_H
748         select NEED_MACH_IO_H
749         help
750           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
751           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
752           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
753           Samsung SMDK2410 development board (and derivatives).
754
755 config ARCH_S3C64XX
756         bool "Samsung S3C64XX"
757         select PLAT_SAMSUNG
758         select CPU_V6
759         select ARM_VIC
760         select HAVE_CLK
761         select HAVE_TCM
762         select CLKDEV_LOOKUP
763         select NO_IOPORT
764         select ARCH_USES_GETTIMEOFFSET
765         select ARCH_HAS_CPUFREQ
766         select ARCH_REQUIRE_GPIOLIB
767         select SAMSUNG_CLKSRC
768         select SAMSUNG_IRQ_VIC_TIMER
769         select S3C_GPIO_TRACK
770         select S3C_DEV_NAND
771         select USB_ARCH_HAS_OHCI
772         select SAMSUNG_GPIOLIB_4BIT
773         select HAVE_S3C2410_I2C if I2C
774         select HAVE_S3C2410_WATCHDOG if WATCHDOG
775         select NEED_MACH_GPIO_H
776         help
777           Samsung S3C64XX series based systems
778
779 config ARCH_S5P64X0
780         bool "Samsung S5P6440 S5P6450"
781         select CPU_V6
782         select GENERIC_GPIO
783         select HAVE_CLK
784         select CLKDEV_LOOKUP
785         select CLKSRC_MMIO
786         select HAVE_S3C2410_WATCHDOG if WATCHDOG
787         select GENERIC_CLOCKEVENTS
788         select HAVE_S3C2410_I2C if I2C
789         select HAVE_S3C_RTC if RTC_CLASS
790         select NEED_MACH_GPIO_H
791         help
792           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
793           SMDK6450.
794
795 config ARCH_S5PC100
796         bool "Samsung S5PC100"
797         select GENERIC_GPIO
798         select HAVE_CLK
799         select CLKDEV_LOOKUP
800         select CPU_V7
801         select ARCH_USES_GETTIMEOFFSET
802         select HAVE_S3C2410_I2C if I2C
803         select HAVE_S3C_RTC if RTC_CLASS
804         select HAVE_S3C2410_WATCHDOG if WATCHDOG
805         select NEED_MACH_GPIO_H
806         help
807           Samsung S5PC100 series based systems
808
809 config ARCH_S5PV210
810         bool "Samsung S5PV210/S5PC110"
811         select CPU_V7
812         select ARCH_SPARSEMEM_ENABLE
813         select ARCH_HAS_HOLES_MEMORYMODEL
814         select GENERIC_GPIO
815         select HAVE_CLK
816         select CLKDEV_LOOKUP
817         select CLKSRC_MMIO
818         select ARCH_HAS_CPUFREQ
819         select GENERIC_CLOCKEVENTS
820         select HAVE_S3C2410_I2C if I2C
821         select HAVE_S3C_RTC if RTC_CLASS
822         select HAVE_S3C2410_WATCHDOG if WATCHDOG
823         select NEED_MACH_GPIO_H
824         select NEED_MACH_MEMORY_H
825         help
826           Samsung S5PV210/S5PC110 series based systems
827
828 config ARCH_EXYNOS
829         bool "SAMSUNG EXYNOS"
830         select CPU_V7
831         select ARCH_SPARSEMEM_ENABLE
832         select ARCH_HAS_HOLES_MEMORYMODEL
833         select GENERIC_GPIO
834         select HAVE_CLK
835         select CLKDEV_LOOKUP
836         select ARCH_HAS_CPUFREQ
837         select GENERIC_CLOCKEVENTS
838         select HAVE_S3C_RTC if RTC_CLASS
839         select HAVE_S3C2410_I2C if I2C
840         select HAVE_S3C2410_WATCHDOG if WATCHDOG
841         select NEED_MACH_GPIO_H
842         select NEED_MACH_MEMORY_H
843         help
844           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
845
846 config ARCH_SHARK
847         bool "Shark"
848         select CPU_SA110
849         select ISA
850         select ISA_DMA
851         select ZONE_DMA
852         select PCI
853         select ARCH_USES_GETTIMEOFFSET
854         select NEED_MACH_MEMORY_H
855         help
856           Support for the StrongARM based Digital DNARD machine, also known
857           as "Shark" (<http://www.shark-linux.de/shark.html>).
858
859 config ARCH_U300
860         bool "ST-Ericsson U300 Series"
861         depends on MMU
862         select CLKSRC_MMIO
863         select CPU_ARM926T
864         select HAVE_TCM
865         select ARM_AMBA
866         select ARM_PATCH_PHYS_VIRT
867         select ARM_VIC
868         select GENERIC_CLOCKEVENTS
869         select CLKDEV_LOOKUP
870         select COMMON_CLK
871         select GENERIC_GPIO
872         select ARCH_REQUIRE_GPIOLIB
873         select SPARSE_IRQ
874         help
875           Support for ST-Ericsson U300 series mobile platforms.
876
877 config ARCH_U8500
878         bool "ST-Ericsson U8500 Series"
879         depends on MMU
880         select CPU_V7
881         select ARM_AMBA
882         select GENERIC_CLOCKEVENTS
883         select CLKDEV_LOOKUP
884         select ARCH_REQUIRE_GPIOLIB
885         select ARCH_HAS_CPUFREQ
886         select HAVE_SMP
887         select MIGHT_HAVE_CACHE_L2X0
888         help
889           Support for ST-Ericsson's Ux500 architecture
890
891 config ARCH_NOMADIK
892         bool "STMicroelectronics Nomadik"
893         select ARM_AMBA
894         select ARM_VIC
895         select CPU_ARM926T
896         select COMMON_CLK
897         select GENERIC_CLOCKEVENTS
898         select PINCTRL
899         select PINCTRL_STN8815
900         select MIGHT_HAVE_CACHE_L2X0
901         select ARCH_REQUIRE_GPIOLIB
902         help
903           Support for the Nomadik platform by ST-Ericsson
904
905 config ARCH_DAVINCI
906         bool "TI DaVinci"
907         select GENERIC_CLOCKEVENTS
908         select ARCH_REQUIRE_GPIOLIB
909         select ZONE_DMA
910         select HAVE_IDE
911         select CLKDEV_LOOKUP
912         select GENERIC_ALLOCATOR
913         select GENERIC_IRQ_CHIP
914         select ARCH_HAS_HOLES_MEMORYMODEL
915         select NEED_MACH_GPIO_H
916         help
917           Support for TI's DaVinci platform.
918
919 config ARCH_OMAP
920         bool "TI OMAP"
921         depends on MMU
922         select HAVE_CLK
923         select ARCH_REQUIRE_GPIOLIB
924         select ARCH_HAS_CPUFREQ
925         select CLKSRC_MMIO
926         select GENERIC_CLOCKEVENTS
927         select ARCH_HAS_HOLES_MEMORYMODEL
928         select NEED_MACH_GPIO_H
929         help
930           Support for TI's OMAP platform (OMAP1/2/3/4).
931
932 config PLAT_SPEAR
933         bool "ST SPEAr"
934         select ARM_AMBA
935         select ARCH_REQUIRE_GPIOLIB
936         select CLKDEV_LOOKUP
937         select COMMON_CLK
938         select CLKSRC_MMIO
939         select GENERIC_CLOCKEVENTS
940         select HAVE_CLK
941         help
942           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
943
944 config ARCH_VT8500
945         bool "VIA/WonderMedia 85xx"
946         select CPU_ARM926T
947         select GENERIC_GPIO
948         select ARCH_HAS_CPUFREQ
949         select GENERIC_CLOCKEVENTS
950         select ARCH_REQUIRE_GPIOLIB
951         select USE_OF
952         select COMMON_CLK
953         select HAVE_CLK
954         select CLKDEV_LOOKUP
955         help
956           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
957
958 config ARCH_ZYNQ
959         bool "Xilinx Zynq ARM Cortex A9 Platform"
960         select CPU_V7
961         select GENERIC_CLOCKEVENTS
962         select CLKDEV_LOOKUP
963         select ARM_GIC
964         select ARM_AMBA
965         select ICST
966         select MIGHT_HAVE_CACHE_L2X0
967         select USE_OF
968         help
969           Support for Xilinx Zynq ARM Cortex A9 Platform
970 endchoice
971
972 menu "Multiple platform selection"
973         depends on ARCH_MULTIPLATFORM
974
975 comment "CPU Core family selection"
976
977 config ARCH_MULTI_V4
978         bool "ARMv4 based platforms (FA526, StrongARM)"
979         select ARCH_MULTI_V4_V5
980         depends on !ARCH_MULTI_V6_V7
981
982 config ARCH_MULTI_V4T
983         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
984         select ARCH_MULTI_V4_V5
985         depends on !ARCH_MULTI_V6_V7
986
987 config ARCH_MULTI_V5
988         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
989         select ARCH_MULTI_V4_V5
990         depends on !ARCH_MULTI_V6_V7
991
992 config ARCH_MULTI_V4_V5
993         bool
994
995 config ARCH_MULTI_V6
996         bool "ARMv6 based platforms (ARM11, Scorpion, ...)"
997         select CPU_V6
998         select ARCH_MULTI_V6_V7
999
1000 config ARCH_MULTI_V7
1001         bool "ARMv7 based platforms (Cortex-A, PJ4, Krait)"
1002         select CPU_V7
1003         select ARCH_VEXPRESS
1004         default y
1005         select ARCH_MULTI_V6_V7
1006
1007 config ARCH_MULTI_V6_V7
1008         bool
1009
1010 config ARCH_MULTI_CPU_AUTO
1011         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1012         select ARCH_MULTI_V5
1013
1014 endmenu
1015
1016 #
1017 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1018 # Kconfigs may be included either alphabetically (according to the
1019 # plat- suffix) or along side the corresponding mach-* source.
1020 #
1021 source "arch/arm/mach-mvebu/Kconfig"
1022
1023 source "arch/arm/mach-at91/Kconfig"
1024
1025 source "arch/arm/mach-clps711x/Kconfig"
1026
1027 source "arch/arm/mach-cns3xxx/Kconfig"
1028
1029 source "arch/arm/mach-davinci/Kconfig"
1030
1031 source "arch/arm/mach-dove/Kconfig"
1032
1033 source "arch/arm/mach-ep93xx/Kconfig"
1034
1035 source "arch/arm/mach-footbridge/Kconfig"
1036
1037 source "arch/arm/mach-gemini/Kconfig"
1038
1039 source "arch/arm/mach-h720x/Kconfig"
1040
1041 source "arch/arm/mach-highbank/Kconfig"
1042
1043 source "arch/arm/mach-integrator/Kconfig"
1044
1045 source "arch/arm/mach-iop32x/Kconfig"
1046
1047 source "arch/arm/mach-iop33x/Kconfig"
1048
1049 source "arch/arm/mach-iop13xx/Kconfig"
1050
1051 source "arch/arm/mach-ixp4xx/Kconfig"
1052
1053 source "arch/arm/mach-kirkwood/Kconfig"
1054
1055 source "arch/arm/mach-ks8695/Kconfig"
1056
1057 source "arch/arm/mach-msm/Kconfig"
1058
1059 source "arch/arm/mach-mv78xx0/Kconfig"
1060
1061 source "arch/arm/plat-mxc/Kconfig"
1062
1063 source "arch/arm/mach-mxs/Kconfig"
1064
1065 source "arch/arm/mach-netx/Kconfig"
1066
1067 source "arch/arm/mach-nomadik/Kconfig"
1068 source "arch/arm/plat-nomadik/Kconfig"
1069
1070 source "arch/arm/plat-omap/Kconfig"
1071
1072 source "arch/arm/mach-omap1/Kconfig"
1073
1074 source "arch/arm/mach-omap2/Kconfig"
1075
1076 source "arch/arm/mach-orion5x/Kconfig"
1077
1078 source "arch/arm/mach-picoxcell/Kconfig"
1079
1080 source "arch/arm/mach-pxa/Kconfig"
1081 source "arch/arm/plat-pxa/Kconfig"
1082
1083 source "arch/arm/mach-mmp/Kconfig"
1084
1085 source "arch/arm/mach-realview/Kconfig"
1086
1087 source "arch/arm/mach-sa1100/Kconfig"
1088
1089 source "arch/arm/plat-samsung/Kconfig"
1090 source "arch/arm/plat-s3c24xx/Kconfig"
1091
1092 source "arch/arm/mach-socfpga/Kconfig"
1093
1094 source "arch/arm/plat-spear/Kconfig"
1095
1096 source "arch/arm/mach-s3c24xx/Kconfig"
1097 if ARCH_S3C24XX
1098 source "arch/arm/mach-s3c2412/Kconfig"
1099 source "arch/arm/mach-s3c2440/Kconfig"
1100 endif
1101
1102 if ARCH_S3C64XX
1103 source "arch/arm/mach-s3c64xx/Kconfig"
1104 endif
1105
1106 source "arch/arm/mach-s5p64x0/Kconfig"
1107
1108 source "arch/arm/mach-s5pc100/Kconfig"
1109
1110 source "arch/arm/mach-s5pv210/Kconfig"
1111
1112 source "arch/arm/mach-exynos/Kconfig"
1113
1114 source "arch/arm/mach-shmobile/Kconfig"
1115
1116 source "arch/arm/mach-prima2/Kconfig"
1117
1118 source "arch/arm/mach-tegra/Kconfig"
1119
1120 source "arch/arm/mach-u300/Kconfig"
1121
1122 source "arch/arm/mach-ux500/Kconfig"
1123
1124 source "arch/arm/mach-versatile/Kconfig"
1125
1126 source "arch/arm/mach-vexpress/Kconfig"
1127 source "arch/arm/plat-versatile/Kconfig"
1128
1129 source "arch/arm/mach-w90x900/Kconfig"
1130
1131 # Definitions to make life easier
1132 config ARCH_ACORN
1133         bool
1134
1135 config PLAT_IOP
1136         bool
1137         select GENERIC_CLOCKEVENTS
1138
1139 config PLAT_ORION
1140         bool
1141         select CLKSRC_MMIO
1142         select GENERIC_IRQ_CHIP
1143         select IRQ_DOMAIN
1144         select COMMON_CLK
1145
1146 config PLAT_ORION_LEGACY
1147         bool
1148         select PLAT_ORION
1149
1150 config PLAT_PXA
1151         bool
1152
1153 config PLAT_VERSATILE
1154         bool
1155
1156 config ARM_TIMER_SP804
1157         bool
1158         select CLKSRC_MMIO
1159         select HAVE_SCHED_CLOCK
1160
1161 source arch/arm/mm/Kconfig
1162
1163 config ARM_NR_BANKS
1164         int
1165         default 16 if ARCH_EP93XX
1166         default 8
1167
1168 config IWMMXT
1169         bool "Enable iWMMXt support"
1170         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1171         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1172         help
1173           Enable support for iWMMXt context switching at run time if
1174           running on a CPU that supports it.
1175
1176 config XSCALE_PMU
1177         bool
1178         depends on CPU_XSCALE
1179         default y
1180
1181 config MULTI_IRQ_HANDLER
1182         bool
1183         help
1184           Allow each machine to specify it's own IRQ handler at run time.
1185
1186 if !MMU
1187 source "arch/arm/Kconfig-nommu"
1188 endif
1189
1190 config ARM_ERRATA_326103
1191         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1192         depends on CPU_V6
1193         help
1194           Executing a SWP instruction to read-only memory does not set bit 11
1195           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1196           treat the access as a read, preventing a COW from occurring and
1197           causing the faulting task to livelock.
1198
1199 config ARM_ERRATA_411920
1200         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1201         depends on CPU_V6 || CPU_V6K
1202         help
1203           Invalidation of the Instruction Cache operation can
1204           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1205           It does not affect the MPCore. This option enables the ARM Ltd.
1206           recommended workaround.
1207
1208 config ARM_ERRATA_430973
1209         bool "ARM errata: Stale prediction on replaced interworking branch"
1210         depends on CPU_V7
1211         help
1212           This option enables the workaround for the 430973 Cortex-A8
1213           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1214           interworking branch is replaced with another code sequence at the
1215           same virtual address, whether due to self-modifying code or virtual
1216           to physical address re-mapping, Cortex-A8 does not recover from the
1217           stale interworking branch prediction. This results in Cortex-A8
1218           executing the new code sequence in the incorrect ARM or Thumb state.
1219           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1220           and also flushes the branch target cache at every context switch.
1221           Note that setting specific bits in the ACTLR register may not be
1222           available in non-secure mode.
1223
1224 config ARM_ERRATA_458693
1225         bool "ARM errata: Processor deadlock when a false hazard is created"
1226         depends on CPU_V7
1227         help
1228           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1229           erratum. For very specific sequences of memory operations, it is
1230           possible for a hazard condition intended for a cache line to instead
1231           be incorrectly associated with a different cache line. This false
1232           hazard might then cause a processor deadlock. The workaround enables
1233           the L1 caching of the NEON accesses and disables the PLD instruction
1234           in the ACTLR register. Note that setting specific bits in the ACTLR
1235           register may not be available in non-secure mode.
1236
1237 config ARM_ERRATA_460075
1238         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1239         depends on CPU_V7
1240         help
1241           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1242           erratum. Any asynchronous access to the L2 cache may encounter a
1243           situation in which recent store transactions to the L2 cache are lost
1244           and overwritten with stale memory contents from external memory. The
1245           workaround disables the write-allocate mode for the L2 cache via the
1246           ACTLR register. Note that setting specific bits in the ACTLR register
1247           may not be available in non-secure mode.
1248
1249 config ARM_ERRATA_742230
1250         bool "ARM errata: DMB operation may be faulty"
1251         depends on CPU_V7 && SMP
1252         help
1253           This option enables the workaround for the 742230 Cortex-A9
1254           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1255           between two write operations may not ensure the correct visibility
1256           ordering of the two writes. This workaround sets a specific bit in
1257           the diagnostic register of the Cortex-A9 which causes the DMB
1258           instruction to behave as a DSB, ensuring the correct behaviour of
1259           the two writes.
1260
1261 config ARM_ERRATA_742231
1262         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1263         depends on CPU_V7 && SMP
1264         help
1265           This option enables the workaround for the 742231 Cortex-A9
1266           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1267           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1268           accessing some data located in the same cache line, may get corrupted
1269           data due to bad handling of the address hazard when the line gets
1270           replaced from one of the CPUs at the same time as another CPU is
1271           accessing it. This workaround sets specific bits in the diagnostic
1272           register of the Cortex-A9 which reduces the linefill issuing
1273           capabilities of the processor.
1274
1275 config PL310_ERRATA_588369
1276         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1277         depends on CACHE_L2X0
1278         help
1279            The PL310 L2 cache controller implements three types of Clean &
1280            Invalidate maintenance operations: by Physical Address
1281            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1282            They are architecturally defined to behave as the execution of a
1283            clean operation followed immediately by an invalidate operation,
1284            both performing to the same memory location. This functionality
1285            is not correctly implemented in PL310 as clean lines are not
1286            invalidated as a result of these operations.
1287
1288 config ARM_ERRATA_720789
1289         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1290         depends on CPU_V7
1291         help
1292           This option enables the workaround for the 720789 Cortex-A9 (prior to
1293           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1294           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1295           As a consequence of this erratum, some TLB entries which should be
1296           invalidated are not, resulting in an incoherency in the system page
1297           tables. The workaround changes the TLB flushing routines to invalidate
1298           entries regardless of the ASID.
1299
1300 config PL310_ERRATA_727915
1301         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1302         depends on CACHE_L2X0
1303         help
1304           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1305           operation (offset 0x7FC). This operation runs in background so that
1306           PL310 can handle normal accesses while it is in progress. Under very
1307           rare circumstances, due to this erratum, write data can be lost when
1308           PL310 treats a cacheable write transaction during a Clean &
1309           Invalidate by Way operation.
1310
1311 config ARM_ERRATA_743622
1312         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1313         depends on CPU_V7
1314         help
1315           This option enables the workaround for the 743622 Cortex-A9
1316           (r2p*) erratum. Under very rare conditions, a faulty
1317           optimisation in the Cortex-A9 Store Buffer may lead to data
1318           corruption. This workaround sets a specific bit in the diagnostic
1319           register of the Cortex-A9 which disables the Store Buffer
1320           optimisation, preventing the defect from occurring. This has no
1321           visible impact on the overall performance or power consumption of the
1322           processor.
1323
1324 config ARM_ERRATA_751472
1325         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1326         depends on CPU_V7
1327         help
1328           This option enables the workaround for the 751472 Cortex-A9 (prior
1329           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1330           completion of a following broadcasted operation if the second
1331           operation is received by a CPU before the ICIALLUIS has completed,
1332           potentially leading to corrupted entries in the cache or TLB.
1333
1334 config PL310_ERRATA_753970
1335         bool "PL310 errata: cache sync operation may be faulty"
1336         depends on CACHE_PL310
1337         help
1338           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1339
1340           Under some condition the effect of cache sync operation on
1341           the store buffer still remains when the operation completes.
1342           This means that the store buffer is always asked to drain and
1343           this prevents it from merging any further writes. The workaround
1344           is to replace the normal offset of cache sync operation (0x730)
1345           by another offset targeting an unmapped PL310 register 0x740.
1346           This has the same effect as the cache sync operation: store buffer
1347           drain and waiting for all buffers empty.
1348
1349 config ARM_ERRATA_754322
1350         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1351         depends on CPU_V7
1352         help
1353           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1354           r3p*) erratum. A speculative memory access may cause a page table walk
1355           which starts prior to an ASID switch but completes afterwards. This
1356           can populate the micro-TLB with a stale entry which may be hit with
1357           the new ASID. This workaround places two dsb instructions in the mm
1358           switching code so that no page table walks can cross the ASID switch.
1359
1360 config ARM_ERRATA_754327
1361         bool "ARM errata: no automatic Store Buffer drain"
1362         depends on CPU_V7 && SMP
1363         help
1364           This option enables the workaround for the 754327 Cortex-A9 (prior to
1365           r2p0) erratum. The Store Buffer does not have any automatic draining
1366           mechanism and therefore a livelock may occur if an external agent
1367           continuously polls a memory location waiting to observe an update.
1368           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1369           written polling loops from denying visibility of updates to memory.
1370
1371 config ARM_ERRATA_364296
1372         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1373         depends on CPU_V6 && !SMP
1374         help
1375           This options enables the workaround for the 364296 ARM1136
1376           r0p2 erratum (possible cache data corruption with
1377           hit-under-miss enabled). It sets the undocumented bit 31 in
1378           the auxiliary control register and the FI bit in the control
1379           register, thus disabling hit-under-miss without putting the
1380           processor into full low interrupt latency mode. ARM11MPCore
1381           is not affected.
1382
1383 config ARM_ERRATA_764369
1384         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1385         depends on CPU_V7 && SMP
1386         help
1387           This option enables the workaround for erratum 764369
1388           affecting Cortex-A9 MPCore with two or more processors (all
1389           current revisions). Under certain timing circumstances, a data
1390           cache line maintenance operation by MVA targeting an Inner
1391           Shareable memory region may fail to proceed up to either the
1392           Point of Coherency or to the Point of Unification of the
1393           system. This workaround adds a DSB instruction before the
1394           relevant cache maintenance functions and sets a specific bit
1395           in the diagnostic control register of the SCU.
1396
1397 config PL310_ERRATA_769419
1398         bool "PL310 errata: no automatic Store Buffer drain"
1399         depends on CACHE_L2X0
1400         help
1401           On revisions of the PL310 prior to r3p2, the Store Buffer does
1402           not automatically drain. This can cause normal, non-cacheable
1403           writes to be retained when the memory system is idle, leading
1404           to suboptimal I/O performance for drivers using coherent DMA.
1405           This option adds a write barrier to the cpu_idle loop so that,
1406           on systems with an outer cache, the store buffer is drained
1407           explicitly.
1408
1409 config ARM_ERRATA_775420
1410        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1411        depends on CPU_V7
1412        help
1413          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1414          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1415          operation aborts with MMU exception, it might cause the processor
1416          to deadlock. This workaround puts DSB before executing ISB if
1417          an abort may occur on cache maintenance.
1418
1419 endmenu
1420
1421 source "arch/arm/common/Kconfig"
1422
1423 menu "Bus support"
1424
1425 config ARM_AMBA
1426         bool
1427
1428 config ISA
1429         bool
1430         help
1431           Find out whether you have ISA slots on your motherboard.  ISA is the
1432           name of a bus system, i.e. the way the CPU talks to the other stuff
1433           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1434           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1435           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1436
1437 # Select ISA DMA controller support
1438 config ISA_DMA
1439         bool
1440         select ISA_DMA_API
1441
1442 # Select ISA DMA interface
1443 config ISA_DMA_API
1444         bool
1445
1446 config PCI
1447         bool "PCI support" if MIGHT_HAVE_PCI
1448         help
1449           Find out whether you have a PCI motherboard. PCI is the name of a
1450           bus system, i.e. the way the CPU talks to the other stuff inside
1451           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1452           VESA. If you have PCI, say Y, otherwise N.
1453
1454 config PCI_DOMAINS
1455         bool
1456         depends on PCI
1457
1458 config PCI_NANOENGINE
1459         bool "BSE nanoEngine PCI support"
1460         depends on SA1100_NANOENGINE
1461         help
1462           Enable PCI on the BSE nanoEngine board.
1463
1464 config PCI_SYSCALL
1465         def_bool PCI
1466
1467 # Select the host bridge type
1468 config PCI_HOST_VIA82C505
1469         bool
1470         depends on PCI && ARCH_SHARK
1471         default y
1472
1473 config PCI_HOST_ITE8152
1474         bool
1475         depends on PCI && MACH_ARMCORE
1476         default y
1477         select DMABOUNCE
1478
1479 source "drivers/pci/Kconfig"
1480
1481 source "drivers/pcmcia/Kconfig"
1482
1483 endmenu
1484
1485 menu "Kernel Features"
1486
1487 config HAVE_SMP
1488         bool
1489         help
1490           This option should be selected by machines which have an SMP-
1491           capable CPU.
1492
1493           The only effect of this option is to make the SMP-related
1494           options available to the user for configuration.
1495
1496 config SMP
1497         bool "Symmetric Multi-Processing"
1498         depends on CPU_V6K || CPU_V7
1499         depends on GENERIC_CLOCKEVENTS
1500         depends on HAVE_SMP
1501         depends on MMU
1502         select USE_GENERIC_SMP_HELPERS
1503         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1504         help
1505           This enables support for systems with more than one CPU. If you have
1506           a system with only one CPU, like most personal computers, say N. If
1507           you have a system with more than one CPU, say Y.
1508
1509           If you say N here, the kernel will run on single and multiprocessor
1510           machines, but will use only one CPU of a multiprocessor machine. If
1511           you say Y here, the kernel will run on many, but not all, single
1512           processor machines. On a single processor machine, the kernel will
1513           run faster if you say N here.
1514
1515           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1516           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1517           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1518
1519           If you don't know what to do here, say N.
1520
1521 config SMP_ON_UP
1522         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1523         depends on EXPERIMENTAL
1524         depends on SMP && !XIP_KERNEL
1525         default y
1526         help
1527           SMP kernels contain instructions which fail on non-SMP processors.
1528           Enabling this option allows the kernel to modify itself to make
1529           these instructions safe.  Disabling it allows about 1K of space
1530           savings.
1531
1532           If you don't know what to do here, say Y.
1533
1534 config ARM_CPU_TOPOLOGY
1535         bool "Support cpu topology definition"
1536         depends on SMP && CPU_V7
1537         default y
1538         help
1539           Support ARM cpu topology definition. The MPIDR register defines
1540           affinity between processors which is then used to describe the cpu
1541           topology of an ARM System.
1542
1543 config SCHED_MC
1544         bool "Multi-core scheduler support"
1545         depends on ARM_CPU_TOPOLOGY
1546         help
1547           Multi-core scheduler support improves the CPU scheduler's decision
1548           making when dealing with multi-core CPU chips at a cost of slightly
1549           increased overhead in some places. If unsure say N here.
1550
1551 config SCHED_SMT
1552         bool "SMT scheduler support"
1553         depends on ARM_CPU_TOPOLOGY
1554         help
1555           Improves the CPU scheduler's decision making when dealing with
1556           MultiThreading at a cost of slightly increased overhead in some
1557           places. If unsure say N here.
1558
1559 config HAVE_ARM_SCU
1560         bool
1561         help
1562           This option enables support for the ARM system coherency unit
1563
1564 config ARM_ARCH_TIMER
1565         bool "Architected timer support"
1566         depends on CPU_V7
1567         help
1568           This option enables support for the ARM architected timer
1569
1570 config HAVE_ARM_TWD
1571         bool
1572         depends on SMP
1573         help
1574           This options enables support for the ARM timer and watchdog unit
1575
1576 choice
1577         prompt "Memory split"
1578         default VMSPLIT_3G
1579         help
1580           Select the desired split between kernel and user memory.
1581
1582           If you are not absolutely sure what you are doing, leave this
1583           option alone!
1584
1585         config VMSPLIT_3G
1586                 bool "3G/1G user/kernel split"
1587         config VMSPLIT_2G
1588                 bool "2G/2G user/kernel split"
1589         config VMSPLIT_1G
1590                 bool "1G/3G user/kernel split"
1591 endchoice
1592
1593 config PAGE_OFFSET
1594         hex
1595         default 0x40000000 if VMSPLIT_1G
1596         default 0x80000000 if VMSPLIT_2G
1597         default 0xC0000000
1598
1599 config NR_CPUS
1600         int "Maximum number of CPUs (2-32)"
1601         range 2 32
1602         depends on SMP
1603         default "4"
1604
1605 config HOTPLUG_CPU
1606         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1607         depends on SMP && HOTPLUG && EXPERIMENTAL
1608         help
1609           Say Y here to experiment with turning CPUs off and on.  CPUs
1610           can be controlled through /sys/devices/system/cpu.
1611
1612 config LOCAL_TIMERS
1613         bool "Use local timer interrupts"
1614         depends on SMP
1615         default y
1616         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1617         help
1618           Enable support for local timers on SMP platforms, rather then the
1619           legacy IPI broadcast method.  Local timers allows the system
1620           accounting to be spread across the timer interval, preventing a
1621           "thundering herd" at every timer tick.
1622
1623 config ARCH_NR_GPIO
1624         int
1625         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1626         default 355 if ARCH_U8500
1627         default 264 if MACH_H4700
1628         default 512 if SOC_OMAP5
1629         default 288 if ARCH_VT8500
1630         default 0
1631         help
1632           Maximum number of GPIOs in the system.
1633
1634           If unsure, leave the default value.
1635
1636 source kernel/Kconfig.preempt
1637
1638 config HZ
1639         int
1640         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1641                 ARCH_S5PV210 || ARCH_EXYNOS4
1642         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1643         default AT91_TIMER_HZ if ARCH_AT91
1644         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1645         default 100
1646
1647 config THUMB2_KERNEL
1648         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1649         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1650         select AEABI
1651         select ARM_ASM_UNIFIED
1652         select ARM_UNWIND
1653         help
1654           By enabling this option, the kernel will be compiled in
1655           Thumb-2 mode. A compiler/assembler that understand the unified
1656           ARM-Thumb syntax is needed.
1657
1658           If unsure, say N.
1659
1660 config THUMB2_AVOID_R_ARM_THM_JUMP11
1661         bool "Work around buggy Thumb-2 short branch relocations in gas"
1662         depends on THUMB2_KERNEL && MODULES
1663         default y
1664         help
1665           Various binutils versions can resolve Thumb-2 branches to
1666           locally-defined, preemptible global symbols as short-range "b.n"
1667           branch instructions.
1668
1669           This is a problem, because there's no guarantee the final
1670           destination of the symbol, or any candidate locations for a
1671           trampoline, are within range of the branch.  For this reason, the
1672           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1673           relocation in modules at all, and it makes little sense to add
1674           support.
1675
1676           The symptom is that the kernel fails with an "unsupported
1677           relocation" error when loading some modules.
1678
1679           Until fixed tools are available, passing
1680           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1681           code which hits this problem, at the cost of a bit of extra runtime
1682           stack usage in some cases.
1683
1684           The problem is described in more detail at:
1685               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1686
1687           Only Thumb-2 kernels are affected.
1688
1689           Unless you are sure your tools don't have this problem, say Y.
1690
1691 config ARM_ASM_UNIFIED
1692         bool
1693
1694 config AEABI
1695         bool "Use the ARM EABI to compile the kernel"
1696         help
1697           This option allows for the kernel to be compiled using the latest
1698           ARM ABI (aka EABI).  This is only useful if you are using a user
1699           space environment that is also compiled with EABI.
1700
1701           Since there are major incompatibilities between the legacy ABI and
1702           EABI, especially with regard to structure member alignment, this
1703           option also changes the kernel syscall calling convention to
1704           disambiguate both ABIs and allow for backward compatibility support
1705           (selected with CONFIG_OABI_COMPAT).
1706
1707           To use this you need GCC version 4.0.0 or later.
1708
1709 config OABI_COMPAT
1710         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1711         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1712         default y
1713         help
1714           This option preserves the old syscall interface along with the
1715           new (ARM EABI) one. It also provides a compatibility layer to
1716           intercept syscalls that have structure arguments which layout
1717           in memory differs between the legacy ABI and the new ARM EABI
1718           (only for non "thumb" binaries). This option adds a tiny
1719           overhead to all syscalls and produces a slightly larger kernel.
1720           If you know you'll be using only pure EABI user space then you
1721           can say N here. If this option is not selected and you attempt
1722           to execute a legacy ABI binary then the result will be
1723           UNPREDICTABLE (in fact it can be predicted that it won't work
1724           at all). If in doubt say Y.
1725
1726 config ARCH_HAS_HOLES_MEMORYMODEL
1727         bool
1728
1729 config ARCH_SPARSEMEM_ENABLE
1730         bool
1731
1732 config ARCH_SPARSEMEM_DEFAULT
1733         def_bool ARCH_SPARSEMEM_ENABLE
1734
1735 config ARCH_SELECT_MEMORY_MODEL
1736         def_bool ARCH_SPARSEMEM_ENABLE
1737
1738 config HAVE_ARCH_PFN_VALID
1739         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1740
1741 config HIGHMEM
1742         bool "High Memory Support"
1743         depends on MMU
1744         help
1745           The address space of ARM processors is only 4 Gigabytes large
1746           and it has to accommodate user address space, kernel address
1747           space as well as some memory mapped IO. That means that, if you
1748           have a large amount of physical memory and/or IO, not all of the
1749           memory can be "permanently mapped" by the kernel. The physical
1750           memory that is not permanently mapped is called "high memory".
1751
1752           Depending on the selected kernel/user memory split, minimum
1753           vmalloc space and actual amount of RAM, you may not need this
1754           option which should result in a slightly faster kernel.
1755
1756           If unsure, say n.
1757
1758 config HIGHPTE
1759         bool "Allocate 2nd-level pagetables from highmem"
1760         depends on HIGHMEM
1761
1762 config HW_PERF_EVENTS
1763         bool "Enable hardware performance counter support for perf events"
1764         depends on PERF_EVENTS
1765         default y
1766         help
1767           Enable hardware performance counter support for perf events. If
1768           disabled, perf events will use software events only.
1769
1770 source "mm/Kconfig"
1771
1772 config FORCE_MAX_ZONEORDER
1773         int "Maximum zone order" if ARCH_SHMOBILE
1774         range 11 64 if ARCH_SHMOBILE
1775         default "9" if SA1111
1776         default "11"
1777         help
1778           The kernel memory allocator divides physically contiguous memory
1779           blocks into "zones", where each zone is a power of two number of
1780           pages.  This option selects the largest power of two that the kernel
1781           keeps in the memory allocator.  If you need to allocate very large
1782           blocks of physically contiguous memory, then you may need to
1783           increase this value.
1784
1785           This config option is actually maximum order plus one. For example,
1786           a value of 11 means that the largest free memory block is 2^10 pages.
1787
1788 config ALIGNMENT_TRAP
1789         bool
1790         depends on CPU_CP15_MMU
1791         default y if !ARCH_EBSA110
1792         select HAVE_PROC_CPU if PROC_FS
1793         help
1794           ARM processors cannot fetch/store information which is not
1795           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1796           address divisible by 4. On 32-bit ARM processors, these non-aligned
1797           fetch/store instructions will be emulated in software if you say
1798           here, which has a severe performance impact. This is necessary for
1799           correct operation of some network protocols. With an IP-only
1800           configuration it is safe to say N, otherwise say Y.
1801
1802 config UACCESS_WITH_MEMCPY
1803         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1804         depends on MMU
1805         default y if CPU_FEROCEON
1806         help
1807           Implement faster copy_to_user and clear_user methods for CPU
1808           cores where a 8-word STM instruction give significantly higher
1809           memory write throughput than a sequence of individual 32bit stores.
1810
1811           A possible side effect is a slight increase in scheduling latency
1812           between threads sharing the same address space if they invoke
1813           such copy operations with large buffers.
1814
1815           However, if the CPU data cache is using a write-allocate mode,
1816           this option is unlikely to provide any performance gain.
1817
1818 config SECCOMP
1819         bool
1820         prompt "Enable seccomp to safely compute untrusted bytecode"
1821         ---help---
1822           This kernel feature is useful for number crunching applications
1823           that may need to compute untrusted bytecode during their
1824           execution. By using pipes or other transports made available to
1825           the process as file descriptors supporting the read/write
1826           syscalls, it's possible to isolate those applications in
1827           their own address space using seccomp. Once seccomp is
1828           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1829           and the task is only allowed to execute a few safe syscalls
1830           defined by each seccomp mode.
1831
1832 config CC_STACKPROTECTOR
1833         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1834         depends on EXPERIMENTAL
1835         help
1836           This option turns on the -fstack-protector GCC feature. This
1837           feature puts, at the beginning of functions, a canary value on
1838           the stack just before the return address, and validates
1839           the value just before actually returning.  Stack based buffer
1840           overflows (that need to overwrite this return address) now also
1841           overwrite the canary, which gets detected and the attack is then
1842           neutralized via a kernel panic.
1843           This feature requires gcc version 4.2 or above.
1844
1845 config XEN_DOM0
1846         def_bool y
1847         depends on XEN
1848
1849 config XEN
1850         bool "Xen guest support on ARM (EXPERIMENTAL)"
1851         depends on EXPERIMENTAL && ARM && OF
1852         help
1853           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1854
1855 endmenu
1856
1857 menu "Boot options"
1858
1859 config USE_OF
1860         bool "Flattened Device Tree support"
1861         select OF
1862         select OF_EARLY_FLATTREE
1863         select IRQ_DOMAIN
1864         help
1865           Include support for flattened device tree machine descriptions.
1866
1867 config ATAGS
1868         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1869         default y
1870         help
1871           This is the traditional way of passing data to the kernel at boot
1872           time. If you are solely relying on the flattened device tree (or
1873           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1874           to remove ATAGS support from your kernel binary.  If unsure,
1875           leave this to y.
1876
1877 config DEPRECATED_PARAM_STRUCT
1878         bool "Provide old way to pass kernel parameters"
1879         depends on ATAGS
1880         help
1881           This was deprecated in 2001 and announced to live on for 5 years.
1882           Some old boot loaders still use this way.
1883
1884 # Compressed boot loader in ROM.  Yes, we really want to ask about
1885 # TEXT and BSS so we preserve their values in the config files.
1886 config ZBOOT_ROM_TEXT
1887         hex "Compressed ROM boot loader base address"
1888         default "0"
1889         help
1890           The physical address at which the ROM-able zImage is to be
1891           placed in the target.  Platforms which normally make use of
1892           ROM-able zImage formats normally set this to a suitable
1893           value in their defconfig file.
1894
1895           If ZBOOT_ROM is not enabled, this has no effect.
1896
1897 config ZBOOT_ROM_BSS
1898         hex "Compressed ROM boot loader BSS address"
1899         default "0"
1900         help
1901           The base address of an area of read/write memory in the target
1902           for the ROM-able zImage which must be available while the
1903           decompressor is running. It must be large enough to hold the
1904           entire decompressed kernel plus an additional 128 KiB.
1905           Platforms which normally make use of ROM-able zImage formats
1906           normally set this to a suitable value in their defconfig file.
1907
1908           If ZBOOT_ROM is not enabled, this has no effect.
1909
1910 config ZBOOT_ROM
1911         bool "Compressed boot loader in ROM/flash"
1912         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1913         help
1914           Say Y here if you intend to execute your compressed kernel image
1915           (zImage) directly from ROM or flash.  If unsure, say N.
1916
1917 choice
1918         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1919         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1920         default ZBOOT_ROM_NONE
1921         help
1922           Include experimental SD/MMC loading code in the ROM-able zImage.
1923           With this enabled it is possible to write the ROM-able zImage
1924           kernel image to an MMC or SD card and boot the kernel straight
1925           from the reset vector. At reset the processor Mask ROM will load
1926           the first part of the ROM-able zImage which in turn loads the
1927           rest the kernel image to RAM.
1928
1929 config ZBOOT_ROM_NONE
1930         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1931         help
1932           Do not load image from SD or MMC
1933
1934 config ZBOOT_ROM_MMCIF
1935         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1936         help
1937           Load image from MMCIF hardware block.
1938
1939 config ZBOOT_ROM_SH_MOBILE_SDHI
1940         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1941         help
1942           Load image from SDHI hardware block
1943
1944 endchoice
1945
1946 config ARM_APPENDED_DTB
1947         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1948         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1949         help
1950           With this option, the boot code will look for a device tree binary
1951           (DTB) appended to zImage
1952           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1953
1954           This is meant as a backward compatibility convenience for those
1955           systems with a bootloader that can't be upgraded to accommodate
1956           the documented boot protocol using a device tree.
1957
1958           Beware that there is very little in terms of protection against
1959           this option being confused by leftover garbage in memory that might
1960           look like a DTB header after a reboot if no actual DTB is appended
1961           to zImage.  Do not leave this option active in a production kernel
1962           if you don't intend to always append a DTB.  Proper passing of the
1963           location into r2 of a bootloader provided DTB is always preferable
1964           to this option.
1965
1966 config ARM_ATAG_DTB_COMPAT
1967         bool "Supplement the appended DTB with traditional ATAG information"
1968         depends on ARM_APPENDED_DTB
1969         help
1970           Some old bootloaders can't be updated to a DTB capable one, yet
1971           they provide ATAGs with memory configuration, the ramdisk address,
1972           the kernel cmdline string, etc.  Such information is dynamically
1973           provided by the bootloader and can't always be stored in a static
1974           DTB.  To allow a device tree enabled kernel to be used with such
1975           bootloaders, this option allows zImage to extract the information
1976           from the ATAG list and store it at run time into the appended DTB.
1977
1978 choice
1979         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1980         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1981
1982 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1983         bool "Use bootloader kernel arguments if available"
1984         help
1985           Uses the command-line options passed by the boot loader instead of
1986           the device tree bootargs property. If the boot loader doesn't provide
1987           any, the device tree bootargs property will be used.
1988
1989 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1990         bool "Extend with bootloader kernel arguments"
1991         help
1992           The command-line arguments provided by the boot loader will be
1993           appended to the the device tree bootargs property.
1994
1995 endchoice
1996
1997 config CMDLINE
1998         string "Default kernel command string"
1999         default ""
2000         help
2001           On some architectures (EBSA110 and CATS), there is currently no way
2002           for the boot loader to pass arguments to the kernel. For these
2003           architectures, you should supply some command-line options at build
2004           time by entering them here. As a minimum, you should specify the
2005           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2006
2007 choice
2008         prompt "Kernel command line type" if CMDLINE != ""
2009         default CMDLINE_FROM_BOOTLOADER
2010         depends on ATAGS
2011
2012 config CMDLINE_FROM_BOOTLOADER
2013         bool "Use bootloader kernel arguments if available"
2014         help
2015           Uses the command-line options passed by the boot loader. If
2016           the boot loader doesn't provide any, the default kernel command
2017           string provided in CMDLINE will be used.
2018
2019 config CMDLINE_EXTEND
2020         bool "Extend bootloader kernel arguments"
2021         help
2022           The command-line arguments provided by the boot loader will be
2023           appended to the default kernel command string.
2024
2025 config CMDLINE_FORCE
2026         bool "Always use the default kernel command string"
2027         help
2028           Always use the default kernel command string, even if the boot
2029           loader passes other arguments to the kernel.
2030           This is useful if you cannot or don't want to change the
2031           command-line options your boot loader passes to the kernel.
2032 endchoice
2033
2034 config XIP_KERNEL
2035         bool "Kernel Execute-In-Place from ROM"
2036         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2037         help
2038           Execute-In-Place allows the kernel to run from non-volatile storage
2039           directly addressable by the CPU, such as NOR flash. This saves RAM
2040           space since the text section of the kernel is not loaded from flash
2041           to RAM.  Read-write sections, such as the data section and stack,
2042           are still copied to RAM.  The XIP kernel is not compressed since
2043           it has to run directly from flash, so it will take more space to
2044           store it.  The flash address used to link the kernel object files,
2045           and for storing it, is configuration dependent. Therefore, if you
2046           say Y here, you must know the proper physical address where to
2047           store the kernel image depending on your own flash memory usage.
2048
2049           Also note that the make target becomes "make xipImage" rather than
2050           "make zImage" or "make Image".  The final kernel binary to put in
2051           ROM memory will be arch/arm/boot/xipImage.
2052
2053           If unsure, say N.
2054
2055 config XIP_PHYS_ADDR
2056         hex "XIP Kernel Physical Location"
2057         depends on XIP_KERNEL
2058         default "0x00080000"
2059         help
2060           This is the physical address in your flash memory the kernel will
2061           be linked for and stored to.  This address is dependent on your
2062           own flash usage.
2063
2064 config KEXEC
2065         bool "Kexec system call (EXPERIMENTAL)"
2066         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2067         help
2068           kexec is a system call that implements the ability to shutdown your
2069           current kernel, and to start another kernel.  It is like a reboot
2070           but it is independent of the system firmware.   And like a reboot
2071           you can start any kernel with it, not just Linux.
2072
2073           It is an ongoing process to be certain the hardware in a machine
2074           is properly shutdown, so do not be surprised if this code does not
2075           initially work for you.  It may help to enable device hotplugging
2076           support.
2077
2078 config ATAGS_PROC
2079         bool "Export atags in procfs"
2080         depends on ATAGS && KEXEC
2081         default y
2082         help
2083           Should the atags used to boot the kernel be exported in an "atags"
2084           file in procfs. Useful with kexec.
2085
2086 config CRASH_DUMP
2087         bool "Build kdump crash kernel (EXPERIMENTAL)"
2088         depends on EXPERIMENTAL
2089         help
2090           Generate crash dump after being started by kexec. This should
2091           be normally only set in special crash dump kernels which are
2092           loaded in the main kernel with kexec-tools into a specially
2093           reserved region and then later executed after a crash by
2094           kdump/kexec. The crash dump kernel must be compiled to a
2095           memory address not used by the main kernel
2096
2097           For more details see Documentation/kdump/kdump.txt
2098
2099 config AUTO_ZRELADDR
2100         bool "Auto calculation of the decompressed kernel image address"
2101         depends on !ZBOOT_ROM && !ARCH_U300
2102         help
2103           ZRELADDR is the physical address where the decompressed kernel
2104           image will be placed. If AUTO_ZRELADDR is selected, the address
2105           will be determined at run-time by masking the current IP with
2106           0xf8000000. This assumes the zImage being placed in the first 128MB
2107           from start of memory.
2108
2109 endmenu
2110
2111 menu "CPU Power Management"
2112
2113 if ARCH_HAS_CPUFREQ
2114
2115 source "drivers/cpufreq/Kconfig"
2116
2117 config CPU_FREQ_IMX
2118         tristate "CPUfreq driver for i.MX CPUs"
2119         depends on ARCH_MXC && CPU_FREQ
2120         select CPU_FREQ_TABLE
2121         help
2122           This enables the CPUfreq driver for i.MX CPUs.
2123
2124 config CPU_FREQ_SA1100
2125         bool
2126
2127 config CPU_FREQ_SA1110
2128         bool
2129
2130 config CPU_FREQ_INTEGRATOR
2131         tristate "CPUfreq driver for ARM Integrator CPUs"
2132         depends on ARCH_INTEGRATOR && CPU_FREQ
2133         default y
2134         help
2135           This enables the CPUfreq driver for ARM Integrator CPUs.
2136
2137           For details, take a look at <file:Documentation/cpu-freq>.
2138
2139           If in doubt, say Y.
2140
2141 config CPU_FREQ_PXA
2142         bool
2143         depends on CPU_FREQ && ARCH_PXA && PXA25x
2144         default y
2145         select CPU_FREQ_TABLE
2146         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2147
2148 config CPU_FREQ_S3C
2149         bool
2150         help
2151           Internal configuration node for common cpufreq on Samsung SoC
2152
2153 config CPU_FREQ_S3C24XX
2154         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2155         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2156         select CPU_FREQ_S3C
2157         help
2158           This enables the CPUfreq driver for the Samsung S3C24XX family
2159           of CPUs.
2160
2161           For details, take a look at <file:Documentation/cpu-freq>.
2162
2163           If in doubt, say N.
2164
2165 config CPU_FREQ_S3C24XX_PLL
2166         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2167         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2168         help
2169           Compile in support for changing the PLL frequency from the
2170           S3C24XX series CPUfreq driver. The PLL takes time to settle
2171           after a frequency change, so by default it is not enabled.
2172
2173           This also means that the PLL tables for the selected CPU(s) will
2174           be built which may increase the size of the kernel image.
2175
2176 config CPU_FREQ_S3C24XX_DEBUG
2177         bool "Debug CPUfreq Samsung driver core"
2178         depends on CPU_FREQ_S3C24XX
2179         help
2180           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2181
2182 config CPU_FREQ_S3C24XX_IODEBUG
2183         bool "Debug CPUfreq Samsung driver IO timing"
2184         depends on CPU_FREQ_S3C24XX
2185         help
2186           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2187
2188 config CPU_FREQ_S3C24XX_DEBUGFS
2189         bool "Export debugfs for CPUFreq"
2190         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2191         help
2192           Export status information via debugfs.
2193
2194 endif
2195
2196 source "drivers/cpuidle/Kconfig"
2197
2198 endmenu
2199
2200 menu "Floating point emulation"
2201
2202 comment "At least one emulation must be selected"
2203
2204 config FPE_NWFPE
2205         bool "NWFPE math emulation"
2206         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2207         ---help---
2208           Say Y to include the NWFPE floating point emulator in the kernel.
2209           This is necessary to run most binaries. Linux does not currently
2210           support floating point hardware so you need to say Y here even if
2211           your machine has an FPA or floating point co-processor podule.
2212
2213           You may say N here if you are going to load the Acorn FPEmulator
2214           early in the bootup.
2215
2216 config FPE_NWFPE_XP
2217         bool "Support extended precision"
2218         depends on FPE_NWFPE
2219         help
2220           Say Y to include 80-bit support in the kernel floating-point
2221           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2222           Note that gcc does not generate 80-bit operations by default,
2223           so in most cases this option only enlarges the size of the
2224           floating point emulator without any good reason.
2225
2226           You almost surely want to say N here.
2227
2228 config FPE_FASTFPE
2229         bool "FastFPE math emulation (EXPERIMENTAL)"
2230         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2231         ---help---
2232           Say Y here to include the FAST floating point emulator in the kernel.
2233           This is an experimental much faster emulator which now also has full
2234           precision for the mantissa.  It does not support any exceptions.
2235           It is very simple, and approximately 3-6 times faster than NWFPE.
2236
2237           It should be sufficient for most programs.  It may be not suitable
2238           for scientific calculations, but you have to check this for yourself.
2239           If you do not feel you need a faster FP emulation you should better
2240           choose NWFPE.
2241
2242 config VFP
2243         bool "VFP-format floating point maths"
2244         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2245         help
2246           Say Y to include VFP support code in the kernel. This is needed
2247           if your hardware includes a VFP unit.
2248
2249           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2250           release notes and additional status information.
2251
2252           Say N if your target does not have VFP hardware.
2253
2254 config VFPv3
2255         bool
2256         depends on VFP
2257         default y if CPU_V7
2258
2259 config NEON
2260         bool "Advanced SIMD (NEON) Extension support"
2261         depends on VFPv3 && CPU_V7
2262         help
2263           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2264           Extension.
2265
2266 endmenu
2267
2268 menu "Userspace binary formats"
2269
2270 source "fs/Kconfig.binfmt"
2271
2272 config ARTHUR
2273         tristate "RISC OS personality"
2274         depends on !AEABI
2275         help
2276           Say Y here to include the kernel code necessary if you want to run
2277           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2278           experimental; if this sounds frightening, say N and sleep in peace.
2279           You can also say M here to compile this support as a module (which
2280           will be called arthur).
2281
2282 endmenu
2283
2284 menu "Power management options"
2285
2286 source "kernel/power/Kconfig"
2287
2288 config ARCH_SUSPEND_POSSIBLE
2289         depends on !ARCH_S5PC100
2290         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2291                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2292         def_bool y
2293
2294 config ARM_CPU_SUSPEND
2295         def_bool PM_SLEEP
2296
2297 endmenu
2298
2299 source "net/Kconfig"
2300
2301 source "drivers/Kconfig"
2302
2303 source "fs/Kconfig"
2304
2305 source "arch/arm/Kconfig.debug"
2306
2307 source "security/Kconfig"
2308
2309 source "crypto/Kconfig"
2310
2311 source "lib/Kconfig"