95f5d14557f3f54052447e7b199bf8254926b4fa
[sfrench/cifs-2.6.git] / drivers / irqchip / Kconfig
1 # SPDX-License-Identifier: GPL-2.0-only
2 menu "IRQ chip support"
3
4 config IRQCHIP
5         def_bool y
6         depends on OF_IRQ
7
8 config ARM_GIC
9         bool
10         select IRQ_DOMAIN_HIERARCHY
11         select GENERIC_IRQ_EFFECTIVE_AFF_MASK
12
13 config ARM_GIC_PM
14         bool
15         depends on PM
16         select ARM_GIC
17
18 config ARM_GIC_MAX_NR
19         int
20         depends on ARM_GIC
21         default 2 if ARCH_REALVIEW
22         default 1
23
24 config ARM_GIC_V2M
25         bool
26         depends on PCI
27         select ARM_GIC
28         select PCI_MSI
29
30 config GIC_NON_BANKED
31         bool
32
33 config ARM_GIC_V3
34         bool
35         select IRQ_DOMAIN_HIERARCHY
36         select PARTITION_PERCPU
37         select GENERIC_IRQ_EFFECTIVE_AFF_MASK
38
39 config ARM_GIC_V3_ITS
40         bool
41         select GENERIC_MSI_IRQ_DOMAIN
42         default ARM_GIC_V3
43
44 config ARM_GIC_V3_ITS_PCI
45         bool
46         depends on ARM_GIC_V3_ITS
47         depends on PCI
48         depends on PCI_MSI
49         default ARM_GIC_V3_ITS
50
51 config ARM_GIC_V3_ITS_FSL_MC
52         bool
53         depends on ARM_GIC_V3_ITS
54         depends on FSL_MC_BUS
55         default ARM_GIC_V3_ITS
56
57 config ARM_NVIC
58         bool
59         select IRQ_DOMAIN_HIERARCHY
60         select GENERIC_IRQ_CHIP
61
62 config ARM_VIC
63         bool
64         select IRQ_DOMAIN
65
66 config ARM_VIC_NR
67         int
68         default 4 if ARCH_S5PV210
69         default 2
70         depends on ARM_VIC
71         help
72           The maximum number of VICs available in the system, for
73           power management.
74
75 config ARMADA_370_XP_IRQ
76         bool
77         select GENERIC_IRQ_CHIP
78         select PCI_MSI if PCI
79         select GENERIC_IRQ_EFFECTIVE_AFF_MASK
80
81 config ALPINE_MSI
82         bool
83         depends on PCI
84         select PCI_MSI
85         select GENERIC_IRQ_CHIP
86
87 config AL_FIC
88         bool "Amazon's Annapurna Labs Fabric Interrupt Controller"
89         depends on OF || COMPILE_TEST
90         select GENERIC_IRQ_CHIP
91         select IRQ_DOMAIN
92         help
93           Support Amazon's Annapurna Labs Fabric Interrupt Controller.
94
95 config ATMEL_AIC_IRQ
96         bool
97         select GENERIC_IRQ_CHIP
98         select IRQ_DOMAIN
99         select SPARSE_IRQ
100
101 config ATMEL_AIC5_IRQ
102         bool
103         select GENERIC_IRQ_CHIP
104         select IRQ_DOMAIN
105         select SPARSE_IRQ
106
107 config I8259
108         bool
109         select IRQ_DOMAIN
110
111 config BCM6345_L1_IRQ
112         bool
113         select GENERIC_IRQ_CHIP
114         select IRQ_DOMAIN
115         select GENERIC_IRQ_EFFECTIVE_AFF_MASK
116
117 config BCM7038_L1_IRQ
118         tristate "Broadcom STB 7038-style L1/L2 interrupt controller driver"
119         depends on ARCH_BRCMSTB || BMIPS_GENERIC
120         default ARCH_BRCMSTB || BMIPS_GENERIC
121         select GENERIC_IRQ_CHIP
122         select IRQ_DOMAIN
123         select GENERIC_IRQ_EFFECTIVE_AFF_MASK
124
125 config BCM7120_L2_IRQ
126         tristate "Broadcom STB 7120-style L2 interrupt controller driver"
127         depends on ARCH_BRCMSTB || BMIPS_GENERIC
128         default ARCH_BRCMSTB || BMIPS_GENERIC
129         select GENERIC_IRQ_CHIP
130         select IRQ_DOMAIN
131
132 config BRCMSTB_L2_IRQ
133         tristate "Broadcom STB generic L2 interrupt controller driver"
134         depends on ARCH_BCM2835 || ARCH_BRCMSTB || BMIPS_GENERIC
135         default ARCH_BCM2835 || ARCH_BRCMSTB || BMIPS_GENERIC
136         select GENERIC_IRQ_CHIP
137         select IRQ_DOMAIN
138
139 config DAVINCI_AINTC
140         bool
141         select GENERIC_IRQ_CHIP
142         select IRQ_DOMAIN
143
144 config DAVINCI_CP_INTC
145         bool
146         select GENERIC_IRQ_CHIP
147         select IRQ_DOMAIN
148
149 config DW_APB_ICTL
150         bool
151         select GENERIC_IRQ_CHIP
152         select IRQ_DOMAIN_HIERARCHY
153
154 config FARADAY_FTINTC010
155         bool
156         select IRQ_DOMAIN
157         select SPARSE_IRQ
158
159 config HISILICON_IRQ_MBIGEN
160         bool
161         select ARM_GIC_V3
162         select ARM_GIC_V3_ITS
163
164 config IMGPDC_IRQ
165         bool
166         select GENERIC_IRQ_CHIP
167         select IRQ_DOMAIN
168
169 config IXP4XX_IRQ
170         bool
171         select IRQ_DOMAIN
172         select SPARSE_IRQ
173
174 config MADERA_IRQ
175         tristate
176
177 config IRQ_MIPS_CPU
178         bool
179         select GENERIC_IRQ_CHIP
180         select GENERIC_IRQ_IPI if SYS_SUPPORTS_MULTITHREADING
181         select IRQ_DOMAIN
182         select GENERIC_IRQ_EFFECTIVE_AFF_MASK
183
184 config CLPS711X_IRQCHIP
185         bool
186         depends on ARCH_CLPS711X
187         select IRQ_DOMAIN
188         select SPARSE_IRQ
189         default y
190
191 config OMPIC
192         bool
193
194 config OR1K_PIC
195         bool
196         select IRQ_DOMAIN
197
198 config OMAP_IRQCHIP
199         bool
200         select GENERIC_IRQ_CHIP
201         select IRQ_DOMAIN
202
203 config ORION_IRQCHIP
204         bool
205         select IRQ_DOMAIN
206
207 config PIC32_EVIC
208         bool
209         select GENERIC_IRQ_CHIP
210         select IRQ_DOMAIN
211
212 config JCORE_AIC
213         bool "J-Core integrated AIC" if COMPILE_TEST
214         depends on OF
215         select IRQ_DOMAIN
216         help
217           Support for the J-Core integrated AIC.
218
219 config RDA_INTC
220         bool
221         select IRQ_DOMAIN
222
223 config RENESAS_INTC_IRQPIN
224         bool "Renesas INTC External IRQ Pin Support" if COMPILE_TEST
225         select IRQ_DOMAIN
226         help
227           Enable support for the Renesas Interrupt Controller for external
228           interrupt pins, as found on SH/R-Mobile and R-Car Gen1 SoCs.
229
230 config RENESAS_IRQC
231         bool "Renesas R-Mobile APE6, R-Car Gen{2,3} and RZ/G{1,2} IRQC support" if COMPILE_TEST
232         select GENERIC_IRQ_CHIP
233         select IRQ_DOMAIN
234         help
235           Enable support for the Renesas Interrupt Controller for external
236           devices, as found on R-Mobile APE6, R-Car Gen{2,3} and RZ/G{1,2} SoCs.
237
238 config RENESAS_RZA1_IRQC
239         bool "Renesas RZ/A1 IRQC support" if COMPILE_TEST
240         select IRQ_DOMAIN_HIERARCHY
241         help
242           Enable support for the Renesas RZ/A1 Interrupt Controller, to use up
243           to 8 external interrupts with configurable sense select.
244
245 config SL28CPLD_INTC
246         bool "Kontron sl28cpld IRQ controller"
247         depends on MFD_SL28CPLD=y || COMPILE_TEST
248         select REGMAP_IRQ
249         help
250           Interrupt controller driver for the board management controller
251           found on the Kontron sl28 CPLD.
252
253 config ST_IRQCHIP
254         bool
255         select REGMAP
256         select MFD_SYSCON
257         help
258           Enables SysCfg Controlled IRQs on STi based platforms.
259
260 config TB10X_IRQC
261         bool
262         select IRQ_DOMAIN
263         select GENERIC_IRQ_CHIP
264
265 config TS4800_IRQ
266         tristate "TS-4800 IRQ controller"
267         select IRQ_DOMAIN
268         depends on HAS_IOMEM
269         depends on SOC_IMX51 || COMPILE_TEST
270         help
271           Support for the TS-4800 FPGA IRQ controller
272
273 config VERSATILE_FPGA_IRQ
274         bool
275         select IRQ_DOMAIN
276
277 config VERSATILE_FPGA_IRQ_NR
278        int
279        default 4
280        depends on VERSATILE_FPGA_IRQ
281
282 config XTENSA_MX
283         bool
284         select IRQ_DOMAIN
285         select GENERIC_IRQ_EFFECTIVE_AFF_MASK
286
287 config XILINX_INTC
288         bool "Xilinx Interrupt Controller IP"
289         depends on MICROBLAZE || ARCH_ZYNQ || ARCH_ZYNQMP
290         select IRQ_DOMAIN
291         help
292           Support for the Xilinx Interrupt Controller IP core.
293           This is used as a primary controller with MicroBlaze and can also
294           be used as a secondary chained controller on other platforms.
295
296 config IRQ_CROSSBAR
297         bool
298         help
299           Support for a CROSSBAR ip that precedes the main interrupt controller.
300           The primary irqchip invokes the crossbar's callback which inturn allocates
301           a free irq and configures the IP. Thus the peripheral interrupts are
302           routed to one of the free irqchip interrupt lines.
303
304 config KEYSTONE_IRQ
305         tristate "Keystone 2 IRQ controller IP"
306         depends on ARCH_KEYSTONE
307         help
308                 Support for Texas Instruments Keystone 2 IRQ controller IP which
309                 is part of the Keystone 2 IPC mechanism
310
311 config MIPS_GIC
312         bool
313         select GENERIC_IRQ_IPI
314         select MIPS_CM
315
316 config INGENIC_IRQ
317         bool
318         depends on MACH_INGENIC
319         default y
320
321 config INGENIC_TCU_IRQ
322         bool "Ingenic JZ47xx TCU interrupt controller"
323         default MACH_INGENIC
324         depends on MIPS || COMPILE_TEST
325         select MFD_SYSCON
326         select GENERIC_IRQ_CHIP
327         help
328           Support for interrupts in the Timer/Counter Unit (TCU) of the Ingenic
329           JZ47xx SoCs.
330
331           If unsure, say N.
332
333 config IMX_GPCV2
334         bool
335         select IRQ_DOMAIN
336         help
337           Enables the wakeup IRQs for IMX platforms with GPCv2 block
338
339 config IRQ_MXS
340         def_bool y if MACH_ASM9260 || ARCH_MXS
341         select IRQ_DOMAIN
342         select STMP_DEVICE
343
344 config MSCC_OCELOT_IRQ
345         bool
346         select IRQ_DOMAIN
347         select GENERIC_IRQ_CHIP
348
349 config MVEBU_GICP
350         bool
351
352 config MVEBU_ICU
353         bool
354
355 config MVEBU_ODMI
356         bool
357         select GENERIC_MSI_IRQ_DOMAIN
358
359 config MVEBU_PIC
360         bool
361
362 config MVEBU_SEI
363         bool
364
365 config LS_EXTIRQ
366         def_bool y if SOC_LS1021A || ARCH_LAYERSCAPE
367         select MFD_SYSCON
368
369 config LS_SCFG_MSI
370         def_bool y if SOC_LS1021A || ARCH_LAYERSCAPE
371         depends on PCI && PCI_MSI
372
373 config PARTITION_PERCPU
374         bool
375
376 config STM32_EXTI
377         bool
378         select IRQ_DOMAIN
379         select GENERIC_IRQ_CHIP
380
381 config QCOM_IRQ_COMBINER
382         bool "QCOM IRQ combiner support"
383         depends on ARCH_QCOM && ACPI
384         select IRQ_DOMAIN_HIERARCHY
385         help
386           Say yes here to add support for the IRQ combiner devices embedded
387           in Qualcomm Technologies chips.
388
389 config IRQ_UNIPHIER_AIDET
390         bool "UniPhier AIDET support" if COMPILE_TEST
391         depends on ARCH_UNIPHIER || COMPILE_TEST
392         default ARCH_UNIPHIER
393         select IRQ_DOMAIN_HIERARCHY
394         help
395           Support for the UniPhier AIDET (ARM Interrupt Detector).
396
397 config MESON_IRQ_GPIO
398        tristate "Meson GPIO Interrupt Multiplexer"
399        depends on ARCH_MESON || COMPILE_TEST
400        default ARCH_MESON
401        select IRQ_DOMAIN_HIERARCHY
402        help
403          Support Meson SoC Family GPIO Interrupt Multiplexer
404
405 config GOLDFISH_PIC
406        bool "Goldfish programmable interrupt controller"
407        depends on MIPS && (GOLDFISH || COMPILE_TEST)
408        select GENERIC_IRQ_CHIP
409        select IRQ_DOMAIN
410        help
411          Say yes here to enable Goldfish interrupt controller driver used
412          for Goldfish based virtual platforms.
413
414 config QCOM_PDC
415         tristate "QCOM PDC"
416         depends on ARCH_QCOM
417         select IRQ_DOMAIN_HIERARCHY
418         help
419           Power Domain Controller driver to manage and configure wakeup
420           IRQs for Qualcomm Technologies Inc (QTI) mobile chips.
421
422 config CSKY_MPINTC
423         bool
424         depends on CSKY
425         help
426           Say yes here to enable C-SKY SMP interrupt controller driver used
427           for C-SKY SMP system.
428           In fact it's not mmio map in hardware and it uses ld/st to visit the
429           controller's register inside CPU.
430
431 config CSKY_APB_INTC
432         bool "C-SKY APB Interrupt Controller"
433         depends on CSKY
434         help
435           Say yes here to enable C-SKY APB interrupt controller driver used
436           by C-SKY single core SOC system. It uses mmio map apb-bus to visit
437           the controller's register.
438
439 config IMX_IRQSTEER
440         bool "i.MX IRQSTEER support"
441         depends on ARCH_MXC || COMPILE_TEST
442         default ARCH_MXC
443         select IRQ_DOMAIN
444         help
445           Support for the i.MX IRQSTEER interrupt multiplexer/remapper.
446
447 config IMX_INTMUX
448         bool "i.MX INTMUX support" if COMPILE_TEST
449         default y if ARCH_MXC
450         select IRQ_DOMAIN
451         help
452           Support for the i.MX INTMUX interrupt multiplexer.
453
454 config LS1X_IRQ
455         bool "Loongson-1 Interrupt Controller"
456         depends on MACH_LOONGSON32
457         default y
458         select IRQ_DOMAIN
459         select GENERIC_IRQ_CHIP
460         help
461           Support for the Loongson-1 platform Interrupt Controller.
462
463 config TI_SCI_INTR_IRQCHIP
464         bool
465         depends on TI_SCI_PROTOCOL
466         select IRQ_DOMAIN_HIERARCHY
467         help
468           This enables the irqchip driver support for K3 Interrupt router
469           over TI System Control Interface available on some new TI's SoCs.
470           If you wish to use interrupt router irq resources managed by the
471           TI System Controller, say Y here. Otherwise, say N.
472
473 config TI_SCI_INTA_IRQCHIP
474         bool
475         depends on TI_SCI_PROTOCOL
476         select IRQ_DOMAIN_HIERARCHY
477         select TI_SCI_INTA_MSI_DOMAIN
478         help
479           This enables the irqchip driver support for K3 Interrupt aggregator
480           over TI System Control Interface available on some new TI's SoCs.
481           If you wish to use interrupt aggregator irq resources managed by the
482           TI System Controller, say Y here. Otherwise, say N.
483
484 config TI_PRUSS_INTC
485         tristate
486         depends on TI_PRUSS
487         default TI_PRUSS
488         select IRQ_DOMAIN
489         help
490           This enables support for the PRU-ICSS Local Interrupt Controller
491           present within a PRU-ICSS subsystem present on various TI SoCs.
492           The PRUSS INTC enables various interrupts to be routed to multiple
493           different processors within the SoC.
494
495 config RISCV_INTC
496         bool "RISC-V Local Interrupt Controller"
497         depends on RISCV
498         default y
499         help
500            This enables support for the per-HART local interrupt controller
501            found in standard RISC-V systems.  The per-HART local interrupt
502            controller handles timer interrupts, software interrupts, and
503            hardware interrupts. Without a per-HART local interrupt controller,
504            a RISC-V system will be unable to handle any interrupts.
505
506            If you don't know what to do here, say Y.
507
508 config SIFIVE_PLIC
509         bool "SiFive Platform-Level Interrupt Controller"
510         depends on RISCV
511         select IRQ_DOMAIN_HIERARCHY
512         help
513            This enables support for the PLIC chip found in SiFive (and
514            potentially other) RISC-V systems.  The PLIC controls devices
515            interrupts and connects them to each core's local interrupt
516            controller.  Aside from timer and software interrupts, all other
517            interrupt sources are subordinate to the PLIC.
518
519            If you don't know what to do here, say Y.
520
521 config EXYNOS_IRQ_COMBINER
522         bool "Samsung Exynos IRQ combiner support" if COMPILE_TEST
523         depends on (ARCH_EXYNOS && ARM) || COMPILE_TEST
524         help
525           Say yes here to add support for the IRQ combiner devices embedded
526           in Samsung Exynos chips.
527
528 config LOONGSON_LIOINTC
529         bool "Loongson Local I/O Interrupt Controller"
530         depends on MACH_LOONGSON64
531         default y
532         select IRQ_DOMAIN
533         select GENERIC_IRQ_CHIP
534         help
535           Support for the Loongson Local I/O Interrupt Controller.
536
537 config LOONGSON_HTPIC
538         bool "Loongson3 HyperTransport PIC Controller"
539         depends on MACH_LOONGSON64
540         default y
541         select IRQ_DOMAIN
542         select GENERIC_IRQ_CHIP
543         help
544           Support for the Loongson-3 HyperTransport PIC Controller.
545
546 config LOONGSON_HTVEC
547         bool "Loongson3 HyperTransport Interrupt Vector Controller"
548         depends on MACH_LOONGSON64
549         default MACH_LOONGSON64
550         select IRQ_DOMAIN_HIERARCHY
551         help
552           Support for the Loongson3 HyperTransport Interrupt Vector Controller.
553
554 config LOONGSON_PCH_PIC
555         bool "Loongson PCH PIC Controller"
556         depends on MACH_LOONGSON64 || COMPILE_TEST
557         default MACH_LOONGSON64
558         select IRQ_DOMAIN_HIERARCHY
559         select IRQ_FASTEOI_HIERARCHY_HANDLERS
560         help
561           Support for the Loongson PCH PIC Controller.
562
563 config LOONGSON_PCH_MSI
564         bool "Loongson PCH MSI Controller"
565         depends on MACH_LOONGSON64 || COMPILE_TEST
566         depends on PCI
567         default MACH_LOONGSON64
568         select IRQ_DOMAIN_HIERARCHY
569         select PCI_MSI
570         help
571           Support for the Loongson PCH MSI Controller.
572
573 config MST_IRQ
574         bool "MStar Interrupt Controller"
575         depends on ARCH_MEDIATEK || ARCH_MSTARV7 || COMPILE_TEST
576         default ARCH_MEDIATEK
577         select IRQ_DOMAIN
578         select IRQ_DOMAIN_HIERARCHY
579         help
580           Support MStar Interrupt Controller.
581
582 config WPCM450_AIC
583         bool "Nuvoton WPCM450 Advanced Interrupt Controller"
584         depends on ARCH_WPCM450
585         help
586           Support for the interrupt controller in the Nuvoton WPCM450 BMC SoC.
587
588 config IRQ_IDT3243X
589         bool
590         select GENERIC_IRQ_CHIP
591         select IRQ_DOMAIN
592
593 config APPLE_AIC
594         bool "Apple Interrupt Controller (AIC)"
595         depends on ARM64
596         depends on ARCH_APPLE || COMPILE_TEST
597         help
598           Support for the Apple Interrupt Controller found on Apple Silicon SoCs,
599           such as the M1.
600
601 config MCHP_EIC
602         bool "Microchip External Interrupt Controller"
603         depends on ARCH_AT91 || COMPILE_TEST
604         select IRQ_DOMAIN
605         select IRQ_DOMAIN_HIERARCHY
606         help
607           Support for Microchip External Interrupt Controller.
608
609 endmenu