Merge tag 'xfs-5.17-merge-6' of git://git.kernel.org/pub/scm/fs/xfs/xfs-linux
[sfrench/cifs-2.6.git] / drivers / gpu / drm / msm / msm_drv.c
1 // SPDX-License-Identifier: GPL-2.0-only
2 /*
3  * Copyright (c) 2016-2018, 2020-2021 The Linux Foundation. All rights reserved.
4  * Copyright (C) 2013 Red Hat
5  * Author: Rob Clark <robdclark@gmail.com>
6  */
7
8 #include <linux/dma-mapping.h>
9 #include <linux/kthread.h>
10 #include <linux/sched/mm.h>
11 #include <linux/uaccess.h>
12 #include <uapi/linux/sched/types.h>
13
14 #include <drm/drm_drv.h>
15 #include <drm/drm_file.h>
16 #include <drm/drm_ioctl.h>
17 #include <drm/drm_prime.h>
18 #include <drm/drm_of.h>
19 #include <drm/drm_vblank.h>
20
21 #include "disp/msm_disp_snapshot.h"
22 #include "msm_drv.h"
23 #include "msm_debugfs.h"
24 #include "msm_fence.h"
25 #include "msm_gem.h"
26 #include "msm_gpu.h"
27 #include "msm_kms.h"
28 #include "adreno/adreno_gpu.h"
29
30 /*
31  * MSM driver version:
32  * - 1.0.0 - initial interface
33  * - 1.1.0 - adds madvise, and support for submits with > 4 cmd buffers
34  * - 1.2.0 - adds explicit fence support for submit ioctl
35  * - 1.3.0 - adds GMEM_BASE + NR_RINGS params, SUBMITQUEUE_NEW +
36  *           SUBMITQUEUE_CLOSE ioctls, and MSM_INFO_IOVA flag for
37  *           MSM_GEM_INFO ioctl.
38  * - 1.4.0 - softpin, MSM_RELOC_BO_DUMP, and GEM_INFO support to set/get
39  *           GEM object's debug name
40  * - 1.5.0 - Add SUBMITQUERY_QUERY ioctl
41  * - 1.6.0 - Syncobj support
42  * - 1.7.0 - Add MSM_PARAM_SUSPENDS to access suspend count
43  * - 1.8.0 - Add MSM_BO_CACHED_COHERENT for supported GPUs (a6xx)
44  */
45 #define MSM_VERSION_MAJOR       1
46 #define MSM_VERSION_MINOR       8
47 #define MSM_VERSION_PATCHLEVEL  0
48
49 static const struct drm_mode_config_funcs mode_config_funcs = {
50         .fb_create = msm_framebuffer_create,
51         .output_poll_changed = drm_fb_helper_output_poll_changed,
52         .atomic_check = drm_atomic_helper_check,
53         .atomic_commit = drm_atomic_helper_commit,
54 };
55
56 static const struct drm_mode_config_helper_funcs mode_config_helper_funcs = {
57         .atomic_commit_tail = msm_atomic_commit_tail,
58 };
59
60 #ifdef CONFIG_DRM_MSM_REGISTER_LOGGING
61 static bool reglog;
62 MODULE_PARM_DESC(reglog, "Enable register read/write logging");
63 module_param(reglog, bool, 0600);
64 #else
65 #define reglog 0
66 #endif
67
68 #ifdef CONFIG_DRM_FBDEV_EMULATION
69 static bool fbdev = true;
70 MODULE_PARM_DESC(fbdev, "Enable fbdev compat layer");
71 module_param(fbdev, bool, 0600);
72 #endif
73
74 static char *vram = "16m";
75 MODULE_PARM_DESC(vram, "Configure VRAM size (for devices without IOMMU/GPUMMU)");
76 module_param(vram, charp, 0);
77
78 bool dumpstate;
79 MODULE_PARM_DESC(dumpstate, "Dump KMS state on errors");
80 module_param(dumpstate, bool, 0600);
81
82 static bool modeset = true;
83 MODULE_PARM_DESC(modeset, "Use kernel modesetting [KMS] (1=on (default), 0=disable)");
84 module_param(modeset, bool, 0600);
85
86 /*
87  * Util/helpers:
88  */
89
90 struct clk *msm_clk_bulk_get_clock(struct clk_bulk_data *bulk, int count,
91                 const char *name)
92 {
93         int i;
94         char n[32];
95
96         snprintf(n, sizeof(n), "%s_clk", name);
97
98         for (i = 0; bulk && i < count; i++) {
99                 if (!strcmp(bulk[i].id, name) || !strcmp(bulk[i].id, n))
100                         return bulk[i].clk;
101         }
102
103
104         return NULL;
105 }
106
107 struct clk *msm_clk_get(struct platform_device *pdev, const char *name)
108 {
109         struct clk *clk;
110         char name2[32];
111
112         clk = devm_clk_get(&pdev->dev, name);
113         if (!IS_ERR(clk) || PTR_ERR(clk) == -EPROBE_DEFER)
114                 return clk;
115
116         snprintf(name2, sizeof(name2), "%s_clk", name);
117
118         clk = devm_clk_get(&pdev->dev, name2);
119         if (!IS_ERR(clk))
120                 dev_warn(&pdev->dev, "Using legacy clk name binding.  Use "
121                                 "\"%s\" instead of \"%s\"\n", name, name2);
122
123         return clk;
124 }
125
126 static void __iomem *_msm_ioremap(struct platform_device *pdev, const char *name,
127                                   const char *dbgname, bool quiet, phys_addr_t *psize)
128 {
129         struct resource *res;
130         unsigned long size;
131         void __iomem *ptr;
132
133         if (name)
134                 res = platform_get_resource_byname(pdev, IORESOURCE_MEM, name);
135         else
136                 res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
137
138         if (!res) {
139                 if (!quiet)
140                         DRM_DEV_ERROR(&pdev->dev, "failed to get memory resource: %s\n", name);
141                 return ERR_PTR(-EINVAL);
142         }
143
144         size = resource_size(res);
145
146         ptr = devm_ioremap(&pdev->dev, res->start, size);
147         if (!ptr) {
148                 if (!quiet)
149                         DRM_DEV_ERROR(&pdev->dev, "failed to ioremap: %s\n", name);
150                 return ERR_PTR(-ENOMEM);
151         }
152
153         if (reglog)
154                 printk(KERN_DEBUG "IO:region %s %p %08lx\n", dbgname, ptr, size);
155
156         if (psize)
157                 *psize = size;
158
159         return ptr;
160 }
161
162 void __iomem *msm_ioremap(struct platform_device *pdev, const char *name,
163                           const char *dbgname)
164 {
165         return _msm_ioremap(pdev, name, dbgname, false, NULL);
166 }
167
168 void __iomem *msm_ioremap_quiet(struct platform_device *pdev, const char *name,
169                                 const char *dbgname)
170 {
171         return _msm_ioremap(pdev, name, dbgname, true, NULL);
172 }
173
174 void __iomem *msm_ioremap_size(struct platform_device *pdev, const char *name,
175                           const char *dbgname, phys_addr_t *psize)
176 {
177         return _msm_ioremap(pdev, name, dbgname, false, psize);
178 }
179
180 void msm_writel(u32 data, void __iomem *addr)
181 {
182         if (reglog)
183                 printk(KERN_DEBUG "IO:W %p %08x\n", addr, data);
184         writel(data, addr);
185 }
186
187 u32 msm_readl(const void __iomem *addr)
188 {
189         u32 val = readl(addr);
190         if (reglog)
191                 pr_err("IO:R %p %08x\n", addr, val);
192         return val;
193 }
194
195 void msm_rmw(void __iomem *addr, u32 mask, u32 or)
196 {
197         u32 val = msm_readl(addr);
198
199         val &= ~mask;
200         msm_writel(val | or, addr);
201 }
202
203 static enum hrtimer_restart msm_hrtimer_worktimer(struct hrtimer *t)
204 {
205         struct msm_hrtimer_work *work = container_of(t,
206                         struct msm_hrtimer_work, timer);
207
208         kthread_queue_work(work->worker, &work->work);
209
210         return HRTIMER_NORESTART;
211 }
212
213 void msm_hrtimer_queue_work(struct msm_hrtimer_work *work,
214                             ktime_t wakeup_time,
215                             enum hrtimer_mode mode)
216 {
217         hrtimer_start(&work->timer, wakeup_time, mode);
218 }
219
220 void msm_hrtimer_work_init(struct msm_hrtimer_work *work,
221                            struct kthread_worker *worker,
222                            kthread_work_func_t fn,
223                            clockid_t clock_id,
224                            enum hrtimer_mode mode)
225 {
226         hrtimer_init(&work->timer, clock_id, mode);
227         work->timer.function = msm_hrtimer_worktimer;
228         work->worker = worker;
229         kthread_init_work(&work->work, fn);
230 }
231
232 static irqreturn_t msm_irq(int irq, void *arg)
233 {
234         struct drm_device *dev = arg;
235         struct msm_drm_private *priv = dev->dev_private;
236         struct msm_kms *kms = priv->kms;
237
238         BUG_ON(!kms);
239
240         return kms->funcs->irq(kms);
241 }
242
243 static void msm_irq_preinstall(struct drm_device *dev)
244 {
245         struct msm_drm_private *priv = dev->dev_private;
246         struct msm_kms *kms = priv->kms;
247
248         BUG_ON(!kms);
249
250         kms->funcs->irq_preinstall(kms);
251 }
252
253 static int msm_irq_postinstall(struct drm_device *dev)
254 {
255         struct msm_drm_private *priv = dev->dev_private;
256         struct msm_kms *kms = priv->kms;
257
258         BUG_ON(!kms);
259
260         if (kms->funcs->irq_postinstall)
261                 return kms->funcs->irq_postinstall(kms);
262
263         return 0;
264 }
265
266 static int msm_irq_install(struct drm_device *dev, unsigned int irq)
267 {
268         int ret;
269
270         if (irq == IRQ_NOTCONNECTED)
271                 return -ENOTCONN;
272
273         msm_irq_preinstall(dev);
274
275         ret = request_irq(irq, msm_irq, 0, dev->driver->name, dev);
276         if (ret)
277                 return ret;
278
279         ret = msm_irq_postinstall(dev);
280         if (ret) {
281                 free_irq(irq, dev);
282                 return ret;
283         }
284
285         return 0;
286 }
287
288 static void msm_irq_uninstall(struct drm_device *dev)
289 {
290         struct msm_drm_private *priv = dev->dev_private;
291         struct msm_kms *kms = priv->kms;
292
293         kms->funcs->irq_uninstall(kms);
294         free_irq(kms->irq, dev);
295 }
296
297 struct msm_vblank_work {
298         struct work_struct work;
299         int crtc_id;
300         bool enable;
301         struct msm_drm_private *priv;
302 };
303
304 static void vblank_ctrl_worker(struct work_struct *work)
305 {
306         struct msm_vblank_work *vbl_work = container_of(work,
307                                                 struct msm_vblank_work, work);
308         struct msm_drm_private *priv = vbl_work->priv;
309         struct msm_kms *kms = priv->kms;
310
311         if (vbl_work->enable)
312                 kms->funcs->enable_vblank(kms, priv->crtcs[vbl_work->crtc_id]);
313         else
314                 kms->funcs->disable_vblank(kms, priv->crtcs[vbl_work->crtc_id]);
315
316         kfree(vbl_work);
317 }
318
319 static int vblank_ctrl_queue_work(struct msm_drm_private *priv,
320                                         int crtc_id, bool enable)
321 {
322         struct msm_vblank_work *vbl_work;
323
324         vbl_work = kzalloc(sizeof(*vbl_work), GFP_ATOMIC);
325         if (!vbl_work)
326                 return -ENOMEM;
327
328         INIT_WORK(&vbl_work->work, vblank_ctrl_worker);
329
330         vbl_work->crtc_id = crtc_id;
331         vbl_work->enable = enable;
332         vbl_work->priv = priv;
333
334         queue_work(priv->wq, &vbl_work->work);
335
336         return 0;
337 }
338
339 static int msm_drm_uninit(struct device *dev)
340 {
341         struct platform_device *pdev = to_platform_device(dev);
342         struct msm_drm_private *priv = platform_get_drvdata(pdev);
343         struct drm_device *ddev = priv->dev;
344         struct msm_kms *kms = priv->kms;
345         int i;
346
347         /*
348          * Shutdown the hw if we're far enough along where things might be on.
349          * If we run this too early, we'll end up panicking in any variety of
350          * places. Since we don't register the drm device until late in
351          * msm_drm_init, drm_dev->registered is used as an indicator that the
352          * shutdown will be successful.
353          */
354         if (ddev->registered) {
355                 drm_dev_unregister(ddev);
356                 drm_atomic_helper_shutdown(ddev);
357         }
358
359         /* We must cancel and cleanup any pending vblank enable/disable
360          * work before msm_irq_uninstall() to avoid work re-enabling an
361          * irq after uninstall has disabled it.
362          */
363
364         flush_workqueue(priv->wq);
365
366         /* clean up event worker threads */
367         for (i = 0; i < priv->num_crtcs; i++) {
368                 if (priv->event_thread[i].worker)
369                         kthread_destroy_worker(priv->event_thread[i].worker);
370         }
371
372         msm_gem_shrinker_cleanup(ddev);
373
374         drm_kms_helper_poll_fini(ddev);
375
376         msm_perf_debugfs_cleanup(priv);
377         msm_rd_debugfs_cleanup(priv);
378
379 #ifdef CONFIG_DRM_FBDEV_EMULATION
380         if (fbdev && priv->fbdev)
381                 msm_fbdev_free(ddev);
382 #endif
383
384         msm_disp_snapshot_destroy(ddev);
385
386         drm_mode_config_cleanup(ddev);
387
388         pm_runtime_get_sync(dev);
389         msm_irq_uninstall(ddev);
390         pm_runtime_put_sync(dev);
391
392         if (kms && kms->funcs)
393                 kms->funcs->destroy(kms);
394
395         if (priv->vram.paddr) {
396                 unsigned long attrs = DMA_ATTR_NO_KERNEL_MAPPING;
397                 drm_mm_takedown(&priv->vram.mm);
398                 dma_free_attrs(dev, priv->vram.size, NULL,
399                                priv->vram.paddr, attrs);
400         }
401
402         component_unbind_all(dev, ddev);
403
404         ddev->dev_private = NULL;
405         drm_dev_put(ddev);
406
407         destroy_workqueue(priv->wq);
408
409         return 0;
410 }
411
412 #define KMS_MDP4 4
413 #define KMS_MDP5 5
414 #define KMS_DPU  3
415
416 static int get_mdp_ver(struct platform_device *pdev)
417 {
418         struct device *dev = &pdev->dev;
419
420         return (int) (unsigned long) of_device_get_match_data(dev);
421 }
422
423 #include <linux/of_address.h>
424
425 bool msm_use_mmu(struct drm_device *dev)
426 {
427         struct msm_drm_private *priv = dev->dev_private;
428
429         /* a2xx comes with its own MMU */
430         return priv->is_a2xx || iommu_present(&platform_bus_type);
431 }
432
433 static int msm_init_vram(struct drm_device *dev)
434 {
435         struct msm_drm_private *priv = dev->dev_private;
436         struct device_node *node;
437         unsigned long size = 0;
438         int ret = 0;
439
440         /* In the device-tree world, we could have a 'memory-region'
441          * phandle, which gives us a link to our "vram".  Allocating
442          * is all nicely abstracted behind the dma api, but we need
443          * to know the entire size to allocate it all in one go. There
444          * are two cases:
445          *  1) device with no IOMMU, in which case we need exclusive
446          *     access to a VRAM carveout big enough for all gpu
447          *     buffers
448          *  2) device with IOMMU, but where the bootloader puts up
449          *     a splash screen.  In this case, the VRAM carveout
450          *     need only be large enough for fbdev fb.  But we need
451          *     exclusive access to the buffer to avoid the kernel
452          *     using those pages for other purposes (which appears
453          *     as corruption on screen before we have a chance to
454          *     load and do initial modeset)
455          */
456
457         node = of_parse_phandle(dev->dev->of_node, "memory-region", 0);
458         if (node) {
459                 struct resource r;
460                 ret = of_address_to_resource(node, 0, &r);
461                 of_node_put(node);
462                 if (ret)
463                         return ret;
464                 size = r.end - r.start;
465                 DRM_INFO("using VRAM carveout: %lx@%pa\n", size, &r.start);
466
467                 /* if we have no IOMMU, then we need to use carveout allocator.
468                  * Grab the entire CMA chunk carved out in early startup in
469                  * mach-msm:
470                  */
471         } else if (!msm_use_mmu(dev)) {
472                 DRM_INFO("using %s VRAM carveout\n", vram);
473                 size = memparse(vram, NULL);
474         }
475
476         if (size) {
477                 unsigned long attrs = 0;
478                 void *p;
479
480                 priv->vram.size = size;
481
482                 drm_mm_init(&priv->vram.mm, 0, (size >> PAGE_SHIFT) - 1);
483                 spin_lock_init(&priv->vram.lock);
484
485                 attrs |= DMA_ATTR_NO_KERNEL_MAPPING;
486                 attrs |= DMA_ATTR_WRITE_COMBINE;
487
488                 /* note that for no-kernel-mapping, the vaddr returned
489                  * is bogus, but non-null if allocation succeeded:
490                  */
491                 p = dma_alloc_attrs(dev->dev, size,
492                                 &priv->vram.paddr, GFP_KERNEL, attrs);
493                 if (!p) {
494                         DRM_DEV_ERROR(dev->dev, "failed to allocate VRAM\n");
495                         priv->vram.paddr = 0;
496                         return -ENOMEM;
497                 }
498
499                 DRM_DEV_INFO(dev->dev, "VRAM: %08x->%08x\n",
500                                 (uint32_t)priv->vram.paddr,
501                                 (uint32_t)(priv->vram.paddr + size));
502         }
503
504         return ret;
505 }
506
507 static int msm_drm_init(struct device *dev, const struct drm_driver *drv)
508 {
509         struct platform_device *pdev = to_platform_device(dev);
510         struct msm_drm_private *priv = dev_get_drvdata(dev);
511         struct drm_device *ddev;
512         struct msm_kms *kms;
513         struct msm_mdss *mdss;
514         int ret, i;
515
516         ddev = drm_dev_alloc(drv, dev);
517         if (IS_ERR(ddev)) {
518                 DRM_DEV_ERROR(dev, "failed to allocate drm_device\n");
519                 return PTR_ERR(ddev);
520         }
521         ddev->dev_private = priv;
522         priv->dev = ddev;
523
524         mdss = priv->mdss;
525
526         priv->wq = alloc_ordered_workqueue("msm", 0);
527         priv->hangcheck_period = DRM_MSM_HANGCHECK_DEFAULT_PERIOD;
528
529         INIT_LIST_HEAD(&priv->objects);
530         mutex_init(&priv->obj_lock);
531
532         INIT_LIST_HEAD(&priv->inactive_willneed);
533         INIT_LIST_HEAD(&priv->inactive_dontneed);
534         INIT_LIST_HEAD(&priv->inactive_unpinned);
535         mutex_init(&priv->mm_lock);
536
537         /* Teach lockdep about lock ordering wrt. shrinker: */
538         fs_reclaim_acquire(GFP_KERNEL);
539         might_lock(&priv->mm_lock);
540         fs_reclaim_release(GFP_KERNEL);
541
542         drm_mode_config_init(ddev);
543
544         ret = msm_init_vram(ddev);
545         if (ret)
546                 return ret;
547
548         /* Bind all our sub-components: */
549         ret = component_bind_all(dev, ddev);
550         if (ret)
551                 return ret;
552
553         dma_set_max_seg_size(dev, UINT_MAX);
554
555         msm_gem_shrinker_init(ddev);
556
557         switch (get_mdp_ver(pdev)) {
558         case KMS_MDP4:
559                 kms = mdp4_kms_init(ddev);
560                 priv->kms = kms;
561                 break;
562         case KMS_MDP5:
563                 kms = mdp5_kms_init(ddev);
564                 break;
565         case KMS_DPU:
566                 kms = dpu_kms_init(ddev);
567                 priv->kms = kms;
568                 break;
569         default:
570                 /* valid only for the dummy headless case, where of_node=NULL */
571                 WARN_ON(dev->of_node);
572                 kms = NULL;
573                 break;
574         }
575
576         if (IS_ERR(kms)) {
577                 DRM_DEV_ERROR(dev, "failed to load kms\n");
578                 ret = PTR_ERR(kms);
579                 priv->kms = NULL;
580                 goto err_msm_uninit;
581         }
582
583         /* Enable normalization of plane zpos */
584         ddev->mode_config.normalize_zpos = true;
585
586         if (kms) {
587                 kms->dev = ddev;
588                 ret = kms->funcs->hw_init(kms);
589                 if (ret) {
590                         DRM_DEV_ERROR(dev, "kms hw init failed: %d\n", ret);
591                         goto err_msm_uninit;
592                 }
593         }
594
595         ddev->mode_config.funcs = &mode_config_funcs;
596         ddev->mode_config.helper_private = &mode_config_helper_funcs;
597
598         for (i = 0; i < priv->num_crtcs; i++) {
599                 /* initialize event thread */
600                 priv->event_thread[i].crtc_id = priv->crtcs[i]->base.id;
601                 priv->event_thread[i].dev = ddev;
602                 priv->event_thread[i].worker = kthread_create_worker(0,
603                         "crtc_event:%d", priv->event_thread[i].crtc_id);
604                 if (IS_ERR(priv->event_thread[i].worker)) {
605                         ret = PTR_ERR(priv->event_thread[i].worker);
606                         DRM_DEV_ERROR(dev, "failed to create crtc_event kthread\n");
607                         ret = PTR_ERR(priv->event_thread[i].worker);
608                         goto err_msm_uninit;
609                 }
610
611                 sched_set_fifo(priv->event_thread[i].worker->task);
612         }
613
614         ret = drm_vblank_init(ddev, priv->num_crtcs);
615         if (ret < 0) {
616                 DRM_DEV_ERROR(dev, "failed to initialize vblank\n");
617                 goto err_msm_uninit;
618         }
619
620         if (kms) {
621                 pm_runtime_get_sync(dev);
622                 ret = msm_irq_install(ddev, kms->irq);
623                 pm_runtime_put_sync(dev);
624                 if (ret < 0) {
625                         DRM_DEV_ERROR(dev, "failed to install IRQ handler\n");
626                         goto err_msm_uninit;
627                 }
628         }
629
630         ret = drm_dev_register(ddev, 0);
631         if (ret)
632                 goto err_msm_uninit;
633
634         if (kms) {
635                 ret = msm_disp_snapshot_init(ddev);
636                 if (ret)
637                         DRM_DEV_ERROR(dev, "msm_disp_snapshot_init failed ret = %d\n", ret);
638         }
639         drm_mode_config_reset(ddev);
640
641 #ifdef CONFIG_DRM_FBDEV_EMULATION
642         if (kms && fbdev)
643                 priv->fbdev = msm_fbdev_init(ddev);
644 #endif
645
646         ret = msm_debugfs_late_init(ddev);
647         if (ret)
648                 goto err_msm_uninit;
649
650         drm_kms_helper_poll_init(ddev);
651
652         return 0;
653
654 err_msm_uninit:
655         msm_drm_uninit(dev);
656         return ret;
657 }
658
659 /*
660  * DRM operations:
661  */
662
663 static void load_gpu(struct drm_device *dev)
664 {
665         static DEFINE_MUTEX(init_lock);
666         struct msm_drm_private *priv = dev->dev_private;
667
668         mutex_lock(&init_lock);
669
670         if (!priv->gpu)
671                 priv->gpu = adreno_load_gpu(dev);
672
673         mutex_unlock(&init_lock);
674 }
675
676 static int context_init(struct drm_device *dev, struct drm_file *file)
677 {
678         static atomic_t ident = ATOMIC_INIT(0);
679         struct msm_drm_private *priv = dev->dev_private;
680         struct msm_file_private *ctx;
681
682         ctx = kzalloc(sizeof(*ctx), GFP_KERNEL);
683         if (!ctx)
684                 return -ENOMEM;
685
686         INIT_LIST_HEAD(&ctx->submitqueues);
687         rwlock_init(&ctx->queuelock);
688
689         kref_init(&ctx->ref);
690         msm_submitqueue_init(dev, ctx);
691
692         ctx->aspace = msm_gpu_create_private_address_space(priv->gpu, current);
693         file->driver_priv = ctx;
694
695         ctx->seqno = atomic_inc_return(&ident);
696
697         return 0;
698 }
699
700 static int msm_open(struct drm_device *dev, struct drm_file *file)
701 {
702         /* For now, load gpu on open.. to avoid the requirement of having
703          * firmware in the initrd.
704          */
705         load_gpu(dev);
706
707         return context_init(dev, file);
708 }
709
710 static void context_close(struct msm_file_private *ctx)
711 {
712         msm_submitqueue_close(ctx);
713         msm_file_private_put(ctx);
714 }
715
716 static void msm_postclose(struct drm_device *dev, struct drm_file *file)
717 {
718         struct msm_file_private *ctx = file->driver_priv;
719
720         context_close(ctx);
721 }
722
723 int msm_crtc_enable_vblank(struct drm_crtc *crtc)
724 {
725         struct drm_device *dev = crtc->dev;
726         unsigned int pipe = crtc->index;
727         struct msm_drm_private *priv = dev->dev_private;
728         struct msm_kms *kms = priv->kms;
729         if (!kms)
730                 return -ENXIO;
731         drm_dbg_vbl(dev, "crtc=%u", pipe);
732         return vblank_ctrl_queue_work(priv, pipe, true);
733 }
734
735 void msm_crtc_disable_vblank(struct drm_crtc *crtc)
736 {
737         struct drm_device *dev = crtc->dev;
738         unsigned int pipe = crtc->index;
739         struct msm_drm_private *priv = dev->dev_private;
740         struct msm_kms *kms = priv->kms;
741         if (!kms)
742                 return;
743         drm_dbg_vbl(dev, "crtc=%u", pipe);
744         vblank_ctrl_queue_work(priv, pipe, false);
745 }
746
747 /*
748  * DRM ioctls:
749  */
750
751 static int msm_ioctl_get_param(struct drm_device *dev, void *data,
752                 struct drm_file *file)
753 {
754         struct msm_drm_private *priv = dev->dev_private;
755         struct drm_msm_param *args = data;
756         struct msm_gpu *gpu;
757
758         /* for now, we just have 3d pipe.. eventually this would need to
759          * be more clever to dispatch to appropriate gpu module:
760          */
761         if (args->pipe != MSM_PIPE_3D0)
762                 return -EINVAL;
763
764         gpu = priv->gpu;
765
766         if (!gpu)
767                 return -ENXIO;
768
769         return gpu->funcs->get_param(gpu, args->param, &args->value);
770 }
771
772 static int msm_ioctl_gem_new(struct drm_device *dev, void *data,
773                 struct drm_file *file)
774 {
775         struct drm_msm_gem_new *args = data;
776
777         if (args->flags & ~MSM_BO_FLAGS) {
778                 DRM_ERROR("invalid flags: %08x\n", args->flags);
779                 return -EINVAL;
780         }
781
782         return msm_gem_new_handle(dev, file, args->size,
783                         args->flags, &args->handle, NULL);
784 }
785
786 static inline ktime_t to_ktime(struct drm_msm_timespec timeout)
787 {
788         return ktime_set(timeout.tv_sec, timeout.tv_nsec);
789 }
790
791 static int msm_ioctl_gem_cpu_prep(struct drm_device *dev, void *data,
792                 struct drm_file *file)
793 {
794         struct drm_msm_gem_cpu_prep *args = data;
795         struct drm_gem_object *obj;
796         ktime_t timeout = to_ktime(args->timeout);
797         int ret;
798
799         if (args->op & ~MSM_PREP_FLAGS) {
800                 DRM_ERROR("invalid op: %08x\n", args->op);
801                 return -EINVAL;
802         }
803
804         obj = drm_gem_object_lookup(file, args->handle);
805         if (!obj)
806                 return -ENOENT;
807
808         ret = msm_gem_cpu_prep(obj, args->op, &timeout);
809
810         drm_gem_object_put(obj);
811
812         return ret;
813 }
814
815 static int msm_ioctl_gem_cpu_fini(struct drm_device *dev, void *data,
816                 struct drm_file *file)
817 {
818         struct drm_msm_gem_cpu_fini *args = data;
819         struct drm_gem_object *obj;
820         int ret;
821
822         obj = drm_gem_object_lookup(file, args->handle);
823         if (!obj)
824                 return -ENOENT;
825
826         ret = msm_gem_cpu_fini(obj);
827
828         drm_gem_object_put(obj);
829
830         return ret;
831 }
832
833 static int msm_ioctl_gem_info_iova(struct drm_device *dev,
834                 struct drm_file *file, struct drm_gem_object *obj,
835                 uint64_t *iova)
836 {
837         struct msm_drm_private *priv = dev->dev_private;
838         struct msm_file_private *ctx = file->driver_priv;
839
840         if (!priv->gpu)
841                 return -EINVAL;
842
843         /*
844          * Don't pin the memory here - just get an address so that userspace can
845          * be productive
846          */
847         return msm_gem_get_iova(obj, ctx->aspace, iova);
848 }
849
850 static int msm_ioctl_gem_info(struct drm_device *dev, void *data,
851                 struct drm_file *file)
852 {
853         struct drm_msm_gem_info *args = data;
854         struct drm_gem_object *obj;
855         struct msm_gem_object *msm_obj;
856         int i, ret = 0;
857
858         if (args->pad)
859                 return -EINVAL;
860
861         switch (args->info) {
862         case MSM_INFO_GET_OFFSET:
863         case MSM_INFO_GET_IOVA:
864                 /* value returned as immediate, not pointer, so len==0: */
865                 if (args->len)
866                         return -EINVAL;
867                 break;
868         case MSM_INFO_SET_NAME:
869         case MSM_INFO_GET_NAME:
870                 break;
871         default:
872                 return -EINVAL;
873         }
874
875         obj = drm_gem_object_lookup(file, args->handle);
876         if (!obj)
877                 return -ENOENT;
878
879         msm_obj = to_msm_bo(obj);
880
881         switch (args->info) {
882         case MSM_INFO_GET_OFFSET:
883                 args->value = msm_gem_mmap_offset(obj);
884                 break;
885         case MSM_INFO_GET_IOVA:
886                 ret = msm_ioctl_gem_info_iova(dev, file, obj, &args->value);
887                 break;
888         case MSM_INFO_SET_NAME:
889                 /* length check should leave room for terminating null: */
890                 if (args->len >= sizeof(msm_obj->name)) {
891                         ret = -EINVAL;
892                         break;
893                 }
894                 if (copy_from_user(msm_obj->name, u64_to_user_ptr(args->value),
895                                    args->len)) {
896                         msm_obj->name[0] = '\0';
897                         ret = -EFAULT;
898                         break;
899                 }
900                 msm_obj->name[args->len] = '\0';
901                 for (i = 0; i < args->len; i++) {
902                         if (!isprint(msm_obj->name[i])) {
903                                 msm_obj->name[i] = '\0';
904                                 break;
905                         }
906                 }
907                 break;
908         case MSM_INFO_GET_NAME:
909                 if (args->value && (args->len < strlen(msm_obj->name))) {
910                         ret = -EINVAL;
911                         break;
912                 }
913                 args->len = strlen(msm_obj->name);
914                 if (args->value) {
915                         if (copy_to_user(u64_to_user_ptr(args->value),
916                                          msm_obj->name, args->len))
917                                 ret = -EFAULT;
918                 }
919                 break;
920         }
921
922         drm_gem_object_put(obj);
923
924         return ret;
925 }
926
927 static int wait_fence(struct msm_gpu_submitqueue *queue, uint32_t fence_id,
928                       ktime_t timeout)
929 {
930         struct dma_fence *fence;
931         int ret;
932
933         if (fence_after(fence_id, queue->last_fence)) {
934                 DRM_ERROR_RATELIMITED("waiting on invalid fence: %u (of %u)\n",
935                                       fence_id, queue->last_fence);
936                 return -EINVAL;
937         }
938
939         /*
940          * Map submitqueue scoped "seqno" (which is actually an idr key)
941          * back to underlying dma-fence
942          *
943          * The fence is removed from the fence_idr when the submit is
944          * retired, so if the fence is not found it means there is nothing
945          * to wait for
946          */
947         ret = mutex_lock_interruptible(&queue->lock);
948         if (ret)
949                 return ret;
950         fence = idr_find(&queue->fence_idr, fence_id);
951         if (fence)
952                 fence = dma_fence_get_rcu(fence);
953         mutex_unlock(&queue->lock);
954
955         if (!fence)
956                 return 0;
957
958         ret = dma_fence_wait_timeout(fence, true, timeout_to_jiffies(&timeout));
959         if (ret == 0) {
960                 ret = -ETIMEDOUT;
961         } else if (ret != -ERESTARTSYS) {
962                 ret = 0;
963         }
964
965         dma_fence_put(fence);
966
967         return ret;
968 }
969
970 static int msm_ioctl_wait_fence(struct drm_device *dev, void *data,
971                 struct drm_file *file)
972 {
973         struct msm_drm_private *priv = dev->dev_private;
974         struct drm_msm_wait_fence *args = data;
975         struct msm_gpu_submitqueue *queue;
976         int ret;
977
978         if (args->pad) {
979                 DRM_ERROR("invalid pad: %08x\n", args->pad);
980                 return -EINVAL;
981         }
982
983         if (!priv->gpu)
984                 return 0;
985
986         queue = msm_submitqueue_get(file->driver_priv, args->queueid);
987         if (!queue)
988                 return -ENOENT;
989
990         ret = wait_fence(queue, args->fence, to_ktime(args->timeout));
991
992         msm_submitqueue_put(queue);
993
994         return ret;
995 }
996
997 static int msm_ioctl_gem_madvise(struct drm_device *dev, void *data,
998                 struct drm_file *file)
999 {
1000         struct drm_msm_gem_madvise *args = data;
1001         struct drm_gem_object *obj;
1002         int ret;
1003
1004         switch (args->madv) {
1005         case MSM_MADV_DONTNEED:
1006         case MSM_MADV_WILLNEED:
1007                 break;
1008         default:
1009                 return -EINVAL;
1010         }
1011
1012         obj = drm_gem_object_lookup(file, args->handle);
1013         if (!obj) {
1014                 return -ENOENT;
1015         }
1016
1017         ret = msm_gem_madvise(obj, args->madv);
1018         if (ret >= 0) {
1019                 args->retained = ret;
1020                 ret = 0;
1021         }
1022
1023         drm_gem_object_put(obj);
1024
1025         return ret;
1026 }
1027
1028
1029 static int msm_ioctl_submitqueue_new(struct drm_device *dev, void *data,
1030                 struct drm_file *file)
1031 {
1032         struct drm_msm_submitqueue *args = data;
1033
1034         if (args->flags & ~MSM_SUBMITQUEUE_FLAGS)
1035                 return -EINVAL;
1036
1037         return msm_submitqueue_create(dev, file->driver_priv, args->prio,
1038                 args->flags, &args->id);
1039 }
1040
1041 static int msm_ioctl_submitqueue_query(struct drm_device *dev, void *data,
1042                 struct drm_file *file)
1043 {
1044         return msm_submitqueue_query(dev, file->driver_priv, data);
1045 }
1046
1047 static int msm_ioctl_submitqueue_close(struct drm_device *dev, void *data,
1048                 struct drm_file *file)
1049 {
1050         u32 id = *(u32 *) data;
1051
1052         return msm_submitqueue_remove(file->driver_priv, id);
1053 }
1054
1055 static const struct drm_ioctl_desc msm_ioctls[] = {
1056         DRM_IOCTL_DEF_DRV(MSM_GET_PARAM,    msm_ioctl_get_param,    DRM_RENDER_ALLOW),
1057         DRM_IOCTL_DEF_DRV(MSM_GEM_NEW,      msm_ioctl_gem_new,      DRM_RENDER_ALLOW),
1058         DRM_IOCTL_DEF_DRV(MSM_GEM_INFO,     msm_ioctl_gem_info,     DRM_RENDER_ALLOW),
1059         DRM_IOCTL_DEF_DRV(MSM_GEM_CPU_PREP, msm_ioctl_gem_cpu_prep, DRM_RENDER_ALLOW),
1060         DRM_IOCTL_DEF_DRV(MSM_GEM_CPU_FINI, msm_ioctl_gem_cpu_fini, DRM_RENDER_ALLOW),
1061         DRM_IOCTL_DEF_DRV(MSM_GEM_SUBMIT,   msm_ioctl_gem_submit,   DRM_RENDER_ALLOW),
1062         DRM_IOCTL_DEF_DRV(MSM_WAIT_FENCE,   msm_ioctl_wait_fence,   DRM_RENDER_ALLOW),
1063         DRM_IOCTL_DEF_DRV(MSM_GEM_MADVISE,  msm_ioctl_gem_madvise,  DRM_RENDER_ALLOW),
1064         DRM_IOCTL_DEF_DRV(MSM_SUBMITQUEUE_NEW,   msm_ioctl_submitqueue_new,   DRM_RENDER_ALLOW),
1065         DRM_IOCTL_DEF_DRV(MSM_SUBMITQUEUE_CLOSE, msm_ioctl_submitqueue_close, DRM_RENDER_ALLOW),
1066         DRM_IOCTL_DEF_DRV(MSM_SUBMITQUEUE_QUERY, msm_ioctl_submitqueue_query, DRM_RENDER_ALLOW),
1067 };
1068
1069 DEFINE_DRM_GEM_FOPS(fops);
1070
1071 static const struct drm_driver msm_driver = {
1072         .driver_features    = DRIVER_GEM |
1073                                 DRIVER_RENDER |
1074                                 DRIVER_ATOMIC |
1075                                 DRIVER_MODESET |
1076                                 DRIVER_SYNCOBJ,
1077         .open               = msm_open,
1078         .postclose           = msm_postclose,
1079         .lastclose          = drm_fb_helper_lastclose,
1080         .dumb_create        = msm_gem_dumb_create,
1081         .dumb_map_offset    = msm_gem_dumb_map_offset,
1082         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
1083         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
1084         .gem_prime_import_sg_table = msm_gem_prime_import_sg_table,
1085         .gem_prime_mmap     = drm_gem_prime_mmap,
1086 #ifdef CONFIG_DEBUG_FS
1087         .debugfs_init       = msm_debugfs_init,
1088 #endif
1089         .ioctls             = msm_ioctls,
1090         .num_ioctls         = ARRAY_SIZE(msm_ioctls),
1091         .fops               = &fops,
1092         .name               = "msm",
1093         .desc               = "MSM Snapdragon DRM",
1094         .date               = "20130625",
1095         .major              = MSM_VERSION_MAJOR,
1096         .minor              = MSM_VERSION_MINOR,
1097         .patchlevel         = MSM_VERSION_PATCHLEVEL,
1098 };
1099
1100 static int __maybe_unused msm_runtime_suspend(struct device *dev)
1101 {
1102         struct msm_drm_private *priv = dev_get_drvdata(dev);
1103         struct msm_mdss *mdss = priv->mdss;
1104
1105         DBG("");
1106
1107         if (mdss && mdss->funcs)
1108                 return mdss->funcs->disable(mdss);
1109
1110         return 0;
1111 }
1112
1113 static int __maybe_unused msm_runtime_resume(struct device *dev)
1114 {
1115         struct msm_drm_private *priv = dev_get_drvdata(dev);
1116         struct msm_mdss *mdss = priv->mdss;
1117
1118         DBG("");
1119
1120         if (mdss && mdss->funcs)
1121                 return mdss->funcs->enable(mdss);
1122
1123         return 0;
1124 }
1125
1126 static int __maybe_unused msm_pm_suspend(struct device *dev)
1127 {
1128
1129         if (pm_runtime_suspended(dev))
1130                 return 0;
1131
1132         return msm_runtime_suspend(dev);
1133 }
1134
1135 static int __maybe_unused msm_pm_resume(struct device *dev)
1136 {
1137         if (pm_runtime_suspended(dev))
1138                 return 0;
1139
1140         return msm_runtime_resume(dev);
1141 }
1142
1143 static int __maybe_unused msm_pm_prepare(struct device *dev)
1144 {
1145         struct msm_drm_private *priv = dev_get_drvdata(dev);
1146         struct drm_device *ddev = priv ? priv->dev : NULL;
1147
1148         if (!priv || !priv->kms)
1149                 return 0;
1150
1151         return drm_mode_config_helper_suspend(ddev);
1152 }
1153
1154 static void __maybe_unused msm_pm_complete(struct device *dev)
1155 {
1156         struct msm_drm_private *priv = dev_get_drvdata(dev);
1157         struct drm_device *ddev = priv ? priv->dev : NULL;
1158
1159         if (!priv || !priv->kms)
1160                 return;
1161
1162         drm_mode_config_helper_resume(ddev);
1163 }
1164
1165 static const struct dev_pm_ops msm_pm_ops = {
1166         SET_SYSTEM_SLEEP_PM_OPS(msm_pm_suspend, msm_pm_resume)
1167         SET_RUNTIME_PM_OPS(msm_runtime_suspend, msm_runtime_resume, NULL)
1168         .prepare = msm_pm_prepare,
1169         .complete = msm_pm_complete,
1170 };
1171
1172 /*
1173  * Componentized driver support:
1174  */
1175
1176 /*
1177  * NOTE: duplication of the same code as exynos or imx (or probably any other).
1178  * so probably some room for some helpers
1179  */
1180 static int compare_of(struct device *dev, void *data)
1181 {
1182         return dev->of_node == data;
1183 }
1184
1185 /*
1186  * Identify what components need to be added by parsing what remote-endpoints
1187  * our MDP output ports are connected to. In the case of LVDS on MDP4, there
1188  * is no external component that we need to add since LVDS is within MDP4
1189  * itself.
1190  */
1191 static int add_components_mdp(struct device *mdp_dev,
1192                               struct component_match **matchptr)
1193 {
1194         struct device_node *np = mdp_dev->of_node;
1195         struct device_node *ep_node;
1196         struct device *master_dev;
1197
1198         /*
1199          * on MDP4 based platforms, the MDP platform device is the component
1200          * master that adds other display interface components to itself.
1201          *
1202          * on MDP5 based platforms, the MDSS platform device is the component
1203          * master that adds MDP5 and other display interface components to
1204          * itself.
1205          */
1206         if (of_device_is_compatible(np, "qcom,mdp4"))
1207                 master_dev = mdp_dev;
1208         else
1209                 master_dev = mdp_dev->parent;
1210
1211         for_each_endpoint_of_node(np, ep_node) {
1212                 struct device_node *intf;
1213                 struct of_endpoint ep;
1214                 int ret;
1215
1216                 ret = of_graph_parse_endpoint(ep_node, &ep);
1217                 if (ret) {
1218                         DRM_DEV_ERROR(mdp_dev, "unable to parse port endpoint\n");
1219                         of_node_put(ep_node);
1220                         return ret;
1221                 }
1222
1223                 /*
1224                  * The LCDC/LVDS port on MDP4 is a speacial case where the
1225                  * remote-endpoint isn't a component that we need to add
1226                  */
1227                 if (of_device_is_compatible(np, "qcom,mdp4") &&
1228                     ep.port == 0)
1229                         continue;
1230
1231                 /*
1232                  * It's okay if some of the ports don't have a remote endpoint
1233                  * specified. It just means that the port isn't connected to
1234                  * any external interface.
1235                  */
1236                 intf = of_graph_get_remote_port_parent(ep_node);
1237                 if (!intf)
1238                         continue;
1239
1240                 if (of_device_is_available(intf))
1241                         drm_of_component_match_add(master_dev, matchptr,
1242                                                    compare_of, intf);
1243
1244                 of_node_put(intf);
1245         }
1246
1247         return 0;
1248 }
1249
1250 static int find_mdp_node(struct device *dev, void *data)
1251 {
1252         return of_match_node(dpu_dt_match, dev->of_node) ||
1253                 of_match_node(mdp5_dt_match, dev->of_node);
1254 }
1255
1256 static int add_display_components(struct platform_device *pdev,
1257                                   struct component_match **matchptr)
1258 {
1259         struct device *mdp_dev;
1260         struct device *dev = &pdev->dev;
1261         int ret;
1262
1263         /*
1264          * MDP5/DPU based devices don't have a flat hierarchy. There is a top
1265          * level parent: MDSS, and children: MDP5/DPU, DSI, HDMI, eDP etc.
1266          * Populate the children devices, find the MDP5/DPU node, and then add
1267          * the interfaces to our components list.
1268          */
1269         switch (get_mdp_ver(pdev)) {
1270         case KMS_MDP5:
1271         case KMS_DPU:
1272                 ret = of_platform_populate(dev->of_node, NULL, NULL, dev);
1273                 if (ret) {
1274                         DRM_DEV_ERROR(dev, "failed to populate children devices\n");
1275                         return ret;
1276                 }
1277
1278                 mdp_dev = device_find_child(dev, NULL, find_mdp_node);
1279                 if (!mdp_dev) {
1280                         DRM_DEV_ERROR(dev, "failed to find MDSS MDP node\n");
1281                         of_platform_depopulate(dev);
1282                         return -ENODEV;
1283                 }
1284
1285                 put_device(mdp_dev);
1286
1287                 /* add the MDP component itself */
1288                 drm_of_component_match_add(dev, matchptr, compare_of,
1289                                            mdp_dev->of_node);
1290                 break;
1291         case KMS_MDP4:
1292                 /* MDP4 */
1293                 mdp_dev = dev;
1294                 break;
1295         }
1296
1297         ret = add_components_mdp(mdp_dev, matchptr);
1298         if (ret)
1299                 of_platform_depopulate(dev);
1300
1301         return ret;
1302 }
1303
1304 /*
1305  * We don't know what's the best binding to link the gpu with the drm device.
1306  * Fow now, we just hunt for all the possible gpus that we support, and add them
1307  * as components.
1308  */
1309 static const struct of_device_id msm_gpu_match[] = {
1310         { .compatible = "qcom,adreno" },
1311         { .compatible = "qcom,adreno-3xx" },
1312         { .compatible = "amd,imageon" },
1313         { .compatible = "qcom,kgsl-3d0" },
1314         { },
1315 };
1316
1317 static int add_gpu_components(struct device *dev,
1318                               struct component_match **matchptr)
1319 {
1320         struct device_node *np;
1321
1322         np = of_find_matching_node(NULL, msm_gpu_match);
1323         if (!np)
1324                 return 0;
1325
1326         if (of_device_is_available(np))
1327                 drm_of_component_match_add(dev, matchptr, compare_of, np);
1328
1329         of_node_put(np);
1330
1331         return 0;
1332 }
1333
1334 static int msm_drm_bind(struct device *dev)
1335 {
1336         return msm_drm_init(dev, &msm_driver);
1337 }
1338
1339 static void msm_drm_unbind(struct device *dev)
1340 {
1341         msm_drm_uninit(dev);
1342 }
1343
1344 static const struct component_master_ops msm_drm_ops = {
1345         .bind = msm_drm_bind,
1346         .unbind = msm_drm_unbind,
1347 };
1348
1349 /*
1350  * Platform driver:
1351  */
1352
1353 static int msm_pdev_probe(struct platform_device *pdev)
1354 {
1355         struct component_match *match = NULL;
1356         struct msm_drm_private *priv;
1357         int ret;
1358
1359         priv = devm_kzalloc(&pdev->dev, sizeof(*priv), GFP_KERNEL);
1360         if (!priv)
1361                 return -ENOMEM;
1362
1363         platform_set_drvdata(pdev, priv);
1364
1365         switch (get_mdp_ver(pdev)) {
1366         case KMS_MDP5:
1367                 ret = mdp5_mdss_init(pdev);
1368                 break;
1369         case KMS_DPU:
1370                 ret = dpu_mdss_init(pdev);
1371                 break;
1372         default:
1373                 ret = 0;
1374                 break;
1375         }
1376         if (ret) {
1377                 platform_set_drvdata(pdev, NULL);
1378                 return ret;
1379         }
1380
1381         if (get_mdp_ver(pdev)) {
1382                 ret = add_display_components(pdev, &match);
1383                 if (ret)
1384                         goto fail;
1385         }
1386
1387         ret = add_gpu_components(&pdev->dev, &match);
1388         if (ret)
1389                 goto fail;
1390
1391         /* on all devices that I am aware of, iommu's which can map
1392          * any address the cpu can see are used:
1393          */
1394         ret = dma_set_mask_and_coherent(&pdev->dev, ~0);
1395         if (ret)
1396                 goto fail;
1397
1398         ret = component_master_add_with_match(&pdev->dev, &msm_drm_ops, match);
1399         if (ret)
1400                 goto fail;
1401
1402         return 0;
1403
1404 fail:
1405         of_platform_depopulate(&pdev->dev);
1406
1407         if (priv->mdss && priv->mdss->funcs)
1408                 priv->mdss->funcs->destroy(priv->mdss);
1409
1410         return ret;
1411 }
1412
1413 static int msm_pdev_remove(struct platform_device *pdev)
1414 {
1415         struct msm_drm_private *priv = platform_get_drvdata(pdev);
1416         struct msm_mdss *mdss = priv->mdss;
1417
1418         component_master_del(&pdev->dev, &msm_drm_ops);
1419         of_platform_depopulate(&pdev->dev);
1420
1421         if (mdss && mdss->funcs)
1422                 mdss->funcs->destroy(mdss);
1423
1424         return 0;
1425 }
1426
1427 static void msm_pdev_shutdown(struct platform_device *pdev)
1428 {
1429         struct msm_drm_private *priv = platform_get_drvdata(pdev);
1430         struct drm_device *drm = priv ? priv->dev : NULL;
1431
1432         if (!priv || !priv->kms)
1433                 return;
1434
1435         drm_atomic_helper_shutdown(drm);
1436 }
1437
1438 static const struct of_device_id dt_match[] = {
1439         { .compatible = "qcom,mdp4", .data = (void *)KMS_MDP4 },
1440         { .compatible = "qcom,mdss", .data = (void *)KMS_MDP5 },
1441         { .compatible = "qcom,sdm845-mdss", .data = (void *)KMS_DPU },
1442         { .compatible = "qcom,sc7180-mdss", .data = (void *)KMS_DPU },
1443         { .compatible = "qcom,sc7280-mdss", .data = (void *)KMS_DPU },
1444         { .compatible = "qcom,sm8150-mdss", .data = (void *)KMS_DPU },
1445         { .compatible = "qcom,sm8250-mdss", .data = (void *)KMS_DPU },
1446         {}
1447 };
1448 MODULE_DEVICE_TABLE(of, dt_match);
1449
1450 static struct platform_driver msm_platform_driver = {
1451         .probe      = msm_pdev_probe,
1452         .remove     = msm_pdev_remove,
1453         .shutdown   = msm_pdev_shutdown,
1454         .driver     = {
1455                 .name   = "msm",
1456                 .of_match_table = dt_match,
1457                 .pm     = &msm_pm_ops,
1458         },
1459 };
1460
1461 static int __init msm_drm_register(void)
1462 {
1463         if (!modeset)
1464                 return -EINVAL;
1465
1466         DBG("init");
1467         msm_mdp_register();
1468         msm_dpu_register();
1469         msm_dsi_register();
1470         msm_hdmi_register();
1471         msm_dp_register();
1472         adreno_register();
1473         return platform_driver_register(&msm_platform_driver);
1474 }
1475
1476 static void __exit msm_drm_unregister(void)
1477 {
1478         DBG("fini");
1479         platform_driver_unregister(&msm_platform_driver);
1480         msm_dp_unregister();
1481         msm_hdmi_unregister();
1482         adreno_unregister();
1483         msm_dsi_unregister();
1484         msm_mdp_unregister();
1485         msm_dpu_unregister();
1486 }
1487
1488 module_init(msm_drm_register);
1489 module_exit(msm_drm_unregister);
1490
1491 MODULE_AUTHOR("Rob Clark <robdclark@gmail.com");
1492 MODULE_DESCRIPTION("MSM DRM Driver");
1493 MODULE_LICENSE("GPL");