190839b69dc0fb406bf06803f4b7b9ff59b28fee
[sfrench/cifs-2.6.git] / drivers / gpio / gpio-ath79.c
1 /*
2  *  Atheros AR71XX/AR724X/AR913X GPIO API support
3  *
4  *  Copyright (C) 2015 Alban Bedel <albeu@free.fr>
5  *  Copyright (C) 2010-2011 Jaiganesh Narayanan <jnarayanan@atheros.com>
6  *  Copyright (C) 2008-2011 Gabor Juhos <juhosg@openwrt.org>
7  *  Copyright (C) 2008 Imre Kaloz <kaloz@openwrt.org>
8  *
9  *  This program is free software; you can redistribute it and/or modify it
10  *  under the terms of the GNU General Public License version 2 as published
11  *  by the Free Software Foundation.
12  */
13
14 #include <linux/gpio/driver.h>
15 #include <linux/platform_data/gpio-ath79.h>
16 #include <linux/of_device.h>
17 #include <linux/interrupt.h>
18 #include <linux/module.h>
19 #include <linux/irq.h>
20
21 #define AR71XX_GPIO_REG_OE              0x00
22 #define AR71XX_GPIO_REG_IN              0x04
23 #define AR71XX_GPIO_REG_SET             0x0c
24 #define AR71XX_GPIO_REG_CLEAR           0x10
25
26 #define AR71XX_GPIO_REG_INT_ENABLE      0x14
27 #define AR71XX_GPIO_REG_INT_TYPE        0x18
28 #define AR71XX_GPIO_REG_INT_POLARITY    0x1c
29 #define AR71XX_GPIO_REG_INT_PENDING     0x20
30 #define AR71XX_GPIO_REG_INT_MASK        0x24
31
32 struct ath79_gpio_ctrl {
33         struct gpio_chip gc;
34         void __iomem *base;
35         raw_spinlock_t lock;
36         unsigned long both_edges;
37 };
38
39 static struct ath79_gpio_ctrl *irq_data_to_ath79_gpio(struct irq_data *data)
40 {
41         struct gpio_chip *gc = irq_data_get_irq_chip_data(data);
42
43         return container_of(gc, struct ath79_gpio_ctrl, gc);
44 }
45
46 static u32 ath79_gpio_read(struct ath79_gpio_ctrl *ctrl, unsigned reg)
47 {
48         return readl(ctrl->base + reg);
49 }
50
51 static void ath79_gpio_write(struct ath79_gpio_ctrl *ctrl,
52                         unsigned reg, u32 val)
53 {
54         writel(val, ctrl->base + reg);
55 }
56
57 static bool ath79_gpio_update_bits(
58         struct ath79_gpio_ctrl *ctrl, unsigned reg, u32 mask, u32 bits)
59 {
60         u32 old_val, new_val;
61
62         old_val = ath79_gpio_read(ctrl, reg);
63         new_val = (old_val & ~mask) | (bits & mask);
64
65         if (new_val != old_val)
66                 ath79_gpio_write(ctrl, reg, new_val);
67
68         return new_val != old_val;
69 }
70
71 static void ath79_gpio_irq_unmask(struct irq_data *data)
72 {
73         struct ath79_gpio_ctrl *ctrl = irq_data_to_ath79_gpio(data);
74         u32 mask = BIT(irqd_to_hwirq(data));
75         unsigned long flags;
76
77         raw_spin_lock_irqsave(&ctrl->lock, flags);
78         ath79_gpio_update_bits(ctrl, AR71XX_GPIO_REG_INT_MASK, mask, mask);
79         raw_spin_unlock_irqrestore(&ctrl->lock, flags);
80 }
81
82 static void ath79_gpio_irq_mask(struct irq_data *data)
83 {
84         struct ath79_gpio_ctrl *ctrl = irq_data_to_ath79_gpio(data);
85         u32 mask = BIT(irqd_to_hwirq(data));
86         unsigned long flags;
87
88         raw_spin_lock_irqsave(&ctrl->lock, flags);
89         ath79_gpio_update_bits(ctrl, AR71XX_GPIO_REG_INT_MASK, mask, 0);
90         raw_spin_unlock_irqrestore(&ctrl->lock, flags);
91 }
92
93 static void ath79_gpio_irq_enable(struct irq_data *data)
94 {
95         struct ath79_gpio_ctrl *ctrl = irq_data_to_ath79_gpio(data);
96         u32 mask = BIT(irqd_to_hwirq(data));
97         unsigned long flags;
98
99         raw_spin_lock_irqsave(&ctrl->lock, flags);
100         ath79_gpio_update_bits(ctrl, AR71XX_GPIO_REG_INT_ENABLE, mask, mask);
101         ath79_gpio_update_bits(ctrl, AR71XX_GPIO_REG_INT_MASK, mask, mask);
102         raw_spin_unlock_irqrestore(&ctrl->lock, flags);
103 }
104
105 static void ath79_gpio_irq_disable(struct irq_data *data)
106 {
107         struct ath79_gpio_ctrl *ctrl = irq_data_to_ath79_gpio(data);
108         u32 mask = BIT(irqd_to_hwirq(data));
109         unsigned long flags;
110
111         raw_spin_lock_irqsave(&ctrl->lock, flags);
112         ath79_gpio_update_bits(ctrl, AR71XX_GPIO_REG_INT_MASK, mask, 0);
113         ath79_gpio_update_bits(ctrl, AR71XX_GPIO_REG_INT_ENABLE, mask, 0);
114         raw_spin_unlock_irqrestore(&ctrl->lock, flags);
115 }
116
117 static int ath79_gpio_irq_set_type(struct irq_data *data,
118                                 unsigned int flow_type)
119 {
120         struct ath79_gpio_ctrl *ctrl = irq_data_to_ath79_gpio(data);
121         u32 mask = BIT(irqd_to_hwirq(data));
122         u32 type = 0, polarity = 0;
123         unsigned long flags;
124         bool disabled;
125
126         switch (flow_type) {
127         case IRQ_TYPE_EDGE_RISING:
128                 polarity |= mask;
129         case IRQ_TYPE_EDGE_FALLING:
130         case IRQ_TYPE_EDGE_BOTH:
131                 break;
132
133         case IRQ_TYPE_LEVEL_HIGH:
134                 polarity |= mask;
135                 /* fall through */
136         case IRQ_TYPE_LEVEL_LOW:
137                 type |= mask;
138                 break;
139
140         default:
141                 return -EINVAL;
142         }
143
144         raw_spin_lock_irqsave(&ctrl->lock, flags);
145
146         if (flow_type == IRQ_TYPE_EDGE_BOTH) {
147                 ctrl->both_edges |= mask;
148                 polarity = ~ath79_gpio_read(ctrl, AR71XX_GPIO_REG_IN);
149         } else {
150                 ctrl->both_edges &= ~mask;
151         }
152
153         /* As the IRQ configuration can't be loaded atomically we
154          * have to disable the interrupt while the configuration state
155          * is invalid.
156          */
157         disabled = ath79_gpio_update_bits(
158                 ctrl, AR71XX_GPIO_REG_INT_ENABLE, mask, 0);
159
160         ath79_gpio_update_bits(
161                 ctrl, AR71XX_GPIO_REG_INT_TYPE, mask, type);
162         ath79_gpio_update_bits(
163                 ctrl, AR71XX_GPIO_REG_INT_POLARITY, mask, polarity);
164
165         if (disabled)
166                 ath79_gpio_update_bits(
167                         ctrl, AR71XX_GPIO_REG_INT_ENABLE, mask, mask);
168
169         raw_spin_unlock_irqrestore(&ctrl->lock, flags);
170
171         return 0;
172 }
173
174 static struct irq_chip ath79_gpio_irqchip = {
175         .name = "gpio-ath79",
176         .irq_enable = ath79_gpio_irq_enable,
177         .irq_disable = ath79_gpio_irq_disable,
178         .irq_mask = ath79_gpio_irq_mask,
179         .irq_unmask = ath79_gpio_irq_unmask,
180         .irq_set_type = ath79_gpio_irq_set_type,
181 };
182
183 static void ath79_gpio_irq_handler(struct irq_desc *desc)
184 {
185         struct gpio_chip *gc = irq_desc_get_handler_data(desc);
186         struct irq_chip *irqchip = irq_desc_get_chip(desc);
187         struct ath79_gpio_ctrl *ctrl =
188                 container_of(gc, struct ath79_gpio_ctrl, gc);
189         unsigned long flags, pending;
190         u32 both_edges, state;
191         int irq;
192
193         chained_irq_enter(irqchip, desc);
194
195         raw_spin_lock_irqsave(&ctrl->lock, flags);
196
197         pending = ath79_gpio_read(ctrl, AR71XX_GPIO_REG_INT_PENDING);
198
199         /* Update the polarity of the both edges irqs */
200         both_edges = ctrl->both_edges & pending;
201         if (both_edges) {
202                 state = ath79_gpio_read(ctrl, AR71XX_GPIO_REG_IN);
203                 ath79_gpio_update_bits(ctrl, AR71XX_GPIO_REG_INT_POLARITY,
204                                 both_edges, ~state);
205         }
206
207         raw_spin_unlock_irqrestore(&ctrl->lock, flags);
208
209         if (pending) {
210                 for_each_set_bit(irq, &pending, gc->ngpio)
211                         generic_handle_irq(
212                                 irq_linear_revmap(gc->irq.domain, irq));
213         }
214
215         chained_irq_exit(irqchip, desc);
216 }
217
218 static const struct of_device_id ath79_gpio_of_match[] = {
219         { .compatible = "qca,ar7100-gpio" },
220         { .compatible = "qca,ar9340-gpio" },
221         {},
222 };
223 MODULE_DEVICE_TABLE(of, ath79_gpio_of_match);
224
225 static int ath79_gpio_probe(struct platform_device *pdev)
226 {
227         struct ath79_gpio_platform_data *pdata = dev_get_platdata(&pdev->dev);
228         struct device *dev = &pdev->dev;
229         struct device_node *np = dev->of_node;
230         struct ath79_gpio_ctrl *ctrl;
231         struct gpio_irq_chip *girq;
232         struct resource *res;
233         u32 ath79_gpio_count;
234         bool oe_inverted;
235         int err;
236
237         ctrl = devm_kzalloc(dev, sizeof(*ctrl), GFP_KERNEL);
238         if (!ctrl)
239                 return -ENOMEM;
240         platform_set_drvdata(pdev, ctrl);
241
242         if (np) {
243                 err = of_property_read_u32(np, "ngpios", &ath79_gpio_count);
244                 if (err) {
245                         dev_err(dev, "ngpios property is not valid\n");
246                         return err;
247                 }
248                 oe_inverted = of_device_is_compatible(np, "qca,ar9340-gpio");
249         } else if (pdata) {
250                 ath79_gpio_count = pdata->ngpios;
251                 oe_inverted = pdata->oe_inverted;
252         } else {
253                 dev_err(dev, "No DT node or platform data found\n");
254                 return -EINVAL;
255         }
256
257         if (ath79_gpio_count >= 32) {
258                 dev_err(dev, "ngpios must be less than 32\n");
259                 return -EINVAL;
260         }
261
262         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
263         if (!res)
264                 return -EINVAL;
265         ctrl->base = devm_ioremap_nocache(dev, res->start, resource_size(res));
266         if (!ctrl->base)
267                 return -ENOMEM;
268
269         raw_spin_lock_init(&ctrl->lock);
270         err = bgpio_init(&ctrl->gc, dev, 4,
271                         ctrl->base + AR71XX_GPIO_REG_IN,
272                         ctrl->base + AR71XX_GPIO_REG_SET,
273                         ctrl->base + AR71XX_GPIO_REG_CLEAR,
274                         oe_inverted ? NULL : ctrl->base + AR71XX_GPIO_REG_OE,
275                         oe_inverted ? ctrl->base + AR71XX_GPIO_REG_OE : NULL,
276                         0);
277         if (err) {
278                 dev_err(dev, "bgpio_init failed\n");
279                 return err;
280         }
281         /* Use base 0 to stay compatible with legacy platforms */
282         ctrl->gc.base = 0;
283
284         /* Optional interrupt setup */
285         if (!np || of_property_read_bool(np, "interrupt-controller")) {
286                 girq = &ctrl->gc.irq;
287                 girq->chip = &ath79_gpio_irqchip;
288                 girq->parent_handler = ath79_gpio_irq_handler;
289                 girq->num_parents = 1;
290                 girq->parents = devm_kcalloc(dev, 1, sizeof(*girq->parents),
291                                              GFP_KERNEL);
292                 if (!girq->parents)
293                         return -ENOMEM;
294                 girq->parents[0] = platform_get_irq(pdev, 0);
295                 girq->default_type = IRQ_TYPE_NONE;
296                 girq->handler = handle_simple_irq;
297         }
298
299         err = devm_gpiochip_add_data(dev, &ctrl->gc, ctrl);
300         if (err) {
301                 dev_err(dev,
302                         "cannot add AR71xx GPIO chip, error=%d", err);
303                 return err;
304         }
305         return 0;
306 }
307
308 static struct platform_driver ath79_gpio_driver = {
309         .driver = {
310                 .name = "ath79-gpio",
311                 .of_match_table = ath79_gpio_of_match,
312         },
313         .probe = ath79_gpio_probe,
314 };
315
316 module_platform_driver(ath79_gpio_driver);
317
318 MODULE_DESCRIPTION("Atheros AR71XX/AR724X/AR913X GPIO API support");
319 MODULE_LICENSE("GPL v2");